Subversion Repositories DashDisplay

Rev

Rev 50 | Go to most recent revision | Blame | Compare with Previous | Last modification | View Log | Download | RSS feed

  1. /**
  2.   ******************************************************************************
  3.   * @file    stm32l162xca.h
  4.   * @author  MCD Application Team
  5.   * @brief   CMSIS Cortex-M3 Device Peripheral Access Layer Header File.
  6.   *          This file contains all the peripheral register's definitions, bits
  7.   *          definitions and memory mapping for STM32L1xx devices.            
  8.   *            
  9.   *          This file contains:
  10.   *           - Data structures and the address mapping for all peripherals
  11.   *           - Peripheral's registers declarations and bits definition
  12.   *           - Macros to access peripheralÂ’s registers hardware
  13.   *  
  14.   ******************************************************************************
  15.   * @attention
  16.   *
  17.   * <h2><center>&copy; Copyright (c) 2017 STMicroelectronics.
  18.   * All rights reserved.</center></h2>
  19.   *
  20.   * This software component is licensed by ST under BSD 3-Clause license,
  21.   * the "License"; You may not use this file except in compliance with the
  22.   * License. You may obtain a copy of the License at:
  23.   *                        opensource.org/licenses/BSD-3-Clause
  24.   *
  25.   ******************************************************************************
  26.   */
  27.  
  28. /** @addtogroup CMSIS
  29.   * @{
  30.   */
  31.  
  32. /** @addtogroup stm32l162xca
  33.   * @{
  34.   */
  35.    
  36. #ifndef __STM32L162xCA_H
  37. #define __STM32L162xCA_H
  38.  
  39. #ifdef __cplusplus
  40.  extern "C" {
  41. #endif
  42.  
  43.  
  44.   /** @addtogroup Configuration_section_for_CMSIS
  45.   * @{
  46.   */
  47. /**
  48.   * @brief Configuration of the Cortex-M3 Processor and Core Peripherals
  49.  */
  50. #define __CM3_REV                 0x200U /*!< Cortex-M3 Revision r2p0                  */
  51. #define __MPU_PRESENT             1U     /*!< STM32L1xx provides MPU                          */
  52. #define __NVIC_PRIO_BITS          4U     /*!< STM32L1xx uses 4 Bits for the Priority Levels    */
  53. #define __Vendor_SysTickConfig    0U     /*!< Set to 1 if different SysTick Config is used */
  54.  
  55. /**
  56.   * @}
  57.   */
  58.    
  59. /** @addtogroup Peripheral_interrupt_number_definition
  60.   * @{
  61.   */
  62.  
  63. /**
  64.  * @brief STM32L1xx Interrupt Number Definition, according to the selected device
  65.  *        in @ref Library_configuration_section
  66.  */
  67.  
  68.  /*!< Interrupt Number Definition */
  69. typedef enum
  70. {
  71. /******  Cortex-M3 Processor Exceptions Numbers ******************************************************/
  72.   NonMaskableInt_IRQn         = -14,    /*!< 2 Non Maskable Interrupt                                */
  73.   HardFault_IRQn              = -13,    /*!< 3 Cortex-M3 Hard Fault Interrupt                        */
  74.   MemoryManagement_IRQn       = -12,    /*!< 4 Cortex-M3 Memory Management Interrupt                 */
  75.   BusFault_IRQn               = -11,    /*!< 5 Cortex-M3 Bus Fault Interrupt                         */
  76.   UsageFault_IRQn             = -10,    /*!< 6 Cortex-M3 Usage Fault Interrupt                       */
  77.   SVC_IRQn                    = -5,     /*!< 11 Cortex-M3 SV Call Interrupt                          */
  78.   DebugMonitor_IRQn           = -4,     /*!< 12 Cortex-M3 Debug Monitor Interrupt                    */
  79.   PendSV_IRQn                 = -2,     /*!< 14 Cortex-M3 Pend SV Interrupt                          */
  80.   SysTick_IRQn                = -1,     /*!< 15 Cortex-M3 System Tick Interrupt                      */
  81.  
  82. /******  STM32L specific Interrupt Numbers ***********************************************************/
  83.   WWDG_IRQn                   = 0,      /*!< Window WatchDog Interrupt                               */
  84.   PVD_IRQn                    = 1,      /*!< PVD through EXTI Line detection Interrupt               */
  85.   TAMPER_STAMP_IRQn           = 2,      /*!< Tamper and TimeStamp interrupts through the EXTI line   */
  86.   RTC_WKUP_IRQn               = 3,      /*!< RTC Wakeup Timer through EXTI Line Interrupt            */
  87.   FLASH_IRQn                  = 4,      /*!< FLASH global Interrupt                                  */
  88.   RCC_IRQn                    = 5,      /*!< RCC global Interrupt                                    */
  89.   EXTI0_IRQn                  = 6,      /*!< EXTI Line0 Interrupt                                    */
  90.   EXTI1_IRQn                  = 7,      /*!< EXTI Line1 Interrupt                                    */
  91.   EXTI2_IRQn                  = 8,      /*!< EXTI Line2 Interrupt                                    */
  92.   EXTI3_IRQn                  = 9,      /*!< EXTI Line3 Interrupt                                    */
  93.   EXTI4_IRQn                  = 10,     /*!< EXTI Line4 Interrupt                                    */
  94.   DMA1_Channel1_IRQn          = 11,     /*!< DMA1 Channel 1 global Interrupt                         */
  95.   DMA1_Channel2_IRQn          = 12,     /*!< DMA1 Channel 2 global Interrupt                         */
  96.   DMA1_Channel3_IRQn          = 13,     /*!< DMA1 Channel 3 global Interrupt                         */
  97.   DMA1_Channel4_IRQn          = 14,     /*!< DMA1 Channel 4 global Interrupt                         */
  98.   DMA1_Channel5_IRQn          = 15,     /*!< DMA1 Channel 5 global Interrupt                         */
  99.   DMA1_Channel6_IRQn          = 16,     /*!< DMA1 Channel 6 global Interrupt                         */
  100.   DMA1_Channel7_IRQn          = 17,     /*!< DMA1 Channel 7 global Interrupt                         */
  101.   ADC1_IRQn                   = 18,     /*!< ADC1 global Interrupt                                   */
  102.   USB_HP_IRQn                 = 19,     /*!< USB High Priority Interrupt                             */
  103.   USB_LP_IRQn                 = 20,     /*!< USB Low Priority Interrupt                              */
  104.   DAC_IRQn                    = 21,     /*!< DAC Interrupt                                           */
  105.   COMP_IRQn                   = 22,     /*!< Comparator through EXTI Line Interrupt                  */
  106.   EXTI9_5_IRQn                = 23,     /*!< External Line[9:5] Interrupts                           */
  107.   LCD_IRQn                    = 24,     /*!< LCD Interrupt                                           */
  108.   TIM9_IRQn                   = 25,     /*!< TIM9 global Interrupt                                   */
  109.   TIM10_IRQn                  = 26,     /*!< TIM10 global Interrupt                                  */
  110.   TIM11_IRQn                  = 27,     /*!< TIM11 global Interrupt                                  */
  111.   TIM2_IRQn                   = 28,     /*!< TIM2 global Interrupt                                   */
  112.   TIM3_IRQn                   = 29,     /*!< TIM3 global Interrupt                                   */
  113.   TIM4_IRQn                   = 30,     /*!< TIM4 global Interrupt                                   */
  114.   I2C1_EV_IRQn                = 31,     /*!< I2C1 Event Interrupt                                    */
  115.   I2C1_ER_IRQn                = 32,     /*!< I2C1 Error Interrupt                                    */
  116.   I2C2_EV_IRQn                = 33,     /*!< I2C2 Event Interrupt                                    */
  117.   I2C2_ER_IRQn                = 34,     /*!< I2C2 Error Interrupt                                    */
  118.   SPI1_IRQn                   = 35,     /*!< SPI1 global Interrupt                                   */
  119.   SPI2_IRQn                   = 36,     /*!< SPI2 global Interrupt                                   */
  120.   USART1_IRQn                 = 37,     /*!< USART1 global Interrupt                                 */
  121.   USART2_IRQn                 = 38,     /*!< USART2 global Interrupt                                 */
  122.   USART3_IRQn                 = 39,     /*!< USART3 global Interrupt                                 */
  123.   EXTI15_10_IRQn              = 40,     /*!< External Line[15:10] Interrupts                         */
  124.   RTC_Alarm_IRQn              = 41,     /*!< RTC Alarm through EXTI Line Interrupt                   */
  125.   USB_FS_WKUP_IRQn            = 42,     /*!< USB FS WakeUp from suspend through EXTI Line Interrupt  */
  126.   TIM6_IRQn                   = 43,     /*!< TIM6 global Interrupt                                   */
  127.   TIM7_IRQn                   = 44,     /*!< TIM7 global Interrupt                                   */
  128.   TIM5_IRQn                   = 46,     /*!< TIM5 global Interrupt                                   */
  129.   SPI3_IRQn                   = 47,     /*!< SPI3 global Interrupt                                   */
  130.   DMA2_Channel1_IRQn          = 50,     /*!< DMA2 Channel 1 global Interrupt                         */
  131.   DMA2_Channel2_IRQn          = 51,     /*!< DMA2 Channel 2 global Interrupt                         */
  132.   DMA2_Channel3_IRQn          = 52,     /*!< DMA2 Channel 3 global Interrupt                         */
  133.   DMA2_Channel4_IRQn          = 53,     /*!< DMA2 Channel 4 global Interrupt                         */
  134.   DMA2_Channel5_IRQn          = 54,     /*!< DMA2 Channel 5 global Interrupt                         */
  135.   AES_IRQn                    = 55,     /*!< AES global Interrupt                                    */
  136.   COMP_ACQ_IRQn               = 56      /*!< Comparator Channel Acquisition global Interrupt         */
  137. } IRQn_Type;
  138.  
  139. /**
  140.   * @}
  141.   */
  142.  
  143. #include "core_cm3.h"
  144. #include "system_stm32l1xx.h"
  145. #include <stdint.h>
  146.  
  147. /** @addtogroup Peripheral_registers_structures
  148.   * @{
  149.   */  
  150.  
  151. /**
  152.   * @brief Analog to Digital Converter
  153.   */
  154.  
  155. typedef struct
  156. {
  157.   __IO uint32_t SR;           /*!< ADC status register,                         Address offset: 0x00 */
  158.   __IO uint32_t CR1;          /*!< ADC control register 1,                      Address offset: 0x04 */
  159.   __IO uint32_t CR2;          /*!< ADC control register 2,                      Address offset: 0x08 */
  160.   __IO uint32_t SMPR1;        /*!< ADC sample time register 1,                  Address offset: 0x0C */
  161.   __IO uint32_t SMPR2;        /*!< ADC sample time register 2,                  Address offset: 0x10 */
  162.   __IO uint32_t SMPR3;        /*!< ADC sample time register 3,                  Address offset: 0x14 */
  163.   __IO uint32_t JOFR1;        /*!< ADC injected channel data offset register 1, Address offset: 0x18 */
  164.   __IO uint32_t JOFR2;        /*!< ADC injected channel data offset register 2, Address offset: 0x1C */
  165.   __IO uint32_t JOFR3;        /*!< ADC injected channel data offset register 3, Address offset: 0x20 */
  166.   __IO uint32_t JOFR4;        /*!< ADC injected channel data offset register 4, Address offset: 0x24 */
  167.   __IO uint32_t HTR;          /*!< ADC watchdog higher threshold register,      Address offset: 0x28 */
  168.   __IO uint32_t LTR;          /*!< ADC watchdog lower threshold register,       Address offset: 0x2C */
  169.   __IO uint32_t SQR1;         /*!< ADC regular sequence register 1,             Address offset: 0x30 */
  170.   __IO uint32_t SQR2;         /*!< ADC regular sequence register 2,             Address offset: 0x34 */
  171.   __IO uint32_t SQR3;         /*!< ADC regular sequence register 3,             Address offset: 0x38 */
  172.   __IO uint32_t SQR4;         /*!< ADC regular sequence register 4,             Address offset: 0x3C */
  173.   __IO uint32_t SQR5;         /*!< ADC regular sequence register 5,             Address offset: 0x40 */
  174.   __IO uint32_t JSQR;         /*!< ADC injected sequence register,              Address offset: 0x44 */
  175.   __IO uint32_t JDR1;         /*!< ADC injected data register 1,                Address offset: 0x48 */
  176.   __IO uint32_t JDR2;         /*!< ADC injected data register 2,                Address offset: 0x4C */
  177.   __IO uint32_t JDR3;         /*!< ADC injected data register 3,                Address offset: 0x50 */
  178.   __IO uint32_t JDR4;         /*!< ADC injected data register 4,                Address offset: 0x54 */
  179.   __IO uint32_t DR;           /*!< ADC regular data register,                   Address offset: 0x58 */
  180.   __IO uint32_t SMPR0;        /*!< ADC sample time register 0,                  Address offset: 0x5C */
  181. } ADC_TypeDef;
  182.  
  183. typedef struct
  184. {
  185.   __IO uint32_t CSR;          /*!< ADC common status register,                  Address offset: ADC1 base address + 0x300 */
  186.   __IO uint32_t CCR;          /*!< ADC common control register,                 Address offset: ADC1 base address + 0x304 */
  187. } ADC_Common_TypeDef;
  188.  
  189. /**
  190.   * @brief AES hardware accelerator
  191.   */
  192.  
  193. typedef struct
  194. {
  195.   __IO uint32_t CR;           /*!< AES control register,                        Address offset: 0x00 */
  196.   __IO uint32_t SR;           /*!< AES status register,                         Address offset: 0x04 */
  197.   __IO uint32_t DINR;         /*!< AES data input register,                     Address offset: 0x08 */
  198.   __IO uint32_t DOUTR;        /*!< AES data output register,                    Address offset: 0x0C */
  199.   __IO uint32_t KEYR0;        /*!< AES key register 0,                          Address offset: 0x10 */
  200.   __IO uint32_t KEYR1;        /*!< AES key register 1,                          Address offset: 0x14 */
  201.   __IO uint32_t KEYR2;        /*!< AES key register 2,                          Address offset: 0x18 */
  202.   __IO uint32_t KEYR3;        /*!< AES key register 3,                          Address offset: 0x1C */
  203.   __IO uint32_t IVR0;         /*!< AES initialization vector register 0,        Address offset: 0x20 */
  204.   __IO uint32_t IVR1;         /*!< AES initialization vector register 1,        Address offset: 0x24 */
  205.   __IO uint32_t IVR2;         /*!< AES initialization vector register 2,        Address offset: 0x28 */
  206.   __IO uint32_t IVR3;         /*!< AES initialization vector register 3,        Address offset: 0x2C */
  207. } AES_TypeDef;
  208.  
  209. /**
  210.   * @brief Comparator
  211.   */
  212.  
  213. typedef struct
  214. {
  215.   __IO uint32_t CSR;         /*!< COMP control and status register, Address offset: 0x00 */
  216. } COMP_TypeDef;
  217.  
  218. typedef struct
  219. {
  220.   __IO uint32_t CSR;         /*!< COMP control and status register, used for bits common to several COMP instances, Address offset: 0x00 */
  221. } COMP_Common_TypeDef;
  222.  
  223. /**
  224.   * @brief CRC calculation unit
  225.   */
  226.  
  227. typedef struct
  228. {
  229.   __IO uint32_t DR;           /*!< CRC Data register,                           Address offset: 0x00 */
  230.   __IO uint8_t  IDR;          /*!< CRC Independent data register,               Address offset: 0x04 */
  231.   uint8_t       RESERVED0;    /*!< Reserved,                                    Address offset: 0x05 */
  232.   uint16_t      RESERVED1;    /*!< Reserved,                                    Address offset: 0x06 */
  233.   __IO uint32_t CR;           /*!< CRC Control register,                        Address offset: 0x08 */
  234. } CRC_TypeDef;
  235.  
  236. /**
  237.   * @brief Digital to Analog Converter
  238.   */
  239.  
  240. typedef struct
  241. {
  242.   __IO uint32_t CR;           /*!< DAC control register,                                     Address offset: 0x00 */
  243.   __IO uint32_t SWTRIGR;      /*!< DAC software trigger register,                            Address offset: 0x04 */
  244.   __IO uint32_t DHR12R1;      /*!< DAC channel1 12-bit right-aligned data holding register,  Address offset: 0x08 */
  245.   __IO uint32_t DHR12L1;      /*!< DAC channel1 12-bit left aligned data holding register,   Address offset: 0x0C */
  246.   __IO uint32_t DHR8R1;       /*!< DAC channel1 8-bit right aligned data holding register,   Address offset: 0x10 */
  247.   __IO uint32_t DHR12R2;      /*!< DAC channel2 12-bit right aligned data holding register,  Address offset: 0x14 */
  248.   __IO uint32_t DHR12L2;      /*!< DAC channel2 12-bit left aligned data holding register,   Address offset: 0x18 */
  249.   __IO uint32_t DHR8R2;       /*!< DAC channel2 8-bit right-aligned data holding register,   Address offset: 0x1C */
  250.   __IO uint32_t DHR12RD;      /*!< Dual DAC 12-bit right-aligned data holding register,      Address offset: 0x20 */
  251.   __IO uint32_t DHR12LD;      /*!< DUAL DAC 12-bit left aligned data holding register,       Address offset: 0x24 */
  252.   __IO uint32_t DHR8RD;       /*!< DUAL DAC 8-bit right aligned data holding register,       Address offset: 0x28 */
  253.   __IO uint32_t DOR1;         /*!< DAC channel1 data output register,                        Address offset: 0x2C */
  254.   __IO uint32_t DOR2;         /*!< DAC channel2 data output register,                        Address offset: 0x30 */
  255.   __IO uint32_t SR;           /*!< DAC status register,                                      Address offset: 0x34 */
  256. } DAC_TypeDef;
  257.  
  258. /**
  259.   * @brief Debug MCU
  260.   */
  261.  
  262. typedef struct
  263. {
  264.   __IO uint32_t IDCODE;       /*!< MCU device ID code,                          Address offset: 0x00 */
  265.   __IO uint32_t CR;           /*!< Debug MCU configuration register,            Address offset: 0x04 */
  266.   __IO uint32_t APB1FZ;       /*!< Debug MCU APB1 freeze register,              Address offset: 0x08 */
  267.   __IO uint32_t APB2FZ;       /*!< Debug MCU APB2 freeze register,              Address offset: 0x0C */
  268. }DBGMCU_TypeDef;
  269.  
  270. /**
  271.   * @brief DMA Controller
  272.   */
  273.  
  274. typedef struct
  275. {
  276.   __IO uint32_t CCR;          /*!< DMA channel x configuration register        */
  277.   __IO uint32_t CNDTR;        /*!< DMA channel x number of data register       */
  278.   __IO uint32_t CPAR;         /*!< DMA channel x peripheral address register   */
  279.   __IO uint32_t CMAR;         /*!< DMA channel x memory address register       */
  280. } DMA_Channel_TypeDef;
  281.  
  282. typedef struct
  283. {
  284.   __IO uint32_t ISR;          /*!< DMA interrupt status register,               Address offset: 0x00 */
  285.   __IO uint32_t IFCR;         /*!< DMA interrupt flag clear register,           Address offset: 0x04 */
  286. } DMA_TypeDef;
  287.  
  288. /**
  289.   * @brief External Interrupt/Event Controller
  290.   */
  291.  
  292. typedef struct
  293. {
  294.   __IO uint32_t IMR;          /*!<EXTI Interrupt mask register,                 Address offset: 0x00 */
  295.   __IO uint32_t EMR;          /*!<EXTI Event mask register,                     Address offset: 0x04 */
  296.   __IO uint32_t RTSR;         /*!<EXTI Rising trigger selection register ,      Address offset: 0x08 */
  297.   __IO uint32_t FTSR;         /*!<EXTI Falling trigger selection register,      Address offset: 0x0C */
  298.   __IO uint32_t SWIER;        /*!<EXTI Software interrupt event register,       Address offset: 0x10 */
  299.   __IO uint32_t PR;           /*!<EXTI Pending register,                        Address offset: 0x14 */
  300. } EXTI_TypeDef;
  301.  
  302. /**
  303.   * @brief FLASH Registers
  304.   */
  305. typedef struct
  306. {
  307.   __IO uint32_t ACR;          /*!< Access control register,                     Address offset: 0x00 */
  308.   __IO uint32_t PECR;         /*!< Program/erase control register,              Address offset: 0x04 */
  309.   __IO uint32_t PDKEYR;       /*!< Power down key register,                     Address offset: 0x08 */
  310.   __IO uint32_t PEKEYR;       /*!< Program/erase key register,                  Address offset: 0x0c */
  311.   __IO uint32_t PRGKEYR;      /*!< Program memory key register,                 Address offset: 0x10 */
  312.   __IO uint32_t OPTKEYR;      /*!< Option byte key register,                    Address offset: 0x14 */
  313.   __IO uint32_t SR;           /*!< Status register,                             Address offset: 0x18 */
  314.   __IO uint32_t OBR;          /*!< Option byte register,                        Address offset: 0x1c */
  315.   __IO uint32_t WRPR1;        /*!< Write protection register 1,                 Address offset: 0x20 */
  316.   uint32_t   RESERVED[23];    /*!< Reserved,                                    Address offset: 0x24 */
  317.   __IO uint32_t WRPR2;        /*!< Write protection register 2,                 Address offset: 0x80 */
  318. } FLASH_TypeDef;
  319.  
  320. /**
  321.   * @brief Option Bytes Registers
  322.   */
  323. typedef struct
  324. {
  325.   __IO uint32_t RDP;              /*!< Read protection register,               Address offset: 0x00 */
  326.   __IO uint32_t USER;             /*!< user register,                          Address offset: 0x04 */
  327.   __IO uint32_t WRP01;            /*!< write protection register 0 1,          Address offset: 0x08 */
  328.   __IO uint32_t WRP23;            /*!< write protection register 2 3,          Address offset: 0x0C */
  329.   __IO uint32_t WRP45;            /*!< write protection register 4 5,          Address offset: 0x10 */
  330.   __IO uint32_t WRP67;            /*!< write protection register 6 7,          Address offset: 0x14 */
  331. } OB_TypeDef;
  332.  
  333. /**
  334.   * @brief Operational Amplifier (OPAMP)
  335.   */
  336. typedef struct
  337. {
  338.   __IO uint32_t CSR;          /*!< OPAMP control and status register,                 Address offset: 0x00 */
  339.   __IO uint32_t OTR;          /*!< OPAMP offset trimming register for normal mode,    Address offset: 0x04 */
  340.   __IO uint32_t LPOTR;        /*!< OPAMP offset trimming register for low power mode, Address offset: 0x08 */
  341. } OPAMP_TypeDef;
  342.  
  343. typedef struct
  344. {
  345.   __IO uint32_t CSR;          /*!< OPAMP control and status register, used for bits common to several OPAMP instances,              Address offset: 0x00 */
  346.   __IO uint32_t OTR;          /*!< OPAMP offset trimming register for normal mode, used for bits common to several OPAMP instances, Address offset: 0x04 */
  347. } OPAMP_Common_TypeDef;
  348.  
  349. /**
  350.   * @brief General Purpose IO
  351.   */
  352.  
  353. typedef struct
  354. {
  355.   __IO uint32_t MODER;        /*!< GPIO port mode register,                     Address offset: 0x00      */
  356.   __IO uint32_t OTYPER;       /*!< GPIO port output type register,              Address offset: 0x04      */
  357.   __IO uint32_t OSPEEDR;      /*!< GPIO port output speed register,             Address offset: 0x08      */
  358.   __IO uint32_t PUPDR;        /*!< GPIO port pull-up/pull-down register,        Address offset: 0x0C      */
  359.   __IO uint32_t IDR;          /*!< GPIO port input data register,               Address offset: 0x10      */
  360.   __IO uint32_t ODR;          /*!< GPIO port output data register,              Address offset: 0x14      */
  361.   __IO uint32_t BSRR;         /*!< GPIO port bit set/reset registerBSRR,        Address offset: 0x18      */
  362.   __IO uint32_t LCKR;         /*!< GPIO port configuration lock register,       Address offset: 0x1C      */
  363.   __IO uint32_t AFR[2];       /*!< GPIO alternate function register,            Address offset: 0x20-0x24 */
  364. } GPIO_TypeDef;
  365.  
  366. /**
  367.   * @brief SysTem Configuration
  368.   */
  369.  
  370. typedef struct
  371. {
  372.   __IO uint32_t MEMRMP;       /*!< SYSCFG memory remap register,                      Address offset: 0x00      */
  373.   __IO uint32_t PMC;          /*!< SYSCFG peripheral mode configuration register,     Address offset: 0x04      */
  374.   __IO uint32_t EXTICR[4];    /*!< SYSCFG external interrupt configuration registers, Address offset: 0x08-0x14 */
  375. } SYSCFG_TypeDef;
  376.  
  377. /**
  378.   * @brief Inter-integrated Circuit Interface
  379.   */
  380.  
  381. typedef struct
  382. {
  383.   __IO uint32_t CR1;          /*!< I2C Control register 1,                      Address offset: 0x00 */
  384.   __IO uint32_t CR2;          /*!< I2C Control register 2,                      Address offset: 0x04 */
  385.   __IO uint32_t OAR1;         /*!< I2C Own address register 1,                  Address offset: 0x08 */
  386.   __IO uint32_t OAR2;         /*!< I2C Own address register 2,                  Address offset: 0x0C */
  387.   __IO uint32_t DR;           /*!< I2C Data register,                           Address offset: 0x10 */
  388.   __IO uint32_t SR1;          /*!< I2C Status register 1,                       Address offset: 0x14 */
  389.   __IO uint32_t SR2;          /*!< I2C Status register 2,                       Address offset: 0x18 */
  390.   __IO uint32_t CCR;          /*!< I2C Clock control register,                  Address offset: 0x1C */
  391.   __IO uint32_t TRISE;        /*!< I2C TRISE register,                          Address offset: 0x20 */
  392. } I2C_TypeDef;
  393.  
  394. /**
  395.   * @brief Independent WATCHDOG
  396.   */
  397.  
  398. typedef struct
  399. {
  400.   __IO uint32_t KR;           /*!< Key register,                                Address offset: 0x00 */
  401.   __IO uint32_t PR;           /*!< Prescaler register,                          Address offset: 0x04 */
  402.   __IO uint32_t RLR;          /*!< Reload register,                             Address offset: 0x08 */
  403.   __IO uint32_t SR;           /*!< Status register,                             Address offset: 0x0C */
  404. } IWDG_TypeDef;
  405.  
  406. /**
  407.   * @brief LCD
  408.   */
  409.  
  410. typedef struct
  411. {
  412.   __IO uint32_t CR;        /*!< LCD control register,                           Address offset: 0x00 */
  413.   __IO uint32_t FCR;       /*!< LCD frame control register,                     Address offset: 0x04 */
  414.   __IO uint32_t SR;        /*!< LCD status register,                            Address offset: 0x08 */
  415.   __IO uint32_t CLR;       /*!< LCD clear register,                             Address offset: 0x0C */
  416.   uint32_t RESERVED;       /*!< Reserved,                                       Address offset: 0x10 */
  417.   __IO uint32_t RAM[16];   /*!< LCD display memory,                             Address offset: 0x14-0x50 */
  418. } LCD_TypeDef;
  419.  
  420. /**
  421.   * @brief Power Control
  422.   */
  423.  
  424. typedef struct
  425. {
  426.   __IO uint32_t CR;   /*!< PWR power control register,                          Address offset: 0x00 */
  427.   __IO uint32_t CSR;  /*!< PWR power control/status register,                   Address offset: 0x04 */
  428. } PWR_TypeDef;
  429.  
  430. /**
  431.   * @brief Reset and Clock Control
  432.   */
  433.  
  434. typedef struct
  435. {
  436.   __IO uint32_t CR;            /*!< RCC clock control register,                                   Address offset: 0x00 */
  437.   __IO uint32_t ICSCR;         /*!< RCC Internal clock sources calibration register,              Address offset: 0x04 */
  438.   __IO uint32_t CFGR;          /*!< RCC Clock configuration register,                             Address offset: 0x08 */
  439.   __IO uint32_t CIR;           /*!< RCC Clock interrupt register,                                 Address offset: 0x0C */
  440.   __IO uint32_t AHBRSTR;       /*!< RCC AHB peripheral reset register,                            Address offset: 0x10 */
  441.   __IO uint32_t APB2RSTR;      /*!< RCC APB2 peripheral reset register,                           Address offset: 0x14 */
  442.   __IO uint32_t APB1RSTR;      /*!< RCC APB1 peripheral reset register,                           Address offset: 0x18 */
  443.   __IO uint32_t AHBENR;        /*!< RCC AHB peripheral clock enable register,                     Address offset: 0x1C */
  444.   __IO uint32_t APB2ENR;       /*!< RCC APB2 peripheral clock enable register,                    Address offset: 0x20 */
  445.   __IO uint32_t APB1ENR;       /*!< RCC APB1 peripheral clock enable register,                    Address offset: 0x24 */
  446.   __IO uint32_t AHBLPENR;      /*!< RCC AHB peripheral clock enable in low power mode register,   Address offset: 0x28 */
  447.   __IO uint32_t APB2LPENR;     /*!< RCC APB2 peripheral clock enable in low power mode register,  Address offset: 0x2C */
  448.   __IO uint32_t APB1LPENR;     /*!< RCC APB1 peripheral clock enable in low power mode register,  Address offset: 0x30 */
  449.   __IO uint32_t CSR;           /*!< RCC Control/status register,                                  Address offset: 0x34 */
  450. } RCC_TypeDef;
  451.  
  452. /**
  453.   * @brief Routing Interface
  454.   */
  455.  
  456. typedef struct
  457. {
  458.   __IO uint32_t ICR;        /*!< RI input capture register,                     Address offset: 0x00 */
  459.   __IO uint32_t ASCR1;      /*!< RI analog switches control register,           Address offset: 0x04 */
  460.   __IO uint32_t ASCR2;      /*!< RI analog switch control register 2,           Address offset: 0x08 */
  461.   __IO uint32_t HYSCR1;     /*!< RI hysteresis control register,                Address offset: 0x0C */
  462.   __IO uint32_t HYSCR2;     /*!< RI Hysteresis control register,                Address offset: 0x10 */
  463.   __IO uint32_t HYSCR3;     /*!< RI Hysteresis control register,                Address offset: 0x14 */
  464.   __IO uint32_t HYSCR4;     /*!< RI Hysteresis control register,                Address offset: 0x18 */
  465.   __IO uint32_t ASMR1;      /*!< RI Analog switch mode register 1,              Address offset: 0x1C */
  466.   __IO uint32_t CMR1;       /*!< RI Channel mask register 1,                    Address offset: 0x20 */
  467.   __IO uint32_t CICR1;      /*!< RI Channel Iden for capture register 1,        Address offset: 0x24 */
  468.   __IO uint32_t ASMR2;      /*!< RI Analog switch mode register 2,              Address offset: 0x28 */
  469.   __IO uint32_t CMR2;       /*!< RI Channel mask register 2,                    Address offset: 0x2C */
  470.   __IO uint32_t CICR2;      /*!< RI Channel Iden for capture register 2,        Address offset: 0x30 */
  471.   __IO uint32_t ASMR3;      /*!< RI Analog switch mode register 3,              Address offset: 0x34 */
  472.   __IO uint32_t CMR3;       /*!< RI Channel mask register 3,                    Address offset: 0x38 */
  473.   __IO uint32_t CICR3;      /*!< RI Channel Iden for capture register 3,        Address offset: 0x3C */
  474.   __IO uint32_t ASMR4;      /*!< RI Analog switch mode register 4,              Address offset: 0x40 */
  475.   __IO uint32_t CMR4;       /*!< RI Channel mask register 4,                    Address offset: 0x44 */
  476.   __IO uint32_t CICR4;      /*!< RI Channel Iden for capture register 4,        Address offset: 0x48 */
  477.   __IO uint32_t ASMR5;      /*!< RI Analog switch mode register 5,              Address offset: 0x4C */
  478.   __IO uint32_t CMR5;       /*!< RI Channel mask register 5,                    Address offset: 0x50 */
  479.   __IO uint32_t CICR5;      /*!< RI Channel Iden for capture register 5,        Address offset: 0x54 */
  480. } RI_TypeDef;
  481.  
  482. /**
  483.   * @brief Real-Time Clock
  484.   */
  485. typedef struct
  486. {
  487.   __IO uint32_t TR;         /*!< RTC time register,                                         Address offset: 0x00 */
  488.   __IO uint32_t DR;         /*!< RTC date register,                                         Address offset: 0x04 */
  489.   __IO uint32_t CR;         /*!< RTC control register,                                      Address offset: 0x08 */                                                                                            
  490.   __IO uint32_t ISR;        /*!< RTC initialization and status register,                    Address offset: 0x0C */
  491.   __IO uint32_t PRER;       /*!< RTC prescaler register,                                    Address offset: 0x10 */
  492.   __IO uint32_t WUTR;       /*!< RTC wakeup timer register,                                 Address offset: 0x14 */
  493.   __IO uint32_t CALIBR;     /*!< RTC calibration register,                                  Address offset: 0x18 */
  494.   __IO uint32_t ALRMAR;     /*!< RTC alarm A register,                                      Address offset: 0x1C */
  495.   __IO uint32_t ALRMBR;     /*!< RTC alarm B register,                                      Address offset: 0x20 */
  496.   __IO uint32_t WPR;        /*!< RTC write protection register,                             Address offset: 0x24 */
  497.   __IO uint32_t SSR;        /*!< RTC sub second register,                                   Address offset: 0x28 */
  498.   __IO uint32_t SHIFTR;     /*!< RTC shift control register,                                Address offset: 0x2C */
  499.   __IO uint32_t TSTR;       /*!< RTC time stamp time register,                              Address offset: 0x30 */
  500.   __IO uint32_t TSDR;       /*!< RTC time stamp date register,                              Address offset: 0x34 */
  501.   __IO uint32_t TSSSR;      /*!< RTC time-stamp sub second register,                        Address offset: 0x38 */
  502.   __IO uint32_t CALR;       /*!< RRTC calibration register,                                 Address offset: 0x3C */
  503.   __IO uint32_t TAFCR;      /*!< RTC tamper and alternate function configuration register,  Address offset: 0x40 */
  504.   __IO uint32_t ALRMASSR;   /*!< RTC alarm A sub second register,                           Address offset: 0x44 */
  505.   __IO uint32_t ALRMBSSR;   /*!< RTC alarm B sub second register,                           Address offset: 0x48 */
  506.   uint32_t RESERVED7;       /*!< Reserved, 0x4C                                                                  */
  507.   __IO uint32_t BKP0R;      /*!< RTC backup register 0,                                     Address offset: 0x50 */
  508.   __IO uint32_t BKP1R;      /*!< RTC backup register 1,                                     Address offset: 0x54 */
  509.   __IO uint32_t BKP2R;      /*!< RTC backup register 2,                                     Address offset: 0x58 */
  510.   __IO uint32_t BKP3R;      /*!< RTC backup register 3,                                     Address offset: 0x5C */
  511.   __IO uint32_t BKP4R;      /*!< RTC backup register 4,                                     Address offset: 0x60 */
  512.   __IO uint32_t BKP5R;      /*!< RTC backup register 5,                                     Address offset: 0x64 */
  513.   __IO uint32_t BKP6R;      /*!< RTC backup register 6,                                     Address offset: 0x68 */
  514.   __IO uint32_t BKP7R;      /*!< RTC backup register 7,                                     Address offset: 0x6C */
  515.   __IO uint32_t BKP8R;      /*!< RTC backup register 8,                                     Address offset: 0x70 */
  516.   __IO uint32_t BKP9R;      /*!< RTC backup register 9,                                     Address offset: 0x74 */
  517.   __IO uint32_t BKP10R;     /*!< RTC backup register 10,                                    Address offset: 0x78 */
  518.   __IO uint32_t BKP11R;     /*!< RTC backup register 11,                                    Address offset: 0x7C */
  519.   __IO uint32_t BKP12R;     /*!< RTC backup register 12,                                    Address offset: 0x80 */
  520.   __IO uint32_t BKP13R;     /*!< RTC backup register 13,                                    Address offset: 0x84 */
  521.   __IO uint32_t BKP14R;     /*!< RTC backup register 14,                                    Address offset: 0x88 */
  522.   __IO uint32_t BKP15R;     /*!< RTC backup register 15,                                    Address offset: 0x8C */
  523.   __IO uint32_t BKP16R;     /*!< RTC backup register 16,                                    Address offset: 0x90 */
  524.   __IO uint32_t BKP17R;     /*!< RTC backup register 17,                                    Address offset: 0x94 */
  525.   __IO uint32_t BKP18R;     /*!< RTC backup register 18,                                    Address offset: 0x98 */
  526.   __IO uint32_t BKP19R;     /*!< RTC backup register 19,                                    Address offset: 0x9C */
  527.   __IO uint32_t BKP20R;     /*!< RTC backup register 20,                                    Address offset: 0xA0 */
  528.   __IO uint32_t BKP21R;     /*!< RTC backup register 21,                                    Address offset: 0xA4 */
  529.   __IO uint32_t BKP22R;     /*!< RTC backup register 22,                                    Address offset: 0xA8 */
  530.   __IO uint32_t BKP23R;     /*!< RTC backup register 23,                                    Address offset: 0xAC */
  531.   __IO uint32_t BKP24R;     /*!< RTC backup register 24,                                    Address offset: 0xB0 */
  532.   __IO uint32_t BKP25R;     /*!< RTC backup register 25,                                    Address offset: 0xB4 */
  533.   __IO uint32_t BKP26R;     /*!< RTC backup register 26,                                    Address offset: 0xB8 */
  534.   __IO uint32_t BKP27R;     /*!< RTC backup register 27,                                    Address offset: 0xBC */
  535.   __IO uint32_t BKP28R;     /*!< RTC backup register 28,                                    Address offset: 0xC0 */
  536.   __IO uint32_t BKP29R;     /*!< RTC backup register 29,                                    Address offset: 0xC4 */
  537.   __IO uint32_t BKP30R;     /*!< RTC backup register 30,                                    Address offset: 0xC8 */
  538.   __IO uint32_t BKP31R;     /*!< RTC backup register 31,                                    Address offset: 0xCC */
  539. } RTC_TypeDef;
  540.  
  541. /**
  542.   * @brief Serial Peripheral Interface
  543.   */
  544.  
  545. typedef struct
  546. {
  547.   __IO uint32_t CR1;        /*!< SPI Control register 1 (not used in I2S mode),      Address offset: 0x00 */
  548.   __IO uint32_t CR2;        /*!< SPI Control register 2,                             Address offset: 0x04 */
  549.   __IO uint32_t SR;         /*!< SPI Status register,                                Address offset: 0x08 */
  550.   __IO uint32_t DR;         /*!< SPI data register,                                  Address offset: 0x0C */
  551.   __IO uint32_t CRCPR;      /*!< SPI CRC polynomial register (not used in I2S mode), Address offset: 0x10 */
  552.   __IO uint32_t RXCRCR;     /*!< SPI Rx CRC register (not used in I2S mode),         Address offset: 0x14 */
  553.   __IO uint32_t TXCRCR;     /*!< SPI Tx CRC register (not used in I2S mode),         Address offset: 0x18 */
  554.   __IO uint32_t I2SCFGR;    /*!< SPI_I2S configuration register,                     Address offset: 0x1C */
  555.   __IO uint32_t I2SPR;      /*!< SPI_I2S prescaler register,                         Address offset: 0x20 */
  556. } SPI_TypeDef;
  557.  
  558. /**
  559.   * @brief TIM
  560.   */
  561. typedef struct
  562. {
  563.   __IO uint32_t CR1;          /*!< TIM control register 1,              Address offset: 0x00 */
  564.   __IO uint32_t CR2;          /*!< TIM control register 2,              Address offset: 0x04 */
  565.   __IO uint32_t SMCR;         /*!< TIM slave Mode Control register,     Address offset: 0x08 */
  566.   __IO uint32_t DIER;         /*!< TIM DMA/interrupt enable register,   Address offset: 0x0C */
  567.   __IO uint32_t SR;           /*!< TIM status register,                 Address offset: 0x10 */
  568.   __IO uint32_t EGR;          /*!< TIM event generation register,       Address offset: 0x14 */
  569.   __IO uint32_t CCMR1;        /*!< TIM capture/compare mode register 1, Address offset: 0x18 */
  570.   __IO uint32_t CCMR2;        /*!< TIM capture/compare mode register 2, Address offset: 0x1C */
  571.   __IO uint32_t CCER;         /*!< TIM capture/compare enable register, Address offset: 0x20 */
  572.   __IO uint32_t CNT;          /*!< TIM counter register,                Address offset: 0x24 */
  573.   __IO uint32_t PSC;          /*!< TIM prescaler register,              Address offset: 0x28 */
  574.   __IO uint32_t ARR;          /*!< TIM auto-reload register,            Address offset: 0x2C */
  575.   uint32_t      RESERVED12;   /*!< Reserved, 0x30                                            */    
  576.   __IO uint32_t CCR1;         /*!< TIM capture/compare register 1,      Address offset: 0x34 */    
  577.   __IO uint32_t CCR2;         /*!< TIM capture/compare register 2,      Address offset: 0x38 */    
  578.   __IO uint32_t CCR3;         /*!< TIM capture/compare register 3,      Address offset: 0x3C */
  579.   __IO uint32_t CCR4;         /*!< TIM capture/compare register 4,      Address offset: 0x40 */
  580.   uint32_t      RESERVED17;   /*!< Reserved, 0x44                                            */
  581.   __IO uint32_t DCR;          /*!< TIM DMA control register,            Address offset: 0x48 */
  582.   __IO uint32_t DMAR;         /*!< TIM DMA address for full transfer,   Address offset: 0x4C */
  583.   __IO uint32_t OR;           /*!< TIM option register,                 Address offset: 0x50 */
  584. } TIM_TypeDef;
  585. /**
  586.   * @brief Universal Synchronous Asynchronous Receiver Transmitter
  587.   */
  588.  
  589. typedef struct
  590. {
  591.   __IO uint32_t SR;         /*!< USART Status register,                   Address offset: 0x00 */
  592.   __IO uint32_t DR;         /*!< USART Data register,                     Address offset: 0x04 */
  593.   __IO uint32_t BRR;        /*!< USART Baud rate register,                Address offset: 0x08 */
  594.   __IO uint32_t CR1;        /*!< USART Control register 1,                Address offset: 0x0C */
  595.   __IO uint32_t CR2;        /*!< USART Control register 2,                Address offset: 0x10 */
  596.   __IO uint32_t CR3;        /*!< USART Control register 3,                Address offset: 0x14 */
  597.   __IO uint32_t GTPR;       /*!< USART Guard time and prescaler register, Address offset: 0x18 */
  598. } USART_TypeDef;
  599.  
  600. /**
  601.   * @brief Universal Serial Bus Full Speed Device
  602.   */
  603.  
  604. typedef struct
  605. {
  606.   __IO uint16_t EP0R;            /*!< USB Endpoint 0 register,                Address offset: 0x00 */
  607.   __IO uint16_t RESERVED0;       /*!< Reserved */    
  608.   __IO uint16_t EP1R;            /*!< USB Endpoint 1 register,                Address offset: 0x04 */
  609.   __IO uint16_t RESERVED1;       /*!< Reserved */      
  610.   __IO uint16_t EP2R;            /*!< USB Endpoint 2 register,                Address offset: 0x08 */
  611.   __IO uint16_t RESERVED2;       /*!< Reserved */      
  612.   __IO uint16_t EP3R;            /*!< USB Endpoint 3 register,                Address offset: 0x0C */
  613.   __IO uint16_t RESERVED3;       /*!< Reserved */      
  614.   __IO uint16_t EP4R;            /*!< USB Endpoint 4 register,                Address offset: 0x10 */
  615.   __IO uint16_t RESERVED4;       /*!< Reserved */      
  616.   __IO uint16_t EP5R;            /*!< USB Endpoint 5 register,                Address offset: 0x14 */
  617.   __IO uint16_t RESERVED5;       /*!< Reserved */      
  618.   __IO uint16_t EP6R;            /*!< USB Endpoint 6 register,                Address offset: 0x18 */
  619.   __IO uint16_t RESERVED6;       /*!< Reserved */      
  620.   __IO uint16_t EP7R;            /*!< USB Endpoint 7 register,                Address offset: 0x1C */
  621.   __IO uint16_t RESERVED7[17];   /*!< Reserved */    
  622.   __IO uint16_t CNTR;            /*!< Control register,                       Address offset: 0x40 */
  623.   __IO uint16_t RESERVED8;       /*!< Reserved */      
  624.   __IO uint16_t ISTR;            /*!< Interrupt status register,              Address offset: 0x44 */
  625.   __IO uint16_t RESERVED9;       /*!< Reserved */      
  626.   __IO uint16_t FNR;             /*!< Frame number register,                  Address offset: 0x48 */
  627.   __IO uint16_t RESERVEDA;       /*!< Reserved */      
  628.   __IO uint16_t DADDR;           /*!< Device address register,                Address offset: 0x4C */
  629.   __IO uint16_t RESERVEDB;       /*!< Reserved */      
  630.   __IO uint16_t BTABLE;          /*!< Buffer Table address register,          Address offset: 0x50 */
  631.   __IO uint16_t RESERVEDC;       /*!< Reserved */      
  632. } USB_TypeDef;
  633.  
  634. /**
  635.   * @brief Window WATCHDOG
  636.   */
  637. typedef struct
  638. {
  639.   __IO uint32_t CR;   /*!< WWDG Control register,       Address offset: 0x00 */
  640.   __IO uint32_t CFR;  /*!< WWDG Configuration register, Address offset: 0x04 */
  641.   __IO uint32_t SR;   /*!< WWDG Status register,        Address offset: 0x08 */
  642. } WWDG_TypeDef;
  643.  
  644. /**
  645.   * @brief Universal Serial Bus Full Speed Device
  646.   */
  647. /**
  648.   * @}
  649.   */
  650.  
  651. /** @addtogroup Peripheral_memory_map
  652.   * @{
  653.   */
  654.  
  655. #define FLASH_BASE            (0x08000000UL)              /*!< FLASH base address in the alias region */
  656. #define FLASH_EEPROM_BASE     (FLASH_BASE + 0x80000UL)    /*!< FLASH EEPROM base address in the alias region */
  657. #define SRAM_BASE             (0x20000000UL)              /*!< SRAM base address in the alias region */
  658. #define PERIPH_BASE           (0x40000000UL)              /*!< Peripheral base address in the alias region */
  659. #define SRAM_BB_BASE          (0x22000000UL)              /*!< SRAM base address in the bit-band region */
  660. #define PERIPH_BB_BASE        (0x42000000UL)              /*!< Peripheral base address in the bit-band region */
  661. #define FLASH_END             (0x0803FFFFUL)              /*!< Program end FLASH address for Cat3 */
  662. #define FLASH_EEPROM_END      (0x08081FFFUL)              /*!< FLASH EEPROM end address (8KB) */
  663.  
  664. /*!< Peripheral memory map */
  665. #define APB1PERIPH_BASE       PERIPH_BASE
  666. #define APB2PERIPH_BASE       (PERIPH_BASE + 0x00010000UL)
  667. #define AHBPERIPH_BASE        (PERIPH_BASE + 0x00020000UL)
  668.  
  669. /*!< APB1 peripherals */
  670. #define TIM2_BASE             (APB1PERIPH_BASE + 0x00000000UL)
  671. #define TIM3_BASE             (APB1PERIPH_BASE + 0x00000400UL)
  672. #define TIM4_BASE             (APB1PERIPH_BASE + 0x00000800UL)
  673. #define TIM5_BASE             (APB1PERIPH_BASE + 0x00000C00UL)
  674. #define TIM6_BASE             (APB1PERIPH_BASE + 0x00001000UL)
  675. #define TIM7_BASE             (APB1PERIPH_BASE + 0x00001400UL)
  676. #define LCD_BASE              (APB1PERIPH_BASE + 0x00002400UL)
  677. #define RTC_BASE              (APB1PERIPH_BASE + 0x00002800UL)
  678. #define WWDG_BASE             (APB1PERIPH_BASE + 0x00002C00UL)
  679. #define IWDG_BASE             (APB1PERIPH_BASE + 0x00003000UL)
  680. #define SPI2_BASE             (APB1PERIPH_BASE + 0x00003800UL)
  681. #define SPI3_BASE             (APB1PERIPH_BASE + 0x00003C00UL)
  682. #define USART2_BASE           (APB1PERIPH_BASE + 0x00004400UL)
  683. #define USART3_BASE           (APB1PERIPH_BASE + 0x00004800UL)
  684. #define I2C1_BASE             (APB1PERIPH_BASE + 0x00005400UL)
  685. #define I2C2_BASE             (APB1PERIPH_BASE + 0x00005800UL)
  686.  
  687. /* USB device FS */
  688. #define USB_BASE              (APB1PERIPH_BASE + 0x00005C00UL) /*!< USB_IP Peripheral Registers base address */
  689. #define USB_PMAADDR           (APB1PERIPH_BASE + 0x00006000UL) /*!< USB_IP Packet Memory Area base address */
  690.  
  691. /* USB device FS SRAM */
  692. #define PWR_BASE              (APB1PERIPH_BASE + 0x00007000UL)
  693. #define DAC_BASE              (APB1PERIPH_BASE + 0x00007400UL)
  694. #define COMP_BASE             (APB1PERIPH_BASE + 0x00007C00UL)
  695. #define RI_BASE               (APB1PERIPH_BASE + 0x00007C04UL)
  696. #define OPAMP_BASE            (APB1PERIPH_BASE + 0x00007C5CUL)
  697.  
  698. /*!< APB2 peripherals */
  699. #define SYSCFG_BASE           (APB2PERIPH_BASE + 0x00000000UL)
  700. #define EXTI_BASE             (APB2PERIPH_BASE + 0x00000400UL)
  701. #define TIM9_BASE             (APB2PERIPH_BASE + 0x00000800UL)
  702. #define TIM10_BASE            (APB2PERIPH_BASE + 0x00000C00UL)
  703. #define TIM11_BASE            (APB2PERIPH_BASE + 0x00001000UL)
  704. #define ADC1_BASE             (APB2PERIPH_BASE + 0x00002400UL)
  705. #define ADC_BASE              (APB2PERIPH_BASE + 0x00002700UL)
  706. #define SPI1_BASE             (APB2PERIPH_BASE + 0x00003000UL)
  707. #define USART1_BASE           (APB2PERIPH_BASE + 0x00003800UL)
  708.  
  709. /*!< AHB peripherals */
  710. #define GPIOA_BASE            (AHBPERIPH_BASE + 0x00000000UL)
  711. #define GPIOB_BASE            (AHBPERIPH_BASE + 0x00000400UL)
  712. #define GPIOC_BASE            (AHBPERIPH_BASE + 0x00000800UL)
  713. #define GPIOD_BASE            (AHBPERIPH_BASE + 0x00000C00UL)
  714. #define GPIOE_BASE            (AHBPERIPH_BASE + 0x00001000UL)
  715. #define GPIOH_BASE            (AHBPERIPH_BASE + 0x00001400UL)
  716. #define GPIOF_BASE            (AHBPERIPH_BASE + 0x00001800UL)
  717. #define GPIOG_BASE            (AHBPERIPH_BASE + 0x00001C00UL)
  718. #define CRC_BASE              (AHBPERIPH_BASE + 0x00003000UL)
  719. #define RCC_BASE              (AHBPERIPH_BASE + 0x00003800UL)
  720. #define FLASH_R_BASE          (AHBPERIPH_BASE + 0x00003C00UL) /*!< FLASH registers base address */
  721. #define OB_BASE               (0x1FF80000UL)                  /*!< FLASH Option Bytes base address */
  722. #define FLASHSIZE_BASE        (0x1FF800CCUL)                  /*!< FLASH Size register base address for Cat.3, Cat.4, Cat.5 and Cat.6 devices */
  723. #define UID_BASE              (0x1FF800D0UL)                  /*!< Unique device ID register base address for Cat.3, Cat.4, Cat.5 and Cat.6 devices */
  724. #define DMA1_BASE             (AHBPERIPH_BASE + 0x00006000UL)
  725. #define DMA1_Channel1_BASE    (DMA1_BASE + 0x00000008UL)
  726. #define DMA1_Channel2_BASE    (DMA1_BASE + 0x0000001CUL)
  727. #define DMA1_Channel3_BASE    (DMA1_BASE + 0x00000030UL)
  728. #define DMA1_Channel4_BASE    (DMA1_BASE + 0x00000044UL)
  729. #define DMA1_Channel5_BASE    (DMA1_BASE + 0x00000058UL)
  730. #define DMA1_Channel6_BASE    (DMA1_BASE + 0x0000006CUL)
  731. #define DMA1_Channel7_BASE    (DMA1_BASE + 0x00000080UL)
  732. #define DMA2_BASE             (AHBPERIPH_BASE + 0x00006400UL)
  733. #define DMA2_Channel1_BASE    (DMA2_BASE + 0x00000008UL)
  734. #define DMA2_Channel2_BASE    (DMA2_BASE + 0x0000001CUL)
  735. #define DMA2_Channel3_BASE    (DMA2_BASE + 0x00000030UL)
  736. #define DMA2_Channel4_BASE    (DMA2_BASE + 0x00000044UL)
  737. #define DMA2_Channel5_BASE    (DMA2_BASE + 0x00000058UL)
  738. #define AES_BASE              (0x50060000UL)
  739. #define DBGMCU_BASE           (0xE0042000UL)     /*!< Debug MCU registers base address */
  740.  
  741. /**
  742.   * @}
  743.   */
  744.  
  745. /** @addtogroup Peripheral_declaration
  746.   * @{
  747.   */  
  748.  
  749. #define TIM2                ((TIM_TypeDef *) TIM2_BASE)
  750. #define TIM3                ((TIM_TypeDef *) TIM3_BASE)
  751. #define TIM4                ((TIM_TypeDef *) TIM4_BASE)
  752. #define TIM5                ((TIM_TypeDef *) TIM5_BASE)
  753. #define TIM6                ((TIM_TypeDef *) TIM6_BASE)
  754. #define TIM7                ((TIM_TypeDef *) TIM7_BASE)
  755. #define LCD                 ((LCD_TypeDef *) LCD_BASE)
  756. #define RTC                 ((RTC_TypeDef *) RTC_BASE)
  757. #define WWDG                ((WWDG_TypeDef *) WWDG_BASE)
  758. #define IWDG                ((IWDG_TypeDef *) IWDG_BASE)
  759. #define SPI2                ((SPI_TypeDef *) SPI2_BASE)
  760. #define SPI3                ((SPI_TypeDef *) SPI3_BASE)
  761. #define USART2              ((USART_TypeDef *) USART2_BASE)
  762. #define USART3              ((USART_TypeDef *) USART3_BASE)
  763. #define I2C1                ((I2C_TypeDef *) I2C1_BASE)
  764. #define I2C2                ((I2C_TypeDef *) I2C2_BASE)
  765. /* USB device FS */
  766. #define USB                   ((USB_TypeDef *) USB_BASE)
  767. /* USB device FS SRAM */
  768. #define PWR                 ((PWR_TypeDef *) PWR_BASE)
  769.  
  770. #define DAC1                ((DAC_TypeDef *) DAC_BASE)
  771. /* Legacy define */
  772. #define DAC                 DAC1
  773.  
  774. #define COMP                ((COMP_TypeDef *) COMP_BASE)                 /* COMP generic instance include bits of COMP1 and COMP2 mixed in the same register */
  775. #define COMP1               ((COMP_TypeDef *) COMP_BASE)                 /* COMP1 instance definition to differentiate COMP1 and COMP2, not to be used to access comparator register */
  776. #define COMP2               ((COMP_TypeDef *) (COMP_BASE + 0x00000001U)) /* COMP2 instance definition to differentiate COMP1 and COMP2, not to be used to access comparator register */
  777. #define COMP12_COMMON       ((COMP_Common_TypeDef *) COMP_BASE)          /* COMP common instance definition to access comparator register bits used by both comparator instances (window mode) */
  778.  
  779. #define RI                  ((RI_TypeDef *) RI_BASE)
  780.  
  781. #define OPAMP               ((OPAMP_TypeDef *) OPAMP_BASE)
  782. #define OPAMP1              ((OPAMP_TypeDef *) OPAMP_BASE)
  783. #define OPAMP2              ((OPAMP_TypeDef *) (OPAMP_BASE + 0x00000001U))
  784. #define OPAMP12_COMMON      ((OPAMP_Common_TypeDef *) OPAMP_BASE)
  785. #define SYSCFG              ((SYSCFG_TypeDef *) SYSCFG_BASE)
  786. #define EXTI                ((EXTI_TypeDef *) EXTI_BASE)
  787. #define TIM9                ((TIM_TypeDef *) TIM9_BASE)
  788. #define TIM10               ((TIM_TypeDef *) TIM10_BASE)
  789. #define TIM11               ((TIM_TypeDef *) TIM11_BASE)
  790.  
  791. #define ADC1                ((ADC_TypeDef *) ADC1_BASE)
  792. #define ADC1_COMMON         ((ADC_Common_TypeDef *) ADC_BASE)
  793. /* Legacy defines */
  794. #define ADC                 ADC1_COMMON
  795.  
  796. #define SPI1                ((SPI_TypeDef *) SPI1_BASE)
  797. #define USART1              ((USART_TypeDef *) USART1_BASE)
  798. #define GPIOA               ((GPIO_TypeDef *) GPIOA_BASE)
  799. #define GPIOB               ((GPIO_TypeDef *) GPIOB_BASE)
  800. #define GPIOC               ((GPIO_TypeDef *) GPIOC_BASE)
  801. #define GPIOD               ((GPIO_TypeDef *) GPIOD_BASE)
  802. #define GPIOE               ((GPIO_TypeDef *) GPIOE_BASE)
  803. #define GPIOH               ((GPIO_TypeDef *) GPIOH_BASE)
  804. #define GPIOF               ((GPIO_TypeDef *) GPIOF_BASE)
  805. #define GPIOG               ((GPIO_TypeDef *) GPIOG_BASE)
  806. #define CRC                 ((CRC_TypeDef *) CRC_BASE)
  807. #define RCC                 ((RCC_TypeDef *) RCC_BASE)
  808. #define FLASH               ((FLASH_TypeDef *) FLASH_R_BASE)
  809. #define OB                  ((OB_TypeDef *) OB_BASE)
  810. #define DMA1                ((DMA_TypeDef *) DMA1_BASE)
  811. #define DMA1_Channel1       ((DMA_Channel_TypeDef *) DMA1_Channel1_BASE)
  812. #define DMA1_Channel2       ((DMA_Channel_TypeDef *) DMA1_Channel2_BASE)
  813. #define DMA1_Channel3       ((DMA_Channel_TypeDef *) DMA1_Channel3_BASE)
  814. #define DMA1_Channel4       ((DMA_Channel_TypeDef *) DMA1_Channel4_BASE)
  815. #define DMA1_Channel5       ((DMA_Channel_TypeDef *) DMA1_Channel5_BASE)
  816. #define DMA1_Channel6       ((DMA_Channel_TypeDef *) DMA1_Channel6_BASE)
  817. #define DMA1_Channel7       ((DMA_Channel_TypeDef *) DMA1_Channel7_BASE)
  818. #define DMA2                ((DMA_TypeDef *) DMA2_BASE)
  819. #define DMA2_Channel1       ((DMA_Channel_TypeDef *) DMA2_Channel1_BASE)
  820. #define DMA2_Channel2       ((DMA_Channel_TypeDef *) DMA2_Channel2_BASE)
  821. #define DMA2_Channel3       ((DMA_Channel_TypeDef *) DMA2_Channel3_BASE)
  822. #define DMA2_Channel4       ((DMA_Channel_TypeDef *) DMA2_Channel4_BASE)
  823. #define DMA2_Channel5       ((DMA_Channel_TypeDef *) DMA2_Channel5_BASE)
  824. #define AES                 ((AES_TypeDef *) AES_BASE)
  825. #define DBGMCU              ((DBGMCU_TypeDef *) DBGMCU_BASE)
  826.  
  827.  /**
  828.   * @}
  829.   */
  830.  
  831. /** @addtogroup Exported_constants
  832.   * @{
  833.   */
  834.  
  835.   /** @addtogroup Hardware_Constant_Definition
  836.     * @{
  837.     */
  838. #define LSI_STARTUP_TIME 200U /*!< LSI Maximum startup time in us */
  839.  
  840.   /**
  841.     * @}
  842.     */
  843.  
  844. /** @addtogroup Peripheral_Registers_Bits_Definition
  845.   * @{
  846.   */
  847.    
  848. /******************************************************************************/
  849. /*                         Peripheral Registers Bits Definition               */
  850. /******************************************************************************/
  851. /******************************************************************************/
  852. /*                                                                            */
  853. /*                      Analog to Digital Converter (ADC)                     */
  854. /*                                                                            */
  855. /******************************************************************************/
  856. #define VREFINT_CAL_ADDR_CMSIS                    0x1FF800F8      /*!<Internal voltage reference, address of parameter VREFINT_CAL: VrefInt ADC raw data acquired at temperature 30 DegC (tolerance: +-5 DegC), Vref+ = 3.0 V (tolerance: +-10 mV).                      */
  857. #define TEMPSENSOR_CAL1_ADDR_CMSIS                0x1FF800FA      /*!<Internal temperature sensor, address of parameter TS_CAL1: On STM32L1, temperature sensor ADC raw data acquired at temperature  30 DegC (tolerance: +-5 DegC), Vref+ = 3.0 V (tolerance: +-10 mV). */
  858. #define TEMPSENSOR_CAL2_ADDR_CMSIS                0x1FF800FE      /*!<Internal temperature sensor, address of parameter TS_CAL2: On STM32L1, temperature sensor ADC raw data acquired at temperature 110 DegC (tolerance: +-5 DegC), Vref+ = 3.0 V (tolerance: +-10 mV). */
  859.  
  860. /********************  Bit definition for ADC_SR register  ********************/
  861. #define ADC_SR_AWD_Pos                       (0U)                              
  862. #define ADC_SR_AWD_Msk                       (0x1UL << ADC_SR_AWD_Pos)          /*!< 0x00000001 */
  863. #define ADC_SR_AWD                           ADC_SR_AWD_Msk                    /*!< ADC analog watchdog 1 flag */
  864. #define ADC_SR_EOCS_Pos                      (1U)                              
  865. #define ADC_SR_EOCS_Msk                      (0x1UL << ADC_SR_EOCS_Pos)         /*!< 0x00000002 */
  866. #define ADC_SR_EOCS                          ADC_SR_EOCS_Msk                   /*!< ADC group regular end of unitary conversion or end of sequence conversions flag */
  867. #define ADC_SR_JEOS_Pos                      (2U)                              
  868. #define ADC_SR_JEOS_Msk                      (0x1UL << ADC_SR_JEOS_Pos)         /*!< 0x00000004 */
  869. #define ADC_SR_JEOS                          ADC_SR_JEOS_Msk                   /*!< ADC group injected end of sequence conversions flag */
  870. #define ADC_SR_JSTRT_Pos                     (3U)                              
  871. #define ADC_SR_JSTRT_Msk                     (0x1UL << ADC_SR_JSTRT_Pos)        /*!< 0x00000008 */
  872. #define ADC_SR_JSTRT                         ADC_SR_JSTRT_Msk                  /*!< ADC group injected conversion start flag */
  873. #define ADC_SR_STRT_Pos                      (4U)                              
  874. #define ADC_SR_STRT_Msk                      (0x1UL << ADC_SR_STRT_Pos)         /*!< 0x00000010 */
  875. #define ADC_SR_STRT                          ADC_SR_STRT_Msk                   /*!< ADC group regular conversion start flag */
  876. #define ADC_SR_OVR_Pos                       (5U)                              
  877. #define ADC_SR_OVR_Msk                       (0x1UL << ADC_SR_OVR_Pos)          /*!< 0x00000020 */
  878. #define ADC_SR_OVR                           ADC_SR_OVR_Msk                    /*!< ADC group regular overrun flag */
  879. #define ADC_SR_ADONS_Pos                     (6U)                              
  880. #define ADC_SR_ADONS_Msk                     (0x1UL << ADC_SR_ADONS_Pos)        /*!< 0x00000040 */
  881. #define ADC_SR_ADONS                         ADC_SR_ADONS_Msk                  /*!< ADC ready flag */
  882. #define ADC_SR_RCNR_Pos                      (8U)                              
  883. #define ADC_SR_RCNR_Msk                      (0x1UL << ADC_SR_RCNR_Pos)         /*!< 0x00000100 */
  884. #define ADC_SR_RCNR                          ADC_SR_RCNR_Msk                   /*!< ADC group regular not ready flag */
  885. #define ADC_SR_JCNR_Pos                      (9U)                              
  886. #define ADC_SR_JCNR_Msk                      (0x1UL << ADC_SR_JCNR_Pos)         /*!< 0x00000200 */
  887. #define ADC_SR_JCNR                          ADC_SR_JCNR_Msk                   /*!< ADC group injected not ready flag */
  888.  
  889. /* Legacy defines */
  890. #define  ADC_SR_EOC                          (ADC_SR_EOCS)
  891. #define  ADC_SR_JEOC                         (ADC_SR_JEOS)
  892.  
  893. /*******************  Bit definition for ADC_CR1 register  ********************/
  894. #define ADC_CR1_AWDCH_Pos                    (0U)                              
  895. #define ADC_CR1_AWDCH_Msk                    (0x1FUL << ADC_CR1_AWDCH_Pos)      /*!< 0x0000001F */
  896. #define ADC_CR1_AWDCH                        ADC_CR1_AWDCH_Msk                 /*!< ADC analog watchdog 1 monitored channel selection */
  897. #define ADC_CR1_AWDCH_0                      (0x01UL << ADC_CR1_AWDCH_Pos)      /*!< 0x00000001 */
  898. #define ADC_CR1_AWDCH_1                      (0x02UL << ADC_CR1_AWDCH_Pos)      /*!< 0x00000002 */
  899. #define ADC_CR1_AWDCH_2                      (0x04UL << ADC_CR1_AWDCH_Pos)      /*!< 0x00000004 */
  900. #define ADC_CR1_AWDCH_3                      (0x08UL << ADC_CR1_AWDCH_Pos)      /*!< 0x00000008 */
  901. #define ADC_CR1_AWDCH_4                      (0x10UL << ADC_CR1_AWDCH_Pos)      /*!< 0x00000010 */
  902.  
  903. #define ADC_CR1_EOCSIE_Pos                   (5U)                              
  904. #define ADC_CR1_EOCSIE_Msk                   (0x1UL << ADC_CR1_EOCSIE_Pos)      /*!< 0x00000020 */
  905. #define ADC_CR1_EOCSIE                       ADC_CR1_EOCSIE_Msk                /*!< ADC group regular end of unitary conversion or end of sequence conversions interrupt */
  906. #define ADC_CR1_AWDIE_Pos                    (6U)                              
  907. #define ADC_CR1_AWDIE_Msk                    (0x1UL << ADC_CR1_AWDIE_Pos)       /*!< 0x00000040 */
  908. #define ADC_CR1_AWDIE                        ADC_CR1_AWDIE_Msk                 /*!< ADC analog watchdog 1 interrupt */
  909. #define ADC_CR1_JEOSIE_Pos                   (7U)                              
  910. #define ADC_CR1_JEOSIE_Msk                   (0x1UL << ADC_CR1_JEOSIE_Pos)      /*!< 0x00000080 */
  911. #define ADC_CR1_JEOSIE                       ADC_CR1_JEOSIE_Msk                /*!< ADC group injected end of sequence conversions interrupt */
  912. #define ADC_CR1_SCAN_Pos                     (8U)                              
  913. #define ADC_CR1_SCAN_Msk                     (0x1UL << ADC_CR1_SCAN_Pos)        /*!< 0x00000100 */
  914. #define ADC_CR1_SCAN                         ADC_CR1_SCAN_Msk                  /*!< ADC scan mode */
  915. #define ADC_CR1_AWDSGL_Pos                   (9U)                              
  916. #define ADC_CR1_AWDSGL_Msk                   (0x1UL << ADC_CR1_AWDSGL_Pos)      /*!< 0x00000200 */
  917. #define ADC_CR1_AWDSGL                       ADC_CR1_AWDSGL_Msk                /*!< ADC analog watchdog 1 monitoring a single channel or all channels */
  918. #define ADC_CR1_JAUTO_Pos                    (10U)                            
  919. #define ADC_CR1_JAUTO_Msk                    (0x1UL << ADC_CR1_JAUTO_Pos)       /*!< 0x00000400 */
  920. #define ADC_CR1_JAUTO                        ADC_CR1_JAUTO_Msk                 /*!< ADC group injected automatic trigger mode */
  921. #define ADC_CR1_DISCEN_Pos                   (11U)                            
  922. #define ADC_CR1_DISCEN_Msk                   (0x1UL << ADC_CR1_DISCEN_Pos)      /*!< 0x00000800 */
  923. #define ADC_CR1_DISCEN                       ADC_CR1_DISCEN_Msk                /*!< ADC group regular sequencer discontinuous mode */
  924. #define ADC_CR1_JDISCEN_Pos                  (12U)                            
  925. #define ADC_CR1_JDISCEN_Msk                  (0x1UL << ADC_CR1_JDISCEN_Pos)     /*!< 0x00001000 */
  926. #define ADC_CR1_JDISCEN                      ADC_CR1_JDISCEN_Msk               /*!< ADC group injected sequencer discontinuous mode */
  927.  
  928. #define ADC_CR1_DISCNUM_Pos                  (13U)                            
  929. #define ADC_CR1_DISCNUM_Msk                  (0x7UL << ADC_CR1_DISCNUM_Pos)     /*!< 0x0000E000 */
  930. #define ADC_CR1_DISCNUM                      ADC_CR1_DISCNUM_Msk               /*!< ADC group regular sequencer discontinuous number of ranks */
  931. #define ADC_CR1_DISCNUM_0                    (0x1UL << ADC_CR1_DISCNUM_Pos)     /*!< 0x00002000 */
  932. #define ADC_CR1_DISCNUM_1                    (0x2UL << ADC_CR1_DISCNUM_Pos)     /*!< 0x00004000 */
  933. #define ADC_CR1_DISCNUM_2                    (0x4UL << ADC_CR1_DISCNUM_Pos)     /*!< 0x00008000 */
  934.  
  935. #define ADC_CR1_PDD_Pos                      (16U)                            
  936. #define ADC_CR1_PDD_Msk                      (0x1UL << ADC_CR1_PDD_Pos)         /*!< 0x00010000 */
  937. #define ADC_CR1_PDD                          ADC_CR1_PDD_Msk                   /*!< ADC power down during auto delay phase */
  938. #define ADC_CR1_PDI_Pos                      (17U)                            
  939. #define ADC_CR1_PDI_Msk                      (0x1UL << ADC_CR1_PDI_Pos)         /*!< 0x00020000 */
  940. #define ADC_CR1_PDI                          ADC_CR1_PDI_Msk                   /*!< ADC power down during idle phase */
  941.  
  942. #define ADC_CR1_JAWDEN_Pos                   (22U)                            
  943. #define ADC_CR1_JAWDEN_Msk                   (0x1UL << ADC_CR1_JAWDEN_Pos)      /*!< 0x00400000 */
  944. #define ADC_CR1_JAWDEN                       ADC_CR1_JAWDEN_Msk                /*!< ADC analog watchdog 1 enable on scope ADC group injected */
  945. #define ADC_CR1_AWDEN_Pos                    (23U)                            
  946. #define ADC_CR1_AWDEN_Msk                    (0x1UL << ADC_CR1_AWDEN_Pos)       /*!< 0x00800000 */
  947. #define ADC_CR1_AWDEN                        ADC_CR1_AWDEN_Msk                 /*!< ADC analog watchdog 1 enable on scope ADC group regular */
  948.  
  949. #define ADC_CR1_RES_Pos                      (24U)                            
  950. #define ADC_CR1_RES_Msk                      (0x3UL << ADC_CR1_RES_Pos)         /*!< 0x03000000 */
  951. #define ADC_CR1_RES                          ADC_CR1_RES_Msk                   /*!< ADC resolution */
  952. #define ADC_CR1_RES_0                        (0x1UL << ADC_CR1_RES_Pos)         /*!< 0x01000000 */
  953. #define ADC_CR1_RES_1                        (0x2UL << ADC_CR1_RES_Pos)         /*!< 0x02000000 */
  954.  
  955. #define ADC_CR1_OVRIE_Pos                    (26U)                            
  956. #define ADC_CR1_OVRIE_Msk                    (0x1UL << ADC_CR1_OVRIE_Pos)       /*!< 0x04000000 */
  957. #define ADC_CR1_OVRIE                        ADC_CR1_OVRIE_Msk                 /*!< ADC group regular overrun interrupt */
  958.  
  959. /* Legacy defines */
  960. #define  ADC_CR1_EOCIE                       (ADC_CR1_EOCSIE)
  961. #define  ADC_CR1_JEOCIE                      (ADC_CR1_JEOSIE)
  962.  
  963. /*******************  Bit definition for ADC_CR2 register  ********************/
  964. #define ADC_CR2_ADON_Pos                     (0U)                              
  965. #define ADC_CR2_ADON_Msk                     (0x1UL << ADC_CR2_ADON_Pos)        /*!< 0x00000001 */
  966. #define ADC_CR2_ADON                         ADC_CR2_ADON_Msk                  /*!< ADC enable */
  967. #define ADC_CR2_CONT_Pos                     (1U)                              
  968. #define ADC_CR2_CONT_Msk                     (0x1UL << ADC_CR2_CONT_Pos)        /*!< 0x00000002 */
  969. #define ADC_CR2_CONT                         ADC_CR2_CONT_Msk                  /*!< ADC group regular continuous conversion mode */
  970. #define ADC_CR2_CFG_Pos                      (2U)                              
  971. #define ADC_CR2_CFG_Msk                      (0x1UL << ADC_CR2_CFG_Pos)         /*!< 0x00000004 */
  972. #define ADC_CR2_CFG                          ADC_CR2_CFG_Msk                   /*!< ADC channels bank selection */
  973.  
  974. #define ADC_CR2_DELS_Pos                     (4U)                              
  975. #define ADC_CR2_DELS_Msk                     (0x7UL << ADC_CR2_DELS_Pos)        /*!< 0x00000070 */
  976. #define ADC_CR2_DELS                         ADC_CR2_DELS_Msk                  /*!< ADC auto delay selection */
  977. #define ADC_CR2_DELS_0                       (0x1UL << ADC_CR2_DELS_Pos)        /*!< 0x00000010 */
  978. #define ADC_CR2_DELS_1                       (0x2UL << ADC_CR2_DELS_Pos)        /*!< 0x00000020 */
  979. #define ADC_CR2_DELS_2                       (0x4UL << ADC_CR2_DELS_Pos)        /*!< 0x00000040 */
  980.  
  981. #define ADC_CR2_DMA_Pos                      (8U)                              
  982. #define ADC_CR2_DMA_Msk                      (0x1UL << ADC_CR2_DMA_Pos)         /*!< 0x00000100 */
  983. #define ADC_CR2_DMA                          ADC_CR2_DMA_Msk                   /*!< ADC DMA transfer enable */
  984. #define ADC_CR2_DDS_Pos                      (9U)                              
  985. #define ADC_CR2_DDS_Msk                      (0x1UL << ADC_CR2_DDS_Pos)         /*!< 0x00000200 */
  986. #define ADC_CR2_DDS                          ADC_CR2_DDS_Msk                   /*!< ADC DMA transfer configuration */
  987. #define ADC_CR2_EOCS_Pos                     (10U)                            
  988. #define ADC_CR2_EOCS_Msk                     (0x1UL << ADC_CR2_EOCS_Pos)        /*!< 0x00000400 */
  989. #define ADC_CR2_EOCS                         ADC_CR2_EOCS_Msk                  /*!< ADC end of unitary or end of sequence conversions selection */
  990. #define ADC_CR2_ALIGN_Pos                    (11U)                            
  991. #define ADC_CR2_ALIGN_Msk                    (0x1UL << ADC_CR2_ALIGN_Pos)       /*!< 0x00000800 */
  992. #define ADC_CR2_ALIGN                        ADC_CR2_ALIGN_Msk                 /*!< ADC data alignement */
  993.  
  994. #define ADC_CR2_JEXTSEL_Pos                  (16U)                            
  995. #define ADC_CR2_JEXTSEL_Msk                  (0xFUL << ADC_CR2_JEXTSEL_Pos)     /*!< 0x000F0000 */
  996. #define ADC_CR2_JEXTSEL                      ADC_CR2_JEXTSEL_Msk               /*!< ADC group injected external trigger source */
  997. #define ADC_CR2_JEXTSEL_0                    (0x1UL << ADC_CR2_JEXTSEL_Pos)     /*!< 0x00010000 */
  998. #define ADC_CR2_JEXTSEL_1                    (0x2UL << ADC_CR2_JEXTSEL_Pos)     /*!< 0x00020000 */
  999. #define ADC_CR2_JEXTSEL_2                    (0x4UL << ADC_CR2_JEXTSEL_Pos)     /*!< 0x00040000 */
  1000. #define ADC_CR2_JEXTSEL_3                    (0x8UL << ADC_CR2_JEXTSEL_Pos)     /*!< 0x00080000 */
  1001.  
  1002. #define ADC_CR2_JEXTEN_Pos                   (20U)                            
  1003. #define ADC_CR2_JEXTEN_Msk                   (0x3UL << ADC_CR2_JEXTEN_Pos)      /*!< 0x00300000 */
  1004. #define ADC_CR2_JEXTEN                       ADC_CR2_JEXTEN_Msk                /*!< ADC group injected external trigger polarity */
  1005. #define ADC_CR2_JEXTEN_0                     (0x1UL << ADC_CR2_JEXTEN_Pos)      /*!< 0x00100000 */
  1006. #define ADC_CR2_JEXTEN_1                     (0x2UL << ADC_CR2_JEXTEN_Pos)      /*!< 0x00200000 */
  1007.  
  1008. #define ADC_CR2_JSWSTART_Pos                 (22U)                            
  1009. #define ADC_CR2_JSWSTART_Msk                 (0x1UL << ADC_CR2_JSWSTART_Pos)    /*!< 0x00400000 */
  1010. #define ADC_CR2_JSWSTART                     ADC_CR2_JSWSTART_Msk              /*!< ADC group injected conversion start */
  1011.  
  1012. #define ADC_CR2_EXTSEL_Pos                   (24U)                            
  1013. #define ADC_CR2_EXTSEL_Msk                   (0xFUL << ADC_CR2_EXTSEL_Pos)      /*!< 0x0F000000 */
  1014. #define ADC_CR2_EXTSEL                       ADC_CR2_EXTSEL_Msk                /*!< ADC group regular external trigger source */
  1015. #define ADC_CR2_EXTSEL_0                     (0x1UL << ADC_CR2_EXTSEL_Pos)      /*!< 0x01000000 */
  1016. #define ADC_CR2_EXTSEL_1                     (0x2UL << ADC_CR2_EXTSEL_Pos)      /*!< 0x02000000 */
  1017. #define ADC_CR2_EXTSEL_2                     (0x4UL << ADC_CR2_EXTSEL_Pos)      /*!< 0x04000000 */
  1018. #define ADC_CR2_EXTSEL_3                     (0x8UL << ADC_CR2_EXTSEL_Pos)      /*!< 0x08000000 */
  1019.  
  1020. #define ADC_CR2_EXTEN_Pos                    (28U)                            
  1021. #define ADC_CR2_EXTEN_Msk                    (0x3UL << ADC_CR2_EXTEN_Pos)       /*!< 0x30000000 */
  1022. #define ADC_CR2_EXTEN                        ADC_CR2_EXTEN_Msk                 /*!< ADC group regular external trigger polarity */
  1023. #define ADC_CR2_EXTEN_0                      (0x1UL << ADC_CR2_EXTEN_Pos)       /*!< 0x10000000 */
  1024. #define ADC_CR2_EXTEN_1                      (0x2UL << ADC_CR2_EXTEN_Pos)       /*!< 0x20000000 */
  1025.  
  1026. #define ADC_CR2_SWSTART_Pos                  (30U)                            
  1027. #define ADC_CR2_SWSTART_Msk                  (0x1UL << ADC_CR2_SWSTART_Pos)     /*!< 0x40000000 */
  1028. #define ADC_CR2_SWSTART                      ADC_CR2_SWSTART_Msk               /*!< ADC group regular conversion start */
  1029.  
  1030. /******************  Bit definition for ADC_SMPR1 register  *******************/
  1031. #define ADC_SMPR1_SMP20_Pos                  (0U)                              
  1032. #define ADC_SMPR1_SMP20_Msk                  (0x7UL << ADC_SMPR1_SMP20_Pos)     /*!< 0x00000007 */
  1033. #define ADC_SMPR1_SMP20                      ADC_SMPR1_SMP20_Msk               /*!< ADC channel 20 sampling time selection */
  1034. #define ADC_SMPR1_SMP20_0                    (0x1UL << ADC_SMPR1_SMP20_Pos)     /*!< 0x00000001 */
  1035. #define ADC_SMPR1_SMP20_1                    (0x2UL << ADC_SMPR1_SMP20_Pos)     /*!< 0x00000002 */
  1036. #define ADC_SMPR1_SMP20_2                    (0x4UL << ADC_SMPR1_SMP20_Pos)     /*!< 0x00000004 */
  1037.  
  1038. #define ADC_SMPR1_SMP21_Pos                  (3U)                              
  1039. #define ADC_SMPR1_SMP21_Msk                  (0x7UL << ADC_SMPR1_SMP21_Pos)     /*!< 0x00000038 */
  1040. #define ADC_SMPR1_SMP21                      ADC_SMPR1_SMP21_Msk               /*!< ADC channel 21 sampling time selection */
  1041. #define ADC_SMPR1_SMP21_0                    (0x1UL << ADC_SMPR1_SMP21_Pos)     /*!< 0x00000008 */
  1042. #define ADC_SMPR1_SMP21_1                    (0x2UL << ADC_SMPR1_SMP21_Pos)     /*!< 0x00000010 */
  1043. #define ADC_SMPR1_SMP21_2                    (0x4UL << ADC_SMPR1_SMP21_Pos)     /*!< 0x00000020 */
  1044.  
  1045. #define ADC_SMPR1_SMP22_Pos                  (6U)                              
  1046. #define ADC_SMPR1_SMP22_Msk                  (0x7UL << ADC_SMPR1_SMP22_Pos)     /*!< 0x000001C0 */
  1047. #define ADC_SMPR1_SMP22                      ADC_SMPR1_SMP22_Msk               /*!< ADC channel 22 sampling time selection */
  1048. #define ADC_SMPR1_SMP22_0                    (0x1UL << ADC_SMPR1_SMP22_Pos)     /*!< 0x00000040 */
  1049. #define ADC_SMPR1_SMP22_1                    (0x2UL << ADC_SMPR1_SMP22_Pos)     /*!< 0x00000080 */
  1050. #define ADC_SMPR1_SMP22_2                    (0x4UL << ADC_SMPR1_SMP22_Pos)     /*!< 0x00000100 */
  1051.  
  1052. #define ADC_SMPR1_SMP23_Pos                  (9U)                              
  1053. #define ADC_SMPR1_SMP23_Msk                  (0x7UL << ADC_SMPR1_SMP23_Pos)     /*!< 0x00000E00 */
  1054. #define ADC_SMPR1_SMP23                      ADC_SMPR1_SMP23_Msk               /*!< ADC channel 23 sampling time selection */
  1055. #define ADC_SMPR1_SMP23_0                    (0x1UL << ADC_SMPR1_SMP23_Pos)     /*!< 0x00000200 */
  1056. #define ADC_SMPR1_SMP23_1                    (0x2UL << ADC_SMPR1_SMP23_Pos)     /*!< 0x00000400 */
  1057. #define ADC_SMPR1_SMP23_2                    (0x4UL << ADC_SMPR1_SMP23_Pos)     /*!< 0x00000800 */
  1058.  
  1059. #define ADC_SMPR1_SMP24_Pos                  (12U)                            
  1060. #define ADC_SMPR1_SMP24_Msk                  (0x7UL << ADC_SMPR1_SMP24_Pos)     /*!< 0x00007000 */
  1061. #define ADC_SMPR1_SMP24                      ADC_SMPR1_SMP24_Msk               /*!< ADC channel 24 sampling time selection */
  1062. #define ADC_SMPR1_SMP24_0                    (0x1UL << ADC_SMPR1_SMP24_Pos)     /*!< 0x00001000 */
  1063. #define ADC_SMPR1_SMP24_1                    (0x2UL << ADC_SMPR1_SMP24_Pos)     /*!< 0x00002000 */
  1064. #define ADC_SMPR1_SMP24_2                    (0x4UL << ADC_SMPR1_SMP24_Pos)     /*!< 0x00004000 */
  1065.  
  1066. #define ADC_SMPR1_SMP25_Pos                  (15U)                            
  1067. #define ADC_SMPR1_SMP25_Msk                  (0x7UL << ADC_SMPR1_SMP25_Pos)     /*!< 0x00038000 */
  1068. #define ADC_SMPR1_SMP25                      ADC_SMPR1_SMP25_Msk               /*!< ADC channel 25 sampling time selection */
  1069. #define ADC_SMPR1_SMP25_0                    (0x1UL << ADC_SMPR1_SMP25_Pos)     /*!< 0x00008000 */
  1070. #define ADC_SMPR1_SMP25_1                    (0x2UL << ADC_SMPR1_SMP25_Pos)     /*!< 0x00010000 */
  1071. #define ADC_SMPR1_SMP25_2                    (0x4UL << ADC_SMPR1_SMP25_Pos)     /*!< 0x00020000 */
  1072.  
  1073. #define ADC_SMPR1_SMP26_Pos                  (18U)                            
  1074. #define ADC_SMPR1_SMP26_Msk                  (0x7UL << ADC_SMPR1_SMP26_Pos)     /*!< 0x001C0000 */
  1075. #define ADC_SMPR1_SMP26                      ADC_SMPR1_SMP26_Msk               /*!< ADC channel 26 sampling time selection */
  1076. #define ADC_SMPR1_SMP26_0                    (0x1UL << ADC_SMPR1_SMP26_Pos)     /*!< 0x00040000 */
  1077. #define ADC_SMPR1_SMP26_1                    (0x2UL << ADC_SMPR1_SMP26_Pos)     /*!< 0x00080000 */
  1078. #define ADC_SMPR1_SMP26_2                    (0x4UL << ADC_SMPR1_SMP26_Pos)     /*!< 0x00100000 */
  1079.  
  1080. #define ADC_SMPR1_SMP27_Pos                  (21U)                            
  1081. #define ADC_SMPR1_SMP27_Msk                  (0x7UL << ADC_SMPR1_SMP27_Pos)     /*!< 0x00E00000 */
  1082. #define ADC_SMPR1_SMP27                      ADC_SMPR1_SMP27_Msk               /*!< ADC channel 27 sampling time selection */
  1083. #define ADC_SMPR1_SMP27_0                    (0x1UL << ADC_SMPR1_SMP27_Pos)     /*!< 0x00200000 */
  1084. #define ADC_SMPR1_SMP27_1                    (0x2UL << ADC_SMPR1_SMP27_Pos)     /*!< 0x00400000 */
  1085. #define ADC_SMPR1_SMP27_2                    (0x4UL << ADC_SMPR1_SMP27_Pos)     /*!< 0x00800000 */
  1086.  
  1087. #define ADC_SMPR1_SMP28_Pos                  (24U)                            
  1088. #define ADC_SMPR1_SMP28_Msk                  (0x7UL << ADC_SMPR1_SMP28_Pos)     /*!< 0x07000000 */
  1089. #define ADC_SMPR1_SMP28                      ADC_SMPR1_SMP28_Msk               /*!< ADC channel 28 sampling time selection */
  1090. #define ADC_SMPR1_SMP28_0                    (0x1UL << ADC_SMPR1_SMP28_Pos)     /*!< 0x01000000 */
  1091. #define ADC_SMPR1_SMP28_1                    (0x2UL << ADC_SMPR1_SMP28_Pos)     /*!< 0x02000000 */
  1092. #define ADC_SMPR1_SMP28_2                    (0x4UL << ADC_SMPR1_SMP28_Pos)     /*!< 0x04000000 */
  1093.  
  1094. #define ADC_SMPR1_SMP29_Pos                  (27U)                            
  1095. #define ADC_SMPR1_SMP29_Msk                  (0x7UL << ADC_SMPR1_SMP29_Pos)     /*!< 0x38000000 */
  1096. #define ADC_SMPR1_SMP29                      ADC_SMPR1_SMP29_Msk               /*!< ADC channel 29 sampling time selection */
  1097. #define ADC_SMPR1_SMP29_0                    (0x1UL << ADC_SMPR1_SMP29_Pos)     /*!< 0x08000000 */
  1098. #define ADC_SMPR1_SMP29_1                    (0x2UL << ADC_SMPR1_SMP29_Pos)     /*!< 0x10000000 */
  1099. #define ADC_SMPR1_SMP29_2                    (0x4UL << ADC_SMPR1_SMP29_Pos)     /*!< 0x20000000 */
  1100.  
  1101. /******************  Bit definition for ADC_SMPR2 register  *******************/
  1102. #define ADC_SMPR2_SMP10_Pos                  (0U)                              
  1103. #define ADC_SMPR2_SMP10_Msk                  (0x7UL << ADC_SMPR2_SMP10_Pos)     /*!< 0x00000007 */
  1104. #define ADC_SMPR2_SMP10                      ADC_SMPR2_SMP10_Msk               /*!< ADC channel 10 sampling time selection */
  1105. #define ADC_SMPR2_SMP10_0                    (0x1UL << ADC_SMPR2_SMP10_Pos)     /*!< 0x00000001 */
  1106. #define ADC_SMPR2_SMP10_1                    (0x2UL << ADC_SMPR2_SMP10_Pos)     /*!< 0x00000002 */
  1107. #define ADC_SMPR2_SMP10_2                    (0x4UL << ADC_SMPR2_SMP10_Pos)     /*!< 0x00000004 */
  1108.  
  1109. #define ADC_SMPR2_SMP11_Pos                  (3U)                              
  1110. #define ADC_SMPR2_SMP11_Msk                  (0x7UL << ADC_SMPR2_SMP11_Pos)     /*!< 0x00000038 */
  1111. #define ADC_SMPR2_SMP11                      ADC_SMPR2_SMP11_Msk               /*!< ADC channel 11 sampling time selection */
  1112. #define ADC_SMPR2_SMP11_0                    (0x1UL << ADC_SMPR2_SMP11_Pos)     /*!< 0x00000008 */
  1113. #define ADC_SMPR2_SMP11_1                    (0x2UL << ADC_SMPR2_SMP11_Pos)     /*!< 0x00000010 */
  1114. #define ADC_SMPR2_SMP11_2                    (0x4UL << ADC_SMPR2_SMP11_Pos)     /*!< 0x00000020 */
  1115.  
  1116. #define ADC_SMPR2_SMP12_Pos                  (6U)                              
  1117. #define ADC_SMPR2_SMP12_Msk                  (0x7UL << ADC_SMPR2_SMP12_Pos)     /*!< 0x000001C0 */
  1118. #define ADC_SMPR2_SMP12                      ADC_SMPR2_SMP12_Msk               /*!< ADC channel 12 sampling time selection */
  1119. #define ADC_SMPR2_SMP12_0                    (0x1UL << ADC_SMPR2_SMP12_Pos)     /*!< 0x00000040 */
  1120. #define ADC_SMPR2_SMP12_1                    (0x2UL << ADC_SMPR2_SMP12_Pos)     /*!< 0x00000080 */
  1121. #define ADC_SMPR2_SMP12_2                    (0x4UL << ADC_SMPR2_SMP12_Pos)     /*!< 0x00000100 */
  1122.  
  1123. #define ADC_SMPR2_SMP13_Pos                  (9U)                              
  1124. #define ADC_SMPR2_SMP13_Msk                  (0x7UL << ADC_SMPR2_SMP13_Pos)     /*!< 0x00000E00 */
  1125. #define ADC_SMPR2_SMP13                      ADC_SMPR2_SMP13_Msk               /*!< ADC channel 13 sampling time selection */
  1126. #define ADC_SMPR2_SMP13_0                    (0x1UL << ADC_SMPR2_SMP13_Pos)     /*!< 0x00000200 */
  1127. #define ADC_SMPR2_SMP13_1                    (0x2UL << ADC_SMPR2_SMP13_Pos)     /*!< 0x00000400 */
  1128. #define ADC_SMPR2_SMP13_2                    (0x4UL << ADC_SMPR2_SMP13_Pos)     /*!< 0x00000800 */
  1129.  
  1130. #define ADC_SMPR2_SMP14_Pos                  (12U)                            
  1131. #define ADC_SMPR2_SMP14_Msk                  (0x7UL << ADC_SMPR2_SMP14_Pos)     /*!< 0x00007000 */
  1132. #define ADC_SMPR2_SMP14                      ADC_SMPR2_SMP14_Msk               /*!< ADC channel 14 sampling time selection */
  1133. #define ADC_SMPR2_SMP14_0                    (0x1UL << ADC_SMPR2_SMP14_Pos)     /*!< 0x00001000 */
  1134. #define ADC_SMPR2_SMP14_1                    (0x2UL << ADC_SMPR2_SMP14_Pos)     /*!< 0x00002000 */
  1135. #define ADC_SMPR2_SMP14_2                    (0x4UL << ADC_SMPR2_SMP14_Pos)     /*!< 0x00004000 */
  1136.  
  1137. #define ADC_SMPR2_SMP15_Pos                  (15U)                            
  1138. #define ADC_SMPR2_SMP15_Msk                  (0x7UL << ADC_SMPR2_SMP15_Pos)     /*!< 0x00038000 */
  1139. #define ADC_SMPR2_SMP15                      ADC_SMPR2_SMP15_Msk               /*!< ADC channel 5 sampling time selection */
  1140. #define ADC_SMPR2_SMP15_0                    (0x1UL << ADC_SMPR2_SMP15_Pos)     /*!< 0x00008000 */
  1141. #define ADC_SMPR2_SMP15_1                    (0x2UL << ADC_SMPR2_SMP15_Pos)     /*!< 0x00010000 */
  1142. #define ADC_SMPR2_SMP15_2                    (0x4UL << ADC_SMPR2_SMP15_Pos)     /*!< 0x00020000 */
  1143.  
  1144. #define ADC_SMPR2_SMP16_Pos                  (18U)                            
  1145. #define ADC_SMPR2_SMP16_Msk                  (0x7UL << ADC_SMPR2_SMP16_Pos)     /*!< 0x001C0000 */
  1146. #define ADC_SMPR2_SMP16                      ADC_SMPR2_SMP16_Msk               /*!< ADC channel 16 sampling time selection */
  1147. #define ADC_SMPR2_SMP16_0                    (0x1UL << ADC_SMPR2_SMP16_Pos)     /*!< 0x00040000 */
  1148. #define ADC_SMPR2_SMP16_1                    (0x2UL << ADC_SMPR2_SMP16_Pos)     /*!< 0x00080000 */
  1149. #define ADC_SMPR2_SMP16_2                    (0x4UL << ADC_SMPR2_SMP16_Pos)     /*!< 0x00100000 */
  1150.  
  1151. #define ADC_SMPR2_SMP17_Pos                  (21U)                            
  1152. #define ADC_SMPR2_SMP17_Msk                  (0x7UL << ADC_SMPR2_SMP17_Pos)     /*!< 0x00E00000 */
  1153. #define ADC_SMPR2_SMP17                      ADC_SMPR2_SMP17_Msk               /*!< ADC channel 17 sampling time selection */
  1154. #define ADC_SMPR2_SMP17_0                    (0x1UL << ADC_SMPR2_SMP17_Pos)     /*!< 0x00200000 */
  1155. #define ADC_SMPR2_SMP17_1                    (0x2UL << ADC_SMPR2_SMP17_Pos)     /*!< 0x00400000 */
  1156. #define ADC_SMPR2_SMP17_2                    (0x4UL << ADC_SMPR2_SMP17_Pos)     /*!< 0x00800000 */
  1157.  
  1158. #define ADC_SMPR2_SMP18_Pos                  (24U)                            
  1159. #define ADC_SMPR2_SMP18_Msk                  (0x7UL << ADC_SMPR2_SMP18_Pos)     /*!< 0x07000000 */
  1160. #define ADC_SMPR2_SMP18                      ADC_SMPR2_SMP18_Msk               /*!< ADC channel 18 sampling time selection */
  1161. #define ADC_SMPR2_SMP18_0                    (0x1UL << ADC_SMPR2_SMP18_Pos)     /*!< 0x01000000 */
  1162. #define ADC_SMPR2_SMP18_1                    (0x2UL << ADC_SMPR2_SMP18_Pos)     /*!< 0x02000000 */
  1163. #define ADC_SMPR2_SMP18_2                    (0x4UL << ADC_SMPR2_SMP18_Pos)     /*!< 0x04000000 */
  1164.  
  1165. #define ADC_SMPR2_SMP19_Pos                  (27U)                            
  1166. #define ADC_SMPR2_SMP19_Msk                  (0x7UL << ADC_SMPR2_SMP19_Pos)     /*!< 0x38000000 */
  1167. #define ADC_SMPR2_SMP19                      ADC_SMPR2_SMP19_Msk               /*!< ADC channel 19 sampling time selection */
  1168. #define ADC_SMPR2_SMP19_0                    (0x1UL << ADC_SMPR2_SMP19_Pos)     /*!< 0x08000000 */
  1169. #define ADC_SMPR2_SMP19_1                    (0x2UL << ADC_SMPR2_SMP19_Pos)     /*!< 0x10000000 */
  1170. #define ADC_SMPR2_SMP19_2                    (0x4UL << ADC_SMPR2_SMP19_Pos)     /*!< 0x20000000 */
  1171.  
  1172. /******************  Bit definition for ADC_SMPR3 register  *******************/
  1173. #define ADC_SMPR3_SMP0_Pos                   (0U)                              
  1174. #define ADC_SMPR3_SMP0_Msk                   (0x7UL << ADC_SMPR3_SMP0_Pos)      /*!< 0x00000007 */
  1175. #define ADC_SMPR3_SMP0                       ADC_SMPR3_SMP0_Msk                /*!< ADC channel 0 sampling time selection */
  1176. #define ADC_SMPR3_SMP0_0                     (0x1UL << ADC_SMPR3_SMP0_Pos)      /*!< 0x00000001 */
  1177. #define ADC_SMPR3_SMP0_1                     (0x2UL << ADC_SMPR3_SMP0_Pos)      /*!< 0x00000002 */
  1178. #define ADC_SMPR3_SMP0_2                     (0x4UL << ADC_SMPR3_SMP0_Pos)      /*!< 0x00000004 */
  1179.  
  1180. #define ADC_SMPR3_SMP1_Pos                   (3U)                              
  1181. #define ADC_SMPR3_SMP1_Msk                   (0x7UL << ADC_SMPR3_SMP1_Pos)      /*!< 0x00000038 */
  1182. #define ADC_SMPR3_SMP1                       ADC_SMPR3_SMP1_Msk                /*!< ADC channel 1 sampling time selection */
  1183. #define ADC_SMPR3_SMP1_0                     (0x1UL << ADC_SMPR3_SMP1_Pos)      /*!< 0x00000008 */
  1184. #define ADC_SMPR3_SMP1_1                     (0x2UL << ADC_SMPR3_SMP1_Pos)      /*!< 0x00000010 */
  1185. #define ADC_SMPR3_SMP1_2                     (0x4UL << ADC_SMPR3_SMP1_Pos)      /*!< 0x00000020 */
  1186.  
  1187. #define ADC_SMPR3_SMP2_Pos                   (6U)                              
  1188. #define ADC_SMPR3_SMP2_Msk                   (0x7UL << ADC_SMPR3_SMP2_Pos)      /*!< 0x000001C0 */
  1189. #define ADC_SMPR3_SMP2                       ADC_SMPR3_SMP2_Msk                /*!< ADC channel 2 sampling time selection */
  1190. #define ADC_SMPR3_SMP2_0                     (0x1UL << ADC_SMPR3_SMP2_Pos)      /*!< 0x00000040 */
  1191. #define ADC_SMPR3_SMP2_1                     (0x2UL << ADC_SMPR3_SMP2_Pos)      /*!< 0x00000080 */
  1192. #define ADC_SMPR3_SMP2_2                     (0x4UL << ADC_SMPR3_SMP2_Pos)      /*!< 0x00000100 */
  1193.  
  1194. #define ADC_SMPR3_SMP3_Pos                   (9U)                              
  1195. #define ADC_SMPR3_SMP3_Msk                   (0x7UL << ADC_SMPR3_SMP3_Pos)      /*!< 0x00000E00 */
  1196. #define ADC_SMPR3_SMP3                       ADC_SMPR3_SMP3_Msk                /*!< ADC channel 3 sampling time selection */
  1197. #define ADC_SMPR3_SMP3_0                     (0x1UL << ADC_SMPR3_SMP3_Pos)      /*!< 0x00000200 */
  1198. #define ADC_SMPR3_SMP3_1                     (0x2UL << ADC_SMPR3_SMP3_Pos)      /*!< 0x00000400 */
  1199. #define ADC_SMPR3_SMP3_2                     (0x4UL << ADC_SMPR3_SMP3_Pos)      /*!< 0x00000800 */
  1200.  
  1201. #define ADC_SMPR3_SMP4_Pos                   (12U)                            
  1202. #define ADC_SMPR3_SMP4_Msk                   (0x7UL << ADC_SMPR3_SMP4_Pos)      /*!< 0x00007000 */
  1203. #define ADC_SMPR3_SMP4                       ADC_SMPR3_SMP4_Msk                /*!< ADC channel 4 sampling time selection */
  1204. #define ADC_SMPR3_SMP4_0                     (0x1UL << ADC_SMPR3_SMP4_Pos)      /*!< 0x00001000 */
  1205. #define ADC_SMPR3_SMP4_1                     (0x2UL << ADC_SMPR3_SMP4_Pos)      /*!< 0x00002000 */
  1206. #define ADC_SMPR3_SMP4_2                     (0x4UL << ADC_SMPR3_SMP4_Pos)      /*!< 0x00004000 */
  1207.  
  1208. #define ADC_SMPR3_SMP5_Pos                   (15U)                            
  1209. #define ADC_SMPR3_SMP5_Msk                   (0x7UL << ADC_SMPR3_SMP5_Pos)      /*!< 0x00038000 */
  1210. #define ADC_SMPR3_SMP5                       ADC_SMPR3_SMP5_Msk                /*!< ADC channel 5 sampling time selection */
  1211. #define ADC_SMPR3_SMP5_0                     (0x1UL << ADC_SMPR3_SMP5_Pos)      /*!< 0x00008000 */
  1212. #define ADC_SMPR3_SMP5_1                     (0x2UL << ADC_SMPR3_SMP5_Pos)      /*!< 0x00010000 */
  1213. #define ADC_SMPR3_SMP5_2                     (0x4UL << ADC_SMPR3_SMP5_Pos)      /*!< 0x00020000 */
  1214.  
  1215. #define ADC_SMPR3_SMP6_Pos                   (18U)                            
  1216. #define ADC_SMPR3_SMP6_Msk                   (0x7UL << ADC_SMPR3_SMP6_Pos)      /*!< 0x001C0000 */
  1217. #define ADC_SMPR3_SMP6                       ADC_SMPR3_SMP6_Msk                /*!< ADC channel 6 sampling time selection */
  1218. #define ADC_SMPR3_SMP6_0                     (0x1UL << ADC_SMPR3_SMP6_Pos)      /*!< 0x00040000 */
  1219. #define ADC_SMPR3_SMP6_1                     (0x2UL << ADC_SMPR3_SMP6_Pos)      /*!< 0x00080000 */
  1220. #define ADC_SMPR3_SMP6_2                     (0x4UL << ADC_SMPR3_SMP6_Pos)      /*!< 0x00100000 */
  1221.  
  1222. #define ADC_SMPR3_SMP7_Pos                   (21U)                            
  1223. #define ADC_SMPR3_SMP7_Msk                   (0x7UL << ADC_SMPR3_SMP7_Pos)      /*!< 0x00E00000 */
  1224. #define ADC_SMPR3_SMP7                       ADC_SMPR3_SMP7_Msk                /*!< ADC channel 7 sampling time selection */
  1225. #define ADC_SMPR3_SMP7_0                     (0x1UL << ADC_SMPR3_SMP7_Pos)      /*!< 0x00200000 */
  1226. #define ADC_SMPR3_SMP7_1                     (0x2UL << ADC_SMPR3_SMP7_Pos)      /*!< 0x00400000 */
  1227. #define ADC_SMPR3_SMP7_2                     (0x4UL << ADC_SMPR3_SMP7_Pos)      /*!< 0x00800000 */
  1228.  
  1229. #define ADC_SMPR3_SMP8_Pos                   (24U)                            
  1230. #define ADC_SMPR3_SMP8_Msk                   (0x7UL << ADC_SMPR3_SMP8_Pos)      /*!< 0x07000000 */
  1231. #define ADC_SMPR3_SMP8                       ADC_SMPR3_SMP8_Msk                /*!< ADC channel 8 sampling time selection */
  1232. #define ADC_SMPR3_SMP8_0                     (0x1UL << ADC_SMPR3_SMP8_Pos)      /*!< 0x01000000 */
  1233. #define ADC_SMPR3_SMP8_1                     (0x2UL << ADC_SMPR3_SMP8_Pos)      /*!< 0x02000000 */
  1234. #define ADC_SMPR3_SMP8_2                     (0x4UL << ADC_SMPR3_SMP8_Pos)      /*!< 0x04000000 */
  1235.  
  1236. #define ADC_SMPR3_SMP9_Pos                   (27U)                            
  1237. #define ADC_SMPR3_SMP9_Msk                   (0x7UL << ADC_SMPR3_SMP9_Pos)      /*!< 0x38000000 */
  1238. #define ADC_SMPR3_SMP9                       ADC_SMPR3_SMP9_Msk                /*!< ADC channel 9 sampling time selection */
  1239. #define ADC_SMPR3_SMP9_0                     (0x1UL << ADC_SMPR3_SMP9_Pos)      /*!< 0x08000000 */
  1240. #define ADC_SMPR3_SMP9_1                     (0x2UL << ADC_SMPR3_SMP9_Pos)      /*!< 0x10000000 */
  1241. #define ADC_SMPR3_SMP9_2                     (0x4UL << ADC_SMPR3_SMP9_Pos)      /*!< 0x20000000 */
  1242.  
  1243. /******************  Bit definition for ADC_JOFR1 register  *******************/
  1244. #define ADC_JOFR1_JOFFSET1_Pos               (0U)                              
  1245. #define ADC_JOFR1_JOFFSET1_Msk               (0xFFFUL << ADC_JOFR1_JOFFSET1_Pos) /*!< 0x00000FFF */
  1246. #define ADC_JOFR1_JOFFSET1                   ADC_JOFR1_JOFFSET1_Msk            /*!< ADC group injected sequencer rank 1 offset value */
  1247.  
  1248. /******************  Bit definition for ADC_JOFR2 register  *******************/
  1249. #define ADC_JOFR2_JOFFSET2_Pos               (0U)                              
  1250. #define ADC_JOFR2_JOFFSET2_Msk               (0xFFFUL << ADC_JOFR2_JOFFSET2_Pos) /*!< 0x00000FFF */
  1251. #define ADC_JOFR2_JOFFSET2                   ADC_JOFR2_JOFFSET2_Msk            /*!< ADC group injected sequencer rank 2 offset value */
  1252.  
  1253. /******************  Bit definition for ADC_JOFR3 register  *******************/
  1254. #define ADC_JOFR3_JOFFSET3_Pos               (0U)                              
  1255. #define ADC_JOFR3_JOFFSET3_Msk               (0xFFFUL << ADC_JOFR3_JOFFSET3_Pos) /*!< 0x00000FFF */
  1256. #define ADC_JOFR3_JOFFSET3                   ADC_JOFR3_JOFFSET3_Msk            /*!< ADC group injected sequencer rank 3 offset value */
  1257.  
  1258. /******************  Bit definition for ADC_JOFR4 register  *******************/
  1259. #define ADC_JOFR4_JOFFSET4_Pos               (0U)                              
  1260. #define ADC_JOFR4_JOFFSET4_Msk               (0xFFFUL << ADC_JOFR4_JOFFSET4_Pos) /*!< 0x00000FFF */
  1261. #define ADC_JOFR4_JOFFSET4                   ADC_JOFR4_JOFFSET4_Msk            /*!< ADC group injected sequencer rank 4 offset value */
  1262.  
  1263. /*******************  Bit definition for ADC_HTR register  ********************/
  1264. #define ADC_HTR_HT_Pos                       (0U)                              
  1265. #define ADC_HTR_HT_Msk                       (0xFFFUL << ADC_HTR_HT_Pos)        /*!< 0x00000FFF */
  1266. #define ADC_HTR_HT                           ADC_HTR_HT_Msk                    /*!< ADC analog watchdog 1 threshold high */
  1267.  
  1268. /*******************  Bit definition for ADC_LTR register  ********************/
  1269. #define ADC_LTR_LT_Pos                       (0U)                              
  1270. #define ADC_LTR_LT_Msk                       (0xFFFUL << ADC_LTR_LT_Pos)        /*!< 0x00000FFF */
  1271. #define ADC_LTR_LT                           ADC_LTR_LT_Msk                    /*!< ADC analog watchdog 1 threshold low */
  1272.  
  1273. /*******************  Bit definition for ADC_SQR1 register  *******************/
  1274. #define ADC_SQR1_L_Pos                       (20U)                            
  1275. #define ADC_SQR1_L_Msk                       (0x1FUL << ADC_SQR1_L_Pos)         /*!< 0x01F00000 */
  1276. #define ADC_SQR1_L                           ADC_SQR1_L_Msk                    /*!< ADC group regular sequencer scan length */
  1277. #define ADC_SQR1_L_0                         (0x01UL << ADC_SQR1_L_Pos)         /*!< 0x00100000 */
  1278. #define ADC_SQR1_L_1                         (0x02UL << ADC_SQR1_L_Pos)         /*!< 0x00200000 */
  1279. #define ADC_SQR1_L_2                         (0x04UL << ADC_SQR1_L_Pos)         /*!< 0x00400000 */
  1280. #define ADC_SQR1_L_3                         (0x08UL << ADC_SQR1_L_Pos)         /*!< 0x00800000 */
  1281. #define ADC_SQR1_L_4                         (0x10UL << ADC_SQR1_L_Pos)         /*!< 0x01000000 */
  1282.  
  1283. #define ADC_SQR1_SQ28_Pos                    (15U)                            
  1284. #define ADC_SQR1_SQ28_Msk                    (0x1FUL << ADC_SQR1_SQ28_Pos)      /*!< 0x000F8000 */
  1285. #define ADC_SQR1_SQ28                        ADC_SQR1_SQ28_Msk                 /*!< ADC group regular sequencer rank 28 */
  1286. #define ADC_SQR1_SQ28_0                      (0x01UL << ADC_SQR1_SQ28_Pos)      /*!< 0x00008000 */
  1287. #define ADC_SQR1_SQ28_1                      (0x02UL << ADC_SQR1_SQ28_Pos)      /*!< 0x00010000 */
  1288. #define ADC_SQR1_SQ28_2                      (0x04UL << ADC_SQR1_SQ28_Pos)      /*!< 0x00020000 */
  1289. #define ADC_SQR1_SQ28_3                      (0x08UL << ADC_SQR1_SQ28_Pos)      /*!< 0x00040000 */
  1290. #define ADC_SQR1_SQ28_4                      (0x10UL << ADC_SQR1_SQ28_Pos)      /*!< 0x00080000 */
  1291.  
  1292. #define ADC_SQR1_SQ27_Pos                    (10U)                            
  1293. #define ADC_SQR1_SQ27_Msk                    (0x1FUL << ADC_SQR1_SQ27_Pos)      /*!< 0x00007C00 */
  1294. #define ADC_SQR1_SQ27                        ADC_SQR1_SQ27_Msk                 /*!< ADC group regular sequencer rank 27 */
  1295. #define ADC_SQR1_SQ27_0                      (0x01UL << ADC_SQR1_SQ27_Pos)      /*!< 0x00000400 */
  1296. #define ADC_SQR1_SQ27_1                      (0x02UL << ADC_SQR1_SQ27_Pos)      /*!< 0x00000800 */
  1297. #define ADC_SQR1_SQ27_2                      (0x04UL << ADC_SQR1_SQ27_Pos)      /*!< 0x00001000 */
  1298. #define ADC_SQR1_SQ27_3                      (0x08UL << ADC_SQR1_SQ27_Pos)      /*!< 0x00002000 */
  1299. #define ADC_SQR1_SQ27_4                      (0x10UL << ADC_SQR1_SQ27_Pos)      /*!< 0x00004000 */
  1300.  
  1301. #define ADC_SQR1_SQ26_Pos                    (5U)                              
  1302. #define ADC_SQR1_SQ26_Msk                    (0x1FUL << ADC_SQR1_SQ26_Pos)      /*!< 0x000003E0 */
  1303. #define ADC_SQR1_SQ26                        ADC_SQR1_SQ26_Msk                 /*!< ADC group regular sequencer rank 26 */
  1304. #define ADC_SQR1_SQ26_0                      (0x01UL << ADC_SQR1_SQ26_Pos)      /*!< 0x00000020 */
  1305. #define ADC_SQR1_SQ26_1                      (0x02UL << ADC_SQR1_SQ26_Pos)      /*!< 0x00000040 */
  1306. #define ADC_SQR1_SQ26_2                      (0x04UL << ADC_SQR1_SQ26_Pos)      /*!< 0x00000080 */
  1307. #define ADC_SQR1_SQ26_3                      (0x08UL << ADC_SQR1_SQ26_Pos)      /*!< 0x00000100 */
  1308. #define ADC_SQR1_SQ26_4                      (0x10UL << ADC_SQR1_SQ26_Pos)      /*!< 0x00000200 */
  1309.  
  1310. #define ADC_SQR1_SQ25_Pos                    (0U)                              
  1311. #define ADC_SQR1_SQ25_Msk                    (0x1FUL << ADC_SQR1_SQ25_Pos)      /*!< 0x0000001F */
  1312. #define ADC_SQR1_SQ25                        ADC_SQR1_SQ25_Msk                 /*!< ADC group regular sequencer rank 25 */
  1313. #define ADC_SQR1_SQ25_0                      (0x01UL << ADC_SQR1_SQ25_Pos)      /*!< 0x00000001 */
  1314. #define ADC_SQR1_SQ25_1                      (0x02UL << ADC_SQR1_SQ25_Pos)      /*!< 0x00000002 */
  1315. #define ADC_SQR1_SQ25_2                      (0x04UL << ADC_SQR1_SQ25_Pos)      /*!< 0x00000004 */
  1316. #define ADC_SQR1_SQ25_3                      (0x08UL << ADC_SQR1_SQ25_Pos)      /*!< 0x00000008 */
  1317. #define ADC_SQR1_SQ25_4                      (0x10UL << ADC_SQR1_SQ25_Pos)      /*!< 0x00000010 */
  1318.  
  1319. /*******************  Bit definition for ADC_SQR2 register  *******************/
  1320. #define ADC_SQR2_SQ19_Pos                    (0U)                              
  1321. #define ADC_SQR2_SQ19_Msk                    (0x1FUL << ADC_SQR2_SQ19_Pos)      /*!< 0x0000001F */
  1322. #define ADC_SQR2_SQ19                        ADC_SQR2_SQ19_Msk                 /*!< ADC group regular sequencer rank 19 */
  1323. #define ADC_SQR2_SQ19_0                      (0x01UL << ADC_SQR2_SQ19_Pos)      /*!< 0x00000001 */
  1324. #define ADC_SQR2_SQ19_1                      (0x02UL << ADC_SQR2_SQ19_Pos)      /*!< 0x00000002 */
  1325. #define ADC_SQR2_SQ19_2                      (0x04UL << ADC_SQR2_SQ19_Pos)      /*!< 0x00000004 */
  1326. #define ADC_SQR2_SQ19_3                      (0x08UL << ADC_SQR2_SQ19_Pos)      /*!< 0x00000008 */
  1327. #define ADC_SQR2_SQ19_4                      (0x10UL << ADC_SQR2_SQ19_Pos)      /*!< 0x00000010 */
  1328.  
  1329. #define ADC_SQR2_SQ20_Pos                    (5U)                              
  1330. #define ADC_SQR2_SQ20_Msk                    (0x1FUL << ADC_SQR2_SQ20_Pos)      /*!< 0x000003E0 */
  1331. #define ADC_SQR2_SQ20                        ADC_SQR2_SQ20_Msk                 /*!< ADC group regular sequencer rank 20 */
  1332. #define ADC_SQR2_SQ20_0                      (0x01UL << ADC_SQR2_SQ20_Pos)      /*!< 0x00000020 */
  1333. #define ADC_SQR2_SQ20_1                      (0x02UL << ADC_SQR2_SQ20_Pos)      /*!< 0x00000040 */
  1334. #define ADC_SQR2_SQ20_2                      (0x04UL << ADC_SQR2_SQ20_Pos)      /*!< 0x00000080 */
  1335. #define ADC_SQR2_SQ20_3                      (0x08UL << ADC_SQR2_SQ20_Pos)      /*!< 0x00000100 */
  1336. #define ADC_SQR2_SQ20_4                      (0x10UL << ADC_SQR2_SQ20_Pos)      /*!< 0x00000200 */
  1337.  
  1338. #define ADC_SQR2_SQ21_Pos                    (10U)                            
  1339. #define ADC_SQR2_SQ21_Msk                    (0x1FUL << ADC_SQR2_SQ21_Pos)      /*!< 0x00007C00 */
  1340. #define ADC_SQR2_SQ21                        ADC_SQR2_SQ21_Msk                 /*!< ADC group regular sequencer rank 21 */
  1341. #define ADC_SQR2_SQ21_0                      (0x01UL << ADC_SQR2_SQ21_Pos)      /*!< 0x00000400 */
  1342. #define ADC_SQR2_SQ21_1                      (0x02UL << ADC_SQR2_SQ21_Pos)      /*!< 0x00000800 */
  1343. #define ADC_SQR2_SQ21_2                      (0x04UL << ADC_SQR2_SQ21_Pos)      /*!< 0x00001000 */
  1344. #define ADC_SQR2_SQ21_3                      (0x08UL << ADC_SQR2_SQ21_Pos)      /*!< 0x00002000 */
  1345. #define ADC_SQR2_SQ21_4                      (0x10UL << ADC_SQR2_SQ21_Pos)      /*!< 0x00004000 */
  1346.  
  1347. #define ADC_SQR2_SQ22_Pos                    (15U)                            
  1348. #define ADC_SQR2_SQ22_Msk                    (0x1FUL << ADC_SQR2_SQ22_Pos)      /*!< 0x000F8000 */
  1349. #define ADC_SQR2_SQ22                        ADC_SQR2_SQ22_Msk                 /*!< ADC group regular sequencer rank 22 */
  1350. #define ADC_SQR2_SQ22_0                      (0x01UL << ADC_SQR2_SQ22_Pos)      /*!< 0x00008000 */
  1351. #define ADC_SQR2_SQ22_1                      (0x02UL << ADC_SQR2_SQ22_Pos)      /*!< 0x00010000 */
  1352. #define ADC_SQR2_SQ22_2                      (0x04UL << ADC_SQR2_SQ22_Pos)      /*!< 0x00020000 */
  1353. #define ADC_SQR2_SQ22_3                      (0x08UL << ADC_SQR2_SQ22_Pos)      /*!< 0x00040000 */
  1354. #define ADC_SQR2_SQ22_4                      (0x10UL << ADC_SQR2_SQ22_Pos)      /*!< 0x00080000 */
  1355.  
  1356. #define ADC_SQR2_SQ23_Pos                    (20U)                            
  1357. #define ADC_SQR2_SQ23_Msk                    (0x1FUL << ADC_SQR2_SQ23_Pos)      /*!< 0x01F00000 */
  1358. #define ADC_SQR2_SQ23                        ADC_SQR2_SQ23_Msk                 /*!< ADC group regular sequencer rank 23 */
  1359. #define ADC_SQR2_SQ23_0                      (0x01UL << ADC_SQR2_SQ23_Pos)      /*!< 0x00100000 */
  1360. #define ADC_SQR2_SQ23_1                      (0x02UL << ADC_SQR2_SQ23_Pos)      /*!< 0x00200000 */
  1361. #define ADC_SQR2_SQ23_2                      (0x04UL << ADC_SQR2_SQ23_Pos)      /*!< 0x00400000 */
  1362. #define ADC_SQR2_SQ23_3                      (0x08UL << ADC_SQR2_SQ23_Pos)      /*!< 0x00800000 */
  1363. #define ADC_SQR2_SQ23_4                      (0x10UL << ADC_SQR2_SQ23_Pos)      /*!< 0x01000000 */
  1364.  
  1365. #define ADC_SQR2_SQ24_Pos                    (25U)                            
  1366. #define ADC_SQR2_SQ24_Msk                    (0x1FUL << ADC_SQR2_SQ24_Pos)      /*!< 0x3E000000 */
  1367. #define ADC_SQR2_SQ24                        ADC_SQR2_SQ24_Msk                 /*!< ADC group regular sequencer rank 24 */
  1368. #define ADC_SQR2_SQ24_0                      (0x01UL << ADC_SQR2_SQ24_Pos)      /*!< 0x02000000 */
  1369. #define ADC_SQR2_SQ24_1                      (0x02UL << ADC_SQR2_SQ24_Pos)      /*!< 0x04000000 */
  1370. #define ADC_SQR2_SQ24_2                      (0x04UL << ADC_SQR2_SQ24_Pos)      /*!< 0x08000000 */
  1371. #define ADC_SQR2_SQ24_3                      (0x08UL << ADC_SQR2_SQ24_Pos)      /*!< 0x10000000 */
  1372. #define ADC_SQR2_SQ24_4                      (0x10UL << ADC_SQR2_SQ24_Pos)      /*!< 0x20000000 */
  1373.  
  1374. /*******************  Bit definition for ADC_SQR3 register  *******************/
  1375. #define ADC_SQR3_SQ13_Pos                    (0U)                              
  1376. #define ADC_SQR3_SQ13_Msk                    (0x1FUL << ADC_SQR3_SQ13_Pos)      /*!< 0x0000001F */
  1377. #define ADC_SQR3_SQ13                        ADC_SQR3_SQ13_Msk                 /*!< ADC group regular sequencer rank 13 */
  1378. #define ADC_SQR3_SQ13_0                      (0x01UL << ADC_SQR3_SQ13_Pos)      /*!< 0x00000001 */
  1379. #define ADC_SQR3_SQ13_1                      (0x02UL << ADC_SQR3_SQ13_Pos)      /*!< 0x00000002 */
  1380. #define ADC_SQR3_SQ13_2                      (0x04UL << ADC_SQR3_SQ13_Pos)      /*!< 0x00000004 */
  1381. #define ADC_SQR3_SQ13_3                      (0x08UL << ADC_SQR3_SQ13_Pos)      /*!< 0x00000008 */
  1382. #define ADC_SQR3_SQ13_4                      (0x10UL << ADC_SQR3_SQ13_Pos)      /*!< 0x00000010 */
  1383.  
  1384. #define ADC_SQR3_SQ14_Pos                    (5U)                              
  1385. #define ADC_SQR3_SQ14_Msk                    (0x1FUL << ADC_SQR3_SQ14_Pos)      /*!< 0x000003E0 */
  1386. #define ADC_SQR3_SQ14                        ADC_SQR3_SQ14_Msk                 /*!< ADC group regular sequencer rank 14 */
  1387. #define ADC_SQR3_SQ14_0                      (0x01UL << ADC_SQR3_SQ14_Pos)      /*!< 0x00000020 */
  1388. #define ADC_SQR3_SQ14_1                      (0x02UL << ADC_SQR3_SQ14_Pos)      /*!< 0x00000040 */
  1389. #define ADC_SQR3_SQ14_2                      (0x04UL << ADC_SQR3_SQ14_Pos)      /*!< 0x00000080 */
  1390. #define ADC_SQR3_SQ14_3                      (0x08UL << ADC_SQR3_SQ14_Pos)      /*!< 0x00000100 */
  1391. #define ADC_SQR3_SQ14_4                      (0x10UL << ADC_SQR3_SQ14_Pos)      /*!< 0x00000200 */
  1392.  
  1393. #define ADC_SQR3_SQ15_Pos                    (10U)                            
  1394. #define ADC_SQR3_SQ15_Msk                    (0x1FUL << ADC_SQR3_SQ15_Pos)      /*!< 0x00007C00 */
  1395. #define ADC_SQR3_SQ15                        ADC_SQR3_SQ15_Msk                 /*!< ADC group regular sequencer rank 15 */
  1396. #define ADC_SQR3_SQ15_0                      (0x01UL << ADC_SQR3_SQ15_Pos)      /*!< 0x00000400 */
  1397. #define ADC_SQR3_SQ15_1                      (0x02UL << ADC_SQR3_SQ15_Pos)      /*!< 0x00000800 */
  1398. #define ADC_SQR3_SQ15_2                      (0x04UL << ADC_SQR3_SQ15_Pos)      /*!< 0x00001000 */
  1399. #define ADC_SQR3_SQ15_3                      (0x08UL << ADC_SQR3_SQ15_Pos)      /*!< 0x00002000 */
  1400. #define ADC_SQR3_SQ15_4                      (0x10UL << ADC_SQR3_SQ15_Pos)      /*!< 0x00004000 */
  1401.  
  1402. #define ADC_SQR3_SQ16_Pos                    (15U)                            
  1403. #define ADC_SQR3_SQ16_Msk                    (0x1FUL << ADC_SQR3_SQ16_Pos)      /*!< 0x000F8000 */
  1404. #define ADC_SQR3_SQ16                        ADC_SQR3_SQ16_Msk                 /*!< ADC group regular sequencer rank 16 */
  1405. #define ADC_SQR3_SQ16_0                      (0x01UL << ADC_SQR3_SQ16_Pos)      /*!< 0x00008000 */
  1406. #define ADC_SQR3_SQ16_1                      (0x02UL << ADC_SQR3_SQ16_Pos)      /*!< 0x00010000 */
  1407. #define ADC_SQR3_SQ16_2                      (0x04UL << ADC_SQR3_SQ16_Pos)      /*!< 0x00020000 */
  1408. #define ADC_SQR3_SQ16_3                      (0x08UL << ADC_SQR3_SQ16_Pos)      /*!< 0x00040000 */
  1409. #define ADC_SQR3_SQ16_4                      (0x10UL << ADC_SQR3_SQ16_Pos)      /*!< 0x00080000 */
  1410.  
  1411. #define ADC_SQR3_SQ17_Pos                    (20U)                            
  1412. #define ADC_SQR3_SQ17_Msk                    (0x1FUL << ADC_SQR3_SQ17_Pos)      /*!< 0x01F00000 */
  1413. #define ADC_SQR3_SQ17                        ADC_SQR3_SQ17_Msk                 /*!< ADC group regular sequencer rank 17 */
  1414. #define ADC_SQR3_SQ17_0                      (0x01UL << ADC_SQR3_SQ17_Pos)      /*!< 0x00100000 */
  1415. #define ADC_SQR3_SQ17_1                      (0x02UL << ADC_SQR3_SQ17_Pos)      /*!< 0x00200000 */
  1416. #define ADC_SQR3_SQ17_2                      (0x04UL << ADC_SQR3_SQ17_Pos)      /*!< 0x00400000 */
  1417. #define ADC_SQR3_SQ17_3                      (0x08UL << ADC_SQR3_SQ17_Pos)      /*!< 0x00800000 */
  1418. #define ADC_SQR3_SQ17_4                      (0x10UL << ADC_SQR3_SQ17_Pos)      /*!< 0x01000000 */
  1419.  
  1420. #define ADC_SQR3_SQ18_Pos                    (25U)                            
  1421. #define ADC_SQR3_SQ18_Msk                    (0x1FUL << ADC_SQR3_SQ18_Pos)      /*!< 0x3E000000 */
  1422. #define ADC_SQR3_SQ18                        ADC_SQR3_SQ18_Msk                 /*!< ADC group regular sequencer rank 18 */
  1423. #define ADC_SQR3_SQ18_0                      (0x01UL << ADC_SQR3_SQ18_Pos)      /*!< 0x02000000 */
  1424. #define ADC_SQR3_SQ18_1                      (0x02UL << ADC_SQR3_SQ18_Pos)      /*!< 0x04000000 */
  1425. #define ADC_SQR3_SQ18_2                      (0x04UL << ADC_SQR3_SQ18_Pos)      /*!< 0x08000000 */
  1426. #define ADC_SQR3_SQ18_3                      (0x08UL << ADC_SQR3_SQ18_Pos)      /*!< 0x10000000 */
  1427. #define ADC_SQR3_SQ18_4                      (0x10UL << ADC_SQR3_SQ18_Pos)      /*!< 0x20000000 */
  1428.  
  1429. /*******************  Bit definition for ADC_SQR4 register  *******************/
  1430. #define ADC_SQR4_SQ7_Pos                     (0U)                              
  1431. #define ADC_SQR4_SQ7_Msk                     (0x1FUL << ADC_SQR4_SQ7_Pos)       /*!< 0x0000001F */
  1432. #define ADC_SQR4_SQ7                         ADC_SQR4_SQ7_Msk                  /*!< ADC group regular sequencer rank 7 */
  1433. #define ADC_SQR4_SQ7_0                       (0x01UL << ADC_SQR4_SQ7_Pos)       /*!< 0x00000001 */
  1434. #define ADC_SQR4_SQ7_1                       (0x02UL << ADC_SQR4_SQ7_Pos)       /*!< 0x00000002 */
  1435. #define ADC_SQR4_SQ7_2                       (0x04UL << ADC_SQR4_SQ7_Pos)       /*!< 0x00000004 */
  1436. #define ADC_SQR4_SQ7_3                       (0x08UL << ADC_SQR4_SQ7_Pos)       /*!< 0x00000008 */
  1437. #define ADC_SQR4_SQ7_4                       (0x10UL << ADC_SQR4_SQ7_Pos)       /*!< 0x00000010 */
  1438.  
  1439. #define ADC_SQR4_SQ8_Pos                     (5U)                              
  1440. #define ADC_SQR4_SQ8_Msk                     (0x1FUL << ADC_SQR4_SQ8_Pos)       /*!< 0x000003E0 */
  1441. #define ADC_SQR4_SQ8                         ADC_SQR4_SQ8_Msk                  /*!< ADC group regular sequencer rank 8 */
  1442. #define ADC_SQR4_SQ8_0                       (0x01UL << ADC_SQR4_SQ8_Pos)       /*!< 0x00000020 */
  1443. #define ADC_SQR4_SQ8_1                       (0x02UL << ADC_SQR4_SQ8_Pos)       /*!< 0x00000040 */
  1444. #define ADC_SQR4_SQ8_2                       (0x04UL << ADC_SQR4_SQ8_Pos)       /*!< 0x00000080 */
  1445. #define ADC_SQR4_SQ8_3                       (0x08UL << ADC_SQR4_SQ8_Pos)       /*!< 0x00000100 */
  1446. #define ADC_SQR4_SQ8_4                       (0x10UL << ADC_SQR4_SQ8_Pos)       /*!< 0x00000200 */
  1447.  
  1448. #define ADC_SQR4_SQ9_Pos                     (10U)                            
  1449. #define ADC_SQR4_SQ9_Msk                     (0x1FUL << ADC_SQR4_SQ9_Pos)       /*!< 0x00007C00 */
  1450. #define ADC_SQR4_SQ9                         ADC_SQR4_SQ9_Msk                  /*!< ADC group regular sequencer rank 9 */
  1451. #define ADC_SQR4_SQ9_0                       (0x01UL << ADC_SQR4_SQ9_Pos)       /*!< 0x00000400 */
  1452. #define ADC_SQR4_SQ9_1                       (0x02UL << ADC_SQR4_SQ9_Pos)       /*!< 0x00000800 */
  1453. #define ADC_SQR4_SQ9_2                       (0x04UL << ADC_SQR4_SQ9_Pos)       /*!< 0x00001000 */
  1454. #define ADC_SQR4_SQ9_3                       (0x08UL << ADC_SQR4_SQ9_Pos)       /*!< 0x00002000 */
  1455. #define ADC_SQR4_SQ9_4                       (0x10UL << ADC_SQR4_SQ9_Pos)       /*!< 0x00004000 */
  1456.  
  1457. #define ADC_SQR4_SQ10_Pos                    (15U)                            
  1458. #define ADC_SQR4_SQ10_Msk                    (0x1FUL << ADC_SQR4_SQ10_Pos)      /*!< 0x000F8000 */
  1459. #define ADC_SQR4_SQ10                        ADC_SQR4_SQ10_Msk                 /*!< ADC group regular sequencer rank 10 */
  1460. #define ADC_SQR4_SQ10_0                      (0x01UL << ADC_SQR4_SQ10_Pos)      /*!< 0x00008000 */
  1461. #define ADC_SQR4_SQ10_1                      (0x02UL << ADC_SQR4_SQ10_Pos)      /*!< 0x00010000 */
  1462. #define ADC_SQR4_SQ10_2                      (0x04UL << ADC_SQR4_SQ10_Pos)      /*!< 0x00020000 */
  1463. #define ADC_SQR4_SQ10_3                      (0x08UL << ADC_SQR4_SQ10_Pos)      /*!< 0x00040000 */
  1464. #define ADC_SQR4_SQ10_4                      (0x10UL << ADC_SQR4_SQ10_Pos)      /*!< 0x00080000 */
  1465.  
  1466. #define ADC_SQR4_SQ11_Pos                    (20U)                            
  1467. #define ADC_SQR4_SQ11_Msk                    (0x1FUL << ADC_SQR4_SQ11_Pos)      /*!< 0x01F00000 */
  1468. #define ADC_SQR4_SQ11                        ADC_SQR4_SQ11_Msk                 /*!< ADC group regular sequencer rank 11 */
  1469. #define ADC_SQR4_SQ11_0                      (0x01UL << ADC_SQR4_SQ11_Pos)      /*!< 0x00100000 */
  1470. #define ADC_SQR4_SQ11_1                      (0x02UL << ADC_SQR4_SQ11_Pos)      /*!< 0x00200000 */
  1471. #define ADC_SQR4_SQ11_2                      (0x04UL << ADC_SQR4_SQ11_Pos)      /*!< 0x00400000 */
  1472. #define ADC_SQR4_SQ11_3                      (0x08UL << ADC_SQR4_SQ11_Pos)      /*!< 0x00800000 */
  1473. #define ADC_SQR4_SQ11_4                      (0x10UL << ADC_SQR4_SQ11_Pos)      /*!< 0x01000000 */
  1474.  
  1475. #define ADC_SQR4_SQ12_Pos                    (25U)                            
  1476. #define ADC_SQR4_SQ12_Msk                    (0x1FUL << ADC_SQR4_SQ12_Pos)      /*!< 0x3E000000 */
  1477. #define ADC_SQR4_SQ12                        ADC_SQR4_SQ12_Msk                 /*!< ADC group regular sequencer rank 12 */
  1478. #define ADC_SQR4_SQ12_0                      (0x01UL << ADC_SQR4_SQ12_Pos)      /*!< 0x02000000 */
  1479. #define ADC_SQR4_SQ12_1                      (0x02UL << ADC_SQR4_SQ12_Pos)      /*!< 0x04000000 */
  1480. #define ADC_SQR4_SQ12_2                      (0x04UL << ADC_SQR4_SQ12_Pos)      /*!< 0x08000000 */
  1481. #define ADC_SQR4_SQ12_3                      (0x08UL << ADC_SQR4_SQ12_Pos)      /*!< 0x10000000 */
  1482. #define ADC_SQR4_SQ12_4                      (0x10UL << ADC_SQR4_SQ12_Pos)      /*!< 0x20000000 */
  1483.  
  1484. /*******************  Bit definition for ADC_SQR5 register  *******************/
  1485. #define ADC_SQR5_SQ1_Pos                     (0U)                              
  1486. #define ADC_SQR5_SQ1_Msk                     (0x1FUL << ADC_SQR5_SQ1_Pos)       /*!< 0x0000001F */
  1487. #define ADC_SQR5_SQ1                         ADC_SQR5_SQ1_Msk                  /*!< ADC group regular sequencer rank 1 */
  1488. #define ADC_SQR5_SQ1_0                       (0x01UL << ADC_SQR5_SQ1_Pos)       /*!< 0x00000001 */
  1489. #define ADC_SQR5_SQ1_1                       (0x02UL << ADC_SQR5_SQ1_Pos)       /*!< 0x00000002 */
  1490. #define ADC_SQR5_SQ1_2                       (0x04UL << ADC_SQR5_SQ1_Pos)       /*!< 0x00000004 */
  1491. #define ADC_SQR5_SQ1_3                       (0x08UL << ADC_SQR5_SQ1_Pos)       /*!< 0x00000008 */
  1492. #define ADC_SQR5_SQ1_4                       (0x10UL << ADC_SQR5_SQ1_Pos)       /*!< 0x00000010 */
  1493.  
  1494. #define ADC_SQR5_SQ2_Pos                     (5U)                              
  1495. #define ADC_SQR5_SQ2_Msk                     (0x1FUL << ADC_SQR5_SQ2_Pos)       /*!< 0x000003E0 */
  1496. #define ADC_SQR5_SQ2                         ADC_SQR5_SQ2_Msk                  /*!< ADC group regular sequencer rank 2 */
  1497. #define ADC_SQR5_SQ2_0                       (0x01UL << ADC_SQR5_SQ2_Pos)       /*!< 0x00000020 */
  1498. #define ADC_SQR5_SQ2_1                       (0x02UL << ADC_SQR5_SQ2_Pos)       /*!< 0x00000040 */
  1499. #define ADC_SQR5_SQ2_2                       (0x04UL << ADC_SQR5_SQ2_Pos)       /*!< 0x00000080 */
  1500. #define ADC_SQR5_SQ2_3                       (0x08UL << ADC_SQR5_SQ2_Pos)       /*!< 0x00000100 */
  1501. #define ADC_SQR5_SQ2_4                       (0x10UL << ADC_SQR5_SQ2_Pos)       /*!< 0x00000200 */
  1502.  
  1503. #define ADC_SQR5_SQ3_Pos                     (10U)                            
  1504. #define ADC_SQR5_SQ3_Msk                     (0x1FUL << ADC_SQR5_SQ3_Pos)       /*!< 0x00007C00 */
  1505. #define ADC_SQR5_SQ3                         ADC_SQR5_SQ3_Msk                  /*!< ADC group regular sequencer rank 3 */
  1506. #define ADC_SQR5_SQ3_0                       (0x01UL << ADC_SQR5_SQ3_Pos)       /*!< 0x00000400 */
  1507. #define ADC_SQR5_SQ3_1                       (0x02UL << ADC_SQR5_SQ3_Pos)       /*!< 0x00000800 */
  1508. #define ADC_SQR5_SQ3_2                       (0x04UL << ADC_SQR5_SQ3_Pos)       /*!< 0x00001000 */
  1509. #define ADC_SQR5_SQ3_3                       (0x08UL << ADC_SQR5_SQ3_Pos)       /*!< 0x00002000 */
  1510. #define ADC_SQR5_SQ3_4                       (0x10UL << ADC_SQR5_SQ3_Pos)       /*!< 0x00004000 */
  1511.  
  1512. #define ADC_SQR5_SQ4_Pos                     (15U)                            
  1513. #define ADC_SQR5_SQ4_Msk                     (0x1FUL << ADC_SQR5_SQ4_Pos)       /*!< 0x000F8000 */
  1514. #define ADC_SQR5_SQ4                         ADC_SQR5_SQ4_Msk                  /*!< ADC group regular sequencer rank 4 */
  1515. #define ADC_SQR5_SQ4_0                       (0x01UL << ADC_SQR5_SQ4_Pos)       /*!< 0x00008000 */
  1516. #define ADC_SQR5_SQ4_1                       (0x02UL << ADC_SQR5_SQ4_Pos)       /*!< 0x00010000 */
  1517. #define ADC_SQR5_SQ4_2                       (0x04UL << ADC_SQR5_SQ4_Pos)       /*!< 0x00020000 */
  1518. #define ADC_SQR5_SQ4_3                       (0x08UL << ADC_SQR5_SQ4_Pos)       /*!< 0x00040000 */
  1519. #define ADC_SQR5_SQ4_4                       (0x10UL << ADC_SQR5_SQ4_Pos)       /*!< 0x00080000 */
  1520.  
  1521. #define ADC_SQR5_SQ5_Pos                     (20U)                            
  1522. #define ADC_SQR5_SQ5_Msk                     (0x1FUL << ADC_SQR5_SQ5_Pos)       /*!< 0x01F00000 */
  1523. #define ADC_SQR5_SQ5                         ADC_SQR5_SQ5_Msk                  /*!< ADC group regular sequencer rank 5 */
  1524. #define ADC_SQR5_SQ5_0                       (0x01UL << ADC_SQR5_SQ5_Pos)       /*!< 0x00100000 */
  1525. #define ADC_SQR5_SQ5_1                       (0x02UL << ADC_SQR5_SQ5_Pos)       /*!< 0x00200000 */
  1526. #define ADC_SQR5_SQ5_2                       (0x04UL << ADC_SQR5_SQ5_Pos)       /*!< 0x00400000 */
  1527. #define ADC_SQR5_SQ5_3                       (0x08UL << ADC_SQR5_SQ5_Pos)       /*!< 0x00800000 */
  1528. #define ADC_SQR5_SQ5_4                       (0x10UL << ADC_SQR5_SQ5_Pos)       /*!< 0x01000000 */
  1529.  
  1530. #define ADC_SQR5_SQ6_Pos                     (25U)                            
  1531. #define ADC_SQR5_SQ6_Msk                     (0x1FUL << ADC_SQR5_SQ6_Pos)       /*!< 0x3E000000 */
  1532. #define ADC_SQR5_SQ6                         ADC_SQR5_SQ6_Msk                  /*!< ADC group regular sequencer rank 6 */
  1533. #define ADC_SQR5_SQ6_0                       (0x01UL << ADC_SQR5_SQ6_Pos)       /*!< 0x02000000 */
  1534. #define ADC_SQR5_SQ6_1                       (0x02UL << ADC_SQR5_SQ6_Pos)       /*!< 0x04000000 */
  1535. #define ADC_SQR5_SQ6_2                       (0x04UL << ADC_SQR5_SQ6_Pos)       /*!< 0x08000000 */
  1536. #define ADC_SQR5_SQ6_3                       (0x08UL << ADC_SQR5_SQ6_Pos)       /*!< 0x10000000 */
  1537. #define ADC_SQR5_SQ6_4                       (0x10UL << ADC_SQR5_SQ6_Pos)       /*!< 0x20000000 */
  1538.  
  1539.  
  1540. /*******************  Bit definition for ADC_JSQR register  *******************/
  1541. #define ADC_JSQR_JSQ1_Pos                    (0U)                              
  1542. #define ADC_JSQR_JSQ1_Msk                    (0x1FUL << ADC_JSQR_JSQ1_Pos)      /*!< 0x0000001F */
  1543. #define ADC_JSQR_JSQ1                        ADC_JSQR_JSQ1_Msk                 /*!< ADC group injected sequencer rank 1 */
  1544. #define ADC_JSQR_JSQ1_0                      (0x01UL << ADC_JSQR_JSQ1_Pos)      /*!< 0x00000001 */
  1545. #define ADC_JSQR_JSQ1_1                      (0x02UL << ADC_JSQR_JSQ1_Pos)      /*!< 0x00000002 */
  1546. #define ADC_JSQR_JSQ1_2                      (0x04UL << ADC_JSQR_JSQ1_Pos)      /*!< 0x00000004 */
  1547. #define ADC_JSQR_JSQ1_3                      (0x08UL << ADC_JSQR_JSQ1_Pos)      /*!< 0x00000008 */
  1548. #define ADC_JSQR_JSQ1_4                      (0x10UL << ADC_JSQR_JSQ1_Pos)      /*!< 0x00000010 */
  1549.  
  1550. #define ADC_JSQR_JSQ2_Pos                    (5U)                              
  1551. #define ADC_JSQR_JSQ2_Msk                    (0x1FUL << ADC_JSQR_JSQ2_Pos)      /*!< 0x000003E0 */
  1552. #define ADC_JSQR_JSQ2                        ADC_JSQR_JSQ2_Msk                 /*!< ADC group injected sequencer rank 2 */
  1553. #define ADC_JSQR_JSQ2_0                      (0x01UL << ADC_JSQR_JSQ2_Pos)      /*!< 0x00000020 */
  1554. #define ADC_JSQR_JSQ2_1                      (0x02UL << ADC_JSQR_JSQ2_Pos)      /*!< 0x00000040 */
  1555. #define ADC_JSQR_JSQ2_2                      (0x04UL << ADC_JSQR_JSQ2_Pos)      /*!< 0x00000080 */
  1556. #define ADC_JSQR_JSQ2_3                      (0x08UL << ADC_JSQR_JSQ2_Pos)      /*!< 0x00000100 */
  1557. #define ADC_JSQR_JSQ2_4                      (0x10UL << ADC_JSQR_JSQ2_Pos)      /*!< 0x00000200 */
  1558.  
  1559. #define ADC_JSQR_JSQ3_Pos                    (10U)                            
  1560. #define ADC_JSQR_JSQ3_Msk                    (0x1FUL << ADC_JSQR_JSQ3_Pos)      /*!< 0x00007C00 */
  1561. #define ADC_JSQR_JSQ3                        ADC_JSQR_JSQ3_Msk                 /*!< ADC group injected sequencer rank 3 */
  1562. #define ADC_JSQR_JSQ3_0                      (0x01UL << ADC_JSQR_JSQ3_Pos)      /*!< 0x00000400 */
  1563. #define ADC_JSQR_JSQ3_1                      (0x02UL << ADC_JSQR_JSQ3_Pos)      /*!< 0x00000800 */
  1564. #define ADC_JSQR_JSQ3_2                      (0x04UL << ADC_JSQR_JSQ3_Pos)      /*!< 0x00001000 */
  1565. #define ADC_JSQR_JSQ3_3                      (0x08UL << ADC_JSQR_JSQ3_Pos)      /*!< 0x00002000 */
  1566. #define ADC_JSQR_JSQ3_4                      (0x10UL << ADC_JSQR_JSQ3_Pos)      /*!< 0x00004000 */
  1567.  
  1568. #define ADC_JSQR_JSQ4_Pos                    (15U)                            
  1569. #define ADC_JSQR_JSQ4_Msk                    (0x1FUL << ADC_JSQR_JSQ4_Pos)      /*!< 0x000F8000 */
  1570. #define ADC_JSQR_JSQ4                        ADC_JSQR_JSQ4_Msk                 /*!< ADC group injected sequencer rank 4 */
  1571. #define ADC_JSQR_JSQ4_0                      (0x01UL << ADC_JSQR_JSQ4_Pos)      /*!< 0x00008000 */
  1572. #define ADC_JSQR_JSQ4_1                      (0x02UL << ADC_JSQR_JSQ4_Pos)      /*!< 0x00010000 */
  1573. #define ADC_JSQR_JSQ4_2                      (0x04UL << ADC_JSQR_JSQ4_Pos)      /*!< 0x00020000 */
  1574. #define ADC_JSQR_JSQ4_3                      (0x08UL << ADC_JSQR_JSQ4_Pos)      /*!< 0x00040000 */
  1575. #define ADC_JSQR_JSQ4_4                      (0x10UL << ADC_JSQR_JSQ4_Pos)      /*!< 0x00080000 */
  1576.  
  1577. #define ADC_JSQR_JL_Pos                      (20U)                            
  1578. #define ADC_JSQR_JL_Msk                      (0x3UL << ADC_JSQR_JL_Pos)         /*!< 0x00300000 */
  1579. #define ADC_JSQR_JL                          ADC_JSQR_JL_Msk                   /*!< ADC group injected sequencer scan length */
  1580. #define ADC_JSQR_JL_0                        (0x1UL << ADC_JSQR_JL_Pos)         /*!< 0x00100000 */
  1581. #define ADC_JSQR_JL_1                        (0x2UL << ADC_JSQR_JL_Pos)         /*!< 0x00200000 */
  1582.  
  1583. /*******************  Bit definition for ADC_JDR1 register  *******************/
  1584. #define ADC_JDR1_JDATA_Pos                   (0U)                              
  1585. #define ADC_JDR1_JDATA_Msk                   (0xFFFFUL << ADC_JDR1_JDATA_Pos)   /*!< 0x0000FFFF */
  1586. #define ADC_JDR1_JDATA                       ADC_JDR1_JDATA_Msk                /*!< ADC group injected sequencer rank 1 conversion data */
  1587.  
  1588. /*******************  Bit definition for ADC_JDR2 register  *******************/
  1589. #define ADC_JDR2_JDATA_Pos                   (0U)                              
  1590. #define ADC_JDR2_JDATA_Msk                   (0xFFFFUL << ADC_JDR2_JDATA_Pos)   /*!< 0x0000FFFF */
  1591. #define ADC_JDR2_JDATA                       ADC_JDR2_JDATA_Msk                /*!< ADC group injected sequencer rank 2 conversion data */
  1592.  
  1593. /*******************  Bit definition for ADC_JDR3 register  *******************/
  1594. #define ADC_JDR3_JDATA_Pos                   (0U)                              
  1595. #define ADC_JDR3_JDATA_Msk                   (0xFFFFUL << ADC_JDR3_JDATA_Pos)   /*!< 0x0000FFFF */
  1596. #define ADC_JDR3_JDATA                       ADC_JDR3_JDATA_Msk                /*!< ADC group injected sequencer rank 3 conversion data */
  1597.  
  1598. /*******************  Bit definition for ADC_JDR4 register  *******************/
  1599. #define ADC_JDR4_JDATA_Pos                   (0U)                              
  1600. #define ADC_JDR4_JDATA_Msk                   (0xFFFFUL << ADC_JDR4_JDATA_Pos)   /*!< 0x0000FFFF */
  1601. #define ADC_JDR4_JDATA                       ADC_JDR4_JDATA_Msk                /*!< ADC group injected sequencer rank 4 conversion data */
  1602.  
  1603. /********************  Bit definition for ADC_DR register  ********************/
  1604. #define ADC_DR_DATA_Pos                      (0U)                              
  1605. #define ADC_DR_DATA_Msk                      (0xFFFFUL << ADC_DR_DATA_Pos)      /*!< 0x0000FFFF */
  1606. #define ADC_DR_DATA                          ADC_DR_DATA_Msk                   /*!< ADC group regular conversion data */
  1607.  
  1608. /******************  Bit definition for ADC_SMPR0 register  *******************/
  1609. #define ADC_SMPR0_SMP30_Pos                  (0U)                              
  1610. #define ADC_SMPR0_SMP30_Msk                  (0x7UL << ADC_SMPR0_SMP30_Pos)     /*!< 0x00000007 */
  1611. #define ADC_SMPR0_SMP30                      ADC_SMPR0_SMP30_Msk               /*!< ADC channel 30 sampling time selection */
  1612. #define ADC_SMPR0_SMP30_0                    (0x1UL << ADC_SMPR0_SMP30_Pos)     /*!< 0x00000001 */
  1613. #define ADC_SMPR0_SMP30_1                    (0x2UL << ADC_SMPR0_SMP30_Pos)     /*!< 0x00000002 */
  1614. #define ADC_SMPR0_SMP30_2                    (0x4UL << ADC_SMPR0_SMP30_Pos)     /*!< 0x00000004 */
  1615.  
  1616. #define ADC_SMPR0_SMP31_Pos                  (3U)                              
  1617. #define ADC_SMPR0_SMP31_Msk                  (0x7UL << ADC_SMPR0_SMP31_Pos)     /*!< 0x00000038 */
  1618. #define ADC_SMPR0_SMP31                      ADC_SMPR0_SMP31_Msk               /*!< ADC channel 31 sampling time selection */
  1619. #define ADC_SMPR0_SMP31_0                    (0x1UL << ADC_SMPR0_SMP31_Pos)     /*!< 0x00000008 */
  1620. #define ADC_SMPR0_SMP31_1                    (0x2UL << ADC_SMPR0_SMP31_Pos)     /*!< 0x00000010 */
  1621. #define ADC_SMPR0_SMP31_2                    (0x4UL << ADC_SMPR0_SMP31_Pos)     /*!< 0x00000020 */
  1622.  
  1623. /*******************  Bit definition for ADC_CSR register  ********************/
  1624. #define ADC_CSR_AWD1_Pos                     (0U)                              
  1625. #define ADC_CSR_AWD1_Msk                     (0x1UL << ADC_CSR_AWD1_Pos)        /*!< 0x00000001 */
  1626. #define ADC_CSR_AWD1                         ADC_CSR_AWD1_Msk                  /*!< ADC multimode master analog watchdog 1 flag */
  1627. #define ADC_CSR_EOCS1_Pos                    (1U)                              
  1628. #define ADC_CSR_EOCS1_Msk                    (0x1UL << ADC_CSR_EOCS1_Pos)       /*!< 0x00000002 */
  1629. #define ADC_CSR_EOCS1                        ADC_CSR_EOCS1_Msk                 /*!< ADC multimode master group regular end of unitary conversion or end of sequence conversions flag */
  1630. #define ADC_CSR_JEOS1_Pos                    (2U)                              
  1631. #define ADC_CSR_JEOS1_Msk                    (0x1UL << ADC_CSR_JEOS1_Pos)       /*!< 0x00000004 */
  1632. #define ADC_CSR_JEOS1                        ADC_CSR_JEOS1_Msk                 /*!< ADC multimode master group injected end of sequence conversions flag */
  1633. #define ADC_CSR_JSTRT1_Pos                   (3U)                              
  1634. #define ADC_CSR_JSTRT1_Msk                   (0x1UL << ADC_CSR_JSTRT1_Pos)      /*!< 0x00000008 */
  1635. #define ADC_CSR_JSTRT1                       ADC_CSR_JSTRT1_Msk                /*!< ADC multimode master group injected conversion start flag */
  1636. #define ADC_CSR_STRT1_Pos                    (4U)                              
  1637. #define ADC_CSR_STRT1_Msk                    (0x1UL << ADC_CSR_STRT1_Pos)       /*!< 0x00000010 */
  1638. #define ADC_CSR_STRT1                        ADC_CSR_STRT1_Msk                 /*!< ADC multimode master group regular conversion start flag */
  1639. #define ADC_CSR_OVR1_Pos                     (5U)                              
  1640. #define ADC_CSR_OVR1_Msk                     (0x1UL << ADC_CSR_OVR1_Pos)        /*!< 0x00000020 */
  1641. #define ADC_CSR_OVR1                         ADC_CSR_OVR1_Msk                  /*!< ADC multimode master group regular overrun flag */
  1642. #define ADC_CSR_ADONS1_Pos                   (6U)                              
  1643. #define ADC_CSR_ADONS1_Msk                   (0x1UL << ADC_CSR_ADONS1_Pos)      /*!< 0x00000040 */
  1644. #define ADC_CSR_ADONS1                       ADC_CSR_ADONS1_Msk                /*!< ADC multimode master ready flag */
  1645.  
  1646. /* Legacy defines */
  1647. #define  ADC_CSR_EOC1                        (ADC_CSR_EOCS1)
  1648. #define  ADC_CSR_JEOC1                       (ADC_CSR_JEOS1)
  1649.  
  1650. /*******************  Bit definition for ADC_CCR register  ********************/
  1651. #define ADC_CCR_ADCPRE_Pos                   (16U)                            
  1652. #define ADC_CCR_ADCPRE_Msk                   (0x3UL << ADC_CCR_ADCPRE_Pos)      /*!< 0x00030000 */
  1653. #define ADC_CCR_ADCPRE                       ADC_CCR_ADCPRE_Msk                /*!< ADC clock source asynchronous prescaler */
  1654. #define ADC_CCR_ADCPRE_0                     (0x1UL << ADC_CCR_ADCPRE_Pos)      /*!< 0x00010000 */
  1655. #define ADC_CCR_ADCPRE_1                     (0x2UL << ADC_CCR_ADCPRE_Pos)      /*!< 0x00020000 */
  1656. #define ADC_CCR_TSVREFE_Pos                  (23U)                            
  1657. #define ADC_CCR_TSVREFE_Msk                  (0x1UL << ADC_CCR_TSVREFE_Pos)     /*!< 0x00800000 */
  1658. #define ADC_CCR_TSVREFE                      ADC_CCR_TSVREFE_Msk               /*!< ADC internal path to VrefInt and temperature sensor enable */
  1659.  
  1660. /******************************************************************************/
  1661. /*                                                                            */
  1662. /*                       Advanced Encryption Standard (AES)                   */
  1663. /*                                                                            */
  1664. /******************************************************************************/
  1665. /*******************  Bit definition for AES_CR register  *********************/
  1666. #define AES_CR_EN_Pos                       (0U)                              
  1667. #define AES_CR_EN_Msk                       (0x1UL << AES_CR_EN_Pos)            /*!< 0x00000001 */
  1668. #define AES_CR_EN                           AES_CR_EN_Msk                      /*!< AES Enable */
  1669. #define AES_CR_DATATYPE_Pos                 (1U)                              
  1670. #define AES_CR_DATATYPE_Msk                 (0x3UL << AES_CR_DATATYPE_Pos)      /*!< 0x00000006 */
  1671. #define AES_CR_DATATYPE                     AES_CR_DATATYPE_Msk                /*!< Data type selection */
  1672. #define AES_CR_DATATYPE_0                   (0x1UL << AES_CR_DATATYPE_Pos)      /*!< 0x00000002 */
  1673. #define AES_CR_DATATYPE_1                   (0x2UL << AES_CR_DATATYPE_Pos)      /*!< 0x00000004 */
  1674.  
  1675. #define AES_CR_MODE_Pos                     (3U)                              
  1676. #define AES_CR_MODE_Msk                     (0x3UL << AES_CR_MODE_Pos)          /*!< 0x00000018 */
  1677. #define AES_CR_MODE                         AES_CR_MODE_Msk                    /*!< AES Mode Of Operation */
  1678. #define AES_CR_MODE_0                       (0x1UL << AES_CR_MODE_Pos)          /*!< 0x00000008 */
  1679. #define AES_CR_MODE_1                       (0x2UL << AES_CR_MODE_Pos)          /*!< 0x00000010 */
  1680.  
  1681. #define AES_CR_CHMOD_Pos                    (5U)                              
  1682. #define AES_CR_CHMOD_Msk                    (0x3UL << AES_CR_CHMOD_Pos)         /*!< 0x00000060 */
  1683. #define AES_CR_CHMOD                        AES_CR_CHMOD_Msk                   /*!< AES Chaining Mode */
  1684. #define AES_CR_CHMOD_0                      (0x1UL << AES_CR_CHMOD_Pos)         /*!< 0x00000020 */
  1685. #define AES_CR_CHMOD_1                      (0x2UL << AES_CR_CHMOD_Pos)         /*!< 0x00000040 */
  1686.  
  1687. #define AES_CR_CCFC_Pos                     (7U)                              
  1688. #define AES_CR_CCFC_Msk                     (0x1UL << AES_CR_CCFC_Pos)          /*!< 0x00000080 */
  1689. #define AES_CR_CCFC                         AES_CR_CCFC_Msk                    /*!< Computation Complete Flag Clear */
  1690. #define AES_CR_ERRC_Pos                     (8U)                              
  1691. #define AES_CR_ERRC_Msk                     (0x1UL << AES_CR_ERRC_Pos)          /*!< 0x00000100 */
  1692. #define AES_CR_ERRC                         AES_CR_ERRC_Msk                    /*!< Error Clear */
  1693. #define AES_CR_CCIE_Pos                     (9U)                              
  1694. #define AES_CR_CCIE_Msk                     (0x1UL << AES_CR_CCIE_Pos)          /*!< 0x00000200 */
  1695. #define AES_CR_CCIE                         AES_CR_CCIE_Msk                    /*!< Computation Complete Interrupt Enable */
  1696. #define AES_CR_ERRIE_Pos                    (10U)                              
  1697. #define AES_CR_ERRIE_Msk                    (0x1UL << AES_CR_ERRIE_Pos)         /*!< 0x00000400 */
  1698. #define AES_CR_ERRIE                        AES_CR_ERRIE_Msk                   /*!< Error Interrupt Enable */
  1699. #define AES_CR_DMAINEN_Pos                  (11U)                              
  1700. #define AES_CR_DMAINEN_Msk                  (0x1UL << AES_CR_DMAINEN_Pos)       /*!< 0x00000800 */
  1701. #define AES_CR_DMAINEN                      AES_CR_DMAINEN_Msk                 /*!< DMA ENable managing the data input phase */
  1702. #define AES_CR_DMAOUTEN_Pos                 (12U)                              
  1703. #define AES_CR_DMAOUTEN_Msk                 (0x1UL << AES_CR_DMAOUTEN_Pos)      /*!< 0x00001000 */
  1704. #define AES_CR_DMAOUTEN                     AES_CR_DMAOUTEN_Msk                /*!< DMA Enable managing the data output phase */
  1705.  
  1706. /*******************  Bit definition for AES_SR register  *********************/
  1707. #define AES_SR_CCF_Pos                      (0U)                              
  1708. #define AES_SR_CCF_Msk                      (0x1UL << AES_SR_CCF_Pos)           /*!< 0x00000001 */
  1709. #define AES_SR_CCF                          AES_SR_CCF_Msk                     /*!< Computation Complete Flag */
  1710. #define AES_SR_RDERR_Pos                    (1U)                              
  1711. #define AES_SR_RDERR_Msk                    (0x1UL << AES_SR_RDERR_Pos)         /*!< 0x00000002 */
  1712. #define AES_SR_RDERR                        AES_SR_RDERR_Msk                   /*!< Read Error Flag */
  1713. #define AES_SR_WRERR_Pos                    (2U)                              
  1714. #define AES_SR_WRERR_Msk                    (0x1UL << AES_SR_WRERR_Pos)         /*!< 0x00000004 */
  1715. #define AES_SR_WRERR                        AES_SR_WRERR_Msk                   /*!< Write Error Flag */
  1716.  
  1717. /*******************  Bit definition for AES_DINR register  *******************/
  1718. #define AES_DINR_Pos                        (0U)                              
  1719. #define AES_DINR_Msk                        (0xFFFFUL << AES_DINR_Pos)          /*!< 0x0000FFFF */
  1720. #define AES_DINR                            AES_DINR_Msk                       /*!< AES Data Input Register */
  1721.  
  1722. /*******************  Bit definition for AES_DOUTR register  ******************/
  1723. #define AES_DOUTR_Pos                       (0U)                              
  1724. #define AES_DOUTR_Msk                       (0xFFFFUL << AES_DOUTR_Pos)         /*!< 0x0000FFFF */
  1725. #define AES_DOUTR                           AES_DOUTR_Msk                      /*!< AES Data Output Register */
  1726.  
  1727. /*******************  Bit definition for AES_KEYR0 register  ******************/
  1728. #define AES_KEYR0_Pos                       (0U)                              
  1729. #define AES_KEYR0_Msk                       (0xFFFFUL << AES_KEYR0_Pos)         /*!< 0x0000FFFF */
  1730. #define AES_KEYR0                           AES_KEYR0_Msk                      /*!< AES Key Register 0 */
  1731.  
  1732. /*******************  Bit definition for AES_KEYR1 register  ******************/
  1733. #define AES_KEYR1_Pos                       (0U)                              
  1734. #define AES_KEYR1_Msk                       (0xFFFFUL << AES_KEYR1_Pos)         /*!< 0x0000FFFF */
  1735. #define AES_KEYR1                           AES_KEYR1_Msk                      /*!< AES Key Register 1 */
  1736.  
  1737. /*******************  Bit definition for AES_KEYR2 register  ******************/
  1738. #define AES_KEYR2_Pos                       (0U)                              
  1739. #define AES_KEYR2_Msk                       (0xFFFFUL << AES_KEYR2_Pos)         /*!< 0x0000FFFF */
  1740. #define AES_KEYR2                           AES_KEYR2_Msk                      /*!< AES Key Register 2 */
  1741.  
  1742. /*******************  Bit definition for AES_KEYR3 register  ******************/
  1743. #define AES_KEYR3_Pos                       (0U)                              
  1744. #define AES_KEYR3_Msk                       (0xFFFFUL << AES_KEYR3_Pos)         /*!< 0x0000FFFF */
  1745. #define AES_KEYR3                           AES_KEYR3_Msk                      /*!< AES Key Register 3 */
  1746.  
  1747. /*******************  Bit definition for AES_IVR0 register  *******************/
  1748. #define AES_IVR0_Pos                        (0U)                              
  1749. #define AES_IVR0_Msk                        (0xFFFFUL << AES_IVR0_Pos)          /*!< 0x0000FFFF */
  1750. #define AES_IVR0                            AES_IVR0_Msk                       /*!< AES Initialization Vector Register 0 */
  1751.  
  1752. /*******************  Bit definition for AES_IVR1 register  *******************/
  1753. #define AES_IVR1_Pos                        (0U)                              
  1754. #define AES_IVR1_Msk                        (0xFFFFUL << AES_IVR1_Pos)          /*!< 0x0000FFFF */
  1755. #define AES_IVR1                            AES_IVR1_Msk                       /*!< AES Initialization Vector Register 1 */
  1756.  
  1757. /*******************  Bit definition for AES_IVR2 register  *******************/
  1758. #define AES_IVR2_Pos                        (0U)                              
  1759. #define AES_IVR2_Msk                        (0xFFFFUL << AES_IVR2_Pos)          /*!< 0x0000FFFF */
  1760. #define AES_IVR2                            AES_IVR2_Msk                       /*!< AES Initialization Vector Register 2 */
  1761.  
  1762. /*******************  Bit definition for AES_IVR3 register  *******************/
  1763. #define AES_IVR3_Pos                        (0U)                              
  1764. #define AES_IVR3_Msk                        (0xFFFFUL << AES_IVR3_Pos)          /*!< 0x0000FFFF */
  1765. #define AES_IVR3                            AES_IVR3_Msk                       /*!< AES Initialization Vector Register 3 */
  1766.  
  1767. /******************************************************************************/
  1768. /*                                                                            */
  1769. /*                      Analog Comparators (COMP)                             */
  1770. /*                                                                            */
  1771. /******************************************************************************/
  1772.  
  1773. /******************  Bit definition for COMP_CSR register  ********************/
  1774. #define COMP_CSR_10KPU                      (0x00000001U)                      /*!< Comparator 1 input plus 10K pull-up resistor */
  1775. #define COMP_CSR_400KPU                     (0x00000002U)                      /*!< Comparator 1 input plus 400K pull-up resistor */
  1776. #define COMP_CSR_10KPD                      (0x00000004U)                      /*!< Comparator 1 input plus 10K pull-down resistor */
  1777. #define COMP_CSR_400KPD                     (0x00000008U)                      /*!< Comparator 1 input plus 400K pull-down resistor */
  1778. #define COMP_CSR_CMP1EN_Pos                 (4U)                              
  1779. #define COMP_CSR_CMP1EN_Msk                 (0x1UL << COMP_CSR_CMP1EN_Pos)      /*!< 0x00000010 */
  1780. #define COMP_CSR_CMP1EN                     COMP_CSR_CMP1EN_Msk                /*!< Comparator 1 enable */
  1781. #define COMP_CSR_CMP1OUT_Pos                (7U)                              
  1782. #define COMP_CSR_CMP1OUT_Msk                (0x1UL << COMP_CSR_CMP1OUT_Pos)     /*!< 0x00000080 */
  1783. #define COMP_CSR_CMP1OUT                    COMP_CSR_CMP1OUT_Msk               /*!< Comparator 1 output level */
  1784. #define COMP_CSR_SPEED_Pos                  (12U)                              
  1785. #define COMP_CSR_SPEED_Msk                  (0x1UL << COMP_CSR_SPEED_Pos)       /*!< 0x00001000 */
  1786. #define COMP_CSR_SPEED                      COMP_CSR_SPEED_Msk                 /*!< Comparator 2 power mode */
  1787. #define COMP_CSR_CMP2OUT_Pos                (13U)                              
  1788. #define COMP_CSR_CMP2OUT_Msk                (0x1UL << COMP_CSR_CMP2OUT_Pos)     /*!< 0x00002000 */
  1789. #define COMP_CSR_CMP2OUT                    COMP_CSR_CMP2OUT_Msk               /*!< Comparator 2 output level */
  1790.  
  1791. #define COMP_CSR_WNDWE_Pos                  (17U)                              
  1792. #define COMP_CSR_WNDWE_Msk                  (0x1UL << COMP_CSR_WNDWE_Pos)       /*!< 0x00020000 */
  1793. #define COMP_CSR_WNDWE                      COMP_CSR_WNDWE_Msk                 /*!< Pair of comparators window mode. Bit intended to be used with COMP common instance (COMP_Common_TypeDef)  */
  1794.  
  1795. #define COMP_CSR_INSEL_Pos                  (18U)                              
  1796. #define COMP_CSR_INSEL_Msk                  (0x7UL << COMP_CSR_INSEL_Pos)       /*!< 0x001C0000 */
  1797. #define COMP_CSR_INSEL                      COMP_CSR_INSEL_Msk                 /*!< Comparator 2 input minus selection */
  1798. #define COMP_CSR_INSEL_0                    (0x1UL << COMP_CSR_INSEL_Pos)       /*!< 0x00040000 */
  1799. #define COMP_CSR_INSEL_1                    (0x2UL << COMP_CSR_INSEL_Pos)       /*!< 0x00080000 */
  1800. #define COMP_CSR_INSEL_2                    (0x4UL << COMP_CSR_INSEL_Pos)       /*!< 0x00100000 */
  1801. #define COMP_CSR_OUTSEL_Pos                 (21U)                              
  1802. #define COMP_CSR_OUTSEL_Msk                 (0x7UL << COMP_CSR_OUTSEL_Pos)      /*!< 0x00E00000 */
  1803. #define COMP_CSR_OUTSEL                     COMP_CSR_OUTSEL_Msk                /*!< Comparator 2 output redirection */
  1804. #define COMP_CSR_OUTSEL_0                   (0x1UL << COMP_CSR_OUTSEL_Pos)      /*!< 0x00200000 */
  1805. #define COMP_CSR_OUTSEL_1                   (0x2UL << COMP_CSR_OUTSEL_Pos)      /*!< 0x00400000 */
  1806. #define COMP_CSR_OUTSEL_2                   (0x4UL << COMP_CSR_OUTSEL_Pos)      /*!< 0x00800000 */
  1807.  
  1808. /* Bits present in COMP register but not related to comparator */
  1809. /* (or partially related to comparator, in addition to other peripherals) */
  1810. #define COMP_CSR_SW1_Pos                    (5U)                              
  1811. #define COMP_CSR_SW1_Msk                    (0x1UL << COMP_CSR_SW1_Pos)         /*!< 0x00000020 */
  1812. #define COMP_CSR_SW1                        COMP_CSR_SW1_Msk                   /*!< SW1 analog switch enable */
  1813. #define COMP_CSR_VREFOUTEN_Pos              (16U)                              
  1814. #define COMP_CSR_VREFOUTEN_Msk              (0x1UL << COMP_CSR_VREFOUTEN_Pos)   /*!< 0x00010000 */
  1815. #define COMP_CSR_VREFOUTEN                  COMP_CSR_VREFOUTEN_Msk             /*!< VrefInt output enable on GPIO group 3 */
  1816.  
  1817. #define COMP_CSR_FCH3_Pos                   (26U)                              
  1818. #define COMP_CSR_FCH3_Msk                   (0x1UL << COMP_CSR_FCH3_Pos)        /*!< 0x04000000 */
  1819. #define COMP_CSR_FCH3                       COMP_CSR_FCH3_Msk                  /*!< Bit 26 */
  1820. #define COMP_CSR_FCH8_Pos                   (27U)                              
  1821. #define COMP_CSR_FCH8_Msk                   (0x1UL << COMP_CSR_FCH8_Pos)        /*!< 0x08000000 */
  1822. #define COMP_CSR_FCH8                       COMP_CSR_FCH8_Msk                  /*!< Bit 27 */
  1823. #define COMP_CSR_RCH13_Pos                  (28U)                              
  1824. #define COMP_CSR_RCH13_Msk                  (0x1UL << COMP_CSR_RCH13_Pos)       /*!< 0x10000000 */
  1825. #define COMP_CSR_RCH13                      COMP_CSR_RCH13_Msk                 /*!< Bit 28 */
  1826.  
  1827. #define COMP_CSR_CAIE_Pos                   (29U)                              
  1828. #define COMP_CSR_CAIE_Msk                   (0x1UL << COMP_CSR_CAIE_Pos)        /*!< 0x20000000 */
  1829. #define COMP_CSR_CAIE                       COMP_CSR_CAIE_Msk                  /*!< Bit 29 */
  1830. #define COMP_CSR_CAIF_Pos                   (30U)                              
  1831. #define COMP_CSR_CAIF_Msk                   (0x1UL << COMP_CSR_CAIF_Pos)        /*!< 0x40000000 */
  1832. #define COMP_CSR_CAIF                       COMP_CSR_CAIF_Msk                  /*!< Bit 30 */
  1833. #define COMP_CSR_TSUSP_Pos                  (31U)                              
  1834. #define COMP_CSR_TSUSP_Msk                  (0x1UL << COMP_CSR_TSUSP_Pos)       /*!< 0x80000000 */
  1835. #define COMP_CSR_TSUSP                      COMP_CSR_TSUSP_Msk                 /*!< Bit 31 */
  1836.  
  1837. /******************************************************************************/
  1838. /*                                                                            */
  1839. /*                         Operational Amplifier (OPAMP)                      */
  1840. /*                                                                            */
  1841. /******************************************************************************/
  1842. /*******************  Bit definition for OPAMP_CSR register  ******************/
  1843. #define OPAMP_CSR_OPA1PD_Pos                  (0U)                            
  1844. #define OPAMP_CSR_OPA1PD_Msk                  (0x1UL << OPAMP_CSR_OPA1PD_Pos)   /*!< 0x00000001 */
  1845. #define OPAMP_CSR_OPA1PD                      OPAMP_CSR_OPA1PD_Msk             /*!< OPAMP1 disable */
  1846. #define OPAMP_CSR_S3SEL1_Pos                  (1U)                            
  1847. #define OPAMP_CSR_S3SEL1_Msk                  (0x1UL << OPAMP_CSR_S3SEL1_Pos)   /*!< 0x00000002 */
  1848. #define OPAMP_CSR_S3SEL1                      OPAMP_CSR_S3SEL1_Msk             /*!< Switch 3 for OPAMP1 Enable */
  1849. #define OPAMP_CSR_S4SEL1_Pos                  (2U)                            
  1850. #define OPAMP_CSR_S4SEL1_Msk                  (0x1UL << OPAMP_CSR_S4SEL1_Pos)   /*!< 0x00000004 */
  1851. #define OPAMP_CSR_S4SEL1                      OPAMP_CSR_S4SEL1_Msk             /*!< Switch 4 for OPAMP1 Enable */
  1852. #define OPAMP_CSR_S5SEL1_Pos                  (3U)                            
  1853. #define OPAMP_CSR_S5SEL1_Msk                  (0x1UL << OPAMP_CSR_S5SEL1_Pos)   /*!< 0x00000008 */
  1854. #define OPAMP_CSR_S5SEL1                      OPAMP_CSR_S5SEL1_Msk             /*!< Switch 5 for OPAMP1 Enable */
  1855. #define OPAMP_CSR_S6SEL1_Pos                  (4U)                            
  1856. #define OPAMP_CSR_S6SEL1_Msk                  (0x1UL << OPAMP_CSR_S6SEL1_Pos)   /*!< 0x00000010 */
  1857. #define OPAMP_CSR_S6SEL1                      OPAMP_CSR_S6SEL1_Msk             /*!< Switch 6 for OPAMP1 Enable */
  1858. #define OPAMP_CSR_OPA1CAL_L_Pos               (5U)                            
  1859. #define OPAMP_CSR_OPA1CAL_L_Msk               (0x1UL << OPAMP_CSR_OPA1CAL_L_Pos) /*!< 0x00000020 */
  1860. #define OPAMP_CSR_OPA1CAL_L                   OPAMP_CSR_OPA1CAL_L_Msk          /*!< OPAMP1 Offset calibration for P differential pair */
  1861. #define OPAMP_CSR_OPA1CAL_H_Pos               (6U)                            
  1862. #define OPAMP_CSR_OPA1CAL_H_Msk               (0x1UL << OPAMP_CSR_OPA1CAL_H_Pos) /*!< 0x00000040 */
  1863. #define OPAMP_CSR_OPA1CAL_H                   OPAMP_CSR_OPA1CAL_H_Msk          /*!< OPAMP1 Offset calibration for N differential pair */
  1864. #define OPAMP_CSR_OPA1LPM_Pos                 (7U)                            
  1865. #define OPAMP_CSR_OPA1LPM_Msk                 (0x1UL << OPAMP_CSR_OPA1LPM_Pos)  /*!< 0x00000080 */
  1866. #define OPAMP_CSR_OPA1LPM                     OPAMP_CSR_OPA1LPM_Msk            /*!< OPAMP1 Low power enable */
  1867. #define OPAMP_CSR_OPA2PD_Pos                  (8U)                            
  1868. #define OPAMP_CSR_OPA2PD_Msk                  (0x1UL << OPAMP_CSR_OPA2PD_Pos)   /*!< 0x00000100 */
  1869. #define OPAMP_CSR_OPA2PD                      OPAMP_CSR_OPA2PD_Msk             /*!< OPAMP2 disable */
  1870. #define OPAMP_CSR_S3SEL2_Pos                  (9U)                            
  1871. #define OPAMP_CSR_S3SEL2_Msk                  (0x1UL << OPAMP_CSR_S3SEL2_Pos)   /*!< 0x00000200 */
  1872. #define OPAMP_CSR_S3SEL2                      OPAMP_CSR_S3SEL2_Msk             /*!< Switch 3 for OPAMP2 Enable */
  1873. #define OPAMP_CSR_S4SEL2_Pos                  (10U)                            
  1874. #define OPAMP_CSR_S4SEL2_Msk                  (0x1UL << OPAMP_CSR_S4SEL2_Pos)   /*!< 0x00000400 */
  1875. #define OPAMP_CSR_S4SEL2                      OPAMP_CSR_S4SEL2_Msk             /*!< Switch 4 for OPAMP2 Enable */
  1876. #define OPAMP_CSR_S5SEL2_Pos                  (11U)                            
  1877. #define OPAMP_CSR_S5SEL2_Msk                  (0x1UL << OPAMP_CSR_S5SEL2_Pos)   /*!< 0x00000800 */
  1878. #define OPAMP_CSR_S5SEL2                      OPAMP_CSR_S5SEL2_Msk             /*!< Switch 5 for OPAMP2 Enable */
  1879. #define OPAMP_CSR_S6SEL2_Pos                  (12U)                            
  1880. #define OPAMP_CSR_S6SEL2_Msk                  (0x1UL << OPAMP_CSR_S6SEL2_Pos)   /*!< 0x00001000 */
  1881. #define OPAMP_CSR_S6SEL2                      OPAMP_CSR_S6SEL2_Msk             /*!< Switch 6 for OPAMP2 Enable */
  1882. #define OPAMP_CSR_OPA2CAL_L_Pos               (13U)                            
  1883. #define OPAMP_CSR_OPA2CAL_L_Msk               (0x1UL << OPAMP_CSR_OPA2CAL_L_Pos) /*!< 0x00002000 */
  1884. #define OPAMP_CSR_OPA2CAL_L                   OPAMP_CSR_OPA2CAL_L_Msk          /*!< OPAMP2 Offset calibration for P differential pair */
  1885. #define OPAMP_CSR_OPA2CAL_H_Pos               (14U)                            
  1886. #define OPAMP_CSR_OPA2CAL_H_Msk               (0x1UL << OPAMP_CSR_OPA2CAL_H_Pos) /*!< 0x00004000 */
  1887. #define OPAMP_CSR_OPA2CAL_H                   OPAMP_CSR_OPA2CAL_H_Msk          /*!< OPAMP2 Offset calibration for N differential pair */
  1888. #define OPAMP_CSR_OPA2LPM_Pos                 (15U)                            
  1889. #define OPAMP_CSR_OPA2LPM_Msk                 (0x1UL << OPAMP_CSR_OPA2LPM_Pos)  /*!< 0x00008000 */
  1890. #define OPAMP_CSR_OPA2LPM                     OPAMP_CSR_OPA2LPM_Msk            /*!< OPAMP2 Low power enable */
  1891. #define OPAMP_CSR_ANAWSEL1_Pos                (24U)                            
  1892. #define OPAMP_CSR_ANAWSEL1_Msk                (0x1UL << OPAMP_CSR_ANAWSEL1_Pos) /*!< 0x01000000 */
  1893. #define OPAMP_CSR_ANAWSEL1                    OPAMP_CSR_ANAWSEL1_Msk           /*!< Switch ANA Enable for OPAMP1 */
  1894. #define OPAMP_CSR_ANAWSEL2_Pos                (25U)                            
  1895. #define OPAMP_CSR_ANAWSEL2_Msk                (0x1UL << OPAMP_CSR_ANAWSEL2_Pos) /*!< 0x02000000 */
  1896. #define OPAMP_CSR_ANAWSEL2                    OPAMP_CSR_ANAWSEL2_Msk           /*!< Switch ANA Enable for OPAMP2 */
  1897. #define OPAMP_CSR_S7SEL2_Pos                  (27U)                            
  1898. #define OPAMP_CSR_S7SEL2_Msk                  (0x1UL << OPAMP_CSR_S7SEL2_Pos)   /*!< 0x08000000 */
  1899. #define OPAMP_CSR_S7SEL2                      OPAMP_CSR_S7SEL2_Msk             /*!< Switch 7 for OPAMP2 Enable */
  1900. #define OPAMP_CSR_AOP_RANGE_Pos               (28U)                            
  1901. #define OPAMP_CSR_AOP_RANGE_Msk               (0x1UL << OPAMP_CSR_AOP_RANGE_Pos) /*!< 0x10000000 */
  1902. #define OPAMP_CSR_AOP_RANGE                   OPAMP_CSR_AOP_RANGE_Msk          /*!< Common to several OPAMP instances: Operational amplifier voltage supply range. Bit intended to be used with OPAMP common instance (OPAMP_Common_TypeDef) */
  1903. #define OPAMP_CSR_OPA1CALOUT_Pos              (29U)                            
  1904. #define OPAMP_CSR_OPA1CALOUT_Msk              (0x1UL << OPAMP_CSR_OPA1CALOUT_Pos) /*!< 0x20000000 */
  1905. #define OPAMP_CSR_OPA1CALOUT                  OPAMP_CSR_OPA1CALOUT_Msk         /*!< OPAMP1 calibration output */
  1906. #define OPAMP_CSR_OPA2CALOUT_Pos              (30U)                            
  1907. #define OPAMP_CSR_OPA2CALOUT_Msk              (0x1UL << OPAMP_CSR_OPA2CALOUT_Pos) /*!< 0x40000000 */
  1908. #define OPAMP_CSR_OPA2CALOUT                  OPAMP_CSR_OPA2CALOUT_Msk         /*!< OPAMP2 calibration output */
  1909.  
  1910. /*******************  Bit definition for OPAMP_OTR register  ******************/
  1911. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LOW_Pos (0U)                            
  1912. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LOW_Msk (0x1FUL << OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LOW_Pos) /*!< 0x0000001F */
  1913. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LOW     OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LOW_Msk /*!< Offset trim for transistors differential pair PMOS of OPAMP1 */
  1914. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_HIGH_Pos (5U)                            
  1915. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_HIGH_Msk (0x1FUL << OPAMP_OTR_AO1_OPT_OFFSET_TRIM_HIGH_Pos) /*!< 0x000003E0 */
  1916. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_HIGH    OPAMP_OTR_AO1_OPT_OFFSET_TRIM_HIGH_Msk /*!< Offset trim for transistors differential pair NMOS of OPAMP1 */
  1917. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LOW_Pos (10U)                            
  1918. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LOW_Msk (0x1FUL << OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LOW_Pos) /*!< 0x00007C00 */
  1919. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LOW     OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LOW_Msk /*!< Offset trim for transistors differential pair PMOS of OPAMP2 */
  1920. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_HIGH_Pos (15U)                          
  1921. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_HIGH_Msk (0x1FUL << OPAMP_OTR_AO2_OPT_OFFSET_TRIM_HIGH_Pos) /*!< 0x000F8000 */
  1922. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_HIGH    OPAMP_OTR_AO2_OPT_OFFSET_TRIM_HIGH_Msk /*!< Offset trim for transistors differential pair NMOS of OPAMP2 */
  1923. #define OPAMP_OTR_OT_USER_Pos                 (31U)                            
  1924. #define OPAMP_OTR_OT_USER_Msk                 (0x1UL << OPAMP_OTR_OT_USER_Pos)  /*!< 0x80000000 */
  1925. #define OPAMP_OTR_OT_USER                     OPAMP_OTR_OT_USER_Msk            /*!< Switch to OPAMP offset user trimmed values */
  1926.  
  1927. /*******************  Bit definition for OPAMP_LPOTR register  ****************/
  1928. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_LOW_Pos (0U)                          
  1929. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_LOW_Msk (0x1FUL << OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_LOW_Pos) /*!< 0x0000001F */
  1930. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_LOW  OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_LOW_Msk /*!< Offset trim for transistors differential pair PMOS of OPAMP1 */
  1931. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_HIGH_Pos (5U)                        
  1932. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_HIGH_Msk (0x1FUL << OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_HIGH_Pos) /*!< 0x000003E0 */
  1933. #define OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_HIGH OPAMP_OTR_AO1_OPT_OFFSET_TRIM_LP_HIGH_Msk /*!< Offset trim for transistors differential pair NMOS of OPAMP1 */
  1934. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_LOW_Pos (10U)                        
  1935. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_LOW_Msk (0x1FUL << OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_LOW_Pos) /*!< 0x00007C00 */
  1936. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_LOW  OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_LOW_Msk /*!< Offset trim for transistors differential pair PMOS of OPAMP2 */
  1937. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_HIGH_Pos (15U)                        
  1938. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_HIGH_Msk (0x1FUL << OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_HIGH_Pos) /*!< 0x000F8000 */
  1939. #define OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_HIGH OPAMP_OTR_AO2_OPT_OFFSET_TRIM_LP_HIGH_Msk /*!< Offset trim for transistors differential pair NMOS of OPAMP2 */
  1940.  
  1941. /******************************************************************************/
  1942. /*                                                                            */
  1943. /*                       CRC calculation unit (CRC)                           */
  1944. /*                                                                            */
  1945. /******************************************************************************/
  1946.  
  1947. /*******************  Bit definition for CRC_DR register  *********************/
  1948. #define CRC_DR_DR_Pos                       (0U)                              
  1949. #define CRC_DR_DR_Msk                       (0xFFFFFFFFUL << CRC_DR_DR_Pos)     /*!< 0xFFFFFFFF */
  1950. #define CRC_DR_DR                           CRC_DR_DR_Msk                      /*!< Data register bits */
  1951.  
  1952. /*******************  Bit definition for CRC_IDR register  ********************/
  1953. #define CRC_IDR_IDR_Pos                     (0U)                              
  1954. #define CRC_IDR_IDR_Msk                     (0xFFUL << CRC_IDR_IDR_Pos)         /*!< 0x000000FF */
  1955. #define CRC_IDR_IDR                         CRC_IDR_IDR_Msk                    /*!< General-purpose 8-bit data register bits */
  1956.  
  1957. /********************  Bit definition for CRC_CR register  ********************/
  1958. #define CRC_CR_RESET_Pos                    (0U)                              
  1959. #define CRC_CR_RESET_Msk                    (0x1UL << CRC_CR_RESET_Pos)         /*!< 0x00000001 */
  1960. #define CRC_CR_RESET                        CRC_CR_RESET_Msk                   /*!< RESET bit */
  1961.  
  1962. /******************************************************************************/
  1963. /*                                                                            */
  1964. /*                    Digital to Analog Converter (DAC)                       */
  1965. /*                                                                            */
  1966. /******************************************************************************/
  1967.  
  1968. /********************  Bit definition for DAC_CR register  ********************/
  1969. #define DAC_CR_EN1_Pos                      (0U)                              
  1970. #define DAC_CR_EN1_Msk                      (0x1UL << DAC_CR_EN1_Pos)           /*!< 0x00000001 */
  1971. #define DAC_CR_EN1                          DAC_CR_EN1_Msk                     /*!<DAC channel1 enable */
  1972. #define DAC_CR_BOFF1_Pos                    (1U)                              
  1973. #define DAC_CR_BOFF1_Msk                    (0x1UL << DAC_CR_BOFF1_Pos)         /*!< 0x00000002 */
  1974. #define DAC_CR_BOFF1                        DAC_CR_BOFF1_Msk                   /*!<DAC channel1 output buffer disable */
  1975. #define DAC_CR_TEN1_Pos                     (2U)                              
  1976. #define DAC_CR_TEN1_Msk                     (0x1UL << DAC_CR_TEN1_Pos)          /*!< 0x00000004 */
  1977. #define DAC_CR_TEN1                         DAC_CR_TEN1_Msk                    /*!<DAC channel1 Trigger enable */
  1978.  
  1979. #define DAC_CR_TSEL1_Pos                    (3U)                              
  1980. #define DAC_CR_TSEL1_Msk                    (0x7UL << DAC_CR_TSEL1_Pos)         /*!< 0x00000038 */
  1981. #define DAC_CR_TSEL1                        DAC_CR_TSEL1_Msk                   /*!<TSEL1[2:0] (DAC channel1 Trigger selection) */
  1982. #define DAC_CR_TSEL1_0                      (0x1UL << DAC_CR_TSEL1_Pos)         /*!< 0x00000008 */
  1983. #define DAC_CR_TSEL1_1                      (0x2UL << DAC_CR_TSEL1_Pos)         /*!< 0x00000010 */
  1984. #define DAC_CR_TSEL1_2                      (0x4UL << DAC_CR_TSEL1_Pos)         /*!< 0x00000020 */
  1985.  
  1986. #define DAC_CR_WAVE1_Pos                    (6U)                              
  1987. #define DAC_CR_WAVE1_Msk                    (0x3UL << DAC_CR_WAVE1_Pos)         /*!< 0x000000C0 */
  1988. #define DAC_CR_WAVE1                        DAC_CR_WAVE1_Msk                   /*!<WAVE1[1:0] (DAC channel1 noise/triangle wave generation enable) */
  1989. #define DAC_CR_WAVE1_0                      (0x1UL << DAC_CR_WAVE1_Pos)         /*!< 0x00000040 */
  1990. #define DAC_CR_WAVE1_1                      (0x2UL << DAC_CR_WAVE1_Pos)         /*!< 0x00000080 */
  1991.  
  1992. #define DAC_CR_MAMP1_Pos                    (8U)                              
  1993. #define DAC_CR_MAMP1_Msk                    (0xFUL << DAC_CR_MAMP1_Pos)         /*!< 0x00000F00 */
  1994. #define DAC_CR_MAMP1                        DAC_CR_MAMP1_Msk                   /*!<MAMP1[3:0] (DAC channel1 Mask/Amplitude selector) */
  1995. #define DAC_CR_MAMP1_0                      (0x1UL << DAC_CR_MAMP1_Pos)         /*!< 0x00000100 */
  1996. #define DAC_CR_MAMP1_1                      (0x2UL << DAC_CR_MAMP1_Pos)         /*!< 0x00000200 */
  1997. #define DAC_CR_MAMP1_2                      (0x4UL << DAC_CR_MAMP1_Pos)         /*!< 0x00000400 */
  1998. #define DAC_CR_MAMP1_3                      (0x8UL << DAC_CR_MAMP1_Pos)         /*!< 0x00000800 */
  1999.  
  2000. #define DAC_CR_DMAEN1_Pos                   (12U)                              
  2001. #define DAC_CR_DMAEN1_Msk                   (0x1UL << DAC_CR_DMAEN1_Pos)        /*!< 0x00001000 */
  2002. #define DAC_CR_DMAEN1                       DAC_CR_DMAEN1_Msk                  /*!<DAC channel1 DMA enable */
  2003. #define DAC_CR_DMAUDRIE1_Pos                (13U)                              
  2004. #define DAC_CR_DMAUDRIE1_Msk                (0x1UL << DAC_CR_DMAUDRIE1_Pos)     /*!< 0x00002000 */
  2005. #define DAC_CR_DMAUDRIE1                    DAC_CR_DMAUDRIE1_Msk               /*!<DAC channel1 DMA Interrupt enable */
  2006. #define DAC_CR_EN2_Pos                      (16U)                              
  2007. #define DAC_CR_EN2_Msk                      (0x1UL << DAC_CR_EN2_Pos)           /*!< 0x00010000 */
  2008. #define DAC_CR_EN2                          DAC_CR_EN2_Msk                     /*!<DAC channel2 enable */
  2009. #define DAC_CR_BOFF2_Pos                    (17U)                              
  2010. #define DAC_CR_BOFF2_Msk                    (0x1UL << DAC_CR_BOFF2_Pos)         /*!< 0x00020000 */
  2011. #define DAC_CR_BOFF2                        DAC_CR_BOFF2_Msk                   /*!<DAC channel2 output buffer disable */
  2012. #define DAC_CR_TEN2_Pos                     (18U)                              
  2013. #define DAC_CR_TEN2_Msk                     (0x1UL << DAC_CR_TEN2_Pos)          /*!< 0x00040000 */
  2014. #define DAC_CR_TEN2                         DAC_CR_TEN2_Msk                    /*!<DAC channel2 Trigger enable */
  2015.  
  2016. #define DAC_CR_TSEL2_Pos                    (19U)                              
  2017. #define DAC_CR_TSEL2_Msk                    (0x7UL << DAC_CR_TSEL2_Pos)         /*!< 0x00380000 */
  2018. #define DAC_CR_TSEL2                        DAC_CR_TSEL2_Msk                   /*!<TSEL2[2:0] (DAC channel2 Trigger selection) */
  2019. #define DAC_CR_TSEL2_0                      (0x1UL << DAC_CR_TSEL2_Pos)         /*!< 0x00080000 */
  2020. #define DAC_CR_TSEL2_1                      (0x2UL << DAC_CR_TSEL2_Pos)         /*!< 0x00100000 */
  2021. #define DAC_CR_TSEL2_2                      (0x4UL << DAC_CR_TSEL2_Pos)         /*!< 0x00200000 */
  2022.  
  2023. #define DAC_CR_WAVE2_Pos                    (22U)                              
  2024. #define DAC_CR_WAVE2_Msk                    (0x3UL << DAC_CR_WAVE2_Pos)         /*!< 0x00C00000 */
  2025. #define DAC_CR_WAVE2                        DAC_CR_WAVE2_Msk                   /*!<WAVE2[1:0] (DAC channel2 noise/triangle wave generation enable) */
  2026. #define DAC_CR_WAVE2_0                      (0x1UL << DAC_CR_WAVE2_Pos)         /*!< 0x00400000 */
  2027. #define DAC_CR_WAVE2_1                      (0x2UL << DAC_CR_WAVE2_Pos)         /*!< 0x00800000 */
  2028.  
  2029. #define DAC_CR_MAMP2_Pos                    (24U)                              
  2030. #define DAC_CR_MAMP2_Msk                    (0xFUL << DAC_CR_MAMP2_Pos)         /*!< 0x0F000000 */
  2031. #define DAC_CR_MAMP2                        DAC_CR_MAMP2_Msk                   /*!<MAMP2[3:0] (DAC channel2 Mask/Amplitude selector) */
  2032. #define DAC_CR_MAMP2_0                      (0x1UL << DAC_CR_MAMP2_Pos)         /*!< 0x01000000 */
  2033. #define DAC_CR_MAMP2_1                      (0x2UL << DAC_CR_MAMP2_Pos)         /*!< 0x02000000 */
  2034. #define DAC_CR_MAMP2_2                      (0x4UL << DAC_CR_MAMP2_Pos)         /*!< 0x04000000 */
  2035. #define DAC_CR_MAMP2_3                      (0x8UL << DAC_CR_MAMP2_Pos)         /*!< 0x08000000 */
  2036.  
  2037. #define DAC_CR_DMAEN2_Pos                   (28U)                              
  2038. #define DAC_CR_DMAEN2_Msk                   (0x1UL << DAC_CR_DMAEN2_Pos)        /*!< 0x10000000 */
  2039. #define DAC_CR_DMAEN2                       DAC_CR_DMAEN2_Msk                  /*!<DAC channel2 DMA enabled */
  2040. #define DAC_CR_DMAUDRIE2_Pos                (29U)                              
  2041. #define DAC_CR_DMAUDRIE2_Msk                (0x1UL << DAC_CR_DMAUDRIE2_Pos)     /*!< 0x20000000 */
  2042. #define DAC_CR_DMAUDRIE2                    DAC_CR_DMAUDRIE2_Msk               /*!<DAC channel2 DMA underrun interrupt enable */
  2043. /*****************  Bit definition for DAC_SWTRIGR register  ******************/
  2044. #define DAC_SWTRIGR_SWTRIG1_Pos             (0U)                              
  2045. #define DAC_SWTRIGR_SWTRIG1_Msk             (0x1UL << DAC_SWTRIGR_SWTRIG1_Pos)  /*!< 0x00000001 */
  2046. #define DAC_SWTRIGR_SWTRIG1                 DAC_SWTRIGR_SWTRIG1_Msk            /*!<DAC channel1 software trigger */
  2047. #define DAC_SWTRIGR_SWTRIG2_Pos             (1U)                              
  2048. #define DAC_SWTRIGR_SWTRIG2_Msk             (0x1UL << DAC_SWTRIGR_SWTRIG2_Pos)  /*!< 0x00000002 */
  2049. #define DAC_SWTRIGR_SWTRIG2                 DAC_SWTRIGR_SWTRIG2_Msk            /*!<DAC channel2 software trigger */
  2050.  
  2051. /*****************  Bit definition for DAC_DHR12R1 register  ******************/
  2052. #define DAC_DHR12R1_DACC1DHR_Pos            (0U)                              
  2053. #define DAC_DHR12R1_DACC1DHR_Msk            (0xFFFUL << DAC_DHR12R1_DACC1DHR_Pos) /*!< 0x00000FFF */
  2054. #define DAC_DHR12R1_DACC1DHR                DAC_DHR12R1_DACC1DHR_Msk           /*!<DAC channel1 12-bit Right aligned data */
  2055.  
  2056. /*****************  Bit definition for DAC_DHR12L1 register  ******************/
  2057. #define DAC_DHR12L1_DACC1DHR_Pos            (4U)                              
  2058. #define DAC_DHR12L1_DACC1DHR_Msk            (0xFFFUL << DAC_DHR12L1_DACC1DHR_Pos) /*!< 0x0000FFF0 */
  2059. #define DAC_DHR12L1_DACC1DHR                DAC_DHR12L1_DACC1DHR_Msk           /*!<DAC channel1 12-bit Left aligned data */
  2060.  
  2061. /******************  Bit definition for DAC_DHR8R1 register  ******************/
  2062. #define DAC_DHR8R1_DACC1DHR_Pos             (0U)                              
  2063. #define DAC_DHR8R1_DACC1DHR_Msk             (0xFFUL << DAC_DHR8R1_DACC1DHR_Pos) /*!< 0x000000FF */
  2064. #define DAC_DHR8R1_DACC1DHR                 DAC_DHR8R1_DACC1DHR_Msk            /*!<DAC channel1 8-bit Right aligned data */
  2065.  
  2066. /*****************  Bit definition for DAC_DHR12R2 register  ******************/
  2067. #define DAC_DHR12R2_DACC2DHR_Pos            (0U)                              
  2068. #define DAC_DHR12R2_DACC2DHR_Msk            (0xFFFUL << DAC_DHR12R2_DACC2DHR_Pos) /*!< 0x00000FFF */
  2069. #define DAC_DHR12R2_DACC2DHR                DAC_DHR12R2_DACC2DHR_Msk           /*!<DAC channel2 12-bit Right aligned data */
  2070.  
  2071. /*****************  Bit definition for DAC_DHR12L2 register  ******************/
  2072. #define DAC_DHR12L2_DACC2DHR_Pos            (4U)                              
  2073. #define DAC_DHR12L2_DACC2DHR_Msk            (0xFFFUL << DAC_DHR12L2_DACC2DHR_Pos) /*!< 0x0000FFF0 */
  2074. #define DAC_DHR12L2_DACC2DHR                DAC_DHR12L2_DACC2DHR_Msk           /*!<DAC channel2 12-bit Left aligned data */
  2075.  
  2076. /******************  Bit definition for DAC_DHR8R2 register  ******************/
  2077. #define DAC_DHR8R2_DACC2DHR_Pos             (0U)                              
  2078. #define DAC_DHR8R2_DACC2DHR_Msk             (0xFFUL << DAC_DHR8R2_DACC2DHR_Pos) /*!< 0x000000FF */
  2079. #define DAC_DHR8R2_DACC2DHR                 DAC_DHR8R2_DACC2DHR_Msk            /*!<DAC channel2 8-bit Right aligned data */
  2080.  
  2081. /*****************  Bit definition for DAC_DHR12RD register  ******************/
  2082. #define DAC_DHR12RD_DACC1DHR_Pos            (0U)                              
  2083. #define DAC_DHR12RD_DACC1DHR_Msk            (0xFFFUL << DAC_DHR12RD_DACC1DHR_Pos) /*!< 0x00000FFF */
  2084. #define DAC_DHR12RD_DACC1DHR                DAC_DHR12RD_DACC1DHR_Msk           /*!<DAC channel1 12-bit Right aligned data */
  2085. #define DAC_DHR12RD_DACC2DHR_Pos            (16U)                              
  2086. #define DAC_DHR12RD_DACC2DHR_Msk            (0xFFFUL << DAC_DHR12RD_DACC2DHR_Pos) /*!< 0x0FFF0000 */
  2087. #define DAC_DHR12RD_DACC2DHR                DAC_DHR12RD_DACC2DHR_Msk           /*!<DAC channel2 12-bit Right aligned data */
  2088.  
  2089. /*****************  Bit definition for DAC_DHR12LD register  ******************/
  2090. #define DAC_DHR12LD_DACC1DHR_Pos            (4U)                              
  2091. #define DAC_DHR12LD_DACC1DHR_Msk            (0xFFFUL << DAC_DHR12LD_DACC1DHR_Pos) /*!< 0x0000FFF0 */
  2092. #define DAC_DHR12LD_DACC1DHR                DAC_DHR12LD_DACC1DHR_Msk           /*!<DAC channel1 12-bit Left aligned data */
  2093. #define DAC_DHR12LD_DACC2DHR_Pos            (20U)                              
  2094. #define DAC_DHR12LD_DACC2DHR_Msk            (0xFFFUL << DAC_DHR12LD_DACC2DHR_Pos) /*!< 0xFFF00000 */
  2095. #define DAC_DHR12LD_DACC2DHR                DAC_DHR12LD_DACC2DHR_Msk           /*!<DAC channel2 12-bit Left aligned data */
  2096.  
  2097. /******************  Bit definition for DAC_DHR8RD register  ******************/
  2098. #define DAC_DHR8RD_DACC1DHR_Pos             (0U)                              
  2099. #define DAC_DHR8RD_DACC1DHR_Msk             (0xFFUL << DAC_DHR8RD_DACC1DHR_Pos) /*!< 0x000000FF */
  2100. #define DAC_DHR8RD_DACC1DHR                 DAC_DHR8RD_DACC1DHR_Msk            /*!<DAC channel1 8-bit Right aligned data */
  2101. #define DAC_DHR8RD_DACC2DHR_Pos             (8U)                              
  2102. #define DAC_DHR8RD_DACC2DHR_Msk             (0xFFUL << DAC_DHR8RD_DACC2DHR_Pos) /*!< 0x0000FF00 */
  2103. #define DAC_DHR8RD_DACC2DHR                 DAC_DHR8RD_DACC2DHR_Msk            /*!<DAC channel2 8-bit Right aligned data */
  2104.  
  2105. /*******************  Bit definition for DAC_DOR1 register  *******************/
  2106. #define DAC_DOR1_DACC1DOR_Pos               (0U)                              
  2107. #define DAC_DOR1_DACC1DOR_Msk               (0xFFFUL << DAC_DOR1_DACC1DOR_Pos)  /*!< 0x00000FFF */
  2108. #define DAC_DOR1_DACC1DOR                   DAC_DOR1_DACC1DOR_Msk              /*!<DAC channel1 data output */
  2109.  
  2110. /*******************  Bit definition for DAC_DOR2 register  *******************/
  2111. #define DAC_DOR2_DACC2DOR_Pos               (0U)                              
  2112. #define DAC_DOR2_DACC2DOR_Msk               (0xFFFUL << DAC_DOR2_DACC2DOR_Pos)  /*!< 0x00000FFF */
  2113. #define DAC_DOR2_DACC2DOR                   DAC_DOR2_DACC2DOR_Msk              /*!<DAC channel2 data output */
  2114.  
  2115. /********************  Bit definition for DAC_SR register  ********************/
  2116. #define DAC_SR_DMAUDR1_Pos                  (13U)                              
  2117. #define DAC_SR_DMAUDR1_Msk                  (0x1UL << DAC_SR_DMAUDR1_Pos)       /*!< 0x00002000 */
  2118. #define DAC_SR_DMAUDR1                      DAC_SR_DMAUDR1_Msk                 /*!<DAC channel1 DMA underrun flag */
  2119. #define DAC_SR_DMAUDR2_Pos                  (29U)                              
  2120. #define DAC_SR_DMAUDR2_Msk                  (0x1UL << DAC_SR_DMAUDR2_Pos)       /*!< 0x20000000 */
  2121. #define DAC_SR_DMAUDR2                      DAC_SR_DMAUDR2_Msk                 /*!<DAC channel2 DMA underrun flag */
  2122.  
  2123. /******************************************************************************/
  2124. /*                                                                            */
  2125. /*                           Debug MCU (DBGMCU)                               */
  2126. /*                                                                            */
  2127. /******************************************************************************/
  2128.  
  2129. /****************  Bit definition for DBGMCU_IDCODE register  *****************/
  2130. #define DBGMCU_IDCODE_DEV_ID_Pos                 (0U)                          
  2131. #define DBGMCU_IDCODE_DEV_ID_Msk                 (0xFFFUL << DBGMCU_IDCODE_DEV_ID_Pos) /*!< 0x00000FFF */
  2132. #define DBGMCU_IDCODE_DEV_ID                     DBGMCU_IDCODE_DEV_ID_Msk      /*!< Device Identifier */
  2133.  
  2134. #define DBGMCU_IDCODE_REV_ID_Pos                 (16U)                        
  2135. #define DBGMCU_IDCODE_REV_ID_Msk                 (0xFFFFUL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0xFFFF0000 */
  2136. #define DBGMCU_IDCODE_REV_ID                     DBGMCU_IDCODE_REV_ID_Msk      /*!< REV_ID[15:0] bits (Revision Identifier) */
  2137. #define DBGMCU_IDCODE_REV_ID_0                   (0x0001UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00010000 */
  2138. #define DBGMCU_IDCODE_REV_ID_1                   (0x0002UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00020000 */
  2139. #define DBGMCU_IDCODE_REV_ID_2                   (0x0004UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00040000 */
  2140. #define DBGMCU_IDCODE_REV_ID_3                   (0x0008UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00080000 */
  2141. #define DBGMCU_IDCODE_REV_ID_4                   (0x0010UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00100000 */
  2142. #define DBGMCU_IDCODE_REV_ID_5                   (0x0020UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00200000 */
  2143. #define DBGMCU_IDCODE_REV_ID_6                   (0x0040UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00400000 */
  2144. #define DBGMCU_IDCODE_REV_ID_7                   (0x0080UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00800000 */
  2145. #define DBGMCU_IDCODE_REV_ID_8                   (0x0100UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x01000000 */
  2146. #define DBGMCU_IDCODE_REV_ID_9                   (0x0200UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x02000000 */
  2147. #define DBGMCU_IDCODE_REV_ID_10                  (0x0400UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x04000000 */
  2148. #define DBGMCU_IDCODE_REV_ID_11                  (0x0800UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x08000000 */
  2149. #define DBGMCU_IDCODE_REV_ID_12                  (0x1000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x10000000 */
  2150. #define DBGMCU_IDCODE_REV_ID_13                  (0x2000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x20000000 */
  2151. #define DBGMCU_IDCODE_REV_ID_14                  (0x4000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x40000000 */
  2152. #define DBGMCU_IDCODE_REV_ID_15                  (0x8000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x80000000 */
  2153.  
  2154. /******************  Bit definition for DBGMCU_CR register  *******************/
  2155. #define DBGMCU_CR_DBG_SLEEP_Pos                  (0U)                          
  2156. #define DBGMCU_CR_DBG_SLEEP_Msk                  (0x1UL << DBGMCU_CR_DBG_SLEEP_Pos) /*!< 0x00000001 */
  2157. #define DBGMCU_CR_DBG_SLEEP                      DBGMCU_CR_DBG_SLEEP_Msk       /*!< Debug Sleep Mode */
  2158. #define DBGMCU_CR_DBG_STOP_Pos                   (1U)                          
  2159. #define DBGMCU_CR_DBG_STOP_Msk                   (0x1UL << DBGMCU_CR_DBG_STOP_Pos) /*!< 0x00000002 */
  2160. #define DBGMCU_CR_DBG_STOP                       DBGMCU_CR_DBG_STOP_Msk        /*!< Debug Stop Mode */
  2161. #define DBGMCU_CR_DBG_STANDBY_Pos                (2U)                          
  2162. #define DBGMCU_CR_DBG_STANDBY_Msk                (0x1UL << DBGMCU_CR_DBG_STANDBY_Pos) /*!< 0x00000004 */
  2163. #define DBGMCU_CR_DBG_STANDBY                    DBGMCU_CR_DBG_STANDBY_Msk     /*!< Debug Standby mode */
  2164. #define DBGMCU_CR_TRACE_IOEN_Pos                 (5U)                          
  2165. #define DBGMCU_CR_TRACE_IOEN_Msk                 (0x1UL << DBGMCU_CR_TRACE_IOEN_Pos) /*!< 0x00000020 */
  2166. #define DBGMCU_CR_TRACE_IOEN                     DBGMCU_CR_TRACE_IOEN_Msk      /*!< Trace Pin Assignment Control */
  2167.  
  2168. #define DBGMCU_CR_TRACE_MODE_Pos                 (6U)                          
  2169. #define DBGMCU_CR_TRACE_MODE_Msk                 (0x3UL << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x000000C0 */
  2170. #define DBGMCU_CR_TRACE_MODE                     DBGMCU_CR_TRACE_MODE_Msk      /*!< TRACE_MODE[1:0] bits (Trace Pin Assignment Control) */
  2171. #define DBGMCU_CR_TRACE_MODE_0                   (0x1UL << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x00000040 */
  2172. #define DBGMCU_CR_TRACE_MODE_1                   (0x2UL << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x00000080 */
  2173.  
  2174. /******************  Bit definition for DBGMCU_APB1_FZ register  **************/
  2175.  
  2176. #define DBGMCU_APB1_FZ_DBG_TIM2_STOP_Pos         (0U)                          
  2177. #define DBGMCU_APB1_FZ_DBG_TIM2_STOP_Msk         (0x1UL << DBGMCU_APB1_FZ_DBG_TIM2_STOP_Pos) /*!< 0x00000001 */
  2178. #define DBGMCU_APB1_FZ_DBG_TIM2_STOP             DBGMCU_APB1_FZ_DBG_TIM2_STOP_Msk /*!< TIM2 counter stopped when core is halted */
  2179. #define DBGMCU_APB1_FZ_DBG_TIM3_STOP_Pos         (1U)                          
  2180. #define DBGMCU_APB1_FZ_DBG_TIM3_STOP_Msk         (0x1UL << DBGMCU_APB1_FZ_DBG_TIM3_STOP_Pos) /*!< 0x00000002 */
  2181. #define DBGMCU_APB1_FZ_DBG_TIM3_STOP             DBGMCU_APB1_FZ_DBG_TIM3_STOP_Msk /*!< TIM3 counter stopped when core is halted */
  2182. #define DBGMCU_APB1_FZ_DBG_TIM4_STOP_Pos         (2U)                          
  2183. #define DBGMCU_APB1_FZ_DBG_TIM4_STOP_Msk         (0x1UL << DBGMCU_APB1_FZ_DBG_TIM4_STOP_Pos) /*!< 0x00000004 */
  2184. #define DBGMCU_APB1_FZ_DBG_TIM4_STOP             DBGMCU_APB1_FZ_DBG_TIM4_STOP_Msk /*!< TIM4 counter stopped when core is halted */
  2185. #define DBGMCU_APB1_FZ_DBG_TIM5_STOP_Pos         (3U)                          
  2186. #define DBGMCU_APB1_FZ_DBG_TIM5_STOP_Msk         (0x1UL << DBGMCU_APB1_FZ_DBG_TIM5_STOP_Pos) /*!< 0x00000008 */
  2187. #define DBGMCU_APB1_FZ_DBG_TIM5_STOP             DBGMCU_APB1_FZ_DBG_TIM5_STOP_Msk /*!< TIM5 counter stopped when core is halted */
  2188. #define DBGMCU_APB1_FZ_DBG_TIM6_STOP_Pos         (4U)                          
  2189. #define DBGMCU_APB1_FZ_DBG_TIM6_STOP_Msk         (0x1UL << DBGMCU_APB1_FZ_DBG_TIM6_STOP_Pos) /*!< 0x00000010 */
  2190. #define DBGMCU_APB1_FZ_DBG_TIM6_STOP             DBGMCU_APB1_FZ_DBG_TIM6_STOP_Msk /*!< TIM6 counter stopped when core is halted */
  2191. #define DBGMCU_APB1_FZ_DBG_TIM7_STOP_Pos         (5U)                          
  2192. #define DBGMCU_APB1_FZ_DBG_TIM7_STOP_Msk         (0x1UL << DBGMCU_APB1_FZ_DBG_TIM7_STOP_Pos) /*!< 0x00000020 */
  2193. #define DBGMCU_APB1_FZ_DBG_TIM7_STOP             DBGMCU_APB1_FZ_DBG_TIM7_STOP_Msk /*!< TIM7 counter stopped when core is halted */
  2194. #define DBGMCU_APB1_FZ_DBG_RTC_STOP_Pos          (10U)                        
  2195. #define DBGMCU_APB1_FZ_DBG_RTC_STOP_Msk          (0x1UL << DBGMCU_APB1_FZ_DBG_RTC_STOP_Pos) /*!< 0x00000400 */
  2196. #define DBGMCU_APB1_FZ_DBG_RTC_STOP              DBGMCU_APB1_FZ_DBG_RTC_STOP_Msk /*!< RTC Counter stopped when Core is halted */
  2197. #define DBGMCU_APB1_FZ_DBG_WWDG_STOP_Pos         (11U)                        
  2198. #define DBGMCU_APB1_FZ_DBG_WWDG_STOP_Msk         (0x1UL << DBGMCU_APB1_FZ_DBG_WWDG_STOP_Pos) /*!< 0x00000800 */
  2199. #define DBGMCU_APB1_FZ_DBG_WWDG_STOP             DBGMCU_APB1_FZ_DBG_WWDG_STOP_Msk /*!< Debug Window Watchdog stopped when Core is halted */
  2200. #define DBGMCU_APB1_FZ_DBG_IWDG_STOP_Pos         (12U)                        
  2201. #define DBGMCU_APB1_FZ_DBG_IWDG_STOP_Msk         (0x1UL << DBGMCU_APB1_FZ_DBG_IWDG_STOP_Pos) /*!< 0x00001000 */
  2202. #define DBGMCU_APB1_FZ_DBG_IWDG_STOP             DBGMCU_APB1_FZ_DBG_IWDG_STOP_Msk /*!< Debug Independent Watchdog stopped when Core is halted */
  2203. #define DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Pos (21U)                        
  2204. #define DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Msk (0x1UL << DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Pos) /*!< 0x00200000 */
  2205. #define DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT    DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Msk /*!< SMBUS timeout mode stopped when Core is halted */
  2206. #define DBGMCU_APB1_FZ_DBG_I2C2_SMBUS_TIMEOUT_Pos (22U)                        
  2207. #define DBGMCU_APB1_FZ_DBG_I2C2_SMBUS_TIMEOUT_Msk (0x1UL << DBGMCU_APB1_FZ_DBG_I2C2_SMBUS_TIMEOUT_Pos) /*!< 0x00400000 */
  2208. #define DBGMCU_APB1_FZ_DBG_I2C2_SMBUS_TIMEOUT    DBGMCU_APB1_FZ_DBG_I2C2_SMBUS_TIMEOUT_Msk /*!< SMBUS timeout mode stopped when Core is halted */
  2209.  
  2210. /******************  Bit definition for DBGMCU_APB2_FZ register  **************/
  2211.  
  2212. #define DBGMCU_APB2_FZ_DBG_TIM9_STOP_Pos         (2U)                          
  2213. #define DBGMCU_APB2_FZ_DBG_TIM9_STOP_Msk         (0x1UL << DBGMCU_APB2_FZ_DBG_TIM9_STOP_Pos) /*!< 0x00000004 */
  2214. #define DBGMCU_APB2_FZ_DBG_TIM9_STOP             DBGMCU_APB2_FZ_DBG_TIM9_STOP_Msk /*!< TIM9 counter stopped when core is halted */
  2215. #define DBGMCU_APB2_FZ_DBG_TIM10_STOP_Pos        (3U)                          
  2216. #define DBGMCU_APB2_FZ_DBG_TIM10_STOP_Msk        (0x1UL << DBGMCU_APB2_FZ_DBG_TIM10_STOP_Pos) /*!< 0x00000008 */
  2217. #define DBGMCU_APB2_FZ_DBG_TIM10_STOP            DBGMCU_APB2_FZ_DBG_TIM10_STOP_Msk /*!< TIM10 counter stopped when core is halted */
  2218. #define DBGMCU_APB2_FZ_DBG_TIM11_STOP_Pos        (4U)                          
  2219. #define DBGMCU_APB2_FZ_DBG_TIM11_STOP_Msk        (0x1UL << DBGMCU_APB2_FZ_DBG_TIM11_STOP_Pos) /*!< 0x00000010 */
  2220. #define DBGMCU_APB2_FZ_DBG_TIM11_STOP            DBGMCU_APB2_FZ_DBG_TIM11_STOP_Msk /*!< TIM11 counter stopped when core is halted */
  2221.  
  2222. /******************************************************************************/
  2223. /*                                                                            */
  2224. /*                           DMA Controller (DMA)                             */
  2225. /*                                                                            */
  2226. /******************************************************************************/
  2227.  
  2228. /*******************  Bit definition for DMA_ISR register  ********************/
  2229. #define DMA_ISR_GIF1_Pos                    (0U)                              
  2230. #define DMA_ISR_GIF1_Msk                    (0x1UL << DMA_ISR_GIF1_Pos)         /*!< 0x00000001 */
  2231. #define DMA_ISR_GIF1                        DMA_ISR_GIF1_Msk                   /*!< Channel 1 Global interrupt flag */
  2232. #define DMA_ISR_TCIF1_Pos                   (1U)                              
  2233. #define DMA_ISR_TCIF1_Msk                   (0x1UL << DMA_ISR_TCIF1_Pos)        /*!< 0x00000002 */
  2234. #define DMA_ISR_TCIF1                       DMA_ISR_TCIF1_Msk                  /*!< Channel 1 Transfer Complete flag */
  2235. #define DMA_ISR_HTIF1_Pos                   (2U)                              
  2236. #define DMA_ISR_HTIF1_Msk                   (0x1UL << DMA_ISR_HTIF1_Pos)        /*!< 0x00000004 */
  2237. #define DMA_ISR_HTIF1                       DMA_ISR_HTIF1_Msk                  /*!< Channel 1 Half Transfer flag */
  2238. #define DMA_ISR_TEIF1_Pos                   (3U)                              
  2239. #define DMA_ISR_TEIF1_Msk                   (0x1UL << DMA_ISR_TEIF1_Pos)        /*!< 0x00000008 */
  2240. #define DMA_ISR_TEIF1                       DMA_ISR_TEIF1_Msk                  /*!< Channel 1 Transfer Error flag */
  2241. #define DMA_ISR_GIF2_Pos                    (4U)                              
  2242. #define DMA_ISR_GIF2_Msk                    (0x1UL << DMA_ISR_GIF2_Pos)         /*!< 0x00000010 */
  2243. #define DMA_ISR_GIF2                        DMA_ISR_GIF2_Msk                   /*!< Channel 2 Global interrupt flag */
  2244. #define DMA_ISR_TCIF2_Pos                   (5U)                              
  2245. #define DMA_ISR_TCIF2_Msk                   (0x1UL << DMA_ISR_TCIF2_Pos)        /*!< 0x00000020 */
  2246. #define DMA_ISR_TCIF2                       DMA_ISR_TCIF2_Msk                  /*!< Channel 2 Transfer Complete flag */
  2247. #define DMA_ISR_HTIF2_Pos                   (6U)                              
  2248. #define DMA_ISR_HTIF2_Msk                   (0x1UL << DMA_ISR_HTIF2_Pos)        /*!< 0x00000040 */
  2249. #define DMA_ISR_HTIF2                       DMA_ISR_HTIF2_Msk                  /*!< Channel 2 Half Transfer flag */
  2250. #define DMA_ISR_TEIF2_Pos                   (7U)                              
  2251. #define DMA_ISR_TEIF2_Msk                   (0x1UL << DMA_ISR_TEIF2_Pos)        /*!< 0x00000080 */
  2252. #define DMA_ISR_TEIF2                       DMA_ISR_TEIF2_Msk                  /*!< Channel 2 Transfer Error flag */
  2253. #define DMA_ISR_GIF3_Pos                    (8U)                              
  2254. #define DMA_ISR_GIF3_Msk                    (0x1UL << DMA_ISR_GIF3_Pos)         /*!< 0x00000100 */
  2255. #define DMA_ISR_GIF3                        DMA_ISR_GIF3_Msk                   /*!< Channel 3 Global interrupt flag */
  2256. #define DMA_ISR_TCIF3_Pos                   (9U)                              
  2257. #define DMA_ISR_TCIF3_Msk                   (0x1UL << DMA_ISR_TCIF3_Pos)        /*!< 0x00000200 */
  2258. #define DMA_ISR_TCIF3                       DMA_ISR_TCIF3_Msk                  /*!< Channel 3 Transfer Complete flag */
  2259. #define DMA_ISR_HTIF3_Pos                   (10U)                              
  2260. #define DMA_ISR_HTIF3_Msk                   (0x1UL << DMA_ISR_HTIF3_Pos)        /*!< 0x00000400 */
  2261. #define DMA_ISR_HTIF3                       DMA_ISR_HTIF3_Msk                  /*!< Channel 3 Half Transfer flag */
  2262. #define DMA_ISR_TEIF3_Pos                   (11U)                              
  2263. #define DMA_ISR_TEIF3_Msk                   (0x1UL << DMA_ISR_TEIF3_Pos)        /*!< 0x00000800 */
  2264. #define DMA_ISR_TEIF3                       DMA_ISR_TEIF3_Msk                  /*!< Channel 3 Transfer Error flag */
  2265. #define DMA_ISR_GIF4_Pos                    (12U)                              
  2266. #define DMA_ISR_GIF4_Msk                    (0x1UL << DMA_ISR_GIF4_Pos)         /*!< 0x00001000 */
  2267. #define DMA_ISR_GIF4                        DMA_ISR_GIF4_Msk                   /*!< Channel 4 Global interrupt flag */
  2268. #define DMA_ISR_TCIF4_Pos                   (13U)                              
  2269. #define DMA_ISR_TCIF4_Msk                   (0x1UL << DMA_ISR_TCIF4_Pos)        /*!< 0x00002000 */
  2270. #define DMA_ISR_TCIF4                       DMA_ISR_TCIF4_Msk                  /*!< Channel 4 Transfer Complete flag */
  2271. #define DMA_ISR_HTIF4_Pos                   (14U)                              
  2272. #define DMA_ISR_HTIF4_Msk                   (0x1UL << DMA_ISR_HTIF4_Pos)        /*!< 0x00004000 */
  2273. #define DMA_ISR_HTIF4                       DMA_ISR_HTIF4_Msk                  /*!< Channel 4 Half Transfer flag */
  2274. #define DMA_ISR_TEIF4_Pos                   (15U)                              
  2275. #define DMA_ISR_TEIF4_Msk                   (0x1UL << DMA_ISR_TEIF4_Pos)        /*!< 0x00008000 */
  2276. #define DMA_ISR_TEIF4                       DMA_ISR_TEIF4_Msk                  /*!< Channel 4 Transfer Error flag */
  2277. #define DMA_ISR_GIF5_Pos                    (16U)                              
  2278. #define DMA_ISR_GIF5_Msk                    (0x1UL << DMA_ISR_GIF5_Pos)         /*!< 0x00010000 */
  2279. #define DMA_ISR_GIF5                        DMA_ISR_GIF5_Msk                   /*!< Channel 5 Global interrupt flag */
  2280. #define DMA_ISR_TCIF5_Pos                   (17U)                              
  2281. #define DMA_ISR_TCIF5_Msk                   (0x1UL << DMA_ISR_TCIF5_Pos)        /*!< 0x00020000 */
  2282. #define DMA_ISR_TCIF5                       DMA_ISR_TCIF5_Msk                  /*!< Channel 5 Transfer Complete flag */
  2283. #define DMA_ISR_HTIF5_Pos                   (18U)                              
  2284. #define DMA_ISR_HTIF5_Msk                   (0x1UL << DMA_ISR_HTIF5_Pos)        /*!< 0x00040000 */
  2285. #define DMA_ISR_HTIF5                       DMA_ISR_HTIF5_Msk                  /*!< Channel 5 Half Transfer flag */
  2286. #define DMA_ISR_TEIF5_Pos                   (19U)                              
  2287. #define DMA_ISR_TEIF5_Msk                   (0x1UL << DMA_ISR_TEIF5_Pos)        /*!< 0x00080000 */
  2288. #define DMA_ISR_TEIF5                       DMA_ISR_TEIF5_Msk                  /*!< Channel 5 Transfer Error flag */
  2289. #define DMA_ISR_GIF6_Pos                    (20U)                              
  2290. #define DMA_ISR_GIF6_Msk                    (0x1UL << DMA_ISR_GIF6_Pos)         /*!< 0x00100000 */
  2291. #define DMA_ISR_GIF6                        DMA_ISR_GIF6_Msk                   /*!< Channel 6 Global interrupt flag */
  2292. #define DMA_ISR_TCIF6_Pos                   (21U)                              
  2293. #define DMA_ISR_TCIF6_Msk                   (0x1UL << DMA_ISR_TCIF6_Pos)        /*!< 0x00200000 */
  2294. #define DMA_ISR_TCIF6                       DMA_ISR_TCIF6_Msk                  /*!< Channel 6 Transfer Complete flag */
  2295. #define DMA_ISR_HTIF6_Pos                   (22U)                              
  2296. #define DMA_ISR_HTIF6_Msk                   (0x1UL << DMA_ISR_HTIF6_Pos)        /*!< 0x00400000 */
  2297. #define DMA_ISR_HTIF6                       DMA_ISR_HTIF6_Msk                  /*!< Channel 6 Half Transfer flag */
  2298. #define DMA_ISR_TEIF6_Pos                   (23U)                              
  2299. #define DMA_ISR_TEIF6_Msk                   (0x1UL << DMA_ISR_TEIF6_Pos)        /*!< 0x00800000 */
  2300. #define DMA_ISR_TEIF6                       DMA_ISR_TEIF6_Msk                  /*!< Channel 6 Transfer Error flag */
  2301. #define DMA_ISR_GIF7_Pos                    (24U)                              
  2302. #define DMA_ISR_GIF7_Msk                    (0x1UL << DMA_ISR_GIF7_Pos)         /*!< 0x01000000 */
  2303. #define DMA_ISR_GIF7                        DMA_ISR_GIF7_Msk                   /*!< Channel 7 Global interrupt flag */
  2304. #define DMA_ISR_TCIF7_Pos                   (25U)                              
  2305. #define DMA_ISR_TCIF7_Msk                   (0x1UL << DMA_ISR_TCIF7_Pos)        /*!< 0x02000000 */
  2306. #define DMA_ISR_TCIF7                       DMA_ISR_TCIF7_Msk                  /*!< Channel 7 Transfer Complete flag */
  2307. #define DMA_ISR_HTIF7_Pos                   (26U)                              
  2308. #define DMA_ISR_HTIF7_Msk                   (0x1UL << DMA_ISR_HTIF7_Pos)        /*!< 0x04000000 */
  2309. #define DMA_ISR_HTIF7                       DMA_ISR_HTIF7_Msk                  /*!< Channel 7 Half Transfer flag */
  2310. #define DMA_ISR_TEIF7_Pos                   (27U)                              
  2311. #define DMA_ISR_TEIF7_Msk                   (0x1UL << DMA_ISR_TEIF7_Pos)        /*!< 0x08000000 */
  2312. #define DMA_ISR_TEIF7                       DMA_ISR_TEIF7_Msk                  /*!< Channel 7 Transfer Error flag */
  2313.  
  2314. /*******************  Bit definition for DMA_IFCR register  *******************/
  2315. #define DMA_IFCR_CGIF1_Pos                  (0U)                              
  2316. #define DMA_IFCR_CGIF1_Msk                  (0x1UL << DMA_IFCR_CGIF1_Pos)       /*!< 0x00000001 */
  2317. #define DMA_IFCR_CGIF1                      DMA_IFCR_CGIF1_Msk                 /*!< Channel 1 Global interrupt clear */
  2318. #define DMA_IFCR_CTCIF1_Pos                 (1U)                              
  2319. #define DMA_IFCR_CTCIF1_Msk                 (0x1UL << DMA_IFCR_CTCIF1_Pos)      /*!< 0x00000002 */
  2320. #define DMA_IFCR_CTCIF1                     DMA_IFCR_CTCIF1_Msk                /*!< Channel 1 Transfer Complete clear */
  2321. #define DMA_IFCR_CHTIF1_Pos                 (2U)                              
  2322. #define DMA_IFCR_CHTIF1_Msk                 (0x1UL << DMA_IFCR_CHTIF1_Pos)      /*!< 0x00000004 */
  2323. #define DMA_IFCR_CHTIF1                     DMA_IFCR_CHTIF1_Msk                /*!< Channel 1 Half Transfer clear */
  2324. #define DMA_IFCR_CTEIF1_Pos                 (3U)                              
  2325. #define DMA_IFCR_CTEIF1_Msk                 (0x1UL << DMA_IFCR_CTEIF1_Pos)      /*!< 0x00000008 */
  2326. #define DMA_IFCR_CTEIF1                     DMA_IFCR_CTEIF1_Msk                /*!< Channel 1 Transfer Error clear */
  2327. #define DMA_IFCR_CGIF2_Pos                  (4U)                              
  2328. #define DMA_IFCR_CGIF2_Msk                  (0x1UL << DMA_IFCR_CGIF2_Pos)       /*!< 0x00000010 */
  2329. #define DMA_IFCR_CGIF2                      DMA_IFCR_CGIF2_Msk                 /*!< Channel 2 Global interrupt clear */
  2330. #define DMA_IFCR_CTCIF2_Pos                 (5U)                              
  2331. #define DMA_IFCR_CTCIF2_Msk                 (0x1UL << DMA_IFCR_CTCIF2_Pos)      /*!< 0x00000020 */
  2332. #define DMA_IFCR_CTCIF2                     DMA_IFCR_CTCIF2_Msk                /*!< Channel 2 Transfer Complete clear */
  2333. #define DMA_IFCR_CHTIF2_Pos                 (6U)                              
  2334. #define DMA_IFCR_CHTIF2_Msk                 (0x1UL << DMA_IFCR_CHTIF2_Pos)      /*!< 0x00000040 */
  2335. #define DMA_IFCR_CHTIF2                     DMA_IFCR_CHTIF2_Msk                /*!< Channel 2 Half Transfer clear */
  2336. #define DMA_IFCR_CTEIF2_Pos                 (7U)                              
  2337. #define DMA_IFCR_CTEIF2_Msk                 (0x1UL << DMA_IFCR_CTEIF2_Pos)      /*!< 0x00000080 */
  2338. #define DMA_IFCR_CTEIF2                     DMA_IFCR_CTEIF2_Msk                /*!< Channel 2 Transfer Error clear */
  2339. #define DMA_IFCR_CGIF3_Pos                  (8U)                              
  2340. #define DMA_IFCR_CGIF3_Msk                  (0x1UL << DMA_IFCR_CGIF3_Pos)       /*!< 0x00000100 */
  2341. #define DMA_IFCR_CGIF3                      DMA_IFCR_CGIF3_Msk                 /*!< Channel 3 Global interrupt clear */
  2342. #define DMA_IFCR_CTCIF3_Pos                 (9U)                              
  2343. #define DMA_IFCR_CTCIF3_Msk                 (0x1UL << DMA_IFCR_CTCIF3_Pos)      /*!< 0x00000200 */
  2344. #define DMA_IFCR_CTCIF3                     DMA_IFCR_CTCIF3_Msk                /*!< Channel 3 Transfer Complete clear */
  2345. #define DMA_IFCR_CHTIF3_Pos                 (10U)                              
  2346. #define DMA_IFCR_CHTIF3_Msk                 (0x1UL << DMA_IFCR_CHTIF3_Pos)      /*!< 0x00000400 */
  2347. #define DMA_IFCR_CHTIF3                     DMA_IFCR_CHTIF3_Msk                /*!< Channel 3 Half Transfer clear */
  2348. #define DMA_IFCR_CTEIF3_Pos                 (11U)                              
  2349. #define DMA_IFCR_CTEIF3_Msk                 (0x1UL << DMA_IFCR_CTEIF3_Pos)      /*!< 0x00000800 */
  2350. #define DMA_IFCR_CTEIF3                     DMA_IFCR_CTEIF3_Msk                /*!< Channel 3 Transfer Error clear */
  2351. #define DMA_IFCR_CGIF4_Pos                  (12U)                              
  2352. #define DMA_IFCR_CGIF4_Msk                  (0x1UL << DMA_IFCR_CGIF4_Pos)       /*!< 0x00001000 */
  2353. #define DMA_IFCR_CGIF4                      DMA_IFCR_CGIF4_Msk                 /*!< Channel 4 Global interrupt clear */
  2354. #define DMA_IFCR_CTCIF4_Pos                 (13U)                              
  2355. #define DMA_IFCR_CTCIF4_Msk                 (0x1UL << DMA_IFCR_CTCIF4_Pos)      /*!< 0x00002000 */
  2356. #define DMA_IFCR_CTCIF4                     DMA_IFCR_CTCIF4_Msk                /*!< Channel 4 Transfer Complete clear */
  2357. #define DMA_IFCR_CHTIF4_Pos                 (14U)                              
  2358. #define DMA_IFCR_CHTIF4_Msk                 (0x1UL << DMA_IFCR_CHTIF4_Pos)      /*!< 0x00004000 */
  2359. #define DMA_IFCR_CHTIF4                     DMA_IFCR_CHTIF4_Msk                /*!< Channel 4 Half Transfer clear */
  2360. #define DMA_IFCR_CTEIF4_Pos                 (15U)                              
  2361. #define DMA_IFCR_CTEIF4_Msk                 (0x1UL << DMA_IFCR_CTEIF4_Pos)      /*!< 0x00008000 */
  2362. #define DMA_IFCR_CTEIF4                     DMA_IFCR_CTEIF4_Msk                /*!< Channel 4 Transfer Error clear */
  2363. #define DMA_IFCR_CGIF5_Pos                  (16U)                              
  2364. #define DMA_IFCR_CGIF5_Msk                  (0x1UL << DMA_IFCR_CGIF5_Pos)       /*!< 0x00010000 */
  2365. #define DMA_IFCR_CGIF5                      DMA_IFCR_CGIF5_Msk                 /*!< Channel 5 Global interrupt clear */
  2366. #define DMA_IFCR_CTCIF5_Pos                 (17U)                              
  2367. #define DMA_IFCR_CTCIF5_Msk                 (0x1UL << DMA_IFCR_CTCIF5_Pos)      /*!< 0x00020000 */
  2368. #define DMA_IFCR_CTCIF5                     DMA_IFCR_CTCIF5_Msk                /*!< Channel 5 Transfer Complete clear */
  2369. #define DMA_IFCR_CHTIF5_Pos                 (18U)                              
  2370. #define DMA_IFCR_CHTIF5_Msk                 (0x1UL << DMA_IFCR_CHTIF5_Pos)      /*!< 0x00040000 */
  2371. #define DMA_IFCR_CHTIF5                     DMA_IFCR_CHTIF5_Msk                /*!< Channel 5 Half Transfer clear */
  2372. #define DMA_IFCR_CTEIF5_Pos                 (19U)                              
  2373. #define DMA_IFCR_CTEIF5_Msk                 (0x1UL << DMA_IFCR_CTEIF5_Pos)      /*!< 0x00080000 */
  2374. #define DMA_IFCR_CTEIF5                     DMA_IFCR_CTEIF5_Msk                /*!< Channel 5 Transfer Error clear */
  2375. #define DMA_IFCR_CGIF6_Pos                  (20U)                              
  2376. #define DMA_IFCR_CGIF6_Msk                  (0x1UL << DMA_IFCR_CGIF6_Pos)       /*!< 0x00100000 */
  2377. #define DMA_IFCR_CGIF6                      DMA_IFCR_CGIF6_Msk                 /*!< Channel 6 Global interrupt clear */
  2378. #define DMA_IFCR_CTCIF6_Pos                 (21U)                              
  2379. #define DMA_IFCR_CTCIF6_Msk                 (0x1UL << DMA_IFCR_CTCIF6_Pos)      /*!< 0x00200000 */
  2380. #define DMA_IFCR_CTCIF6                     DMA_IFCR_CTCIF6_Msk                /*!< Channel 6 Transfer Complete clear */
  2381. #define DMA_IFCR_CHTIF6_Pos                 (22U)                              
  2382. #define DMA_IFCR_CHTIF6_Msk                 (0x1UL << DMA_IFCR_CHTIF6_Pos)      /*!< 0x00400000 */
  2383. #define DMA_IFCR_CHTIF6                     DMA_IFCR_CHTIF6_Msk                /*!< Channel 6 Half Transfer clear */
  2384. #define DMA_IFCR_CTEIF6_Pos                 (23U)                              
  2385. #define DMA_IFCR_CTEIF6_Msk                 (0x1UL << DMA_IFCR_CTEIF6_Pos)      /*!< 0x00800000 */
  2386. #define DMA_IFCR_CTEIF6                     DMA_IFCR_CTEIF6_Msk                /*!< Channel 6 Transfer Error clear */
  2387. #define DMA_IFCR_CGIF7_Pos                  (24U)                              
  2388. #define DMA_IFCR_CGIF7_Msk                  (0x1UL << DMA_IFCR_CGIF7_Pos)       /*!< 0x01000000 */
  2389. #define DMA_IFCR_CGIF7                      DMA_IFCR_CGIF7_Msk                 /*!< Channel 7 Global interrupt clear */
  2390. #define DMA_IFCR_CTCIF7_Pos                 (25U)                              
  2391. #define DMA_IFCR_CTCIF7_Msk                 (0x1UL << DMA_IFCR_CTCIF7_Pos)      /*!< 0x02000000 */
  2392. #define DMA_IFCR_CTCIF7                     DMA_IFCR_CTCIF7_Msk                /*!< Channel 7 Transfer Complete clear */
  2393. #define DMA_IFCR_CHTIF7_Pos                 (26U)                              
  2394. #define DMA_IFCR_CHTIF7_Msk                 (0x1UL << DMA_IFCR_CHTIF7_Pos)      /*!< 0x04000000 */
  2395. #define DMA_IFCR_CHTIF7                     DMA_IFCR_CHTIF7_Msk                /*!< Channel 7 Half Transfer clear */
  2396. #define DMA_IFCR_CTEIF7_Pos                 (27U)                              
  2397. #define DMA_IFCR_CTEIF7_Msk                 (0x1UL << DMA_IFCR_CTEIF7_Pos)      /*!< 0x08000000 */
  2398. #define DMA_IFCR_CTEIF7                     DMA_IFCR_CTEIF7_Msk                /*!< Channel 7 Transfer Error clear */
  2399.  
  2400. /*******************  Bit definition for DMA_CCR register  *******************/
  2401. #define DMA_CCR_EN_Pos                      (0U)                              
  2402. #define DMA_CCR_EN_Msk                      (0x1UL << DMA_CCR_EN_Pos)           /*!< 0x00000001 */
  2403. #define DMA_CCR_EN                          DMA_CCR_EN_Msk                     /*!< Channel enable*/
  2404. #define DMA_CCR_TCIE_Pos                    (1U)                              
  2405. #define DMA_CCR_TCIE_Msk                    (0x1UL << DMA_CCR_TCIE_Pos)         /*!< 0x00000002 */
  2406. #define DMA_CCR_TCIE                        DMA_CCR_TCIE_Msk                   /*!< Transfer complete interrupt enable */
  2407. #define DMA_CCR_HTIE_Pos                    (2U)                              
  2408. #define DMA_CCR_HTIE_Msk                    (0x1UL << DMA_CCR_HTIE_Pos)         /*!< 0x00000004 */
  2409. #define DMA_CCR_HTIE                        DMA_CCR_HTIE_Msk                   /*!< Half Transfer interrupt enable */
  2410. #define DMA_CCR_TEIE_Pos                    (3U)                              
  2411. #define DMA_CCR_TEIE_Msk                    (0x1UL << DMA_CCR_TEIE_Pos)         /*!< 0x00000008 */
  2412. #define DMA_CCR_TEIE                        DMA_CCR_TEIE_Msk                   /*!< Transfer error interrupt enable */
  2413. #define DMA_CCR_DIR_Pos                     (4U)                              
  2414. #define DMA_CCR_DIR_Msk                     (0x1UL << DMA_CCR_DIR_Pos)          /*!< 0x00000010 */
  2415. #define DMA_CCR_DIR                         DMA_CCR_DIR_Msk                    /*!< Data transfer direction */
  2416. #define DMA_CCR_CIRC_Pos                    (5U)                              
  2417. #define DMA_CCR_CIRC_Msk                    (0x1UL << DMA_CCR_CIRC_Pos)         /*!< 0x00000020 */
  2418. #define DMA_CCR_CIRC                        DMA_CCR_CIRC_Msk                   /*!< Circular mode */
  2419. #define DMA_CCR_PINC_Pos                    (6U)                              
  2420. #define DMA_CCR_PINC_Msk                    (0x1UL << DMA_CCR_PINC_Pos)         /*!< 0x00000040 */
  2421. #define DMA_CCR_PINC                        DMA_CCR_PINC_Msk                   /*!< Peripheral increment mode */
  2422. #define DMA_CCR_MINC_Pos                    (7U)                              
  2423. #define DMA_CCR_MINC_Msk                    (0x1UL << DMA_CCR_MINC_Pos)         /*!< 0x00000080 */
  2424. #define DMA_CCR_MINC                        DMA_CCR_MINC_Msk                   /*!< Memory increment mode */
  2425.  
  2426. #define DMA_CCR_PSIZE_Pos                   (8U)                              
  2427. #define DMA_CCR_PSIZE_Msk                   (0x3UL << DMA_CCR_PSIZE_Pos)        /*!< 0x00000300 */
  2428. #define DMA_CCR_PSIZE                       DMA_CCR_PSIZE_Msk                  /*!< PSIZE[1:0] bits (Peripheral size) */
  2429. #define DMA_CCR_PSIZE_0                     (0x1UL << DMA_CCR_PSIZE_Pos)        /*!< 0x00000100 */
  2430. #define DMA_CCR_PSIZE_1                     (0x2UL << DMA_CCR_PSIZE_Pos)        /*!< 0x00000200 */
  2431.  
  2432. #define DMA_CCR_MSIZE_Pos                   (10U)                              
  2433. #define DMA_CCR_MSIZE_Msk                   (0x3UL << DMA_CCR_MSIZE_Pos)        /*!< 0x00000C00 */
  2434. #define DMA_CCR_MSIZE                       DMA_CCR_MSIZE_Msk                  /*!< MSIZE[1:0] bits (Memory size) */
  2435. #define DMA_CCR_MSIZE_0                     (0x1UL << DMA_CCR_MSIZE_Pos)        /*!< 0x00000400 */
  2436. #define DMA_CCR_MSIZE_1                     (0x2UL << DMA_CCR_MSIZE_Pos)        /*!< 0x00000800 */
  2437.  
  2438. #define DMA_CCR_PL_Pos                      (12U)                              
  2439. #define DMA_CCR_PL_Msk                      (0x3UL << DMA_CCR_PL_Pos)           /*!< 0x00003000 */
  2440. #define DMA_CCR_PL                          DMA_CCR_PL_Msk                     /*!< PL[1:0] bits(Channel Priority level) */
  2441. #define DMA_CCR_PL_0                        (0x1UL << DMA_CCR_PL_Pos)           /*!< 0x00001000 */
  2442. #define DMA_CCR_PL_1                        (0x2UL << DMA_CCR_PL_Pos)           /*!< 0x00002000 */
  2443.  
  2444. #define DMA_CCR_MEM2MEM_Pos                 (14U)                              
  2445. #define DMA_CCR_MEM2MEM_Msk                 (0x1UL << DMA_CCR_MEM2MEM_Pos)      /*!< 0x00004000 */
  2446. #define DMA_CCR_MEM2MEM                     DMA_CCR_MEM2MEM_Msk                /*!< Memory to memory mode */
  2447.  
  2448. /******************  Bit definition generic for DMA_CNDTR register  *******************/
  2449. #define DMA_CNDTR_NDT_Pos                   (0U)                              
  2450. #define DMA_CNDTR_NDT_Msk                   (0xFFFFUL << DMA_CNDTR_NDT_Pos)     /*!< 0x0000FFFF */
  2451. #define DMA_CNDTR_NDT                       DMA_CNDTR_NDT_Msk                  /*!< Number of data to Transfer */
  2452.  
  2453. /******************  Bit definition for DMA_CNDTR1 register  ******************/
  2454. #define DMA_CNDTR1_NDT_Pos                  (0U)                              
  2455. #define DMA_CNDTR1_NDT_Msk                  (0xFFFFUL << DMA_CNDTR1_NDT_Pos)    /*!< 0x0000FFFF */
  2456. #define DMA_CNDTR1_NDT                      DMA_CNDTR1_NDT_Msk                 /*!< Number of data to Transfer */
  2457.  
  2458. /******************  Bit definition for DMA_CNDTR2 register  ******************/
  2459. #define DMA_CNDTR2_NDT_Pos                  (0U)                              
  2460. #define DMA_CNDTR2_NDT_Msk                  (0xFFFFUL << DMA_CNDTR2_NDT_Pos)    /*!< 0x0000FFFF */
  2461. #define DMA_CNDTR2_NDT                      DMA_CNDTR2_NDT_Msk                 /*!< Number of data to Transfer */
  2462.  
  2463. /******************  Bit definition for DMA_CNDTR3 register  ******************/
  2464. #define DMA_CNDTR3_NDT_Pos                  (0U)                              
  2465. #define DMA_CNDTR3_NDT_Msk                  (0xFFFFUL << DMA_CNDTR3_NDT_Pos)    /*!< 0x0000FFFF */
  2466. #define DMA_CNDTR3_NDT                      DMA_CNDTR3_NDT_Msk                 /*!< Number of data to Transfer */
  2467.  
  2468. /******************  Bit definition for DMA_CNDTR4 register  ******************/
  2469. #define DMA_CNDTR4_NDT_Pos                  (0U)                              
  2470. #define DMA_CNDTR4_NDT_Msk                  (0xFFFFUL << DMA_CNDTR4_NDT_Pos)    /*!< 0x0000FFFF */
  2471. #define DMA_CNDTR4_NDT                      DMA_CNDTR4_NDT_Msk                 /*!< Number of data to Transfer */
  2472.  
  2473. /******************  Bit definition for DMA_CNDTR5 register  ******************/
  2474. #define DMA_CNDTR5_NDT_Pos                  (0U)                              
  2475. #define DMA_CNDTR5_NDT_Msk                  (0xFFFFUL << DMA_CNDTR5_NDT_Pos)    /*!< 0x0000FFFF */
  2476. #define DMA_CNDTR5_NDT                      DMA_CNDTR5_NDT_Msk                 /*!< Number of data to Transfer */
  2477.  
  2478. /******************  Bit definition for DMA_CNDTR6 register  ******************/
  2479. #define DMA_CNDTR6_NDT_Pos                  (0U)                              
  2480. #define DMA_CNDTR6_NDT_Msk                  (0xFFFFUL << DMA_CNDTR6_NDT_Pos)    /*!< 0x0000FFFF */
  2481. #define DMA_CNDTR6_NDT                      DMA_CNDTR6_NDT_Msk                 /*!< Number of data to Transfer */
  2482.  
  2483. /******************  Bit definition for DMA_CNDTR7 register  ******************/
  2484. #define DMA_CNDTR7_NDT_Pos                  (0U)                              
  2485. #define DMA_CNDTR7_NDT_Msk                  (0xFFFFUL << DMA_CNDTR7_NDT_Pos)    /*!< 0x0000FFFF */
  2486. #define DMA_CNDTR7_NDT                      DMA_CNDTR7_NDT_Msk                 /*!< Number of data to Transfer */
  2487.  
  2488. /******************  Bit definition generic for DMA_CPAR register  ********************/
  2489. #define DMA_CPAR_PA_Pos                     (0U)                              
  2490. #define DMA_CPAR_PA_Msk                     (0xFFFFFFFFUL << DMA_CPAR_PA_Pos)   /*!< 0xFFFFFFFF */
  2491. #define DMA_CPAR_PA                         DMA_CPAR_PA_Msk                    /*!< Peripheral Address */
  2492.  
  2493. /******************  Bit definition for DMA_CPAR1 register  *******************/
  2494. #define DMA_CPAR1_PA_Pos                    (0U)                              
  2495. #define DMA_CPAR1_PA_Msk                    (0xFFFFFFFFUL << DMA_CPAR1_PA_Pos)  /*!< 0xFFFFFFFF */
  2496. #define DMA_CPAR1_PA                        DMA_CPAR1_PA_Msk                   /*!< Peripheral Address */
  2497.  
  2498. /******************  Bit definition for DMA_CPAR2 register  *******************/
  2499. #define DMA_CPAR2_PA_Pos                    (0U)                              
  2500. #define DMA_CPAR2_PA_Msk                    (0xFFFFFFFFUL << DMA_CPAR2_PA_Pos)  /*!< 0xFFFFFFFF */
  2501. #define DMA_CPAR2_PA                        DMA_CPAR2_PA_Msk                   /*!< Peripheral Address */
  2502.  
  2503. /******************  Bit definition for DMA_CPAR3 register  *******************/
  2504. #define DMA_CPAR3_PA_Pos                    (0U)                              
  2505. #define DMA_CPAR3_PA_Msk                    (0xFFFFFFFFUL << DMA_CPAR3_PA_Pos)  /*!< 0xFFFFFFFF */
  2506. #define DMA_CPAR3_PA                        DMA_CPAR3_PA_Msk                   /*!< Peripheral Address */
  2507.  
  2508.  
  2509. /******************  Bit definition for DMA_CPAR4 register  *******************/
  2510. #define DMA_CPAR4_PA_Pos                    (0U)                              
  2511. #define DMA_CPAR4_PA_Msk                    (0xFFFFFFFFUL << DMA_CPAR4_PA_Pos)  /*!< 0xFFFFFFFF */
  2512. #define DMA_CPAR4_PA                        DMA_CPAR4_PA_Msk                   /*!< Peripheral Address */
  2513.  
  2514. /******************  Bit definition for DMA_CPAR5 register  *******************/
  2515. #define DMA_CPAR5_PA_Pos                    (0U)                              
  2516. #define DMA_CPAR5_PA_Msk                    (0xFFFFFFFFUL << DMA_CPAR5_PA_Pos)  /*!< 0xFFFFFFFF */
  2517. #define DMA_CPAR5_PA                        DMA_CPAR5_PA_Msk                   /*!< Peripheral Address */
  2518.  
  2519. /******************  Bit definition for DMA_CPAR6 register  *******************/
  2520. #define DMA_CPAR6_PA_Pos                    (0U)                              
  2521. #define DMA_CPAR6_PA_Msk                    (0xFFFFFFFFUL << DMA_CPAR6_PA_Pos)  /*!< 0xFFFFFFFF */
  2522. #define DMA_CPAR6_PA                        DMA_CPAR6_PA_Msk                   /*!< Peripheral Address */
  2523.  
  2524.  
  2525. /******************  Bit definition for DMA_CPAR7 register  *******************/
  2526. #define DMA_CPAR7_PA_Pos                    (0U)                              
  2527. #define DMA_CPAR7_PA_Msk                    (0xFFFFFFFFUL << DMA_CPAR7_PA_Pos)  /*!< 0xFFFFFFFF */
  2528. #define DMA_CPAR7_PA                        DMA_CPAR7_PA_Msk                   /*!< Peripheral Address */
  2529.  
  2530. /******************  Bit definition generic for DMA_CMAR register  ********************/
  2531. #define DMA_CMAR_MA_Pos                     (0U)                              
  2532. #define DMA_CMAR_MA_Msk                     (0xFFFFFFFFUL << DMA_CMAR_MA_Pos)   /*!< 0xFFFFFFFF */
  2533. #define DMA_CMAR_MA                         DMA_CMAR_MA_Msk                    /*!< Memory Address */
  2534.  
  2535. /******************  Bit definition for DMA_CMAR1 register  *******************/
  2536. #define DMA_CMAR1_MA_Pos                    (0U)                              
  2537. #define DMA_CMAR1_MA_Msk                    (0xFFFFFFFFUL << DMA_CMAR1_MA_Pos)  /*!< 0xFFFFFFFF */
  2538. #define DMA_CMAR1_MA                        DMA_CMAR1_MA_Msk                   /*!< Memory Address */
  2539.  
  2540. /******************  Bit definition for DMA_CMAR2 register  *******************/
  2541. #define DMA_CMAR2_MA_Pos                    (0U)                              
  2542. #define DMA_CMAR2_MA_Msk                    (0xFFFFFFFFUL << DMA_CMAR2_MA_Pos)  /*!< 0xFFFFFFFF */
  2543. #define DMA_CMAR2_MA                        DMA_CMAR2_MA_Msk                   /*!< Memory Address */
  2544.  
  2545. /******************  Bit definition for DMA_CMAR3 register  *******************/
  2546. #define DMA_CMAR3_MA_Pos                    (0U)                              
  2547. #define DMA_CMAR3_MA_Msk                    (0xFFFFFFFFUL << DMA_CMAR3_MA_Pos)  /*!< 0xFFFFFFFF */
  2548. #define DMA_CMAR3_MA                        DMA_CMAR3_MA_Msk                   /*!< Memory Address */
  2549.  
  2550.  
  2551. /******************  Bit definition for DMA_CMAR4 register  *******************/
  2552. #define DMA_CMAR4_MA_Pos                    (0U)                              
  2553. #define DMA_CMAR4_MA_Msk                    (0xFFFFFFFFUL << DMA_CMAR4_MA_Pos)  /*!< 0xFFFFFFFF */
  2554. #define DMA_CMAR4_MA                        DMA_CMAR4_MA_Msk                   /*!< Memory Address */
  2555.  
  2556. /******************  Bit definition for DMA_CMAR5 register  *******************/
  2557. #define DMA_CMAR5_MA_Pos                    (0U)                              
  2558. #define DMA_CMAR5_MA_Msk                    (0xFFFFFFFFUL << DMA_CMAR5_MA_Pos)  /*!< 0xFFFFFFFF */
  2559. #define DMA_CMAR5_MA                        DMA_CMAR5_MA_Msk                   /*!< Memory Address */
  2560.  
  2561. /******************  Bit definition for DMA_CMAR6 register  *******************/
  2562. #define DMA_CMAR6_MA_Pos                    (0U)                              
  2563. #define DMA_CMAR6_MA_Msk                    (0xFFFFFFFFUL << DMA_CMAR6_MA_Pos)  /*!< 0xFFFFFFFF */
  2564. #define DMA_CMAR6_MA                        DMA_CMAR6_MA_Msk                   /*!< Memory Address */
  2565.  
  2566. /******************  Bit definition for DMA_CMAR7 register  *******************/
  2567. #define DMA_CMAR7_MA_Pos                    (0U)                              
  2568. #define DMA_CMAR7_MA_Msk                    (0xFFFFFFFFUL << DMA_CMAR7_MA_Pos)  /*!< 0xFFFFFFFF */
  2569. #define DMA_CMAR7_MA                        DMA_CMAR7_MA_Msk                   /*!< Memory Address */
  2570.  
  2571. /******************************************************************************/
  2572. /*                                                                            */
  2573. /*                  External Interrupt/Event Controller (EXTI)                */
  2574. /*                                                                            */
  2575. /******************************************************************************/
  2576.  
  2577. /*******************  Bit definition for EXTI_IMR register  *******************/
  2578. #define EXTI_IMR_MR0_Pos                    (0U)                              
  2579. #define EXTI_IMR_MR0_Msk                    (0x1UL << EXTI_IMR_MR0_Pos)         /*!< 0x00000001 */
  2580. #define EXTI_IMR_MR0                        EXTI_IMR_MR0_Msk                   /*!< Interrupt Mask on line 0 */
  2581. #define EXTI_IMR_MR1_Pos                    (1U)                              
  2582. #define EXTI_IMR_MR1_Msk                    (0x1UL << EXTI_IMR_MR1_Pos)         /*!< 0x00000002 */
  2583. #define EXTI_IMR_MR1                        EXTI_IMR_MR1_Msk                   /*!< Interrupt Mask on line 1 */
  2584. #define EXTI_IMR_MR2_Pos                    (2U)                              
  2585. #define EXTI_IMR_MR2_Msk                    (0x1UL << EXTI_IMR_MR2_Pos)         /*!< 0x00000004 */
  2586. #define EXTI_IMR_MR2                        EXTI_IMR_MR2_Msk                   /*!< Interrupt Mask on line 2 */
  2587. #define EXTI_IMR_MR3_Pos                    (3U)                              
  2588. #define EXTI_IMR_MR3_Msk                    (0x1UL << EXTI_IMR_MR3_Pos)         /*!< 0x00000008 */
  2589. #define EXTI_IMR_MR3                        EXTI_IMR_MR3_Msk                   /*!< Interrupt Mask on line 3 */
  2590. #define EXTI_IMR_MR4_Pos                    (4U)                              
  2591. #define EXTI_IMR_MR4_Msk                    (0x1UL << EXTI_IMR_MR4_Pos)         /*!< 0x00000010 */
  2592. #define EXTI_IMR_MR4                        EXTI_IMR_MR4_Msk                   /*!< Interrupt Mask on line 4 */
  2593. #define EXTI_IMR_MR5_Pos                    (5U)                              
  2594. #define EXTI_IMR_MR5_Msk                    (0x1UL << EXTI_IMR_MR5_Pos)         /*!< 0x00000020 */
  2595. #define EXTI_IMR_MR5                        EXTI_IMR_MR5_Msk                   /*!< Interrupt Mask on line 5 */
  2596. #define EXTI_IMR_MR6_Pos                    (6U)                              
  2597. #define EXTI_IMR_MR6_Msk                    (0x1UL << EXTI_IMR_MR6_Pos)         /*!< 0x00000040 */
  2598. #define EXTI_IMR_MR6                        EXTI_IMR_MR6_Msk                   /*!< Interrupt Mask on line 6 */
  2599. #define EXTI_IMR_MR7_Pos                    (7U)                              
  2600. #define EXTI_IMR_MR7_Msk                    (0x1UL << EXTI_IMR_MR7_Pos)         /*!< 0x00000080 */
  2601. #define EXTI_IMR_MR7                        EXTI_IMR_MR7_Msk                   /*!< Interrupt Mask on line 7 */
  2602. #define EXTI_IMR_MR8_Pos                    (8U)                              
  2603. #define EXTI_IMR_MR8_Msk                    (0x1UL << EXTI_IMR_MR8_Pos)         /*!< 0x00000100 */
  2604. #define EXTI_IMR_MR8                        EXTI_IMR_MR8_Msk                   /*!< Interrupt Mask on line 8 */
  2605. #define EXTI_IMR_MR9_Pos                    (9U)                              
  2606. #define EXTI_IMR_MR9_Msk                    (0x1UL << EXTI_IMR_MR9_Pos)         /*!< 0x00000200 */
  2607. #define EXTI_IMR_MR9                        EXTI_IMR_MR9_Msk                   /*!< Interrupt Mask on line 9 */
  2608. #define EXTI_IMR_MR10_Pos                   (10U)                              
  2609. #define EXTI_IMR_MR10_Msk                   (0x1UL << EXTI_IMR_MR10_Pos)        /*!< 0x00000400 */
  2610. #define EXTI_IMR_MR10                       EXTI_IMR_MR10_Msk                  /*!< Interrupt Mask on line 10 */
  2611. #define EXTI_IMR_MR11_Pos                   (11U)                              
  2612. #define EXTI_IMR_MR11_Msk                   (0x1UL << EXTI_IMR_MR11_Pos)        /*!< 0x00000800 */
  2613. #define EXTI_IMR_MR11                       EXTI_IMR_MR11_Msk                  /*!< Interrupt Mask on line 11 */
  2614. #define EXTI_IMR_MR12_Pos                   (12U)                              
  2615. #define EXTI_IMR_MR12_Msk                   (0x1UL << EXTI_IMR_MR12_Pos)        /*!< 0x00001000 */
  2616. #define EXTI_IMR_MR12                       EXTI_IMR_MR12_Msk                  /*!< Interrupt Mask on line 12 */
  2617. #define EXTI_IMR_MR13_Pos                   (13U)                              
  2618. #define EXTI_IMR_MR13_Msk                   (0x1UL << EXTI_IMR_MR13_Pos)        /*!< 0x00002000 */
  2619. #define EXTI_IMR_MR13                       EXTI_IMR_MR13_Msk                  /*!< Interrupt Mask on line 13 */
  2620. #define EXTI_IMR_MR14_Pos                   (14U)                              
  2621. #define EXTI_IMR_MR14_Msk                   (0x1UL << EXTI_IMR_MR14_Pos)        /*!< 0x00004000 */
  2622. #define EXTI_IMR_MR14                       EXTI_IMR_MR14_Msk                  /*!< Interrupt Mask on line 14 */
  2623. #define EXTI_IMR_MR15_Pos                   (15U)                              
  2624. #define EXTI_IMR_MR15_Msk                   (0x1UL << EXTI_IMR_MR15_Pos)        /*!< 0x00008000 */
  2625. #define EXTI_IMR_MR15                       EXTI_IMR_MR15_Msk                  /*!< Interrupt Mask on line 15 */
  2626. #define EXTI_IMR_MR16_Pos                   (16U)                              
  2627. #define EXTI_IMR_MR16_Msk                   (0x1UL << EXTI_IMR_MR16_Pos)        /*!< 0x00010000 */
  2628. #define EXTI_IMR_MR16                       EXTI_IMR_MR16_Msk                  /*!< Interrupt Mask on line 16 */
  2629. #define EXTI_IMR_MR17_Pos                   (17U)                              
  2630. #define EXTI_IMR_MR17_Msk                   (0x1UL << EXTI_IMR_MR17_Pos)        /*!< 0x00020000 */
  2631. #define EXTI_IMR_MR17                       EXTI_IMR_MR17_Msk                  /*!< Interrupt Mask on line 17 */
  2632. #define EXTI_IMR_MR18_Pos                   (18U)                              
  2633. #define EXTI_IMR_MR18_Msk                   (0x1UL << EXTI_IMR_MR18_Pos)        /*!< 0x00040000 */
  2634. #define EXTI_IMR_MR18                       EXTI_IMR_MR18_Msk                  /*!< Interrupt Mask on line 18 */
  2635. #define EXTI_IMR_MR19_Pos                   (19U)                              
  2636. #define EXTI_IMR_MR19_Msk                   (0x1UL << EXTI_IMR_MR19_Pos)        /*!< 0x00080000 */
  2637. #define EXTI_IMR_MR19                       EXTI_IMR_MR19_Msk                  /*!< Interrupt Mask on line 19 */
  2638. #define EXTI_IMR_MR20_Pos                   (20U)                              
  2639. #define EXTI_IMR_MR20_Msk                   (0x1UL << EXTI_IMR_MR20_Pos)        /*!< 0x00100000 */
  2640. #define EXTI_IMR_MR20                       EXTI_IMR_MR20_Msk                  /*!< Interrupt Mask on line 20 */
  2641. #define EXTI_IMR_MR21_Pos                   (21U)                              
  2642. #define EXTI_IMR_MR21_Msk                   (0x1UL << EXTI_IMR_MR21_Pos)        /*!< 0x00200000 */
  2643. #define EXTI_IMR_MR21                       EXTI_IMR_MR21_Msk                  /*!< Interrupt Mask on line 21 */
  2644. #define EXTI_IMR_MR22_Pos                   (22U)                              
  2645. #define EXTI_IMR_MR22_Msk                   (0x1UL << EXTI_IMR_MR22_Pos)        /*!< 0x00400000 */
  2646. #define EXTI_IMR_MR22                       EXTI_IMR_MR22_Msk                  /*!< Interrupt Mask on line 22 */
  2647. #define EXTI_IMR_MR23_Pos                   (23U)                              
  2648. #define EXTI_IMR_MR23_Msk                   (0x1UL << EXTI_IMR_MR23_Pos)        /*!< 0x00800000 */
  2649. #define EXTI_IMR_MR23                       EXTI_IMR_MR23_Msk                  /*!< Interrupt Mask on line 23 */
  2650.  
  2651. /* References Defines */
  2652. #define  EXTI_IMR_IM0 EXTI_IMR_MR0
  2653. #define  EXTI_IMR_IM1 EXTI_IMR_MR1
  2654. #define  EXTI_IMR_IM2 EXTI_IMR_MR2
  2655. #define  EXTI_IMR_IM3 EXTI_IMR_MR3
  2656. #define  EXTI_IMR_IM4 EXTI_IMR_MR4
  2657. #define  EXTI_IMR_IM5 EXTI_IMR_MR5
  2658. #define  EXTI_IMR_IM6 EXTI_IMR_MR6
  2659. #define  EXTI_IMR_IM7 EXTI_IMR_MR7
  2660. #define  EXTI_IMR_IM8 EXTI_IMR_MR8
  2661. #define  EXTI_IMR_IM9 EXTI_IMR_MR9
  2662. #define  EXTI_IMR_IM10 EXTI_IMR_MR10
  2663. #define  EXTI_IMR_IM11 EXTI_IMR_MR11
  2664. #define  EXTI_IMR_IM12 EXTI_IMR_MR12
  2665. #define  EXTI_IMR_IM13 EXTI_IMR_MR13
  2666. #define  EXTI_IMR_IM14 EXTI_IMR_MR14
  2667. #define  EXTI_IMR_IM15 EXTI_IMR_MR15
  2668. #define  EXTI_IMR_IM16 EXTI_IMR_MR16
  2669. #define  EXTI_IMR_IM17 EXTI_IMR_MR17
  2670. #define  EXTI_IMR_IM18 EXTI_IMR_MR18
  2671. #define  EXTI_IMR_IM19 EXTI_IMR_MR19
  2672. #define  EXTI_IMR_IM20 EXTI_IMR_MR20
  2673. #define  EXTI_IMR_IM21 EXTI_IMR_MR21
  2674. #define  EXTI_IMR_IM22 EXTI_IMR_MR22
  2675. /* Category 3, 4 & 5 */
  2676. #define  EXTI_IMR_IM23 EXTI_IMR_MR23
  2677. #define EXTI_IMR_IM_Pos                     (0U)                              
  2678. #define EXTI_IMR_IM_Msk                     (0xFFFFFFUL << EXTI_IMR_IM_Pos)     /*!< 0x00FFFFFF */
  2679. #define EXTI_IMR_IM                         EXTI_IMR_IM_Msk                    /*!< Interrupt Mask All */
  2680.  
  2681. /*******************  Bit definition for EXTI_EMR register  *******************/
  2682. #define EXTI_EMR_MR0_Pos                    (0U)                              
  2683. #define EXTI_EMR_MR0_Msk                    (0x1UL << EXTI_EMR_MR0_Pos)         /*!< 0x00000001 */
  2684. #define EXTI_EMR_MR0                        EXTI_EMR_MR0_Msk                   /*!< Event Mask on line 0 */
  2685. #define EXTI_EMR_MR1_Pos                    (1U)                              
  2686. #define EXTI_EMR_MR1_Msk                    (0x1UL << EXTI_EMR_MR1_Pos)         /*!< 0x00000002 */
  2687. #define EXTI_EMR_MR1                        EXTI_EMR_MR1_Msk                   /*!< Event Mask on line 1 */
  2688. #define EXTI_EMR_MR2_Pos                    (2U)                              
  2689. #define EXTI_EMR_MR2_Msk                    (0x1UL << EXTI_EMR_MR2_Pos)         /*!< 0x00000004 */
  2690. #define EXTI_EMR_MR2                        EXTI_EMR_MR2_Msk                   /*!< Event Mask on line 2 */
  2691. #define EXTI_EMR_MR3_Pos                    (3U)                              
  2692. #define EXTI_EMR_MR3_Msk                    (0x1UL << EXTI_EMR_MR3_Pos)         /*!< 0x00000008 */
  2693. #define EXTI_EMR_MR3                        EXTI_EMR_MR3_Msk                   /*!< Event Mask on line 3 */
  2694. #define EXTI_EMR_MR4_Pos                    (4U)                              
  2695. #define EXTI_EMR_MR4_Msk                    (0x1UL << EXTI_EMR_MR4_Pos)         /*!< 0x00000010 */
  2696. #define EXTI_EMR_MR4                        EXTI_EMR_MR4_Msk                   /*!< Event Mask on line 4 */
  2697. #define EXTI_EMR_MR5_Pos                    (5U)                              
  2698. #define EXTI_EMR_MR5_Msk                    (0x1UL << EXTI_EMR_MR5_Pos)         /*!< 0x00000020 */
  2699. #define EXTI_EMR_MR5                        EXTI_EMR_MR5_Msk                   /*!< Event Mask on line 5 */
  2700. #define EXTI_EMR_MR6_Pos                    (6U)                              
  2701. #define EXTI_EMR_MR6_Msk                    (0x1UL << EXTI_EMR_MR6_Pos)         /*!< 0x00000040 */
  2702. #define EXTI_EMR_MR6                        EXTI_EMR_MR6_Msk                   /*!< Event Mask on line 6 */
  2703. #define EXTI_EMR_MR7_Pos                    (7U)                              
  2704. #define EXTI_EMR_MR7_Msk                    (0x1UL << EXTI_EMR_MR7_Pos)         /*!< 0x00000080 */
  2705. #define EXTI_EMR_MR7                        EXTI_EMR_MR7_Msk                   /*!< Event Mask on line 7 */
  2706. #define EXTI_EMR_MR8_Pos                    (8U)                              
  2707. #define EXTI_EMR_MR8_Msk                    (0x1UL << EXTI_EMR_MR8_Pos)         /*!< 0x00000100 */
  2708. #define EXTI_EMR_MR8                        EXTI_EMR_MR8_Msk                   /*!< Event Mask on line 8 */
  2709. #define EXTI_EMR_MR9_Pos                    (9U)                              
  2710. #define EXTI_EMR_MR9_Msk                    (0x1UL << EXTI_EMR_MR9_Pos)         /*!< 0x00000200 */
  2711. #define EXTI_EMR_MR9                        EXTI_EMR_MR9_Msk                   /*!< Event Mask on line 9 */
  2712. #define EXTI_EMR_MR10_Pos                   (10U)                              
  2713. #define EXTI_EMR_MR10_Msk                   (0x1UL << EXTI_EMR_MR10_Pos)        /*!< 0x00000400 */
  2714. #define EXTI_EMR_MR10                       EXTI_EMR_MR10_Msk                  /*!< Event Mask on line 10 */
  2715. #define EXTI_EMR_MR11_Pos                   (11U)                              
  2716. #define EXTI_EMR_MR11_Msk                   (0x1UL << EXTI_EMR_MR11_Pos)        /*!< 0x00000800 */
  2717. #define EXTI_EMR_MR11                       EXTI_EMR_MR11_Msk                  /*!< Event Mask on line 11 */
  2718. #define EXTI_EMR_MR12_Pos                   (12U)                              
  2719. #define EXTI_EMR_MR12_Msk                   (0x1UL << EXTI_EMR_MR12_Pos)        /*!< 0x00001000 */
  2720. #define EXTI_EMR_MR12                       EXTI_EMR_MR12_Msk                  /*!< Event Mask on line 12 */
  2721. #define EXTI_EMR_MR13_Pos                   (13U)                              
  2722. #define EXTI_EMR_MR13_Msk                   (0x1UL << EXTI_EMR_MR13_Pos)        /*!< 0x00002000 */
  2723. #define EXTI_EMR_MR13                       EXTI_EMR_MR13_Msk                  /*!< Event Mask on line 13 */
  2724. #define EXTI_EMR_MR14_Pos                   (14U)                              
  2725. #define EXTI_EMR_MR14_Msk                   (0x1UL << EXTI_EMR_MR14_Pos)        /*!< 0x00004000 */
  2726. #define EXTI_EMR_MR14                       EXTI_EMR_MR14_Msk                  /*!< Event Mask on line 14 */
  2727. #define EXTI_EMR_MR15_Pos                   (15U)                              
  2728. #define EXTI_EMR_MR15_Msk                   (0x1UL << EXTI_EMR_MR15_Pos)        /*!< 0x00008000 */
  2729. #define EXTI_EMR_MR15                       EXTI_EMR_MR15_Msk                  /*!< Event Mask on line 15 */
  2730. #define EXTI_EMR_MR16_Pos                   (16U)                              
  2731. #define EXTI_EMR_MR16_Msk                   (0x1UL << EXTI_EMR_MR16_Pos)        /*!< 0x00010000 */
  2732. #define EXTI_EMR_MR16                       EXTI_EMR_MR16_Msk                  /*!< Event Mask on line 16 */
  2733. #define EXTI_EMR_MR17_Pos                   (17U)                              
  2734. #define EXTI_EMR_MR17_Msk                   (0x1UL << EXTI_EMR_MR17_Pos)        /*!< 0x00020000 */
  2735. #define EXTI_EMR_MR17                       EXTI_EMR_MR17_Msk                  /*!< Event Mask on line 17 */
  2736. #define EXTI_EMR_MR18_Pos                   (18U)                              
  2737. #define EXTI_EMR_MR18_Msk                   (0x1UL << EXTI_EMR_MR18_Pos)        /*!< 0x00040000 */
  2738. #define EXTI_EMR_MR18                       EXTI_EMR_MR18_Msk                  /*!< Event Mask on line 18 */
  2739. #define EXTI_EMR_MR19_Pos                   (19U)                              
  2740. #define EXTI_EMR_MR19_Msk                   (0x1UL << EXTI_EMR_MR19_Pos)        /*!< 0x00080000 */
  2741. #define EXTI_EMR_MR19                       EXTI_EMR_MR19_Msk                  /*!< Event Mask on line 19 */
  2742. #define EXTI_EMR_MR20_Pos                   (20U)                              
  2743. #define EXTI_EMR_MR20_Msk                   (0x1UL << EXTI_EMR_MR20_Pos)        /*!< 0x00100000 */
  2744. #define EXTI_EMR_MR20                       EXTI_EMR_MR20_Msk                  /*!< Event Mask on line 20 */
  2745. #define EXTI_EMR_MR21_Pos                   (21U)                              
  2746. #define EXTI_EMR_MR21_Msk                   (0x1UL << EXTI_EMR_MR21_Pos)        /*!< 0x00200000 */
  2747. #define EXTI_EMR_MR21                       EXTI_EMR_MR21_Msk                  /*!< Event Mask on line 21 */
  2748. #define EXTI_EMR_MR22_Pos                   (22U)                              
  2749. #define EXTI_EMR_MR22_Msk                   (0x1UL << EXTI_EMR_MR22_Pos)        /*!< 0x00400000 */
  2750. #define EXTI_EMR_MR22                       EXTI_EMR_MR22_Msk                  /*!< Event Mask on line 22 */
  2751. #define EXTI_EMR_MR23_Pos                   (23U)                              
  2752. #define EXTI_EMR_MR23_Msk                   (0x1UL << EXTI_EMR_MR23_Pos)        /*!< 0x00800000 */
  2753. #define EXTI_EMR_MR23                       EXTI_EMR_MR23_Msk                  /*!< Event Mask on line 23 */
  2754.  
  2755. /* References Defines */
  2756. #define  EXTI_EMR_EM0 EXTI_EMR_MR0
  2757. #define  EXTI_EMR_EM1 EXTI_EMR_MR1
  2758. #define  EXTI_EMR_EM2 EXTI_EMR_MR2
  2759. #define  EXTI_EMR_EM3 EXTI_EMR_MR3
  2760. #define  EXTI_EMR_EM4 EXTI_EMR_MR4
  2761. #define  EXTI_EMR_EM5 EXTI_EMR_MR5
  2762. #define  EXTI_EMR_EM6 EXTI_EMR_MR6
  2763. #define  EXTI_EMR_EM7 EXTI_EMR_MR7
  2764. #define  EXTI_EMR_EM8 EXTI_EMR_MR8
  2765. #define  EXTI_EMR_EM9 EXTI_EMR_MR9
  2766. #define  EXTI_EMR_EM10 EXTI_EMR_MR10
  2767. #define  EXTI_EMR_EM11 EXTI_EMR_MR11
  2768. #define  EXTI_EMR_EM12 EXTI_EMR_MR12
  2769. #define  EXTI_EMR_EM13 EXTI_EMR_MR13
  2770. #define  EXTI_EMR_EM14 EXTI_EMR_MR14
  2771. #define  EXTI_EMR_EM15 EXTI_EMR_MR15
  2772. #define  EXTI_EMR_EM16 EXTI_EMR_MR16
  2773. #define  EXTI_EMR_EM17 EXTI_EMR_MR17
  2774. #define  EXTI_EMR_EM18 EXTI_EMR_MR18
  2775. #define  EXTI_EMR_EM19 EXTI_EMR_MR19
  2776. #define  EXTI_EMR_EM20 EXTI_EMR_MR20
  2777. #define  EXTI_EMR_EM21 EXTI_EMR_MR21
  2778. #define  EXTI_EMR_EM22 EXTI_EMR_MR22
  2779. #define  EXTI_EMR_EM23 EXTI_EMR_MR23
  2780.  
  2781. /******************  Bit definition for EXTI_RTSR register  *******************/
  2782. #define EXTI_RTSR_TR0_Pos                   (0U)                              
  2783. #define EXTI_RTSR_TR0_Msk                   (0x1UL << EXTI_RTSR_TR0_Pos)        /*!< 0x00000001 */
  2784. #define EXTI_RTSR_TR0                       EXTI_RTSR_TR0_Msk                  /*!< Rising trigger event configuration bit of line 0 */
  2785. #define EXTI_RTSR_TR1_Pos                   (1U)                              
  2786. #define EXTI_RTSR_TR1_Msk                   (0x1UL << EXTI_RTSR_TR1_Pos)        /*!< 0x00000002 */
  2787. #define EXTI_RTSR_TR1                       EXTI_RTSR_TR1_Msk                  /*!< Rising trigger event configuration bit of line 1 */
  2788. #define EXTI_RTSR_TR2_Pos                   (2U)                              
  2789. #define EXTI_RTSR_TR2_Msk                   (0x1UL << EXTI_RTSR_TR2_Pos)        /*!< 0x00000004 */
  2790. #define EXTI_RTSR_TR2                       EXTI_RTSR_TR2_Msk                  /*!< Rising trigger event configuration bit of line 2 */
  2791. #define EXTI_RTSR_TR3_Pos                   (3U)                              
  2792. #define EXTI_RTSR_TR3_Msk                   (0x1UL << EXTI_RTSR_TR3_Pos)        /*!< 0x00000008 */
  2793. #define EXTI_RTSR_TR3                       EXTI_RTSR_TR3_Msk                  /*!< Rising trigger event configuration bit of line 3 */
  2794. #define EXTI_RTSR_TR4_Pos                   (4U)                              
  2795. #define EXTI_RTSR_TR4_Msk                   (0x1UL << EXTI_RTSR_TR4_Pos)        /*!< 0x00000010 */
  2796. #define EXTI_RTSR_TR4                       EXTI_RTSR_TR4_Msk                  /*!< Rising trigger event configuration bit of line 4 */
  2797. #define EXTI_RTSR_TR5_Pos                   (5U)                              
  2798. #define EXTI_RTSR_TR5_Msk                   (0x1UL << EXTI_RTSR_TR5_Pos)        /*!< 0x00000020 */
  2799. #define EXTI_RTSR_TR5                       EXTI_RTSR_TR5_Msk                  /*!< Rising trigger event configuration bit of line 5 */
  2800. #define EXTI_RTSR_TR6_Pos                   (6U)                              
  2801. #define EXTI_RTSR_TR6_Msk                   (0x1UL << EXTI_RTSR_TR6_Pos)        /*!< 0x00000040 */
  2802. #define EXTI_RTSR_TR6                       EXTI_RTSR_TR6_Msk                  /*!< Rising trigger event configuration bit of line 6 */
  2803. #define EXTI_RTSR_TR7_Pos                   (7U)                              
  2804. #define EXTI_RTSR_TR7_Msk                   (0x1UL << EXTI_RTSR_TR7_Pos)        /*!< 0x00000080 */
  2805. #define EXTI_RTSR_TR7                       EXTI_RTSR_TR7_Msk                  /*!< Rising trigger event configuration bit of line 7 */
  2806. #define EXTI_RTSR_TR8_Pos                   (8U)                              
  2807. #define EXTI_RTSR_TR8_Msk                   (0x1UL << EXTI_RTSR_TR8_Pos)        /*!< 0x00000100 */
  2808. #define EXTI_RTSR_TR8                       EXTI_RTSR_TR8_Msk                  /*!< Rising trigger event configuration bit of line 8 */
  2809. #define EXTI_RTSR_TR9_Pos                   (9U)                              
  2810. #define EXTI_RTSR_TR9_Msk                   (0x1UL << EXTI_RTSR_TR9_Pos)        /*!< 0x00000200 */
  2811. #define EXTI_RTSR_TR9                       EXTI_RTSR_TR9_Msk                  /*!< Rising trigger event configuration bit of line 9 */
  2812. #define EXTI_RTSR_TR10_Pos                  (10U)                              
  2813. #define EXTI_RTSR_TR10_Msk                  (0x1UL << EXTI_RTSR_TR10_Pos)       /*!< 0x00000400 */
  2814. #define EXTI_RTSR_TR10                      EXTI_RTSR_TR10_Msk                 /*!< Rising trigger event configuration bit of line 10 */
  2815. #define EXTI_RTSR_TR11_Pos                  (11U)                              
  2816. #define EXTI_RTSR_TR11_Msk                  (0x1UL << EXTI_RTSR_TR11_Pos)       /*!< 0x00000800 */
  2817. #define EXTI_RTSR_TR11                      EXTI_RTSR_TR11_Msk                 /*!< Rising trigger event configuration bit of line 11 */
  2818. #define EXTI_RTSR_TR12_Pos                  (12U)                              
  2819. #define EXTI_RTSR_TR12_Msk                  (0x1UL << EXTI_RTSR_TR12_Pos)       /*!< 0x00001000 */
  2820. #define EXTI_RTSR_TR12                      EXTI_RTSR_TR12_Msk                 /*!< Rising trigger event configuration bit of line 12 */
  2821. #define EXTI_RTSR_TR13_Pos                  (13U)                              
  2822. #define EXTI_RTSR_TR13_Msk                  (0x1UL << EXTI_RTSR_TR13_Pos)       /*!< 0x00002000 */
  2823. #define EXTI_RTSR_TR13                      EXTI_RTSR_TR13_Msk                 /*!< Rising trigger event configuration bit of line 13 */
  2824. #define EXTI_RTSR_TR14_Pos                  (14U)                              
  2825. #define EXTI_RTSR_TR14_Msk                  (0x1UL << EXTI_RTSR_TR14_Pos)       /*!< 0x00004000 */
  2826. #define EXTI_RTSR_TR14                      EXTI_RTSR_TR14_Msk                 /*!< Rising trigger event configuration bit of line 14 */
  2827. #define EXTI_RTSR_TR15_Pos                  (15U)                              
  2828. #define EXTI_RTSR_TR15_Msk                  (0x1UL << EXTI_RTSR_TR15_Pos)       /*!< 0x00008000 */
  2829. #define EXTI_RTSR_TR15                      EXTI_RTSR_TR15_Msk                 /*!< Rising trigger event configuration bit of line 15 */
  2830. #define EXTI_RTSR_TR16_Pos                  (16U)                              
  2831. #define EXTI_RTSR_TR16_Msk                  (0x1UL << EXTI_RTSR_TR16_Pos)       /*!< 0x00010000 */
  2832. #define EXTI_RTSR_TR16                      EXTI_RTSR_TR16_Msk                 /*!< Rising trigger event configuration bit of line 16 */
  2833. #define EXTI_RTSR_TR17_Pos                  (17U)                              
  2834. #define EXTI_RTSR_TR17_Msk                  (0x1UL << EXTI_RTSR_TR17_Pos)       /*!< 0x00020000 */
  2835. #define EXTI_RTSR_TR17                      EXTI_RTSR_TR17_Msk                 /*!< Rising trigger event configuration bit of line 17 */
  2836. #define EXTI_RTSR_TR18_Pos                  (18U)                              
  2837. #define EXTI_RTSR_TR18_Msk                  (0x1UL << EXTI_RTSR_TR18_Pos)       /*!< 0x00040000 */
  2838. #define EXTI_RTSR_TR18                      EXTI_RTSR_TR18_Msk                 /*!< Rising trigger event configuration bit of line 18 */
  2839. #define EXTI_RTSR_TR19_Pos                  (19U)                              
  2840. #define EXTI_RTSR_TR19_Msk                  (0x1UL << EXTI_RTSR_TR19_Pos)       /*!< 0x00080000 */
  2841. #define EXTI_RTSR_TR19                      EXTI_RTSR_TR19_Msk                 /*!< Rising trigger event configuration bit of line 19 */
  2842. #define EXTI_RTSR_TR20_Pos                  (20U)                              
  2843. #define EXTI_RTSR_TR20_Msk                  (0x1UL << EXTI_RTSR_TR20_Pos)       /*!< 0x00100000 */
  2844. #define EXTI_RTSR_TR20                      EXTI_RTSR_TR20_Msk                 /*!< Rising trigger event configuration bit of line 20 */
  2845. #define EXTI_RTSR_TR21_Pos                  (21U)                              
  2846. #define EXTI_RTSR_TR21_Msk                  (0x1UL << EXTI_RTSR_TR21_Pos)       /*!< 0x00200000 */
  2847. #define EXTI_RTSR_TR21                      EXTI_RTSR_TR21_Msk                 /*!< Rising trigger event configuration bit of line 21 */
  2848. #define EXTI_RTSR_TR22_Pos                  (22U)                              
  2849. #define EXTI_RTSR_TR22_Msk                  (0x1UL << EXTI_RTSR_TR22_Pos)       /*!< 0x00400000 */
  2850. #define EXTI_RTSR_TR22                      EXTI_RTSR_TR22_Msk                 /*!< Rising trigger event configuration bit of line 22 */
  2851. #define EXTI_RTSR_TR23_Pos                  (23U)                              
  2852. #define EXTI_RTSR_TR23_Msk                  (0x1UL << EXTI_RTSR_TR23_Pos)       /*!< 0x00800000 */
  2853. #define EXTI_RTSR_TR23                      EXTI_RTSR_TR23_Msk                 /*!< Rising trigger event configuration bit of line 23 */
  2854.  
  2855. /* References Defines */
  2856. #define  EXTI_RTSR_RT0 EXTI_RTSR_TR0
  2857. #define  EXTI_RTSR_RT1 EXTI_RTSR_TR1
  2858. #define  EXTI_RTSR_RT2 EXTI_RTSR_TR2
  2859. #define  EXTI_RTSR_RT3 EXTI_RTSR_TR3
  2860. #define  EXTI_RTSR_RT4 EXTI_RTSR_TR4
  2861. #define  EXTI_RTSR_RT5 EXTI_RTSR_TR5
  2862. #define  EXTI_RTSR_RT6 EXTI_RTSR_TR6
  2863. #define  EXTI_RTSR_RT7 EXTI_RTSR_TR7
  2864. #define  EXTI_RTSR_RT8 EXTI_RTSR_TR8
  2865. #define  EXTI_RTSR_RT9 EXTI_RTSR_TR9
  2866. #define  EXTI_RTSR_RT10 EXTI_RTSR_TR10
  2867. #define  EXTI_RTSR_RT11 EXTI_RTSR_TR11
  2868. #define  EXTI_RTSR_RT12 EXTI_RTSR_TR12
  2869. #define  EXTI_RTSR_RT13 EXTI_RTSR_TR13
  2870. #define  EXTI_RTSR_RT14 EXTI_RTSR_TR14
  2871. #define  EXTI_RTSR_RT15 EXTI_RTSR_TR15
  2872. #define  EXTI_RTSR_RT16 EXTI_RTSR_TR16
  2873. #define  EXTI_RTSR_RT17 EXTI_RTSR_TR17
  2874. #define  EXTI_RTSR_RT18 EXTI_RTSR_TR18
  2875. #define  EXTI_RTSR_RT19 EXTI_RTSR_TR19
  2876. #define  EXTI_RTSR_RT20 EXTI_RTSR_TR20
  2877. #define  EXTI_RTSR_RT21 EXTI_RTSR_TR21
  2878. #define  EXTI_RTSR_RT22 EXTI_RTSR_TR22
  2879. #define  EXTI_RTSR_RT23 EXTI_RTSR_TR23
  2880.  
  2881. /******************  Bit definition for EXTI_FTSR register  *******************/
  2882. #define EXTI_FTSR_TR0_Pos                   (0U)                              
  2883. #define EXTI_FTSR_TR0_Msk                   (0x1UL << EXTI_FTSR_TR0_Pos)        /*!< 0x00000001 */
  2884. #define EXTI_FTSR_TR0                       EXTI_FTSR_TR0_Msk                  /*!< Falling trigger event configuration bit of line 0 */
  2885. #define EXTI_FTSR_TR1_Pos                   (1U)                              
  2886. #define EXTI_FTSR_TR1_Msk                   (0x1UL << EXTI_FTSR_TR1_Pos)        /*!< 0x00000002 */
  2887. #define EXTI_FTSR_TR1                       EXTI_FTSR_TR1_Msk                  /*!< Falling trigger event configuration bit of line 1 */
  2888. #define EXTI_FTSR_TR2_Pos                   (2U)                              
  2889. #define EXTI_FTSR_TR2_Msk                   (0x1UL << EXTI_FTSR_TR2_Pos)        /*!< 0x00000004 */
  2890. #define EXTI_FTSR_TR2                       EXTI_FTSR_TR2_Msk                  /*!< Falling trigger event configuration bit of line 2 */
  2891. #define EXTI_FTSR_TR3_Pos                   (3U)                              
  2892. #define EXTI_FTSR_TR3_Msk                   (0x1UL << EXTI_FTSR_TR3_Pos)        /*!< 0x00000008 */
  2893. #define EXTI_FTSR_TR3                       EXTI_FTSR_TR3_Msk                  /*!< Falling trigger event configuration bit of line 3 */
  2894. #define EXTI_FTSR_TR4_Pos                   (4U)                              
  2895. #define EXTI_FTSR_TR4_Msk                   (0x1UL << EXTI_FTSR_TR4_Pos)        /*!< 0x00000010 */
  2896. #define EXTI_FTSR_TR4                       EXTI_FTSR_TR4_Msk                  /*!< Falling trigger event configuration bit of line 4 */
  2897. #define EXTI_FTSR_TR5_Pos                   (5U)                              
  2898. #define EXTI_FTSR_TR5_Msk                   (0x1UL << EXTI_FTSR_TR5_Pos)        /*!< 0x00000020 */
  2899. #define EXTI_FTSR_TR5                       EXTI_FTSR_TR5_Msk                  /*!< Falling trigger event configuration bit of line 5 */
  2900. #define EXTI_FTSR_TR6_Pos                   (6U)                              
  2901. #define EXTI_FTSR_TR6_Msk                   (0x1UL << EXTI_FTSR_TR6_Pos)        /*!< 0x00000040 */
  2902. #define EXTI_FTSR_TR6                       EXTI_FTSR_TR6_Msk                  /*!< Falling trigger event configuration bit of line 6 */
  2903. #define EXTI_FTSR_TR7_Pos                   (7U)                              
  2904. #define EXTI_FTSR_TR7_Msk                   (0x1UL << EXTI_FTSR_TR7_Pos)        /*!< 0x00000080 */
  2905. #define EXTI_FTSR_TR7                       EXTI_FTSR_TR7_Msk                  /*!< Falling trigger event configuration bit of line 7 */
  2906. #define EXTI_FTSR_TR8_Pos                   (8U)                              
  2907. #define EXTI_FTSR_TR8_Msk                   (0x1UL << EXTI_FTSR_TR8_Pos)        /*!< 0x00000100 */
  2908. #define EXTI_FTSR_TR8                       EXTI_FTSR_TR8_Msk                  /*!< Falling trigger event configuration bit of line 8 */
  2909. #define EXTI_FTSR_TR9_Pos                   (9U)                              
  2910. #define EXTI_FTSR_TR9_Msk                   (0x1UL << EXTI_FTSR_TR9_Pos)        /*!< 0x00000200 */
  2911. #define EXTI_FTSR_TR9                       EXTI_FTSR_TR9_Msk                  /*!< Falling trigger event configuration bit of line 9 */
  2912. #define EXTI_FTSR_TR10_Pos                  (10U)                              
  2913. #define EXTI_FTSR_TR10_Msk                  (0x1UL << EXTI_FTSR_TR10_Pos)       /*!< 0x00000400 */
  2914. #define EXTI_FTSR_TR10                      EXTI_FTSR_TR10_Msk                 /*!< Falling trigger event configuration bit of line 10 */
  2915. #define EXTI_FTSR_TR11_Pos                  (11U)                              
  2916. #define EXTI_FTSR_TR11_Msk                  (0x1UL << EXTI_FTSR_TR11_Pos)       /*!< 0x00000800 */
  2917. #define EXTI_FTSR_TR11                      EXTI_FTSR_TR11_Msk                 /*!< Falling trigger event configuration bit of line 11 */
  2918. #define EXTI_FTSR_TR12_Pos                  (12U)                              
  2919. #define EXTI_FTSR_TR12_Msk                  (0x1UL << EXTI_FTSR_TR12_Pos)       /*!< 0x00001000 */
  2920. #define EXTI_FTSR_TR12                      EXTI_FTSR_TR12_Msk                 /*!< Falling trigger event configuration bit of line 12 */
  2921. #define EXTI_FTSR_TR13_Pos                  (13U)                              
  2922. #define EXTI_FTSR_TR13_Msk                  (0x1UL << EXTI_FTSR_TR13_Pos)       /*!< 0x00002000 */
  2923. #define EXTI_FTSR_TR13                      EXTI_FTSR_TR13_Msk                 /*!< Falling trigger event configuration bit of line 13 */
  2924. #define EXTI_FTSR_TR14_Pos                  (14U)                              
  2925. #define EXTI_FTSR_TR14_Msk                  (0x1UL << EXTI_FTSR_TR14_Pos)       /*!< 0x00004000 */
  2926. #define EXTI_FTSR_TR14                      EXTI_FTSR_TR14_Msk                 /*!< Falling trigger event configuration bit of line 14 */
  2927. #define EXTI_FTSR_TR15_Pos                  (15U)                              
  2928. #define EXTI_FTSR_TR15_Msk                  (0x1UL << EXTI_FTSR_TR15_Pos)       /*!< 0x00008000 */
  2929. #define EXTI_FTSR_TR15                      EXTI_FTSR_TR15_Msk                 /*!< Falling trigger event configuration bit of line 15 */
  2930. #define EXTI_FTSR_TR16_Pos                  (16U)                              
  2931. #define EXTI_FTSR_TR16_Msk                  (0x1UL << EXTI_FTSR_TR16_Pos)       /*!< 0x00010000 */
  2932. #define EXTI_FTSR_TR16                      EXTI_FTSR_TR16_Msk                 /*!< Falling trigger event configuration bit of line 16 */
  2933. #define EXTI_FTSR_TR17_Pos                  (17U)                              
  2934. #define EXTI_FTSR_TR17_Msk                  (0x1UL << EXTI_FTSR_TR17_Pos)       /*!< 0x00020000 */
  2935. #define EXTI_FTSR_TR17                      EXTI_FTSR_TR17_Msk                 /*!< Falling trigger event configuration bit of line 17 */
  2936. #define EXTI_FTSR_TR18_Pos                  (18U)                              
  2937. #define EXTI_FTSR_TR18_Msk                  (0x1UL << EXTI_FTSR_TR18_Pos)       /*!< 0x00040000 */
  2938. #define EXTI_FTSR_TR18                      EXTI_FTSR_TR18_Msk                 /*!< Falling trigger event configuration bit of line 18 */
  2939. #define EXTI_FTSR_TR19_Pos                  (19U)                              
  2940. #define EXTI_FTSR_TR19_Msk                  (0x1UL << EXTI_FTSR_TR19_Pos)       /*!< 0x00080000 */
  2941. #define EXTI_FTSR_TR19                      EXTI_FTSR_TR19_Msk                 /*!< Falling trigger event configuration bit of line 19 */
  2942. #define EXTI_FTSR_TR20_Pos                  (20U)                              
  2943. #define EXTI_FTSR_TR20_Msk                  (0x1UL << EXTI_FTSR_TR20_Pos)       /*!< 0x00100000 */
  2944. #define EXTI_FTSR_TR20                      EXTI_FTSR_TR20_Msk                 /*!< Falling trigger event configuration bit of line 20 */
  2945. #define EXTI_FTSR_TR21_Pos                  (21U)                              
  2946. #define EXTI_FTSR_TR21_Msk                  (0x1UL << EXTI_FTSR_TR21_Pos)       /*!< 0x00200000 */
  2947. #define EXTI_FTSR_TR21                      EXTI_FTSR_TR21_Msk                 /*!< Falling trigger event configuration bit of line 21 */
  2948. #define EXTI_FTSR_TR22_Pos                  (22U)                              
  2949. #define EXTI_FTSR_TR22_Msk                  (0x1UL << EXTI_FTSR_TR22_Pos)       /*!< 0x00400000 */
  2950. #define EXTI_FTSR_TR22                      EXTI_FTSR_TR22_Msk                 /*!< Falling trigger event configuration bit of line 22 */
  2951. #define EXTI_FTSR_TR23_Pos                  (23U)                              
  2952. #define EXTI_FTSR_TR23_Msk                  (0x1UL << EXTI_FTSR_TR23_Pos)       /*!< 0x00800000 */
  2953. #define EXTI_FTSR_TR23                      EXTI_FTSR_TR23_Msk                 /*!< Falling trigger event configuration bit of line 23 */
  2954.  
  2955. /* References Defines */
  2956. #define  EXTI_FTSR_FT0 EXTI_FTSR_TR0
  2957. #define  EXTI_FTSR_FT1 EXTI_FTSR_TR1
  2958. #define  EXTI_FTSR_FT2 EXTI_FTSR_TR2
  2959. #define  EXTI_FTSR_FT3 EXTI_FTSR_TR3
  2960. #define  EXTI_FTSR_FT4 EXTI_FTSR_TR4
  2961. #define  EXTI_FTSR_FT5 EXTI_FTSR_TR5
  2962. #define  EXTI_FTSR_FT6 EXTI_FTSR_TR6
  2963. #define  EXTI_FTSR_FT7 EXTI_FTSR_TR7
  2964. #define  EXTI_FTSR_FT8 EXTI_FTSR_TR8
  2965. #define  EXTI_FTSR_FT9 EXTI_FTSR_TR9
  2966. #define  EXTI_FTSR_FT10 EXTI_FTSR_TR10
  2967. #define  EXTI_FTSR_FT11 EXTI_FTSR_TR11
  2968. #define  EXTI_FTSR_FT12 EXTI_FTSR_TR12
  2969. #define  EXTI_FTSR_FT13 EXTI_FTSR_TR13
  2970. #define  EXTI_FTSR_FT14 EXTI_FTSR_TR14
  2971. #define  EXTI_FTSR_FT15 EXTI_FTSR_TR15
  2972. #define  EXTI_FTSR_FT16 EXTI_FTSR_TR16
  2973. #define  EXTI_FTSR_FT17 EXTI_FTSR_TR17
  2974. #define  EXTI_FTSR_FT18 EXTI_FTSR_TR18
  2975. #define  EXTI_FTSR_FT19 EXTI_FTSR_TR19
  2976. #define  EXTI_FTSR_FT20 EXTI_FTSR_TR20
  2977. #define  EXTI_FTSR_FT21 EXTI_FTSR_TR21
  2978. #define  EXTI_FTSR_FT22 EXTI_FTSR_TR22
  2979. #define  EXTI_FTSR_FT23 EXTI_FTSR_TR23
  2980.  
  2981. /******************  Bit definition for EXTI_SWIER register  ******************/
  2982. #define EXTI_SWIER_SWIER0_Pos               (0U)                              
  2983. #define EXTI_SWIER_SWIER0_Msk               (0x1UL << EXTI_SWIER_SWIER0_Pos)    /*!< 0x00000001 */
  2984. #define EXTI_SWIER_SWIER0                   EXTI_SWIER_SWIER0_Msk              /*!< Software Interrupt on line 0 */
  2985. #define EXTI_SWIER_SWIER1_Pos               (1U)                              
  2986. #define EXTI_SWIER_SWIER1_Msk               (0x1UL << EXTI_SWIER_SWIER1_Pos)    /*!< 0x00000002 */
  2987. #define EXTI_SWIER_SWIER1                   EXTI_SWIER_SWIER1_Msk              /*!< Software Interrupt on line 1 */
  2988. #define EXTI_SWIER_SWIER2_Pos               (2U)                              
  2989. #define EXTI_SWIER_SWIER2_Msk               (0x1UL << EXTI_SWIER_SWIER2_Pos)    /*!< 0x00000004 */
  2990. #define EXTI_SWIER_SWIER2                   EXTI_SWIER_SWIER2_Msk              /*!< Software Interrupt on line 2 */
  2991. #define EXTI_SWIER_SWIER3_Pos               (3U)                              
  2992. #define EXTI_SWIER_SWIER3_Msk               (0x1UL << EXTI_SWIER_SWIER3_Pos)    /*!< 0x00000008 */
  2993. #define EXTI_SWIER_SWIER3                   EXTI_SWIER_SWIER3_Msk              /*!< Software Interrupt on line 3 */
  2994. #define EXTI_SWIER_SWIER4_Pos               (4U)                              
  2995. #define EXTI_SWIER_SWIER4_Msk               (0x1UL << EXTI_SWIER_SWIER4_Pos)    /*!< 0x00000010 */
  2996. #define EXTI_SWIER_SWIER4                   EXTI_SWIER_SWIER4_Msk              /*!< Software Interrupt on line 4 */
  2997. #define EXTI_SWIER_SWIER5_Pos               (5U)                              
  2998. #define EXTI_SWIER_SWIER5_Msk               (0x1UL << EXTI_SWIER_SWIER5_Pos)    /*!< 0x00000020 */
  2999. #define EXTI_SWIER_SWIER5                   EXTI_SWIER_SWIER5_Msk              /*!< Software Interrupt on line 5 */
  3000. #define EXTI_SWIER_SWIER6_Pos               (6U)                              
  3001. #define EXTI_SWIER_SWIER6_Msk               (0x1UL << EXTI_SWIER_SWIER6_Pos)    /*!< 0x00000040 */
  3002. #define EXTI_SWIER_SWIER6                   EXTI_SWIER_SWIER6_Msk              /*!< Software Interrupt on line 6 */
  3003. #define EXTI_SWIER_SWIER7_Pos               (7U)                              
  3004. #define EXTI_SWIER_SWIER7_Msk               (0x1UL << EXTI_SWIER_SWIER7_Pos)    /*!< 0x00000080 */
  3005. #define EXTI_SWIER_SWIER7                   EXTI_SWIER_SWIER7_Msk              /*!< Software Interrupt on line 7 */
  3006. #define EXTI_SWIER_SWIER8_Pos               (8U)                              
  3007. #define EXTI_SWIER_SWIER8_Msk               (0x1UL << EXTI_SWIER_SWIER8_Pos)    /*!< 0x00000100 */
  3008. #define EXTI_SWIER_SWIER8                   EXTI_SWIER_SWIER8_Msk              /*!< Software Interrupt on line 8 */
  3009. #define EXTI_SWIER_SWIER9_Pos               (9U)                              
  3010. #define EXTI_SWIER_SWIER9_Msk               (0x1UL << EXTI_SWIER_SWIER9_Pos)    /*!< 0x00000200 */
  3011. #define EXTI_SWIER_SWIER9                   EXTI_SWIER_SWIER9_Msk              /*!< Software Interrupt on line 9 */
  3012. #define EXTI_SWIER_SWIER10_Pos              (10U)                              
  3013. #define EXTI_SWIER_SWIER10_Msk              (0x1UL << EXTI_SWIER_SWIER10_Pos)   /*!< 0x00000400 */
  3014. #define EXTI_SWIER_SWIER10                  EXTI_SWIER_SWIER10_Msk             /*!< Software Interrupt on line 10 */
  3015. #define EXTI_SWIER_SWIER11_Pos              (11U)                              
  3016. #define EXTI_SWIER_SWIER11_Msk              (0x1UL << EXTI_SWIER_SWIER11_Pos)   /*!< 0x00000800 */
  3017. #define EXTI_SWIER_SWIER11                  EXTI_SWIER_SWIER11_Msk             /*!< Software Interrupt on line 11 */
  3018. #define EXTI_SWIER_SWIER12_Pos              (12U)                              
  3019. #define EXTI_SWIER_SWIER12_Msk              (0x1UL << EXTI_SWIER_SWIER12_Pos)   /*!< 0x00001000 */
  3020. #define EXTI_SWIER_SWIER12                  EXTI_SWIER_SWIER12_Msk             /*!< Software Interrupt on line 12 */
  3021. #define EXTI_SWIER_SWIER13_Pos              (13U)                              
  3022. #define EXTI_SWIER_SWIER13_Msk              (0x1UL << EXTI_SWIER_SWIER13_Pos)   /*!< 0x00002000 */
  3023. #define EXTI_SWIER_SWIER13                  EXTI_SWIER_SWIER13_Msk             /*!< Software Interrupt on line 13 */
  3024. #define EXTI_SWIER_SWIER14_Pos              (14U)                              
  3025. #define EXTI_SWIER_SWIER14_Msk              (0x1UL << EXTI_SWIER_SWIER14_Pos)   /*!< 0x00004000 */
  3026. #define EXTI_SWIER_SWIER14                  EXTI_SWIER_SWIER14_Msk             /*!< Software Interrupt on line 14 */
  3027. #define EXTI_SWIER_SWIER15_Pos              (15U)                              
  3028. #define EXTI_SWIER_SWIER15_Msk              (0x1UL << EXTI_SWIER_SWIER15_Pos)   /*!< 0x00008000 */
  3029. #define EXTI_SWIER_SWIER15                  EXTI_SWIER_SWIER15_Msk             /*!< Software Interrupt on line 15 */
  3030. #define EXTI_SWIER_SWIER16_Pos              (16U)                              
  3031. #define EXTI_SWIER_SWIER16_Msk              (0x1UL << EXTI_SWIER_SWIER16_Pos)   /*!< 0x00010000 */
  3032. #define EXTI_SWIER_SWIER16                  EXTI_SWIER_SWIER16_Msk             /*!< Software Interrupt on line 16 */
  3033. #define EXTI_SWIER_SWIER17_Pos              (17U)                              
  3034. #define EXTI_SWIER_SWIER17_Msk              (0x1UL << EXTI_SWIER_SWIER17_Pos)   /*!< 0x00020000 */
  3035. #define EXTI_SWIER_SWIER17                  EXTI_SWIER_SWIER17_Msk             /*!< Software Interrupt on line 17 */
  3036. #define EXTI_SWIER_SWIER18_Pos              (18U)                              
  3037. #define EXTI_SWIER_SWIER18_Msk              (0x1UL << EXTI_SWIER_SWIER18_Pos)   /*!< 0x00040000 */
  3038. #define EXTI_SWIER_SWIER18                  EXTI_SWIER_SWIER18_Msk             /*!< Software Interrupt on line 18 */
  3039. #define EXTI_SWIER_SWIER19_Pos              (19U)                              
  3040. #define EXTI_SWIER_SWIER19_Msk              (0x1UL << EXTI_SWIER_SWIER19_Pos)   /*!< 0x00080000 */
  3041. #define EXTI_SWIER_SWIER19                  EXTI_SWIER_SWIER19_Msk             /*!< Software Interrupt on line 19 */
  3042. #define EXTI_SWIER_SWIER20_Pos              (20U)                              
  3043. #define EXTI_SWIER_SWIER20_Msk              (0x1UL << EXTI_SWIER_SWIER20_Pos)   /*!< 0x00100000 */
  3044. #define EXTI_SWIER_SWIER20                  EXTI_SWIER_SWIER20_Msk             /*!< Software Interrupt on line 20 */
  3045. #define EXTI_SWIER_SWIER21_Pos              (21U)                              
  3046. #define EXTI_SWIER_SWIER21_Msk              (0x1UL << EXTI_SWIER_SWIER21_Pos)   /*!< 0x00200000 */
  3047. #define EXTI_SWIER_SWIER21                  EXTI_SWIER_SWIER21_Msk             /*!< Software Interrupt on line 21 */
  3048. #define EXTI_SWIER_SWIER22_Pos              (22U)                              
  3049. #define EXTI_SWIER_SWIER22_Msk              (0x1UL << EXTI_SWIER_SWIER22_Pos)   /*!< 0x00400000 */
  3050. #define EXTI_SWIER_SWIER22                  EXTI_SWIER_SWIER22_Msk             /*!< Software Interrupt on line 22 */
  3051. #define EXTI_SWIER_SWIER23_Pos              (23U)                              
  3052. #define EXTI_SWIER_SWIER23_Msk              (0x1UL << EXTI_SWIER_SWIER23_Pos)   /*!< 0x00800000 */
  3053. #define EXTI_SWIER_SWIER23                  EXTI_SWIER_SWIER23_Msk             /*!< Software Interrupt on line 23 */
  3054.  
  3055. /* References Defines */
  3056. #define  EXTI_SWIER_SWI0 EXTI_SWIER_SWIER0
  3057. #define  EXTI_SWIER_SWI1 EXTI_SWIER_SWIER1
  3058. #define  EXTI_SWIER_SWI2 EXTI_SWIER_SWIER2
  3059. #define  EXTI_SWIER_SWI3 EXTI_SWIER_SWIER3
  3060. #define  EXTI_SWIER_SWI4 EXTI_SWIER_SWIER4
  3061. #define  EXTI_SWIER_SWI5 EXTI_SWIER_SWIER5
  3062. #define  EXTI_SWIER_SWI6 EXTI_SWIER_SWIER6
  3063. #define  EXTI_SWIER_SWI7 EXTI_SWIER_SWIER7
  3064. #define  EXTI_SWIER_SWI8 EXTI_SWIER_SWIER8
  3065. #define  EXTI_SWIER_SWI9 EXTI_SWIER_SWIER9
  3066. #define  EXTI_SWIER_SWI10 EXTI_SWIER_SWIER10
  3067. #define  EXTI_SWIER_SWI11 EXTI_SWIER_SWIER11
  3068. #define  EXTI_SWIER_SWI12 EXTI_SWIER_SWIER12
  3069. #define  EXTI_SWIER_SWI13 EXTI_SWIER_SWIER13
  3070. #define  EXTI_SWIER_SWI14 EXTI_SWIER_SWIER14
  3071. #define  EXTI_SWIER_SWI15 EXTI_SWIER_SWIER15
  3072. #define  EXTI_SWIER_SWI16 EXTI_SWIER_SWIER16
  3073. #define  EXTI_SWIER_SWI17 EXTI_SWIER_SWIER17
  3074. #define  EXTI_SWIER_SWI18 EXTI_SWIER_SWIER18
  3075. #define  EXTI_SWIER_SWI19 EXTI_SWIER_SWIER19
  3076. #define  EXTI_SWIER_SWI20 EXTI_SWIER_SWIER20
  3077. #define  EXTI_SWIER_SWI21 EXTI_SWIER_SWIER21
  3078. #define  EXTI_SWIER_SWI22 EXTI_SWIER_SWIER22
  3079. #define  EXTI_SWIER_SWI23 EXTI_SWIER_SWIER23
  3080.  
  3081. /*******************  Bit definition for EXTI_PR register  ********************/
  3082. #define EXTI_PR_PR0_Pos                     (0U)                              
  3083. #define EXTI_PR_PR0_Msk                     (0x1UL << EXTI_PR_PR0_Pos)          /*!< 0x00000001 */
  3084. #define EXTI_PR_PR0                         EXTI_PR_PR0_Msk                    /*!< Pending bit for line 0 */
  3085. #define EXTI_PR_PR1_Pos                     (1U)                              
  3086. #define EXTI_PR_PR1_Msk                     (0x1UL << EXTI_PR_PR1_Pos)          /*!< 0x00000002 */
  3087. #define EXTI_PR_PR1                         EXTI_PR_PR1_Msk                    /*!< Pending bit for line 1 */
  3088. #define EXTI_PR_PR2_Pos                     (2U)                              
  3089. #define EXTI_PR_PR2_Msk                     (0x1UL << EXTI_PR_PR2_Pos)          /*!< 0x00000004 */
  3090. #define EXTI_PR_PR2                         EXTI_PR_PR2_Msk                    /*!< Pending bit for line 2 */
  3091. #define EXTI_PR_PR3_Pos                     (3U)                              
  3092. #define EXTI_PR_PR3_Msk                     (0x1UL << EXTI_PR_PR3_Pos)          /*!< 0x00000008 */
  3093. #define EXTI_PR_PR3                         EXTI_PR_PR3_Msk                    /*!< Pending bit for line 3 */
  3094. #define EXTI_PR_PR4_Pos                     (4U)                              
  3095. #define EXTI_PR_PR4_Msk                     (0x1UL << EXTI_PR_PR4_Pos)          /*!< 0x00000010 */
  3096. #define EXTI_PR_PR4                         EXTI_PR_PR4_Msk                    /*!< Pending bit for line 4 */
  3097. #define EXTI_PR_PR5_Pos                     (5U)                              
  3098. #define EXTI_PR_PR5_Msk                     (0x1UL << EXTI_PR_PR5_Pos)          /*!< 0x00000020 */
  3099. #define EXTI_PR_PR5                         EXTI_PR_PR5_Msk                    /*!< Pending bit for line 5 */
  3100. #define EXTI_PR_PR6_Pos                     (6U)                              
  3101. #define EXTI_PR_PR6_Msk                     (0x1UL << EXTI_PR_PR6_Pos)          /*!< 0x00000040 */
  3102. #define EXTI_PR_PR6                         EXTI_PR_PR6_Msk                    /*!< Pending bit for line 6 */
  3103. #define EXTI_PR_PR7_Pos                     (7U)                              
  3104. #define EXTI_PR_PR7_Msk                     (0x1UL << EXTI_PR_PR7_Pos)          /*!< 0x00000080 */
  3105. #define EXTI_PR_PR7                         EXTI_PR_PR7_Msk                    /*!< Pending bit for line 7 */
  3106. #define EXTI_PR_PR8_Pos                     (8U)                              
  3107. #define EXTI_PR_PR8_Msk                     (0x1UL << EXTI_PR_PR8_Pos)          /*!< 0x00000100 */
  3108. #define EXTI_PR_PR8                         EXTI_PR_PR8_Msk                    /*!< Pending bit for line 8 */
  3109. #define EXTI_PR_PR9_Pos                     (9U)                              
  3110. #define EXTI_PR_PR9_Msk                     (0x1UL << EXTI_PR_PR9_Pos)          /*!< 0x00000200 */
  3111. #define EXTI_PR_PR9                         EXTI_PR_PR9_Msk                    /*!< Pending bit for line 9 */
  3112. #define EXTI_PR_PR10_Pos                    (10U)                              
  3113. #define EXTI_PR_PR10_Msk                    (0x1UL << EXTI_PR_PR10_Pos)         /*!< 0x00000400 */
  3114. #define EXTI_PR_PR10                        EXTI_PR_PR10_Msk                   /*!< Pending bit for line 10 */
  3115. #define EXTI_PR_PR11_Pos                    (11U)                              
  3116. #define EXTI_PR_PR11_Msk                    (0x1UL << EXTI_PR_PR11_Pos)         /*!< 0x00000800 */
  3117. #define EXTI_PR_PR11                        EXTI_PR_PR11_Msk                   /*!< Pending bit for line 11 */
  3118. #define EXTI_PR_PR12_Pos                    (12U)                              
  3119. #define EXTI_PR_PR12_Msk                    (0x1UL << EXTI_PR_PR12_Pos)         /*!< 0x00001000 */
  3120. #define EXTI_PR_PR12                        EXTI_PR_PR12_Msk                   /*!< Pending bit for line 12 */
  3121. #define EXTI_PR_PR13_Pos                    (13U)                              
  3122. #define EXTI_PR_PR13_Msk                    (0x1UL << EXTI_PR_PR13_Pos)         /*!< 0x00002000 */
  3123. #define EXTI_PR_PR13                        EXTI_PR_PR13_Msk                   /*!< Pending bit for line 13 */
  3124. #define EXTI_PR_PR14_Pos                    (14U)                              
  3125. #define EXTI_PR_PR14_Msk                    (0x1UL << EXTI_PR_PR14_Pos)         /*!< 0x00004000 */
  3126. #define EXTI_PR_PR14                        EXTI_PR_PR14_Msk                   /*!< Pending bit for line 14 */
  3127. #define EXTI_PR_PR15_Pos                    (15U)                              
  3128. #define EXTI_PR_PR15_Msk                    (0x1UL << EXTI_PR_PR15_Pos)         /*!< 0x00008000 */
  3129. #define EXTI_PR_PR15                        EXTI_PR_PR15_Msk                   /*!< Pending bit for line 15 */
  3130. #define EXTI_PR_PR16_Pos                    (16U)                              
  3131. #define EXTI_PR_PR16_Msk                    (0x1UL << EXTI_PR_PR16_Pos)         /*!< 0x00010000 */
  3132. #define EXTI_PR_PR16                        EXTI_PR_PR16_Msk                   /*!< Pending bit for line 16 */
  3133. #define EXTI_PR_PR17_Pos                    (17U)                              
  3134. #define EXTI_PR_PR17_Msk                    (0x1UL << EXTI_PR_PR17_Pos)         /*!< 0x00020000 */
  3135. #define EXTI_PR_PR17                        EXTI_PR_PR17_Msk                   /*!< Pending bit for line 17 */
  3136. #define EXTI_PR_PR18_Pos                    (18U)                              
  3137. #define EXTI_PR_PR18_Msk                    (0x1UL << EXTI_PR_PR18_Pos)         /*!< 0x00040000 */
  3138. #define EXTI_PR_PR18                        EXTI_PR_PR18_Msk                   /*!< Pending bit for line 18 */
  3139. #define EXTI_PR_PR19_Pos                    (19U)                              
  3140. #define EXTI_PR_PR19_Msk                    (0x1UL << EXTI_PR_PR19_Pos)         /*!< 0x00080000 */
  3141. #define EXTI_PR_PR19                        EXTI_PR_PR19_Msk                   /*!< Pending bit for line 19 */
  3142. #define EXTI_PR_PR20_Pos                    (20U)                              
  3143. #define EXTI_PR_PR20_Msk                    (0x1UL << EXTI_PR_PR20_Pos)         /*!< 0x00100000 */
  3144. #define EXTI_PR_PR20                        EXTI_PR_PR20_Msk                   /*!< Pending bit for line 20 */
  3145. #define EXTI_PR_PR21_Pos                    (21U)                              
  3146. #define EXTI_PR_PR21_Msk                    (0x1UL << EXTI_PR_PR21_Pos)         /*!< 0x00200000 */
  3147. #define EXTI_PR_PR21                        EXTI_PR_PR21_Msk                   /*!< Pending bit for line 21 */
  3148. #define EXTI_PR_PR22_Pos                    (22U)                              
  3149. #define EXTI_PR_PR22_Msk                    (0x1UL << EXTI_PR_PR22_Pos)         /*!< 0x00400000 */
  3150. #define EXTI_PR_PR22                        EXTI_PR_PR22_Msk                   /*!< Pending bit for line 22 */
  3151. #define EXTI_PR_PR23_Pos                    (23U)                              
  3152. #define EXTI_PR_PR23_Msk                    (0x1UL << EXTI_PR_PR23_Pos)         /*!< 0x00800000 */
  3153. #define EXTI_PR_PR23                        EXTI_PR_PR23_Msk                   /*!< Pending bit for line 23 */
  3154.  
  3155. /* References Defines */
  3156. #define  EXTI_PR_PIF0 EXTI_PR_PR0
  3157. #define  EXTI_PR_PIF1 EXTI_PR_PR1
  3158. #define  EXTI_PR_PIF2 EXTI_PR_PR2
  3159. #define  EXTI_PR_PIF3 EXTI_PR_PR3
  3160. #define  EXTI_PR_PIF4 EXTI_PR_PR4
  3161. #define  EXTI_PR_PIF5 EXTI_PR_PR5
  3162. #define  EXTI_PR_PIF6 EXTI_PR_PR6
  3163. #define  EXTI_PR_PIF7 EXTI_PR_PR7
  3164. #define  EXTI_PR_PIF8 EXTI_PR_PR8
  3165. #define  EXTI_PR_PIF9 EXTI_PR_PR9
  3166. #define  EXTI_PR_PIF10 EXTI_PR_PR10
  3167. #define  EXTI_PR_PIF11 EXTI_PR_PR11
  3168. #define  EXTI_PR_PIF12 EXTI_PR_PR12
  3169. #define  EXTI_PR_PIF13 EXTI_PR_PR13
  3170. #define  EXTI_PR_PIF14 EXTI_PR_PR14
  3171. #define  EXTI_PR_PIF15 EXTI_PR_PR15
  3172. #define  EXTI_PR_PIF16 EXTI_PR_PR16
  3173. #define  EXTI_PR_PIF17 EXTI_PR_PR17
  3174. #define  EXTI_PR_PIF18 EXTI_PR_PR18
  3175. #define  EXTI_PR_PIF19 EXTI_PR_PR19
  3176. #define  EXTI_PR_PIF20 EXTI_PR_PR20
  3177. #define  EXTI_PR_PIF21 EXTI_PR_PR21
  3178. #define  EXTI_PR_PIF22 EXTI_PR_PR22
  3179. #define  EXTI_PR_PIF23 EXTI_PR_PR23
  3180.  
  3181. /******************************************************************************/
  3182. /*                                                                            */
  3183. /*                FLASH, DATA EEPROM and Option Bytes Registers               */
  3184. /*                        (FLASH, DATA_EEPROM, OB)                            */
  3185. /*                                                                            */
  3186. /******************************************************************************/
  3187. /*
  3188.  * @brief Specific device feature definitions (not present on all devices in the STM32L1 serie)
  3189.  */
  3190. #define FLASH_CUT3
  3191.  
  3192. /*******************  Bit definition for FLASH_ACR register  ******************/
  3193. #define FLASH_ACR_LATENCY_Pos                (0U)                              
  3194. #define FLASH_ACR_LATENCY_Msk                (0x1UL << FLASH_ACR_LATENCY_Pos)   /*!< 0x00000001 */
  3195. #define FLASH_ACR_LATENCY                    FLASH_ACR_LATENCY_Msk             /*!< Latency */
  3196. #define FLASH_ACR_PRFTEN_Pos                 (1U)                              
  3197. #define FLASH_ACR_PRFTEN_Msk                 (0x1UL << FLASH_ACR_PRFTEN_Pos)    /*!< 0x00000002 */
  3198. #define FLASH_ACR_PRFTEN                     FLASH_ACR_PRFTEN_Msk              /*!< Prefetch Buffer Enable */
  3199. #define FLASH_ACR_ACC64_Pos                  (2U)                              
  3200. #define FLASH_ACR_ACC64_Msk                  (0x1UL << FLASH_ACR_ACC64_Pos)     /*!< 0x00000004 */
  3201. #define FLASH_ACR_ACC64                      FLASH_ACR_ACC64_Msk               /*!< Access 64 bits */
  3202. #define FLASH_ACR_SLEEP_PD_Pos               (3U)                              
  3203. #define FLASH_ACR_SLEEP_PD_Msk               (0x1UL << FLASH_ACR_SLEEP_PD_Pos)  /*!< 0x00000008 */
  3204. #define FLASH_ACR_SLEEP_PD                   FLASH_ACR_SLEEP_PD_Msk            /*!< Flash mode during sleep mode */
  3205. #define FLASH_ACR_RUN_PD_Pos                 (4U)                              
  3206. #define FLASH_ACR_RUN_PD_Msk                 (0x1UL << FLASH_ACR_RUN_PD_Pos)    /*!< 0x00000010 */
  3207. #define FLASH_ACR_RUN_PD                     FLASH_ACR_RUN_PD_Msk              /*!< Flash mode during RUN mode */
  3208.  
  3209. /*******************  Bit definition for FLASH_PECR register  ******************/
  3210. #define FLASH_PECR_PELOCK_Pos                (0U)                              
  3211. #define FLASH_PECR_PELOCK_Msk                (0x1UL << FLASH_PECR_PELOCK_Pos)   /*!< 0x00000001 */
  3212. #define FLASH_PECR_PELOCK                    FLASH_PECR_PELOCK_Msk             /*!< FLASH_PECR and Flash data Lock */
  3213. #define FLASH_PECR_PRGLOCK_Pos               (1U)                              
  3214. #define FLASH_PECR_PRGLOCK_Msk               (0x1UL << FLASH_PECR_PRGLOCK_Pos)  /*!< 0x00000002 */
  3215. #define FLASH_PECR_PRGLOCK                   FLASH_PECR_PRGLOCK_Msk            /*!< Program matrix Lock */
  3216. #define FLASH_PECR_OPTLOCK_Pos               (2U)                              
  3217. #define FLASH_PECR_OPTLOCK_Msk               (0x1UL << FLASH_PECR_OPTLOCK_Pos)  /*!< 0x00000004 */
  3218. #define FLASH_PECR_OPTLOCK                   FLASH_PECR_OPTLOCK_Msk            /*!< Option byte matrix Lock */
  3219. #define FLASH_PECR_PROG_Pos                  (3U)                              
  3220. #define FLASH_PECR_PROG_Msk                  (0x1UL << FLASH_PECR_PROG_Pos)     /*!< 0x00000008 */
  3221. #define FLASH_PECR_PROG                      FLASH_PECR_PROG_Msk               /*!< Program matrix selection */
  3222. #define FLASH_PECR_DATA_Pos                  (4U)                              
  3223. #define FLASH_PECR_DATA_Msk                  (0x1UL << FLASH_PECR_DATA_Pos)     /*!< 0x00000010 */
  3224. #define FLASH_PECR_DATA                      FLASH_PECR_DATA_Msk               /*!< Data matrix selection */
  3225. #define FLASH_PECR_FTDW_Pos                  (8U)                              
  3226. #define FLASH_PECR_FTDW_Msk                  (0x1UL << FLASH_PECR_FTDW_Pos)     /*!< 0x00000100 */
  3227. #define FLASH_PECR_FTDW                      FLASH_PECR_FTDW_Msk               /*!< Fixed Time Data write for Word/Half Word/Byte programming */
  3228. #define FLASH_PECR_ERASE_Pos                 (9U)                              
  3229. #define FLASH_PECR_ERASE_Msk                 (0x1UL << FLASH_PECR_ERASE_Pos)    /*!< 0x00000200 */
  3230. #define FLASH_PECR_ERASE                     FLASH_PECR_ERASE_Msk              /*!< Page erasing mode */
  3231. #define FLASH_PECR_FPRG_Pos                  (10U)                            
  3232. #define FLASH_PECR_FPRG_Msk                  (0x1UL << FLASH_PECR_FPRG_Pos)     /*!< 0x00000400 */
  3233. #define FLASH_PECR_FPRG                      FLASH_PECR_FPRG_Msk               /*!< Fast Page/Half Page programming mode */
  3234. #define FLASH_PECR_EOPIE_Pos                 (16U)                            
  3235. #define FLASH_PECR_EOPIE_Msk                 (0x1UL << FLASH_PECR_EOPIE_Pos)    /*!< 0x00010000 */
  3236. #define FLASH_PECR_EOPIE                     FLASH_PECR_EOPIE_Msk              /*!< End of programming interrupt */
  3237. #define FLASH_PECR_ERRIE_Pos                 (17U)                            
  3238. #define FLASH_PECR_ERRIE_Msk                 (0x1UL << FLASH_PECR_ERRIE_Pos)    /*!< 0x00020000 */
  3239. #define FLASH_PECR_ERRIE                     FLASH_PECR_ERRIE_Msk              /*!< Error interrupt */
  3240. #define FLASH_PECR_OBL_LAUNCH_Pos            (18U)                            
  3241. #define FLASH_PECR_OBL_LAUNCH_Msk            (0x1UL << FLASH_PECR_OBL_LAUNCH_Pos) /*!< 0x00040000 */
  3242. #define FLASH_PECR_OBL_LAUNCH                FLASH_PECR_OBL_LAUNCH_Msk         /*!< Launch the option byte loading */
  3243.  
  3244. /******************  Bit definition for FLASH_PDKEYR register  ******************/
  3245. #define FLASH_PDKEYR_PDKEYR_Pos              (0U)                              
  3246. #define FLASH_PDKEYR_PDKEYR_Msk              (0xFFFFFFFFUL << FLASH_PDKEYR_PDKEYR_Pos) /*!< 0xFFFFFFFF */
  3247. #define FLASH_PDKEYR_PDKEYR                  FLASH_PDKEYR_PDKEYR_Msk           /*!< FLASH_PEC and data matrix Key */
  3248.  
  3249. /******************  Bit definition for FLASH_PEKEYR register  ******************/
  3250. #define FLASH_PEKEYR_PEKEYR_Pos              (0U)                              
  3251. #define FLASH_PEKEYR_PEKEYR_Msk              (0xFFFFFFFFUL << FLASH_PEKEYR_PEKEYR_Pos) /*!< 0xFFFFFFFF */
  3252. #define FLASH_PEKEYR_PEKEYR                  FLASH_PEKEYR_PEKEYR_Msk           /*!< FLASH_PEC and data matrix Key */
  3253.  
  3254. /******************  Bit definition for FLASH_PRGKEYR register  ******************/
  3255. #define FLASH_PRGKEYR_PRGKEYR_Pos            (0U)                              
  3256. #define FLASH_PRGKEYR_PRGKEYR_Msk            (0xFFFFFFFFUL << FLASH_PRGKEYR_PRGKEYR_Pos) /*!< 0xFFFFFFFF */
  3257. #define FLASH_PRGKEYR_PRGKEYR                FLASH_PRGKEYR_PRGKEYR_Msk         /*!< Program matrix Key */
  3258.  
  3259. /******************  Bit definition for FLASH_OPTKEYR register  ******************/
  3260. #define FLASH_OPTKEYR_OPTKEYR_Pos            (0U)                              
  3261. #define FLASH_OPTKEYR_OPTKEYR_Msk            (0xFFFFFFFFUL << FLASH_OPTKEYR_OPTKEYR_Pos) /*!< 0xFFFFFFFF */
  3262. #define FLASH_OPTKEYR_OPTKEYR                FLASH_OPTKEYR_OPTKEYR_Msk         /*!< Option bytes matrix Key */
  3263.  
  3264. /******************  Bit definition for FLASH_SR register  *******************/
  3265. #define FLASH_SR_BSY_Pos                     (0U)                              
  3266. #define FLASH_SR_BSY_Msk                     (0x1UL << FLASH_SR_BSY_Pos)        /*!< 0x00000001 */
  3267. #define FLASH_SR_BSY                         FLASH_SR_BSY_Msk                  /*!< Busy */
  3268. #define FLASH_SR_EOP_Pos                     (1U)                              
  3269. #define FLASH_SR_EOP_Msk                     (0x1UL << FLASH_SR_EOP_Pos)        /*!< 0x00000002 */
  3270. #define FLASH_SR_EOP                         FLASH_SR_EOP_Msk                  /*!< End Of Programming*/
  3271. #define FLASH_SR_ENDHV_Pos                   (2U)                              
  3272. #define FLASH_SR_ENDHV_Msk                   (0x1UL << FLASH_SR_ENDHV_Pos)      /*!< 0x00000004 */
  3273. #define FLASH_SR_ENDHV                       FLASH_SR_ENDHV_Msk                /*!< End of high voltage */
  3274. #define FLASH_SR_READY_Pos                   (3U)                              
  3275. #define FLASH_SR_READY_Msk                   (0x1UL << FLASH_SR_READY_Pos)      /*!< 0x00000008 */
  3276. #define FLASH_SR_READY                       FLASH_SR_READY_Msk                /*!< Flash ready after low power mode */
  3277.  
  3278. #define FLASH_SR_WRPERR_Pos                  (8U)                              
  3279. #define FLASH_SR_WRPERR_Msk                  (0x1UL << FLASH_SR_WRPERR_Pos)     /*!< 0x00000100 */
  3280. #define FLASH_SR_WRPERR                      FLASH_SR_WRPERR_Msk               /*!< Write protected error */
  3281. #define FLASH_SR_PGAERR_Pos                  (9U)                              
  3282. #define FLASH_SR_PGAERR_Msk                  (0x1UL << FLASH_SR_PGAERR_Pos)     /*!< 0x00000200 */
  3283. #define FLASH_SR_PGAERR                      FLASH_SR_PGAERR_Msk               /*!< Programming Alignment Error */
  3284. #define FLASH_SR_SIZERR_Pos                  (10U)                            
  3285. #define FLASH_SR_SIZERR_Msk                  (0x1UL << FLASH_SR_SIZERR_Pos)     /*!< 0x00000400 */
  3286. #define FLASH_SR_SIZERR                      FLASH_SR_SIZERR_Msk               /*!< Size error */
  3287. #define FLASH_SR_OPTVERR_Pos                 (11U)                            
  3288. #define FLASH_SR_OPTVERR_Msk                 (0x1UL << FLASH_SR_OPTVERR_Pos)    /*!< 0x00000800 */
  3289. #define FLASH_SR_OPTVERR                     FLASH_SR_OPTVERR_Msk              /*!< Option validity error */
  3290. #define FLASH_SR_OPTVERRUSR_Pos              (12U)                            
  3291. #define FLASH_SR_OPTVERRUSR_Msk              (0x1UL << FLASH_SR_OPTVERRUSR_Pos) /*!< 0x00001000 */
  3292. #define FLASH_SR_OPTVERRUSR                  FLASH_SR_OPTVERRUSR_Msk           /*!< Option User validity error */
  3293.  
  3294. /******************  Bit definition for FLASH_OBR register  *******************/
  3295. #define FLASH_OBR_RDPRT_Pos                  (0U)                              
  3296. #define FLASH_OBR_RDPRT_Msk                  (0xFFUL << FLASH_OBR_RDPRT_Pos)    /*!< 0x000000FF */
  3297. #define FLASH_OBR_RDPRT                      FLASH_OBR_RDPRT_Msk               /*!< Read Protection */
  3298. #define FLASH_OBR_BOR_LEV_Pos                (16U)                            
  3299. #define FLASH_OBR_BOR_LEV_Msk                (0xFUL << FLASH_OBR_BOR_LEV_Pos)   /*!< 0x000F0000 */
  3300. #define FLASH_OBR_BOR_LEV                    FLASH_OBR_BOR_LEV_Msk             /*!< BOR_LEV[3:0] Brown Out Reset Threshold Level*/
  3301. #define FLASH_OBR_USER_Pos                   (20U)                            
  3302. #define FLASH_OBR_USER_Msk                   (0xFUL << FLASH_OBR_USER_Pos)      /*!< 0x00F00000 */
  3303. #define FLASH_OBR_USER                       FLASH_OBR_USER_Msk                /*!< User Option Bytes */
  3304. #define FLASH_OBR_IWDG_SW_Pos                (20U)                            
  3305. #define FLASH_OBR_IWDG_SW_Msk                (0x1UL << FLASH_OBR_IWDG_SW_Pos)   /*!< 0x00100000 */
  3306. #define FLASH_OBR_IWDG_SW                    FLASH_OBR_IWDG_SW_Msk             /*!< IWDG_SW */
  3307. #define FLASH_OBR_nRST_STOP_Pos              (21U)                            
  3308. #define FLASH_OBR_nRST_STOP_Msk              (0x1UL << FLASH_OBR_nRST_STOP_Pos) /*!< 0x00200000 */
  3309. #define FLASH_OBR_nRST_STOP                  FLASH_OBR_nRST_STOP_Msk           /*!< nRST_STOP */
  3310. #define FLASH_OBR_nRST_STDBY_Pos             (22U)                            
  3311. #define FLASH_OBR_nRST_STDBY_Msk             (0x1UL << FLASH_OBR_nRST_STDBY_Pos) /*!< 0x00400000 */
  3312. #define FLASH_OBR_nRST_STDBY                 FLASH_OBR_nRST_STDBY_Msk          /*!< nRST_STDBY */
  3313.  
  3314. /******************  Bit definition for FLASH_WRPR register  ******************/
  3315. #define FLASH_WRPR1_WRP_Pos                  (0U)                              
  3316. #define FLASH_WRPR1_WRP_Msk                  (0xFFFFFFFFUL << FLASH_WRPR1_WRP_Pos) /*!< 0xFFFFFFFF */
  3317. #define FLASH_WRPR1_WRP                      FLASH_WRPR1_WRP_Msk               /*!< Write Protect sectors 0  to 31  */
  3318. #define FLASH_WRPR2_WRP_Pos                  (0U)                              
  3319. #define FLASH_WRPR2_WRP_Msk                  (0xFFFFFFFFUL << FLASH_WRPR2_WRP_Pos) /*!< 0xFFFFFFFF */
  3320. #define FLASH_WRPR2_WRP                      FLASH_WRPR2_WRP_Msk               /*!< Write Protect sectors 32 to 63  */            
  3321.  
  3322. /******************************************************************************/
  3323. /*                                                                            */
  3324. /*                            General Purpose I/O                             */
  3325. /*                                                                            */
  3326. /******************************************************************************/
  3327. /******************  Bits definition for GPIO_MODER register  *****************/
  3328. #define GPIO_MODER_MODER0_Pos                (0U)                              
  3329. #define GPIO_MODER_MODER0_Msk                (0x3UL << GPIO_MODER_MODER0_Pos)   /*!< 0x00000003 */
  3330. #define GPIO_MODER_MODER0                    GPIO_MODER_MODER0_Msk            
  3331. #define GPIO_MODER_MODER0_0                  (0x1UL << GPIO_MODER_MODER0_Pos)   /*!< 0x00000001 */
  3332. #define GPIO_MODER_MODER0_1                  (0x2UL << GPIO_MODER_MODER0_Pos)   /*!< 0x00000002 */
  3333.  
  3334. #define GPIO_MODER_MODER1_Pos                (2U)                              
  3335. #define GPIO_MODER_MODER1_Msk                (0x3UL << GPIO_MODER_MODER1_Pos)   /*!< 0x0000000C */
  3336. #define GPIO_MODER_MODER1                    GPIO_MODER_MODER1_Msk            
  3337. #define GPIO_MODER_MODER1_0                  (0x1UL << GPIO_MODER_MODER1_Pos)   /*!< 0x00000004 */
  3338. #define GPIO_MODER_MODER1_1                  (0x2UL << GPIO_MODER_MODER1_Pos)   /*!< 0x00000008 */
  3339.  
  3340. #define GPIO_MODER_MODER2_Pos                (4U)                              
  3341. #define GPIO_MODER_MODER2_Msk                (0x3UL << GPIO_MODER_MODER2_Pos)   /*!< 0x00000030 */
  3342. #define GPIO_MODER_MODER2                    GPIO_MODER_MODER2_Msk            
  3343. #define GPIO_MODER_MODER2_0                  (0x1UL << GPIO_MODER_MODER2_Pos)   /*!< 0x00000010 */
  3344. #define GPIO_MODER_MODER2_1                  (0x2UL << GPIO_MODER_MODER2_Pos)   /*!< 0x00000020 */
  3345.  
  3346. #define GPIO_MODER_MODER3_Pos                (6U)                              
  3347. #define GPIO_MODER_MODER3_Msk                (0x3UL << GPIO_MODER_MODER3_Pos)   /*!< 0x000000C0 */
  3348. #define GPIO_MODER_MODER3                    GPIO_MODER_MODER3_Msk            
  3349. #define GPIO_MODER_MODER3_0                  (0x1UL << GPIO_MODER_MODER3_Pos)   /*!< 0x00000040 */
  3350. #define GPIO_MODER_MODER3_1                  (0x2UL << GPIO_MODER_MODER3_Pos)   /*!< 0x00000080 */
  3351.  
  3352. #define GPIO_MODER_MODER4_Pos                (8U)                              
  3353. #define GPIO_MODER_MODER4_Msk                (0x3UL << GPIO_MODER_MODER4_Pos)   /*!< 0x00000300 */
  3354. #define GPIO_MODER_MODER4                    GPIO_MODER_MODER4_Msk            
  3355. #define GPIO_MODER_MODER4_0                  (0x1UL << GPIO_MODER_MODER4_Pos)   /*!< 0x00000100 */
  3356. #define GPIO_MODER_MODER4_1                  (0x2UL << GPIO_MODER_MODER4_Pos)   /*!< 0x00000200 */
  3357.  
  3358. #define GPIO_MODER_MODER5_Pos                (10U)                            
  3359. #define GPIO_MODER_MODER5_Msk                (0x3UL << GPIO_MODER_MODER5_Pos)   /*!< 0x00000C00 */
  3360. #define GPIO_MODER_MODER5                    GPIO_MODER_MODER5_Msk            
  3361. #define GPIO_MODER_MODER5_0                  (0x1UL << GPIO_MODER_MODER5_Pos)   /*!< 0x00000400 */
  3362. #define GPIO_MODER_MODER5_1                  (0x2UL << GPIO_MODER_MODER5_Pos)   /*!< 0x00000800 */
  3363.  
  3364. #define GPIO_MODER_MODER6_Pos                (12U)                            
  3365. #define GPIO_MODER_MODER6_Msk                (0x3UL << GPIO_MODER_MODER6_Pos)   /*!< 0x00003000 */
  3366. #define GPIO_MODER_MODER6                    GPIO_MODER_MODER6_Msk            
  3367. #define GPIO_MODER_MODER6_0                  (0x1UL << GPIO_MODER_MODER6_Pos)   /*!< 0x00001000 */
  3368. #define GPIO_MODER_MODER6_1                  (0x2UL << GPIO_MODER_MODER6_Pos)   /*!< 0x00002000 */
  3369.  
  3370. #define GPIO_MODER_MODER7_Pos                (14U)                            
  3371. #define GPIO_MODER_MODER7_Msk                (0x3UL << GPIO_MODER_MODER7_Pos)   /*!< 0x0000C000 */
  3372. #define GPIO_MODER_MODER7                    GPIO_MODER_MODER7_Msk            
  3373. #define GPIO_MODER_MODER7_0                  (0x1UL << GPIO_MODER_MODER7_Pos)   /*!< 0x00004000 */
  3374. #define GPIO_MODER_MODER7_1                  (0x2UL << GPIO_MODER_MODER7_Pos)   /*!< 0x00008000 */
  3375.  
  3376. #define GPIO_MODER_MODER8_Pos                (16U)                            
  3377. #define GPIO_MODER_MODER8_Msk                (0x3UL << GPIO_MODER_MODER8_Pos)   /*!< 0x00030000 */
  3378. #define GPIO_MODER_MODER8                    GPIO_MODER_MODER8_Msk            
  3379. #define GPIO_MODER_MODER8_0                  (0x1UL << GPIO_MODER_MODER8_Pos)   /*!< 0x00010000 */
  3380. #define GPIO_MODER_MODER8_1                  (0x2UL << GPIO_MODER_MODER8_Pos)   /*!< 0x00020000 */
  3381.  
  3382. #define GPIO_MODER_MODER9_Pos                (18U)                            
  3383. #define GPIO_MODER_MODER9_Msk                (0x3UL << GPIO_MODER_MODER9_Pos)   /*!< 0x000C0000 */
  3384. #define GPIO_MODER_MODER9                    GPIO_MODER_MODER9_Msk            
  3385. #define GPIO_MODER_MODER9_0                  (0x1UL << GPIO_MODER_MODER9_Pos)   /*!< 0x00040000 */
  3386. #define GPIO_MODER_MODER9_1                  (0x2UL << GPIO_MODER_MODER9_Pos)   /*!< 0x00080000 */
  3387.  
  3388. #define GPIO_MODER_MODER10_Pos               (20U)                            
  3389. #define GPIO_MODER_MODER10_Msk               (0x3UL << GPIO_MODER_MODER10_Pos)  /*!< 0x00300000 */
  3390. #define GPIO_MODER_MODER10                   GPIO_MODER_MODER10_Msk            
  3391. #define GPIO_MODER_MODER10_0                 (0x1UL << GPIO_MODER_MODER10_Pos)  /*!< 0x00100000 */
  3392. #define GPIO_MODER_MODER10_1                 (0x2UL << GPIO_MODER_MODER10_Pos)  /*!< 0x00200000 */
  3393.  
  3394. #define GPIO_MODER_MODER11_Pos               (22U)                            
  3395. #define GPIO_MODER_MODER11_Msk               (0x3UL << GPIO_MODER_MODER11_Pos)  /*!< 0x00C00000 */
  3396. #define GPIO_MODER_MODER11                   GPIO_MODER_MODER11_Msk            
  3397. #define GPIO_MODER_MODER11_0                 (0x1UL << GPIO_MODER_MODER11_Pos)  /*!< 0x00400000 */
  3398. #define GPIO_MODER_MODER11_1                 (0x2UL << GPIO_MODER_MODER11_Pos)  /*!< 0x00800000 */
  3399.  
  3400. #define GPIO_MODER_MODER12_Pos               (24U)                            
  3401. #define GPIO_MODER_MODER12_Msk               (0x3UL << GPIO_MODER_MODER12_Pos)  /*!< 0x03000000 */
  3402. #define GPIO_MODER_MODER12                   GPIO_MODER_MODER12_Msk            
  3403. #define GPIO_MODER_MODER12_0                 (0x1UL << GPIO_MODER_MODER12_Pos)  /*!< 0x01000000 */
  3404. #define GPIO_MODER_MODER12_1                 (0x2UL << GPIO_MODER_MODER12_Pos)  /*!< 0x02000000 */
  3405.  
  3406. #define GPIO_MODER_MODER13_Pos               (26U)                            
  3407. #define GPIO_MODER_MODER13_Msk               (0x3UL << GPIO_MODER_MODER13_Pos)  /*!< 0x0C000000 */
  3408. #define GPIO_MODER_MODER13                   GPIO_MODER_MODER13_Msk            
  3409. #define GPIO_MODER_MODER13_0                 (0x1UL << GPIO_MODER_MODER13_Pos)  /*!< 0x04000000 */
  3410. #define GPIO_MODER_MODER13_1                 (0x2UL << GPIO_MODER_MODER13_Pos)  /*!< 0x08000000 */
  3411.  
  3412. #define GPIO_MODER_MODER14_Pos               (28U)                            
  3413. #define GPIO_MODER_MODER14_Msk               (0x3UL << GPIO_MODER_MODER14_Pos)  /*!< 0x30000000 */
  3414. #define GPIO_MODER_MODER14                   GPIO_MODER_MODER14_Msk            
  3415. #define GPIO_MODER_MODER14_0                 (0x1UL << GPIO_MODER_MODER14_Pos)  /*!< 0x10000000 */
  3416. #define GPIO_MODER_MODER14_1                 (0x2UL << GPIO_MODER_MODER14_Pos)  /*!< 0x20000000 */
  3417.  
  3418. #define GPIO_MODER_MODER15_Pos               (30U)                            
  3419. #define GPIO_MODER_MODER15_Msk               (0x3UL << GPIO_MODER_MODER15_Pos)  /*!< 0xC0000000 */
  3420. #define GPIO_MODER_MODER15                   GPIO_MODER_MODER15_Msk            
  3421. #define GPIO_MODER_MODER15_0                 (0x1UL << GPIO_MODER_MODER15_Pos)  /*!< 0x40000000 */
  3422. #define GPIO_MODER_MODER15_1                 (0x2UL << GPIO_MODER_MODER15_Pos)  /*!< 0x80000000 */
  3423.  
  3424. /******************  Bits definition for GPIO_OTYPER register  ****************/
  3425. #define GPIO_OTYPER_OT_0                     (0x00000001U)                    
  3426. #define GPIO_OTYPER_OT_1                     (0x00000002U)                    
  3427. #define GPIO_OTYPER_OT_2                     (0x00000004U)                    
  3428. #define GPIO_OTYPER_OT_3                     (0x00000008U)                    
  3429. #define GPIO_OTYPER_OT_4                     (0x00000010U)                    
  3430. #define GPIO_OTYPER_OT_5                     (0x00000020U)                    
  3431. #define GPIO_OTYPER_OT_6                     (0x00000040U)                    
  3432. #define GPIO_OTYPER_OT_7                     (0x00000080U)                    
  3433. #define GPIO_OTYPER_OT_8                     (0x00000100U)                    
  3434. #define GPIO_OTYPER_OT_9                     (0x00000200U)                    
  3435. #define GPIO_OTYPER_OT_10                    (0x00000400U)                    
  3436. #define GPIO_OTYPER_OT_11                    (0x00000800U)                    
  3437. #define GPIO_OTYPER_OT_12                    (0x00001000U)                    
  3438. #define GPIO_OTYPER_OT_13                    (0x00002000U)                    
  3439. #define GPIO_OTYPER_OT_14                    (0x00004000U)                    
  3440. #define GPIO_OTYPER_OT_15                    (0x00008000U)                    
  3441.  
  3442. /******************  Bits definition for GPIO_OSPEEDR register  ***************/
  3443. #define GPIO_OSPEEDER_OSPEEDR0_Pos           (0U)                              
  3444. #define GPIO_OSPEEDER_OSPEEDR0_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR0_Pos) /*!< 0x00000003 */
  3445. #define GPIO_OSPEEDER_OSPEEDR0               GPIO_OSPEEDER_OSPEEDR0_Msk        
  3446. #define GPIO_OSPEEDER_OSPEEDR0_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR0_Pos) /*!< 0x00000001 */
  3447. #define GPIO_OSPEEDER_OSPEEDR0_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR0_Pos) /*!< 0x00000002 */
  3448.  
  3449. #define GPIO_OSPEEDER_OSPEEDR1_Pos           (2U)                              
  3450. #define GPIO_OSPEEDER_OSPEEDR1_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR1_Pos) /*!< 0x0000000C */
  3451. #define GPIO_OSPEEDER_OSPEEDR1               GPIO_OSPEEDER_OSPEEDR1_Msk        
  3452. #define GPIO_OSPEEDER_OSPEEDR1_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR1_Pos) /*!< 0x00000004 */
  3453. #define GPIO_OSPEEDER_OSPEEDR1_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR1_Pos) /*!< 0x00000008 */
  3454.  
  3455. #define GPIO_OSPEEDER_OSPEEDR2_Pos           (4U)                              
  3456. #define GPIO_OSPEEDER_OSPEEDR2_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR2_Pos) /*!< 0x00000030 */
  3457. #define GPIO_OSPEEDER_OSPEEDR2               GPIO_OSPEEDER_OSPEEDR2_Msk        
  3458. #define GPIO_OSPEEDER_OSPEEDR2_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR2_Pos) /*!< 0x00000010 */
  3459. #define GPIO_OSPEEDER_OSPEEDR2_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR2_Pos) /*!< 0x00000020 */
  3460.  
  3461. #define GPIO_OSPEEDER_OSPEEDR3_Pos           (6U)                              
  3462. #define GPIO_OSPEEDER_OSPEEDR3_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR3_Pos) /*!< 0x000000C0 */
  3463. #define GPIO_OSPEEDER_OSPEEDR3               GPIO_OSPEEDER_OSPEEDR3_Msk        
  3464. #define GPIO_OSPEEDER_OSPEEDR3_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR3_Pos) /*!< 0x00000040 */
  3465. #define GPIO_OSPEEDER_OSPEEDR3_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR3_Pos) /*!< 0x00000080 */
  3466.  
  3467. #define GPIO_OSPEEDER_OSPEEDR4_Pos           (8U)                              
  3468. #define GPIO_OSPEEDER_OSPEEDR4_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR4_Pos) /*!< 0x00000300 */
  3469. #define GPIO_OSPEEDER_OSPEEDR4               GPIO_OSPEEDER_OSPEEDR4_Msk        
  3470. #define GPIO_OSPEEDER_OSPEEDR4_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR4_Pos) /*!< 0x00000100 */
  3471. #define GPIO_OSPEEDER_OSPEEDR4_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR4_Pos) /*!< 0x00000200 */
  3472.  
  3473. #define GPIO_OSPEEDER_OSPEEDR5_Pos           (10U)                            
  3474. #define GPIO_OSPEEDER_OSPEEDR5_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR5_Pos) /*!< 0x00000C00 */
  3475. #define GPIO_OSPEEDER_OSPEEDR5               GPIO_OSPEEDER_OSPEEDR5_Msk        
  3476. #define GPIO_OSPEEDER_OSPEEDR5_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR5_Pos) /*!< 0x00000400 */
  3477. #define GPIO_OSPEEDER_OSPEEDR5_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR5_Pos) /*!< 0x00000800 */
  3478.  
  3479. #define GPIO_OSPEEDER_OSPEEDR6_Pos           (12U)                            
  3480. #define GPIO_OSPEEDER_OSPEEDR6_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR6_Pos) /*!< 0x00003000 */
  3481. #define GPIO_OSPEEDER_OSPEEDR6               GPIO_OSPEEDER_OSPEEDR6_Msk        
  3482. #define GPIO_OSPEEDER_OSPEEDR6_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR6_Pos) /*!< 0x00001000 */
  3483. #define GPIO_OSPEEDER_OSPEEDR6_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR6_Pos) /*!< 0x00002000 */
  3484.  
  3485. #define GPIO_OSPEEDER_OSPEEDR7_Pos           (14U)                            
  3486. #define GPIO_OSPEEDER_OSPEEDR7_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR7_Pos) /*!< 0x0000C000 */
  3487. #define GPIO_OSPEEDER_OSPEEDR7               GPIO_OSPEEDER_OSPEEDR7_Msk        
  3488. #define GPIO_OSPEEDER_OSPEEDR7_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR7_Pos) /*!< 0x00004000 */
  3489. #define GPIO_OSPEEDER_OSPEEDR7_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR7_Pos) /*!< 0x00008000 */
  3490.  
  3491. #define GPIO_OSPEEDER_OSPEEDR8_Pos           (16U)                            
  3492. #define GPIO_OSPEEDER_OSPEEDR8_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR8_Pos) /*!< 0x00030000 */
  3493. #define GPIO_OSPEEDER_OSPEEDR8               GPIO_OSPEEDER_OSPEEDR8_Msk        
  3494. #define GPIO_OSPEEDER_OSPEEDR8_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR8_Pos) /*!< 0x00010000 */
  3495. #define GPIO_OSPEEDER_OSPEEDR8_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR8_Pos) /*!< 0x00020000 */
  3496.  
  3497. #define GPIO_OSPEEDER_OSPEEDR9_Pos           (18U)                            
  3498. #define GPIO_OSPEEDER_OSPEEDR9_Msk           (0x3UL << GPIO_OSPEEDER_OSPEEDR9_Pos) /*!< 0x000C0000 */
  3499. #define GPIO_OSPEEDER_OSPEEDR9               GPIO_OSPEEDER_OSPEEDR9_Msk        
  3500. #define GPIO_OSPEEDER_OSPEEDR9_0             (0x1UL << GPIO_OSPEEDER_OSPEEDR9_Pos) /*!< 0x00040000 */
  3501. #define GPIO_OSPEEDER_OSPEEDR9_1             (0x2UL << GPIO_OSPEEDER_OSPEEDR9_Pos) /*!< 0x00080000 */
  3502.  
  3503. #define GPIO_OSPEEDER_OSPEEDR10_Pos          (20U)                            
  3504. #define GPIO_OSPEEDER_OSPEEDR10_Msk          (0x3UL << GPIO_OSPEEDER_OSPEEDR10_Pos) /*!< 0x00300000 */
  3505. #define GPIO_OSPEEDER_OSPEEDR10              GPIO_OSPEEDER_OSPEEDR10_Msk      
  3506. #define GPIO_OSPEEDER_OSPEEDR10_0            (0x1UL << GPIO_OSPEEDER_OSPEEDR10_Pos) /*!< 0x00100000 */
  3507. #define GPIO_OSPEEDER_OSPEEDR10_1            (0x2UL << GPIO_OSPEEDER_OSPEEDR10_Pos) /*!< 0x00200000 */
  3508.  
  3509. #define GPIO_OSPEEDER_OSPEEDR11_Pos          (22U)                            
  3510. #define GPIO_OSPEEDER_OSPEEDR11_Msk          (0x3UL << GPIO_OSPEEDER_OSPEEDR11_Pos) /*!< 0x00C00000 */
  3511. #define GPIO_OSPEEDER_OSPEEDR11              GPIO_OSPEEDER_OSPEEDR11_Msk      
  3512. #define GPIO_OSPEEDER_OSPEEDR11_0            (0x1UL << GPIO_OSPEEDER_OSPEEDR11_Pos) /*!< 0x00400000 */
  3513. #define GPIO_OSPEEDER_OSPEEDR11_1            (0x2UL << GPIO_OSPEEDER_OSPEEDR11_Pos) /*!< 0x00800000 */
  3514.  
  3515. #define GPIO_OSPEEDER_OSPEEDR12_Pos          (24U)                            
  3516. #define GPIO_OSPEEDER_OSPEEDR12_Msk          (0x3UL << GPIO_OSPEEDER_OSPEEDR12_Pos) /*!< 0x03000000 */
  3517. #define GPIO_OSPEEDER_OSPEEDR12              GPIO_OSPEEDER_OSPEEDR12_Msk      
  3518. #define GPIO_OSPEEDER_OSPEEDR12_0            (0x1UL << GPIO_OSPEEDER_OSPEEDR12_Pos) /*!< 0x01000000 */
  3519. #define GPIO_OSPEEDER_OSPEEDR12_1            (0x2UL << GPIO_OSPEEDER_OSPEEDR12_Pos) /*!< 0x02000000 */
  3520.  
  3521. #define GPIO_OSPEEDER_OSPEEDR13_Pos          (26U)                            
  3522. #define GPIO_OSPEEDER_OSPEEDR13_Msk          (0x3UL << GPIO_OSPEEDER_OSPEEDR13_Pos) /*!< 0x0C000000 */
  3523. #define GPIO_OSPEEDER_OSPEEDR13              GPIO_OSPEEDER_OSPEEDR13_Msk      
  3524. #define GPIO_OSPEEDER_OSPEEDR13_0            (0x1UL << GPIO_OSPEEDER_OSPEEDR13_Pos) /*!< 0x04000000 */
  3525. #define GPIO_OSPEEDER_OSPEEDR13_1            (0x2UL << GPIO_OSPEEDER_OSPEEDR13_Pos) /*!< 0x08000000 */
  3526.  
  3527. #define GPIO_OSPEEDER_OSPEEDR14_Pos          (28U)                            
  3528. #define GPIO_OSPEEDER_OSPEEDR14_Msk          (0x3UL << GPIO_OSPEEDER_OSPEEDR14_Pos) /*!< 0x30000000 */
  3529. #define GPIO_OSPEEDER_OSPEEDR14              GPIO_OSPEEDER_OSPEEDR14_Msk      
  3530. #define GPIO_OSPEEDER_OSPEEDR14_0            (0x1UL << GPIO_OSPEEDER_OSPEEDR14_Pos) /*!< 0x10000000 */
  3531. #define GPIO_OSPEEDER_OSPEEDR14_1            (0x2UL << GPIO_OSPEEDER_OSPEEDR14_Pos) /*!< 0x20000000 */
  3532.  
  3533. #define GPIO_OSPEEDER_OSPEEDR15_Pos          (30U)                            
  3534. #define GPIO_OSPEEDER_OSPEEDR15_Msk          (0x3UL << GPIO_OSPEEDER_OSPEEDR15_Pos) /*!< 0xC0000000 */
  3535. #define GPIO_OSPEEDER_OSPEEDR15              GPIO_OSPEEDER_OSPEEDR15_Msk      
  3536. #define GPIO_OSPEEDER_OSPEEDR15_0            (0x1UL << GPIO_OSPEEDER_OSPEEDR15_Pos) /*!< 0x40000000 */
  3537. #define GPIO_OSPEEDER_OSPEEDR15_1            (0x2UL << GPIO_OSPEEDER_OSPEEDR15_Pos) /*!< 0x80000000 */
  3538.  
  3539. /******************  Bits definition for GPIO_PUPDR register  *****************/
  3540. #define GPIO_PUPDR_PUPDR0_Pos                (0U)                              
  3541. #define GPIO_PUPDR_PUPDR0_Msk                (0x3UL << GPIO_PUPDR_PUPDR0_Pos)   /*!< 0x00000003 */
  3542. #define GPIO_PUPDR_PUPDR0                    GPIO_PUPDR_PUPDR0_Msk            
  3543. #define GPIO_PUPDR_PUPDR0_0                  (0x1UL << GPIO_PUPDR_PUPDR0_Pos)   /*!< 0x00000001 */
  3544. #define GPIO_PUPDR_PUPDR0_1                  (0x2UL << GPIO_PUPDR_PUPDR0_Pos)   /*!< 0x00000002 */
  3545.  
  3546. #define GPIO_PUPDR_PUPDR1_Pos                (2U)                              
  3547. #define GPIO_PUPDR_PUPDR1_Msk                (0x3UL << GPIO_PUPDR_PUPDR1_Pos)   /*!< 0x0000000C */
  3548. #define GPIO_PUPDR_PUPDR1                    GPIO_PUPDR_PUPDR1_Msk            
  3549. #define GPIO_PUPDR_PUPDR1_0                  (0x1UL << GPIO_PUPDR_PUPDR1_Pos)   /*!< 0x00000004 */
  3550. #define GPIO_PUPDR_PUPDR1_1                  (0x2UL << GPIO_PUPDR_PUPDR1_Pos)   /*!< 0x00000008 */
  3551.  
  3552. #define GPIO_PUPDR_PUPDR2_Pos                (4U)                              
  3553. #define GPIO_PUPDR_PUPDR2_Msk                (0x3UL << GPIO_PUPDR_PUPDR2_Pos)   /*!< 0x00000030 */
  3554. #define GPIO_PUPDR_PUPDR2                    GPIO_PUPDR_PUPDR2_Msk            
  3555. #define GPIO_PUPDR_PUPDR2_0                  (0x1UL << GPIO_PUPDR_PUPDR2_Pos)   /*!< 0x00000010 */
  3556. #define GPIO_PUPDR_PUPDR2_1                  (0x2UL << GPIO_PUPDR_PUPDR2_Pos)   /*!< 0x00000020 */
  3557.  
  3558. #define GPIO_PUPDR_PUPDR3_Pos                (6U)                              
  3559. #define GPIO_PUPDR_PUPDR3_Msk                (0x3UL << GPIO_PUPDR_PUPDR3_Pos)   /*!< 0x000000C0 */
  3560. #define GPIO_PUPDR_PUPDR3                    GPIO_PUPDR_PUPDR3_Msk            
  3561. #define GPIO_PUPDR_PUPDR3_0                  (0x1UL << GPIO_PUPDR_PUPDR3_Pos)   /*!< 0x00000040 */
  3562. #define GPIO_PUPDR_PUPDR3_1                  (0x2UL << GPIO_PUPDR_PUPDR3_Pos)   /*!< 0x00000080 */
  3563.  
  3564. #define GPIO_PUPDR_PUPDR4_Pos                (8U)                              
  3565. #define GPIO_PUPDR_PUPDR4_Msk                (0x3UL << GPIO_PUPDR_PUPDR4_Pos)   /*!< 0x00000300 */
  3566. #define GPIO_PUPDR_PUPDR4                    GPIO_PUPDR_PUPDR4_Msk            
  3567. #define GPIO_PUPDR_PUPDR4_0                  (0x1UL << GPIO_PUPDR_PUPDR4_Pos)   /*!< 0x00000100 */
  3568. #define GPIO_PUPDR_PUPDR4_1                  (0x2UL << GPIO_PUPDR_PUPDR4_Pos)   /*!< 0x00000200 */
  3569.  
  3570. #define GPIO_PUPDR_PUPDR5_Pos                (10U)                            
  3571. #define GPIO_PUPDR_PUPDR5_Msk                (0x3UL << GPIO_PUPDR_PUPDR5_Pos)   /*!< 0x00000C00 */
  3572. #define GPIO_PUPDR_PUPDR5                    GPIO_PUPDR_PUPDR5_Msk            
  3573. #define GPIO_PUPDR_PUPDR5_0                  (0x1UL << GPIO_PUPDR_PUPDR5_Pos)   /*!< 0x00000400 */
  3574. #define GPIO_PUPDR_PUPDR5_1                  (0x2UL << GPIO_PUPDR_PUPDR5_Pos)   /*!< 0x00000800 */
  3575.  
  3576. #define GPIO_PUPDR_PUPDR6_Pos                (12U)                            
  3577. #define GPIO_PUPDR_PUPDR6_Msk                (0x3UL << GPIO_PUPDR_PUPDR6_Pos)   /*!< 0x00003000 */
  3578. #define GPIO_PUPDR_PUPDR6                    GPIO_PUPDR_PUPDR6_Msk            
  3579. #define GPIO_PUPDR_PUPDR6_0                  (0x1UL << GPIO_PUPDR_PUPDR6_Pos)   /*!< 0x00001000 */
  3580. #define GPIO_PUPDR_PUPDR6_1                  (0x2UL << GPIO_PUPDR_PUPDR6_Pos)   /*!< 0x00002000 */
  3581.  
  3582. #define GPIO_PUPDR_PUPDR7_Pos                (14U)                            
  3583. #define GPIO_PUPDR_PUPDR7_Msk                (0x3UL << GPIO_PUPDR_PUPDR7_Pos)   /*!< 0x0000C000 */
  3584. #define GPIO_PUPDR_PUPDR7                    GPIO_PUPDR_PUPDR7_Msk            
  3585. #define GPIO_PUPDR_PUPDR7_0                  (0x1UL << GPIO_PUPDR_PUPDR7_Pos)   /*!< 0x00004000 */
  3586. #define GPIO_PUPDR_PUPDR7_1                  (0x2UL << GPIO_PUPDR_PUPDR7_Pos)   /*!< 0x00008000 */
  3587.  
  3588. #define GPIO_PUPDR_PUPDR8_Pos                (16U)                            
  3589. #define GPIO_PUPDR_PUPDR8_Msk                (0x3UL << GPIO_PUPDR_PUPDR8_Pos)   /*!< 0x00030000 */
  3590. #define GPIO_PUPDR_PUPDR8                    GPIO_PUPDR_PUPDR8_Msk            
  3591. #define GPIO_PUPDR_PUPDR8_0                  (0x1UL << GPIO_PUPDR_PUPDR8_Pos)   /*!< 0x00010000 */
  3592. #define GPIO_PUPDR_PUPDR8_1                  (0x2UL << GPIO_PUPDR_PUPDR8_Pos)   /*!< 0x00020000 */
  3593.  
  3594. #define GPIO_PUPDR_PUPDR9_Pos                (18U)                            
  3595. #define GPIO_PUPDR_PUPDR9_Msk                (0x3UL << GPIO_PUPDR_PUPDR9_Pos)   /*!< 0x000C0000 */
  3596. #define GPIO_PUPDR_PUPDR9                    GPIO_PUPDR_PUPDR9_Msk            
  3597. #define GPIO_PUPDR_PUPDR9_0                  (0x1UL << GPIO_PUPDR_PUPDR9_Pos)   /*!< 0x00040000 */
  3598. #define GPIO_PUPDR_PUPDR9_1                  (0x2UL << GPIO_PUPDR_PUPDR9_Pos)   /*!< 0x00080000 */
  3599.  
  3600. #define GPIO_PUPDR_PUPDR10_Pos               (20U)                            
  3601. #define GPIO_PUPDR_PUPDR10_Msk               (0x3UL << GPIO_PUPDR_PUPDR10_Pos)  /*!< 0x00300000 */
  3602. #define GPIO_PUPDR_PUPDR10                   GPIO_PUPDR_PUPDR10_Msk            
  3603. #define GPIO_PUPDR_PUPDR10_0                 (0x1UL << GPIO_PUPDR_PUPDR10_Pos)  /*!< 0x00100000 */
  3604. #define GPIO_PUPDR_PUPDR10_1                 (0x2UL << GPIO_PUPDR_PUPDR10_Pos)  /*!< 0x00200000 */
  3605.  
  3606. #define GPIO_PUPDR_PUPDR11_Pos               (22U)                            
  3607. #define GPIO_PUPDR_PUPDR11_Msk               (0x3UL << GPIO_PUPDR_PUPDR11_Pos)  /*!< 0x00C00000 */
  3608. #define GPIO_PUPDR_PUPDR11                   GPIO_PUPDR_PUPDR11_Msk            
  3609. #define GPIO_PUPDR_PUPDR11_0                 (0x1UL << GPIO_PUPDR_PUPDR11_Pos)  /*!< 0x00400000 */
  3610. #define GPIO_PUPDR_PUPDR11_1                 (0x2UL << GPIO_PUPDR_PUPDR11_Pos)  /*!< 0x00800000 */
  3611.  
  3612. #define GPIO_PUPDR_PUPDR12_Pos               (24U)                            
  3613. #define GPIO_PUPDR_PUPDR12_Msk               (0x3UL << GPIO_PUPDR_PUPDR12_Pos)  /*!< 0x03000000 */
  3614. #define GPIO_PUPDR_PUPDR12                   GPIO_PUPDR_PUPDR12_Msk            
  3615. #define GPIO_PUPDR_PUPDR12_0                 (0x1UL << GPIO_PUPDR_PUPDR12_Pos)  /*!< 0x01000000 */
  3616. #define GPIO_PUPDR_PUPDR12_1                 (0x2UL << GPIO_PUPDR_PUPDR12_Pos)  /*!< 0x02000000 */
  3617.  
  3618. #define GPIO_PUPDR_PUPDR13_Pos               (26U)                            
  3619. #define GPIO_PUPDR_PUPDR13_Msk               (0x3UL << GPIO_PUPDR_PUPDR13_Pos)  /*!< 0x0C000000 */
  3620. #define GPIO_PUPDR_PUPDR13                   GPIO_PUPDR_PUPDR13_Msk            
  3621. #define GPIO_PUPDR_PUPDR13_0                 (0x1UL << GPIO_PUPDR_PUPDR13_Pos)  /*!< 0x04000000 */
  3622. #define GPIO_PUPDR_PUPDR13_1                 (0x2UL << GPIO_PUPDR_PUPDR13_Pos)  /*!< 0x08000000 */
  3623.  
  3624. #define GPIO_PUPDR_PUPDR14_Pos               (28U)                            
  3625. #define GPIO_PUPDR_PUPDR14_Msk               (0x3UL << GPIO_PUPDR_PUPDR14_Pos)  /*!< 0x30000000 */
  3626. #define GPIO_PUPDR_PUPDR14                   GPIO_PUPDR_PUPDR14_Msk            
  3627. #define GPIO_PUPDR_PUPDR14_0                 (0x1UL << GPIO_PUPDR_PUPDR14_Pos)  /*!< 0x10000000 */
  3628. #define GPIO_PUPDR_PUPDR14_1                 (0x2UL << GPIO_PUPDR_PUPDR14_Pos)  /*!< 0x20000000 */
  3629. #define GPIO_PUPDR_PUPDR15_Pos               (30U)                            
  3630. #define GPIO_PUPDR_PUPDR15_Msk               (0x3UL << GPIO_PUPDR_PUPDR15_Pos)  /*!< 0xC0000000 */
  3631. #define GPIO_PUPDR_PUPDR15                   GPIO_PUPDR_PUPDR15_Msk            
  3632. #define GPIO_PUPDR_PUPDR15_0                 (0x1UL << GPIO_PUPDR_PUPDR15_Pos)  /*!< 0x40000000 */
  3633. #define GPIO_PUPDR_PUPDR15_1                 (0x2UL << GPIO_PUPDR_PUPDR15_Pos)  /*!< 0x80000000 */
  3634.  
  3635. /******************  Bits definition for GPIO_IDR register  *******************/
  3636. #define GPIO_IDR_IDR_0                       (0x00000001U)                    
  3637. #define GPIO_IDR_IDR_1                       (0x00000002U)                    
  3638. #define GPIO_IDR_IDR_2                       (0x00000004U)                    
  3639. #define GPIO_IDR_IDR_3                       (0x00000008U)                    
  3640. #define GPIO_IDR_IDR_4                       (0x00000010U)                    
  3641. #define GPIO_IDR_IDR_5                       (0x00000020U)                    
  3642. #define GPIO_IDR_IDR_6                       (0x00000040U)                    
  3643. #define GPIO_IDR_IDR_7                       (0x00000080U)                    
  3644. #define GPIO_IDR_IDR_8                       (0x00000100U)                    
  3645. #define GPIO_IDR_IDR_9                       (0x00000200U)                    
  3646. #define GPIO_IDR_IDR_10                      (0x00000400U)                    
  3647. #define GPIO_IDR_IDR_11                      (0x00000800U)                    
  3648. #define GPIO_IDR_IDR_12                      (0x00001000U)                    
  3649. #define GPIO_IDR_IDR_13                      (0x00002000U)                    
  3650. #define GPIO_IDR_IDR_14                      (0x00004000U)                    
  3651. #define GPIO_IDR_IDR_15                      (0x00008000U)                    
  3652.  
  3653. /******************  Bits definition for GPIO_ODR register  *******************/
  3654. #define GPIO_ODR_ODR_0                       (0x00000001U)                    
  3655. #define GPIO_ODR_ODR_1                       (0x00000002U)                    
  3656. #define GPIO_ODR_ODR_2                       (0x00000004U)                    
  3657. #define GPIO_ODR_ODR_3                       (0x00000008U)                    
  3658. #define GPIO_ODR_ODR_4                       (0x00000010U)                    
  3659. #define GPIO_ODR_ODR_5                       (0x00000020U)                    
  3660. #define GPIO_ODR_ODR_6                       (0x00000040U)                    
  3661. #define GPIO_ODR_ODR_7                       (0x00000080U)                    
  3662. #define GPIO_ODR_ODR_8                       (0x00000100U)                    
  3663. #define GPIO_ODR_ODR_9                       (0x00000200U)                    
  3664. #define GPIO_ODR_ODR_10                      (0x00000400U)                    
  3665. #define GPIO_ODR_ODR_11                      (0x00000800U)                    
  3666. #define GPIO_ODR_ODR_12                      (0x00001000U)                    
  3667. #define GPIO_ODR_ODR_13                      (0x00002000U)                    
  3668. #define GPIO_ODR_ODR_14                      (0x00004000U)                    
  3669. #define GPIO_ODR_ODR_15                      (0x00008000U)                    
  3670.  
  3671. /******************  Bits definition for GPIO_BSRR register  ******************/
  3672. #define GPIO_BSRR_BS_0                       (0x00000001U)                    
  3673. #define GPIO_BSRR_BS_1                       (0x00000002U)                    
  3674. #define GPIO_BSRR_BS_2                       (0x00000004U)                    
  3675. #define GPIO_BSRR_BS_3                       (0x00000008U)                    
  3676. #define GPIO_BSRR_BS_4                       (0x00000010U)                    
  3677. #define GPIO_BSRR_BS_5                       (0x00000020U)                    
  3678. #define GPIO_BSRR_BS_6                       (0x00000040U)                    
  3679. #define GPIO_BSRR_BS_7                       (0x00000080U)                    
  3680. #define GPIO_BSRR_BS_8                       (0x00000100U)                    
  3681. #define GPIO_BSRR_BS_9                       (0x00000200U)                    
  3682. #define GPIO_BSRR_BS_10                      (0x00000400U)                    
  3683. #define GPIO_BSRR_BS_11                      (0x00000800U)                    
  3684. #define GPIO_BSRR_BS_12                      (0x00001000U)                    
  3685. #define GPIO_BSRR_BS_13                      (0x00002000U)                    
  3686. #define GPIO_BSRR_BS_14                      (0x00004000U)                    
  3687. #define GPIO_BSRR_BS_15                      (0x00008000U)                    
  3688. #define GPIO_BSRR_BR_0                       (0x00010000U)                    
  3689. #define GPIO_BSRR_BR_1                       (0x00020000U)                    
  3690. #define GPIO_BSRR_BR_2                       (0x00040000U)                    
  3691. #define GPIO_BSRR_BR_3                       (0x00080000U)                    
  3692. #define GPIO_BSRR_BR_4                       (0x00100000U)                    
  3693. #define GPIO_BSRR_BR_5                       (0x00200000U)                    
  3694. #define GPIO_BSRR_BR_6                       (0x00400000U)                    
  3695. #define GPIO_BSRR_BR_7                       (0x00800000U)                    
  3696. #define GPIO_BSRR_BR_8                       (0x01000000U)                    
  3697. #define GPIO_BSRR_BR_9                       (0x02000000U)                    
  3698. #define GPIO_BSRR_BR_10                      (0x04000000U)                    
  3699. #define GPIO_BSRR_BR_11                      (0x08000000U)                    
  3700. #define GPIO_BSRR_BR_12                      (0x10000000U)                    
  3701. #define GPIO_BSRR_BR_13                      (0x20000000U)                    
  3702. #define GPIO_BSRR_BR_14                      (0x40000000U)                    
  3703. #define GPIO_BSRR_BR_15                      (0x80000000U)                    
  3704.  
  3705. /****************** Bit definition for GPIO_LCKR register  ********************/
  3706. #define GPIO_LCKR_LCK0_Pos                   (0U)                              
  3707. #define GPIO_LCKR_LCK0_Msk                   (0x1UL << GPIO_LCKR_LCK0_Pos)      /*!< 0x00000001 */
  3708. #define GPIO_LCKR_LCK0                       GPIO_LCKR_LCK0_Msk                
  3709. #define GPIO_LCKR_LCK1_Pos                   (1U)                              
  3710. #define GPIO_LCKR_LCK1_Msk                   (0x1UL << GPIO_LCKR_LCK1_Pos)      /*!< 0x00000002 */
  3711. #define GPIO_LCKR_LCK1                       GPIO_LCKR_LCK1_Msk                
  3712. #define GPIO_LCKR_LCK2_Pos                   (2U)                              
  3713. #define GPIO_LCKR_LCK2_Msk                   (0x1UL << GPIO_LCKR_LCK2_Pos)      /*!< 0x00000004 */
  3714. #define GPIO_LCKR_LCK2                       GPIO_LCKR_LCK2_Msk                
  3715. #define GPIO_LCKR_LCK3_Pos                   (3U)                              
  3716. #define GPIO_LCKR_LCK3_Msk                   (0x1UL << GPIO_LCKR_LCK3_Pos)      /*!< 0x00000008 */
  3717. #define GPIO_LCKR_LCK3                       GPIO_LCKR_LCK3_Msk                
  3718. #define GPIO_LCKR_LCK4_Pos                   (4U)                              
  3719. #define GPIO_LCKR_LCK4_Msk                   (0x1UL << GPIO_LCKR_LCK4_Pos)      /*!< 0x00000010 */
  3720. #define GPIO_LCKR_LCK4                       GPIO_LCKR_LCK4_Msk                
  3721. #define GPIO_LCKR_LCK5_Pos                   (5U)                              
  3722. #define GPIO_LCKR_LCK5_Msk                   (0x1UL << GPIO_LCKR_LCK5_Pos)      /*!< 0x00000020 */
  3723. #define GPIO_LCKR_LCK5                       GPIO_LCKR_LCK5_Msk                
  3724. #define GPIO_LCKR_LCK6_Pos                   (6U)                              
  3725. #define GPIO_LCKR_LCK6_Msk                   (0x1UL << GPIO_LCKR_LCK6_Pos)      /*!< 0x00000040 */
  3726. #define GPIO_LCKR_LCK6                       GPIO_LCKR_LCK6_Msk                
  3727. #define GPIO_LCKR_LCK7_Pos                   (7U)                              
  3728. #define GPIO_LCKR_LCK7_Msk                   (0x1UL << GPIO_LCKR_LCK7_Pos)      /*!< 0x00000080 */
  3729. #define GPIO_LCKR_LCK7                       GPIO_LCKR_LCK7_Msk                
  3730. #define GPIO_LCKR_LCK8_Pos                   (8U)                              
  3731. #define GPIO_LCKR_LCK8_Msk                   (0x1UL << GPIO_LCKR_LCK8_Pos)      /*!< 0x00000100 */
  3732. #define GPIO_LCKR_LCK8                       GPIO_LCKR_LCK8_Msk                
  3733. #define GPIO_LCKR_LCK9_Pos                   (9U)                              
  3734. #define GPIO_LCKR_LCK9_Msk                   (0x1UL << GPIO_LCKR_LCK9_Pos)      /*!< 0x00000200 */
  3735. #define GPIO_LCKR_LCK9                       GPIO_LCKR_LCK9_Msk                
  3736. #define GPIO_LCKR_LCK10_Pos                  (10U)                            
  3737. #define GPIO_LCKR_LCK10_Msk                  (0x1UL << GPIO_LCKR_LCK10_Pos)     /*!< 0x00000400 */
  3738. #define GPIO_LCKR_LCK10                      GPIO_LCKR_LCK10_Msk              
  3739. #define GPIO_LCKR_LCK11_Pos                  (11U)                            
  3740. #define GPIO_LCKR_LCK11_Msk                  (0x1UL << GPIO_LCKR_LCK11_Pos)     /*!< 0x00000800 */
  3741. #define GPIO_LCKR_LCK11                      GPIO_LCKR_LCK11_Msk              
  3742. #define GPIO_LCKR_LCK12_Pos                  (12U)                            
  3743. #define GPIO_LCKR_LCK12_Msk                  (0x1UL << GPIO_LCKR_LCK12_Pos)     /*!< 0x00001000 */
  3744. #define GPIO_LCKR_LCK12                      GPIO_LCKR_LCK12_Msk              
  3745. #define GPIO_LCKR_LCK13_Pos                  (13U)                            
  3746. #define GPIO_LCKR_LCK13_Msk                  (0x1UL << GPIO_LCKR_LCK13_Pos)     /*!< 0x00002000 */
  3747. #define GPIO_LCKR_LCK13                      GPIO_LCKR_LCK13_Msk              
  3748. #define GPIO_LCKR_LCK14_Pos                  (14U)                            
  3749. #define GPIO_LCKR_LCK14_Msk                  (0x1UL << GPIO_LCKR_LCK14_Pos)     /*!< 0x00004000 */
  3750. #define GPIO_LCKR_LCK14                      GPIO_LCKR_LCK14_Msk              
  3751. #define GPIO_LCKR_LCK15_Pos                  (15U)                            
  3752. #define GPIO_LCKR_LCK15_Msk                  (0x1UL << GPIO_LCKR_LCK15_Pos)     /*!< 0x00008000 */
  3753. #define GPIO_LCKR_LCK15                      GPIO_LCKR_LCK15_Msk              
  3754. #define GPIO_LCKR_LCKK_Pos                   (16U)                            
  3755. #define GPIO_LCKR_LCKK_Msk                   (0x1UL << GPIO_LCKR_LCKK_Pos)      /*!< 0x00010000 */
  3756. #define GPIO_LCKR_LCKK                       GPIO_LCKR_LCKK_Msk                
  3757.  
  3758. /****************** Bit definition for GPIO_AFRL register  ********************/
  3759. #define GPIO_AFRL_AFSEL0_Pos                  (0U)                              
  3760. #define GPIO_AFRL_AFSEL0_Msk                  (0xFUL << GPIO_AFRL_AFSEL0_Pos)     /*!< 0x0000000F */
  3761. #define GPIO_AFRL_AFSEL0                      GPIO_AFRL_AFSEL0_Msk              
  3762. #define GPIO_AFRL_AFSEL1_Pos                  (4U)                              
  3763. #define GPIO_AFRL_AFSEL1_Msk                  (0xFUL << GPIO_AFRL_AFSEL1_Pos)     /*!< 0x000000F0 */
  3764. #define GPIO_AFRL_AFSEL1                      GPIO_AFRL_AFSEL1_Msk              
  3765. #define GPIO_AFRL_AFSEL2_Pos                  (8U)                              
  3766. #define GPIO_AFRL_AFSEL2_Msk                  (0xFUL << GPIO_AFRL_AFSEL2_Pos)     /*!< 0x00000F00 */
  3767. #define GPIO_AFRL_AFSEL2                      GPIO_AFRL_AFSEL2_Msk              
  3768. #define GPIO_AFRL_AFSEL3_Pos                  (12U)                            
  3769. #define GPIO_AFRL_AFSEL3_Msk                  (0xFUL << GPIO_AFRL_AFSEL3_Pos)     /*!< 0x0000F000 */
  3770. #define GPIO_AFRL_AFSEL3                      GPIO_AFRL_AFSEL3_Msk              
  3771. #define GPIO_AFRL_AFSEL4_Pos                  (16U)                            
  3772. #define GPIO_AFRL_AFSEL4_Msk                  (0xFUL << GPIO_AFRL_AFSEL4_Pos)     /*!< 0x000F0000 */
  3773. #define GPIO_AFRL_AFSEL4                      GPIO_AFRL_AFSEL4_Msk              
  3774. #define GPIO_AFRL_AFSEL5_Pos                  (20U)                            
  3775. #define GPIO_AFRL_AFSEL5_Msk                  (0xFUL << GPIO_AFRL_AFSEL5_Pos)     /*!< 0x00F00000 */
  3776. #define GPIO_AFRL_AFSEL5                      GPIO_AFRL_AFSEL5_Msk              
  3777. #define GPIO_AFRL_AFSEL6_Pos                  (24U)                            
  3778. #define GPIO_AFRL_AFSEL6_Msk                  (0xFUL << GPIO_AFRL_AFSEL6_Pos)     /*!< 0x0F000000 */
  3779. #define GPIO_AFRL_AFSEL6                      GPIO_AFRL_AFSEL6_Msk              
  3780. #define GPIO_AFRL_AFSEL7_Pos                  (28U)                            
  3781. #define GPIO_AFRL_AFSEL7_Msk                  (0xFUL << GPIO_AFRL_AFSEL7_Pos)     /*!< 0xF0000000 */
  3782. #define GPIO_AFRL_AFSEL7                      GPIO_AFRL_AFSEL7_Msk              
  3783.  
  3784. /****************** Bit definition for GPIO_AFRH register  ********************/
  3785. #define GPIO_AFRH_AFSEL8_Pos                  (0U)                              
  3786. #define GPIO_AFRH_AFSEL8_Msk                  (0xFUL << GPIO_AFRH_AFSEL8_Pos)     /*!< 0x0000000F */
  3787. #define GPIO_AFRH_AFSEL8                      GPIO_AFRH_AFSEL8_Msk              
  3788. #define GPIO_AFRH_AFSEL9_Pos                  (4U)                              
  3789. #define GPIO_AFRH_AFSEL9_Msk                  (0xFUL << GPIO_AFRH_AFSEL9_Pos)     /*!< 0x000000F0 */
  3790. #define GPIO_AFRH_AFSEL9                      GPIO_AFRH_AFSEL9_Msk              
  3791. #define GPIO_AFRH_AFSEL10_Pos                  (8U)                              
  3792. #define GPIO_AFRH_AFSEL10_Msk                  (0xFUL << GPIO_AFRH_AFSEL10_Pos)     /*!< 0x00000F00 */
  3793. #define GPIO_AFRH_AFSEL10                      GPIO_AFRH_AFSEL10_Msk              
  3794. #define GPIO_AFRH_AFSEL11_Pos                  (12U)                            
  3795. #define GPIO_AFRH_AFSEL11_Msk                  (0xFUL << GPIO_AFRH_AFSEL11_Pos)     /*!< 0x0000F000 */
  3796. #define GPIO_AFRH_AFSEL11                      GPIO_AFRH_AFSEL11_Msk              
  3797. #define GPIO_AFRH_AFSEL12_Pos                  (16U)                            
  3798. #define GPIO_AFRH_AFSEL12_Msk                  (0xFUL << GPIO_AFRH_AFSEL12_Pos)     /*!< 0x000F0000 */
  3799. #define GPIO_AFRH_AFSEL12                      GPIO_AFRH_AFSEL12_Msk              
  3800. #define GPIO_AFRH_AFSEL13_Pos                  (20U)                            
  3801. #define GPIO_AFRH_AFSEL13_Msk                  (0xFUL << GPIO_AFRH_AFSEL13_Pos)     /*!< 0x00F00000 */
  3802. #define GPIO_AFRH_AFSEL13                      GPIO_AFRH_AFSEL13_Msk              
  3803. #define GPIO_AFRH_AFSEL14_Pos                  (24U)                            
  3804. #define GPIO_AFRH_AFSEL14_Msk                  (0xFUL << GPIO_AFRH_AFSEL14_Pos)     /*!< 0x0F000000 */
  3805. #define GPIO_AFRH_AFSEL14                      GPIO_AFRH_AFSEL14_Msk              
  3806. #define GPIO_AFRH_AFSEL15_Pos                  (28U)                            
  3807. #define GPIO_AFRH_AFSEL15_Msk                  (0xFUL << GPIO_AFRH_AFSEL15_Pos)     /*!< 0xF0000000 */
  3808. #define GPIO_AFRH_AFSEL15                      GPIO_AFRH_AFSEL15_Msk              
  3809.  
  3810. /******************************************************************************/
  3811. /*                                                                            */
  3812. /*                   Inter-integrated Circuit Interface (I2C)                 */
  3813. /*                                                                            */
  3814. /******************************************************************************/
  3815.  
  3816. /*******************  Bit definition for I2C_CR1 register  ********************/
  3817. #define I2C_CR1_PE_Pos                      (0U)                              
  3818. #define I2C_CR1_PE_Msk                      (0x1UL << I2C_CR1_PE_Pos)           /*!< 0x00000001 */
  3819. #define I2C_CR1_PE                          I2C_CR1_PE_Msk                     /*!< Peripheral Enable */
  3820. #define I2C_CR1_SMBUS_Pos                   (1U)                              
  3821. #define I2C_CR1_SMBUS_Msk                   (0x1UL << I2C_CR1_SMBUS_Pos)        /*!< 0x00000002 */
  3822. #define I2C_CR1_SMBUS                       I2C_CR1_SMBUS_Msk                  /*!< SMBus Mode */
  3823. #define I2C_CR1_SMBTYPE_Pos                 (3U)                              
  3824. #define I2C_CR1_SMBTYPE_Msk                 (0x1UL << I2C_CR1_SMBTYPE_Pos)      /*!< 0x00000008 */
  3825. #define I2C_CR1_SMBTYPE                     I2C_CR1_SMBTYPE_Msk                /*!< SMBus Type */
  3826. #define I2C_CR1_ENARP_Pos                   (4U)                              
  3827. #define I2C_CR1_ENARP_Msk                   (0x1UL << I2C_CR1_ENARP_Pos)        /*!< 0x00000010 */
  3828. #define I2C_CR1_ENARP                       I2C_CR1_ENARP_Msk                  /*!< ARP Enable */
  3829. #define I2C_CR1_ENPEC_Pos                   (5U)                              
  3830. #define I2C_CR1_ENPEC_Msk                   (0x1UL << I2C_CR1_ENPEC_Pos)        /*!< 0x00000020 */
  3831. #define I2C_CR1_ENPEC                       I2C_CR1_ENPEC_Msk                  /*!< PEC Enable */
  3832. #define I2C_CR1_ENGC_Pos                    (6U)                              
  3833. #define I2C_CR1_ENGC_Msk                    (0x1UL << I2C_CR1_ENGC_Pos)         /*!< 0x00000040 */
  3834. #define I2C_CR1_ENGC                        I2C_CR1_ENGC_Msk                   /*!< General Call Enable */
  3835. #define I2C_CR1_NOSTRETCH_Pos               (7U)                              
  3836. #define I2C_CR1_NOSTRETCH_Msk               (0x1UL << I2C_CR1_NOSTRETCH_Pos)    /*!< 0x00000080 */
  3837. #define I2C_CR1_NOSTRETCH                   I2C_CR1_NOSTRETCH_Msk              /*!< Clock Stretching Disable (Slave mode) */
  3838. #define I2C_CR1_START_Pos                   (8U)                              
  3839. #define I2C_CR1_START_Msk                   (0x1UL << I2C_CR1_START_Pos)        /*!< 0x00000100 */
  3840. #define I2C_CR1_START                       I2C_CR1_START_Msk                  /*!< Start Generation */
  3841. #define I2C_CR1_STOP_Pos                    (9U)                              
  3842. #define I2C_CR1_STOP_Msk                    (0x1UL << I2C_CR1_STOP_Pos)         /*!< 0x00000200 */
  3843. #define I2C_CR1_STOP                        I2C_CR1_STOP_Msk                   /*!< Stop Generation */
  3844. #define I2C_CR1_ACK_Pos                     (10U)                              
  3845. #define I2C_CR1_ACK_Msk                     (0x1UL << I2C_CR1_ACK_Pos)          /*!< 0x00000400 */
  3846. #define I2C_CR1_ACK                         I2C_CR1_ACK_Msk                    /*!< Acknowledge Enable */
  3847. #define I2C_CR1_POS_Pos                     (11U)                              
  3848. #define I2C_CR1_POS_Msk                     (0x1UL << I2C_CR1_POS_Pos)          /*!< 0x00000800 */
  3849. #define I2C_CR1_POS                         I2C_CR1_POS_Msk                    /*!< Acknowledge/PEC Position (for data reception) */
  3850. #define I2C_CR1_PEC_Pos                     (12U)                              
  3851. #define I2C_CR1_PEC_Msk                     (0x1UL << I2C_CR1_PEC_Pos)          /*!< 0x00001000 */
  3852. #define I2C_CR1_PEC                         I2C_CR1_PEC_Msk                    /*!< Packet Error Checking */
  3853. #define I2C_CR1_ALERT_Pos                   (13U)                              
  3854. #define I2C_CR1_ALERT_Msk                   (0x1UL << I2C_CR1_ALERT_Pos)        /*!< 0x00002000 */
  3855. #define I2C_CR1_ALERT                       I2C_CR1_ALERT_Msk                  /*!< SMBus Alert */
  3856. #define I2C_CR1_SWRST_Pos                   (15U)                              
  3857. #define I2C_CR1_SWRST_Msk                   (0x1UL << I2C_CR1_SWRST_Pos)        /*!< 0x00008000 */
  3858. #define I2C_CR1_SWRST                       I2C_CR1_SWRST_Msk                  /*!< Software Reset */
  3859.  
  3860. /*******************  Bit definition for I2C_CR2 register  ********************/
  3861. #define I2C_CR2_FREQ_Pos                    (0U)                              
  3862. #define I2C_CR2_FREQ_Msk                    (0x3FUL << I2C_CR2_FREQ_Pos)        /*!< 0x0000003F */
  3863. #define I2C_CR2_FREQ                        I2C_CR2_FREQ_Msk                   /*!< FREQ[5:0] bits (Peripheral Clock Frequency) */
  3864. #define I2C_CR2_FREQ_0                      (0x01UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000001 */
  3865. #define I2C_CR2_FREQ_1                      (0x02UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000002 */
  3866. #define I2C_CR2_FREQ_2                      (0x04UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000004 */
  3867. #define I2C_CR2_FREQ_3                      (0x08UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000008 */
  3868. #define I2C_CR2_FREQ_4                      (0x10UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000010 */
  3869. #define I2C_CR2_FREQ_5                      (0x20UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000020 */
  3870.  
  3871. #define I2C_CR2_ITERREN_Pos                 (8U)                              
  3872. #define I2C_CR2_ITERREN_Msk                 (0x1UL << I2C_CR2_ITERREN_Pos)      /*!< 0x00000100 */
  3873. #define I2C_CR2_ITERREN                     I2C_CR2_ITERREN_Msk                /*!< Error Interrupt Enable */
  3874. #define I2C_CR2_ITEVTEN_Pos                 (9U)                              
  3875. #define I2C_CR2_ITEVTEN_Msk                 (0x1UL << I2C_CR2_ITEVTEN_Pos)      /*!< 0x00000200 */
  3876. #define I2C_CR2_ITEVTEN                     I2C_CR2_ITEVTEN_Msk                /*!< Event Interrupt Enable */
  3877. #define I2C_CR2_ITBUFEN_Pos                 (10U)                              
  3878. #define I2C_CR2_ITBUFEN_Msk                 (0x1UL << I2C_CR2_ITBUFEN_Pos)      /*!< 0x00000400 */
  3879. #define I2C_CR2_ITBUFEN                     I2C_CR2_ITBUFEN_Msk                /*!< Buffer Interrupt Enable */
  3880. #define I2C_CR2_DMAEN_Pos                   (11U)                              
  3881. #define I2C_CR2_DMAEN_Msk                   (0x1UL << I2C_CR2_DMAEN_Pos)        /*!< 0x00000800 */
  3882. #define I2C_CR2_DMAEN                       I2C_CR2_DMAEN_Msk                  /*!< DMA Requests Enable */
  3883. #define I2C_CR2_LAST_Pos                    (12U)                              
  3884. #define I2C_CR2_LAST_Msk                    (0x1UL << I2C_CR2_LAST_Pos)         /*!< 0x00001000 */
  3885. #define I2C_CR2_LAST                        I2C_CR2_LAST_Msk                   /*!< DMA Last Transfer */
  3886.  
  3887. /*******************  Bit definition for I2C_OAR1 register  *******************/
  3888. #define I2C_OAR1_ADD1_7                     (0x000000FEU)                      /*!< Interface Address */
  3889. #define I2C_OAR1_ADD8_9                     (0x00000300U)                      /*!< Interface Address */
  3890.  
  3891. #define I2C_OAR1_ADD0_Pos                   (0U)                              
  3892. #define I2C_OAR1_ADD0_Msk                   (0x1UL << I2C_OAR1_ADD0_Pos)        /*!< 0x00000001 */
  3893. #define I2C_OAR1_ADD0                       I2C_OAR1_ADD0_Msk                  /*!< Bit 0 */
  3894. #define I2C_OAR1_ADD1_Pos                   (1U)                              
  3895. #define I2C_OAR1_ADD1_Msk                   (0x1UL << I2C_OAR1_ADD1_Pos)        /*!< 0x00000002 */
  3896. #define I2C_OAR1_ADD1                       I2C_OAR1_ADD1_Msk                  /*!< Bit 1 */
  3897. #define I2C_OAR1_ADD2_Pos                   (2U)                              
  3898. #define I2C_OAR1_ADD2_Msk                   (0x1UL << I2C_OAR1_ADD2_Pos)        /*!< 0x00000004 */
  3899. #define I2C_OAR1_ADD2                       I2C_OAR1_ADD2_Msk                  /*!< Bit 2 */
  3900. #define I2C_OAR1_ADD3_Pos                   (3U)                              
  3901. #define I2C_OAR1_ADD3_Msk                   (0x1UL << I2C_OAR1_ADD3_Pos)        /*!< 0x00000008 */
  3902. #define I2C_OAR1_ADD3                       I2C_OAR1_ADD3_Msk                  /*!< Bit 3 */
  3903. #define I2C_OAR1_ADD4_Pos                   (4U)                              
  3904. #define I2C_OAR1_ADD4_Msk                   (0x1UL << I2C_OAR1_ADD4_Pos)        /*!< 0x00000010 */
  3905. #define I2C_OAR1_ADD4                       I2C_OAR1_ADD4_Msk                  /*!< Bit 4 */
  3906. #define I2C_OAR1_ADD5_Pos                   (5U)                              
  3907. #define I2C_OAR1_ADD5_Msk                   (0x1UL << I2C_OAR1_ADD5_Pos)        /*!< 0x00000020 */
  3908. #define I2C_OAR1_ADD5                       I2C_OAR1_ADD5_Msk                  /*!< Bit 5 */
  3909. #define I2C_OAR1_ADD6_Pos                   (6U)                              
  3910. #define I2C_OAR1_ADD6_Msk                   (0x1UL << I2C_OAR1_ADD6_Pos)        /*!< 0x00000040 */
  3911. #define I2C_OAR1_ADD6                       I2C_OAR1_ADD6_Msk                  /*!< Bit 6 */
  3912. #define I2C_OAR1_ADD7_Pos                   (7U)                              
  3913. #define I2C_OAR1_ADD7_Msk                   (0x1UL << I2C_OAR1_ADD7_Pos)        /*!< 0x00000080 */
  3914. #define I2C_OAR1_ADD7                       I2C_OAR1_ADD7_Msk                  /*!< Bit 7 */
  3915. #define I2C_OAR1_ADD8_Pos                   (8U)                              
  3916. #define I2C_OAR1_ADD8_Msk                   (0x1UL << I2C_OAR1_ADD8_Pos)        /*!< 0x00000100 */
  3917. #define I2C_OAR1_ADD8                       I2C_OAR1_ADD8_Msk                  /*!< Bit 8 */
  3918. #define I2C_OAR1_ADD9_Pos                   (9U)                              
  3919. #define I2C_OAR1_ADD9_Msk                   (0x1UL << I2C_OAR1_ADD9_Pos)        /*!< 0x00000200 */
  3920. #define I2C_OAR1_ADD9                       I2C_OAR1_ADD9_Msk                  /*!< Bit 9 */
  3921.  
  3922. #define I2C_OAR1_ADDMODE_Pos                (15U)                              
  3923. #define I2C_OAR1_ADDMODE_Msk                (0x1UL << I2C_OAR1_ADDMODE_Pos)     /*!< 0x00008000 */
  3924. #define I2C_OAR1_ADDMODE                    I2C_OAR1_ADDMODE_Msk               /*!< Addressing Mode (Slave mode) */
  3925.  
  3926. /*******************  Bit definition for I2C_OAR2 register  *******************/
  3927. #define I2C_OAR2_ENDUAL_Pos                 (0U)                              
  3928. #define I2C_OAR2_ENDUAL_Msk                 (0x1UL << I2C_OAR2_ENDUAL_Pos)      /*!< 0x00000001 */
  3929. #define I2C_OAR2_ENDUAL                     I2C_OAR2_ENDUAL_Msk                /*!< Dual addressing mode enable */
  3930. #define I2C_OAR2_ADD2_Pos                   (1U)                              
  3931. #define I2C_OAR2_ADD2_Msk                   (0x7FUL << I2C_OAR2_ADD2_Pos)       /*!< 0x000000FE */
  3932. #define I2C_OAR2_ADD2                       I2C_OAR2_ADD2_Msk                  /*!< Interface address */
  3933.  
  3934. /********************  Bit definition for I2C_DR register  ********************/
  3935. #define I2C_DR_DR_Pos                       (0U)                              
  3936. #define I2C_DR_DR_Msk                       (0xFFUL << I2C_DR_DR_Pos)           /*!< 0x000000FF */
  3937. #define I2C_DR_DR                           I2C_DR_DR_Msk                      /*!< 8-bit Data Register */
  3938.  
  3939. /*******************  Bit definition for I2C_SR1 register  ********************/
  3940. #define I2C_SR1_SB_Pos                      (0U)                              
  3941. #define I2C_SR1_SB_Msk                      (0x1UL << I2C_SR1_SB_Pos)           /*!< 0x00000001 */
  3942. #define I2C_SR1_SB                          I2C_SR1_SB_Msk                     /*!< Start Bit (Master mode) */
  3943. #define I2C_SR1_ADDR_Pos                    (1U)                              
  3944. #define I2C_SR1_ADDR_Msk                    (0x1UL << I2C_SR1_ADDR_Pos)         /*!< 0x00000002 */
  3945. #define I2C_SR1_ADDR                        I2C_SR1_ADDR_Msk                   /*!< Address sent (master mode)/matched (slave mode) */
  3946. #define I2C_SR1_BTF_Pos                     (2U)                              
  3947. #define I2C_SR1_BTF_Msk                     (0x1UL << I2C_SR1_BTF_Pos)          /*!< 0x00000004 */
  3948. #define I2C_SR1_BTF                         I2C_SR1_BTF_Msk                    /*!< Byte Transfer Finished */
  3949. #define I2C_SR1_ADD10_Pos                   (3U)                              
  3950. #define I2C_SR1_ADD10_Msk                   (0x1UL << I2C_SR1_ADD10_Pos)        /*!< 0x00000008 */
  3951. #define I2C_SR1_ADD10                       I2C_SR1_ADD10_Msk                  /*!< 10-bit header sent (Master mode) */
  3952. #define I2C_SR1_STOPF_Pos                   (4U)                              
  3953. #define I2C_SR1_STOPF_Msk                   (0x1UL << I2C_SR1_STOPF_Pos)        /*!< 0x00000010 */
  3954. #define I2C_SR1_STOPF                       I2C_SR1_STOPF_Msk                  /*!< Stop detection (Slave mode) */
  3955. #define I2C_SR1_RXNE_Pos                    (6U)                              
  3956. #define I2C_SR1_RXNE_Msk                    (0x1UL << I2C_SR1_RXNE_Pos)         /*!< 0x00000040 */
  3957. #define I2C_SR1_RXNE                        I2C_SR1_RXNE_Msk                   /*!< Data Register not Empty (receivers) */
  3958. #define I2C_SR1_TXE_Pos                     (7U)                              
  3959. #define I2C_SR1_TXE_Msk                     (0x1UL << I2C_SR1_TXE_Pos)          /*!< 0x00000080 */
  3960. #define I2C_SR1_TXE                         I2C_SR1_TXE_Msk                    /*!< Data Register Empty (transmitters) */
  3961. #define I2C_SR1_BERR_Pos                    (8U)                              
  3962. #define I2C_SR1_BERR_Msk                    (0x1UL << I2C_SR1_BERR_Pos)         /*!< 0x00000100 */
  3963. #define I2C_SR1_BERR                        I2C_SR1_BERR_Msk                   /*!< Bus Error */
  3964. #define I2C_SR1_ARLO_Pos                    (9U)                              
  3965. #define I2C_SR1_ARLO_Msk                    (0x1UL << I2C_SR1_ARLO_Pos)         /*!< 0x00000200 */
  3966. #define I2C_SR1_ARLO                        I2C_SR1_ARLO_Msk                   /*!< Arbitration Lost (master mode) */
  3967. #define I2C_SR1_AF_Pos                      (10U)                              
  3968. #define I2C_SR1_AF_Msk                      (0x1UL << I2C_SR1_AF_Pos)           /*!< 0x00000400 */
  3969. #define I2C_SR1_AF                          I2C_SR1_AF_Msk                     /*!< Acknowledge Failure */
  3970. #define I2C_SR1_OVR_Pos                     (11U)                              
  3971. #define I2C_SR1_OVR_Msk                     (0x1UL << I2C_SR1_OVR_Pos)          /*!< 0x00000800 */
  3972. #define I2C_SR1_OVR                         I2C_SR1_OVR_Msk                    /*!< Overrun/Underrun */
  3973. #define I2C_SR1_PECERR_Pos                  (12U)                              
  3974. #define I2C_SR1_PECERR_Msk                  (0x1UL << I2C_SR1_PECERR_Pos)       /*!< 0x00001000 */
  3975. #define I2C_SR1_PECERR                      I2C_SR1_PECERR_Msk                 /*!< PEC Error in reception */
  3976. #define I2C_SR1_TIMEOUT_Pos                 (14U)                              
  3977. #define I2C_SR1_TIMEOUT_Msk                 (0x1UL << I2C_SR1_TIMEOUT_Pos)      /*!< 0x00004000 */
  3978. #define I2C_SR1_TIMEOUT                     I2C_SR1_TIMEOUT_Msk                /*!< Timeout or Tlow Error */
  3979. #define I2C_SR1_SMBALERT_Pos                (15U)                              
  3980. #define I2C_SR1_SMBALERT_Msk                (0x1UL << I2C_SR1_SMBALERT_Pos)     /*!< 0x00008000 */
  3981. #define I2C_SR1_SMBALERT                    I2C_SR1_SMBALERT_Msk               /*!< SMBus Alert */
  3982.  
  3983. /*******************  Bit definition for I2C_SR2 register  ********************/
  3984. #define I2C_SR2_MSL_Pos                     (0U)                              
  3985. #define I2C_SR2_MSL_Msk                     (0x1UL << I2C_SR2_MSL_Pos)          /*!< 0x00000001 */
  3986. #define I2C_SR2_MSL                         I2C_SR2_MSL_Msk                    /*!< Master/Slave */
  3987. #define I2C_SR2_BUSY_Pos                    (1U)                              
  3988. #define I2C_SR2_BUSY_Msk                    (0x1UL << I2C_SR2_BUSY_Pos)         /*!< 0x00000002 */
  3989. #define I2C_SR2_BUSY                        I2C_SR2_BUSY_Msk                   /*!< Bus Busy */
  3990. #define I2C_SR2_TRA_Pos                     (2U)                              
  3991. #define I2C_SR2_TRA_Msk                     (0x1UL << I2C_SR2_TRA_Pos)          /*!< 0x00000004 */
  3992. #define I2C_SR2_TRA                         I2C_SR2_TRA_Msk                    /*!< Transmitter/Receiver */
  3993. #define I2C_SR2_GENCALL_Pos                 (4U)                              
  3994. #define I2C_SR2_GENCALL_Msk                 (0x1UL << I2C_SR2_GENCALL_Pos)      /*!< 0x00000010 */
  3995. #define I2C_SR2_GENCALL                     I2C_SR2_GENCALL_Msk                /*!< General Call Address (Slave mode) */
  3996. #define I2C_SR2_SMBDEFAULT_Pos              (5U)                              
  3997. #define I2C_SR2_SMBDEFAULT_Msk              (0x1UL << I2C_SR2_SMBDEFAULT_Pos)   /*!< 0x00000020 */
  3998. #define I2C_SR2_SMBDEFAULT                  I2C_SR2_SMBDEFAULT_Msk             /*!< SMBus Device Default Address (Slave mode) */
  3999. #define I2C_SR2_SMBHOST_Pos                 (6U)                              
  4000. #define I2C_SR2_SMBHOST_Msk                 (0x1UL << I2C_SR2_SMBHOST_Pos)      /*!< 0x00000040 */
  4001. #define I2C_SR2_SMBHOST                     I2C_SR2_SMBHOST_Msk                /*!< SMBus Host Header (Slave mode) */
  4002. #define I2C_SR2_DUALF_Pos                   (7U)                              
  4003. #define I2C_SR2_DUALF_Msk                   (0x1UL << I2C_SR2_DUALF_Pos)        /*!< 0x00000080 */
  4004. #define I2C_SR2_DUALF                       I2C_SR2_DUALF_Msk                  /*!< Dual Flag (Slave mode) */
  4005. #define I2C_SR2_PEC_Pos                     (8U)                              
  4006. #define I2C_SR2_PEC_Msk                     (0xFFUL << I2C_SR2_PEC_Pos)         /*!< 0x0000FF00 */
  4007. #define I2C_SR2_PEC                         I2C_SR2_PEC_Msk                    /*!< Packet Error Checking Register */
  4008.  
  4009. /*******************  Bit definition for I2C_CCR register  ********************/
  4010. #define I2C_CCR_CCR_Pos                     (0U)                              
  4011. #define I2C_CCR_CCR_Msk                     (0xFFFUL << I2C_CCR_CCR_Pos)        /*!< 0x00000FFF */
  4012. #define I2C_CCR_CCR                         I2C_CCR_CCR_Msk                    /*!< Clock Control Register in Fast/Standard mode (Master mode) */
  4013. #define I2C_CCR_DUTY_Pos                    (14U)                              
  4014. #define I2C_CCR_DUTY_Msk                    (0x1UL << I2C_CCR_DUTY_Pos)         /*!< 0x00004000 */
  4015. #define I2C_CCR_DUTY                        I2C_CCR_DUTY_Msk                   /*!< Fast Mode Duty Cycle */
  4016. #define I2C_CCR_FS_Pos                      (15U)                              
  4017. #define I2C_CCR_FS_Msk                      (0x1UL << I2C_CCR_FS_Pos)           /*!< 0x00008000 */
  4018. #define I2C_CCR_FS                          I2C_CCR_FS_Msk                     /*!< I2C Master Mode Selection */
  4019.  
  4020. /******************  Bit definition for I2C_TRISE register  *******************/
  4021. #define I2C_TRISE_TRISE_Pos                 (0U)                              
  4022. #define I2C_TRISE_TRISE_Msk                 (0x3FUL << I2C_TRISE_TRISE_Pos)     /*!< 0x0000003F */
  4023. #define I2C_TRISE_TRISE                     I2C_TRISE_TRISE_Msk                /*!< Maximum Rise Time in Fast/Standard mode (Master mode) */
  4024.  
  4025. /******************************************************************************/
  4026. /*                                                                            */
  4027. /*                        Independent WATCHDOG (IWDG)                         */
  4028. /*                                                                            */
  4029. /******************************************************************************/
  4030.  
  4031. /*******************  Bit definition for IWDG_KR register  ********************/
  4032. #define IWDG_KR_KEY_Pos                     (0U)                              
  4033. #define IWDG_KR_KEY_Msk                     (0xFFFFUL << IWDG_KR_KEY_Pos)       /*!< 0x0000FFFF */
  4034. #define IWDG_KR_KEY                         IWDG_KR_KEY_Msk                    /*!< Key value (write only, read 0000h) */
  4035.  
  4036. /*******************  Bit definition for IWDG_PR register  ********************/
  4037. #define IWDG_PR_PR_Pos                      (0U)                              
  4038. #define IWDG_PR_PR_Msk                      (0x7UL << IWDG_PR_PR_Pos)           /*!< 0x00000007 */
  4039. #define IWDG_PR_PR                          IWDG_PR_PR_Msk                     /*!< PR[2:0] (Prescaler divider) */
  4040. #define IWDG_PR_PR_0                        (0x1UL << IWDG_PR_PR_Pos)           /*!< 0x00000001 */
  4041. #define IWDG_PR_PR_1                        (0x2UL << IWDG_PR_PR_Pos)           /*!< 0x00000002 */
  4042. #define IWDG_PR_PR_2                        (0x4UL << IWDG_PR_PR_Pos)           /*!< 0x00000004 */
  4043.  
  4044. /*******************  Bit definition for IWDG_RLR register  *******************/
  4045. #define IWDG_RLR_RL_Pos                     (0U)                              
  4046. #define IWDG_RLR_RL_Msk                     (0xFFFUL << IWDG_RLR_RL_Pos)        /*!< 0x00000FFF */
  4047. #define IWDG_RLR_RL                         IWDG_RLR_RL_Msk                    /*!< Watchdog counter reload value */
  4048.  
  4049. /*******************  Bit definition for IWDG_SR register  ********************/
  4050. #define IWDG_SR_PVU_Pos                     (0U)                              
  4051. #define IWDG_SR_PVU_Msk                     (0x1UL << IWDG_SR_PVU_Pos)          /*!< 0x00000001 */
  4052. #define IWDG_SR_PVU                         IWDG_SR_PVU_Msk                    /*!< Watchdog prescaler value update */
  4053. #define IWDG_SR_RVU_Pos                     (1U)                              
  4054. #define IWDG_SR_RVU_Msk                     (0x1UL << IWDG_SR_RVU_Pos)          /*!< 0x00000002 */
  4055. #define IWDG_SR_RVU                         IWDG_SR_RVU_Msk                    /*!< Watchdog counter reload value update */
  4056.  
  4057. /******************************************************************************/
  4058. /*                                                                            */
  4059. /*                          LCD Controller (LCD)                              */
  4060. /*                                                                            */
  4061. /******************************************************************************/
  4062.  
  4063. /*******************  Bit definition for LCD_CR register  *********************/
  4064. #define LCD_CR_LCDEN_Pos           (0U)                                        
  4065. #define LCD_CR_LCDEN_Msk           (0x1UL << LCD_CR_LCDEN_Pos)                  /*!< 0x00000001 */
  4066. #define LCD_CR_LCDEN               LCD_CR_LCDEN_Msk                            /*!< LCD Enable Bit */
  4067. #define LCD_CR_VSEL_Pos            (1U)                                        
  4068. #define LCD_CR_VSEL_Msk            (0x1UL << LCD_CR_VSEL_Pos)                   /*!< 0x00000002 */
  4069. #define LCD_CR_VSEL                LCD_CR_VSEL_Msk                             /*!< Voltage source selector Bit */
  4070.  
  4071. #define LCD_CR_DUTY_Pos            (2U)                                        
  4072. #define LCD_CR_DUTY_Msk            (0x7UL << LCD_CR_DUTY_Pos)                   /*!< 0x0000001C */
  4073. #define LCD_CR_DUTY                LCD_CR_DUTY_Msk                             /*!< DUTY[2:0] bits (Duty selector) */
  4074. #define LCD_CR_DUTY_0              (0x1UL << LCD_CR_DUTY_Pos)                   /*!< 0x00000004 */
  4075. #define LCD_CR_DUTY_1              (0x2UL << LCD_CR_DUTY_Pos)                   /*!< 0x00000008 */
  4076. #define LCD_CR_DUTY_2              (0x4UL << LCD_CR_DUTY_Pos)                   /*!< 0x00000010 */
  4077.  
  4078. #define LCD_CR_BIAS_Pos            (5U)                                        
  4079. #define LCD_CR_BIAS_Msk            (0x3UL << LCD_CR_BIAS_Pos)                   /*!< 0x00000060 */
  4080. #define LCD_CR_BIAS                LCD_CR_BIAS_Msk                             /*!< BIAS[1:0] bits (Bias selector) */
  4081. #define LCD_CR_BIAS_0              (0x1UL << LCD_CR_BIAS_Pos)                   /*!< 0x00000020 */
  4082. #define LCD_CR_BIAS_1              (0x2UL << LCD_CR_BIAS_Pos)                   /*!< 0x00000040 */
  4083.  
  4084. #define LCD_CR_MUX_SEG_Pos         (7U)                                        
  4085. #define LCD_CR_MUX_SEG_Msk         (0x1UL << LCD_CR_MUX_SEG_Pos)                /*!< 0x00000080 */
  4086. #define LCD_CR_MUX_SEG             LCD_CR_MUX_SEG_Msk                          /*!< Mux Segment Enable Bit */
  4087.  
  4088. /*******************  Bit definition for LCD_FCR register  ********************/
  4089. #define LCD_FCR_HD_Pos             (0U)                                        
  4090. #define LCD_FCR_HD_Msk             (0x1UL << LCD_FCR_HD_Pos)                    /*!< 0x00000001 */
  4091. #define LCD_FCR_HD                 LCD_FCR_HD_Msk                              /*!< High Drive Enable Bit */
  4092. #define LCD_FCR_SOFIE_Pos          (1U)                                        
  4093. #define LCD_FCR_SOFIE_Msk          (0x1UL << LCD_FCR_SOFIE_Pos)                 /*!< 0x00000002 */
  4094. #define LCD_FCR_SOFIE              LCD_FCR_SOFIE_Msk                           /*!< Start of Frame Interrupt Enable Bit */
  4095. #define LCD_FCR_UDDIE_Pos          (3U)                                        
  4096. #define LCD_FCR_UDDIE_Msk          (0x1UL << LCD_FCR_UDDIE_Pos)                 /*!< 0x00000008 */
  4097. #define LCD_FCR_UDDIE              LCD_FCR_UDDIE_Msk                           /*!< Update Display Done Interrupt Enable Bit */
  4098.  
  4099. #define LCD_FCR_PON_Pos            (4U)                                        
  4100. #define LCD_FCR_PON_Msk            (0x7UL << LCD_FCR_PON_Pos)                   /*!< 0x00000070 */
  4101. #define LCD_FCR_PON                LCD_FCR_PON_Msk                             /*!< PON[2:0] bits (Puls ON Duration) */
  4102. #define LCD_FCR_PON_0              (0x1UL << LCD_FCR_PON_Pos)                   /*!< 0x00000010 */
  4103. #define LCD_FCR_PON_1              (0x2UL << LCD_FCR_PON_Pos)                   /*!< 0x00000020 */
  4104. #define LCD_FCR_PON_2              (0x4UL << LCD_FCR_PON_Pos)                   /*!< 0x00000040 */
  4105.  
  4106. #define LCD_FCR_DEAD_Pos           (7U)                                        
  4107. #define LCD_FCR_DEAD_Msk           (0x7UL << LCD_FCR_DEAD_Pos)                  /*!< 0x00000380 */
  4108. #define LCD_FCR_DEAD               LCD_FCR_DEAD_Msk                            /*!< DEAD[2:0] bits (DEAD Time) */
  4109. #define LCD_FCR_DEAD_0             (0x1UL << LCD_FCR_DEAD_Pos)                  /*!< 0x00000080 */
  4110. #define LCD_FCR_DEAD_1             (0x2UL << LCD_FCR_DEAD_Pos)                  /*!< 0x00000100 */
  4111. #define LCD_FCR_DEAD_2             (0x4UL << LCD_FCR_DEAD_Pos)                  /*!< 0x00000200 */
  4112.  
  4113. #define LCD_FCR_CC_Pos             (10U)                                      
  4114. #define LCD_FCR_CC_Msk             (0x7UL << LCD_FCR_CC_Pos)                    /*!< 0x00001C00 */
  4115. #define LCD_FCR_CC                 LCD_FCR_CC_Msk                              /*!< CC[2:0] bits (Contrast Control) */
  4116. #define LCD_FCR_CC_0               (0x1UL << LCD_FCR_CC_Pos)                    /*!< 0x00000400 */
  4117. #define LCD_FCR_CC_1               (0x2UL << LCD_FCR_CC_Pos)                    /*!< 0x00000800 */
  4118. #define LCD_FCR_CC_2               (0x4UL << LCD_FCR_CC_Pos)                    /*!< 0x00001000 */
  4119.  
  4120. #define LCD_FCR_BLINKF_Pos         (13U)                                      
  4121. #define LCD_FCR_BLINKF_Msk         (0x7UL << LCD_FCR_BLINKF_Pos)                /*!< 0x0000E000 */
  4122. #define LCD_FCR_BLINKF             LCD_FCR_BLINKF_Msk                          /*!< BLINKF[2:0] bits (Blink Frequency) */
  4123. #define LCD_FCR_BLINKF_0           (0x1UL << LCD_FCR_BLINKF_Pos)                /*!< 0x00002000 */
  4124. #define LCD_FCR_BLINKF_1           (0x2UL << LCD_FCR_BLINKF_Pos)                /*!< 0x00004000 */
  4125. #define LCD_FCR_BLINKF_2           (0x4UL << LCD_FCR_BLINKF_Pos)                /*!< 0x00008000 */
  4126.  
  4127. #define LCD_FCR_BLINK_Pos          (16U)                                      
  4128. #define LCD_FCR_BLINK_Msk          (0x3UL << LCD_FCR_BLINK_Pos)                 /*!< 0x00030000 */
  4129. #define LCD_FCR_BLINK              LCD_FCR_BLINK_Msk                           /*!< BLINK[1:0] bits (Blink Enable) */
  4130. #define LCD_FCR_BLINK_0            (0x1UL << LCD_FCR_BLINK_Pos)                 /*!< 0x00010000 */
  4131. #define LCD_FCR_BLINK_1            (0x2UL << LCD_FCR_BLINK_Pos)                 /*!< 0x00020000 */
  4132.  
  4133. #define LCD_FCR_DIV_Pos            (18U)                                      
  4134. #define LCD_FCR_DIV_Msk            (0xFUL << LCD_FCR_DIV_Pos)                   /*!< 0x003C0000 */
  4135. #define LCD_FCR_DIV                LCD_FCR_DIV_Msk                             /*!< DIV[3:0] bits (Divider) */
  4136. #define LCD_FCR_PS_Pos             (22U)                                      
  4137. #define LCD_FCR_PS_Msk             (0xFUL << LCD_FCR_PS_Pos)                    /*!< 0x03C00000 */
  4138. #define LCD_FCR_PS                 LCD_FCR_PS_Msk                              /*!< PS[3:0] bits (Prescaler) */
  4139.  
  4140. /*******************  Bit definition for LCD_SR register  *********************/
  4141. #define LCD_SR_ENS_Pos             (0U)                                        
  4142. #define LCD_SR_ENS_Msk             (0x1UL << LCD_SR_ENS_Pos)                    /*!< 0x00000001 */
  4143. #define LCD_SR_ENS                 LCD_SR_ENS_Msk                              /*!< LCD Enabled Bit */
  4144. #define LCD_SR_SOF_Pos             (1U)                                        
  4145. #define LCD_SR_SOF_Msk             (0x1UL << LCD_SR_SOF_Pos)                    /*!< 0x00000002 */
  4146. #define LCD_SR_SOF                 LCD_SR_SOF_Msk                              /*!< Start Of Frame Flag Bit */
  4147. #define LCD_SR_UDR_Pos             (2U)                                        
  4148. #define LCD_SR_UDR_Msk             (0x1UL << LCD_SR_UDR_Pos)                    /*!< 0x00000004 */
  4149. #define LCD_SR_UDR                 LCD_SR_UDR_Msk                              /*!< Update Display Request Bit */
  4150. #define LCD_SR_UDD_Pos             (3U)                                        
  4151. #define LCD_SR_UDD_Msk             (0x1UL << LCD_SR_UDD_Pos)                    /*!< 0x00000008 */
  4152. #define LCD_SR_UDD                 LCD_SR_UDD_Msk                              /*!< Update Display Done Flag Bit */
  4153. #define LCD_SR_RDY_Pos             (4U)                                        
  4154. #define LCD_SR_RDY_Msk             (0x1UL << LCD_SR_RDY_Pos)                    /*!< 0x00000010 */
  4155. #define LCD_SR_RDY                 LCD_SR_RDY_Msk                              /*!< Ready Flag Bit */
  4156. #define LCD_SR_FCRSR_Pos           (5U)                                        
  4157. #define LCD_SR_FCRSR_Msk           (0x1UL << LCD_SR_FCRSR_Pos)                  /*!< 0x00000020 */
  4158. #define LCD_SR_FCRSR               LCD_SR_FCRSR_Msk                            /*!< LCD FCR Register Synchronization Flag Bit */
  4159.  
  4160. /*******************  Bit definition for LCD_CLR register  ********************/
  4161. #define LCD_CLR_SOFC_Pos           (1U)                                        
  4162. #define LCD_CLR_SOFC_Msk           (0x1UL << LCD_CLR_SOFC_Pos)                  /*!< 0x00000002 */
  4163. #define LCD_CLR_SOFC               LCD_CLR_SOFC_Msk                            /*!< Start Of Frame Flag Clear Bit */
  4164. #define LCD_CLR_UDDC_Pos           (3U)                                        
  4165. #define LCD_CLR_UDDC_Msk           (0x1UL << LCD_CLR_UDDC_Pos)                  /*!< 0x00000008 */
  4166. #define LCD_CLR_UDDC               LCD_CLR_UDDC_Msk                            /*!< Update Display Done Flag Clear Bit */
  4167.  
  4168. /*******************  Bit definition for LCD_RAM register  ********************/
  4169. #define LCD_RAM_SEGMENT_DATA_Pos   (0U)                                        
  4170. #define LCD_RAM_SEGMENT_DATA_Msk   (0xFFFFFFFFUL << LCD_RAM_SEGMENT_DATA_Pos)   /*!< 0xFFFFFFFF */
  4171. #define LCD_RAM_SEGMENT_DATA       LCD_RAM_SEGMENT_DATA_Msk                    /*!< Segment Data Bits */
  4172.  
  4173. /******************************************************************************/
  4174. /*                                                                            */
  4175. /*                          Power Control (PWR)                               */
  4176. /*                                                                            */
  4177. /******************************************************************************/
  4178.  
  4179. #define PWR_PVD_SUPPORT                       /*!< PWR feature available only on specific devices: Power Voltage Detection feature */
  4180.  
  4181. /********************  Bit definition for PWR_CR register  ********************/
  4182. #define PWR_CR_LPSDSR_Pos                   (0U)                              
  4183. #define PWR_CR_LPSDSR_Msk                   (0x1UL << PWR_CR_LPSDSR_Pos)        /*!< 0x00000001 */
  4184. #define PWR_CR_LPSDSR                       PWR_CR_LPSDSR_Msk                  /*!< Low-power deepsleep/sleep/low power run */
  4185. #define PWR_CR_PDDS_Pos                     (1U)                              
  4186. #define PWR_CR_PDDS_Msk                     (0x1UL << PWR_CR_PDDS_Pos)          /*!< 0x00000002 */
  4187. #define PWR_CR_PDDS                         PWR_CR_PDDS_Msk                    /*!< Power Down Deepsleep */
  4188. #define PWR_CR_CWUF_Pos                     (2U)                              
  4189. #define PWR_CR_CWUF_Msk                     (0x1UL << PWR_CR_CWUF_Pos)          /*!< 0x00000004 */
  4190. #define PWR_CR_CWUF                         PWR_CR_CWUF_Msk                    /*!< Clear Wakeup Flag */
  4191. #define PWR_CR_CSBF_Pos                     (3U)                              
  4192. #define PWR_CR_CSBF_Msk                     (0x1UL << PWR_CR_CSBF_Pos)          /*!< 0x00000008 */
  4193. #define PWR_CR_CSBF                         PWR_CR_CSBF_Msk                    /*!< Clear Standby Flag */
  4194. #define PWR_CR_PVDE_Pos                     (4U)                              
  4195. #define PWR_CR_PVDE_Msk                     (0x1UL << PWR_CR_PVDE_Pos)          /*!< 0x00000010 */
  4196. #define PWR_CR_PVDE                         PWR_CR_PVDE_Msk                    /*!< Power Voltage Detector Enable */
  4197.  
  4198. #define PWR_CR_PLS_Pos                      (5U)                              
  4199. #define PWR_CR_PLS_Msk                      (0x7UL << PWR_CR_PLS_Pos)           /*!< 0x000000E0 */
  4200. #define PWR_CR_PLS                          PWR_CR_PLS_Msk                     /*!< PLS[2:0] bits (PVD Level Selection) */
  4201. #define PWR_CR_PLS_0                        (0x1UL << PWR_CR_PLS_Pos)           /*!< 0x00000020 */
  4202. #define PWR_CR_PLS_1                        (0x2UL << PWR_CR_PLS_Pos)           /*!< 0x00000040 */
  4203. #define PWR_CR_PLS_2                        (0x4UL << PWR_CR_PLS_Pos)           /*!< 0x00000080 */
  4204.  
  4205. /*!< PVD level configuration */
  4206. #define PWR_CR_PLS_LEV0                     (0x00000000U)                      /*!< PVD level 0 */
  4207. #define PWR_CR_PLS_LEV1                     (0x00000020U)                      /*!< PVD level 1 */
  4208. #define PWR_CR_PLS_LEV2                     (0x00000040U)                      /*!< PVD level 2 */
  4209. #define PWR_CR_PLS_LEV3                     (0x00000060U)                      /*!< PVD level 3 */
  4210. #define PWR_CR_PLS_LEV4                     (0x00000080U)                      /*!< PVD level 4 */
  4211. #define PWR_CR_PLS_LEV5                     (0x000000A0U)                      /*!< PVD level 5 */
  4212. #define PWR_CR_PLS_LEV6                     (0x000000C0U)                      /*!< PVD level 6 */
  4213. #define PWR_CR_PLS_LEV7                     (0x000000E0U)                      /*!< PVD level 7 */
  4214.  
  4215. #define PWR_CR_DBP_Pos                      (8U)                              
  4216. #define PWR_CR_DBP_Msk                      (0x1UL << PWR_CR_DBP_Pos)           /*!< 0x00000100 */
  4217. #define PWR_CR_DBP                          PWR_CR_DBP_Msk                     /*!< Disable Backup Domain write protection */
  4218. #define PWR_CR_ULP_Pos                      (9U)                              
  4219. #define PWR_CR_ULP_Msk                      (0x1UL << PWR_CR_ULP_Pos)           /*!< 0x00000200 */
  4220. #define PWR_CR_ULP                          PWR_CR_ULP_Msk                     /*!< Ultra Low Power mode */
  4221. #define PWR_CR_FWU_Pos                      (10U)                              
  4222. #define PWR_CR_FWU_Msk                      (0x1UL << PWR_CR_FWU_Pos)           /*!< 0x00000400 */
  4223. #define PWR_CR_FWU                          PWR_CR_FWU_Msk                     /*!< Fast wakeup */
  4224.  
  4225. #define PWR_CR_VOS_Pos                      (11U)                              
  4226. #define PWR_CR_VOS_Msk                      (0x3UL << PWR_CR_VOS_Pos)           /*!< 0x00001800 */
  4227. #define PWR_CR_VOS                          PWR_CR_VOS_Msk                     /*!< VOS[1:0] bits (Voltage scaling range selection) */
  4228. #define PWR_CR_VOS_0                        (0x1UL << PWR_CR_VOS_Pos)           /*!< 0x00000800 */
  4229. #define PWR_CR_VOS_1                        (0x2UL << PWR_CR_VOS_Pos)           /*!< 0x00001000 */
  4230. #define PWR_CR_LPRUN_Pos                    (14U)                              
  4231. #define PWR_CR_LPRUN_Msk                    (0x1UL << PWR_CR_LPRUN_Pos)         /*!< 0x00004000 */
  4232. #define PWR_CR_LPRUN                        PWR_CR_LPRUN_Msk                   /*!< Low power run mode */
  4233.  
  4234. /*******************  Bit definition for PWR_CSR register  ********************/
  4235. #define PWR_CSR_WUF_Pos                     (0U)                              
  4236. #define PWR_CSR_WUF_Msk                     (0x1UL << PWR_CSR_WUF_Pos)          /*!< 0x00000001 */
  4237. #define PWR_CSR_WUF                         PWR_CSR_WUF_Msk                    /*!< Wakeup Flag */
  4238. #define PWR_CSR_SBF_Pos                     (1U)                              
  4239. #define PWR_CSR_SBF_Msk                     (0x1UL << PWR_CSR_SBF_Pos)          /*!< 0x00000002 */
  4240. #define PWR_CSR_SBF                         PWR_CSR_SBF_Msk                    /*!< Standby Flag */
  4241. #define PWR_CSR_PVDO_Pos                    (2U)                              
  4242. #define PWR_CSR_PVDO_Msk                    (0x1UL << PWR_CSR_PVDO_Pos)         /*!< 0x00000004 */
  4243. #define PWR_CSR_PVDO                        PWR_CSR_PVDO_Msk                   /*!< PVD Output */
  4244. #define PWR_CSR_VREFINTRDYF_Pos             (3U)                              
  4245. #define PWR_CSR_VREFINTRDYF_Msk             (0x1UL << PWR_CSR_VREFINTRDYF_Pos)  /*!< 0x00000008 */
  4246. #define PWR_CSR_VREFINTRDYF                 PWR_CSR_VREFINTRDYF_Msk            /*!< Internal voltage reference (VREFINT) ready flag */
  4247. #define PWR_CSR_VOSF_Pos                    (4U)                              
  4248. #define PWR_CSR_VOSF_Msk                    (0x1UL << PWR_CSR_VOSF_Pos)         /*!< 0x00000010 */
  4249. #define PWR_CSR_VOSF                        PWR_CSR_VOSF_Msk                   /*!< Voltage Scaling select flag */
  4250. #define PWR_CSR_REGLPF_Pos                  (5U)                              
  4251. #define PWR_CSR_REGLPF_Msk                  (0x1UL << PWR_CSR_REGLPF_Pos)       /*!< 0x00000020 */
  4252. #define PWR_CSR_REGLPF                      PWR_CSR_REGLPF_Msk                 /*!< Regulator LP flag */
  4253.  
  4254. #define PWR_CSR_EWUP1_Pos                   (8U)                              
  4255. #define PWR_CSR_EWUP1_Msk                   (0x1UL << PWR_CSR_EWUP1_Pos)        /*!< 0x00000100 */
  4256. #define PWR_CSR_EWUP1                       PWR_CSR_EWUP1_Msk                  /*!< Enable WKUP pin 1 */
  4257. #define PWR_CSR_EWUP2_Pos                   (9U)                              
  4258. #define PWR_CSR_EWUP2_Msk                   (0x1UL << PWR_CSR_EWUP2_Pos)        /*!< 0x00000200 */
  4259. #define PWR_CSR_EWUP2                       PWR_CSR_EWUP2_Msk                  /*!< Enable WKUP pin 2 */
  4260. #define PWR_CSR_EWUP3_Pos                   (10U)                              
  4261. #define PWR_CSR_EWUP3_Msk                   (0x1UL << PWR_CSR_EWUP3_Pos)        /*!< 0x00000400 */
  4262. #define PWR_CSR_EWUP3                       PWR_CSR_EWUP3_Msk                  /*!< Enable WKUP pin 3 */
  4263.  
  4264. /******************************************************************************/
  4265. /*                                                                            */
  4266. /*                      Reset and Clock Control (RCC)                         */
  4267. /*                                                                            */
  4268. /******************************************************************************/
  4269. /*
  4270. * @brief Specific device feature definitions  (not present on all devices in the STM32F0 serie)
  4271. */
  4272. #define RCC_LSECSS_SUPPORT          /*!< LSE CSS feature support */
  4273.  
  4274. /********************  Bit definition for RCC_CR register  ********************/
  4275. #define RCC_CR_HSION_Pos                    (0U)                              
  4276. #define RCC_CR_HSION_Msk                    (0x1UL << RCC_CR_HSION_Pos)         /*!< 0x00000001 */
  4277. #define RCC_CR_HSION                        RCC_CR_HSION_Msk                   /*!< Internal High Speed clock enable */
  4278. #define RCC_CR_HSIRDY_Pos                   (1U)                              
  4279. #define RCC_CR_HSIRDY_Msk                   (0x1UL << RCC_CR_HSIRDY_Pos)        /*!< 0x00000002 */
  4280. #define RCC_CR_HSIRDY                       RCC_CR_HSIRDY_Msk                  /*!< Internal High Speed clock ready flag */
  4281.  
  4282. #define RCC_CR_MSION_Pos                    (8U)                              
  4283. #define RCC_CR_MSION_Msk                    (0x1UL << RCC_CR_MSION_Pos)         /*!< 0x00000100 */
  4284. #define RCC_CR_MSION                        RCC_CR_MSION_Msk                   /*!< Internal Multi Speed clock enable */
  4285. #define RCC_CR_MSIRDY_Pos                   (9U)                              
  4286. #define RCC_CR_MSIRDY_Msk                   (0x1UL << RCC_CR_MSIRDY_Pos)        /*!< 0x00000200 */
  4287. #define RCC_CR_MSIRDY                       RCC_CR_MSIRDY_Msk                  /*!< Internal Multi Speed clock ready flag */
  4288.  
  4289. #define RCC_CR_HSEON_Pos                    (16U)                              
  4290. #define RCC_CR_HSEON_Msk                    (0x1UL << RCC_CR_HSEON_Pos)         /*!< 0x00010000 */
  4291. #define RCC_CR_HSEON                        RCC_CR_HSEON_Msk                   /*!< External High Speed clock enable */
  4292. #define RCC_CR_HSERDY_Pos                   (17U)                              
  4293. #define RCC_CR_HSERDY_Msk                   (0x1UL << RCC_CR_HSERDY_Pos)        /*!< 0x00020000 */
  4294. #define RCC_CR_HSERDY                       RCC_CR_HSERDY_Msk                  /*!< External High Speed clock ready flag */
  4295. #define RCC_CR_HSEBYP_Pos                   (18U)                              
  4296. #define RCC_CR_HSEBYP_Msk                   (0x1UL << RCC_CR_HSEBYP_Pos)        /*!< 0x00040000 */
  4297. #define RCC_CR_HSEBYP                       RCC_CR_HSEBYP_Msk                  /*!< External High Speed clock Bypass */
  4298.  
  4299. #define RCC_CR_PLLON_Pos                    (24U)                              
  4300. #define RCC_CR_PLLON_Msk                    (0x1UL << RCC_CR_PLLON_Pos)         /*!< 0x01000000 */
  4301. #define RCC_CR_PLLON                        RCC_CR_PLLON_Msk                   /*!< PLL enable */
  4302. #define RCC_CR_PLLRDY_Pos                   (25U)                              
  4303. #define RCC_CR_PLLRDY_Msk                   (0x1UL << RCC_CR_PLLRDY_Pos)        /*!< 0x02000000 */
  4304. #define RCC_CR_PLLRDY                       RCC_CR_PLLRDY_Msk                  /*!< PLL clock ready flag */
  4305. #define RCC_CR_CSSON_Pos                    (28U)                              
  4306. #define RCC_CR_CSSON_Msk                    (0x1UL << RCC_CR_CSSON_Pos)         /*!< 0x10000000 */
  4307. #define RCC_CR_CSSON                        RCC_CR_CSSON_Msk                   /*!< Clock Security System enable */
  4308.  
  4309. #define RCC_CR_RTCPRE_Pos                   (29U)                              
  4310. #define RCC_CR_RTCPRE_Msk                   (0x3UL << RCC_CR_RTCPRE_Pos)        /*!< 0x60000000 */
  4311. #define RCC_CR_RTCPRE                       RCC_CR_RTCPRE_Msk                  /*!< RTC/LCD Prescaler */
  4312. #define RCC_CR_RTCPRE_0                     (0x20000000U)                      /*!< Bit0 */
  4313. #define RCC_CR_RTCPRE_1                     (0x40000000U)                      /*!< Bit1 */
  4314.  
  4315. /********************  Bit definition for RCC_ICSCR register  *****************/
  4316. #define RCC_ICSCR_HSICAL_Pos                (0U)                              
  4317. #define RCC_ICSCR_HSICAL_Msk                (0xFFUL << RCC_ICSCR_HSICAL_Pos)    /*!< 0x000000FF */
  4318. #define RCC_ICSCR_HSICAL                    RCC_ICSCR_HSICAL_Msk               /*!< Internal High Speed clock Calibration */
  4319. #define RCC_ICSCR_HSITRIM_Pos               (8U)                              
  4320. #define RCC_ICSCR_HSITRIM_Msk               (0x1FUL << RCC_ICSCR_HSITRIM_Pos)   /*!< 0x00001F00 */
  4321. #define RCC_ICSCR_HSITRIM                   RCC_ICSCR_HSITRIM_Msk              /*!< Internal High Speed clock trimming */
  4322.  
  4323. #define RCC_ICSCR_MSIRANGE_Pos              (13U)                              
  4324. #define RCC_ICSCR_MSIRANGE_Msk              (0x7UL << RCC_ICSCR_MSIRANGE_Pos)   /*!< 0x0000E000 */
  4325. #define RCC_ICSCR_MSIRANGE                  RCC_ICSCR_MSIRANGE_Msk             /*!< Internal Multi Speed clock Range */
  4326. #define RCC_ICSCR_MSIRANGE_0                (0x0UL << RCC_ICSCR_MSIRANGE_Pos)   /*!< 0x00000000 */
  4327. #define RCC_ICSCR_MSIRANGE_1                (0x1UL << RCC_ICSCR_MSIRANGE_Pos)   /*!< 0x00002000 */
  4328. #define RCC_ICSCR_MSIRANGE_2                (0x2UL << RCC_ICSCR_MSIRANGE_Pos)   /*!< 0x00004000 */
  4329. #define RCC_ICSCR_MSIRANGE_3                (0x3UL << RCC_ICSCR_MSIRANGE_Pos)   /*!< 0x00006000 */
  4330. #define RCC_ICSCR_MSIRANGE_4                (0x4UL << RCC_ICSCR_MSIRANGE_Pos)   /*!< 0x00008000 */
  4331. #define RCC_ICSCR_MSIRANGE_5                (0x5UL << RCC_ICSCR_MSIRANGE_Pos)   /*!< 0x0000A000 */
  4332. #define RCC_ICSCR_MSIRANGE_6                (0x6UL << RCC_ICSCR_MSIRANGE_Pos)   /*!< 0x0000C000 */
  4333. #define RCC_ICSCR_MSICAL_Pos                (16U)                              
  4334. #define RCC_ICSCR_MSICAL_Msk                (0xFFUL << RCC_ICSCR_MSICAL_Pos)    /*!< 0x00FF0000 */
  4335. #define RCC_ICSCR_MSICAL                    RCC_ICSCR_MSICAL_Msk               /*!< Internal Multi Speed clock Calibration */
  4336. #define RCC_ICSCR_MSITRIM_Pos               (24U)                              
  4337. #define RCC_ICSCR_MSITRIM_Msk               (0xFFUL << RCC_ICSCR_MSITRIM_Pos)   /*!< 0xFF000000 */
  4338. #define RCC_ICSCR_MSITRIM                   RCC_ICSCR_MSITRIM_Msk              /*!< Internal Multi Speed clock trimming */
  4339.  
  4340. /********************  Bit definition for RCC_CFGR register  ******************/
  4341. #define RCC_CFGR_SW_Pos                     (0U)                              
  4342. #define RCC_CFGR_SW_Msk                     (0x3UL << RCC_CFGR_SW_Pos)          /*!< 0x00000003 */
  4343. #define RCC_CFGR_SW                         RCC_CFGR_SW_Msk                    /*!< SW[1:0] bits (System clock Switch) */
  4344. #define RCC_CFGR_SW_0                       (0x1UL << RCC_CFGR_SW_Pos)          /*!< 0x00000001 */
  4345. #define RCC_CFGR_SW_1                       (0x2UL << RCC_CFGR_SW_Pos)          /*!< 0x00000002 */
  4346.  
  4347. /*!< SW configuration */
  4348. #define RCC_CFGR_SW_MSI                     (0x00000000U)                      /*!< MSI selected as system clock */
  4349. #define RCC_CFGR_SW_HSI                     (0x00000001U)                      /*!< HSI selected as system clock */
  4350. #define RCC_CFGR_SW_HSE                     (0x00000002U)                      /*!< HSE selected as system clock */
  4351. #define RCC_CFGR_SW_PLL                     (0x00000003U)                      /*!< PLL selected as system clock */
  4352.  
  4353. #define RCC_CFGR_SWS_Pos                    (2U)                              
  4354. #define RCC_CFGR_SWS_Msk                    (0x3UL << RCC_CFGR_SWS_Pos)         /*!< 0x0000000C */
  4355. #define RCC_CFGR_SWS                        RCC_CFGR_SWS_Msk                   /*!< SWS[1:0] bits (System Clock Switch Status) */
  4356. #define RCC_CFGR_SWS_0                      (0x1UL << RCC_CFGR_SWS_Pos)         /*!< 0x00000004 */
  4357. #define RCC_CFGR_SWS_1                      (0x2UL << RCC_CFGR_SWS_Pos)         /*!< 0x00000008 */
  4358.  
  4359. /*!< SWS configuration */
  4360. #define RCC_CFGR_SWS_MSI                    (0x00000000U)                      /*!< MSI oscillator used as system clock */
  4361. #define RCC_CFGR_SWS_HSI                    (0x00000004U)                      /*!< HSI oscillator used as system clock */
  4362. #define RCC_CFGR_SWS_HSE                    (0x00000008U)                      /*!< HSE oscillator used as system clock */
  4363. #define RCC_CFGR_SWS_PLL                    (0x0000000CU)                      /*!< PLL used as system clock */
  4364.  
  4365. #define RCC_CFGR_HPRE_Pos                   (4U)                              
  4366. #define RCC_CFGR_HPRE_Msk                   (0xFUL << RCC_CFGR_HPRE_Pos)        /*!< 0x000000F0 */
  4367. #define RCC_CFGR_HPRE                       RCC_CFGR_HPRE_Msk                  /*!< HPRE[3:0] bits (AHB prescaler) */
  4368. #define RCC_CFGR_HPRE_0                     (0x1UL << RCC_CFGR_HPRE_Pos)        /*!< 0x00000010 */
  4369. #define RCC_CFGR_HPRE_1                     (0x2UL << RCC_CFGR_HPRE_Pos)        /*!< 0x00000020 */
  4370. #define RCC_CFGR_HPRE_2                     (0x4UL << RCC_CFGR_HPRE_Pos)        /*!< 0x00000040 */
  4371. #define RCC_CFGR_HPRE_3                     (0x8UL << RCC_CFGR_HPRE_Pos)        /*!< 0x00000080 */
  4372.  
  4373. /*!< HPRE configuration */
  4374. #define RCC_CFGR_HPRE_DIV1                  (0x00000000U)                      /*!< SYSCLK not divided */
  4375. #define RCC_CFGR_HPRE_DIV2                  (0x00000080U)                      /*!< SYSCLK divided by 2 */
  4376. #define RCC_CFGR_HPRE_DIV4                  (0x00000090U)                      /*!< SYSCLK divided by 4 */
  4377. #define RCC_CFGR_HPRE_DIV8                  (0x000000A0U)                      /*!< SYSCLK divided by 8 */
  4378. #define RCC_CFGR_HPRE_DIV16                 (0x000000B0U)                      /*!< SYSCLK divided by 16 */
  4379. #define RCC_CFGR_HPRE_DIV64                 (0x000000C0U)                      /*!< SYSCLK divided by 64 */
  4380. #define RCC_CFGR_HPRE_DIV128                (0x000000D0U)                      /*!< SYSCLK divided by 128 */
  4381. #define RCC_CFGR_HPRE_DIV256                (0x000000E0U)                      /*!< SYSCLK divided by 256 */
  4382. #define RCC_CFGR_HPRE_DIV512                (0x000000F0U)                      /*!< SYSCLK divided by 512 */
  4383.  
  4384. #define RCC_CFGR_PPRE1_Pos                  (8U)                              
  4385. #define RCC_CFGR_PPRE1_Msk                  (0x7UL << RCC_CFGR_PPRE1_Pos)       /*!< 0x00000700 */
  4386. #define RCC_CFGR_PPRE1                      RCC_CFGR_PPRE1_Msk                 /*!< PRE1[2:0] bits (APB1 prescaler) */
  4387. #define RCC_CFGR_PPRE1_0                    (0x1UL << RCC_CFGR_PPRE1_Pos)       /*!< 0x00000100 */
  4388. #define RCC_CFGR_PPRE1_1                    (0x2UL << RCC_CFGR_PPRE1_Pos)       /*!< 0x00000200 */
  4389. #define RCC_CFGR_PPRE1_2                    (0x4UL << RCC_CFGR_PPRE1_Pos)       /*!< 0x00000400 */
  4390.  
  4391. /*!< PPRE1 configuration */
  4392. #define RCC_CFGR_PPRE1_DIV1                 (0x00000000U)                      /*!< HCLK not divided */
  4393. #define RCC_CFGR_PPRE1_DIV2                 (0x00000400U)                      /*!< HCLK divided by 2 */
  4394. #define RCC_CFGR_PPRE1_DIV4                 (0x00000500U)                      /*!< HCLK divided by 4 */
  4395. #define RCC_CFGR_PPRE1_DIV8                 (0x00000600U)                      /*!< HCLK divided by 8 */
  4396. #define RCC_CFGR_PPRE1_DIV16                (0x00000700U)                      /*!< HCLK divided by 16 */
  4397.  
  4398. #define RCC_CFGR_PPRE2_Pos                  (11U)                              
  4399. #define RCC_CFGR_PPRE2_Msk                  (0x7UL << RCC_CFGR_PPRE2_Pos)       /*!< 0x00003800 */
  4400. #define RCC_CFGR_PPRE2                      RCC_CFGR_PPRE2_Msk                 /*!< PRE2[2:0] bits (APB2 prescaler) */
  4401. #define RCC_CFGR_PPRE2_0                    (0x1UL << RCC_CFGR_PPRE2_Pos)       /*!< 0x00000800 */
  4402. #define RCC_CFGR_PPRE2_1                    (0x2UL << RCC_CFGR_PPRE2_Pos)       /*!< 0x00001000 */
  4403. #define RCC_CFGR_PPRE2_2                    (0x4UL << RCC_CFGR_PPRE2_Pos)       /*!< 0x00002000 */
  4404.  
  4405. /*!< PPRE2 configuration */
  4406. #define RCC_CFGR_PPRE2_DIV1                 (0x00000000U)                      /*!< HCLK not divided */
  4407. #define RCC_CFGR_PPRE2_DIV2                 (0x00002000U)                      /*!< HCLK divided by 2 */
  4408. #define RCC_CFGR_PPRE2_DIV4                 (0x00002800U)                      /*!< HCLK divided by 4 */
  4409. #define RCC_CFGR_PPRE2_DIV8                 (0x00003000U)                      /*!< HCLK divided by 8 */
  4410. #define RCC_CFGR_PPRE2_DIV16                (0x00003800U)                      /*!< HCLK divided by 16 */
  4411.  
  4412. /*!< PLL entry clock source*/
  4413. #define RCC_CFGR_PLLSRC_Pos                 (16U)                              
  4414. #define RCC_CFGR_PLLSRC_Msk                 (0x1UL << RCC_CFGR_PLLSRC_Pos)      /*!< 0x00010000 */
  4415. #define RCC_CFGR_PLLSRC                     RCC_CFGR_PLLSRC_Msk                /*!< PLL entry clock source */
  4416.  
  4417. #define RCC_CFGR_PLLSRC_HSI                 (0x00000000U)                      /*!< HSI as PLL entry clock source */
  4418. #define RCC_CFGR_PLLSRC_HSE                 (0x00010000U)                      /*!< HSE as PLL entry clock source */
  4419.  
  4420.  
  4421. /*!< PLLMUL configuration */
  4422. #define RCC_CFGR_PLLMUL_Pos                 (18U)                              
  4423. #define RCC_CFGR_PLLMUL_Msk                 (0xFUL << RCC_CFGR_PLLMUL_Pos)      /*!< 0x003C0000 */
  4424. #define RCC_CFGR_PLLMUL                     RCC_CFGR_PLLMUL_Msk                /*!< PLLMUL[3:0] bits (PLL multiplication factor) */
  4425. #define RCC_CFGR_PLLMUL_0                   (0x1UL << RCC_CFGR_PLLMUL_Pos)      /*!< 0x00040000 */
  4426. #define RCC_CFGR_PLLMUL_1                   (0x2UL << RCC_CFGR_PLLMUL_Pos)      /*!< 0x00080000 */
  4427. #define RCC_CFGR_PLLMUL_2                   (0x4UL << RCC_CFGR_PLLMUL_Pos)      /*!< 0x00100000 */
  4428. #define RCC_CFGR_PLLMUL_3                   (0x8UL << RCC_CFGR_PLLMUL_Pos)      /*!< 0x00200000 */
  4429.  
  4430. /*!< PLLMUL configuration */
  4431. #define RCC_CFGR_PLLMUL3                    (0x00000000U)                      /*!< PLL input clock * 3 */
  4432. #define RCC_CFGR_PLLMUL4                    (0x00040000U)                      /*!< PLL input clock * 4 */
  4433. #define RCC_CFGR_PLLMUL6                    (0x00080000U)                      /*!< PLL input clock * 6 */
  4434. #define RCC_CFGR_PLLMUL8                    (0x000C0000U)                      /*!< PLL input clock * 8 */
  4435. #define RCC_CFGR_PLLMUL12                   (0x00100000U)                      /*!< PLL input clock * 12 */
  4436. #define RCC_CFGR_PLLMUL16                   (0x00140000U)                      /*!< PLL input clock * 16 */
  4437. #define RCC_CFGR_PLLMUL24                   (0x00180000U)                      /*!< PLL input clock * 24 */
  4438. #define RCC_CFGR_PLLMUL32                   (0x001C0000U)                      /*!< PLL input clock * 32 */
  4439. #define RCC_CFGR_PLLMUL48                   (0x00200000U)                      /*!< PLL input clock * 48 */
  4440.  
  4441. /*!< PLLDIV configuration */
  4442. #define RCC_CFGR_PLLDIV_Pos                 (22U)                              
  4443. #define RCC_CFGR_PLLDIV_Msk                 (0x3UL << RCC_CFGR_PLLDIV_Pos)      /*!< 0x00C00000 */
  4444. #define RCC_CFGR_PLLDIV                     RCC_CFGR_PLLDIV_Msk                /*!< PLLDIV[1:0] bits (PLL Output Division) */
  4445. #define RCC_CFGR_PLLDIV_0                   (0x1UL << RCC_CFGR_PLLDIV_Pos)      /*!< 0x00400000 */
  4446. #define RCC_CFGR_PLLDIV_1                   (0x2UL << RCC_CFGR_PLLDIV_Pos)      /*!< 0x00800000 */
  4447.  
  4448.  
  4449. /*!< PLLDIV configuration */
  4450. #define RCC_CFGR_PLLDIV1                    (0x00000000U)                      /*!< PLL clock output = CKVCO / 1 */
  4451. #define RCC_CFGR_PLLDIV2_Pos                (22U)                              
  4452. #define RCC_CFGR_PLLDIV2_Msk                (0x1UL << RCC_CFGR_PLLDIV2_Pos)     /*!< 0x00400000 */
  4453. #define RCC_CFGR_PLLDIV2                    RCC_CFGR_PLLDIV2_Msk               /*!< PLL clock output = CKVCO / 2 */
  4454. #define RCC_CFGR_PLLDIV3_Pos                (23U)                              
  4455. #define RCC_CFGR_PLLDIV3_Msk                (0x1UL << RCC_CFGR_PLLDIV3_Pos)     /*!< 0x00800000 */
  4456. #define RCC_CFGR_PLLDIV3                    RCC_CFGR_PLLDIV3_Msk               /*!< PLL clock output = CKVCO / 3 */
  4457. #define RCC_CFGR_PLLDIV4_Pos                (22U)                              
  4458. #define RCC_CFGR_PLLDIV4_Msk                (0x3UL << RCC_CFGR_PLLDIV4_Pos)     /*!< 0x00C00000 */
  4459. #define RCC_CFGR_PLLDIV4                    RCC_CFGR_PLLDIV4_Msk               /*!< PLL clock output = CKVCO / 4 */
  4460.  
  4461.  
  4462. #define RCC_CFGR_MCOSEL_Pos                 (24U)                              
  4463. #define RCC_CFGR_MCOSEL_Msk                 (0x7UL << RCC_CFGR_MCOSEL_Pos)      /*!< 0x07000000 */
  4464. #define RCC_CFGR_MCOSEL                     RCC_CFGR_MCOSEL_Msk                /*!< MCO[2:0] bits (Microcontroller Clock Output) */
  4465. #define RCC_CFGR_MCOSEL_0                   (0x1UL << RCC_CFGR_MCOSEL_Pos)      /*!< 0x01000000 */
  4466. #define RCC_CFGR_MCOSEL_1                   (0x2UL << RCC_CFGR_MCOSEL_Pos)      /*!< 0x02000000 */
  4467. #define RCC_CFGR_MCOSEL_2                   (0x4UL << RCC_CFGR_MCOSEL_Pos)      /*!< 0x04000000 */
  4468.  
  4469. /*!< MCO configuration */
  4470. #define RCC_CFGR_MCOSEL_NOCLOCK             (0x00000000U)                      /*!< No clock */
  4471. #define RCC_CFGR_MCOSEL_SYSCLK_Pos          (24U)                              
  4472. #define RCC_CFGR_MCOSEL_SYSCLK_Msk          (0x1UL << RCC_CFGR_MCOSEL_SYSCLK_Pos) /*!< 0x01000000 */
  4473. #define RCC_CFGR_MCOSEL_SYSCLK              RCC_CFGR_MCOSEL_SYSCLK_Msk         /*!< System clock selected */
  4474. #define RCC_CFGR_MCOSEL_HSI_Pos             (25U)                              
  4475. #define RCC_CFGR_MCOSEL_HSI_Msk             (0x1UL << RCC_CFGR_MCOSEL_HSI_Pos)  /*!< 0x02000000 */
  4476. #define RCC_CFGR_MCOSEL_HSI                 RCC_CFGR_MCOSEL_HSI_Msk            /*!< Internal 16 MHz RC oscillator clock selected */
  4477. #define RCC_CFGR_MCOSEL_MSI_Pos             (24U)                              
  4478. #define RCC_CFGR_MCOSEL_MSI_Msk             (0x3UL << RCC_CFGR_MCOSEL_MSI_Pos)  /*!< 0x03000000 */
  4479. #define RCC_CFGR_MCOSEL_MSI                 RCC_CFGR_MCOSEL_MSI_Msk            /*!< Internal Medium Speed RC oscillator clock selected */
  4480. #define RCC_CFGR_MCOSEL_HSE_Pos             (26U)                              
  4481. #define RCC_CFGR_MCOSEL_HSE_Msk             (0x1UL << RCC_CFGR_MCOSEL_HSE_Pos)  /*!< 0x04000000 */
  4482. #define RCC_CFGR_MCOSEL_HSE                 RCC_CFGR_MCOSEL_HSE_Msk            /*!< External 1-25 MHz oscillator clock selected */
  4483. #define RCC_CFGR_MCOSEL_PLL_Pos             (24U)                              
  4484. #define RCC_CFGR_MCOSEL_PLL_Msk             (0x5UL << RCC_CFGR_MCOSEL_PLL_Pos)  /*!< 0x05000000 */
  4485. #define RCC_CFGR_MCOSEL_PLL                 RCC_CFGR_MCOSEL_PLL_Msk            /*!< PLL clock divided */
  4486. #define RCC_CFGR_MCOSEL_LSI_Pos             (25U)                              
  4487. #define RCC_CFGR_MCOSEL_LSI_Msk             (0x3UL << RCC_CFGR_MCOSEL_LSI_Pos)  /*!< 0x06000000 */
  4488. #define RCC_CFGR_MCOSEL_LSI                 RCC_CFGR_MCOSEL_LSI_Msk            /*!< LSI selected */
  4489. #define RCC_CFGR_MCOSEL_LSE_Pos             (24U)                              
  4490. #define RCC_CFGR_MCOSEL_LSE_Msk             (0x7UL << RCC_CFGR_MCOSEL_LSE_Pos)  /*!< 0x07000000 */
  4491. #define RCC_CFGR_MCOSEL_LSE                 RCC_CFGR_MCOSEL_LSE_Msk            /*!< LSE selected */
  4492.  
  4493. #define RCC_CFGR_MCOPRE_Pos                 (28U)                              
  4494. #define RCC_CFGR_MCOPRE_Msk                 (0x7UL << RCC_CFGR_MCOPRE_Pos)      /*!< 0x70000000 */
  4495. #define RCC_CFGR_MCOPRE                     RCC_CFGR_MCOPRE_Msk                /*!< MCOPRE[2:0] bits (Microcontroller Clock Output Prescaler) */
  4496. #define RCC_CFGR_MCOPRE_0                   (0x1UL << RCC_CFGR_MCOPRE_Pos)      /*!< 0x10000000 */
  4497. #define RCC_CFGR_MCOPRE_1                   (0x2UL << RCC_CFGR_MCOPRE_Pos)      /*!< 0x20000000 */
  4498. #define RCC_CFGR_MCOPRE_2                   (0x4UL << RCC_CFGR_MCOPRE_Pos)      /*!< 0x40000000 */
  4499.  
  4500. /*!< MCO Prescaler configuration */
  4501. #define RCC_CFGR_MCOPRE_DIV1                (0x00000000U)                      /*!< MCO is divided by 1 */
  4502. #define RCC_CFGR_MCOPRE_DIV2                (0x10000000U)                      /*!< MCO is divided by 2 */
  4503. #define RCC_CFGR_MCOPRE_DIV4                (0x20000000U)                      /*!< MCO is divided by 4 */
  4504. #define RCC_CFGR_MCOPRE_DIV8                (0x30000000U)                      /*!< MCO is divided by 8 */
  4505. #define RCC_CFGR_MCOPRE_DIV16               (0x40000000U)                      /*!< MCO is divided by 16 */
  4506.  
  4507. /* Legacy aliases */
  4508. #define  RCC_CFGR_MCO_DIV1                  RCC_CFGR_MCOPRE_DIV1
  4509. #define  RCC_CFGR_MCO_DIV2                  RCC_CFGR_MCOPRE_DIV2
  4510. #define  RCC_CFGR_MCO_DIV4                  RCC_CFGR_MCOPRE_DIV4
  4511. #define  RCC_CFGR_MCO_DIV8                  RCC_CFGR_MCOPRE_DIV8
  4512. #define  RCC_CFGR_MCO_DIV16                 RCC_CFGR_MCOPRE_DIV16
  4513. #define  RCC_CFGR_MCO_NOCLOCK               RCC_CFGR_MCOSEL_NOCLOCK
  4514. #define  RCC_CFGR_MCO_SYSCLK                RCC_CFGR_MCOSEL_SYSCLK
  4515. #define  RCC_CFGR_MCO_HSI                   RCC_CFGR_MCOSEL_HSI
  4516. #define  RCC_CFGR_MCO_MSI                   RCC_CFGR_MCOSEL_MSI
  4517. #define  RCC_CFGR_MCO_HSE                   RCC_CFGR_MCOSEL_HSE
  4518. #define  RCC_CFGR_MCO_PLL                   RCC_CFGR_MCOSEL_PLL
  4519. #define  RCC_CFGR_MCO_LSI                   RCC_CFGR_MCOSEL_LSI
  4520. #define  RCC_CFGR_MCO_LSE                   RCC_CFGR_MCOSEL_LSE
  4521.  
  4522. /*!<******************  Bit definition for RCC_CIR register  ********************/
  4523. #define RCC_CIR_LSIRDYF_Pos                 (0U)                              
  4524. #define RCC_CIR_LSIRDYF_Msk                 (0x1UL << RCC_CIR_LSIRDYF_Pos)      /*!< 0x00000001 */
  4525. #define RCC_CIR_LSIRDYF                     RCC_CIR_LSIRDYF_Msk                /*!< LSI Ready Interrupt flag */
  4526. #define RCC_CIR_LSERDYF_Pos                 (1U)                              
  4527. #define RCC_CIR_LSERDYF_Msk                 (0x1UL << RCC_CIR_LSERDYF_Pos)      /*!< 0x00000002 */
  4528. #define RCC_CIR_LSERDYF                     RCC_CIR_LSERDYF_Msk                /*!< LSE Ready Interrupt flag */
  4529. #define RCC_CIR_HSIRDYF_Pos                 (2U)                              
  4530. #define RCC_CIR_HSIRDYF_Msk                 (0x1UL << RCC_CIR_HSIRDYF_Pos)      /*!< 0x00000004 */
  4531. #define RCC_CIR_HSIRDYF                     RCC_CIR_HSIRDYF_Msk                /*!< HSI Ready Interrupt flag */
  4532. #define RCC_CIR_HSERDYF_Pos                 (3U)                              
  4533. #define RCC_CIR_HSERDYF_Msk                 (0x1UL << RCC_CIR_HSERDYF_Pos)      /*!< 0x00000008 */
  4534. #define RCC_CIR_HSERDYF                     RCC_CIR_HSERDYF_Msk                /*!< HSE Ready Interrupt flag */
  4535. #define RCC_CIR_PLLRDYF_Pos                 (4U)                              
  4536. #define RCC_CIR_PLLRDYF_Msk                 (0x1UL << RCC_CIR_PLLRDYF_Pos)      /*!< 0x00000010 */
  4537. #define RCC_CIR_PLLRDYF                     RCC_CIR_PLLRDYF_Msk                /*!< PLL Ready Interrupt flag */
  4538. #define RCC_CIR_MSIRDYF_Pos                 (5U)                              
  4539. #define RCC_CIR_MSIRDYF_Msk                 (0x1UL << RCC_CIR_MSIRDYF_Pos)      /*!< 0x00000020 */
  4540. #define RCC_CIR_MSIRDYF                     RCC_CIR_MSIRDYF_Msk                /*!< MSI Ready Interrupt flag */
  4541. #define RCC_CIR_LSECSSF_Pos                 (6U)                              
  4542. #define RCC_CIR_LSECSSF_Msk                 (0x1UL << RCC_CIR_LSECSSF_Pos)      /*!< 0x00000040 */
  4543. #define RCC_CIR_LSECSSF                     RCC_CIR_LSECSSF_Msk                /*!< LSE CSS Interrupt flag */
  4544. #define RCC_CIR_CSSF_Pos                    (7U)                              
  4545. #define RCC_CIR_CSSF_Msk                    (0x1UL << RCC_CIR_CSSF_Pos)         /*!< 0x00000080 */
  4546. #define RCC_CIR_CSSF                        RCC_CIR_CSSF_Msk                   /*!< Clock Security System Interrupt flag */
  4547.  
  4548. #define RCC_CIR_LSIRDYIE_Pos                (8U)                              
  4549. #define RCC_CIR_LSIRDYIE_Msk                (0x1UL << RCC_CIR_LSIRDYIE_Pos)     /*!< 0x00000100 */
  4550. #define RCC_CIR_LSIRDYIE                    RCC_CIR_LSIRDYIE_Msk               /*!< LSI Ready Interrupt Enable */
  4551. #define RCC_CIR_LSERDYIE_Pos                (9U)                              
  4552. #define RCC_CIR_LSERDYIE_Msk                (0x1UL << RCC_CIR_LSERDYIE_Pos)     /*!< 0x00000200 */
  4553. #define RCC_CIR_LSERDYIE                    RCC_CIR_LSERDYIE_Msk               /*!< LSE Ready Interrupt Enable */
  4554. #define RCC_CIR_HSIRDYIE_Pos                (10U)                              
  4555. #define RCC_CIR_HSIRDYIE_Msk                (0x1UL << RCC_CIR_HSIRDYIE_Pos)     /*!< 0x00000400 */
  4556. #define RCC_CIR_HSIRDYIE                    RCC_CIR_HSIRDYIE_Msk               /*!< HSI Ready Interrupt Enable */
  4557. #define RCC_CIR_HSERDYIE_Pos                (11U)                              
  4558. #define RCC_CIR_HSERDYIE_Msk                (0x1UL << RCC_CIR_HSERDYIE_Pos)     /*!< 0x00000800 */
  4559. #define RCC_CIR_HSERDYIE                    RCC_CIR_HSERDYIE_Msk               /*!< HSE Ready Interrupt Enable */
  4560. #define RCC_CIR_PLLRDYIE_Pos                (12U)                              
  4561. #define RCC_CIR_PLLRDYIE_Msk                (0x1UL << RCC_CIR_PLLRDYIE_Pos)     /*!< 0x00001000 */
  4562. #define RCC_CIR_PLLRDYIE                    RCC_CIR_PLLRDYIE_Msk               /*!< PLL Ready Interrupt Enable */
  4563. #define RCC_CIR_MSIRDYIE_Pos                (13U)                              
  4564. #define RCC_CIR_MSIRDYIE_Msk                (0x1UL << RCC_CIR_MSIRDYIE_Pos)     /*!< 0x00002000 */
  4565. #define RCC_CIR_MSIRDYIE                    RCC_CIR_MSIRDYIE_Msk               /*!< MSI Ready Interrupt Enable */
  4566. #define RCC_CIR_LSECSSIE_Pos                (14U)                              
  4567. #define RCC_CIR_LSECSSIE_Msk                (0x1UL << RCC_CIR_LSECSSIE_Pos)     /*!< 0x00004000 */
  4568. #define RCC_CIR_LSECSSIE                    RCC_CIR_LSECSSIE_Msk               /*!< LSE CSS Interrupt Enable */
  4569.  
  4570. #define RCC_CIR_LSIRDYC_Pos                 (16U)                              
  4571. #define RCC_CIR_LSIRDYC_Msk                 (0x1UL << RCC_CIR_LSIRDYC_Pos)      /*!< 0x00010000 */
  4572. #define RCC_CIR_LSIRDYC                     RCC_CIR_LSIRDYC_Msk                /*!< LSI Ready Interrupt Clear */
  4573. #define RCC_CIR_LSERDYC_Pos                 (17U)                              
  4574. #define RCC_CIR_LSERDYC_Msk                 (0x1UL << RCC_CIR_LSERDYC_Pos)      /*!< 0x00020000 */
  4575. #define RCC_CIR_LSERDYC                     RCC_CIR_LSERDYC_Msk                /*!< LSE Ready Interrupt Clear */
  4576. #define RCC_CIR_HSIRDYC_Pos                 (18U)                              
  4577. #define RCC_CIR_HSIRDYC_Msk                 (0x1UL << RCC_CIR_HSIRDYC_Pos)      /*!< 0x00040000 */
  4578. #define RCC_CIR_HSIRDYC                     RCC_CIR_HSIRDYC_Msk                /*!< HSI Ready Interrupt Clear */
  4579. #define RCC_CIR_HSERDYC_Pos                 (19U)                              
  4580. #define RCC_CIR_HSERDYC_Msk                 (0x1UL << RCC_CIR_HSERDYC_Pos)      /*!< 0x00080000 */
  4581. #define RCC_CIR_HSERDYC                     RCC_CIR_HSERDYC_Msk                /*!< HSE Ready Interrupt Clear */
  4582. #define RCC_CIR_PLLRDYC_Pos                 (20U)                              
  4583. #define RCC_CIR_PLLRDYC_Msk                 (0x1UL << RCC_CIR_PLLRDYC_Pos)      /*!< 0x00100000 */
  4584. #define RCC_CIR_PLLRDYC                     RCC_CIR_PLLRDYC_Msk                /*!< PLL Ready Interrupt Clear */
  4585. #define RCC_CIR_MSIRDYC_Pos                 (21U)                              
  4586. #define RCC_CIR_MSIRDYC_Msk                 (0x1UL << RCC_CIR_MSIRDYC_Pos)      /*!< 0x00200000 */
  4587. #define RCC_CIR_MSIRDYC                     RCC_CIR_MSIRDYC_Msk                /*!< MSI Ready Interrupt Clear */
  4588. #define RCC_CIR_LSECSSC_Pos                 (22U)                              
  4589. #define RCC_CIR_LSECSSC_Msk                 (0x1UL << RCC_CIR_LSECSSC_Pos)      /*!< 0x00400000 */
  4590. #define RCC_CIR_LSECSSC                     RCC_CIR_LSECSSC_Msk                /*!< LSE CSS Interrupt Clear */
  4591. #define RCC_CIR_CSSC_Pos                    (23U)                              
  4592. #define RCC_CIR_CSSC_Msk                    (0x1UL << RCC_CIR_CSSC_Pos)         /*!< 0x00800000 */
  4593. #define RCC_CIR_CSSC                        RCC_CIR_CSSC_Msk                   /*!< Clock Security System Interrupt Clear */
  4594.  
  4595. /*****************  Bit definition for RCC_AHBRSTR register  ******************/
  4596. #define RCC_AHBRSTR_GPIOARST_Pos            (0U)                              
  4597. #define RCC_AHBRSTR_GPIOARST_Msk            (0x1UL << RCC_AHBRSTR_GPIOARST_Pos) /*!< 0x00000001 */
  4598. #define RCC_AHBRSTR_GPIOARST                RCC_AHBRSTR_GPIOARST_Msk           /*!< GPIO port A reset */
  4599. #define RCC_AHBRSTR_GPIOBRST_Pos            (1U)                              
  4600. #define RCC_AHBRSTR_GPIOBRST_Msk            (0x1UL << RCC_AHBRSTR_GPIOBRST_Pos) /*!< 0x00000002 */
  4601. #define RCC_AHBRSTR_GPIOBRST                RCC_AHBRSTR_GPIOBRST_Msk           /*!< GPIO port B reset */
  4602. #define RCC_AHBRSTR_GPIOCRST_Pos            (2U)                              
  4603. #define RCC_AHBRSTR_GPIOCRST_Msk            (0x1UL << RCC_AHBRSTR_GPIOCRST_Pos) /*!< 0x00000004 */
  4604. #define RCC_AHBRSTR_GPIOCRST                RCC_AHBRSTR_GPIOCRST_Msk           /*!< GPIO port C reset */
  4605. #define RCC_AHBRSTR_GPIODRST_Pos            (3U)                              
  4606. #define RCC_AHBRSTR_GPIODRST_Msk            (0x1UL << RCC_AHBRSTR_GPIODRST_Pos) /*!< 0x00000008 */
  4607. #define RCC_AHBRSTR_GPIODRST                RCC_AHBRSTR_GPIODRST_Msk           /*!< GPIO port D reset */
  4608. #define RCC_AHBRSTR_GPIOERST_Pos            (4U)                              
  4609. #define RCC_AHBRSTR_GPIOERST_Msk            (0x1UL << RCC_AHBRSTR_GPIOERST_Pos) /*!< 0x00000010 */
  4610. #define RCC_AHBRSTR_GPIOERST                RCC_AHBRSTR_GPIOERST_Msk           /*!< GPIO port E reset */
  4611. #define RCC_AHBRSTR_GPIOHRST_Pos            (5U)                              
  4612. #define RCC_AHBRSTR_GPIOHRST_Msk            (0x1UL << RCC_AHBRSTR_GPIOHRST_Pos) /*!< 0x00000020 */
  4613. #define RCC_AHBRSTR_GPIOHRST                RCC_AHBRSTR_GPIOHRST_Msk           /*!< GPIO port H reset */
  4614. #define RCC_AHBRSTR_GPIOFRST_Pos            (6U)                              
  4615. #define RCC_AHBRSTR_GPIOFRST_Msk            (0x1UL << RCC_AHBRSTR_GPIOFRST_Pos) /*!< 0x00000040 */
  4616. #define RCC_AHBRSTR_GPIOFRST                RCC_AHBRSTR_GPIOFRST_Msk           /*!< GPIO port F reset */
  4617. #define RCC_AHBRSTR_GPIOGRST_Pos            (7U)                              
  4618. #define RCC_AHBRSTR_GPIOGRST_Msk            (0x1UL << RCC_AHBRSTR_GPIOGRST_Pos) /*!< 0x00000080 */
  4619. #define RCC_AHBRSTR_GPIOGRST                RCC_AHBRSTR_GPIOGRST_Msk           /*!< GPIO port G reset */
  4620. #define RCC_AHBRSTR_CRCRST_Pos              (12U)                              
  4621. #define RCC_AHBRSTR_CRCRST_Msk              (0x1UL << RCC_AHBRSTR_CRCRST_Pos)   /*!< 0x00001000 */
  4622. #define RCC_AHBRSTR_CRCRST                  RCC_AHBRSTR_CRCRST_Msk             /*!< CRC reset */
  4623. #define RCC_AHBRSTR_FLITFRST_Pos            (15U)                              
  4624. #define RCC_AHBRSTR_FLITFRST_Msk            (0x1UL << RCC_AHBRSTR_FLITFRST_Pos) /*!< 0x00008000 */
  4625. #define RCC_AHBRSTR_FLITFRST                RCC_AHBRSTR_FLITFRST_Msk           /*!< FLITF reset */
  4626. #define RCC_AHBRSTR_DMA1RST_Pos             (24U)                              
  4627. #define RCC_AHBRSTR_DMA1RST_Msk             (0x1UL << RCC_AHBRSTR_DMA1RST_Pos)  /*!< 0x01000000 */
  4628. #define RCC_AHBRSTR_DMA1RST                 RCC_AHBRSTR_DMA1RST_Msk            /*!< DMA1 reset */
  4629. #define RCC_AHBRSTR_DMA2RST_Pos             (25U)                              
  4630. #define RCC_AHBRSTR_DMA2RST_Msk             (0x1UL << RCC_AHBRSTR_DMA2RST_Pos)  /*!< 0x02000000 */
  4631. #define RCC_AHBRSTR_DMA2RST                 RCC_AHBRSTR_DMA2RST_Msk            /*!< DMA2 reset */
  4632. #define RCC_AHBRSTR_AESRST_Pos              (27U)                              
  4633. #define RCC_AHBRSTR_AESRST_Msk              (0x1UL << RCC_AHBRSTR_AESRST_Pos)   /*!< 0x08000000 */
  4634. #define RCC_AHBRSTR_AESRST                  RCC_AHBRSTR_AESRST_Msk             /*!< AES reset */
  4635.  
  4636. /*****************  Bit definition for RCC_APB2RSTR register  *****************/
  4637. #define RCC_APB2RSTR_SYSCFGRST_Pos          (0U)                              
  4638. #define RCC_APB2RSTR_SYSCFGRST_Msk          (0x1UL << RCC_APB2RSTR_SYSCFGRST_Pos) /*!< 0x00000001 */
  4639. #define RCC_APB2RSTR_SYSCFGRST              RCC_APB2RSTR_SYSCFGRST_Msk         /*!< System Configuration SYSCFG reset */
  4640. #define RCC_APB2RSTR_TIM9RST_Pos            (2U)                              
  4641. #define RCC_APB2RSTR_TIM9RST_Msk            (0x1UL << RCC_APB2RSTR_TIM9RST_Pos) /*!< 0x00000004 */
  4642. #define RCC_APB2RSTR_TIM9RST                RCC_APB2RSTR_TIM9RST_Msk           /*!< TIM9 reset */
  4643. #define RCC_APB2RSTR_TIM10RST_Pos           (3U)                              
  4644. #define RCC_APB2RSTR_TIM10RST_Msk           (0x1UL << RCC_APB2RSTR_TIM10RST_Pos) /*!< 0x00000008 */
  4645. #define RCC_APB2RSTR_TIM10RST               RCC_APB2RSTR_TIM10RST_Msk          /*!< TIM10 reset */
  4646. #define RCC_APB2RSTR_TIM11RST_Pos           (4U)                              
  4647. #define RCC_APB2RSTR_TIM11RST_Msk           (0x1UL << RCC_APB2RSTR_TIM11RST_Pos) /*!< 0x00000010 */
  4648. #define RCC_APB2RSTR_TIM11RST               RCC_APB2RSTR_TIM11RST_Msk          /*!< TIM11 reset */
  4649. #define RCC_APB2RSTR_ADC1RST_Pos            (9U)                              
  4650. #define RCC_APB2RSTR_ADC1RST_Msk            (0x1UL << RCC_APB2RSTR_ADC1RST_Pos) /*!< 0x00000200 */
  4651. #define RCC_APB2RSTR_ADC1RST                RCC_APB2RSTR_ADC1RST_Msk           /*!< ADC1 reset */
  4652. #define RCC_APB2RSTR_SPI1RST_Pos            (12U)                              
  4653. #define RCC_APB2RSTR_SPI1RST_Msk            (0x1UL << RCC_APB2RSTR_SPI1RST_Pos) /*!< 0x00001000 */
  4654. #define RCC_APB2RSTR_SPI1RST                RCC_APB2RSTR_SPI1RST_Msk           /*!< SPI1 reset */
  4655. #define RCC_APB2RSTR_USART1RST_Pos          (14U)                              
  4656. #define RCC_APB2RSTR_USART1RST_Msk          (0x1UL << RCC_APB2RSTR_USART1RST_Pos) /*!< 0x00004000 */
  4657. #define RCC_APB2RSTR_USART1RST              RCC_APB2RSTR_USART1RST_Msk         /*!< USART1 reset */
  4658.  
  4659. /*****************  Bit definition for RCC_APB1RSTR register  *****************/
  4660. #define RCC_APB1RSTR_TIM2RST_Pos            (0U)                              
  4661. #define RCC_APB1RSTR_TIM2RST_Msk            (0x1UL << RCC_APB1RSTR_TIM2RST_Pos) /*!< 0x00000001 */
  4662. #define RCC_APB1RSTR_TIM2RST                RCC_APB1RSTR_TIM2RST_Msk           /*!< Timer 2 reset */
  4663. #define RCC_APB1RSTR_TIM3RST_Pos            (1U)                              
  4664. #define RCC_APB1RSTR_TIM3RST_Msk            (0x1UL << RCC_APB1RSTR_TIM3RST_Pos) /*!< 0x00000002 */
  4665. #define RCC_APB1RSTR_TIM3RST                RCC_APB1RSTR_TIM3RST_Msk           /*!< Timer 3 reset */
  4666. #define RCC_APB1RSTR_TIM4RST_Pos            (2U)                              
  4667. #define RCC_APB1RSTR_TIM4RST_Msk            (0x1UL << RCC_APB1RSTR_TIM4RST_Pos) /*!< 0x00000004 */
  4668. #define RCC_APB1RSTR_TIM4RST                RCC_APB1RSTR_TIM4RST_Msk           /*!< Timer 4 reset */
  4669. #define RCC_APB1RSTR_TIM5RST_Pos            (3U)                              
  4670. #define RCC_APB1RSTR_TIM5RST_Msk            (0x1UL << RCC_APB1RSTR_TIM5RST_Pos) /*!< 0x00000008 */
  4671. #define RCC_APB1RSTR_TIM5RST                RCC_APB1RSTR_TIM5RST_Msk           /*!< Timer 5 reset */
  4672. #define RCC_APB1RSTR_TIM6RST_Pos            (4U)                              
  4673. #define RCC_APB1RSTR_TIM6RST_Msk            (0x1UL << RCC_APB1RSTR_TIM6RST_Pos) /*!< 0x00000010 */
  4674. #define RCC_APB1RSTR_TIM6RST                RCC_APB1RSTR_TIM6RST_Msk           /*!< Timer 6 reset */
  4675. #define RCC_APB1RSTR_TIM7RST_Pos            (5U)                              
  4676. #define RCC_APB1RSTR_TIM7RST_Msk            (0x1UL << RCC_APB1RSTR_TIM7RST_Pos) /*!< 0x00000020 */
  4677. #define RCC_APB1RSTR_TIM7RST                RCC_APB1RSTR_TIM7RST_Msk           /*!< Timer 7 reset */
  4678. #define RCC_APB1RSTR_LCDRST_Pos             (9U)                              
  4679. #define RCC_APB1RSTR_LCDRST_Msk             (0x1UL << RCC_APB1RSTR_LCDRST_Pos)  /*!< 0x00000200 */
  4680. #define RCC_APB1RSTR_LCDRST                 RCC_APB1RSTR_LCDRST_Msk            /*!< LCD reset */
  4681. #define RCC_APB1RSTR_WWDGRST_Pos            (11U)                              
  4682. #define RCC_APB1RSTR_WWDGRST_Msk            (0x1UL << RCC_APB1RSTR_WWDGRST_Pos) /*!< 0x00000800 */
  4683. #define RCC_APB1RSTR_WWDGRST                RCC_APB1RSTR_WWDGRST_Msk           /*!< Window Watchdog reset */
  4684. #define RCC_APB1RSTR_SPI2RST_Pos            (14U)                              
  4685. #define RCC_APB1RSTR_SPI2RST_Msk            (0x1UL << RCC_APB1RSTR_SPI2RST_Pos) /*!< 0x00004000 */
  4686. #define RCC_APB1RSTR_SPI2RST                RCC_APB1RSTR_SPI2RST_Msk           /*!< SPI 2 reset */
  4687. #define RCC_APB1RSTR_SPI3RST_Pos            (15U)                              
  4688. #define RCC_APB1RSTR_SPI3RST_Msk            (0x1UL << RCC_APB1RSTR_SPI3RST_Pos) /*!< 0x00008000 */
  4689. #define RCC_APB1RSTR_SPI3RST                RCC_APB1RSTR_SPI3RST_Msk           /*!< SPI 3 reset */
  4690. #define RCC_APB1RSTR_USART2RST_Pos          (17U)                              
  4691. #define RCC_APB1RSTR_USART2RST_Msk          (0x1UL << RCC_APB1RSTR_USART2RST_Pos) /*!< 0x00020000 */
  4692. #define RCC_APB1RSTR_USART2RST              RCC_APB1RSTR_USART2RST_Msk         /*!< USART 2 reset */
  4693. #define RCC_APB1RSTR_USART3RST_Pos          (18U)                              
  4694. #define RCC_APB1RSTR_USART3RST_Msk          (0x1UL << RCC_APB1RSTR_USART3RST_Pos) /*!< 0x00040000 */
  4695. #define RCC_APB1RSTR_USART3RST              RCC_APB1RSTR_USART3RST_Msk         /*!< USART 3 reset */
  4696. #define RCC_APB1RSTR_I2C1RST_Pos            (21U)                              
  4697. #define RCC_APB1RSTR_I2C1RST_Msk            (0x1UL << RCC_APB1RSTR_I2C1RST_Pos) /*!< 0x00200000 */
  4698. #define RCC_APB1RSTR_I2C1RST                RCC_APB1RSTR_I2C1RST_Msk           /*!< I2C 1 reset */
  4699. #define RCC_APB1RSTR_I2C2RST_Pos            (22U)                              
  4700. #define RCC_APB1RSTR_I2C2RST_Msk            (0x1UL << RCC_APB1RSTR_I2C2RST_Pos) /*!< 0x00400000 */
  4701. #define RCC_APB1RSTR_I2C2RST                RCC_APB1RSTR_I2C2RST_Msk           /*!< I2C 2 reset */
  4702. #define RCC_APB1RSTR_USBRST_Pos             (23U)                              
  4703. #define RCC_APB1RSTR_USBRST_Msk             (0x1UL << RCC_APB1RSTR_USBRST_Pos)  /*!< 0x00800000 */
  4704. #define RCC_APB1RSTR_USBRST                 RCC_APB1RSTR_USBRST_Msk            /*!< USB reset */
  4705. #define RCC_APB1RSTR_PWRRST_Pos             (28U)                              
  4706. #define RCC_APB1RSTR_PWRRST_Msk             (0x1UL << RCC_APB1RSTR_PWRRST_Pos)  /*!< 0x10000000 */
  4707. #define RCC_APB1RSTR_PWRRST                 RCC_APB1RSTR_PWRRST_Msk            /*!< Power interface reset */
  4708. #define RCC_APB1RSTR_DACRST_Pos             (29U)                              
  4709. #define RCC_APB1RSTR_DACRST_Msk             (0x1UL << RCC_APB1RSTR_DACRST_Pos)  /*!< 0x20000000 */
  4710. #define RCC_APB1RSTR_DACRST                 RCC_APB1RSTR_DACRST_Msk            /*!< DAC interface reset */
  4711. #define RCC_APB1RSTR_COMPRST_Pos            (31U)                              
  4712. #define RCC_APB1RSTR_COMPRST_Msk            (0x1UL << RCC_APB1RSTR_COMPRST_Pos) /*!< 0x80000000 */
  4713. #define RCC_APB1RSTR_COMPRST                RCC_APB1RSTR_COMPRST_Msk           /*!< Comparator interface reset */
  4714.  
  4715. /******************  Bit definition for RCC_AHBENR register  ******************/
  4716. #define RCC_AHBENR_GPIOAEN_Pos              (0U)                              
  4717. #define RCC_AHBENR_GPIOAEN_Msk              (0x1UL << RCC_AHBENR_GPIOAEN_Pos)   /*!< 0x00000001 */
  4718. #define RCC_AHBENR_GPIOAEN                  RCC_AHBENR_GPIOAEN_Msk             /*!< GPIO port A clock enable */
  4719. #define RCC_AHBENR_GPIOBEN_Pos              (1U)                              
  4720. #define RCC_AHBENR_GPIOBEN_Msk              (0x1UL << RCC_AHBENR_GPIOBEN_Pos)   /*!< 0x00000002 */
  4721. #define RCC_AHBENR_GPIOBEN                  RCC_AHBENR_GPIOBEN_Msk             /*!< GPIO port B clock enable */
  4722. #define RCC_AHBENR_GPIOCEN_Pos              (2U)                              
  4723. #define RCC_AHBENR_GPIOCEN_Msk              (0x1UL << RCC_AHBENR_GPIOCEN_Pos)   /*!< 0x00000004 */
  4724. #define RCC_AHBENR_GPIOCEN                  RCC_AHBENR_GPIOCEN_Msk             /*!< GPIO port C clock enable */
  4725. #define RCC_AHBENR_GPIODEN_Pos              (3U)                              
  4726. #define RCC_AHBENR_GPIODEN_Msk              (0x1UL << RCC_AHBENR_GPIODEN_Pos)   /*!< 0x00000008 */
  4727. #define RCC_AHBENR_GPIODEN                  RCC_AHBENR_GPIODEN_Msk             /*!< GPIO port D clock enable */
  4728. #define RCC_AHBENR_GPIOEEN_Pos              (4U)                              
  4729. #define RCC_AHBENR_GPIOEEN_Msk              (0x1UL << RCC_AHBENR_GPIOEEN_Pos)   /*!< 0x00000010 */
  4730. #define RCC_AHBENR_GPIOEEN                  RCC_AHBENR_GPIOEEN_Msk             /*!< GPIO port E clock enable */
  4731. #define RCC_AHBENR_GPIOHEN_Pos              (5U)                              
  4732. #define RCC_AHBENR_GPIOHEN_Msk              (0x1UL << RCC_AHBENR_GPIOHEN_Pos)   /*!< 0x00000020 */
  4733. #define RCC_AHBENR_GPIOHEN                  RCC_AHBENR_GPIOHEN_Msk             /*!< GPIO port H clock enable */
  4734. #define RCC_AHBENR_GPIOFEN_Pos              (6U)                              
  4735. #define RCC_AHBENR_GPIOFEN_Msk              (0x1UL << RCC_AHBENR_GPIOFEN_Pos)   /*!< 0x00000040 */
  4736. #define RCC_AHBENR_GPIOFEN                  RCC_AHBENR_GPIOFEN_Msk             /*!< GPIO port F clock enable */
  4737. #define RCC_AHBENR_GPIOGEN_Pos              (7U)                              
  4738. #define RCC_AHBENR_GPIOGEN_Msk              (0x1UL << RCC_AHBENR_GPIOGEN_Pos)   /*!< 0x00000080 */
  4739. #define RCC_AHBENR_GPIOGEN                  RCC_AHBENR_GPIOGEN_Msk             /*!< GPIO port G clock enable */
  4740. #define RCC_AHBENR_CRCEN_Pos                (12U)                              
  4741. #define RCC_AHBENR_CRCEN_Msk                (0x1UL << RCC_AHBENR_CRCEN_Pos)     /*!< 0x00001000 */
  4742. #define RCC_AHBENR_CRCEN                    RCC_AHBENR_CRCEN_Msk               /*!< CRC clock enable */
  4743. #define RCC_AHBENR_FLITFEN_Pos              (15U)                              
  4744. #define RCC_AHBENR_FLITFEN_Msk              (0x1UL << RCC_AHBENR_FLITFEN_Pos)   /*!< 0x00008000 */
  4745. #define RCC_AHBENR_FLITFEN                  RCC_AHBENR_FLITFEN_Msk             /*!< FLITF clock enable (has effect only when
  4746.                                                                                 the Flash memory is in power down mode) */
  4747. #define RCC_AHBENR_DMA1EN_Pos               (24U)                              
  4748. #define RCC_AHBENR_DMA1EN_Msk               (0x1UL << RCC_AHBENR_DMA1EN_Pos)    /*!< 0x01000000 */
  4749. #define RCC_AHBENR_DMA1EN                   RCC_AHBENR_DMA1EN_Msk              /*!< DMA1 clock enable */
  4750. #define RCC_AHBENR_DMA2EN_Pos               (25U)                              
  4751. #define RCC_AHBENR_DMA2EN_Msk               (0x1UL << RCC_AHBENR_DMA2EN_Pos)    /*!< 0x02000000 */
  4752. #define RCC_AHBENR_DMA2EN                   RCC_AHBENR_DMA2EN_Msk              /*!< DMA2 clock enable */
  4753. #define RCC_AHBENR_AESEN_Pos                (27U)                              
  4754. #define RCC_AHBENR_AESEN_Msk                (0x1UL << RCC_AHBENR_AESEN_Pos)     /*!< 0x08000000 */
  4755. #define RCC_AHBENR_AESEN                    RCC_AHBENR_AESEN_Msk               /*!< AES clock enable */
  4756.  
  4757. /******************  Bit definition for RCC_APB2ENR register  *****************/
  4758. #define RCC_APB2ENR_SYSCFGEN_Pos            (0U)                              
  4759. #define RCC_APB2ENR_SYSCFGEN_Msk            (0x1UL << RCC_APB2ENR_SYSCFGEN_Pos) /*!< 0x00000001 */
  4760. #define RCC_APB2ENR_SYSCFGEN                RCC_APB2ENR_SYSCFGEN_Msk           /*!< System Configuration SYSCFG clock enable */
  4761. #define RCC_APB2ENR_TIM9EN_Pos              (2U)                              
  4762. #define RCC_APB2ENR_TIM9EN_Msk              (0x1UL << RCC_APB2ENR_TIM9EN_Pos)   /*!< 0x00000004 */
  4763. #define RCC_APB2ENR_TIM9EN                  RCC_APB2ENR_TIM9EN_Msk             /*!< TIM9 interface clock enable */
  4764. #define RCC_APB2ENR_TIM10EN_Pos             (3U)                              
  4765. #define RCC_APB2ENR_TIM10EN_Msk             (0x1UL << RCC_APB2ENR_TIM10EN_Pos)  /*!< 0x00000008 */
  4766. #define RCC_APB2ENR_TIM10EN                 RCC_APB2ENR_TIM10EN_Msk            /*!< TIM10 interface clock enable */
  4767. #define RCC_APB2ENR_TIM11EN_Pos             (4U)                              
  4768. #define RCC_APB2ENR_TIM11EN_Msk             (0x1UL << RCC_APB2ENR_TIM11EN_Pos)  /*!< 0x00000010 */
  4769. #define RCC_APB2ENR_TIM11EN                 RCC_APB2ENR_TIM11EN_Msk            /*!< TIM11 Timer clock enable */
  4770. #define RCC_APB2ENR_ADC1EN_Pos              (9U)                              
  4771. #define RCC_APB2ENR_ADC1EN_Msk              (0x1UL << RCC_APB2ENR_ADC1EN_Pos)   /*!< 0x00000200 */
  4772. #define RCC_APB2ENR_ADC1EN                  RCC_APB2ENR_ADC1EN_Msk             /*!< ADC1 clock enable */
  4773. #define RCC_APB2ENR_SPI1EN_Pos              (12U)                              
  4774. #define RCC_APB2ENR_SPI1EN_Msk              (0x1UL << RCC_APB2ENR_SPI1EN_Pos)   /*!< 0x00001000 */
  4775. #define RCC_APB2ENR_SPI1EN                  RCC_APB2ENR_SPI1EN_Msk             /*!< SPI1 clock enable */
  4776. #define RCC_APB2ENR_USART1EN_Pos            (14U)                              
  4777. #define RCC_APB2ENR_USART1EN_Msk            (0x1UL << RCC_APB2ENR_USART1EN_Pos) /*!< 0x00004000 */
  4778. #define RCC_APB2ENR_USART1EN                RCC_APB2ENR_USART1EN_Msk           /*!< USART1 clock enable */
  4779.  
  4780. /*****************  Bit definition for RCC_APB1ENR register  ******************/
  4781. #define RCC_APB1ENR_TIM2EN_Pos              (0U)                              
  4782. #define RCC_APB1ENR_TIM2EN_Msk              (0x1UL << RCC_APB1ENR_TIM2EN_Pos)   /*!< 0x00000001 */
  4783. #define RCC_APB1ENR_TIM2EN                  RCC_APB1ENR_TIM2EN_Msk             /*!< Timer 2 clock enabled*/
  4784. #define RCC_APB1ENR_TIM3EN_Pos              (1U)                              
  4785. #define RCC_APB1ENR_TIM3EN_Msk              (0x1UL << RCC_APB1ENR_TIM3EN_Pos)   /*!< 0x00000002 */
  4786. #define RCC_APB1ENR_TIM3EN                  RCC_APB1ENR_TIM3EN_Msk             /*!< Timer 3 clock enable */
  4787. #define RCC_APB1ENR_TIM4EN_Pos              (2U)                              
  4788. #define RCC_APB1ENR_TIM4EN_Msk              (0x1UL << RCC_APB1ENR_TIM4EN_Pos)   /*!< 0x00000004 */
  4789. #define RCC_APB1ENR_TIM4EN                  RCC_APB1ENR_TIM4EN_Msk             /*!< Timer 4 clock enable */
  4790. #define RCC_APB1ENR_TIM5EN_Pos              (3U)                              
  4791. #define RCC_APB1ENR_TIM5EN_Msk              (0x1UL << RCC_APB1ENR_TIM5EN_Pos)   /*!< 0x00000008 */
  4792. #define RCC_APB1ENR_TIM5EN                  RCC_APB1ENR_TIM5EN_Msk             /*!< Timer 5 clock enable */
  4793. #define RCC_APB1ENR_TIM6EN_Pos              (4U)                              
  4794. #define RCC_APB1ENR_TIM6EN_Msk              (0x1UL << RCC_APB1ENR_TIM6EN_Pos)   /*!< 0x00000010 */
  4795. #define RCC_APB1ENR_TIM6EN                  RCC_APB1ENR_TIM6EN_Msk             /*!< Timer 6 clock enable */
  4796. #define RCC_APB1ENR_TIM7EN_Pos              (5U)                              
  4797. #define RCC_APB1ENR_TIM7EN_Msk              (0x1UL << RCC_APB1ENR_TIM7EN_Pos)   /*!< 0x00000020 */
  4798. #define RCC_APB1ENR_TIM7EN                  RCC_APB1ENR_TIM7EN_Msk             /*!< Timer 7 clock enable */
  4799. #define RCC_APB1ENR_LCDEN_Pos               (9U)                              
  4800. #define RCC_APB1ENR_LCDEN_Msk               (0x1UL << RCC_APB1ENR_LCDEN_Pos)    /*!< 0x00000200 */
  4801. #define RCC_APB1ENR_LCDEN                   RCC_APB1ENR_LCDEN_Msk              /*!< LCD clock enable */
  4802. #define RCC_APB1ENR_WWDGEN_Pos              (11U)                              
  4803. #define RCC_APB1ENR_WWDGEN_Msk              (0x1UL << RCC_APB1ENR_WWDGEN_Pos)   /*!< 0x00000800 */
  4804. #define RCC_APB1ENR_WWDGEN                  RCC_APB1ENR_WWDGEN_Msk             /*!< Window Watchdog clock enable */
  4805. #define RCC_APB1ENR_SPI2EN_Pos              (14U)                              
  4806. #define RCC_APB1ENR_SPI2EN_Msk              (0x1UL << RCC_APB1ENR_SPI2EN_Pos)   /*!< 0x00004000 */
  4807. #define RCC_APB1ENR_SPI2EN                  RCC_APB1ENR_SPI2EN_Msk             /*!< SPI 2 clock enable */
  4808. #define RCC_APB1ENR_SPI3EN_Pos              (15U)                              
  4809. #define RCC_APB1ENR_SPI3EN_Msk              (0x1UL << RCC_APB1ENR_SPI3EN_Pos)   /*!< 0x00008000 */
  4810. #define RCC_APB1ENR_SPI3EN                  RCC_APB1ENR_SPI3EN_Msk             /*!< SPI 3 clock enable */
  4811. #define RCC_APB1ENR_USART2EN_Pos            (17U)                              
  4812. #define RCC_APB1ENR_USART2EN_Msk            (0x1UL << RCC_APB1ENR_USART2EN_Pos) /*!< 0x00020000 */
  4813. #define RCC_APB1ENR_USART2EN                RCC_APB1ENR_USART2EN_Msk           /*!< USART 2 clock enable */
  4814. #define RCC_APB1ENR_USART3EN_Pos            (18U)                              
  4815. #define RCC_APB1ENR_USART3EN_Msk            (0x1UL << RCC_APB1ENR_USART3EN_Pos) /*!< 0x00040000 */
  4816. #define RCC_APB1ENR_USART3EN                RCC_APB1ENR_USART3EN_Msk           /*!< USART 3 clock enable */
  4817. #define RCC_APB1ENR_I2C1EN_Pos              (21U)                              
  4818. #define RCC_APB1ENR_I2C1EN_Msk              (0x1UL << RCC_APB1ENR_I2C1EN_Pos)   /*!< 0x00200000 */
  4819. #define RCC_APB1ENR_I2C1EN                  RCC_APB1ENR_I2C1EN_Msk             /*!< I2C 1 clock enable */
  4820. #define RCC_APB1ENR_I2C2EN_Pos              (22U)                              
  4821. #define RCC_APB1ENR_I2C2EN_Msk              (0x1UL << RCC_APB1ENR_I2C2EN_Pos)   /*!< 0x00400000 */
  4822. #define RCC_APB1ENR_I2C2EN                  RCC_APB1ENR_I2C2EN_Msk             /*!< I2C 2 clock enable */
  4823. #define RCC_APB1ENR_USBEN_Pos               (23U)                              
  4824. #define RCC_APB1ENR_USBEN_Msk               (0x1UL << RCC_APB1ENR_USBEN_Pos)    /*!< 0x00800000 */
  4825. #define RCC_APB1ENR_USBEN                   RCC_APB1ENR_USBEN_Msk              /*!< USB clock enable */
  4826. #define RCC_APB1ENR_PWREN_Pos               (28U)                              
  4827. #define RCC_APB1ENR_PWREN_Msk               (0x1UL << RCC_APB1ENR_PWREN_Pos)    /*!< 0x10000000 */
  4828. #define RCC_APB1ENR_PWREN                   RCC_APB1ENR_PWREN_Msk              /*!< Power interface clock enable */
  4829. #define RCC_APB1ENR_DACEN_Pos               (29U)                              
  4830. #define RCC_APB1ENR_DACEN_Msk               (0x1UL << RCC_APB1ENR_DACEN_Pos)    /*!< 0x20000000 */
  4831. #define RCC_APB1ENR_DACEN                   RCC_APB1ENR_DACEN_Msk              /*!< DAC interface clock enable */
  4832. #define RCC_APB1ENR_COMPEN_Pos              (31U)                              
  4833. #define RCC_APB1ENR_COMPEN_Msk              (0x1UL << RCC_APB1ENR_COMPEN_Pos)   /*!< 0x80000000 */
  4834. #define RCC_APB1ENR_COMPEN                  RCC_APB1ENR_COMPEN_Msk             /*!< Comparator interface clock enable */
  4835.  
  4836. /******************  Bit definition for RCC_AHBLPENR register  ****************/
  4837. #define RCC_AHBLPENR_GPIOALPEN_Pos          (0U)                              
  4838. #define RCC_AHBLPENR_GPIOALPEN_Msk          (0x1UL << RCC_AHBLPENR_GPIOALPEN_Pos) /*!< 0x00000001 */
  4839. #define RCC_AHBLPENR_GPIOALPEN              RCC_AHBLPENR_GPIOALPEN_Msk         /*!< GPIO port A clock enabled in sleep mode */
  4840. #define RCC_AHBLPENR_GPIOBLPEN_Pos          (1U)                              
  4841. #define RCC_AHBLPENR_GPIOBLPEN_Msk          (0x1UL << RCC_AHBLPENR_GPIOBLPEN_Pos) /*!< 0x00000002 */
  4842. #define RCC_AHBLPENR_GPIOBLPEN              RCC_AHBLPENR_GPIOBLPEN_Msk         /*!< GPIO port B clock enabled in sleep mode */
  4843. #define RCC_AHBLPENR_GPIOCLPEN_Pos          (2U)                              
  4844. #define RCC_AHBLPENR_GPIOCLPEN_Msk          (0x1UL << RCC_AHBLPENR_GPIOCLPEN_Pos) /*!< 0x00000004 */
  4845. #define RCC_AHBLPENR_GPIOCLPEN              RCC_AHBLPENR_GPIOCLPEN_Msk         /*!< GPIO port C clock enabled in sleep mode */
  4846. #define RCC_AHBLPENR_GPIODLPEN_Pos          (3U)                              
  4847. #define RCC_AHBLPENR_GPIODLPEN_Msk          (0x1UL << RCC_AHBLPENR_GPIODLPEN_Pos) /*!< 0x00000008 */
  4848. #define RCC_AHBLPENR_GPIODLPEN              RCC_AHBLPENR_GPIODLPEN_Msk         /*!< GPIO port D clock enabled in sleep mode */
  4849. #define RCC_AHBLPENR_GPIOELPEN_Pos          (4U)                              
  4850. #define RCC_AHBLPENR_GPIOELPEN_Msk          (0x1UL << RCC_AHBLPENR_GPIOELPEN_Pos) /*!< 0x00000010 */
  4851. #define RCC_AHBLPENR_GPIOELPEN              RCC_AHBLPENR_GPIOELPEN_Msk         /*!< GPIO port E clock enabled in sleep mode */
  4852. #define RCC_AHBLPENR_GPIOHLPEN_Pos          (5U)                              
  4853. #define RCC_AHBLPENR_GPIOHLPEN_Msk          (0x1UL << RCC_AHBLPENR_GPIOHLPEN_Pos) /*!< 0x00000020 */
  4854. #define RCC_AHBLPENR_GPIOHLPEN              RCC_AHBLPENR_GPIOHLPEN_Msk         /*!< GPIO port H clock enabled in sleep mode */
  4855. #define RCC_AHBLPENR_GPIOFLPEN_Pos          (6U)                              
  4856. #define RCC_AHBLPENR_GPIOFLPEN_Msk          (0x1UL << RCC_AHBLPENR_GPIOFLPEN_Pos) /*!< 0x00000040 */
  4857. #define RCC_AHBLPENR_GPIOFLPEN              RCC_AHBLPENR_GPIOFLPEN_Msk         /*!< GPIO port F clock enabled in sleep mode */
  4858. #define RCC_AHBLPENR_GPIOGLPEN_Pos          (7U)                              
  4859. #define RCC_AHBLPENR_GPIOGLPEN_Msk          (0x1UL << RCC_AHBLPENR_GPIOGLPEN_Pos) /*!< 0x00000080 */
  4860. #define RCC_AHBLPENR_GPIOGLPEN              RCC_AHBLPENR_GPIOGLPEN_Msk         /*!< GPIO port G clock enabled in sleep mode */
  4861. #define RCC_AHBLPENR_CRCLPEN_Pos            (12U)                              
  4862. #define RCC_AHBLPENR_CRCLPEN_Msk            (0x1UL << RCC_AHBLPENR_CRCLPEN_Pos) /*!< 0x00001000 */
  4863. #define RCC_AHBLPENR_CRCLPEN                RCC_AHBLPENR_CRCLPEN_Msk           /*!< CRC clock enabled in sleep mode */
  4864. #define RCC_AHBLPENR_FLITFLPEN_Pos          (15U)                              
  4865. #define RCC_AHBLPENR_FLITFLPEN_Msk          (0x1UL << RCC_AHBLPENR_FLITFLPEN_Pos) /*!< 0x00008000 */
  4866. #define RCC_AHBLPENR_FLITFLPEN              RCC_AHBLPENR_FLITFLPEN_Msk         /*!< Flash Interface clock enabled in sleep mode
  4867.                                                                                 (has effect only when the Flash memory is
  4868.                                                                                  in power down mode) */
  4869. #define RCC_AHBLPENR_SRAMLPEN_Pos           (16U)                              
  4870. #define RCC_AHBLPENR_SRAMLPEN_Msk           (0x1UL << RCC_AHBLPENR_SRAMLPEN_Pos) /*!< 0x00010000 */
  4871. #define RCC_AHBLPENR_SRAMLPEN               RCC_AHBLPENR_SRAMLPEN_Msk          /*!< SRAM clock enabled in sleep mode */
  4872. #define RCC_AHBLPENR_DMA1LPEN_Pos           (24U)                              
  4873. #define RCC_AHBLPENR_DMA1LPEN_Msk           (0x1UL << RCC_AHBLPENR_DMA1LPEN_Pos) /*!< 0x01000000 */
  4874. #define RCC_AHBLPENR_DMA1LPEN               RCC_AHBLPENR_DMA1LPEN_Msk          /*!< DMA1 clock enabled in sleep mode */
  4875. #define RCC_AHBLPENR_DMA2LPEN_Pos           (25U)                              
  4876. #define RCC_AHBLPENR_DMA2LPEN_Msk           (0x1UL << RCC_AHBLPENR_DMA2LPEN_Pos) /*!< 0x02000000 */
  4877. #define RCC_AHBLPENR_DMA2LPEN               RCC_AHBLPENR_DMA2LPEN_Msk          /*!< DMA2 clock enabled in sleep mode */
  4878. #define RCC_AHBLPENR_AESLPEN_Pos            (27U)                              
  4879. #define RCC_AHBLPENR_AESLPEN_Msk            (0x1UL << RCC_AHBLPENR_AESLPEN_Pos) /*!< 0x08000000 */
  4880. #define RCC_AHBLPENR_AESLPEN                RCC_AHBLPENR_AESLPEN_Msk           /*!< AES clock enabled in sleep mode */
  4881.  
  4882. /******************  Bit definition for RCC_APB2LPENR register  ***************/
  4883. #define RCC_APB2LPENR_SYSCFGLPEN_Pos        (0U)                              
  4884. #define RCC_APB2LPENR_SYSCFGLPEN_Msk        (0x1UL << RCC_APB2LPENR_SYSCFGLPEN_Pos) /*!< 0x00000001 */
  4885. #define RCC_APB2LPENR_SYSCFGLPEN            RCC_APB2LPENR_SYSCFGLPEN_Msk       /*!< System Configuration SYSCFG clock enabled in sleep mode */
  4886. #define RCC_APB2LPENR_TIM9LPEN_Pos          (2U)                              
  4887. #define RCC_APB2LPENR_TIM9LPEN_Msk          (0x1UL << RCC_APB2LPENR_TIM9LPEN_Pos) /*!< 0x00000004 */
  4888. #define RCC_APB2LPENR_TIM9LPEN              RCC_APB2LPENR_TIM9LPEN_Msk         /*!< TIM9 interface clock enabled in sleep mode */
  4889. #define RCC_APB2LPENR_TIM10LPEN_Pos         (3U)                              
  4890. #define RCC_APB2LPENR_TIM10LPEN_Msk         (0x1UL << RCC_APB2LPENR_TIM10LPEN_Pos) /*!< 0x00000008 */
  4891. #define RCC_APB2LPENR_TIM10LPEN             RCC_APB2LPENR_TIM10LPEN_Msk        /*!< TIM10 interface clock enabled in sleep mode */
  4892. #define RCC_APB2LPENR_TIM11LPEN_Pos         (4U)                              
  4893. #define RCC_APB2LPENR_TIM11LPEN_Msk         (0x1UL << RCC_APB2LPENR_TIM11LPEN_Pos) /*!< 0x00000010 */
  4894. #define RCC_APB2LPENR_TIM11LPEN             RCC_APB2LPENR_TIM11LPEN_Msk        /*!< TIM11 Timer clock enabled in sleep mode */
  4895. #define RCC_APB2LPENR_ADC1LPEN_Pos          (9U)                              
  4896. #define RCC_APB2LPENR_ADC1LPEN_Msk          (0x1UL << RCC_APB2LPENR_ADC1LPEN_Pos) /*!< 0x00000200 */
  4897. #define RCC_APB2LPENR_ADC1LPEN              RCC_APB2LPENR_ADC1LPEN_Msk         /*!< ADC1 clock enabled in sleep mode */
  4898. #define RCC_APB2LPENR_SPI1LPEN_Pos          (12U)                              
  4899. #define RCC_APB2LPENR_SPI1LPEN_Msk          (0x1UL << RCC_APB2LPENR_SPI1LPEN_Pos) /*!< 0x00001000 */
  4900. #define RCC_APB2LPENR_SPI1LPEN              RCC_APB2LPENR_SPI1LPEN_Msk         /*!< SPI1 clock enabled in sleep mode */
  4901. #define RCC_APB2LPENR_USART1LPEN_Pos        (14U)                              
  4902. #define RCC_APB2LPENR_USART1LPEN_Msk        (0x1UL << RCC_APB2LPENR_USART1LPEN_Pos) /*!< 0x00004000 */
  4903. #define RCC_APB2LPENR_USART1LPEN            RCC_APB2LPENR_USART1LPEN_Msk       /*!< USART1 clock enabled in sleep mode */
  4904.  
  4905. /*****************  Bit definition for RCC_APB1LPENR register  ****************/
  4906. #define RCC_APB1LPENR_TIM2LPEN_Pos          (0U)                              
  4907. #define RCC_APB1LPENR_TIM2LPEN_Msk          (0x1UL << RCC_APB1LPENR_TIM2LPEN_Pos) /*!< 0x00000001 */
  4908. #define RCC_APB1LPENR_TIM2LPEN              RCC_APB1LPENR_TIM2LPEN_Msk         /*!< Timer 2 clock enabled in sleep mode */
  4909. #define RCC_APB1LPENR_TIM3LPEN_Pos          (1U)                              
  4910. #define RCC_APB1LPENR_TIM3LPEN_Msk          (0x1UL << RCC_APB1LPENR_TIM3LPEN_Pos) /*!< 0x00000002 */
  4911. #define RCC_APB1LPENR_TIM3LPEN              RCC_APB1LPENR_TIM3LPEN_Msk         /*!< Timer 3 clock enabled in sleep mode */
  4912. #define RCC_APB1LPENR_TIM4LPEN_Pos          (2U)                              
  4913. #define RCC_APB1LPENR_TIM4LPEN_Msk          (0x1UL << RCC_APB1LPENR_TIM4LPEN_Pos) /*!< 0x00000004 */
  4914. #define RCC_APB1LPENR_TIM4LPEN              RCC_APB1LPENR_TIM4LPEN_Msk         /*!< Timer 4 clock enabled in sleep mode */
  4915. #define RCC_APB1LPENR_TIM5LPEN_Pos          (3U)                              
  4916. #define RCC_APB1LPENR_TIM5LPEN_Msk          (0x1UL << RCC_APB1LPENR_TIM5LPEN_Pos) /*!< 0x00000008 */
  4917. #define RCC_APB1LPENR_TIM5LPEN              RCC_APB1LPENR_TIM5LPEN_Msk         /*!< Timer 5 clock enabled in sleep mode */
  4918. #define RCC_APB1LPENR_TIM6LPEN_Pos          (4U)                              
  4919. #define RCC_APB1LPENR_TIM6LPEN_Msk          (0x1UL << RCC_APB1LPENR_TIM6LPEN_Pos) /*!< 0x00000010 */
  4920. #define RCC_APB1LPENR_TIM6LPEN              RCC_APB1LPENR_TIM6LPEN_Msk         /*!< Timer 6 clock enabled in sleep mode */
  4921. #define RCC_APB1LPENR_TIM7LPEN_Pos          (5U)                              
  4922. #define RCC_APB1LPENR_TIM7LPEN_Msk          (0x1UL << RCC_APB1LPENR_TIM7LPEN_Pos) /*!< 0x00000020 */
  4923. #define RCC_APB1LPENR_TIM7LPEN              RCC_APB1LPENR_TIM7LPEN_Msk         /*!< Timer 7 clock enabled in sleep mode */
  4924. #define RCC_APB1LPENR_LCDLPEN_Pos           (9U)                              
  4925. #define RCC_APB1LPENR_LCDLPEN_Msk           (0x1UL << RCC_APB1LPENR_LCDLPEN_Pos) /*!< 0x00000200 */
  4926. #define RCC_APB1LPENR_LCDLPEN               RCC_APB1LPENR_LCDLPEN_Msk          /*!< LCD clock enabled in sleep mode */
  4927. #define RCC_APB1LPENR_WWDGLPEN_Pos          (11U)                              
  4928. #define RCC_APB1LPENR_WWDGLPEN_Msk          (0x1UL << RCC_APB1LPENR_WWDGLPEN_Pos) /*!< 0x00000800 */
  4929. #define RCC_APB1LPENR_WWDGLPEN              RCC_APB1LPENR_WWDGLPEN_Msk         /*!< Window Watchdog clock enabled in sleep mode */
  4930. #define RCC_APB1LPENR_SPI2LPEN_Pos          (14U)                              
  4931. #define RCC_APB1LPENR_SPI2LPEN_Msk          (0x1UL << RCC_APB1LPENR_SPI2LPEN_Pos) /*!< 0x00004000 */
  4932. #define RCC_APB1LPENR_SPI2LPEN              RCC_APB1LPENR_SPI2LPEN_Msk         /*!< SPI 2 clock enabled in sleep mode */
  4933. #define RCC_APB1LPENR_SPI3LPEN_Pos          (15U)                              
  4934. #define RCC_APB1LPENR_SPI3LPEN_Msk          (0x1UL << RCC_APB1LPENR_SPI3LPEN_Pos) /*!< 0x00008000 */
  4935. #define RCC_APB1LPENR_SPI3LPEN              RCC_APB1LPENR_SPI3LPEN_Msk         /*!< SPI 3 clock enabled in sleep mode */
  4936. #define RCC_APB1LPENR_USART2LPEN_Pos        (17U)                              
  4937. #define RCC_APB1LPENR_USART2LPEN_Msk        (0x1UL << RCC_APB1LPENR_USART2LPEN_Pos) /*!< 0x00020000 */
  4938. #define RCC_APB1LPENR_USART2LPEN            RCC_APB1LPENR_USART2LPEN_Msk       /*!< USART 2 clock enabled in sleep mode */
  4939. #define RCC_APB1LPENR_USART3LPEN_Pos        (18U)                              
  4940. #define RCC_APB1LPENR_USART3LPEN_Msk        (0x1UL << RCC_APB1LPENR_USART3LPEN_Pos) /*!< 0x00040000 */
  4941. #define RCC_APB1LPENR_USART3LPEN            RCC_APB1LPENR_USART3LPEN_Msk       /*!< USART 3 clock enabled in sleep mode */
  4942. #define RCC_APB1LPENR_I2C1LPEN_Pos          (21U)                              
  4943. #define RCC_APB1LPENR_I2C1LPEN_Msk          (0x1UL << RCC_APB1LPENR_I2C1LPEN_Pos) /*!< 0x00200000 */
  4944. #define RCC_APB1LPENR_I2C1LPEN              RCC_APB1LPENR_I2C1LPEN_Msk         /*!< I2C 1 clock enabled in sleep mode */
  4945. #define RCC_APB1LPENR_I2C2LPEN_Pos          (22U)                              
  4946. #define RCC_APB1LPENR_I2C2LPEN_Msk          (0x1UL << RCC_APB1LPENR_I2C2LPEN_Pos) /*!< 0x00400000 */
  4947. #define RCC_APB1LPENR_I2C2LPEN              RCC_APB1LPENR_I2C2LPEN_Msk         /*!< I2C 2 clock enabled in sleep mode */
  4948. #define RCC_APB1LPENR_USBLPEN_Pos           (23U)                              
  4949. #define RCC_APB1LPENR_USBLPEN_Msk           (0x1UL << RCC_APB1LPENR_USBLPEN_Pos) /*!< 0x00800000 */
  4950. #define RCC_APB1LPENR_USBLPEN               RCC_APB1LPENR_USBLPEN_Msk          /*!< USB clock enabled in sleep mode */
  4951. #define RCC_APB1LPENR_PWRLPEN_Pos           (28U)                              
  4952. #define RCC_APB1LPENR_PWRLPEN_Msk           (0x1UL << RCC_APB1LPENR_PWRLPEN_Pos) /*!< 0x10000000 */
  4953. #define RCC_APB1LPENR_PWRLPEN               RCC_APB1LPENR_PWRLPEN_Msk          /*!< Power interface clock enabled in sleep mode */
  4954. #define RCC_APB1LPENR_DACLPEN_Pos           (29U)                              
  4955. #define RCC_APB1LPENR_DACLPEN_Msk           (0x1UL << RCC_APB1LPENR_DACLPEN_Pos) /*!< 0x20000000 */
  4956. #define RCC_APB1LPENR_DACLPEN               RCC_APB1LPENR_DACLPEN_Msk          /*!< DAC interface clock enabled in sleep mode */
  4957. #define RCC_APB1LPENR_COMPLPEN_Pos          (31U)                              
  4958. #define RCC_APB1LPENR_COMPLPEN_Msk          (0x1UL << RCC_APB1LPENR_COMPLPEN_Pos) /*!< 0x80000000 */
  4959. #define RCC_APB1LPENR_COMPLPEN              RCC_APB1LPENR_COMPLPEN_Msk         /*!< Comparator interface clock enabled in sleep mode*/
  4960.  
  4961. /*******************  Bit definition for RCC_CSR register  ********************/
  4962. #define RCC_CSR_LSION_Pos                   (0U)                              
  4963. #define RCC_CSR_LSION_Msk                   (0x1UL << RCC_CSR_LSION_Pos)        /*!< 0x00000001 */
  4964. #define RCC_CSR_LSION                       RCC_CSR_LSION_Msk                  /*!< Internal Low Speed oscillator enable */
  4965. #define RCC_CSR_LSIRDY_Pos                  (1U)                              
  4966. #define RCC_CSR_LSIRDY_Msk                  (0x1UL << RCC_CSR_LSIRDY_Pos)       /*!< 0x00000002 */
  4967. #define RCC_CSR_LSIRDY                      RCC_CSR_LSIRDY_Msk                 /*!< Internal Low Speed oscillator Ready */
  4968.  
  4969. #define RCC_CSR_LSEON_Pos                   (8U)                              
  4970. #define RCC_CSR_LSEON_Msk                   (0x1UL << RCC_CSR_LSEON_Pos)        /*!< 0x00000100 */
  4971. #define RCC_CSR_LSEON                       RCC_CSR_LSEON_Msk                  /*!< External Low Speed oscillator enable */
  4972. #define RCC_CSR_LSERDY_Pos                  (9U)                              
  4973. #define RCC_CSR_LSERDY_Msk                  (0x1UL << RCC_CSR_LSERDY_Pos)       /*!< 0x00000200 */
  4974. #define RCC_CSR_LSERDY                      RCC_CSR_LSERDY_Msk                 /*!< External Low Speed oscillator Ready */
  4975. #define RCC_CSR_LSEBYP_Pos                  (10U)                              
  4976. #define RCC_CSR_LSEBYP_Msk                  (0x1UL << RCC_CSR_LSEBYP_Pos)       /*!< 0x00000400 */
  4977. #define RCC_CSR_LSEBYP                      RCC_CSR_LSEBYP_Msk                 /*!< External Low Speed oscillator Bypass */
  4978.  
  4979. #define RCC_CSR_LSECSSON_Pos                (11U)                              
  4980. #define RCC_CSR_LSECSSON_Msk                (0x1UL << RCC_CSR_LSECSSON_Pos)     /*!< 0x00000800 */
  4981. #define RCC_CSR_LSECSSON                    RCC_CSR_LSECSSON_Msk               /*!< External Low Speed oscillator CSS Enable */
  4982. #define RCC_CSR_LSECSSD_Pos                 (12U)                              
  4983. #define RCC_CSR_LSECSSD_Msk                 (0x1UL << RCC_CSR_LSECSSD_Pos)      /*!< 0x00001000 */
  4984. #define RCC_CSR_LSECSSD                     RCC_CSR_LSECSSD_Msk                /*!< External Low Speed oscillator CSS Detected */
  4985.  
  4986. #define RCC_CSR_RTCSEL_Pos                  (16U)                              
  4987. #define RCC_CSR_RTCSEL_Msk                  (0x3UL << RCC_CSR_RTCSEL_Pos)       /*!< 0x00030000 */
  4988. #define RCC_CSR_RTCSEL                      RCC_CSR_RTCSEL_Msk                 /*!< RTCSEL[1:0] bits (RTC clock source selection) */
  4989. #define RCC_CSR_RTCSEL_0                    (0x1UL << RCC_CSR_RTCSEL_Pos)       /*!< 0x00010000 */
  4990. #define RCC_CSR_RTCSEL_1                    (0x2UL << RCC_CSR_RTCSEL_Pos)       /*!< 0x00020000 */
  4991.  
  4992. /*!< RTC congiguration */
  4993. #define RCC_CSR_RTCSEL_NOCLOCK              (0x00000000U)                      /*!< No clock */
  4994. #define RCC_CSR_RTCSEL_LSE_Pos              (16U)                              
  4995. #define RCC_CSR_RTCSEL_LSE_Msk              (0x1UL << RCC_CSR_RTCSEL_LSE_Pos)   /*!< 0x00010000 */
  4996. #define RCC_CSR_RTCSEL_LSE                  RCC_CSR_RTCSEL_LSE_Msk             /*!< LSE oscillator clock used as RTC clock */
  4997. #define RCC_CSR_RTCSEL_LSI_Pos              (17U)                              
  4998. #define RCC_CSR_RTCSEL_LSI_Msk              (0x1UL << RCC_CSR_RTCSEL_LSI_Pos)   /*!< 0x00020000 */
  4999. #define RCC_CSR_RTCSEL_LSI                  RCC_CSR_RTCSEL_LSI_Msk             /*!< LSI oscillator clock used as RTC clock */
  5000. #define RCC_CSR_RTCSEL_HSE_Pos              (16U)                              
  5001. #define RCC_CSR_RTCSEL_HSE_Msk              (0x3UL << RCC_CSR_RTCSEL_HSE_Pos)   /*!< 0x00030000 */
  5002. #define RCC_CSR_RTCSEL_HSE                  RCC_CSR_RTCSEL_HSE_Msk             /*!< HSE oscillator clock divided by 2, 4, 8 or 16 by RTCPRE used as RTC clock */
  5003.  
  5004. #define RCC_CSR_RTCEN_Pos                   (22U)                              
  5005. #define RCC_CSR_RTCEN_Msk                   (0x1UL << RCC_CSR_RTCEN_Pos)        /*!< 0x00400000 */
  5006. #define RCC_CSR_RTCEN                       RCC_CSR_RTCEN_Msk                  /*!< RTC clock enable */
  5007. #define RCC_CSR_RTCRST_Pos                  (23U)                              
  5008. #define RCC_CSR_RTCRST_Msk                  (0x1UL << RCC_CSR_RTCRST_Pos)       /*!< 0x00800000 */
  5009. #define RCC_CSR_RTCRST                      RCC_CSR_RTCRST_Msk                 /*!< RTC reset  */
  5010.  
  5011. #define RCC_CSR_RMVF_Pos                    (24U)                              
  5012. #define RCC_CSR_RMVF_Msk                    (0x1UL << RCC_CSR_RMVF_Pos)         /*!< 0x01000000 */
  5013. #define RCC_CSR_RMVF                        RCC_CSR_RMVF_Msk                   /*!< Remove reset flag */
  5014. #define RCC_CSR_OBLRSTF_Pos                 (25U)                              
  5015. #define RCC_CSR_OBLRSTF_Msk                 (0x1UL << RCC_CSR_OBLRSTF_Pos)      /*!< 0x02000000 */
  5016. #define RCC_CSR_OBLRSTF                     RCC_CSR_OBLRSTF_Msk                /*!< Option Bytes Loader reset flag */
  5017. #define RCC_CSR_PINRSTF_Pos                 (26U)                              
  5018. #define RCC_CSR_PINRSTF_Msk                 (0x1UL << RCC_CSR_PINRSTF_Pos)      /*!< 0x04000000 */
  5019. #define RCC_CSR_PINRSTF                     RCC_CSR_PINRSTF_Msk                /*!< PIN reset flag */
  5020. #define RCC_CSR_PORRSTF_Pos                 (27U)                              
  5021. #define RCC_CSR_PORRSTF_Msk                 (0x1UL << RCC_CSR_PORRSTF_Pos)      /*!< 0x08000000 */
  5022. #define RCC_CSR_PORRSTF                     RCC_CSR_PORRSTF_Msk                /*!< POR/PDR reset flag */
  5023. #define RCC_CSR_SFTRSTF_Pos                 (28U)                              
  5024. #define RCC_CSR_SFTRSTF_Msk                 (0x1UL << RCC_CSR_SFTRSTF_Pos)      /*!< 0x10000000 */
  5025. #define RCC_CSR_SFTRSTF                     RCC_CSR_SFTRSTF_Msk                /*!< Software Reset flag */
  5026. #define RCC_CSR_IWDGRSTF_Pos                (29U)                              
  5027. #define RCC_CSR_IWDGRSTF_Msk                (0x1UL << RCC_CSR_IWDGRSTF_Pos)     /*!< 0x20000000 */
  5028. #define RCC_CSR_IWDGRSTF                    RCC_CSR_IWDGRSTF_Msk               /*!< Independent Watchdog reset flag */
  5029. #define RCC_CSR_WWDGRSTF_Pos                (30U)                              
  5030. #define RCC_CSR_WWDGRSTF_Msk                (0x1UL << RCC_CSR_WWDGRSTF_Pos)     /*!< 0x40000000 */
  5031. #define RCC_CSR_WWDGRSTF                    RCC_CSR_WWDGRSTF_Msk               /*!< Window watchdog reset flag */
  5032. #define RCC_CSR_LPWRRSTF_Pos                (31U)                              
  5033. #define RCC_CSR_LPWRRSTF_Msk                (0x1UL << RCC_CSR_LPWRRSTF_Pos)     /*!< 0x80000000 */
  5034. #define RCC_CSR_LPWRRSTF                    RCC_CSR_LPWRRSTF_Msk               /*!< Low-Power reset flag */
  5035.  
  5036. /******************************************************************************/
  5037. /*                                                                            */
  5038. /*                           Real-Time Clock (RTC)                            */
  5039. /*                                                                            */
  5040. /******************************************************************************/
  5041. /*
  5042. * @brief Specific device feature definitions  (not present on all devices in the STM32F0 serie)
  5043. */
  5044. #define RTC_TAMPER1_SUPPORT       /*!< TAMPER 1 feature support */
  5045. #define RTC_TAMPER2_SUPPORT       /*!< TAMPER 2 feature support */
  5046. #define RTC_TAMPER3_SUPPORT       /*!< TAMPER 3 feature support */
  5047. #define RTC_BACKUP_SUPPORT        /*!< BACKUP register feature support */
  5048. #define RTC_WAKEUP_SUPPORT        /*!< WAKEUP feature support */
  5049. #define RTC_SMOOTHCALIB_SUPPORT   /*!< Smooth digital calibration feature support */
  5050. #define RTC_SUBSECOND_SUPPORT     /*!< Sub-second feature support */
  5051.  
  5052. /********************  Bits definition for RTC_TR register  *******************/
  5053. #define RTC_TR_PM_Pos                        (22U)                            
  5054. #define RTC_TR_PM_Msk                        (0x1UL << RTC_TR_PM_Pos)           /*!< 0x00400000 */
  5055. #define RTC_TR_PM                            RTC_TR_PM_Msk                    
  5056. #define RTC_TR_HT_Pos                        (20U)                            
  5057. #define RTC_TR_HT_Msk                        (0x3UL << RTC_TR_HT_Pos)           /*!< 0x00300000 */
  5058. #define RTC_TR_HT                            RTC_TR_HT_Msk                    
  5059. #define RTC_TR_HT_0                          (0x1UL << RTC_TR_HT_Pos)           /*!< 0x00100000 */
  5060. #define RTC_TR_HT_1                          (0x2UL << RTC_TR_HT_Pos)           /*!< 0x00200000 */
  5061. #define RTC_TR_HU_Pos                        (16U)                            
  5062. #define RTC_TR_HU_Msk                        (0xFUL << RTC_TR_HU_Pos)           /*!< 0x000F0000 */
  5063. #define RTC_TR_HU                            RTC_TR_HU_Msk                    
  5064. #define RTC_TR_HU_0                          (0x1UL << RTC_TR_HU_Pos)           /*!< 0x00010000 */
  5065. #define RTC_TR_HU_1                          (0x2UL << RTC_TR_HU_Pos)           /*!< 0x00020000 */
  5066. #define RTC_TR_HU_2                          (0x4UL << RTC_TR_HU_Pos)           /*!< 0x00040000 */
  5067. #define RTC_TR_HU_3                          (0x8UL << RTC_TR_HU_Pos)           /*!< 0x00080000 */
  5068. #define RTC_TR_MNT_Pos                       (12U)                            
  5069. #define RTC_TR_MNT_Msk                       (0x7UL << RTC_TR_MNT_Pos)          /*!< 0x00007000 */
  5070. #define RTC_TR_MNT                           RTC_TR_MNT_Msk                    
  5071. #define RTC_TR_MNT_0                         (0x1UL << RTC_TR_MNT_Pos)          /*!< 0x00001000 */
  5072. #define RTC_TR_MNT_1                         (0x2UL << RTC_TR_MNT_Pos)          /*!< 0x00002000 */
  5073. #define RTC_TR_MNT_2                         (0x4UL << RTC_TR_MNT_Pos)          /*!< 0x00004000 */
  5074. #define RTC_TR_MNU_Pos                       (8U)                              
  5075. #define RTC_TR_MNU_Msk                       (0xFUL << RTC_TR_MNU_Pos)          /*!< 0x00000F00 */
  5076. #define RTC_TR_MNU                           RTC_TR_MNU_Msk                    
  5077. #define RTC_TR_MNU_0                         (0x1UL << RTC_TR_MNU_Pos)          /*!< 0x00000100 */
  5078. #define RTC_TR_MNU_1                         (0x2UL << RTC_TR_MNU_Pos)          /*!< 0x00000200 */
  5079. #define RTC_TR_MNU_2                         (0x4UL << RTC_TR_MNU_Pos)          /*!< 0x00000400 */
  5080. #define RTC_TR_MNU_3                         (0x8UL << RTC_TR_MNU_Pos)          /*!< 0x00000800 */
  5081. #define RTC_TR_ST_Pos                        (4U)                              
  5082. #define RTC_TR_ST_Msk                        (0x7UL << RTC_TR_ST_Pos)           /*!< 0x00000070 */
  5083. #define RTC_TR_ST                            RTC_TR_ST_Msk                    
  5084. #define RTC_TR_ST_0                          (0x1UL << RTC_TR_ST_Pos)           /*!< 0x00000010 */
  5085. #define RTC_TR_ST_1                          (0x2UL << RTC_TR_ST_Pos)           /*!< 0x00000020 */
  5086. #define RTC_TR_ST_2                          (0x4UL << RTC_TR_ST_Pos)           /*!< 0x00000040 */
  5087. #define RTC_TR_SU_Pos                        (0U)                              
  5088. #define RTC_TR_SU_Msk                        (0xFUL << RTC_TR_SU_Pos)           /*!< 0x0000000F */
  5089. #define RTC_TR_SU                            RTC_TR_SU_Msk                    
  5090. #define RTC_TR_SU_0                          (0x1UL << RTC_TR_SU_Pos)           /*!< 0x00000001 */
  5091. #define RTC_TR_SU_1                          (0x2UL << RTC_TR_SU_Pos)           /*!< 0x00000002 */
  5092. #define RTC_TR_SU_2                          (0x4UL << RTC_TR_SU_Pos)           /*!< 0x00000004 */
  5093. #define RTC_TR_SU_3                          (0x8UL << RTC_TR_SU_Pos)           /*!< 0x00000008 */
  5094.  
  5095. /********************  Bits definition for RTC_DR register  *******************/
  5096. #define RTC_DR_YT_Pos                        (20U)                            
  5097. #define RTC_DR_YT_Msk                        (0xFUL << RTC_DR_YT_Pos)           /*!< 0x00F00000 */
  5098. #define RTC_DR_YT                            RTC_DR_YT_Msk                    
  5099. #define RTC_DR_YT_0                          (0x1UL << RTC_DR_YT_Pos)           /*!< 0x00100000 */
  5100. #define RTC_DR_YT_1                          (0x2UL << RTC_DR_YT_Pos)           /*!< 0x00200000 */
  5101. #define RTC_DR_YT_2                          (0x4UL << RTC_DR_YT_Pos)           /*!< 0x00400000 */
  5102. #define RTC_DR_YT_3                          (0x8UL << RTC_DR_YT_Pos)           /*!< 0x00800000 */
  5103. #define RTC_DR_YU_Pos                        (16U)                            
  5104. #define RTC_DR_YU_Msk                        (0xFUL << RTC_DR_YU_Pos)           /*!< 0x000F0000 */
  5105. #define RTC_DR_YU                            RTC_DR_YU_Msk                    
  5106. #define RTC_DR_YU_0                          (0x1UL << RTC_DR_YU_Pos)           /*!< 0x00010000 */
  5107. #define RTC_DR_YU_1                          (0x2UL << RTC_DR_YU_Pos)           /*!< 0x00020000 */
  5108. #define RTC_DR_YU_2                          (0x4UL << RTC_DR_YU_Pos)           /*!< 0x00040000 */
  5109. #define RTC_DR_YU_3                          (0x8UL << RTC_DR_YU_Pos)           /*!< 0x00080000 */
  5110. #define RTC_DR_WDU_Pos                       (13U)                            
  5111. #define RTC_DR_WDU_Msk                       (0x7UL << RTC_DR_WDU_Pos)          /*!< 0x0000E000 */
  5112. #define RTC_DR_WDU                           RTC_DR_WDU_Msk                    
  5113. #define RTC_DR_WDU_0                         (0x1UL << RTC_DR_WDU_Pos)          /*!< 0x00002000 */
  5114. #define RTC_DR_WDU_1                         (0x2UL << RTC_DR_WDU_Pos)          /*!< 0x00004000 */
  5115. #define RTC_DR_WDU_2                         (0x4UL << RTC_DR_WDU_Pos)          /*!< 0x00008000 */
  5116. #define RTC_DR_MT_Pos                        (12U)                            
  5117. #define RTC_DR_MT_Msk                        (0x1UL << RTC_DR_MT_Pos)           /*!< 0x00001000 */
  5118. #define RTC_DR_MT                            RTC_DR_MT_Msk                    
  5119. #define RTC_DR_MU_Pos                        (8U)                              
  5120. #define RTC_DR_MU_Msk                        (0xFUL << RTC_DR_MU_Pos)           /*!< 0x00000F00 */
  5121. #define RTC_DR_MU                            RTC_DR_MU_Msk                    
  5122. #define RTC_DR_MU_0                          (0x1UL << RTC_DR_MU_Pos)           /*!< 0x00000100 */
  5123. #define RTC_DR_MU_1                          (0x2UL << RTC_DR_MU_Pos)           /*!< 0x00000200 */
  5124. #define RTC_DR_MU_2                          (0x4UL << RTC_DR_MU_Pos)           /*!< 0x00000400 */
  5125. #define RTC_DR_MU_3                          (0x8UL << RTC_DR_MU_Pos)           /*!< 0x00000800 */
  5126. #define RTC_DR_DT_Pos                        (4U)                              
  5127. #define RTC_DR_DT_Msk                        (0x3UL << RTC_DR_DT_Pos)           /*!< 0x00000030 */
  5128. #define RTC_DR_DT                            RTC_DR_DT_Msk                    
  5129. #define RTC_DR_DT_0                          (0x1UL << RTC_DR_DT_Pos)           /*!< 0x00000010 */
  5130. #define RTC_DR_DT_1                          (0x2UL << RTC_DR_DT_Pos)           /*!< 0x00000020 */
  5131. #define RTC_DR_DU_Pos                        (0U)                              
  5132. #define RTC_DR_DU_Msk                        (0xFUL << RTC_DR_DU_Pos)           /*!< 0x0000000F */
  5133. #define RTC_DR_DU                            RTC_DR_DU_Msk                    
  5134. #define RTC_DR_DU_0                          (0x1UL << RTC_DR_DU_Pos)           /*!< 0x00000001 */
  5135. #define RTC_DR_DU_1                          (0x2UL << RTC_DR_DU_Pos)           /*!< 0x00000002 */
  5136. #define RTC_DR_DU_2                          (0x4UL << RTC_DR_DU_Pos)           /*!< 0x00000004 */
  5137. #define RTC_DR_DU_3                          (0x8UL << RTC_DR_DU_Pos)           /*!< 0x00000008 */
  5138.  
  5139. /********************  Bits definition for RTC_CR register  *******************/
  5140. #define RTC_CR_COE_Pos                       (23U)                            
  5141. #define RTC_CR_COE_Msk                       (0x1UL << RTC_CR_COE_Pos)          /*!< 0x00800000 */
  5142. #define RTC_CR_COE                           RTC_CR_COE_Msk                    
  5143. #define RTC_CR_OSEL_Pos                      (21U)                            
  5144. #define RTC_CR_OSEL_Msk                      (0x3UL << RTC_CR_OSEL_Pos)         /*!< 0x00600000 */
  5145. #define RTC_CR_OSEL                          RTC_CR_OSEL_Msk                  
  5146. #define RTC_CR_OSEL_0                        (0x1UL << RTC_CR_OSEL_Pos)         /*!< 0x00200000 */
  5147. #define RTC_CR_OSEL_1                        (0x2UL << RTC_CR_OSEL_Pos)         /*!< 0x00400000 */
  5148. #define RTC_CR_POL_Pos                       (20U)                            
  5149. #define RTC_CR_POL_Msk                       (0x1UL << RTC_CR_POL_Pos)          /*!< 0x00100000 */
  5150. #define RTC_CR_POL                           RTC_CR_POL_Msk                    
  5151. #define RTC_CR_COSEL_Pos                     (19U)                            
  5152. #define RTC_CR_COSEL_Msk                     (0x1UL << RTC_CR_COSEL_Pos)        /*!< 0x00080000 */
  5153. #define RTC_CR_COSEL                         RTC_CR_COSEL_Msk                  
  5154. #define RTC_CR_BKP_Pos                       (18U)                            
  5155. #define RTC_CR_BKP_Msk                       (0x1UL << RTC_CR_BKP_Pos)          /*!< 0x00040000 */
  5156. #define RTC_CR_BKP                           RTC_CR_BKP_Msk                    
  5157. #define RTC_CR_SUB1H_Pos                     (17U)                            
  5158. #define RTC_CR_SUB1H_Msk                     (0x1UL << RTC_CR_SUB1H_Pos)        /*!< 0x00020000 */
  5159. #define RTC_CR_SUB1H                         RTC_CR_SUB1H_Msk                  
  5160. #define RTC_CR_ADD1H_Pos                     (16U)                            
  5161. #define RTC_CR_ADD1H_Msk                     (0x1UL << RTC_CR_ADD1H_Pos)        /*!< 0x00010000 */
  5162. #define RTC_CR_ADD1H                         RTC_CR_ADD1H_Msk                  
  5163. #define RTC_CR_TSIE_Pos                      (15U)                            
  5164. #define RTC_CR_TSIE_Msk                      (0x1UL << RTC_CR_TSIE_Pos)         /*!< 0x00008000 */
  5165. #define RTC_CR_TSIE                          RTC_CR_TSIE_Msk                  
  5166. #define RTC_CR_WUTIE_Pos                     (14U)                            
  5167. #define RTC_CR_WUTIE_Msk                     (0x1UL << RTC_CR_WUTIE_Pos)        /*!< 0x00004000 */
  5168. #define RTC_CR_WUTIE                         RTC_CR_WUTIE_Msk                  
  5169. #define RTC_CR_ALRBIE_Pos                    (13U)                            
  5170. #define RTC_CR_ALRBIE_Msk                    (0x1UL << RTC_CR_ALRBIE_Pos)       /*!< 0x00002000 */
  5171. #define RTC_CR_ALRBIE                        RTC_CR_ALRBIE_Msk                
  5172. #define RTC_CR_ALRAIE_Pos                    (12U)                            
  5173. #define RTC_CR_ALRAIE_Msk                    (0x1UL << RTC_CR_ALRAIE_Pos)       /*!< 0x00001000 */
  5174. #define RTC_CR_ALRAIE                        RTC_CR_ALRAIE_Msk                
  5175. #define RTC_CR_TSE_Pos                       (11U)                            
  5176. #define RTC_CR_TSE_Msk                       (0x1UL << RTC_CR_TSE_Pos)          /*!< 0x00000800 */
  5177. #define RTC_CR_TSE                           RTC_CR_TSE_Msk                    
  5178. #define RTC_CR_WUTE_Pos                      (10U)                            
  5179. #define RTC_CR_WUTE_Msk                      (0x1UL << RTC_CR_WUTE_Pos)         /*!< 0x00000400 */
  5180. #define RTC_CR_WUTE                          RTC_CR_WUTE_Msk                  
  5181. #define RTC_CR_ALRBE_Pos                     (9U)                              
  5182. #define RTC_CR_ALRBE_Msk                     (0x1UL << RTC_CR_ALRBE_Pos)        /*!< 0x00000200 */
  5183. #define RTC_CR_ALRBE                         RTC_CR_ALRBE_Msk                  
  5184. #define RTC_CR_ALRAE_Pos                     (8U)                              
  5185. #define RTC_CR_ALRAE_Msk                     (0x1UL << RTC_CR_ALRAE_Pos)        /*!< 0x00000100 */
  5186. #define RTC_CR_ALRAE                         RTC_CR_ALRAE_Msk                  
  5187. #define RTC_CR_DCE_Pos                       (7U)                              
  5188. #define RTC_CR_DCE_Msk                       (0x1UL << RTC_CR_DCE_Pos)          /*!< 0x00000080 */
  5189. #define RTC_CR_DCE                           RTC_CR_DCE_Msk                    
  5190. #define RTC_CR_FMT_Pos                       (6U)                              
  5191. #define RTC_CR_FMT_Msk                       (0x1UL << RTC_CR_FMT_Pos)          /*!< 0x00000040 */
  5192. #define RTC_CR_FMT                           RTC_CR_FMT_Msk                    
  5193. #define RTC_CR_BYPSHAD_Pos                   (5U)                              
  5194. #define RTC_CR_BYPSHAD_Msk                   (0x1UL << RTC_CR_BYPSHAD_Pos)      /*!< 0x00000020 */
  5195. #define RTC_CR_BYPSHAD                       RTC_CR_BYPSHAD_Msk                
  5196. #define RTC_CR_REFCKON_Pos                   (4U)                              
  5197. #define RTC_CR_REFCKON_Msk                   (0x1UL << RTC_CR_REFCKON_Pos)      /*!< 0x00000010 */
  5198. #define RTC_CR_REFCKON                       RTC_CR_REFCKON_Msk                
  5199. #define RTC_CR_TSEDGE_Pos                    (3U)                              
  5200. #define RTC_CR_TSEDGE_Msk                    (0x1UL << RTC_CR_TSEDGE_Pos)       /*!< 0x00000008 */
  5201. #define RTC_CR_TSEDGE                        RTC_CR_TSEDGE_Msk                
  5202. #define RTC_CR_WUCKSEL_Pos                   (0U)                              
  5203. #define RTC_CR_WUCKSEL_Msk                   (0x7UL << RTC_CR_WUCKSEL_Pos)      /*!< 0x00000007 */
  5204. #define RTC_CR_WUCKSEL                       RTC_CR_WUCKSEL_Msk                
  5205. #define RTC_CR_WUCKSEL_0                     (0x1UL << RTC_CR_WUCKSEL_Pos)      /*!< 0x00000001 */
  5206. #define RTC_CR_WUCKSEL_1                     (0x2UL << RTC_CR_WUCKSEL_Pos)      /*!< 0x00000002 */
  5207. #define RTC_CR_WUCKSEL_2                     (0x4UL << RTC_CR_WUCKSEL_Pos)      /*!< 0x00000004 */
  5208.  
  5209. /* Legacy defines */
  5210. #define  RTC_CR_BCK_Pos RTC_CR_BKP_Pos
  5211. #define  RTC_CR_BCK_Msk RTC_CR_BKP_Msk
  5212. #define  RTC_CR_BCK     RTC_CR_BKP
  5213.  
  5214. /********************  Bits definition for RTC_ISR register  ******************/
  5215. #define RTC_ISR_RECALPF_Pos                  (16U)                            
  5216. #define RTC_ISR_RECALPF_Msk                  (0x1UL << RTC_ISR_RECALPF_Pos)     /*!< 0x00010000 */
  5217. #define RTC_ISR_RECALPF                      RTC_ISR_RECALPF_Msk              
  5218. #define RTC_ISR_TAMP3F_Pos                   (15U)                            
  5219. #define RTC_ISR_TAMP3F_Msk                   (0x1UL << RTC_ISR_TAMP3F_Pos)      /*!< 0x00008000 */
  5220. #define RTC_ISR_TAMP3F                       RTC_ISR_TAMP3F_Msk                
  5221. #define RTC_ISR_TAMP2F_Pos                   (14U)                            
  5222. #define RTC_ISR_TAMP2F_Msk                   (0x1UL << RTC_ISR_TAMP2F_Pos)      /*!< 0x00004000 */
  5223. #define RTC_ISR_TAMP2F                       RTC_ISR_TAMP2F_Msk                
  5224. #define RTC_ISR_TAMP1F_Pos                   (13U)                            
  5225. #define RTC_ISR_TAMP1F_Msk                   (0x1UL << RTC_ISR_TAMP1F_Pos)      /*!< 0x00002000 */
  5226. #define RTC_ISR_TAMP1F                       RTC_ISR_TAMP1F_Msk                
  5227. #define RTC_ISR_TSOVF_Pos                    (12U)                            
  5228. #define RTC_ISR_TSOVF_Msk                    (0x1UL << RTC_ISR_TSOVF_Pos)       /*!< 0x00001000 */
  5229. #define RTC_ISR_TSOVF                        RTC_ISR_TSOVF_Msk                
  5230. #define RTC_ISR_TSF_Pos                      (11U)                            
  5231. #define RTC_ISR_TSF_Msk                      (0x1UL << RTC_ISR_TSF_Pos)         /*!< 0x00000800 */
  5232. #define RTC_ISR_TSF                          RTC_ISR_TSF_Msk                  
  5233. #define RTC_ISR_WUTF_Pos                     (10U)                            
  5234. #define RTC_ISR_WUTF_Msk                     (0x1UL << RTC_ISR_WUTF_Pos)        /*!< 0x00000400 */
  5235. #define RTC_ISR_WUTF                         RTC_ISR_WUTF_Msk                  
  5236. #define RTC_ISR_ALRBF_Pos                    (9U)                              
  5237. #define RTC_ISR_ALRBF_Msk                    (0x1UL << RTC_ISR_ALRBF_Pos)       /*!< 0x00000200 */
  5238. #define RTC_ISR_ALRBF                        RTC_ISR_ALRBF_Msk                
  5239. #define RTC_ISR_ALRAF_Pos                    (8U)                              
  5240. #define RTC_ISR_ALRAF_Msk                    (0x1UL << RTC_ISR_ALRAF_Pos)       /*!< 0x00000100 */
  5241. #define RTC_ISR_ALRAF                        RTC_ISR_ALRAF_Msk                
  5242. #define RTC_ISR_INIT_Pos                     (7U)                              
  5243. #define RTC_ISR_INIT_Msk                     (0x1UL << RTC_ISR_INIT_Pos)        /*!< 0x00000080 */
  5244. #define RTC_ISR_INIT                         RTC_ISR_INIT_Msk                  
  5245. #define RTC_ISR_INITF_Pos                    (6U)                              
  5246. #define RTC_ISR_INITF_Msk                    (0x1UL << RTC_ISR_INITF_Pos)       /*!< 0x00000040 */
  5247. #define RTC_ISR_INITF                        RTC_ISR_INITF_Msk                
  5248. #define RTC_ISR_RSF_Pos                      (5U)                              
  5249. #define RTC_ISR_RSF_Msk                      (0x1UL << RTC_ISR_RSF_Pos)         /*!< 0x00000020 */
  5250. #define RTC_ISR_RSF                          RTC_ISR_RSF_Msk                  
  5251. #define RTC_ISR_INITS_Pos                    (4U)                              
  5252. #define RTC_ISR_INITS_Msk                    (0x1UL << RTC_ISR_INITS_Pos)       /*!< 0x00000010 */
  5253. #define RTC_ISR_INITS                        RTC_ISR_INITS_Msk                
  5254. #define RTC_ISR_SHPF_Pos                     (3U)                              
  5255. #define RTC_ISR_SHPF_Msk                     (0x1UL << RTC_ISR_SHPF_Pos)        /*!< 0x00000008 */
  5256. #define RTC_ISR_SHPF                         RTC_ISR_SHPF_Msk                  
  5257. #define RTC_ISR_WUTWF_Pos                    (2U)                              
  5258. #define RTC_ISR_WUTWF_Msk                    (0x1UL << RTC_ISR_WUTWF_Pos)       /*!< 0x00000004 */
  5259. #define RTC_ISR_WUTWF                        RTC_ISR_WUTWF_Msk                
  5260. #define RTC_ISR_ALRBWF_Pos                   (1U)                              
  5261. #define RTC_ISR_ALRBWF_Msk                   (0x1UL << RTC_ISR_ALRBWF_Pos)      /*!< 0x00000002 */
  5262. #define RTC_ISR_ALRBWF                       RTC_ISR_ALRBWF_Msk                
  5263. #define RTC_ISR_ALRAWF_Pos                   (0U)                              
  5264. #define RTC_ISR_ALRAWF_Msk                   (0x1UL << RTC_ISR_ALRAWF_Pos)      /*!< 0x00000001 */
  5265. #define RTC_ISR_ALRAWF                       RTC_ISR_ALRAWF_Msk                
  5266.  
  5267. /********************  Bits definition for RTC_PRER register  *****************/
  5268. #define RTC_PRER_PREDIV_A_Pos                (16U)                            
  5269. #define RTC_PRER_PREDIV_A_Msk                (0x7FUL << RTC_PRER_PREDIV_A_Pos)  /*!< 0x007F0000 */
  5270. #define RTC_PRER_PREDIV_A                    RTC_PRER_PREDIV_A_Msk            
  5271. #define RTC_PRER_PREDIV_S_Pos                (0U)                              
  5272. #define RTC_PRER_PREDIV_S_Msk                (0x7FFFUL << RTC_PRER_PREDIV_S_Pos) /*!< 0x00007FFF */
  5273. #define RTC_PRER_PREDIV_S                    RTC_PRER_PREDIV_S_Msk            
  5274.  
  5275. /********************  Bits definition for RTC_WUTR register  *****************/
  5276. #define RTC_WUTR_WUT_Pos                     (0U)                              
  5277. #define RTC_WUTR_WUT_Msk                     (0xFFFFUL << RTC_WUTR_WUT_Pos)     /*!< 0x0000FFFF */
  5278. #define RTC_WUTR_WUT                         RTC_WUTR_WUT_Msk                  
  5279.  
  5280. /********************  Bits definition for RTC_CALIBR register  ***************/
  5281. #define RTC_CALIBR_DCS_Pos                   (7U)                              
  5282. #define RTC_CALIBR_DCS_Msk                   (0x1UL << RTC_CALIBR_DCS_Pos)      /*!< 0x00000080 */
  5283. #define RTC_CALIBR_DCS                       RTC_CALIBR_DCS_Msk                
  5284. #define RTC_CALIBR_DC_Pos                    (0U)                              
  5285. #define RTC_CALIBR_DC_Msk                    (0x1FUL << RTC_CALIBR_DC_Pos)      /*!< 0x0000001F */
  5286. #define RTC_CALIBR_DC                        RTC_CALIBR_DC_Msk                
  5287.  
  5288. /********************  Bits definition for RTC_ALRMAR register  ***************/
  5289. #define RTC_ALRMAR_MSK4_Pos                  (31U)                            
  5290. #define RTC_ALRMAR_MSK4_Msk                  (0x1UL << RTC_ALRMAR_MSK4_Pos)     /*!< 0x80000000 */
  5291. #define RTC_ALRMAR_MSK4                      RTC_ALRMAR_MSK4_Msk              
  5292. #define RTC_ALRMAR_WDSEL_Pos                 (30U)                            
  5293. #define RTC_ALRMAR_WDSEL_Msk                 (0x1UL << RTC_ALRMAR_WDSEL_Pos)    /*!< 0x40000000 */
  5294. #define RTC_ALRMAR_WDSEL                     RTC_ALRMAR_WDSEL_Msk              
  5295. #define RTC_ALRMAR_DT_Pos                    (28U)                            
  5296. #define RTC_ALRMAR_DT_Msk                    (0x3UL << RTC_ALRMAR_DT_Pos)       /*!< 0x30000000 */
  5297. #define RTC_ALRMAR_DT                        RTC_ALRMAR_DT_Msk                
  5298. #define RTC_ALRMAR_DT_0                      (0x1UL << RTC_ALRMAR_DT_Pos)       /*!< 0x10000000 */
  5299. #define RTC_ALRMAR_DT_1                      (0x2UL << RTC_ALRMAR_DT_Pos)       /*!< 0x20000000 */
  5300. #define RTC_ALRMAR_DU_Pos                    (24U)                            
  5301. #define RTC_ALRMAR_DU_Msk                    (0xFUL << RTC_ALRMAR_DU_Pos)       /*!< 0x0F000000 */
  5302. #define RTC_ALRMAR_DU                        RTC_ALRMAR_DU_Msk                
  5303. #define RTC_ALRMAR_DU_0                      (0x1UL << RTC_ALRMAR_DU_Pos)       /*!< 0x01000000 */
  5304. #define RTC_ALRMAR_DU_1                      (0x2UL << RTC_ALRMAR_DU_Pos)       /*!< 0x02000000 */
  5305. #define RTC_ALRMAR_DU_2                      (0x4UL << RTC_ALRMAR_DU_Pos)       /*!< 0x04000000 */
  5306. #define RTC_ALRMAR_DU_3                      (0x8UL << RTC_ALRMAR_DU_Pos)       /*!< 0x08000000 */
  5307. #define RTC_ALRMAR_MSK3_Pos                  (23U)                            
  5308. #define RTC_ALRMAR_MSK3_Msk                  (0x1UL << RTC_ALRMAR_MSK3_Pos)     /*!< 0x00800000 */
  5309. #define RTC_ALRMAR_MSK3                      RTC_ALRMAR_MSK3_Msk              
  5310. #define RTC_ALRMAR_PM_Pos                    (22U)                            
  5311. #define RTC_ALRMAR_PM_Msk                    (0x1UL << RTC_ALRMAR_PM_Pos)       /*!< 0x00400000 */
  5312. #define RTC_ALRMAR_PM                        RTC_ALRMAR_PM_Msk                
  5313. #define RTC_ALRMAR_HT_Pos                    (20U)                            
  5314. #define RTC_ALRMAR_HT_Msk                    (0x3UL << RTC_ALRMAR_HT_Pos)       /*!< 0x00300000 */
  5315. #define RTC_ALRMAR_HT                        RTC_ALRMAR_HT_Msk                
  5316. #define RTC_ALRMAR_HT_0                      (0x1UL << RTC_ALRMAR_HT_Pos)       /*!< 0x00100000 */
  5317. #define RTC_ALRMAR_HT_1                      (0x2UL << RTC_ALRMAR_HT_Pos)       /*!< 0x00200000 */
  5318. #define RTC_ALRMAR_HU_Pos                    (16U)                            
  5319. #define RTC_ALRMAR_HU_Msk                    (0xFUL << RTC_ALRMAR_HU_Pos)       /*!< 0x000F0000 */
  5320. #define RTC_ALRMAR_HU                        RTC_ALRMAR_HU_Msk                
  5321. #define RTC_ALRMAR_HU_0                      (0x1UL << RTC_ALRMAR_HU_Pos)       /*!< 0x00010000 */
  5322. #define RTC_ALRMAR_HU_1                      (0x2UL << RTC_ALRMAR_HU_Pos)       /*!< 0x00020000 */
  5323. #define RTC_ALRMAR_HU_2                      (0x4UL << RTC_ALRMAR_HU_Pos)       /*!< 0x00040000 */
  5324. #define RTC_ALRMAR_HU_3                      (0x8UL << RTC_ALRMAR_HU_Pos)       /*!< 0x00080000 */
  5325. #define RTC_ALRMAR_MSK2_Pos                  (15U)                            
  5326. #define RTC_ALRMAR_MSK2_Msk                  (0x1UL << RTC_ALRMAR_MSK2_Pos)     /*!< 0x00008000 */
  5327. #define RTC_ALRMAR_MSK2                      RTC_ALRMAR_MSK2_Msk              
  5328. #define RTC_ALRMAR_MNT_Pos                   (12U)                            
  5329. #define RTC_ALRMAR_MNT_Msk                   (0x7UL << RTC_ALRMAR_MNT_Pos)      /*!< 0x00007000 */
  5330. #define RTC_ALRMAR_MNT                       RTC_ALRMAR_MNT_Msk                
  5331. #define RTC_ALRMAR_MNT_0                     (0x1UL << RTC_ALRMAR_MNT_Pos)      /*!< 0x00001000 */
  5332. #define RTC_ALRMAR_MNT_1                     (0x2UL << RTC_ALRMAR_MNT_Pos)      /*!< 0x00002000 */
  5333. #define RTC_ALRMAR_MNT_2                     (0x4UL << RTC_ALRMAR_MNT_Pos)      /*!< 0x00004000 */
  5334. #define RTC_ALRMAR_MNU_Pos                   (8U)                              
  5335. #define RTC_ALRMAR_MNU_Msk                   (0xFUL << RTC_ALRMAR_MNU_Pos)      /*!< 0x00000F00 */
  5336. #define RTC_ALRMAR_MNU                       RTC_ALRMAR_MNU_Msk                
  5337. #define RTC_ALRMAR_MNU_0                     (0x1UL << RTC_ALRMAR_MNU_Pos)      /*!< 0x00000100 */
  5338. #define RTC_ALRMAR_MNU_1                     (0x2UL << RTC_ALRMAR_MNU_Pos)      /*!< 0x00000200 */
  5339. #define RTC_ALRMAR_MNU_2                     (0x4UL << RTC_ALRMAR_MNU_Pos)      /*!< 0x00000400 */
  5340. #define RTC_ALRMAR_MNU_3                     (0x8UL << RTC_ALRMAR_MNU_Pos)      /*!< 0x00000800 */
  5341. #define RTC_ALRMAR_MSK1_Pos                  (7U)                              
  5342. #define RTC_ALRMAR_MSK1_Msk                  (0x1UL << RTC_ALRMAR_MSK1_Pos)     /*!< 0x00000080 */
  5343. #define RTC_ALRMAR_MSK1                      RTC_ALRMAR_MSK1_Msk              
  5344. #define RTC_ALRMAR_ST_Pos                    (4U)                              
  5345. #define RTC_ALRMAR_ST_Msk                    (0x7UL << RTC_ALRMAR_ST_Pos)       /*!< 0x00000070 */
  5346. #define RTC_ALRMAR_ST                        RTC_ALRMAR_ST_Msk                
  5347. #define RTC_ALRMAR_ST_0                      (0x1UL << RTC_ALRMAR_ST_Pos)       /*!< 0x00000010 */
  5348. #define RTC_ALRMAR_ST_1                      (0x2UL << RTC_ALRMAR_ST_Pos)       /*!< 0x00000020 */
  5349. #define RTC_ALRMAR_ST_2                      (0x4UL << RTC_ALRMAR_ST_Pos)       /*!< 0x00000040 */
  5350. #define RTC_ALRMAR_SU_Pos                    (0U)                              
  5351. #define RTC_ALRMAR_SU_Msk                    (0xFUL << RTC_ALRMAR_SU_Pos)       /*!< 0x0000000F */
  5352. #define RTC_ALRMAR_SU                        RTC_ALRMAR_SU_Msk                
  5353. #define RTC_ALRMAR_SU_0                      (0x1UL << RTC_ALRMAR_SU_Pos)       /*!< 0x00000001 */
  5354. #define RTC_ALRMAR_SU_1                      (0x2UL << RTC_ALRMAR_SU_Pos)       /*!< 0x00000002 */
  5355. #define RTC_ALRMAR_SU_2                      (0x4UL << RTC_ALRMAR_SU_Pos)       /*!< 0x00000004 */
  5356. #define RTC_ALRMAR_SU_3                      (0x8UL << RTC_ALRMAR_SU_Pos)       /*!< 0x00000008 */
  5357.  
  5358. /********************  Bits definition for RTC_ALRMBR register  ***************/
  5359. #define RTC_ALRMBR_MSK4_Pos                  (31U)                            
  5360. #define RTC_ALRMBR_MSK4_Msk                  (0x1UL << RTC_ALRMBR_MSK4_Pos)     /*!< 0x80000000 */
  5361. #define RTC_ALRMBR_MSK4                      RTC_ALRMBR_MSK4_Msk              
  5362. #define RTC_ALRMBR_WDSEL_Pos                 (30U)                            
  5363. #define RTC_ALRMBR_WDSEL_Msk                 (0x1UL << RTC_ALRMBR_WDSEL_Pos)    /*!< 0x40000000 */
  5364. #define RTC_ALRMBR_WDSEL                     RTC_ALRMBR_WDSEL_Msk              
  5365. #define RTC_ALRMBR_DT_Pos                    (28U)                            
  5366. #define RTC_ALRMBR_DT_Msk                    (0x3UL << RTC_ALRMBR_DT_Pos)       /*!< 0x30000000 */
  5367. #define RTC_ALRMBR_DT                        RTC_ALRMBR_DT_Msk                
  5368. #define RTC_ALRMBR_DT_0                      (0x1UL << RTC_ALRMBR_DT_Pos)       /*!< 0x10000000 */
  5369. #define RTC_ALRMBR_DT_1                      (0x2UL << RTC_ALRMBR_DT_Pos)       /*!< 0x20000000 */
  5370. #define RTC_ALRMBR_DU_Pos                    (24U)                            
  5371. #define RTC_ALRMBR_DU_Msk                    (0xFUL << RTC_ALRMBR_DU_Pos)       /*!< 0x0F000000 */
  5372. #define RTC_ALRMBR_DU                        RTC_ALRMBR_DU_Msk                
  5373. #define RTC_ALRMBR_DU_0                      (0x1UL << RTC_ALRMBR_DU_Pos)       /*!< 0x01000000 */
  5374. #define RTC_ALRMBR_DU_1                      (0x2UL << RTC_ALRMBR_DU_Pos)       /*!< 0x02000000 */
  5375. #define RTC_ALRMBR_DU_2                      (0x4UL << RTC_ALRMBR_DU_Pos)       /*!< 0x04000000 */
  5376. #define RTC_ALRMBR_DU_3                      (0x8UL << RTC_ALRMBR_DU_Pos)       /*!< 0x08000000 */
  5377. #define RTC_ALRMBR_MSK3_Pos                  (23U)                            
  5378. #define RTC_ALRMBR_MSK3_Msk                  (0x1UL << RTC_ALRMBR_MSK3_Pos)     /*!< 0x00800000 */
  5379. #define RTC_ALRMBR_MSK3                      RTC_ALRMBR_MSK3_Msk              
  5380. #define RTC_ALRMBR_PM_Pos                    (22U)                            
  5381. #define RTC_ALRMBR_PM_Msk                    (0x1UL << RTC_ALRMBR_PM_Pos)       /*!< 0x00400000 */
  5382. #define RTC_ALRMBR_PM                        RTC_ALRMBR_PM_Msk                
  5383. #define RTC_ALRMBR_HT_Pos                    (20U)                            
  5384. #define RTC_ALRMBR_HT_Msk                    (0x3UL << RTC_ALRMBR_HT_Pos)       /*!< 0x00300000 */
  5385. #define RTC_ALRMBR_HT                        RTC_ALRMBR_HT_Msk                
  5386. #define RTC_ALRMBR_HT_0                      (0x1UL << RTC_ALRMBR_HT_Pos)       /*!< 0x00100000 */
  5387. #define RTC_ALRMBR_HT_1                      (0x2UL << RTC_ALRMBR_HT_Pos)       /*!< 0x00200000 */
  5388. #define RTC_ALRMBR_HU_Pos                    (16U)                            
  5389. #define RTC_ALRMBR_HU_Msk                    (0xFUL << RTC_ALRMBR_HU_Pos)       /*!< 0x000F0000 */
  5390. #define RTC_ALRMBR_HU                        RTC_ALRMBR_HU_Msk                
  5391. #define RTC_ALRMBR_HU_0                      (0x1UL << RTC_ALRMBR_HU_Pos)       /*!< 0x00010000 */
  5392. #define RTC_ALRMBR_HU_1                      (0x2UL << RTC_ALRMBR_HU_Pos)       /*!< 0x00020000 */
  5393. #define RTC_ALRMBR_HU_2                      (0x4UL << RTC_ALRMBR_HU_Pos)       /*!< 0x00040000 */
  5394. #define RTC_ALRMBR_HU_3                      (0x8UL << RTC_ALRMBR_HU_Pos)       /*!< 0x00080000 */
  5395. #define RTC_ALRMBR_MSK2_Pos                  (15U)                            
  5396. #define RTC_ALRMBR_MSK2_Msk                  (0x1UL << RTC_ALRMBR_MSK2_Pos)     /*!< 0x00008000 */
  5397. #define RTC_ALRMBR_MSK2                      RTC_ALRMBR_MSK2_Msk              
  5398. #define RTC_ALRMBR_MNT_Pos                   (12U)                            
  5399. #define RTC_ALRMBR_MNT_Msk                   (0x7UL << RTC_ALRMBR_MNT_Pos)      /*!< 0x00007000 */
  5400. #define RTC_ALRMBR_MNT                       RTC_ALRMBR_MNT_Msk                
  5401. #define RTC_ALRMBR_MNT_0                     (0x1UL << RTC_ALRMBR_MNT_Pos)      /*!< 0x00001000 */
  5402. #define RTC_ALRMBR_MNT_1                     (0x2UL << RTC_ALRMBR_MNT_Pos)      /*!< 0x00002000 */
  5403. #define RTC_ALRMBR_MNT_2                     (0x4UL << RTC_ALRMBR_MNT_Pos)      /*!< 0x00004000 */
  5404. #define RTC_ALRMBR_MNU_Pos                   (8U)                              
  5405. #define RTC_ALRMBR_MNU_Msk                   (0xFUL << RTC_ALRMBR_MNU_Pos)      /*!< 0x00000F00 */
  5406. #define RTC_ALRMBR_MNU                       RTC_ALRMBR_MNU_Msk                
  5407. #define RTC_ALRMBR_MNU_0                     (0x1UL << RTC_ALRMBR_MNU_Pos)      /*!< 0x00000100 */
  5408. #define RTC_ALRMBR_MNU_1                     (0x2UL << RTC_ALRMBR_MNU_Pos)      /*!< 0x00000200 */
  5409. #define RTC_ALRMBR_MNU_2                     (0x4UL << RTC_ALRMBR_MNU_Pos)      /*!< 0x00000400 */
  5410. #define RTC_ALRMBR_MNU_3                     (0x8UL << RTC_ALRMBR_MNU_Pos)      /*!< 0x00000800 */
  5411. #define RTC_ALRMBR_MSK1_Pos                  (7U)                              
  5412. #define RTC_ALRMBR_MSK1_Msk                  (0x1UL << RTC_ALRMBR_MSK1_Pos)     /*!< 0x00000080 */
  5413. #define RTC_ALRMBR_MSK1                      RTC_ALRMBR_MSK1_Msk              
  5414. #define RTC_ALRMBR_ST_Pos                    (4U)                              
  5415. #define RTC_ALRMBR_ST_Msk                    (0x7UL << RTC_ALRMBR_ST_Pos)       /*!< 0x00000070 */
  5416. #define RTC_ALRMBR_ST                        RTC_ALRMBR_ST_Msk                
  5417. #define RTC_ALRMBR_ST_0                      (0x1UL << RTC_ALRMBR_ST_Pos)       /*!< 0x00000010 */
  5418. #define RTC_ALRMBR_ST_1                      (0x2UL << RTC_ALRMBR_ST_Pos)       /*!< 0x00000020 */
  5419. #define RTC_ALRMBR_ST_2                      (0x4UL << RTC_ALRMBR_ST_Pos)       /*!< 0x00000040 */
  5420. #define RTC_ALRMBR_SU_Pos                    (0U)                              
  5421. #define RTC_ALRMBR_SU_Msk                    (0xFUL << RTC_ALRMBR_SU_Pos)       /*!< 0x0000000F */
  5422. #define RTC_ALRMBR_SU                        RTC_ALRMBR_SU_Msk                
  5423. #define RTC_ALRMBR_SU_0                      (0x1UL << RTC_ALRMBR_SU_Pos)       /*!< 0x00000001 */
  5424. #define RTC_ALRMBR_SU_1                      (0x2UL << RTC_ALRMBR_SU_Pos)       /*!< 0x00000002 */
  5425. #define RTC_ALRMBR_SU_2                      (0x4UL << RTC_ALRMBR_SU_Pos)       /*!< 0x00000004 */
  5426. #define RTC_ALRMBR_SU_3                      (0x8UL << RTC_ALRMBR_SU_Pos)       /*!< 0x00000008 */
  5427.  
  5428. /********************  Bits definition for RTC_WPR register  ******************/
  5429. #define RTC_WPR_KEY_Pos                      (0U)                              
  5430. #define RTC_WPR_KEY_Msk                      (0xFFUL << RTC_WPR_KEY_Pos)        /*!< 0x000000FF */
  5431. #define RTC_WPR_KEY                          RTC_WPR_KEY_Msk                  
  5432.  
  5433. /********************  Bits definition for RTC_SSR register  ******************/
  5434. #define RTC_SSR_SS_Pos                       (0U)                              
  5435. #define RTC_SSR_SS_Msk                       (0xFFFFUL << RTC_SSR_SS_Pos)       /*!< 0x0000FFFF */
  5436. #define RTC_SSR_SS                           RTC_SSR_SS_Msk                    
  5437.  
  5438. /********************  Bits definition for RTC_SHIFTR register  ***************/
  5439. #define RTC_SHIFTR_SUBFS_Pos                 (0U)                              
  5440. #define RTC_SHIFTR_SUBFS_Msk                 (0x7FFFUL << RTC_SHIFTR_SUBFS_Pos) /*!< 0x00007FFF */
  5441. #define RTC_SHIFTR_SUBFS                     RTC_SHIFTR_SUBFS_Msk              
  5442. #define RTC_SHIFTR_ADD1S_Pos                 (31U)                            
  5443. #define RTC_SHIFTR_ADD1S_Msk                 (0x1UL << RTC_SHIFTR_ADD1S_Pos)    /*!< 0x80000000 */
  5444. #define RTC_SHIFTR_ADD1S                     RTC_SHIFTR_ADD1S_Msk              
  5445.  
  5446. /********************  Bits definition for RTC_TSTR register  *****************/
  5447. #define RTC_TSTR_PM_Pos                      (22U)                            
  5448. #define RTC_TSTR_PM_Msk                      (0x1UL << RTC_TSTR_PM_Pos)         /*!< 0x00400000 */
  5449. #define RTC_TSTR_PM                          RTC_TSTR_PM_Msk                  
  5450. #define RTC_TSTR_HT_Pos                      (20U)                            
  5451. #define RTC_TSTR_HT_Msk                      (0x3UL << RTC_TSTR_HT_Pos)         /*!< 0x00300000 */
  5452. #define RTC_TSTR_HT                          RTC_TSTR_HT_Msk                  
  5453. #define RTC_TSTR_HT_0                        (0x1UL << RTC_TSTR_HT_Pos)         /*!< 0x00100000 */
  5454. #define RTC_TSTR_HT_1                        (0x2UL << RTC_TSTR_HT_Pos)         /*!< 0x00200000 */
  5455. #define RTC_TSTR_HU_Pos                      (16U)                            
  5456. #define RTC_TSTR_HU_Msk                      (0xFUL << RTC_TSTR_HU_Pos)         /*!< 0x000F0000 */
  5457. #define RTC_TSTR_HU                          RTC_TSTR_HU_Msk                  
  5458. #define RTC_TSTR_HU_0                        (0x1UL << RTC_TSTR_HU_Pos)         /*!< 0x00010000 */
  5459. #define RTC_TSTR_HU_1                        (0x2UL << RTC_TSTR_HU_Pos)         /*!< 0x00020000 */
  5460. #define RTC_TSTR_HU_2                        (0x4UL << RTC_TSTR_HU_Pos)         /*!< 0x00040000 */
  5461. #define RTC_TSTR_HU_3                        (0x8UL << RTC_TSTR_HU_Pos)         /*!< 0x00080000 */
  5462. #define RTC_TSTR_MNT_Pos                     (12U)                            
  5463. #define RTC_TSTR_MNT_Msk                     (0x7UL << RTC_TSTR_MNT_Pos)        /*!< 0x00007000 */
  5464. #define RTC_TSTR_MNT                         RTC_TSTR_MNT_Msk                  
  5465. #define RTC_TSTR_MNT_0                       (0x1UL << RTC_TSTR_MNT_Pos)        /*!< 0x00001000 */
  5466. #define RTC_TSTR_MNT_1                       (0x2UL << RTC_TSTR_MNT_Pos)        /*!< 0x00002000 */
  5467. #define RTC_TSTR_MNT_2                       (0x4UL << RTC_TSTR_MNT_Pos)        /*!< 0x00004000 */
  5468. #define RTC_TSTR_MNU_Pos                     (8U)                              
  5469. #define RTC_TSTR_MNU_Msk                     (0xFUL << RTC_TSTR_MNU_Pos)        /*!< 0x00000F00 */
  5470. #define RTC_TSTR_MNU                         RTC_TSTR_MNU_Msk                  
  5471. #define RTC_TSTR_MNU_0                       (0x1UL << RTC_TSTR_MNU_Pos)        /*!< 0x00000100 */
  5472. #define RTC_TSTR_MNU_1                       (0x2UL << RTC_TSTR_MNU_Pos)        /*!< 0x00000200 */
  5473. #define RTC_TSTR_MNU_2                       (0x4UL << RTC_TSTR_MNU_Pos)        /*!< 0x00000400 */
  5474. #define RTC_TSTR_MNU_3                       (0x8UL << RTC_TSTR_MNU_Pos)        /*!< 0x00000800 */
  5475. #define RTC_TSTR_ST_Pos                      (4U)                              
  5476. #define RTC_TSTR_ST_Msk                      (0x7UL << RTC_TSTR_ST_Pos)         /*!< 0x00000070 */
  5477. #define RTC_TSTR_ST                          RTC_TSTR_ST_Msk                  
  5478. #define RTC_TSTR_ST_0                        (0x1UL << RTC_TSTR_ST_Pos)         /*!< 0x00000010 */
  5479. #define RTC_TSTR_ST_1                        (0x2UL << RTC_TSTR_ST_Pos)         /*!< 0x00000020 */
  5480. #define RTC_TSTR_ST_2                        (0x4UL << RTC_TSTR_ST_Pos)         /*!< 0x00000040 */
  5481. #define RTC_TSTR_SU_Pos                      (0U)                              
  5482. #define RTC_TSTR_SU_Msk                      (0xFUL << RTC_TSTR_SU_Pos)         /*!< 0x0000000F */
  5483. #define RTC_TSTR_SU                          RTC_TSTR_SU_Msk                  
  5484. #define RTC_TSTR_SU_0                        (0x1UL << RTC_TSTR_SU_Pos)         /*!< 0x00000001 */
  5485. #define RTC_TSTR_SU_1                        (0x2UL << RTC_TSTR_SU_Pos)         /*!< 0x00000002 */
  5486. #define RTC_TSTR_SU_2                        (0x4UL << RTC_TSTR_SU_Pos)         /*!< 0x00000004 */
  5487. #define RTC_TSTR_SU_3                        (0x8UL << RTC_TSTR_SU_Pos)         /*!< 0x00000008 */
  5488.  
  5489. /********************  Bits definition for RTC_TSDR register  *****************/
  5490. #define RTC_TSDR_WDU_Pos                     (13U)                            
  5491. #define RTC_TSDR_WDU_Msk                     (0x7UL << RTC_TSDR_WDU_Pos)        /*!< 0x0000E000 */
  5492. #define RTC_TSDR_WDU                         RTC_TSDR_WDU_Msk                  
  5493. #define RTC_TSDR_WDU_0                       (0x1UL << RTC_TSDR_WDU_Pos)        /*!< 0x00002000 */
  5494. #define RTC_TSDR_WDU_1                       (0x2UL << RTC_TSDR_WDU_Pos)        /*!< 0x00004000 */
  5495. #define RTC_TSDR_WDU_2                       (0x4UL << RTC_TSDR_WDU_Pos)        /*!< 0x00008000 */
  5496. #define RTC_TSDR_MT_Pos                      (12U)                            
  5497. #define RTC_TSDR_MT_Msk                      (0x1UL << RTC_TSDR_MT_Pos)         /*!< 0x00001000 */
  5498. #define RTC_TSDR_MT                          RTC_TSDR_MT_Msk                  
  5499. #define RTC_TSDR_MU_Pos                      (8U)                              
  5500. #define RTC_TSDR_MU_Msk                      (0xFUL << RTC_TSDR_MU_Pos)         /*!< 0x00000F00 */
  5501. #define RTC_TSDR_MU                          RTC_TSDR_MU_Msk                  
  5502. #define RTC_TSDR_MU_0                        (0x1UL << RTC_TSDR_MU_Pos)         /*!< 0x00000100 */
  5503. #define RTC_TSDR_MU_1                        (0x2UL << RTC_TSDR_MU_Pos)         /*!< 0x00000200 */
  5504. #define RTC_TSDR_MU_2                        (0x4UL << RTC_TSDR_MU_Pos)         /*!< 0x00000400 */
  5505. #define RTC_TSDR_MU_3                        (0x8UL << RTC_TSDR_MU_Pos)         /*!< 0x00000800 */
  5506. #define RTC_TSDR_DT_Pos                      (4U)                              
  5507. #define RTC_TSDR_DT_Msk                      (0x3UL << RTC_TSDR_DT_Pos)         /*!< 0x00000030 */
  5508. #define RTC_TSDR_DT                          RTC_TSDR_DT_Msk                  
  5509. #define RTC_TSDR_DT_0                        (0x1UL << RTC_TSDR_DT_Pos)         /*!< 0x00000010 */
  5510. #define RTC_TSDR_DT_1                        (0x2UL << RTC_TSDR_DT_Pos)         /*!< 0x00000020 */
  5511. #define RTC_TSDR_DU_Pos                      (0U)                              
  5512. #define RTC_TSDR_DU_Msk                      (0xFUL << RTC_TSDR_DU_Pos)         /*!< 0x0000000F */
  5513. #define RTC_TSDR_DU                          RTC_TSDR_DU_Msk                  
  5514. #define RTC_TSDR_DU_0                        (0x1UL << RTC_TSDR_DU_Pos)         /*!< 0x00000001 */
  5515. #define RTC_TSDR_DU_1                        (0x2UL << RTC_TSDR_DU_Pos)         /*!< 0x00000002 */
  5516. #define RTC_TSDR_DU_2                        (0x4UL << RTC_TSDR_DU_Pos)         /*!< 0x00000004 */
  5517. #define RTC_TSDR_DU_3                        (0x8UL << RTC_TSDR_DU_Pos)         /*!< 0x00000008 */
  5518.  
  5519. /********************  Bits definition for RTC_TSSSR register  ****************/
  5520. #define RTC_TSSSR_SS_Pos                     (0U)                              
  5521. #define RTC_TSSSR_SS_Msk                     (0xFFFFUL << RTC_TSSSR_SS_Pos)     /*!< 0x0000FFFF */
  5522. #define RTC_TSSSR_SS                         RTC_TSSSR_SS_Msk                  
  5523.  
  5524. /********************  Bits definition for RTC_CAL register  *****************/
  5525. #define RTC_CALR_CALP_Pos                    (15U)                            
  5526. #define RTC_CALR_CALP_Msk                    (0x1UL << RTC_CALR_CALP_Pos)       /*!< 0x00008000 */
  5527. #define RTC_CALR_CALP                        RTC_CALR_CALP_Msk                
  5528. #define RTC_CALR_CALW8_Pos                   (14U)                            
  5529. #define RTC_CALR_CALW8_Msk                   (0x1UL << RTC_CALR_CALW8_Pos)      /*!< 0x00004000 */
  5530. #define RTC_CALR_CALW8                       RTC_CALR_CALW8_Msk                
  5531. #define RTC_CALR_CALW16_Pos                  (13U)                            
  5532. #define RTC_CALR_CALW16_Msk                  (0x1UL << RTC_CALR_CALW16_Pos)     /*!< 0x00002000 */
  5533. #define RTC_CALR_CALW16                      RTC_CALR_CALW16_Msk              
  5534. #define RTC_CALR_CALM_Pos                    (0U)                              
  5535. #define RTC_CALR_CALM_Msk                    (0x1FFUL << RTC_CALR_CALM_Pos)     /*!< 0x000001FF */
  5536. #define RTC_CALR_CALM                        RTC_CALR_CALM_Msk                
  5537. #define RTC_CALR_CALM_0                      (0x001UL << RTC_CALR_CALM_Pos)     /*!< 0x00000001 */
  5538. #define RTC_CALR_CALM_1                      (0x002UL << RTC_CALR_CALM_Pos)     /*!< 0x00000002 */
  5539. #define RTC_CALR_CALM_2                      (0x004UL << RTC_CALR_CALM_Pos)     /*!< 0x00000004 */
  5540. #define RTC_CALR_CALM_3                      (0x008UL << RTC_CALR_CALM_Pos)     /*!< 0x00000008 */
  5541. #define RTC_CALR_CALM_4                      (0x010UL << RTC_CALR_CALM_Pos)     /*!< 0x00000010 */
  5542. #define RTC_CALR_CALM_5                      (0x020UL << RTC_CALR_CALM_Pos)     /*!< 0x00000020 */
  5543. #define RTC_CALR_CALM_6                      (0x040UL << RTC_CALR_CALM_Pos)     /*!< 0x00000040 */
  5544. #define RTC_CALR_CALM_7                      (0x080UL << RTC_CALR_CALM_Pos)     /*!< 0x00000080 */
  5545. #define RTC_CALR_CALM_8                      (0x100UL << RTC_CALR_CALM_Pos)     /*!< 0x00000100 */
  5546.  
  5547. /********************  Bits definition for RTC_TAFCR register  ****************/
  5548. #define RTC_TAFCR_ALARMOUTTYPE_Pos           (18U)                            
  5549. #define RTC_TAFCR_ALARMOUTTYPE_Msk           (0x1UL << RTC_TAFCR_ALARMOUTTYPE_Pos) /*!< 0x00040000 */
  5550. #define RTC_TAFCR_ALARMOUTTYPE               RTC_TAFCR_ALARMOUTTYPE_Msk        
  5551. #define RTC_TAFCR_TAMPPUDIS_Pos              (15U)                            
  5552. #define RTC_TAFCR_TAMPPUDIS_Msk              (0x1UL << RTC_TAFCR_TAMPPUDIS_Pos) /*!< 0x00008000 */
  5553. #define RTC_TAFCR_TAMPPUDIS                  RTC_TAFCR_TAMPPUDIS_Msk          
  5554. #define RTC_TAFCR_TAMPPRCH_Pos               (13U)                            
  5555. #define RTC_TAFCR_TAMPPRCH_Msk               (0x3UL << RTC_TAFCR_TAMPPRCH_Pos)  /*!< 0x00006000 */
  5556. #define RTC_TAFCR_TAMPPRCH                   RTC_TAFCR_TAMPPRCH_Msk            
  5557. #define RTC_TAFCR_TAMPPRCH_0                 (0x1UL << RTC_TAFCR_TAMPPRCH_Pos)  /*!< 0x00002000 */
  5558. #define RTC_TAFCR_TAMPPRCH_1                 (0x2UL << RTC_TAFCR_TAMPPRCH_Pos)  /*!< 0x00004000 */
  5559. #define RTC_TAFCR_TAMPFLT_Pos                (11U)                            
  5560. #define RTC_TAFCR_TAMPFLT_Msk                (0x3UL << RTC_TAFCR_TAMPFLT_Pos)   /*!< 0x00001800 */
  5561. #define RTC_TAFCR_TAMPFLT                    RTC_TAFCR_TAMPFLT_Msk            
  5562. #define RTC_TAFCR_TAMPFLT_0                  (0x1UL << RTC_TAFCR_TAMPFLT_Pos)   /*!< 0x00000800 */
  5563. #define RTC_TAFCR_TAMPFLT_1                  (0x2UL << RTC_TAFCR_TAMPFLT_Pos)   /*!< 0x00001000 */
  5564. #define RTC_TAFCR_TAMPFREQ_Pos               (8U)                              
  5565. #define RTC_TAFCR_TAMPFREQ_Msk               (0x7UL << RTC_TAFCR_TAMPFREQ_Pos)  /*!< 0x00000700 */
  5566. #define RTC_TAFCR_TAMPFREQ                   RTC_TAFCR_TAMPFREQ_Msk            
  5567. #define RTC_TAFCR_TAMPFREQ_0                 (0x1UL << RTC_TAFCR_TAMPFREQ_Pos)  /*!< 0x00000100 */
  5568. #define RTC_TAFCR_TAMPFREQ_1                 (0x2UL << RTC_TAFCR_TAMPFREQ_Pos)  /*!< 0x00000200 */
  5569. #define RTC_TAFCR_TAMPFREQ_2                 (0x4UL << RTC_TAFCR_TAMPFREQ_Pos)  /*!< 0x00000400 */
  5570. #define RTC_TAFCR_TAMPTS_Pos                 (7U)                              
  5571. #define RTC_TAFCR_TAMPTS_Msk                 (0x1UL << RTC_TAFCR_TAMPTS_Pos)    /*!< 0x00000080 */
  5572. #define RTC_TAFCR_TAMPTS                     RTC_TAFCR_TAMPTS_Msk              
  5573. #define RTC_TAFCR_TAMP3TRG_Pos               (6U)                              
  5574. #define RTC_TAFCR_TAMP3TRG_Msk               (0x1UL << RTC_TAFCR_TAMP3TRG_Pos)  /*!< 0x00000040 */
  5575. #define RTC_TAFCR_TAMP3TRG                   RTC_TAFCR_TAMP3TRG_Msk            
  5576. #define RTC_TAFCR_TAMP3E_Pos                 (5U)                              
  5577. #define RTC_TAFCR_TAMP3E_Msk                 (0x1UL << RTC_TAFCR_TAMP3E_Pos)    /*!< 0x00000020 */
  5578. #define RTC_TAFCR_TAMP3E                     RTC_TAFCR_TAMP3E_Msk              
  5579. #define RTC_TAFCR_TAMP2TRG_Pos               (4U)                              
  5580. #define RTC_TAFCR_TAMP2TRG_Msk               (0x1UL << RTC_TAFCR_TAMP2TRG_Pos)  /*!< 0x00000010 */
  5581. #define RTC_TAFCR_TAMP2TRG                   RTC_TAFCR_TAMP2TRG_Msk            
  5582. #define RTC_TAFCR_TAMP2E_Pos                 (3U)                              
  5583. #define RTC_TAFCR_TAMP2E_Msk                 (0x1UL << RTC_TAFCR_TAMP2E_Pos)    /*!< 0x00000008 */
  5584. #define RTC_TAFCR_TAMP2E                     RTC_TAFCR_TAMP2E_Msk              
  5585. #define RTC_TAFCR_TAMPIE_Pos                 (2U)                              
  5586. #define RTC_TAFCR_TAMPIE_Msk                 (0x1UL << RTC_TAFCR_TAMPIE_Pos)    /*!< 0x00000004 */
  5587. #define RTC_TAFCR_TAMPIE                     RTC_TAFCR_TAMPIE_Msk              
  5588. #define RTC_TAFCR_TAMP1TRG_Pos               (1U)                              
  5589. #define RTC_TAFCR_TAMP1TRG_Msk               (0x1UL << RTC_TAFCR_TAMP1TRG_Pos)  /*!< 0x00000002 */
  5590. #define RTC_TAFCR_TAMP1TRG                   RTC_TAFCR_TAMP1TRG_Msk            
  5591. #define RTC_TAFCR_TAMP1E_Pos                 (0U)                              
  5592. #define RTC_TAFCR_TAMP1E_Msk                 (0x1UL << RTC_TAFCR_TAMP1E_Pos)    /*!< 0x00000001 */
  5593. #define RTC_TAFCR_TAMP1E                     RTC_TAFCR_TAMP1E_Msk              
  5594.  
  5595. /********************  Bits definition for RTC_ALRMASSR register  *************/
  5596. #define RTC_ALRMASSR_MASKSS_Pos              (24U)                            
  5597. #define RTC_ALRMASSR_MASKSS_Msk              (0xFUL << RTC_ALRMASSR_MASKSS_Pos) /*!< 0x0F000000 */
  5598. #define RTC_ALRMASSR_MASKSS                  RTC_ALRMASSR_MASKSS_Msk          
  5599. #define RTC_ALRMASSR_MASKSS_0                (0x1UL << RTC_ALRMASSR_MASKSS_Pos) /*!< 0x01000000 */
  5600. #define RTC_ALRMASSR_MASKSS_1                (0x2UL << RTC_ALRMASSR_MASKSS_Pos) /*!< 0x02000000 */
  5601. #define RTC_ALRMASSR_MASKSS_2                (0x4UL << RTC_ALRMASSR_MASKSS_Pos) /*!< 0x04000000 */
  5602. #define RTC_ALRMASSR_MASKSS_3                (0x8UL << RTC_ALRMASSR_MASKSS_Pos) /*!< 0x08000000 */
  5603. #define RTC_ALRMASSR_SS_Pos                  (0U)                              
  5604. #define RTC_ALRMASSR_SS_Msk                  (0x7FFFUL << RTC_ALRMASSR_SS_Pos)  /*!< 0x00007FFF */
  5605. #define RTC_ALRMASSR_SS                      RTC_ALRMASSR_SS_Msk              
  5606.  
  5607. /********************  Bits definition for RTC_ALRMBSSR register  *************/
  5608. #define RTC_ALRMBSSR_MASKSS_Pos              (24U)                            
  5609. #define RTC_ALRMBSSR_MASKSS_Msk              (0xFUL << RTC_ALRMBSSR_MASKSS_Pos) /*!< 0x0F000000 */
  5610. #define RTC_ALRMBSSR_MASKSS                  RTC_ALRMBSSR_MASKSS_Msk          
  5611. #define RTC_ALRMBSSR_MASKSS_0                (0x1UL << RTC_ALRMBSSR_MASKSS_Pos) /*!< 0x01000000 */
  5612. #define RTC_ALRMBSSR_MASKSS_1                (0x2UL << RTC_ALRMBSSR_MASKSS_Pos) /*!< 0x02000000 */
  5613. #define RTC_ALRMBSSR_MASKSS_2                (0x4UL << RTC_ALRMBSSR_MASKSS_Pos) /*!< 0x04000000 */
  5614. #define RTC_ALRMBSSR_MASKSS_3                (0x8UL << RTC_ALRMBSSR_MASKSS_Pos) /*!< 0x08000000 */
  5615. #define RTC_ALRMBSSR_SS_Pos                  (0U)                              
  5616. #define RTC_ALRMBSSR_SS_Msk                  (0x7FFFUL << RTC_ALRMBSSR_SS_Pos)  /*!< 0x00007FFF */
  5617. #define RTC_ALRMBSSR_SS                      RTC_ALRMBSSR_SS_Msk              
  5618.  
  5619. /********************  Bits definition for RTC_BKP0R register  ****************/
  5620. #define RTC_BKP0R_Pos                        (0U)                              
  5621. #define RTC_BKP0R_Msk                        (0xFFFFFFFFUL << RTC_BKP0R_Pos)    /*!< 0xFFFFFFFF */
  5622. #define RTC_BKP0R                            RTC_BKP0R_Msk                    
  5623.  
  5624. /********************  Bits definition for RTC_BKP1R register  ****************/
  5625. #define RTC_BKP1R_Pos                        (0U)                              
  5626. #define RTC_BKP1R_Msk                        (0xFFFFFFFFUL << RTC_BKP1R_Pos)    /*!< 0xFFFFFFFF */
  5627. #define RTC_BKP1R                            RTC_BKP1R_Msk                    
  5628.  
  5629. /********************  Bits definition for RTC_BKP2R register  ****************/
  5630. #define RTC_BKP2R_Pos                        (0U)                              
  5631. #define RTC_BKP2R_Msk                        (0xFFFFFFFFUL << RTC_BKP2R_Pos)    /*!< 0xFFFFFFFF */
  5632. #define RTC_BKP2R                            RTC_BKP2R_Msk                    
  5633.  
  5634. /********************  Bits definition for RTC_BKP3R register  ****************/
  5635. #define RTC_BKP3R_Pos                        (0U)                              
  5636. #define RTC_BKP3R_Msk                        (0xFFFFFFFFUL << RTC_BKP3R_Pos)    /*!< 0xFFFFFFFF */
  5637. #define RTC_BKP3R                            RTC_BKP3R_Msk                    
  5638.  
  5639. /********************  Bits definition for RTC_BKP4R register  ****************/
  5640. #define RTC_BKP4R_Pos                        (0U)                              
  5641. #define RTC_BKP4R_Msk                        (0xFFFFFFFFUL << RTC_BKP4R_Pos)    /*!< 0xFFFFFFFF */
  5642. #define RTC_BKP4R                            RTC_BKP4R_Msk                    
  5643.  
  5644. /********************  Bits definition for RTC_BKP5R register  ****************/
  5645. #define RTC_BKP5R_Pos                        (0U)                              
  5646. #define RTC_BKP5R_Msk                        (0xFFFFFFFFUL << RTC_BKP5R_Pos)    /*!< 0xFFFFFFFF */
  5647. #define RTC_BKP5R                            RTC_BKP5R_Msk                    
  5648.  
  5649. /********************  Bits definition for RTC_BKP6R register  ****************/
  5650. #define RTC_BKP6R_Pos                        (0U)                              
  5651. #define RTC_BKP6R_Msk                        (0xFFFFFFFFUL << RTC_BKP6R_Pos)    /*!< 0xFFFFFFFF */
  5652. #define RTC_BKP6R                            RTC_BKP6R_Msk                    
  5653.  
  5654. /********************  Bits definition for RTC_BKP7R register  ****************/
  5655. #define RTC_BKP7R_Pos                        (0U)                              
  5656. #define RTC_BKP7R_Msk                        (0xFFFFFFFFUL << RTC_BKP7R_Pos)    /*!< 0xFFFFFFFF */
  5657. #define RTC_BKP7R                            RTC_BKP7R_Msk                    
  5658.  
  5659. /********************  Bits definition for RTC_BKP8R register  ****************/
  5660. #define RTC_BKP8R_Pos                        (0U)                              
  5661. #define RTC_BKP8R_Msk                        (0xFFFFFFFFUL << RTC_BKP8R_Pos)    /*!< 0xFFFFFFFF */
  5662. #define RTC_BKP8R                            RTC_BKP8R_Msk                    
  5663.  
  5664. /********************  Bits definition for RTC_BKP9R register  ****************/
  5665. #define RTC_BKP9R_Pos                        (0U)                              
  5666. #define RTC_BKP9R_Msk                        (0xFFFFFFFFUL << RTC_BKP9R_Pos)    /*!< 0xFFFFFFFF */
  5667. #define RTC_BKP9R                            RTC_BKP9R_Msk                    
  5668.  
  5669. /********************  Bits definition for RTC_BKP10R register  ***************/
  5670. #define RTC_BKP10R_Pos                       (0U)                              
  5671. #define RTC_BKP10R_Msk                       (0xFFFFFFFFUL << RTC_BKP10R_Pos)   /*!< 0xFFFFFFFF */
  5672. #define RTC_BKP10R                           RTC_BKP10R_Msk                    
  5673.  
  5674. /********************  Bits definition for RTC_BKP11R register  ***************/
  5675. #define RTC_BKP11R_Pos                       (0U)                              
  5676. #define RTC_BKP11R_Msk                       (0xFFFFFFFFUL << RTC_BKP11R_Pos)   /*!< 0xFFFFFFFF */
  5677. #define RTC_BKP11R                           RTC_BKP11R_Msk                    
  5678.  
  5679. /********************  Bits definition for RTC_BKP12R register  ***************/
  5680. #define RTC_BKP12R_Pos                       (0U)                              
  5681. #define RTC_BKP12R_Msk                       (0xFFFFFFFFUL << RTC_BKP12R_Pos)   /*!< 0xFFFFFFFF */
  5682. #define RTC_BKP12R                           RTC_BKP12R_Msk                    
  5683.  
  5684. /********************  Bits definition for RTC_BKP13R register  ***************/
  5685. #define RTC_BKP13R_Pos                       (0U)                              
  5686. #define RTC_BKP13R_Msk                       (0xFFFFFFFFUL << RTC_BKP13R_Pos)   /*!< 0xFFFFFFFF */
  5687. #define RTC_BKP13R                           RTC_BKP13R_Msk                    
  5688.  
  5689. /********************  Bits definition for RTC_BKP14R register  ***************/
  5690. #define RTC_BKP14R_Pos                       (0U)                              
  5691. #define RTC_BKP14R_Msk                       (0xFFFFFFFFUL << RTC_BKP14R_Pos)   /*!< 0xFFFFFFFF */
  5692. #define RTC_BKP14R                           RTC_BKP14R_Msk                    
  5693.  
  5694. /********************  Bits definition for RTC_BKP15R register  ***************/
  5695. #define RTC_BKP15R_Pos                       (0U)                              
  5696. #define RTC_BKP15R_Msk                       (0xFFFFFFFFUL << RTC_BKP15R_Pos)   /*!< 0xFFFFFFFF */
  5697. #define RTC_BKP15R                           RTC_BKP15R_Msk                    
  5698.  
  5699. /********************  Bits definition for RTC_BKP16R register  ***************/
  5700. #define RTC_BKP16R_Pos                       (0U)                              
  5701. #define RTC_BKP16R_Msk                       (0xFFFFFFFFUL << RTC_BKP16R_Pos)   /*!< 0xFFFFFFFF */
  5702. #define RTC_BKP16R                           RTC_BKP16R_Msk                    
  5703.  
  5704. /********************  Bits definition for RTC_BKP17R register  ***************/
  5705. #define RTC_BKP17R_Pos                       (0U)                              
  5706. #define RTC_BKP17R_Msk                       (0xFFFFFFFFUL << RTC_BKP17R_Pos)   /*!< 0xFFFFFFFF */
  5707. #define RTC_BKP17R                           RTC_BKP17R_Msk                    
  5708.  
  5709. /********************  Bits definition for RTC_BKP18R register  ***************/
  5710. #define RTC_BKP18R_Pos                       (0U)                              
  5711. #define RTC_BKP18R_Msk                       (0xFFFFFFFFUL << RTC_BKP18R_Pos)   /*!< 0xFFFFFFFF */
  5712. #define RTC_BKP18R                           RTC_BKP18R_Msk                    
  5713.  
  5714. /********************  Bits definition for RTC_BKP19R register  ***************/
  5715. #define RTC_BKP19R_Pos                       (0U)                              
  5716. #define RTC_BKP19R_Msk                       (0xFFFFFFFFUL << RTC_BKP19R_Pos)   /*!< 0xFFFFFFFF */
  5717. #define RTC_BKP19R                           RTC_BKP19R_Msk                    
  5718.  
  5719. /********************  Bits definition for RTC_BKP20R register  ***************/
  5720. #define RTC_BKP20R_Pos                       (0U)                              
  5721. #define RTC_BKP20R_Msk                       (0xFFFFFFFFUL << RTC_BKP20R_Pos)   /*!< 0xFFFFFFFF */
  5722. #define RTC_BKP20R                           RTC_BKP20R_Msk                    
  5723.  
  5724. /********************  Bits definition for RTC_BKP21R register  ***************/
  5725. #define RTC_BKP21R_Pos                       (0U)                              
  5726. #define RTC_BKP21R_Msk                       (0xFFFFFFFFUL << RTC_BKP21R_Pos)   /*!< 0xFFFFFFFF */
  5727. #define RTC_BKP21R                           RTC_BKP21R_Msk                    
  5728.  
  5729. /********************  Bits definition for RTC_BKP22R register  ***************/
  5730. #define RTC_BKP22R_Pos                       (0U)                              
  5731. #define RTC_BKP22R_Msk                       (0xFFFFFFFFUL << RTC_BKP22R_Pos)   /*!< 0xFFFFFFFF */
  5732. #define RTC_BKP22R                           RTC_BKP22R_Msk                    
  5733.  
  5734. /********************  Bits definition for RTC_BKP23R register  ***************/
  5735. #define RTC_BKP23R_Pos                       (0U)                              
  5736. #define RTC_BKP23R_Msk                       (0xFFFFFFFFUL << RTC_BKP23R_Pos)   /*!< 0xFFFFFFFF */
  5737. #define RTC_BKP23R                           RTC_BKP23R_Msk                    
  5738.  
  5739. /********************  Bits definition for RTC_BKP24R register  ***************/
  5740. #define RTC_BKP24R_Pos                       (0U)                              
  5741. #define RTC_BKP24R_Msk                       (0xFFFFFFFFUL << RTC_BKP24R_Pos)   /*!< 0xFFFFFFFF */
  5742. #define RTC_BKP24R                           RTC_BKP24R_Msk                    
  5743.  
  5744. /********************  Bits definition for RTC_BKP25R register  ***************/
  5745. #define RTC_BKP25R_Pos                       (0U)                              
  5746. #define RTC_BKP25R_Msk                       (0xFFFFFFFFUL << RTC_BKP25R_Pos)   /*!< 0xFFFFFFFF */
  5747. #define RTC_BKP25R                           RTC_BKP25R_Msk                    
  5748.  
  5749. /********************  Bits definition for RTC_BKP26R register  ***************/
  5750. #define RTC_BKP26R_Pos                       (0U)                              
  5751. #define RTC_BKP26R_Msk                       (0xFFFFFFFFUL << RTC_BKP26R_Pos)   /*!< 0xFFFFFFFF */
  5752. #define RTC_BKP26R                           RTC_BKP26R_Msk                    
  5753.  
  5754. /********************  Bits definition for RTC_BKP27R register  ***************/
  5755. #define RTC_BKP27R_Pos                       (0U)                              
  5756. #define RTC_BKP27R_Msk                       (0xFFFFFFFFUL << RTC_BKP27R_Pos)   /*!< 0xFFFFFFFF */
  5757. #define RTC_BKP27R                           RTC_BKP27R_Msk                    
  5758.  
  5759. /********************  Bits definition for RTC_BKP28R register  ***************/
  5760. #define RTC_BKP28R_Pos                       (0U)                              
  5761. #define RTC_BKP28R_Msk                       (0xFFFFFFFFUL << RTC_BKP28R_Pos)   /*!< 0xFFFFFFFF */
  5762. #define RTC_BKP28R                           RTC_BKP28R_Msk                    
  5763.  
  5764. /********************  Bits definition for RTC_BKP29R register  ***************/
  5765. #define RTC_BKP29R_Pos                       (0U)                              
  5766. #define RTC_BKP29R_Msk                       (0xFFFFFFFFUL << RTC_BKP29R_Pos)   /*!< 0xFFFFFFFF */
  5767. #define RTC_BKP29R                           RTC_BKP29R_Msk                    
  5768.  
  5769. /********************  Bits definition for RTC_BKP30R register  ***************/
  5770. #define RTC_BKP30R_Pos                       (0U)                              
  5771. #define RTC_BKP30R_Msk                       (0xFFFFFFFFUL << RTC_BKP30R_Pos)   /*!< 0xFFFFFFFF */
  5772. #define RTC_BKP30R                           RTC_BKP30R_Msk                    
  5773.  
  5774. /********************  Bits definition for RTC_BKP31R register  ***************/
  5775. #define RTC_BKP31R_Pos                       (0U)                              
  5776. #define RTC_BKP31R_Msk                       (0xFFFFFFFFUL << RTC_BKP31R_Pos)   /*!< 0xFFFFFFFF */
  5777. #define RTC_BKP31R                           RTC_BKP31R_Msk                    
  5778.  
  5779. /******************** Number of backup registers ******************************/
  5780. #define RTC_BKP_NUMBER 32
  5781.  
  5782. /******************************************************************************/
  5783. /*                                                                            */
  5784. /*                     Serial Peripheral Interface (SPI)                      */
  5785. /*                                                                            */
  5786. /******************************************************************************/
  5787.  
  5788. /*
  5789.  * @brief Specific device feature definitions (not present on all devices in the STM32F3 serie)
  5790.  */
  5791. #define SPI_I2S_SUPPORT    
  5792.  
  5793. /*******************  Bit definition for SPI_CR1 register  ********************/
  5794. #define SPI_CR1_CPHA_Pos                    (0U)                              
  5795. #define SPI_CR1_CPHA_Msk                    (0x1UL << SPI_CR1_CPHA_Pos)         /*!< 0x00000001 */
  5796. #define SPI_CR1_CPHA                        SPI_CR1_CPHA_Msk                   /*!< Clock Phase */
  5797. #define SPI_CR1_CPOL_Pos                    (1U)                              
  5798. #define SPI_CR1_CPOL_Msk                    (0x1UL << SPI_CR1_CPOL_Pos)         /*!< 0x00000002 */
  5799. #define SPI_CR1_CPOL                        SPI_CR1_CPOL_Msk                   /*!< Clock Polarity */
  5800. #define SPI_CR1_MSTR_Pos                    (2U)                              
  5801. #define SPI_CR1_MSTR_Msk                    (0x1UL << SPI_CR1_MSTR_Pos)         /*!< 0x00000004 */
  5802. #define SPI_CR1_MSTR                        SPI_CR1_MSTR_Msk                   /*!< Master Selection */
  5803.  
  5804. #define SPI_CR1_BR_Pos                      (3U)                              
  5805. #define SPI_CR1_BR_Msk                      (0x7UL << SPI_CR1_BR_Pos)           /*!< 0x00000038 */
  5806. #define SPI_CR1_BR                          SPI_CR1_BR_Msk                     /*!< BR[2:0] bits (Baud Rate Control) */
  5807. #define SPI_CR1_BR_0                        (0x1UL << SPI_CR1_BR_Pos)           /*!< 0x00000008 */
  5808. #define SPI_CR1_BR_1                        (0x2UL << SPI_CR1_BR_Pos)           /*!< 0x00000010 */
  5809. #define SPI_CR1_BR_2                        (0x4UL << SPI_CR1_BR_Pos)           /*!< 0x00000020 */
  5810.  
  5811. #define SPI_CR1_SPE_Pos                     (6U)                              
  5812. #define SPI_CR1_SPE_Msk                     (0x1UL << SPI_CR1_SPE_Pos)          /*!< 0x00000040 */
  5813. #define SPI_CR1_SPE                         SPI_CR1_SPE_Msk                    /*!< SPI Enable */
  5814. #define SPI_CR1_LSBFIRST_Pos                (7U)                              
  5815. #define SPI_CR1_LSBFIRST_Msk                (0x1UL << SPI_CR1_LSBFIRST_Pos)     /*!< 0x00000080 */
  5816. #define SPI_CR1_LSBFIRST                    SPI_CR1_LSBFIRST_Msk               /*!< Frame Format */
  5817. #define SPI_CR1_SSI_Pos                     (8U)                              
  5818. #define SPI_CR1_SSI_Msk                     (0x1UL << SPI_CR1_SSI_Pos)          /*!< 0x00000100 */
  5819. #define SPI_CR1_SSI                         SPI_CR1_SSI_Msk                    /*!< Internal slave select */
  5820. #define SPI_CR1_SSM_Pos                     (9U)                              
  5821. #define SPI_CR1_SSM_Msk                     (0x1UL << SPI_CR1_SSM_Pos)          /*!< 0x00000200 */
  5822. #define SPI_CR1_SSM                         SPI_CR1_SSM_Msk                    /*!< Software slave management */
  5823. #define SPI_CR1_RXONLY_Pos                  (10U)                              
  5824. #define SPI_CR1_RXONLY_Msk                  (0x1UL << SPI_CR1_RXONLY_Pos)       /*!< 0x00000400 */
  5825. #define SPI_CR1_RXONLY                      SPI_CR1_RXONLY_Msk                 /*!< Receive only */
  5826. #define SPI_CR1_DFF_Pos                     (11U)                              
  5827. #define SPI_CR1_DFF_Msk                     (0x1UL << SPI_CR1_DFF_Pos)          /*!< 0x00000800 */
  5828. #define SPI_CR1_DFF                         SPI_CR1_DFF_Msk                    /*!< Data Frame Format */
  5829. #define SPI_CR1_CRCNEXT_Pos                 (12U)                              
  5830. #define SPI_CR1_CRCNEXT_Msk                 (0x1UL << SPI_CR1_CRCNEXT_Pos)      /*!< 0x00001000 */
  5831. #define SPI_CR1_CRCNEXT                     SPI_CR1_CRCNEXT_Msk                /*!< Transmit CRC next */
  5832. #define SPI_CR1_CRCEN_Pos                   (13U)                              
  5833. #define SPI_CR1_CRCEN_Msk                   (0x1UL << SPI_CR1_CRCEN_Pos)        /*!< 0x00002000 */
  5834. #define SPI_CR1_CRCEN                       SPI_CR1_CRCEN_Msk                  /*!< Hardware CRC calculation enable */
  5835. #define SPI_CR1_BIDIOE_Pos                  (14U)                              
  5836. #define SPI_CR1_BIDIOE_Msk                  (0x1UL << SPI_CR1_BIDIOE_Pos)       /*!< 0x00004000 */
  5837. #define SPI_CR1_BIDIOE                      SPI_CR1_BIDIOE_Msk                 /*!< Output enable in bidirectional mode */
  5838. #define SPI_CR1_BIDIMODE_Pos                (15U)                              
  5839. #define SPI_CR1_BIDIMODE_Msk                (0x1UL << SPI_CR1_BIDIMODE_Pos)     /*!< 0x00008000 */
  5840. #define SPI_CR1_BIDIMODE                    SPI_CR1_BIDIMODE_Msk               /*!< Bidirectional data mode enable */
  5841.  
  5842. /*******************  Bit definition for SPI_CR2 register  ********************/
  5843. #define SPI_CR2_RXDMAEN_Pos                 (0U)                              
  5844. #define SPI_CR2_RXDMAEN_Msk                 (0x1UL << SPI_CR2_RXDMAEN_Pos)      /*!< 0x00000001 */
  5845. #define SPI_CR2_RXDMAEN                     SPI_CR2_RXDMAEN_Msk                /*!< Rx Buffer DMA Enable */
  5846. #define SPI_CR2_TXDMAEN_Pos                 (1U)                              
  5847. #define SPI_CR2_TXDMAEN_Msk                 (0x1UL << SPI_CR2_TXDMAEN_Pos)      /*!< 0x00000002 */
  5848. #define SPI_CR2_TXDMAEN                     SPI_CR2_TXDMAEN_Msk                /*!< Tx Buffer DMA Enable */
  5849. #define SPI_CR2_SSOE_Pos                    (2U)                              
  5850. #define SPI_CR2_SSOE_Msk                    (0x1UL << SPI_CR2_SSOE_Pos)         /*!< 0x00000004 */
  5851. #define SPI_CR2_SSOE                        SPI_CR2_SSOE_Msk                   /*!< SS Output Enable */
  5852. #define SPI_CR2_FRF_Pos                     (4U)                              
  5853. #define SPI_CR2_FRF_Msk                     (0x1UL << SPI_CR2_FRF_Pos)          /*!< 0x00000010 */
  5854. #define SPI_CR2_FRF                         SPI_CR2_FRF_Msk                    /*!< Frame format */
  5855. #define SPI_CR2_ERRIE_Pos                   (5U)                              
  5856. #define SPI_CR2_ERRIE_Msk                   (0x1UL << SPI_CR2_ERRIE_Pos)        /*!< 0x00000020 */
  5857. #define SPI_CR2_ERRIE                       SPI_CR2_ERRIE_Msk                  /*!< Error Interrupt Enable */
  5858. #define SPI_CR2_RXNEIE_Pos                  (6U)                              
  5859. #define SPI_CR2_RXNEIE_Msk                  (0x1UL << SPI_CR2_RXNEIE_Pos)       /*!< 0x00000040 */
  5860. #define SPI_CR2_RXNEIE                      SPI_CR2_RXNEIE_Msk                 /*!< RX buffer Not Empty Interrupt Enable */
  5861. #define SPI_CR2_TXEIE_Pos                   (7U)                              
  5862. #define SPI_CR2_TXEIE_Msk                   (0x1UL << SPI_CR2_TXEIE_Pos)        /*!< 0x00000080 */
  5863. #define SPI_CR2_TXEIE                       SPI_CR2_TXEIE_Msk                  /*!< Tx buffer Empty Interrupt Enable */
  5864.  
  5865. /********************  Bit definition for SPI_SR register  ********************/
  5866. #define SPI_SR_RXNE_Pos                     (0U)                              
  5867. #define SPI_SR_RXNE_Msk                     (0x1UL << SPI_SR_RXNE_Pos)          /*!< 0x00000001 */
  5868. #define SPI_SR_RXNE                         SPI_SR_RXNE_Msk                    /*!< Receive buffer Not Empty */
  5869. #define SPI_SR_TXE_Pos                      (1U)                              
  5870. #define SPI_SR_TXE_Msk                      (0x1UL << SPI_SR_TXE_Pos)           /*!< 0x00000002 */
  5871. #define SPI_SR_TXE                          SPI_SR_TXE_Msk                     /*!< Transmit buffer Empty */
  5872. #define SPI_SR_CHSIDE_Pos                   (2U)                              
  5873. #define SPI_SR_CHSIDE_Msk                   (0x1UL << SPI_SR_CHSIDE_Pos)        /*!< 0x00000004 */
  5874. #define SPI_SR_CHSIDE                       SPI_SR_CHSIDE_Msk                  /*!< Channel side */
  5875. #define SPI_SR_UDR_Pos                      (3U)                              
  5876. #define SPI_SR_UDR_Msk                      (0x1UL << SPI_SR_UDR_Pos)           /*!< 0x00000008 */
  5877. #define SPI_SR_UDR                          SPI_SR_UDR_Msk                     /*!< Underrun flag */
  5878. #define SPI_SR_CRCERR_Pos                   (4U)                              
  5879. #define SPI_SR_CRCERR_Msk                   (0x1UL << SPI_SR_CRCERR_Pos)        /*!< 0x00000010 */
  5880. #define SPI_SR_CRCERR                       SPI_SR_CRCERR_Msk                  /*!< CRC Error flag */
  5881. #define SPI_SR_MODF_Pos                     (5U)                              
  5882. #define SPI_SR_MODF_Msk                     (0x1UL << SPI_SR_MODF_Pos)          /*!< 0x00000020 */
  5883. #define SPI_SR_MODF                         SPI_SR_MODF_Msk                    /*!< Mode fault */
  5884. #define SPI_SR_OVR_Pos                      (6U)                              
  5885. #define SPI_SR_OVR_Msk                      (0x1UL << SPI_SR_OVR_Pos)           /*!< 0x00000040 */
  5886. #define SPI_SR_OVR                          SPI_SR_OVR_Msk                     /*!< Overrun flag */
  5887. #define SPI_SR_BSY_Pos                      (7U)                              
  5888. #define SPI_SR_BSY_Msk                      (0x1UL << SPI_SR_BSY_Pos)           /*!< 0x00000080 */
  5889. #define SPI_SR_BSY                          SPI_SR_BSY_Msk                     /*!< Busy flag */
  5890. #define SPI_SR_FRE_Pos                      (8U)                              
  5891. #define SPI_SR_FRE_Msk                      (0x1UL << SPI_SR_FRE_Pos)           /*!< 0x00000100 */
  5892. #define SPI_SR_FRE                          SPI_SR_FRE_Msk                     /*!<Frame format error flag  */
  5893.  
  5894. /********************  Bit definition for SPI_DR register  ********************/
  5895. #define SPI_DR_DR_Pos                       (0U)                              
  5896. #define SPI_DR_DR_Msk                       (0xFFFFUL << SPI_DR_DR_Pos)         /*!< 0x0000FFFF */
  5897. #define SPI_DR_DR                           SPI_DR_DR_Msk                      /*!< Data Register */
  5898.  
  5899. /*******************  Bit definition for SPI_CRCPR register  ******************/
  5900. #define SPI_CRCPR_CRCPOLY_Pos               (0U)                              
  5901. #define SPI_CRCPR_CRCPOLY_Msk               (0xFFFFUL << SPI_CRCPR_CRCPOLY_Pos) /*!< 0x0000FFFF */
  5902. #define SPI_CRCPR_CRCPOLY                   SPI_CRCPR_CRCPOLY_Msk              /*!< CRC polynomial register */
  5903.  
  5904. /******************  Bit definition for SPI_RXCRCR register  ******************/
  5905. #define SPI_RXCRCR_RXCRC_Pos                (0U)                              
  5906. #define SPI_RXCRCR_RXCRC_Msk                (0xFFFFUL << SPI_RXCRCR_RXCRC_Pos)  /*!< 0x0000FFFF */
  5907. #define SPI_RXCRCR_RXCRC                    SPI_RXCRCR_RXCRC_Msk               /*!< Rx CRC Register */
  5908.  
  5909. /******************  Bit definition for SPI_TXCRCR register  ******************/
  5910. #define SPI_TXCRCR_TXCRC_Pos                (0U)                              
  5911. #define SPI_TXCRCR_TXCRC_Msk                (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos)  /*!< 0x0000FFFF */
  5912. #define SPI_TXCRCR_TXCRC                    SPI_TXCRCR_TXCRC_Msk               /*!< Tx CRC Register */
  5913.  
  5914. /******************  Bit definition for SPI_I2SCFGR register  *****************/
  5915. #define SPI_I2SCFGR_CHLEN_Pos               (0U)                              
  5916. #define SPI_I2SCFGR_CHLEN_Msk               (0x1UL << SPI_I2SCFGR_CHLEN_Pos)    /*!< 0x00000001 */
  5917. #define SPI_I2SCFGR_CHLEN                   SPI_I2SCFGR_CHLEN_Msk              /*!<Channel length (number of bits per audio channel) */
  5918.  
  5919. #define SPI_I2SCFGR_DATLEN_Pos              (1U)                              
  5920. #define SPI_I2SCFGR_DATLEN_Msk              (0x3UL << SPI_I2SCFGR_DATLEN_Pos)   /*!< 0x00000006 */
  5921. #define SPI_I2SCFGR_DATLEN                  SPI_I2SCFGR_DATLEN_Msk             /*!<DATLEN[1:0] bits (Data length to be transferred) */
  5922. #define SPI_I2SCFGR_DATLEN_0                (0x1UL << SPI_I2SCFGR_DATLEN_Pos)   /*!< 0x00000002 */
  5923. #define SPI_I2SCFGR_DATLEN_1                (0x2UL << SPI_I2SCFGR_DATLEN_Pos)   /*!< 0x00000004 */
  5924.  
  5925. #define SPI_I2SCFGR_CKPOL_Pos               (3U)                              
  5926. #define SPI_I2SCFGR_CKPOL_Msk               (0x1UL << SPI_I2SCFGR_CKPOL_Pos)    /*!< 0x00000008 */
  5927. #define SPI_I2SCFGR_CKPOL                   SPI_I2SCFGR_CKPOL_Msk              /*!<steady state clock polarity */
  5928.  
  5929. #define SPI_I2SCFGR_I2SSTD_Pos              (4U)                              
  5930. #define SPI_I2SCFGR_I2SSTD_Msk              (0x3UL << SPI_I2SCFGR_I2SSTD_Pos)   /*!< 0x00000030 */
  5931. #define SPI_I2SCFGR_I2SSTD                  SPI_I2SCFGR_I2SSTD_Msk             /*!<I2SSTD[1:0] bits (I2S standard selection) */
  5932. #define SPI_I2SCFGR_I2SSTD_0                (0x1UL << SPI_I2SCFGR_I2SSTD_Pos)   /*!< 0x00000010 */
  5933. #define SPI_I2SCFGR_I2SSTD_1                (0x2UL << SPI_I2SCFGR_I2SSTD_Pos)   /*!< 0x00000020 */
  5934.  
  5935. #define SPI_I2SCFGR_PCMSYNC_Pos             (7U)                              
  5936. #define SPI_I2SCFGR_PCMSYNC_Msk             (0x1UL << SPI_I2SCFGR_PCMSYNC_Pos)  /*!< 0x00000080 */
  5937. #define SPI_I2SCFGR_PCMSYNC                 SPI_I2SCFGR_PCMSYNC_Msk            /*!<PCM frame synchronization */
  5938.  
  5939. #define SPI_I2SCFGR_I2SCFG_Pos              (8U)                              
  5940. #define SPI_I2SCFGR_I2SCFG_Msk              (0x3UL << SPI_I2SCFGR_I2SCFG_Pos)   /*!< 0x00000300 */
  5941. #define SPI_I2SCFGR_I2SCFG                  SPI_I2SCFGR_I2SCFG_Msk             /*!<I2SCFG[1:0] bits (I2S configuration mode) */
  5942. #define SPI_I2SCFGR_I2SCFG_0                (0x1UL << SPI_I2SCFGR_I2SCFG_Pos)   /*!< 0x00000100 */
  5943. #define SPI_I2SCFGR_I2SCFG_1                (0x2UL << SPI_I2SCFGR_I2SCFG_Pos)   /*!< 0x00000200 */
  5944.  
  5945. #define SPI_I2SCFGR_I2SE_Pos                (10U)                              
  5946. #define SPI_I2SCFGR_I2SE_Msk                (0x1UL << SPI_I2SCFGR_I2SE_Pos)     /*!< 0x00000400 */
  5947. #define SPI_I2SCFGR_I2SE                    SPI_I2SCFGR_I2SE_Msk               /*!<I2S Enable */
  5948. #define SPI_I2SCFGR_I2SMOD_Pos              (11U)                              
  5949. #define SPI_I2SCFGR_I2SMOD_Msk              (0x1UL << SPI_I2SCFGR_I2SMOD_Pos)   /*!< 0x00000800 */
  5950. #define SPI_I2SCFGR_I2SMOD                  SPI_I2SCFGR_I2SMOD_Msk             /*!<I2S mode selection */
  5951.  
  5952. /******************  Bit definition for SPI_I2SPR register  *******************/
  5953. #define SPI_I2SPR_I2SDIV_Pos                (0U)                              
  5954. #define SPI_I2SPR_I2SDIV_Msk                (0xFFUL << SPI_I2SPR_I2SDIV_Pos)    /*!< 0x000000FF */
  5955. #define SPI_I2SPR_I2SDIV                    SPI_I2SPR_I2SDIV_Msk               /*!<I2S Linear prescaler */
  5956. #define SPI_I2SPR_ODD_Pos                   (8U)                              
  5957. #define SPI_I2SPR_ODD_Msk                   (0x1UL << SPI_I2SPR_ODD_Pos)        /*!< 0x00000100 */
  5958. #define SPI_I2SPR_ODD                       SPI_I2SPR_ODD_Msk                  /*!<Odd factor for the prescaler */
  5959. #define SPI_I2SPR_MCKOE_Pos                 (9U)                              
  5960. #define SPI_I2SPR_MCKOE_Msk                 (0x1UL << SPI_I2SPR_MCKOE_Pos)      /*!< 0x00000200 */
  5961. #define SPI_I2SPR_MCKOE                     SPI_I2SPR_MCKOE_Msk                /*!<Master Clock Output Enable */
  5962.  
  5963. /******************************************************************************/
  5964. /*                                                                            */
  5965. /*                       System Configuration (SYSCFG)                        */
  5966. /*                                                                            */
  5967. /******************************************************************************/
  5968. /*****************  Bit definition for SYSCFG_MEMRMP register  ****************/
  5969. #define SYSCFG_MEMRMP_MEM_MODE_Pos      (0U)                                  
  5970. #define SYSCFG_MEMRMP_MEM_MODE_Msk      (0x3UL << SYSCFG_MEMRMP_MEM_MODE_Pos)   /*!< 0x00000003 */
  5971. #define SYSCFG_MEMRMP_MEM_MODE          SYSCFG_MEMRMP_MEM_MODE_Msk             /*!< SYSCFG_Memory Remap Config */
  5972. #define SYSCFG_MEMRMP_MEM_MODE_0        (0x1UL << SYSCFG_MEMRMP_MEM_MODE_Pos)   /*!< 0x00000001 */
  5973. #define SYSCFG_MEMRMP_MEM_MODE_1        (0x2UL << SYSCFG_MEMRMP_MEM_MODE_Pos)   /*!< 0x00000002 */
  5974. #define SYSCFG_MEMRMP_BOOT_MODE_Pos     (8U)                                  
  5975. #define SYSCFG_MEMRMP_BOOT_MODE_Msk     (0x3UL << SYSCFG_MEMRMP_BOOT_MODE_Pos)  /*!< 0x00000300 */
  5976. #define SYSCFG_MEMRMP_BOOT_MODE         SYSCFG_MEMRMP_BOOT_MODE_Msk            /*!< Boot mode Config */
  5977. #define SYSCFG_MEMRMP_BOOT_MODE_0       (0x1UL << SYSCFG_MEMRMP_BOOT_MODE_Pos)  /*!< 0x00000100 */
  5978. #define SYSCFG_MEMRMP_BOOT_MODE_1       (0x2UL << SYSCFG_MEMRMP_BOOT_MODE_Pos)  /*!< 0x00000200 */
  5979.  
  5980. /*****************  Bit definition for SYSCFG_PMC register  *******************/
  5981. #define SYSCFG_PMC_USB_PU_Pos           (0U)                                  
  5982. #define SYSCFG_PMC_USB_PU_Msk           (0x1UL << SYSCFG_PMC_USB_PU_Pos)        /*!< 0x00000001 */
  5983. #define SYSCFG_PMC_USB_PU               SYSCFG_PMC_USB_PU_Msk                  /*!< SYSCFG PMC */
  5984. #define SYSCFG_PMC_LCD_CAPA_Pos         (1U)                                  
  5985. #define SYSCFG_PMC_LCD_CAPA_Msk         (0x1FUL << SYSCFG_PMC_LCD_CAPA_Pos)     /*!< 0x0000003E */
  5986. #define SYSCFG_PMC_LCD_CAPA             SYSCFG_PMC_LCD_CAPA_Msk                /*!< LCD_CAPA decoupling capacitance connection */
  5987. #define SYSCFG_PMC_LCD_CAPA_0           (0x01UL << SYSCFG_PMC_LCD_CAPA_Pos)     /*!< 0x00000002 */
  5988. #define SYSCFG_PMC_LCD_CAPA_1           (0x02UL << SYSCFG_PMC_LCD_CAPA_Pos)     /*!< 0x00000004 */
  5989. #define SYSCFG_PMC_LCD_CAPA_2           (0x04UL << SYSCFG_PMC_LCD_CAPA_Pos)     /*!< 0x00000008 */
  5990. #define SYSCFG_PMC_LCD_CAPA_3           (0x08UL << SYSCFG_PMC_LCD_CAPA_Pos)     /*!< 0x00000010 */
  5991. #define SYSCFG_PMC_LCD_CAPA_4           (0x10UL << SYSCFG_PMC_LCD_CAPA_Pos)     /*!< 0x00000020 */
  5992.  
  5993. /*****************  Bit definition for SYSCFG_EXTICR1 register  ***************/
  5994. #define SYSCFG_EXTICR1_EXTI0_Pos        (0U)                                  
  5995. #define SYSCFG_EXTICR1_EXTI0_Msk        (0xFUL << SYSCFG_EXTICR1_EXTI0_Pos)     /*!< 0x0000000F */
  5996. #define SYSCFG_EXTICR1_EXTI0            SYSCFG_EXTICR1_EXTI0_Msk               /*!< EXTI 0 configuration */
  5997. #define SYSCFG_EXTICR1_EXTI1_Pos        (4U)                                  
  5998. #define SYSCFG_EXTICR1_EXTI1_Msk        (0xFUL << SYSCFG_EXTICR1_EXTI1_Pos)     /*!< 0x000000F0 */
  5999. #define SYSCFG_EXTICR1_EXTI1            SYSCFG_EXTICR1_EXTI1_Msk               /*!< EXTI 1 configuration */
  6000. #define SYSCFG_EXTICR1_EXTI2_Pos        (8U)                                  
  6001. #define SYSCFG_EXTICR1_EXTI2_Msk        (0xFUL << SYSCFG_EXTICR1_EXTI2_Pos)     /*!< 0x00000F00 */
  6002. #define SYSCFG_EXTICR1_EXTI2            SYSCFG_EXTICR1_EXTI2_Msk               /*!< EXTI 2 configuration */
  6003. #define SYSCFG_EXTICR1_EXTI3_Pos        (12U)                                  
  6004. #define SYSCFG_EXTICR1_EXTI3_Msk        (0xFUL << SYSCFG_EXTICR1_EXTI3_Pos)     /*!< 0x0000F000 */
  6005. #define SYSCFG_EXTICR1_EXTI3            SYSCFG_EXTICR1_EXTI3_Msk               /*!< EXTI 3 configuration */
  6006.  
  6007. /**
  6008.   * @brief  EXTI0 configuration  
  6009.   */
  6010. #define SYSCFG_EXTICR1_EXTI0_PA         (0x00000000U)                          /*!< PA[0] pin */
  6011. #define SYSCFG_EXTICR1_EXTI0_PB         (0x00000001U)                          /*!< PB[0] pin */
  6012. #define SYSCFG_EXTICR1_EXTI0_PC         (0x00000002U)                          /*!< PC[0] pin */
  6013. #define SYSCFG_EXTICR1_EXTI0_PD         (0x00000003U)                          /*!< PD[0] pin */
  6014. #define SYSCFG_EXTICR1_EXTI0_PE         (0x00000004U)                          /*!< PE[0] pin */
  6015. #define SYSCFG_EXTICR1_EXTI0_PH         (0x00000005U)                          /*!< PH[0] pin */
  6016. #define SYSCFG_EXTICR1_EXTI0_PF         (0x00000006U)                          /*!< PF[0] pin */
  6017. #define SYSCFG_EXTICR1_EXTI0_PG         (0x00000007U)                          /*!< PG[0] pin */
  6018.  
  6019. /**
  6020.   * @brief  EXTI1 configuration  
  6021.   */
  6022. #define SYSCFG_EXTICR1_EXTI1_PA         (0x00000000U)                          /*!< PA[1] pin */
  6023. #define SYSCFG_EXTICR1_EXTI1_PB         (0x00000010U)                          /*!< PB[1] pin */
  6024. #define SYSCFG_EXTICR1_EXTI1_PC         (0x00000020U)                          /*!< PC[1] pin */
  6025. #define SYSCFG_EXTICR1_EXTI1_PD         (0x00000030U)                          /*!< PD[1] pin */
  6026. #define SYSCFG_EXTICR1_EXTI1_PE         (0x00000040U)                          /*!< PE[1] pin */
  6027. #define SYSCFG_EXTICR1_EXTI1_PH         (0x00000050U)                          /*!< PH[1] pin */
  6028. #define SYSCFG_EXTICR1_EXTI1_PF         (0x00000060U)                          /*!< PF[1] pin */
  6029. #define SYSCFG_EXTICR1_EXTI1_PG         (0x00000070U)                          /*!< PG[1] pin */
  6030.  
  6031. /**
  6032.   * @brief  EXTI2 configuration  
  6033.   */
  6034. #define SYSCFG_EXTICR1_EXTI2_PA         (0x00000000U)                          /*!< PA[2] pin */
  6035. #define SYSCFG_EXTICR1_EXTI2_PB         (0x00000100U)                          /*!< PB[2] pin */
  6036. #define SYSCFG_EXTICR1_EXTI2_PC         (0x00000200U)                          /*!< PC[2] pin */
  6037. #define SYSCFG_EXTICR1_EXTI2_PD         (0x00000300U)                          /*!< PD[2] pin */
  6038. #define SYSCFG_EXTICR1_EXTI2_PE         (0x00000400U)                          /*!< PE[2] pin */
  6039. #define SYSCFG_EXTICR1_EXTI2_PH         (0x00000500U)                          /*!< PH[2] pin */
  6040. #define SYSCFG_EXTICR1_EXTI2_PF         (0x00000600U)                          /*!< PF[2] pin */
  6041. #define SYSCFG_EXTICR1_EXTI2_PG         (0x00000700U)                          /*!< PG[2] pin */
  6042.  
  6043. /**
  6044.   * @brief  EXTI3 configuration  
  6045.   */
  6046. #define SYSCFG_EXTICR1_EXTI3_PA         (0x00000000U)                          /*!< PA[3] pin */
  6047. #define SYSCFG_EXTICR1_EXTI3_PB         (0x00001000U)                          /*!< PB[3] pin */
  6048. #define SYSCFG_EXTICR1_EXTI3_PC         (0x00002000U)                          /*!< PC[3] pin */
  6049. #define SYSCFG_EXTICR1_EXTI3_PD         (0x00003000U)                          /*!< PD[3] pin */
  6050. #define SYSCFG_EXTICR1_EXTI3_PE         (0x00004000U)                          /*!< PE[3] pin */
  6051. #define SYSCFG_EXTICR1_EXTI3_PF         (0x00006000U)                          /*!< PF[3] pin */
  6052. #define SYSCFG_EXTICR1_EXTI3_PG         (0x00007000U)                          /*!< PG[3] pin */
  6053.  
  6054. /*****************  Bit definition for SYSCFG_EXTICR2 register  *****************/
  6055. #define SYSCFG_EXTICR2_EXTI4_Pos        (0U)                                  
  6056. #define SYSCFG_EXTICR2_EXTI4_Msk        (0xFUL << SYSCFG_EXTICR2_EXTI4_Pos)     /*!< 0x0000000F */
  6057. #define SYSCFG_EXTICR2_EXTI4            SYSCFG_EXTICR2_EXTI4_Msk               /*!< EXTI 4 configuration */
  6058. #define SYSCFG_EXTICR2_EXTI5_Pos        (4U)                                  
  6059. #define SYSCFG_EXTICR2_EXTI5_Msk        (0xFUL << SYSCFG_EXTICR2_EXTI5_Pos)     /*!< 0x000000F0 */
  6060. #define SYSCFG_EXTICR2_EXTI5            SYSCFG_EXTICR2_EXTI5_Msk               /*!< EXTI 5 configuration */
  6061. #define SYSCFG_EXTICR2_EXTI6_Pos        (8U)                                  
  6062. #define SYSCFG_EXTICR2_EXTI6_Msk        (0xFUL << SYSCFG_EXTICR2_EXTI6_Pos)     /*!< 0x00000F00 */
  6063. #define SYSCFG_EXTICR2_EXTI6            SYSCFG_EXTICR2_EXTI6_Msk               /*!< EXTI 6 configuration */
  6064. #define SYSCFG_EXTICR2_EXTI7_Pos        (12U)                                  
  6065. #define SYSCFG_EXTICR2_EXTI7_Msk        (0xFUL << SYSCFG_EXTICR2_EXTI7_Pos)     /*!< 0x0000F000 */
  6066. #define SYSCFG_EXTICR2_EXTI7            SYSCFG_EXTICR2_EXTI7_Msk               /*!< EXTI 7 configuration */
  6067.  
  6068. /**
  6069.   * @brief  EXTI4 configuration  
  6070.   */
  6071. #define SYSCFG_EXTICR2_EXTI4_PA         (0x00000000U)                          /*!< PA[4] pin */
  6072. #define SYSCFG_EXTICR2_EXTI4_PB         (0x00000001U)                          /*!< PB[4] pin */
  6073. #define SYSCFG_EXTICR2_EXTI4_PC         (0x00000002U)                          /*!< PC[4] pin */
  6074. #define SYSCFG_EXTICR2_EXTI4_PD         (0x00000003U)                          /*!< PD[4] pin */
  6075. #define SYSCFG_EXTICR2_EXTI4_PE         (0x00000004U)                          /*!< PE[4] pin */
  6076. #define SYSCFG_EXTICR2_EXTI4_PF         (0x00000006U)                          /*!< PF[4] pin */
  6077. #define SYSCFG_EXTICR2_EXTI4_PG         (0x00000007U)                          /*!< PG[4] pin */
  6078.  
  6079. /**
  6080.   * @brief  EXTI5 configuration  
  6081.   */
  6082. #define SYSCFG_EXTICR2_EXTI5_PA         (0x00000000U)                          /*!< PA[5] pin */
  6083. #define SYSCFG_EXTICR2_EXTI5_PB         (0x00000010U)                          /*!< PB[5] pin */
  6084. #define SYSCFG_EXTICR2_EXTI5_PC         (0x00000020U)                          /*!< PC[5] pin */
  6085. #define SYSCFG_EXTICR2_EXTI5_PD         (0x00000030U)                          /*!< PD[5] pin */
  6086. #define SYSCFG_EXTICR2_EXTI5_PE         (0x00000040U)                          /*!< PE[5] pin */
  6087. #define SYSCFG_EXTICR2_EXTI5_PF         (0x00000060U)                          /*!< PF[5] pin */
  6088. #define SYSCFG_EXTICR2_EXTI5_PG         (0x00000070U)                          /*!< PG[5] pin */
  6089.  
  6090. /**
  6091.   * @brief  EXTI6 configuration  
  6092.   */
  6093. #define SYSCFG_EXTICR2_EXTI6_PA         (0x00000000U)                          /*!< PA[6] pin */
  6094. #define SYSCFG_EXTICR2_EXTI6_PB         (0x00000100U)                          /*!< PB[6] pin */
  6095. #define SYSCFG_EXTICR2_EXTI6_PC         (0x00000200U)                          /*!< PC[6] pin */
  6096. #define SYSCFG_EXTICR2_EXTI6_PD         (0x00000300U)                          /*!< PD[6] pin */
  6097. #define SYSCFG_EXTICR2_EXTI6_PE         (0x00000400U)                          /*!< PE[6] pin */
  6098. #define SYSCFG_EXTICR2_EXTI6_PF         (0x00000600U)                          /*!< PF[6] pin */
  6099. #define SYSCFG_EXTICR2_EXTI6_PG         (0x00000700U)                          /*!< PG[6] pin */
  6100.  
  6101. /**
  6102.   * @brief  EXTI7 configuration  
  6103.   */
  6104. #define SYSCFG_EXTICR2_EXTI7_PA         (0x00000000U)                          /*!< PA[7] pin */
  6105. #define SYSCFG_EXTICR2_EXTI7_PB         (0x00001000U)                          /*!< PB[7] pin */
  6106. #define SYSCFG_EXTICR2_EXTI7_PC         (0x00002000U)                          /*!< PC[7] pin */
  6107. #define SYSCFG_EXTICR2_EXTI7_PD         (0x00003000U)                          /*!< PD[7] pin */
  6108. #define SYSCFG_EXTICR2_EXTI7_PE         (0x00004000U)                          /*!< PE[7] pin */
  6109. #define SYSCFG_EXTICR2_EXTI7_PF         (0x00006000U)                          /*!< PF[7] pin */
  6110. #define SYSCFG_EXTICR2_EXTI7_PG         (0x00007000U)                          /*!< PG[7] pin */
  6111.  
  6112. /*****************  Bit definition for SYSCFG_EXTICR3 register  *****************/
  6113. #define SYSCFG_EXTICR3_EXTI8_Pos        (0U)                                  
  6114. #define SYSCFG_EXTICR3_EXTI8_Msk        (0xFUL << SYSCFG_EXTICR3_EXTI8_Pos)     /*!< 0x0000000F */
  6115. #define SYSCFG_EXTICR3_EXTI8            SYSCFG_EXTICR3_EXTI8_Msk               /*!< EXTI 8 configuration */
  6116. #define SYSCFG_EXTICR3_EXTI9_Pos        (4U)                                  
  6117. #define SYSCFG_EXTICR3_EXTI9_Msk        (0xFUL << SYSCFG_EXTICR3_EXTI9_Pos)     /*!< 0x000000F0 */
  6118. #define SYSCFG_EXTICR3_EXTI9            SYSCFG_EXTICR3_EXTI9_Msk               /*!< EXTI 9 configuration */
  6119. #define SYSCFG_EXTICR3_EXTI10_Pos       (8U)                                  
  6120. #define SYSCFG_EXTICR3_EXTI10_Msk       (0xFUL << SYSCFG_EXTICR3_EXTI10_Pos)    /*!< 0x00000F00 */
  6121. #define SYSCFG_EXTICR3_EXTI10           SYSCFG_EXTICR3_EXTI10_Msk              /*!< EXTI 10 configuration */
  6122. #define SYSCFG_EXTICR3_EXTI11_Pos       (12U)                                  
  6123. #define SYSCFG_EXTICR3_EXTI11_Msk       (0xFUL << SYSCFG_EXTICR3_EXTI11_Pos)    /*!< 0x0000F000 */
  6124. #define SYSCFG_EXTICR3_EXTI11           SYSCFG_EXTICR3_EXTI11_Msk              /*!< EXTI 11 configuration */
  6125.  
  6126. /**
  6127.   * @brief  EXTI8 configuration  
  6128.   */
  6129. #define SYSCFG_EXTICR3_EXTI8_PA         (0x00000000U)                          /*!< PA[8] pin */
  6130. #define SYSCFG_EXTICR3_EXTI8_PB         (0x00000001U)                          /*!< PB[8] pin */
  6131. #define SYSCFG_EXTICR3_EXTI8_PC         (0x00000002U)                          /*!< PC[8] pin */
  6132. #define SYSCFG_EXTICR3_EXTI8_PD         (0x00000003U)                          /*!< PD[8] pin */
  6133. #define SYSCFG_EXTICR3_EXTI8_PE         (0x00000004U)                          /*!< PE[8] pin */
  6134. #define SYSCFG_EXTICR3_EXTI8_PF         (0x00000006U)                          /*!< PF[8] pin */
  6135. #define SYSCFG_EXTICR3_EXTI8_PG         (0x00000007U)                          /*!< PG[8] pin */
  6136.  
  6137. /**
  6138.   * @brief  EXTI9 configuration  
  6139.   */
  6140. #define SYSCFG_EXTICR3_EXTI9_PA         (0x00000000U)                          /*!< PA[9] pin */
  6141. #define SYSCFG_EXTICR3_EXTI9_PB         (0x00000010U)                          /*!< PB[9] pin */
  6142. #define SYSCFG_EXTICR3_EXTI9_PC         (0x00000020U)                          /*!< PC[9] pin */
  6143. #define SYSCFG_EXTICR3_EXTI9_PD         (0x00000030U)                          /*!< PD[9] pin */
  6144. #define SYSCFG_EXTICR3_EXTI9_PE         (0x00000040U)                          /*!< PE[9] pin */
  6145. #define SYSCFG_EXTICR3_EXTI9_PF         (0x00000060U)                          /*!< PF[9] pin */
  6146. #define SYSCFG_EXTICR3_EXTI9_PG         (0x00000070U)                          /*!< PG[9] pin */
  6147.  
  6148. /**
  6149.   * @brief  EXTI10 configuration  
  6150.   */
  6151. #define SYSCFG_EXTICR3_EXTI10_PA        (0x00000000U)                          /*!< PA[10] pin */
  6152. #define SYSCFG_EXTICR3_EXTI10_PB        (0x00000100U)                          /*!< PB[10] pin */
  6153. #define SYSCFG_EXTICR3_EXTI10_PC        (0x00000200U)                          /*!< PC[10] pin */
  6154. #define SYSCFG_EXTICR3_EXTI10_PD        (0x00000300U)                          /*!< PD[10] pin */
  6155. #define SYSCFG_EXTICR3_EXTI10_PE        (0x00000400U)                          /*!< PE[10] pin */
  6156. #define SYSCFG_EXTICR3_EXTI10_PF        (0x00000600U)                          /*!< PF[10] pin */
  6157. #define SYSCFG_EXTICR3_EXTI10_PG        (0x00000700U)                          /*!< PG[10] pin */
  6158.  
  6159. /**
  6160.   * @brief  EXTI11 configuration  
  6161.   */
  6162. #define SYSCFG_EXTICR3_EXTI11_PA        (0x00000000U)                          /*!< PA[11] pin */
  6163. #define SYSCFG_EXTICR3_EXTI11_PB        (0x00001000U)                          /*!< PB[11] pin */
  6164. #define SYSCFG_EXTICR3_EXTI11_PC        (0x00002000U)                          /*!< PC[11] pin */
  6165. #define SYSCFG_EXTICR3_EXTI11_PD        (0x00003000U)                          /*!< PD[11] pin */
  6166. #define SYSCFG_EXTICR3_EXTI11_PE        (0x00004000U)                          /*!< PE[11] pin */
  6167. #define SYSCFG_EXTICR3_EXTI11_PF        (0x00006000U)                          /*!< PF[11] pin */
  6168. #define SYSCFG_EXTICR3_EXTI11_PG        (0x00007000U)                          /*!< PG[11] pin */
  6169.  
  6170. /*****************  Bit definition for SYSCFG_EXTICR4 register  *****************/
  6171. #define SYSCFG_EXTICR4_EXTI12_Pos       (0U)                                  
  6172. #define SYSCFG_EXTICR4_EXTI12_Msk       (0xFUL << SYSCFG_EXTICR4_EXTI12_Pos)    /*!< 0x0000000F */
  6173. #define SYSCFG_EXTICR4_EXTI12           SYSCFG_EXTICR4_EXTI12_Msk              /*!< EXTI 12 configuration */
  6174. #define SYSCFG_EXTICR4_EXTI13_Pos       (4U)                                  
  6175. #define SYSCFG_EXTICR4_EXTI13_Msk       (0xFUL << SYSCFG_EXTICR4_EXTI13_Pos)    /*!< 0x000000F0 */
  6176. #define SYSCFG_EXTICR4_EXTI13           SYSCFG_EXTICR4_EXTI13_Msk              /*!< EXTI 13 configuration */
  6177. #define SYSCFG_EXTICR4_EXTI14_Pos       (8U)                                  
  6178. #define SYSCFG_EXTICR4_EXTI14_Msk       (0xFUL << SYSCFG_EXTICR4_EXTI14_Pos)    /*!< 0x00000F00 */
  6179. #define SYSCFG_EXTICR4_EXTI14           SYSCFG_EXTICR4_EXTI14_Msk              /*!< EXTI 14 configuration */
  6180. #define SYSCFG_EXTICR4_EXTI15_Pos       (12U)                                  
  6181. #define SYSCFG_EXTICR4_EXTI15_Msk       (0xFUL << SYSCFG_EXTICR4_EXTI15_Pos)    /*!< 0x0000F000 */
  6182. #define SYSCFG_EXTICR4_EXTI15           SYSCFG_EXTICR4_EXTI15_Msk              /*!< EXTI 15 configuration */
  6183.  
  6184. /**
  6185.   * @brief  EXTI12 configuration  
  6186.   */
  6187. #define SYSCFG_EXTICR4_EXTI12_PA        (0x00000000U)                          /*!< PA[12] pin */
  6188. #define SYSCFG_EXTICR4_EXTI12_PB        (0x00000001U)                          /*!< PB[12] pin */
  6189. #define SYSCFG_EXTICR4_EXTI12_PC        (0x00000002U)                          /*!< PC[12] pin */
  6190. #define SYSCFG_EXTICR4_EXTI12_PD        (0x00000003U)                          /*!< PD[12] pin */
  6191. #define SYSCFG_EXTICR4_EXTI12_PE        (0x00000004U)                          /*!< PE[12] pin */
  6192. #define SYSCFG_EXTICR4_EXTI12_PF        (0x00000006U)                          /*!< PF[12] pin */
  6193. #define SYSCFG_EXTICR4_EXTI12_PG        (0x00000007U)                          /*!< PG[12] pin */
  6194.  
  6195. /**
  6196.   * @brief  EXTI13 configuration  
  6197.   */
  6198. #define SYSCFG_EXTICR4_EXTI13_PA        (0x00000000U)                          /*!< PA[13] pin */
  6199. #define SYSCFG_EXTICR4_EXTI13_PB        (0x00000010U)                          /*!< PB[13] pin */
  6200. #define SYSCFG_EXTICR4_EXTI13_PC        (0x00000020U)                          /*!< PC[13] pin */
  6201. #define SYSCFG_EXTICR4_EXTI13_PD        (0x00000030U)                          /*!< PD[13] pin */
  6202. #define SYSCFG_EXTICR4_EXTI13_PE        (0x00000040U)                          /*!< PE[13] pin */
  6203. #define SYSCFG_EXTICR4_EXTI13_PF        (0x00000060U)                          /*!< PF[13] pin */
  6204. #define SYSCFG_EXTICR4_EXTI13_PG        (0x00000070U)                          /*!< PG[13] pin */
  6205.  
  6206. /**
  6207.   * @brief  EXTI14 configuration  
  6208.   */
  6209. #define SYSCFG_EXTICR4_EXTI14_PA        (0x00000000U)                          /*!< PA[14] pin */
  6210. #define SYSCFG_EXTICR4_EXTI14_PB        (0x00000100U)                          /*!< PB[14] pin */
  6211. #define SYSCFG_EXTICR4_EXTI14_PC        (0x00000200U)                          /*!< PC[14] pin */
  6212. #define SYSCFG_EXTICR4_EXTI14_PD        (0x00000300U)                          /*!< PD[14] pin */
  6213. #define SYSCFG_EXTICR4_EXTI14_PE        (0x00000400U)                          /*!< PE[14] pin */
  6214. #define SYSCFG_EXTICR4_EXTI14_PF        (0x00000600U)                          /*!< PF[14] pin */
  6215. #define SYSCFG_EXTICR4_EXTI14_PG        (0x00000700U)                          /*!< PG[14] pin */
  6216.  
  6217. /**
  6218.   * @brief  EXTI15 configuration  
  6219.   */
  6220. #define SYSCFG_EXTICR4_EXTI15_PA        (0x00000000U)                          /*!< PA[15] pin */
  6221. #define SYSCFG_EXTICR4_EXTI15_PB        (0x00001000U)                          /*!< PB[15] pin */
  6222. #define SYSCFG_EXTICR4_EXTI15_PC        (0x00002000U)                          /*!< PC[15] pin */
  6223. #define SYSCFG_EXTICR4_EXTI15_PD        (0x00003000U)                          /*!< PD[15] pin */
  6224. #define SYSCFG_EXTICR4_EXTI15_PE        (0x00004000U)                          /*!< PE[15] pin */
  6225. #define SYSCFG_EXTICR4_EXTI15_PF        (0x00006000U)                          /*!< PF[15] pin */
  6226. #define SYSCFG_EXTICR4_EXTI15_PG        (0x00007000U)                          /*!< PG[15] pin */
  6227.  
  6228. /******************************************************************************/
  6229. /*                                                                            */
  6230. /*                       Routing Interface (RI)                               */
  6231. /*                                                                            */
  6232. /******************************************************************************/
  6233.  
  6234. /********************  Bit definition for RI_ICR register  ********************/
  6235. #define RI_ICR_IC1OS_Pos                (0U)                                  
  6236. #define RI_ICR_IC1OS_Msk                (0xFUL << RI_ICR_IC1OS_Pos)             /*!< 0x0000000F */
  6237. #define RI_ICR_IC1OS                    RI_ICR_IC1OS_Msk                       /*!< IC1OS[3:0] bits (Input Capture 1 select bits) */
  6238. #define RI_ICR_IC1OS_0                  (0x1UL << RI_ICR_IC1OS_Pos)             /*!< 0x00000001 */
  6239. #define RI_ICR_IC1OS_1                  (0x2UL << RI_ICR_IC1OS_Pos)             /*!< 0x00000002 */
  6240. #define RI_ICR_IC1OS_2                  (0x4UL << RI_ICR_IC1OS_Pos)             /*!< 0x00000004 */
  6241. #define RI_ICR_IC1OS_3                  (0x8UL << RI_ICR_IC1OS_Pos)             /*!< 0x00000008 */
  6242.  
  6243. #define RI_ICR_IC2OS_Pos                (4U)                                  
  6244. #define RI_ICR_IC2OS_Msk                (0xFUL << RI_ICR_IC2OS_Pos)             /*!< 0x000000F0 */
  6245. #define RI_ICR_IC2OS                    RI_ICR_IC2OS_Msk                       /*!< IC2OS[3:0] bits (Input Capture 2 select bits) */
  6246. #define RI_ICR_IC2OS_0                  (0x1UL << RI_ICR_IC2OS_Pos)             /*!< 0x00000010 */
  6247. #define RI_ICR_IC2OS_1                  (0x2UL << RI_ICR_IC2OS_Pos)             /*!< 0x00000020 */
  6248. #define RI_ICR_IC2OS_2                  (0x4UL << RI_ICR_IC2OS_Pos)             /*!< 0x00000040 */
  6249. #define RI_ICR_IC2OS_3                  (0x8UL << RI_ICR_IC2OS_Pos)             /*!< 0x00000080 */
  6250.  
  6251. #define RI_ICR_IC3OS_Pos                (8U)                                  
  6252. #define RI_ICR_IC3OS_Msk                (0xFUL << RI_ICR_IC3OS_Pos)             /*!< 0x00000F00 */
  6253. #define RI_ICR_IC3OS                    RI_ICR_IC3OS_Msk                       /*!< IC3OS[3:0] bits (Input Capture 3 select bits) */
  6254. #define RI_ICR_IC3OS_0                  (0x1UL << RI_ICR_IC3OS_Pos)             /*!< 0x00000100 */
  6255. #define RI_ICR_IC3OS_1                  (0x2UL << RI_ICR_IC3OS_Pos)             /*!< 0x00000200 */
  6256. #define RI_ICR_IC3OS_2                  (0x4UL << RI_ICR_IC3OS_Pos)             /*!< 0x00000400 */
  6257. #define RI_ICR_IC3OS_3                  (0x8UL << RI_ICR_IC3OS_Pos)             /*!< 0x00000800 */
  6258.  
  6259. #define RI_ICR_IC4OS_Pos                (12U)                                  
  6260. #define RI_ICR_IC4OS_Msk                (0xFUL << RI_ICR_IC4OS_Pos)             /*!< 0x0000F000 */
  6261. #define RI_ICR_IC4OS                    RI_ICR_IC4OS_Msk                       /*!< IC4OS[3:0] bits (Input Capture 4 select bits) */
  6262. #define RI_ICR_IC4OS_0                  (0x1UL << RI_ICR_IC4OS_Pos)             /*!< 0x00001000 */
  6263. #define RI_ICR_IC4OS_1                  (0x2UL << RI_ICR_IC4OS_Pos)             /*!< 0x00002000 */
  6264. #define RI_ICR_IC4OS_2                  (0x4UL << RI_ICR_IC4OS_Pos)             /*!< 0x00004000 */
  6265. #define RI_ICR_IC4OS_3                  (0x8UL << RI_ICR_IC4OS_Pos)             /*!< 0x00008000 */
  6266.  
  6267. #define RI_ICR_TIM_Pos                  (16U)                                  
  6268. #define RI_ICR_TIM_Msk                  (0x3UL << RI_ICR_TIM_Pos)               /*!< 0x00030000 */
  6269. #define RI_ICR_TIM                      RI_ICR_TIM_Msk                         /*!< TIM[3:0] bits (Timers select bits) */
  6270. #define RI_ICR_TIM_0                    (0x1UL << RI_ICR_TIM_Pos)               /*!< 0x00010000 */
  6271. #define RI_ICR_TIM_1                    (0x2UL << RI_ICR_TIM_Pos)               /*!< 0x00020000 */
  6272.  
  6273. #define RI_ICR_IC1_Pos                  (18U)                                  
  6274. #define RI_ICR_IC1_Msk                  (0x1UL << RI_ICR_IC1_Pos)               /*!< 0x00040000 */
  6275. #define RI_ICR_IC1                      RI_ICR_IC1_Msk                         /*!< Input capture 1 */
  6276. #define RI_ICR_IC2_Pos                  (19U)                                  
  6277. #define RI_ICR_IC2_Msk                  (0x1UL << RI_ICR_IC2_Pos)               /*!< 0x00080000 */
  6278. #define RI_ICR_IC2                      RI_ICR_IC2_Msk                         /*!< Input capture 2 */
  6279. #define RI_ICR_IC3_Pos                  (20U)                                  
  6280. #define RI_ICR_IC3_Msk                  (0x1UL << RI_ICR_IC3_Pos)               /*!< 0x00100000 */
  6281. #define RI_ICR_IC3                      RI_ICR_IC3_Msk                         /*!< Input capture 3 */
  6282. #define RI_ICR_IC4_Pos                  (21U)                                  
  6283. #define RI_ICR_IC4_Msk                  (0x1UL << RI_ICR_IC4_Pos)               /*!< 0x00200000 */
  6284. #define RI_ICR_IC4                      RI_ICR_IC4_Msk                         /*!< Input capture 4 */
  6285.  
  6286. /********************  Bit definition for RI_ASCR1 register  ********************/
  6287. #define RI_ASCR1_CH_Pos                 (0U)                                  
  6288. #define RI_ASCR1_CH_Msk                 (0x7BFDFFFFUL << RI_ASCR1_CH_Pos)       /*!< 0x7BFDFFFF */
  6289. #define RI_ASCR1_CH                     RI_ASCR1_CH_Msk                        /*!< AS_CH[25:18] & AS_CH[15:0] bits ( Analog switches selection bits) */
  6290. #define RI_ASCR1_CH_0                   (0x00000001U)                          /*!< Bit 0 */
  6291. #define RI_ASCR1_CH_1                   (0x00000002U)                          /*!< Bit 1 */
  6292. #define RI_ASCR1_CH_2                   (0x00000004U)                          /*!< Bit 2 */
  6293. #define RI_ASCR1_CH_3                   (0x00000008U)                          /*!< Bit 3 */
  6294. #define RI_ASCR1_CH_4                   (0x00000010U)                          /*!< Bit 4 */
  6295. #define RI_ASCR1_CH_5                   (0x00000020U)                          /*!< Bit 5 */
  6296. #define RI_ASCR1_CH_6                   (0x00000040U)                          /*!< Bit 6 */
  6297. #define RI_ASCR1_CH_7                   (0x00000080U)                          /*!< Bit 7 */
  6298. #define RI_ASCR1_CH_8                   (0x00000100U)                          /*!< Bit 8 */
  6299. #define RI_ASCR1_CH_9                   (0x00000200U)                          /*!< Bit 9 */
  6300. #define RI_ASCR1_CH_10                  (0x00000400U)                          /*!< Bit 10 */
  6301. #define RI_ASCR1_CH_11                  (0x00000800U)                          /*!< Bit 11 */
  6302. #define RI_ASCR1_CH_12                  (0x00001000U)                          /*!< Bit 12 */
  6303. #define RI_ASCR1_CH_13                  (0x00002000U)                          /*!< Bit 13 */
  6304. #define RI_ASCR1_CH_14                  (0x00004000U)                          /*!< Bit 14 */
  6305. #define RI_ASCR1_CH_15                  (0x00008000U)                          /*!< Bit 15 */
  6306. #define RI_ASCR1_CH_31                  (0x00010000U)                          /*!< Bit 16 */
  6307. #define RI_ASCR1_CH_18                  (0x00040000U)                          /*!< Bit 18 */
  6308. #define RI_ASCR1_CH_19                  (0x00080000U)                          /*!< Bit 19 */
  6309. #define RI_ASCR1_CH_20                  (0x00100000U)                          /*!< Bit 20 */
  6310. #define RI_ASCR1_CH_21                  (0x00200000U)                          /*!< Bit 21 */
  6311. #define RI_ASCR1_CH_22                  (0x00400000U)                          /*!< Bit 22 */
  6312. #define RI_ASCR1_CH_23                  (0x00800000U)                          /*!< Bit 23 */
  6313. #define RI_ASCR1_CH_24                  (0x01000000U)                          /*!< Bit 24 */
  6314. #define RI_ASCR1_CH_25                  (0x02000000U)                          /*!< Bit 25 */
  6315. #define RI_ASCR1_VCOMP_Pos              (26U)                                  
  6316. #define RI_ASCR1_VCOMP_Msk              (0x1UL << RI_ASCR1_VCOMP_Pos)           /*!< 0x04000000 */
  6317. #define RI_ASCR1_VCOMP                  RI_ASCR1_VCOMP_Msk                     /*!< ADC analog switch selection for internal node to COMP1 */
  6318. #define RI_ASCR1_CH_27                  (0x08000000U)                          /*!< Bit 27 */
  6319. #define RI_ASCR1_CH_28                  (0x10000000U)                          /*!< Bit 28 */
  6320. #define RI_ASCR1_CH_29                  (0x20000000U)                          /*!< Bit 29 */
  6321. #define RI_ASCR1_CH_30                  (0x40000000U)                          /*!< Bit 30 */
  6322. #define RI_ASCR1_SCM_Pos                (31U)                                  
  6323. #define RI_ASCR1_SCM_Msk                (0x1UL << RI_ASCR1_SCM_Pos)             /*!< 0x80000000 */
  6324. #define RI_ASCR1_SCM                    RI_ASCR1_SCM_Msk                       /*!< I/O Switch control mode */
  6325.  
  6326. /********************  Bit definition for RI_ASCR2 register  ********************/
  6327. #define RI_ASCR2_GR10_1                 (0x00000001U)                          /*!< GR10-1 selection bit */
  6328. #define RI_ASCR2_GR10_2                 (0x00000002U)                          /*!< GR10-2 selection bit */
  6329. #define RI_ASCR2_GR10_3                 (0x00000004U)                          /*!< GR10-3 selection bit */
  6330. #define RI_ASCR2_GR10_4                 (0x00000008U)                          /*!< GR10-4 selection bit */
  6331. #define RI_ASCR2_GR6_Pos                (4U)                                  
  6332. #define RI_ASCR2_GR6_Msk                (0x1800003UL << RI_ASCR2_GR6_Pos)       /*!< 0x18000030 */
  6333. #define RI_ASCR2_GR6                    RI_ASCR2_GR6_Msk                       /*!< GR6 selection bits */
  6334. #define RI_ASCR2_GR6_1                  (0x0000001UL << RI_ASCR2_GR6_Pos)       /*!< 0x00000010 */
  6335. #define RI_ASCR2_GR6_2                  (0x0000002UL << RI_ASCR2_GR6_Pos)       /*!< 0x00000020 */
  6336. #define RI_ASCR2_GR6_3                  (0x0800000UL << RI_ASCR2_GR6_Pos)       /*!< 0x08000000 */
  6337. #define RI_ASCR2_GR6_4                  (0x1000000UL << RI_ASCR2_GR6_Pos)       /*!< 0x10000000 */
  6338. #define RI_ASCR2_GR5_1                  (0x00000040U)                          /*!< GR5-1 selection bit */
  6339. #define RI_ASCR2_GR5_2                  (0x00000080U)                          /*!< GR5-2 selection bit */
  6340. #define RI_ASCR2_GR5_3                  (0x00000100U)                          /*!< GR5-3 selection bit */
  6341. #define RI_ASCR2_GR4_1                  (0x00000200U)                          /*!< GR4-1 selection bit */
  6342. #define RI_ASCR2_GR4_2                  (0x00000400U)                          /*!< GR4-2 selection bit */
  6343. #define RI_ASCR2_GR4_3                  (0x00000800U)                          /*!< GR4-3 selection bit */
  6344. #define RI_ASCR2_GR4_4                  (0x00008000U)                          /*!< GR4-4 selection bit */
  6345. #define RI_ASCR2_CH0b_Pos               (16U)                                  
  6346. #define RI_ASCR2_CH0b_Msk               (0x1UL << RI_ASCR2_CH0b_Pos)            /*!< 0x00010000 */
  6347. #define RI_ASCR2_CH0b                   RI_ASCR2_CH0b_Msk                      /*!< CH0b selection bit */
  6348. #define RI_ASCR2_CH1b_Pos               (17U)                                  
  6349. #define RI_ASCR2_CH1b_Msk               (0x1UL << RI_ASCR2_CH1b_Pos)            /*!< 0x00020000 */
  6350. #define RI_ASCR2_CH1b                   RI_ASCR2_CH1b_Msk                      /*!< CH1b selection bit */
  6351. #define RI_ASCR2_CH2b_Pos               (18U)                                  
  6352. #define RI_ASCR2_CH2b_Msk               (0x1UL << RI_ASCR2_CH2b_Pos)            /*!< 0x00040000 */
  6353. #define RI_ASCR2_CH2b                   RI_ASCR2_CH2b_Msk                      /*!< CH2b selection bit */
  6354. #define RI_ASCR2_CH3b_Pos               (19U)                                  
  6355. #define RI_ASCR2_CH3b_Msk               (0x1UL << RI_ASCR2_CH3b_Pos)            /*!< 0x00080000 */
  6356. #define RI_ASCR2_CH3b                   RI_ASCR2_CH3b_Msk                      /*!< CH3b selection bit */
  6357. #define RI_ASCR2_CH6b_Pos               (20U)                                  
  6358. #define RI_ASCR2_CH6b_Msk               (0x1UL << RI_ASCR2_CH6b_Pos)            /*!< 0x00100000 */
  6359. #define RI_ASCR2_CH6b                   RI_ASCR2_CH6b_Msk                      /*!< CH6b selection bit */
  6360. #define RI_ASCR2_CH7b_Pos               (21U)                                  
  6361. #define RI_ASCR2_CH7b_Msk               (0x1UL << RI_ASCR2_CH7b_Pos)            /*!< 0x00200000 */
  6362. #define RI_ASCR2_CH7b                   RI_ASCR2_CH7b_Msk                      /*!< CH7b selection bit */
  6363. #define RI_ASCR2_CH8b_Pos               (22U)                                  
  6364. #define RI_ASCR2_CH8b_Msk               (0x1UL << RI_ASCR2_CH8b_Pos)            /*!< 0x00400000 */
  6365. #define RI_ASCR2_CH8b                   RI_ASCR2_CH8b_Msk                      /*!< CH8b selection bit */
  6366. #define RI_ASCR2_CH9b_Pos               (23U)                                  
  6367. #define RI_ASCR2_CH9b_Msk               (0x1UL << RI_ASCR2_CH9b_Pos)            /*!< 0x00800000 */
  6368. #define RI_ASCR2_CH9b                   RI_ASCR2_CH9b_Msk                      /*!< CH9b selection bit */
  6369. #define RI_ASCR2_CH10b_Pos              (24U)                                  
  6370. #define RI_ASCR2_CH10b_Msk              (0x1UL << RI_ASCR2_CH10b_Pos)           /*!< 0x01000000 */
  6371. #define RI_ASCR2_CH10b                  RI_ASCR2_CH10b_Msk                     /*!< CH10b selection bit */
  6372. #define RI_ASCR2_CH11b_Pos              (25U)                                  
  6373. #define RI_ASCR2_CH11b_Msk              (0x1UL << RI_ASCR2_CH11b_Pos)           /*!< 0x02000000 */
  6374. #define RI_ASCR2_CH11b                  RI_ASCR2_CH11b_Msk                     /*!< CH11b selection bit */
  6375. #define RI_ASCR2_CH12b_Pos              (26U)                                  
  6376. #define RI_ASCR2_CH12b_Msk              (0x1UL << RI_ASCR2_CH12b_Pos)           /*!< 0x04000000 */
  6377. #define RI_ASCR2_CH12b                  RI_ASCR2_CH12b_Msk                     /*!< CH12b selection bit */
  6378.  
  6379. /********************  Bit definition for RI_HYSCR1 register  ********************/
  6380. #define RI_HYSCR1_PA_Pos                (0U)                                  
  6381. #define RI_HYSCR1_PA_Msk                (0xFFFFUL << RI_HYSCR1_PA_Pos)          /*!< 0x0000FFFF */
  6382. #define RI_HYSCR1_PA                    RI_HYSCR1_PA_Msk                       /*!< PA[15:0] Port A Hysteresis selection */
  6383. #define RI_HYSCR1_PA_0                  (0x0001UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000001 */
  6384. #define RI_HYSCR1_PA_1                  (0x0002UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000002 */
  6385. #define RI_HYSCR1_PA_2                  (0x0004UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000004 */
  6386. #define RI_HYSCR1_PA_3                  (0x0008UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000008 */
  6387. #define RI_HYSCR1_PA_4                  (0x0010UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000010 */
  6388. #define RI_HYSCR1_PA_5                  (0x0020UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000020 */
  6389. #define RI_HYSCR1_PA_6                  (0x0040UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000040 */
  6390. #define RI_HYSCR1_PA_7                  (0x0080UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000080 */
  6391. #define RI_HYSCR1_PA_8                  (0x0100UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000100 */
  6392. #define RI_HYSCR1_PA_9                  (0x0200UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000200 */
  6393. #define RI_HYSCR1_PA_10                 (0x0400UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000400 */
  6394. #define RI_HYSCR1_PA_11                 (0x0800UL << RI_HYSCR1_PA_Pos)          /*!< 0x00000800 */
  6395. #define RI_HYSCR1_PA_12                 (0x1000UL << RI_HYSCR1_PA_Pos)          /*!< 0x00001000 */
  6396. #define RI_HYSCR1_PA_13                 (0x2000UL << RI_HYSCR1_PA_Pos)          /*!< 0x00002000 */
  6397. #define RI_HYSCR1_PA_14                 (0x4000UL << RI_HYSCR1_PA_Pos)          /*!< 0x00004000 */
  6398. #define RI_HYSCR1_PA_15                 (0x8000UL << RI_HYSCR1_PA_Pos)          /*!< 0x00008000 */
  6399.  
  6400. #define RI_HYSCR1_PB_Pos                (16U)                                  
  6401. #define RI_HYSCR1_PB_Msk                (0xFFFFUL << RI_HYSCR1_PB_Pos)          /*!< 0xFFFF0000 */
  6402. #define RI_HYSCR1_PB                    RI_HYSCR1_PB_Msk                       /*!< PB[15:0] Port B Hysteresis selection */
  6403. #define RI_HYSCR1_PB_0                  (0x0001UL << RI_HYSCR1_PB_Pos)          /*!< 0x00010000 */
  6404. #define RI_HYSCR1_PB_1                  (0x0002UL << RI_HYSCR1_PB_Pos)          /*!< 0x00020000 */
  6405. #define RI_HYSCR1_PB_2                  (0x0004UL << RI_HYSCR1_PB_Pos)          /*!< 0x00040000 */
  6406. #define RI_HYSCR1_PB_3                  (0x0008UL << RI_HYSCR1_PB_Pos)          /*!< 0x00080000 */
  6407. #define RI_HYSCR1_PB_4                  (0x0010UL << RI_HYSCR1_PB_Pos)          /*!< 0x00100000 */
  6408. #define RI_HYSCR1_PB_5                  (0x0020UL << RI_HYSCR1_PB_Pos)          /*!< 0x00200000 */
  6409. #define RI_HYSCR1_PB_6                  (0x0040UL << RI_HYSCR1_PB_Pos)          /*!< 0x00400000 */
  6410. #define RI_HYSCR1_PB_7                  (0x0080UL << RI_HYSCR1_PB_Pos)          /*!< 0x00800000 */
  6411. #define RI_HYSCR1_PB_8                  (0x0100UL << RI_HYSCR1_PB_Pos)          /*!< 0x01000000 */
  6412. #define RI_HYSCR1_PB_9                  (0x0200UL << RI_HYSCR1_PB_Pos)          /*!< 0x02000000 */
  6413. #define RI_HYSCR1_PB_10                 (0x0400UL << RI_HYSCR1_PB_Pos)          /*!< 0x04000000 */
  6414. #define RI_HYSCR1_PB_11                 (0x0800UL << RI_HYSCR1_PB_Pos)          /*!< 0x08000000 */
  6415. #define RI_HYSCR1_PB_12                 (0x1000UL << RI_HYSCR1_PB_Pos)          /*!< 0x10000000 */
  6416. #define RI_HYSCR1_PB_13                 (0x2000UL << RI_HYSCR1_PB_Pos)          /*!< 0x20000000 */
  6417. #define RI_HYSCR1_PB_14                 (0x4000UL << RI_HYSCR1_PB_Pos)          /*!< 0x40000000 */
  6418. #define RI_HYSCR1_PB_15                 (0x8000UL << RI_HYSCR1_PB_Pos)          /*!< 0x80000000 */
  6419.  
  6420. /********************  Bit definition for RI_HYSCR2 register  ********************/
  6421. #define RI_HYSCR2_PC_Pos                (0U)                                  
  6422. #define RI_HYSCR2_PC_Msk                (0xFFFFUL << RI_HYSCR2_PC_Pos)          /*!< 0x0000FFFF */
  6423. #define RI_HYSCR2_PC                    RI_HYSCR2_PC_Msk                       /*!< PC[15:0] Port C Hysteresis selection */
  6424. #define RI_HYSCR2_PC_0                  (0x0001UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000001 */
  6425. #define RI_HYSCR2_PC_1                  (0x0002UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000002 */
  6426. #define RI_HYSCR2_PC_2                  (0x0004UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000004 */
  6427. #define RI_HYSCR2_PC_3                  (0x0008UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000008 */
  6428. #define RI_HYSCR2_PC_4                  (0x0010UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000010 */
  6429. #define RI_HYSCR2_PC_5                  (0x0020UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000020 */
  6430. #define RI_HYSCR2_PC_6                  (0x0040UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000040 */
  6431. #define RI_HYSCR2_PC_7                  (0x0080UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000080 */
  6432. #define RI_HYSCR2_PC_8                  (0x0100UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000100 */
  6433. #define RI_HYSCR2_PC_9                  (0x0200UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000200 */
  6434. #define RI_HYSCR2_PC_10                 (0x0400UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000400 */
  6435. #define RI_HYSCR2_PC_11                 (0x0800UL << RI_HYSCR2_PC_Pos)          /*!< 0x00000800 */
  6436. #define RI_HYSCR2_PC_12                 (0x1000UL << RI_HYSCR2_PC_Pos)          /*!< 0x00001000 */
  6437. #define RI_HYSCR2_PC_13                 (0x2000UL << RI_HYSCR2_PC_Pos)          /*!< 0x00002000 */
  6438. #define RI_HYSCR2_PC_14                 (0x4000UL << RI_HYSCR2_PC_Pos)          /*!< 0x00004000 */
  6439. #define RI_HYSCR2_PC_15                 (0x8000UL << RI_HYSCR2_PC_Pos)          /*!< 0x00008000 */
  6440.  
  6441. #define RI_HYSCR2_PD_Pos                (16U)                                  
  6442. #define RI_HYSCR2_PD_Msk                (0xFFFFUL << RI_HYSCR2_PD_Pos)          /*!< 0xFFFF0000 */
  6443. #define RI_HYSCR2_PD                    RI_HYSCR2_PD_Msk                       /*!< PD[15:0] Port D Hysteresis selection */
  6444. #define RI_HYSCR2_PD_0                  (0x0001UL << RI_HYSCR2_PD_Pos)          /*!< 0x00010000 */
  6445. #define RI_HYSCR2_PD_1                  (0x0002UL << RI_HYSCR2_PD_Pos)          /*!< 0x00020000 */
  6446. #define RI_HYSCR2_PD_2                  (0x0004UL << RI_HYSCR2_PD_Pos)          /*!< 0x00040000 */
  6447. #define RI_HYSCR2_PD_3                  (0x0008UL << RI_HYSCR2_PD_Pos)          /*!< 0x00080000 */
  6448. #define RI_HYSCR2_PD_4                  (0x0010UL << RI_HYSCR2_PD_Pos)          /*!< 0x00100000 */
  6449. #define RI_HYSCR2_PD_5                  (0x0020UL << RI_HYSCR2_PD_Pos)          /*!< 0x00200000 */
  6450. #define RI_HYSCR2_PD_6                  (0x0040UL << RI_HYSCR2_PD_Pos)          /*!< 0x00400000 */
  6451. #define RI_HYSCR2_PD_7                  (0x0080UL << RI_HYSCR2_PD_Pos)          /*!< 0x00800000 */
  6452. #define RI_HYSCR2_PD_8                  (0x0100UL << RI_HYSCR2_PD_Pos)          /*!< 0x01000000 */
  6453. #define RI_HYSCR2_PD_9                  (0x0200UL << RI_HYSCR2_PD_Pos)          /*!< 0x02000000 */
  6454. #define RI_HYSCR2_PD_10                 (0x0400UL << RI_HYSCR2_PD_Pos)          /*!< 0x04000000 */
  6455. #define RI_HYSCR2_PD_11                 (0x0800UL << RI_HYSCR2_PD_Pos)          /*!< 0x08000000 */
  6456. #define RI_HYSCR2_PD_12                 (0x1000UL << RI_HYSCR2_PD_Pos)          /*!< 0x10000000 */
  6457. #define RI_HYSCR2_PD_13                 (0x2000UL << RI_HYSCR2_PD_Pos)          /*!< 0x20000000 */
  6458. #define RI_HYSCR2_PD_14                 (0x4000UL << RI_HYSCR2_PD_Pos)          /*!< 0x40000000 */
  6459. #define RI_HYSCR2_PD_15                 (0x8000UL << RI_HYSCR2_PD_Pos)          /*!< 0x80000000 */
  6460.  
  6461. /********************  Bit definition for RI_HYSCR3 register  ********************/
  6462. #define RI_HYSCR3_PE_Pos                (0U)                                  
  6463. #define RI_HYSCR3_PE_Msk                (0xFFFFUL << RI_HYSCR3_PE_Pos)          /*!< 0x0000FFFF */
  6464. #define RI_HYSCR3_PE                    RI_HYSCR3_PE_Msk                       /*!< PE[15:0] Port E Hysteresis selection */
  6465. #define RI_HYSCR3_PE_0                  (0x0001UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000001 */
  6466. #define RI_HYSCR3_PE_1                  (0x0002UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000002 */
  6467. #define RI_HYSCR3_PE_2                  (0x0004UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000004 */
  6468. #define RI_HYSCR3_PE_3                  (0x0008UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000008 */
  6469. #define RI_HYSCR3_PE_4                  (0x0010UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000010 */
  6470. #define RI_HYSCR3_PE_5                  (0x0020UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000020 */
  6471. #define RI_HYSCR3_PE_6                  (0x0040UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000040 */
  6472. #define RI_HYSCR3_PE_7                  (0x0080UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000080 */
  6473. #define RI_HYSCR3_PE_8                  (0x0100UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000100 */
  6474. #define RI_HYSCR3_PE_9                  (0x0200UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000200 */
  6475. #define RI_HYSCR3_PE_10                 (0x0400UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000400 */
  6476. #define RI_HYSCR3_PE_11                 (0x0800UL << RI_HYSCR3_PE_Pos)          /*!< 0x00000800 */
  6477. #define RI_HYSCR3_PE_12                 (0x1000UL << RI_HYSCR3_PE_Pos)          /*!< 0x00001000 */
  6478. #define RI_HYSCR3_PE_13                 (0x2000UL << RI_HYSCR3_PE_Pos)          /*!< 0x00002000 */
  6479. #define RI_HYSCR3_PE_14                 (0x4000UL << RI_HYSCR3_PE_Pos)          /*!< 0x00004000 */
  6480. #define RI_HYSCR3_PE_15                 (0x8000UL << RI_HYSCR3_PE_Pos)          /*!< 0x00008000 */
  6481. #define RI_HYSCR3_PF_Pos                (16U)                                  
  6482. #define RI_HYSCR3_PF_Msk                (0xFFFFUL << RI_HYSCR3_PF_Pos)          /*!< 0xFFFF0000 */
  6483. #define RI_HYSCR3_PF                    RI_HYSCR3_PF_Msk                       /*!< PF[15:0] Port F Hysteresis selection */
  6484. #define RI_HYSCR3_PF_0                  (0x0001UL << RI_HYSCR3_PF_Pos)          /*!< 0x00010000 */
  6485. #define RI_HYSCR3_PF_1                  (0x0002UL << RI_HYSCR3_PF_Pos)          /*!< 0x00020000 */
  6486. #define RI_HYSCR3_PF_2                  (0x0004UL << RI_HYSCR3_PF_Pos)          /*!< 0x00040000 */
  6487. #define RI_HYSCR3_PF_3                  (0x0008UL << RI_HYSCR3_PF_Pos)          /*!< 0x00080000 */
  6488. #define RI_HYSCR3_PF_4                  (0x0010UL << RI_HYSCR3_PF_Pos)          /*!< 0x00100000 */
  6489. #define RI_HYSCR3_PF_5                  (0x0020UL << RI_HYSCR3_PF_Pos)          /*!< 0x00200000 */
  6490. #define RI_HYSCR3_PF_6                  (0x0040UL << RI_HYSCR3_PF_Pos)          /*!< 0x00400000 */
  6491. #define RI_HYSCR3_PF_7                  (0x0080UL << RI_HYSCR3_PF_Pos)          /*!< 0x00800000 */
  6492. #define RI_HYSCR3_PF_8                  (0x0100UL << RI_HYSCR3_PF_Pos)          /*!< 0x01000000 */
  6493. #define RI_HYSCR3_PF_9                  (0x0200UL << RI_HYSCR3_PF_Pos)          /*!< 0x02000000 */
  6494. #define RI_HYSCR3_PF_10                 (0x0400UL << RI_HYSCR3_PF_Pos)          /*!< 0x04000000 */
  6495. #define RI_HYSCR3_PF_11                 (0x0800UL << RI_HYSCR3_PF_Pos)          /*!< 0x08000000 */
  6496. #define RI_HYSCR3_PF_12                 (0x1000UL << RI_HYSCR3_PF_Pos)          /*!< 0x10000000 */
  6497. #define RI_HYSCR3_PF_13                 (0x2000UL << RI_HYSCR3_PF_Pos)          /*!< 0x20000000 */
  6498. #define RI_HYSCR3_PF_14                 (0x4000UL << RI_HYSCR3_PF_Pos)          /*!< 0x40000000 */
  6499. #define RI_HYSCR3_PF_15                 (0x8000UL << RI_HYSCR3_PF_Pos)          /*!< 0x80000000 */
  6500. /********************  Bit definition for RI_HYSCR4 register  ********************/
  6501. #define RI_HYSCR4_PG_Pos                (0U)                                  
  6502. #define RI_HYSCR4_PG_Msk                (0xFFFFUL << RI_HYSCR4_PG_Pos)          /*!< 0x0000FFFF */
  6503. #define RI_HYSCR4_PG                    RI_HYSCR4_PG_Msk                       /*!< PG[15:0] Port G Hysteresis selection */
  6504. #define RI_HYSCR4_PG_0                  (0x0001UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000001 */
  6505. #define RI_HYSCR4_PG_1                  (0x0002UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000002 */
  6506. #define RI_HYSCR4_PG_2                  (0x0004UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000004 */
  6507. #define RI_HYSCR4_PG_3                  (0x0008UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000008 */
  6508. #define RI_HYSCR4_PG_4                  (0x0010UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000010 */
  6509. #define RI_HYSCR4_PG_5                  (0x0020UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000020 */
  6510. #define RI_HYSCR4_PG_6                  (0x0040UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000040 */
  6511. #define RI_HYSCR4_PG_7                  (0x0080UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000080 */
  6512. #define RI_HYSCR4_PG_8                  (0x0100UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000100 */
  6513. #define RI_HYSCR4_PG_9                  (0x0200UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000200 */
  6514. #define RI_HYSCR4_PG_10                 (0x0400UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000400 */
  6515. #define RI_HYSCR4_PG_11                 (0x0800UL << RI_HYSCR4_PG_Pos)          /*!< 0x00000800 */
  6516. #define RI_HYSCR4_PG_12                 (0x1000UL << RI_HYSCR4_PG_Pos)          /*!< 0x00001000 */
  6517. #define RI_HYSCR4_PG_13                 (0x2000UL << RI_HYSCR4_PG_Pos)          /*!< 0x00002000 */
  6518. #define RI_HYSCR4_PG_14                 (0x4000UL << RI_HYSCR4_PG_Pos)          /*!< 0x00004000 */
  6519. #define RI_HYSCR4_PG_15                 (0x8000UL << RI_HYSCR4_PG_Pos)          /*!< 0x00008000 */
  6520.  
  6521. /********************  Bit definition for RI_ASMR1 register  ********************/
  6522. #define RI_ASMR1_PA_Pos                 (0U)                                  
  6523. #define RI_ASMR1_PA_Msk                 (0xFFFFUL << RI_ASMR1_PA_Pos)           /*!< 0x0000FFFF */
  6524. #define RI_ASMR1_PA                     RI_ASMR1_PA_Msk                        /*!< PA[15:0] Port A selection*/
  6525. #define RI_ASMR1_PA_0                   (0x0001UL << RI_ASMR1_PA_Pos)           /*!< 0x00000001 */
  6526. #define RI_ASMR1_PA_1                   (0x0002UL << RI_ASMR1_PA_Pos)           /*!< 0x00000002 */
  6527. #define RI_ASMR1_PA_2                   (0x0004UL << RI_ASMR1_PA_Pos)           /*!< 0x00000004 */
  6528. #define RI_ASMR1_PA_3                   (0x0008UL << RI_ASMR1_PA_Pos)           /*!< 0x00000008 */
  6529. #define RI_ASMR1_PA_4                   (0x0010UL << RI_ASMR1_PA_Pos)           /*!< 0x00000010 */
  6530. #define RI_ASMR1_PA_5                   (0x0020UL << RI_ASMR1_PA_Pos)           /*!< 0x00000020 */
  6531. #define RI_ASMR1_PA_6                   (0x0040UL << RI_ASMR1_PA_Pos)           /*!< 0x00000040 */
  6532. #define RI_ASMR1_PA_7                   (0x0080UL << RI_ASMR1_PA_Pos)           /*!< 0x00000080 */
  6533. #define RI_ASMR1_PA_8                   (0x0100UL << RI_ASMR1_PA_Pos)           /*!< 0x00000100 */
  6534. #define RI_ASMR1_PA_9                   (0x0200UL << RI_ASMR1_PA_Pos)           /*!< 0x00000200 */
  6535. #define RI_ASMR1_PA_10                  (0x0400UL << RI_ASMR1_PA_Pos)           /*!< 0x00000400 */
  6536. #define RI_ASMR1_PA_11                  (0x0800UL << RI_ASMR1_PA_Pos)           /*!< 0x00000800 */
  6537. #define RI_ASMR1_PA_12                  (0x1000UL << RI_ASMR1_PA_Pos)           /*!< 0x00001000 */
  6538. #define RI_ASMR1_PA_13                  (0x2000UL << RI_ASMR1_PA_Pos)           /*!< 0x00002000 */
  6539. #define RI_ASMR1_PA_14                  (0x4000UL << RI_ASMR1_PA_Pos)           /*!< 0x00004000 */
  6540. #define RI_ASMR1_PA_15                  (0x8000UL << RI_ASMR1_PA_Pos)           /*!< 0x00008000 */
  6541.  
  6542. /********************  Bit definition for RI_CMR1 register  ********************/
  6543. #define RI_CMR1_PA_Pos                  (0U)                                  
  6544. #define RI_CMR1_PA_Msk                  (0xFFFFUL << RI_CMR1_PA_Pos)            /*!< 0x0000FFFF */
  6545. #define RI_CMR1_PA                      RI_CMR1_PA_Msk                         /*!< PA[15:0] Port A selection*/
  6546. #define RI_CMR1_PA_0                    (0x0001UL << RI_CMR1_PA_Pos)            /*!< 0x00000001 */
  6547. #define RI_CMR1_PA_1                    (0x0002UL << RI_CMR1_PA_Pos)            /*!< 0x00000002 */
  6548. #define RI_CMR1_PA_2                    (0x0004UL << RI_CMR1_PA_Pos)            /*!< 0x00000004 */
  6549. #define RI_CMR1_PA_3                    (0x0008UL << RI_CMR1_PA_Pos)            /*!< 0x00000008 */
  6550. #define RI_CMR1_PA_4                    (0x0010UL << RI_CMR1_PA_Pos)            /*!< 0x00000010 */
  6551. #define RI_CMR1_PA_5                    (0x0020UL << RI_CMR1_PA_Pos)            /*!< 0x00000020 */
  6552. #define RI_CMR1_PA_6                    (0x0040UL << RI_CMR1_PA_Pos)            /*!< 0x00000040 */
  6553. #define RI_CMR1_PA_7                    (0x0080UL << RI_CMR1_PA_Pos)            /*!< 0x00000080 */
  6554. #define RI_CMR1_PA_8                    (0x0100UL << RI_CMR1_PA_Pos)            /*!< 0x00000100 */
  6555. #define RI_CMR1_PA_9                    (0x0200UL << RI_CMR1_PA_Pos)            /*!< 0x00000200 */
  6556. #define RI_CMR1_PA_10                   (0x0400UL << RI_CMR1_PA_Pos)            /*!< 0x00000400 */
  6557. #define RI_CMR1_PA_11                   (0x0800UL << RI_CMR1_PA_Pos)            /*!< 0x00000800 */
  6558. #define RI_CMR1_PA_12                   (0x1000UL << RI_CMR1_PA_Pos)            /*!< 0x00001000 */
  6559. #define RI_CMR1_PA_13                   (0x2000UL << RI_CMR1_PA_Pos)            /*!< 0x00002000 */
  6560. #define RI_CMR1_PA_14                   (0x4000UL << RI_CMR1_PA_Pos)            /*!< 0x00004000 */
  6561. #define RI_CMR1_PA_15                   (0x8000UL << RI_CMR1_PA_Pos)            /*!< 0x00008000 */
  6562.  
  6563. /********************  Bit definition for RI_CICR1 register  ********************/
  6564. #define RI_CICR1_PA_Pos                 (0U)                                  
  6565. #define RI_CICR1_PA_Msk                 (0xFFFFUL << RI_CICR1_PA_Pos)           /*!< 0x0000FFFF */
  6566. #define RI_CICR1_PA                     RI_CICR1_PA_Msk                        /*!< PA[15:0] Port A selection*/
  6567. #define RI_CICR1_PA_0                   (0x0001UL << RI_CICR1_PA_Pos)           /*!< 0x00000001 */
  6568. #define RI_CICR1_PA_1                   (0x0002UL << RI_CICR1_PA_Pos)           /*!< 0x00000002 */
  6569. #define RI_CICR1_PA_2                   (0x0004UL << RI_CICR1_PA_Pos)           /*!< 0x00000004 */
  6570. #define RI_CICR1_PA_3                   (0x0008UL << RI_CICR1_PA_Pos)           /*!< 0x00000008 */
  6571. #define RI_CICR1_PA_4                   (0x0010UL << RI_CICR1_PA_Pos)           /*!< 0x00000010 */
  6572. #define RI_CICR1_PA_5                   (0x0020UL << RI_CICR1_PA_Pos)           /*!< 0x00000020 */
  6573. #define RI_CICR1_PA_6                   (0x0040UL << RI_CICR1_PA_Pos)           /*!< 0x00000040 */
  6574. #define RI_CICR1_PA_7                   (0x0080UL << RI_CICR1_PA_Pos)           /*!< 0x00000080 */
  6575. #define RI_CICR1_PA_8                   (0x0100UL << RI_CICR1_PA_Pos)           /*!< 0x00000100 */
  6576. #define RI_CICR1_PA_9                   (0x0200UL << RI_CICR1_PA_Pos)           /*!< 0x00000200 */
  6577. #define RI_CICR1_PA_10                  (0x0400UL << RI_CICR1_PA_Pos)           /*!< 0x00000400 */
  6578. #define RI_CICR1_PA_11                  (0x0800UL << RI_CICR1_PA_Pos)           /*!< 0x00000800 */
  6579. #define RI_CICR1_PA_12                  (0x1000UL << RI_CICR1_PA_Pos)           /*!< 0x00001000 */
  6580. #define RI_CICR1_PA_13                  (0x2000UL << RI_CICR1_PA_Pos)           /*!< 0x00002000 */
  6581. #define RI_CICR1_PA_14                  (0x4000UL << RI_CICR1_PA_Pos)           /*!< 0x00004000 */
  6582. #define RI_CICR1_PA_15                  (0x8000UL << RI_CICR1_PA_Pos)           /*!< 0x00008000 */
  6583.  
  6584. /********************  Bit definition for RI_ASMR2 register  ********************/
  6585. #define RI_ASMR2_PB_Pos                 (0U)                                  
  6586. #define RI_ASMR2_PB_Msk                 (0xFFFFUL << RI_ASMR2_PB_Pos)           /*!< 0x0000FFFF */
  6587. #define RI_ASMR2_PB                     RI_ASMR2_PB_Msk                        /*!< PB[15:0] Port B selection */
  6588. #define RI_ASMR2_PB_0                   (0x0001UL << RI_ASMR2_PB_Pos)           /*!< 0x00000001 */
  6589. #define RI_ASMR2_PB_1                   (0x0002UL << RI_ASMR2_PB_Pos)           /*!< 0x00000002 */
  6590. #define RI_ASMR2_PB_2                   (0x0004UL << RI_ASMR2_PB_Pos)           /*!< 0x00000004 */
  6591. #define RI_ASMR2_PB_3                   (0x0008UL << RI_ASMR2_PB_Pos)           /*!< 0x00000008 */
  6592. #define RI_ASMR2_PB_4                   (0x0010UL << RI_ASMR2_PB_Pos)           /*!< 0x00000010 */
  6593. #define RI_ASMR2_PB_5                   (0x0020UL << RI_ASMR2_PB_Pos)           /*!< 0x00000020 */
  6594. #define RI_ASMR2_PB_6                   (0x0040UL << RI_ASMR2_PB_Pos)           /*!< 0x00000040 */
  6595. #define RI_ASMR2_PB_7                   (0x0080UL << RI_ASMR2_PB_Pos)           /*!< 0x00000080 */
  6596. #define RI_ASMR2_PB_8                   (0x0100UL << RI_ASMR2_PB_Pos)           /*!< 0x00000100 */
  6597. #define RI_ASMR2_PB_9                   (0x0200UL << RI_ASMR2_PB_Pos)           /*!< 0x00000200 */
  6598. #define RI_ASMR2_PB_10                  (0x0400UL << RI_ASMR2_PB_Pos)           /*!< 0x00000400 */
  6599. #define RI_ASMR2_PB_11                  (0x0800UL << RI_ASMR2_PB_Pos)           /*!< 0x00000800 */
  6600. #define RI_ASMR2_PB_12                  (0x1000UL << RI_ASMR2_PB_Pos)           /*!< 0x00001000 */
  6601. #define RI_ASMR2_PB_13                  (0x2000UL << RI_ASMR2_PB_Pos)           /*!< 0x00002000 */
  6602. #define RI_ASMR2_PB_14                  (0x4000UL << RI_ASMR2_PB_Pos)           /*!< 0x00004000 */
  6603. #define RI_ASMR2_PB_15                  (0x8000UL << RI_ASMR2_PB_Pos)           /*!< 0x00008000 */
  6604.  
  6605. /********************  Bit definition for RI_CMR2 register  ********************/
  6606. #define RI_CMR2_PB_Pos                  (0U)                                  
  6607. #define RI_CMR2_PB_Msk                  (0xFFFFUL << RI_CMR2_PB_Pos)            /*!< 0x0000FFFF */
  6608. #define RI_CMR2_PB                      RI_CMR2_PB_Msk                         /*!< PB[15:0] Port B selection */
  6609. #define RI_CMR2_PB_0                    (0x0001UL << RI_CMR2_PB_Pos)            /*!< 0x00000001 */
  6610. #define RI_CMR2_PB_1                    (0x0002UL << RI_CMR2_PB_Pos)            /*!< 0x00000002 */
  6611. #define RI_CMR2_PB_2                    (0x0004UL << RI_CMR2_PB_Pos)            /*!< 0x00000004 */
  6612. #define RI_CMR2_PB_3                    (0x0008UL << RI_CMR2_PB_Pos)            /*!< 0x00000008 */
  6613. #define RI_CMR2_PB_4                    (0x0010UL << RI_CMR2_PB_Pos)            /*!< 0x00000010 */
  6614. #define RI_CMR2_PB_5                    (0x0020UL << RI_CMR2_PB_Pos)            /*!< 0x00000020 */
  6615. #define RI_CMR2_PB_6                    (0x0040UL << RI_CMR2_PB_Pos)            /*!< 0x00000040 */
  6616. #define RI_CMR2_PB_7                    (0x0080UL << RI_CMR2_PB_Pos)            /*!< 0x00000080 */
  6617. #define RI_CMR2_PB_8                    (0x0100UL << RI_CMR2_PB_Pos)            /*!< 0x00000100 */
  6618. #define RI_CMR2_PB_9                    (0x0200UL << RI_CMR2_PB_Pos)            /*!< 0x00000200 */
  6619. #define RI_CMR2_PB_10                   (0x0400UL << RI_CMR2_PB_Pos)            /*!< 0x00000400 */
  6620. #define RI_CMR2_PB_11                   (0x0800UL << RI_CMR2_PB_Pos)            /*!< 0x00000800 */
  6621. #define RI_CMR2_PB_12                   (0x1000UL << RI_CMR2_PB_Pos)            /*!< 0x00001000 */
  6622. #define RI_CMR2_PB_13                   (0x2000UL << RI_CMR2_PB_Pos)            /*!< 0x00002000 */
  6623. #define RI_CMR2_PB_14                   (0x4000UL << RI_CMR2_PB_Pos)            /*!< 0x00004000 */
  6624. #define RI_CMR2_PB_15                   (0x8000UL << RI_CMR2_PB_Pos)            /*!< 0x00008000 */
  6625.  
  6626. /********************  Bit definition for RI_CICR2 register  ********************/
  6627. #define RI_CICR2_PB_Pos                 (0U)                                  
  6628. #define RI_CICR2_PB_Msk                 (0xFFFFUL << RI_CICR2_PB_Pos)           /*!< 0x0000FFFF */
  6629. #define RI_CICR2_PB                     RI_CICR2_PB_Msk                        /*!< PB[15:0] Port B selection */
  6630. #define RI_CICR2_PB_0                   (0x0001UL << RI_CICR2_PB_Pos)           /*!< 0x00000001 */
  6631. #define RI_CICR2_PB_1                   (0x0002UL << RI_CICR2_PB_Pos)           /*!< 0x00000002 */
  6632. #define RI_CICR2_PB_2                   (0x0004UL << RI_CICR2_PB_Pos)           /*!< 0x00000004 */
  6633. #define RI_CICR2_PB_3                   (0x0008UL << RI_CICR2_PB_Pos)           /*!< 0x00000008 */
  6634. #define RI_CICR2_PB_4                   (0x0010UL << RI_CICR2_PB_Pos)           /*!< 0x00000010 */
  6635. #define RI_CICR2_PB_5                   (0x0020UL << RI_CICR2_PB_Pos)           /*!< 0x00000020 */
  6636. #define RI_CICR2_PB_6                   (0x0040UL << RI_CICR2_PB_Pos)           /*!< 0x00000040 */
  6637. #define RI_CICR2_PB_7                   (0x0080UL << RI_CICR2_PB_Pos)           /*!< 0x00000080 */
  6638. #define RI_CICR2_PB_8                   (0x0100UL << RI_CICR2_PB_Pos)           /*!< 0x00000100 */
  6639. #define RI_CICR2_PB_9                   (0x0200UL << RI_CICR2_PB_Pos)           /*!< 0x00000200 */
  6640. #define RI_CICR2_PB_10                  (0x0400UL << RI_CICR2_PB_Pos)           /*!< 0x00000400 */
  6641. #define RI_CICR2_PB_11                  (0x0800UL << RI_CICR2_PB_Pos)           /*!< 0x00000800 */
  6642. #define RI_CICR2_PB_12                  (0x1000UL << RI_CICR2_PB_Pos)           /*!< 0x00001000 */
  6643. #define RI_CICR2_PB_13                  (0x2000UL << RI_CICR2_PB_Pos)           /*!< 0x00002000 */
  6644. #define RI_CICR2_PB_14                  (0x4000UL << RI_CICR2_PB_Pos)           /*!< 0x00004000 */
  6645. #define RI_CICR2_PB_15                  (0x8000UL << RI_CICR2_PB_Pos)           /*!< 0x00008000 */
  6646.  
  6647. /********************  Bit definition for RI_ASMR3 register  ********************/
  6648. #define RI_ASMR3_PC_Pos                 (0U)                                  
  6649. #define RI_ASMR3_PC_Msk                 (0xFFFFUL << RI_ASMR3_PC_Pos)           /*!< 0x0000FFFF */
  6650. #define RI_ASMR3_PC                     RI_ASMR3_PC_Msk                        /*!< PC[15:0] Port C selection */
  6651. #define RI_ASMR3_PC_0                   (0x0001UL << RI_ASMR3_PC_Pos)           /*!< 0x00000001 */
  6652. #define RI_ASMR3_PC_1                   (0x0002UL << RI_ASMR3_PC_Pos)           /*!< 0x00000002 */
  6653. #define RI_ASMR3_PC_2                   (0x0004UL << RI_ASMR3_PC_Pos)           /*!< 0x00000004 */
  6654. #define RI_ASMR3_PC_3                   (0x0008UL << RI_ASMR3_PC_Pos)           /*!< 0x00000008 */
  6655. #define RI_ASMR3_PC_4                   (0x0010UL << RI_ASMR3_PC_Pos)           /*!< 0x00000010 */
  6656. #define RI_ASMR3_PC_5                   (0x0020UL << RI_ASMR3_PC_Pos)           /*!< 0x00000020 */
  6657. #define RI_ASMR3_PC_6                   (0x0040UL << RI_ASMR3_PC_Pos)           /*!< 0x00000040 */
  6658. #define RI_ASMR3_PC_7                   (0x0080UL << RI_ASMR3_PC_Pos)           /*!< 0x00000080 */
  6659. #define RI_ASMR3_PC_8                   (0x0100UL << RI_ASMR3_PC_Pos)           /*!< 0x00000100 */
  6660. #define RI_ASMR3_PC_9                   (0x0200UL << RI_ASMR3_PC_Pos)           /*!< 0x00000200 */
  6661. #define RI_ASMR3_PC_10                  (0x0400UL << RI_ASMR3_PC_Pos)           /*!< 0x00000400 */
  6662. #define RI_ASMR3_PC_11                  (0x0800UL << RI_ASMR3_PC_Pos)           /*!< 0x00000800 */
  6663. #define RI_ASMR3_PC_12                  (0x1000UL << RI_ASMR3_PC_Pos)           /*!< 0x00001000 */
  6664. #define RI_ASMR3_PC_13                  (0x2000UL << RI_ASMR3_PC_Pos)           /*!< 0x00002000 */
  6665. #define RI_ASMR3_PC_14                  (0x4000UL << RI_ASMR3_PC_Pos)           /*!< 0x00004000 */
  6666. #define RI_ASMR3_PC_15                  (0x8000UL << RI_ASMR3_PC_Pos)           /*!< 0x00008000 */
  6667.  
  6668. /********************  Bit definition for RI_CMR3 register  ********************/
  6669. #define RI_CMR3_PC_Pos                  (0U)                                  
  6670. #define RI_CMR3_PC_Msk                  (0xFFFFUL << RI_CMR3_PC_Pos)            /*!< 0x0000FFFF */
  6671. #define RI_CMR3_PC                      RI_CMR3_PC_Msk                         /*!< PC[15:0] Port C selection */
  6672. #define RI_CMR3_PC_0                    (0x0001UL << RI_CMR3_PC_Pos)            /*!< 0x00000001 */
  6673. #define RI_CMR3_PC_1                    (0x0002UL << RI_CMR3_PC_Pos)            /*!< 0x00000002 */
  6674. #define RI_CMR3_PC_2                    (0x0004UL << RI_CMR3_PC_Pos)            /*!< 0x00000004 */
  6675. #define RI_CMR3_PC_3                    (0x0008UL << RI_CMR3_PC_Pos)            /*!< 0x00000008 */
  6676. #define RI_CMR3_PC_4                    (0x0010UL << RI_CMR3_PC_Pos)            /*!< 0x00000010 */
  6677. #define RI_CMR3_PC_5                    (0x0020UL << RI_CMR3_PC_Pos)            /*!< 0x00000020 */
  6678. #define RI_CMR3_PC_6                    (0x0040UL << RI_CMR3_PC_Pos)            /*!< 0x00000040 */
  6679. #define RI_CMR3_PC_7                    (0x0080UL << RI_CMR3_PC_Pos)            /*!< 0x00000080 */
  6680. #define RI_CMR3_PC_8                    (0x0100UL << RI_CMR3_PC_Pos)            /*!< 0x00000100 */
  6681. #define RI_CMR3_PC_9                    (0x0200UL << RI_CMR3_PC_Pos)            /*!< 0x00000200 */
  6682. #define RI_CMR3_PC_10                   (0x0400UL << RI_CMR3_PC_Pos)            /*!< 0x00000400 */
  6683. #define RI_CMR3_PC_11                   (0x0800UL << RI_CMR3_PC_Pos)            /*!< 0x00000800 */
  6684. #define RI_CMR3_PC_12                   (0x1000UL << RI_CMR3_PC_Pos)            /*!< 0x00001000 */
  6685. #define RI_CMR3_PC_13                   (0x2000UL << RI_CMR3_PC_Pos)            /*!< 0x00002000 */
  6686. #define RI_CMR3_PC_14                   (0x4000UL << RI_CMR3_PC_Pos)            /*!< 0x00004000 */
  6687. #define RI_CMR3_PC_15                   (0x8000UL << RI_CMR3_PC_Pos)            /*!< 0x00008000 */
  6688.  
  6689. /********************  Bit definition for RI_CICR3 register  ********************/
  6690. #define RI_CICR3_PC_Pos                 (0U)                                  
  6691. #define RI_CICR3_PC_Msk                 (0xFFFFUL << RI_CICR3_PC_Pos)           /*!< 0x0000FFFF */
  6692. #define RI_CICR3_PC                     RI_CICR3_PC_Msk                        /*!< PC[15:0] Port C selection */
  6693. #define RI_CICR3_PC_0                   (0x0001UL << RI_CICR3_PC_Pos)           /*!< 0x00000001 */
  6694. #define RI_CICR3_PC_1                   (0x0002UL << RI_CICR3_PC_Pos)           /*!< 0x00000002 */
  6695. #define RI_CICR3_PC_2                   (0x0004UL << RI_CICR3_PC_Pos)           /*!< 0x00000004 */
  6696. #define RI_CICR3_PC_3                   (0x0008UL << RI_CICR3_PC_Pos)           /*!< 0x00000008 */
  6697. #define RI_CICR3_PC_4                   (0x0010UL << RI_CICR3_PC_Pos)           /*!< 0x00000010 */
  6698. #define RI_CICR3_PC_5                   (0x0020UL << RI_CICR3_PC_Pos)           /*!< 0x00000020 */
  6699. #define RI_CICR3_PC_6                   (0x0040UL << RI_CICR3_PC_Pos)           /*!< 0x00000040 */
  6700. #define RI_CICR3_PC_7                   (0x0080UL << RI_CICR3_PC_Pos)           /*!< 0x00000080 */
  6701. #define RI_CICR3_PC_8                   (0x0100UL << RI_CICR3_PC_Pos)           /*!< 0x00000100 */
  6702. #define RI_CICR3_PC_9                   (0x0200UL << RI_CICR3_PC_Pos)           /*!< 0x00000200 */
  6703. #define RI_CICR3_PC_10                  (0x0400UL << RI_CICR3_PC_Pos)           /*!< 0x00000400 */
  6704. #define RI_CICR3_PC_11                  (0x0800UL << RI_CICR3_PC_Pos)           /*!< 0x00000800 */
  6705. #define RI_CICR3_PC_12                  (0x1000UL << RI_CICR3_PC_Pos)           /*!< 0x00001000 */
  6706. #define RI_CICR3_PC_13                  (0x2000UL << RI_CICR3_PC_Pos)           /*!< 0x00002000 */
  6707. #define RI_CICR3_PC_14                  (0x4000UL << RI_CICR3_PC_Pos)           /*!< 0x00004000 */
  6708. #define RI_CICR3_PC_15                  (0x8000UL << RI_CICR3_PC_Pos)           /*!< 0x00008000 */
  6709.  
  6710. /********************  Bit definition for RI_ASMR4 register  ********************/
  6711. #define RI_ASMR4_PF_Pos                 (0U)                                  
  6712. #define RI_ASMR4_PF_Msk                 (0xFFFFUL << RI_ASMR4_PF_Pos)           /*!< 0x0000FFFF */
  6713. #define RI_ASMR4_PF                     RI_ASMR4_PF_Msk                        /*!< PF[15:0] Port F selection */
  6714. #define RI_ASMR4_PF_0                   (0x0001UL << RI_ASMR4_PF_Pos)           /*!< 0x00000001 */
  6715. #define RI_ASMR4_PF_1                   (0x0002UL << RI_ASMR4_PF_Pos)           /*!< 0x00000002 */
  6716. #define RI_ASMR4_PF_2                   (0x0004UL << RI_ASMR4_PF_Pos)           /*!< 0x00000004 */
  6717. #define RI_ASMR4_PF_3                   (0x0008UL << RI_ASMR4_PF_Pos)           /*!< 0x00000008 */
  6718. #define RI_ASMR4_PF_4                   (0x0010UL << RI_ASMR4_PF_Pos)           /*!< 0x00000010 */
  6719. #define RI_ASMR4_PF_5                   (0x0020UL << RI_ASMR4_PF_Pos)           /*!< 0x00000020 */
  6720. #define RI_ASMR4_PF_6                   (0x0040UL << RI_ASMR4_PF_Pos)           /*!< 0x00000040 */
  6721. #define RI_ASMR4_PF_7                   (0x0080UL << RI_ASMR4_PF_Pos)           /*!< 0x00000080 */
  6722. #define RI_ASMR4_PF_8                   (0x0100UL << RI_ASMR4_PF_Pos)           /*!< 0x00000100 */
  6723. #define RI_ASMR4_PF_9                   (0x0200UL << RI_ASMR4_PF_Pos)           /*!< 0x00000200 */
  6724. #define RI_ASMR4_PF_10                  (0x0400UL << RI_ASMR4_PF_Pos)           /*!< 0x00000400 */
  6725. #define RI_ASMR4_PF_11                  (0x0800UL << RI_ASMR4_PF_Pos)           /*!< 0x00000800 */
  6726. #define RI_ASMR4_PF_12                  (0x1000UL << RI_ASMR4_PF_Pos)           /*!< 0x00001000 */
  6727. #define RI_ASMR4_PF_13                  (0x2000UL << RI_ASMR4_PF_Pos)           /*!< 0x00002000 */
  6728. #define RI_ASMR4_PF_14                  (0x4000UL << RI_ASMR4_PF_Pos)           /*!< 0x00004000 */
  6729. #define RI_ASMR4_PF_15                  (0x8000UL << RI_ASMR4_PF_Pos)           /*!< 0x00008000 */
  6730.  
  6731. /********************  Bit definition for RI_CMR4 register  ********************/
  6732. #define RI_CMR4_PF_Pos                  (0U)                                  
  6733. #define RI_CMR4_PF_Msk                  (0xFFFFUL << RI_CMR4_PF_Pos)            /*!< 0x0000FFFF */
  6734. #define RI_CMR4_PF                      RI_CMR4_PF_Msk                         /*!< PF[15:0] Port F selection */
  6735. #define RI_CMR4_PF_0                    (0x0001UL << RI_CMR4_PF_Pos)            /*!< 0x00000001 */
  6736. #define RI_CMR4_PF_1                    (0x0002UL << RI_CMR4_PF_Pos)            /*!< 0x00000002 */
  6737. #define RI_CMR4_PF_2                    (0x0004UL << RI_CMR4_PF_Pos)            /*!< 0x00000004 */
  6738. #define RI_CMR4_PF_3                    (0x0008UL << RI_CMR4_PF_Pos)            /*!< 0x00000008 */
  6739. #define RI_CMR4_PF_4                    (0x0010UL << RI_CMR4_PF_Pos)            /*!< 0x00000010 */
  6740. #define RI_CMR4_PF_5                    (0x0020UL << RI_CMR4_PF_Pos)            /*!< 0x00000020 */
  6741. #define RI_CMR4_PF_6                    (0x0040UL << RI_CMR4_PF_Pos)            /*!< 0x00000040 */
  6742. #define RI_CMR4_PF_7                    (0x0080UL << RI_CMR4_PF_Pos)            /*!< 0x00000080 */
  6743. #define RI_CMR4_PF_8                    (0x0100UL << RI_CMR4_PF_Pos)            /*!< 0x00000100 */
  6744. #define RI_CMR4_PF_9                    (0x0200UL << RI_CMR4_PF_Pos)            /*!< 0x00000200 */
  6745. #define RI_CMR4_PF_10                   (0x0400UL << RI_CMR4_PF_Pos)            /*!< 0x00000400 */
  6746. #define RI_CMR4_PF_11                   (0x0800UL << RI_CMR4_PF_Pos)            /*!< 0x00000800 */
  6747. #define RI_CMR4_PF_12                   (0x1000UL << RI_CMR4_PF_Pos)            /*!< 0x00001000 */
  6748. #define RI_CMR4_PF_13                   (0x2000UL << RI_CMR4_PF_Pos)            /*!< 0x00002000 */
  6749. #define RI_CMR4_PF_14                   (0x4000UL << RI_CMR4_PF_Pos)            /*!< 0x00004000 */
  6750. #define RI_CMR4_PF_15                   (0x8000UL << RI_CMR4_PF_Pos)            /*!< 0x00008000 */
  6751.  
  6752. /********************  Bit definition for RI_CICR4 register  ********************/
  6753. #define RI_CICR4_PF_Pos                 (0U)                                  
  6754. #define RI_CICR4_PF_Msk                 (0xFFFFUL << RI_CICR4_PF_Pos)           /*!< 0x0000FFFF */
  6755. #define RI_CICR4_PF                     RI_CICR4_PF_Msk                        /*!< PF[15:0] Port F selection */
  6756. #define RI_CICR4_PF_0                   (0x0001UL << RI_CICR4_PF_Pos)           /*!< 0x00000001 */
  6757. #define RI_CICR4_PF_1                   (0x0002UL << RI_CICR4_PF_Pos)           /*!< 0x00000002 */
  6758. #define RI_CICR4_PF_2                   (0x0004UL << RI_CICR4_PF_Pos)           /*!< 0x00000004 */
  6759. #define RI_CICR4_PF_3                   (0x0008UL << RI_CICR4_PF_Pos)           /*!< 0x00000008 */
  6760. #define RI_CICR4_PF_4                   (0x0010UL << RI_CICR4_PF_Pos)           /*!< 0x00000010 */
  6761. #define RI_CICR4_PF_5                   (0x0020UL << RI_CICR4_PF_Pos)           /*!< 0x00000020 */
  6762. #define RI_CICR4_PF_6                   (0x0040UL << RI_CICR4_PF_Pos)           /*!< 0x00000040 */
  6763. #define RI_CICR4_PF_7                   (0x0080UL << RI_CICR4_PF_Pos)           /*!< 0x00000080 */
  6764. #define RI_CICR4_PF_8                   (0x0100UL << RI_CICR4_PF_Pos)           /*!< 0x00000100 */
  6765. #define RI_CICR4_PF_9                   (0x0200UL << RI_CICR4_PF_Pos)           /*!< 0x00000200 */
  6766. #define RI_CICR4_PF_10                  (0x0400UL << RI_CICR4_PF_Pos)           /*!< 0x00000400 */
  6767. #define RI_CICR4_PF_11                  (0x0800UL << RI_CICR4_PF_Pos)           /*!< 0x00000800 */
  6768. #define RI_CICR4_PF_12                  (0x1000UL << RI_CICR4_PF_Pos)           /*!< 0x00001000 */
  6769. #define RI_CICR4_PF_13                  (0x2000UL << RI_CICR4_PF_Pos)           /*!< 0x00002000 */
  6770. #define RI_CICR4_PF_14                  (0x4000UL << RI_CICR4_PF_Pos)           /*!< 0x00004000 */
  6771. #define RI_CICR4_PF_15                  (0x8000UL << RI_CICR4_PF_Pos)           /*!< 0x00008000 */
  6772.  
  6773. /********************  Bit definition for RI_ASMR5 register  ********************/
  6774. #define RI_ASMR5_PG_Pos                 (0U)                                  
  6775. #define RI_ASMR5_PG_Msk                 (0xFFFFUL << RI_ASMR5_PG_Pos)           /*!< 0x0000FFFF */
  6776. #define RI_ASMR5_PG                     RI_ASMR5_PG_Msk                        /*!< PG[15:0] Port G selection */
  6777. #define RI_ASMR5_PG_0                   (0x0001UL << RI_ASMR5_PG_Pos)           /*!< 0x00000001 */
  6778. #define RI_ASMR5_PG_1                   (0x0002UL << RI_ASMR5_PG_Pos)           /*!< 0x00000002 */
  6779. #define RI_ASMR5_PG_2                   (0x0004UL << RI_ASMR5_PG_Pos)           /*!< 0x00000004 */
  6780. #define RI_ASMR5_PG_3                   (0x0008UL << RI_ASMR5_PG_Pos)           /*!< 0x00000008 */
  6781. #define RI_ASMR5_PG_4                   (0x0010UL << RI_ASMR5_PG_Pos)           /*!< 0x00000010 */
  6782. #define RI_ASMR5_PG_5                   (0x0020UL << RI_ASMR5_PG_Pos)           /*!< 0x00000020 */
  6783. #define RI_ASMR5_PG_6                   (0x0040UL << RI_ASMR5_PG_Pos)           /*!< 0x00000040 */
  6784. #define RI_ASMR5_PG_7                   (0x0080UL << RI_ASMR5_PG_Pos)           /*!< 0x00000080 */
  6785. #define RI_ASMR5_PG_8                   (0x0100UL << RI_ASMR5_PG_Pos)           /*!< 0x00000100 */
  6786. #define RI_ASMR5_PG_9                   (0x0200UL << RI_ASMR5_PG_Pos)           /*!< 0x00000200 */
  6787. #define RI_ASMR5_PG_10                  (0x0400UL << RI_ASMR5_PG_Pos)           /*!< 0x00000400 */
  6788. #define RI_ASMR5_PG_11                  (0x0800UL << RI_ASMR5_PG_Pos)           /*!< 0x00000800 */
  6789. #define RI_ASMR5_PG_12                  (0x1000UL << RI_ASMR5_PG_Pos)           /*!< 0x00001000 */
  6790. #define RI_ASMR5_PG_13                  (0x2000UL << RI_ASMR5_PG_Pos)           /*!< 0x00002000 */
  6791. #define RI_ASMR5_PG_14                  (0x4000UL << RI_ASMR5_PG_Pos)           /*!< 0x00004000 */
  6792. #define RI_ASMR5_PG_15                  (0x8000UL << RI_ASMR5_PG_Pos)           /*!< 0x00008000 */
  6793.  
  6794. /********************  Bit definition for RI_CMR5 register  ********************/
  6795. #define RI_CMR5_PG_Pos                  (0U)                                  
  6796. #define RI_CMR5_PG_Msk                  (0xFFFFUL << RI_CMR5_PG_Pos)            /*!< 0x0000FFFF */
  6797. #define RI_CMR5_PG                      RI_CMR5_PG_Msk                         /*!< PG[15:0] Port G selection */
  6798. #define RI_CMR5_PG_0                    (0x0001UL << RI_CMR5_PG_Pos)            /*!< 0x00000001 */
  6799. #define RI_CMR5_PG_1                    (0x0002UL << RI_CMR5_PG_Pos)            /*!< 0x00000002 */
  6800. #define RI_CMR5_PG_2                    (0x0004UL << RI_CMR5_PG_Pos)            /*!< 0x00000004 */
  6801. #define RI_CMR5_PG_3                    (0x0008UL << RI_CMR5_PG_Pos)            /*!< 0x00000008 */
  6802. #define RI_CMR5_PG_4                    (0x0010UL << RI_CMR5_PG_Pos)            /*!< 0x00000010 */
  6803. #define RI_CMR5_PG_5                    (0x0020UL << RI_CMR5_PG_Pos)            /*!< 0x00000020 */
  6804. #define RI_CMR5_PG_6                    (0x0040UL << RI_CMR5_PG_Pos)            /*!< 0x00000040 */
  6805. #define RI_CMR5_PG_7                    (0x0080UL << RI_CMR5_PG_Pos)            /*!< 0x00000080 */
  6806. #define RI_CMR5_PG_8                    (0x0100UL << RI_CMR5_PG_Pos)            /*!< 0x00000100 */
  6807. #define RI_CMR5_PG_9                    (0x0200UL << RI_CMR5_PG_Pos)            /*!< 0x00000200 */
  6808. #define RI_CMR5_PG_10                   (0x0400UL << RI_CMR5_PG_Pos)            /*!< 0x00000400 */
  6809. #define RI_CMR5_PG_11                   (0x0800UL << RI_CMR5_PG_Pos)            /*!< 0x00000800 */
  6810. #define RI_CMR5_PG_12                   (0x1000UL << RI_CMR5_PG_Pos)            /*!< 0x00001000 */
  6811. #define RI_CMR5_PG_13                   (0x2000UL << RI_CMR5_PG_Pos)            /*!< 0x00002000 */
  6812. #define RI_CMR5_PG_14                   (0x4000UL << RI_CMR5_PG_Pos)            /*!< 0x00004000 */
  6813. #define RI_CMR5_PG_15                   (0x8000UL << RI_CMR5_PG_Pos)            /*!< 0x00008000 */
  6814.  
  6815. /********************  Bit definition for RI_CICR5 register  ********************/
  6816. #define RI_CICR5_PG_Pos                 (0U)                                  
  6817. #define RI_CICR5_PG_Msk                 (0xFFFFUL << RI_CICR5_PG_Pos)           /*!< 0x0000FFFF */
  6818. #define RI_CICR5_PG                     RI_CICR5_PG_Msk                        /*!< PG[15:0] Port G selection */
  6819. #define RI_CICR5_PG_0                   (0x0001UL << RI_CICR5_PG_Pos)           /*!< 0x00000001 */
  6820. #define RI_CICR5_PG_1                   (0x0002UL << RI_CICR5_PG_Pos)           /*!< 0x00000002 */
  6821. #define RI_CICR5_PG_2                   (0x0004UL << RI_CICR5_PG_Pos)           /*!< 0x00000004 */
  6822. #define RI_CICR5_PG_3                   (0x0008UL << RI_CICR5_PG_Pos)           /*!< 0x00000008 */
  6823. #define RI_CICR5_PG_4                   (0x0010UL << RI_CICR5_PG_Pos)           /*!< 0x00000010 */
  6824. #define RI_CICR5_PG_5                   (0x0020UL << RI_CICR5_PG_Pos)           /*!< 0x00000020 */
  6825. #define RI_CICR5_PG_6                   (0x0040UL << RI_CICR5_PG_Pos)           /*!< 0x00000040 */
  6826. #define RI_CICR5_PG_7                   (0x0080UL << RI_CICR5_PG_Pos)           /*!< 0x00000080 */
  6827. #define RI_CICR5_PG_8                   (0x0100UL << RI_CICR5_PG_Pos)           /*!< 0x00000100 */
  6828. #define RI_CICR5_PG_9                   (0x0200UL << RI_CICR5_PG_Pos)           /*!< 0x00000200 */
  6829. #define RI_CICR5_PG_10                  (0x0400UL << RI_CICR5_PG_Pos)           /*!< 0x00000400 */
  6830. #define RI_CICR5_PG_11                  (0x0800UL << RI_CICR5_PG_Pos)           /*!< 0x00000800 */
  6831. #define RI_CICR5_PG_12                  (0x1000UL << RI_CICR5_PG_Pos)           /*!< 0x00001000 */
  6832. #define RI_CICR5_PG_13                  (0x2000UL << RI_CICR5_PG_Pos)           /*!< 0x00002000 */
  6833. #define RI_CICR5_PG_14                  (0x4000UL << RI_CICR5_PG_Pos)           /*!< 0x00004000 */
  6834. #define RI_CICR5_PG_15                  (0x8000UL << RI_CICR5_PG_Pos)           /*!< 0x00008000 */
  6835.  
  6836. /******************************************************************************/
  6837. /*                                                                            */
  6838. /*                               Timers (TIM)                                 */
  6839. /*                                                                            */
  6840. /******************************************************************************/
  6841.  
  6842. /*******************  Bit definition for TIM_CR1 register  ********************/
  6843. #define TIM_CR1_CEN_Pos                     (0U)                              
  6844. #define TIM_CR1_CEN_Msk                     (0x1UL << TIM_CR1_CEN_Pos)          /*!< 0x00000001 */
  6845. #define TIM_CR1_CEN                         TIM_CR1_CEN_Msk                    /*!<Counter enable */
  6846. #define TIM_CR1_UDIS_Pos                    (1U)                              
  6847. #define TIM_CR1_UDIS_Msk                    (0x1UL << TIM_CR1_UDIS_Pos)         /*!< 0x00000002 */
  6848. #define TIM_CR1_UDIS                        TIM_CR1_UDIS_Msk                   /*!<Update disable */
  6849. #define TIM_CR1_URS_Pos                     (2U)                              
  6850. #define TIM_CR1_URS_Msk                     (0x1UL << TIM_CR1_URS_Pos)          /*!< 0x00000004 */
  6851. #define TIM_CR1_URS                         TIM_CR1_URS_Msk                    /*!<Update request source */
  6852. #define TIM_CR1_OPM_Pos                     (3U)                              
  6853. #define TIM_CR1_OPM_Msk                     (0x1UL << TIM_CR1_OPM_Pos)          /*!< 0x00000008 */
  6854. #define TIM_CR1_OPM                         TIM_CR1_OPM_Msk                    /*!<One pulse mode */
  6855. #define TIM_CR1_DIR_Pos                     (4U)                              
  6856. #define TIM_CR1_DIR_Msk                     (0x1UL << TIM_CR1_DIR_Pos)          /*!< 0x00000010 */
  6857. #define TIM_CR1_DIR                         TIM_CR1_DIR_Msk                    /*!<Direction */
  6858.  
  6859. #define TIM_CR1_CMS_Pos                     (5U)                              
  6860. #define TIM_CR1_CMS_Msk                     (0x3UL << TIM_CR1_CMS_Pos)          /*!< 0x00000060 */
  6861. #define TIM_CR1_CMS                         TIM_CR1_CMS_Msk                    /*!<CMS[1:0] bits (Center-aligned mode selection) */
  6862. #define TIM_CR1_CMS_0                       (0x1UL << TIM_CR1_CMS_Pos)          /*!< 0x00000020 */
  6863. #define TIM_CR1_CMS_1                       (0x2UL << TIM_CR1_CMS_Pos)          /*!< 0x00000040 */
  6864.  
  6865. #define TIM_CR1_ARPE_Pos                    (7U)                              
  6866. #define TIM_CR1_ARPE_Msk                    (0x1UL << TIM_CR1_ARPE_Pos)         /*!< 0x00000080 */
  6867. #define TIM_CR1_ARPE                        TIM_CR1_ARPE_Msk                   /*!<Auto-reload preload enable */
  6868.  
  6869. #define TIM_CR1_CKD_Pos                     (8U)                              
  6870. #define TIM_CR1_CKD_Msk                     (0x3UL << TIM_CR1_CKD_Pos)          /*!< 0x00000300 */
  6871. #define TIM_CR1_CKD                         TIM_CR1_CKD_Msk                    /*!<CKD[1:0] bits (clock division) */
  6872. #define TIM_CR1_CKD_0                       (0x1UL << TIM_CR1_CKD_Pos)          /*!< 0x00000100 */
  6873. #define TIM_CR1_CKD_1                       (0x2UL << TIM_CR1_CKD_Pos)          /*!< 0x00000200 */
  6874.  
  6875. /*******************  Bit definition for TIM_CR2 register  ********************/
  6876. #define TIM_CR2_CCDS_Pos                    (3U)                              
  6877. #define TIM_CR2_CCDS_Msk                    (0x1UL << TIM_CR2_CCDS_Pos)         /*!< 0x00000008 */
  6878. #define TIM_CR2_CCDS                        TIM_CR2_CCDS_Msk                   /*!<Capture/Compare DMA Selection */
  6879.  
  6880. #define TIM_CR2_MMS_Pos                     (4U)                              
  6881. #define TIM_CR2_MMS_Msk                     (0x7UL << TIM_CR2_MMS_Pos)          /*!< 0x00000070 */
  6882. #define TIM_CR2_MMS                         TIM_CR2_MMS_Msk                    /*!<MMS[2:0] bits (Master Mode Selection) */
  6883. #define TIM_CR2_MMS_0                       (0x1UL << TIM_CR2_MMS_Pos)          /*!< 0x00000010 */
  6884. #define TIM_CR2_MMS_1                       (0x2UL << TIM_CR2_MMS_Pos)          /*!< 0x00000020 */
  6885. #define TIM_CR2_MMS_2                       (0x4UL << TIM_CR2_MMS_Pos)          /*!< 0x00000040 */
  6886.  
  6887. #define TIM_CR2_TI1S_Pos                    (7U)                              
  6888. #define TIM_CR2_TI1S_Msk                    (0x1UL << TIM_CR2_TI1S_Pos)         /*!< 0x00000080 */
  6889. #define TIM_CR2_TI1S                        TIM_CR2_TI1S_Msk                   /*!<TI1 Selection */
  6890.  
  6891. /*******************  Bit definition for TIM_SMCR register  *******************/
  6892. #define TIM_SMCR_SMS_Pos                    (0U)                              
  6893. #define TIM_SMCR_SMS_Msk                    (0x7UL << TIM_SMCR_SMS_Pos)         /*!< 0x00000007 */
  6894. #define TIM_SMCR_SMS                        TIM_SMCR_SMS_Msk                   /*!<SMS[2:0] bits (Slave mode selection) */
  6895. #define TIM_SMCR_SMS_0                      (0x1UL << TIM_SMCR_SMS_Pos)         /*!< 0x00000001 */
  6896. #define TIM_SMCR_SMS_1                      (0x2UL << TIM_SMCR_SMS_Pos)         /*!< 0x00000002 */
  6897. #define TIM_SMCR_SMS_2                      (0x4UL << TIM_SMCR_SMS_Pos)         /*!< 0x00000004 */
  6898.  
  6899. #define TIM_SMCR_OCCS_Pos                   (3U)                              
  6900. #define TIM_SMCR_OCCS_Msk                   (0x1UL << TIM_SMCR_OCCS_Pos)        /*!< 0x00000008 */
  6901. #define TIM_SMCR_OCCS                       TIM_SMCR_OCCS_Msk                  /*!< OCREF clear selection */
  6902.  
  6903. #define TIM_SMCR_TS_Pos                     (4U)                              
  6904. #define TIM_SMCR_TS_Msk                     (0x7UL << TIM_SMCR_TS_Pos)          /*!< 0x00000070 */
  6905. #define TIM_SMCR_TS                         TIM_SMCR_TS_Msk                    /*!<TS[2:0] bits (Trigger selection) */
  6906. #define TIM_SMCR_TS_0                       (0x1UL << TIM_SMCR_TS_Pos)          /*!< 0x00000010 */
  6907. #define TIM_SMCR_TS_1                       (0x2UL << TIM_SMCR_TS_Pos)          /*!< 0x00000020 */
  6908. #define TIM_SMCR_TS_2                       (0x4UL << TIM_SMCR_TS_Pos)          /*!< 0x00000040 */
  6909.  
  6910. #define TIM_SMCR_MSM_Pos                    (7U)                              
  6911. #define TIM_SMCR_MSM_Msk                    (0x1UL << TIM_SMCR_MSM_Pos)         /*!< 0x00000080 */
  6912. #define TIM_SMCR_MSM                        TIM_SMCR_MSM_Msk                   /*!<Master/slave mode */
  6913.  
  6914. #define TIM_SMCR_ETF_Pos                    (8U)                              
  6915. #define TIM_SMCR_ETF_Msk                    (0xFUL << TIM_SMCR_ETF_Pos)         /*!< 0x00000F00 */
  6916. #define TIM_SMCR_ETF                        TIM_SMCR_ETF_Msk                   /*!<ETF[3:0] bits (External trigger filter) */
  6917. #define TIM_SMCR_ETF_0                      (0x1UL << TIM_SMCR_ETF_Pos)         /*!< 0x00000100 */
  6918. #define TIM_SMCR_ETF_1                      (0x2UL << TIM_SMCR_ETF_Pos)         /*!< 0x00000200 */
  6919. #define TIM_SMCR_ETF_2                      (0x4UL << TIM_SMCR_ETF_Pos)         /*!< 0x00000400 */
  6920. #define TIM_SMCR_ETF_3                      (0x8UL << TIM_SMCR_ETF_Pos)         /*!< 0x00000800 */
  6921.  
  6922. #define TIM_SMCR_ETPS_Pos                   (12U)                              
  6923. #define TIM_SMCR_ETPS_Msk                   (0x3UL << TIM_SMCR_ETPS_Pos)        /*!< 0x00003000 */
  6924. #define TIM_SMCR_ETPS                       TIM_SMCR_ETPS_Msk                  /*!<ETPS[1:0] bits (External trigger prescaler) */
  6925. #define TIM_SMCR_ETPS_0                     (0x1UL << TIM_SMCR_ETPS_Pos)        /*!< 0x00001000 */
  6926. #define TIM_SMCR_ETPS_1                     (0x2UL << TIM_SMCR_ETPS_Pos)        /*!< 0x00002000 */
  6927.  
  6928. #define TIM_SMCR_ECE_Pos                    (14U)                              
  6929. #define TIM_SMCR_ECE_Msk                    (0x1UL << TIM_SMCR_ECE_Pos)         /*!< 0x00004000 */
  6930. #define TIM_SMCR_ECE                        TIM_SMCR_ECE_Msk                   /*!<External clock enable */
  6931. #define TIM_SMCR_ETP_Pos                    (15U)                              
  6932. #define TIM_SMCR_ETP_Msk                    (0x1UL << TIM_SMCR_ETP_Pos)         /*!< 0x00008000 */
  6933. #define TIM_SMCR_ETP                        TIM_SMCR_ETP_Msk                   /*!<External trigger polarity */
  6934.  
  6935. /*******************  Bit definition for TIM_DIER register  *******************/
  6936. #define TIM_DIER_UIE_Pos                    (0U)                              
  6937. #define TIM_DIER_UIE_Msk                    (0x1UL << TIM_DIER_UIE_Pos)         /*!< 0x00000001 */
  6938. #define TIM_DIER_UIE                        TIM_DIER_UIE_Msk                   /*!<Update interrupt enable */
  6939. #define TIM_DIER_CC1IE_Pos                  (1U)                              
  6940. #define TIM_DIER_CC1IE_Msk                  (0x1UL << TIM_DIER_CC1IE_Pos)       /*!< 0x00000002 */
  6941. #define TIM_DIER_CC1IE                      TIM_DIER_CC1IE_Msk                 /*!<Capture/Compare 1 interrupt enable */
  6942. #define TIM_DIER_CC2IE_Pos                  (2U)                              
  6943. #define TIM_DIER_CC2IE_Msk                  (0x1UL << TIM_DIER_CC2IE_Pos)       /*!< 0x00000004 */
  6944. #define TIM_DIER_CC2IE                      TIM_DIER_CC2IE_Msk                 /*!<Capture/Compare 2 interrupt enable */
  6945. #define TIM_DIER_CC3IE_Pos                  (3U)                              
  6946. #define TIM_DIER_CC3IE_Msk                  (0x1UL << TIM_DIER_CC3IE_Pos)       /*!< 0x00000008 */
  6947. #define TIM_DIER_CC3IE                      TIM_DIER_CC3IE_Msk                 /*!<Capture/Compare 3 interrupt enable */
  6948. #define TIM_DIER_CC4IE_Pos                  (4U)                              
  6949. #define TIM_DIER_CC4IE_Msk                  (0x1UL << TIM_DIER_CC4IE_Pos)       /*!< 0x00000010 */
  6950. #define TIM_DIER_CC4IE                      TIM_DIER_CC4IE_Msk                 /*!<Capture/Compare 4 interrupt enable */
  6951. #define TIM_DIER_TIE_Pos                    (6U)                              
  6952. #define TIM_DIER_TIE_Msk                    (0x1UL << TIM_DIER_TIE_Pos)         /*!< 0x00000040 */
  6953. #define TIM_DIER_TIE                        TIM_DIER_TIE_Msk                   /*!<Trigger interrupt enable */
  6954. #define TIM_DIER_UDE_Pos                    (8U)                              
  6955. #define TIM_DIER_UDE_Msk                    (0x1UL << TIM_DIER_UDE_Pos)         /*!< 0x00000100 */
  6956. #define TIM_DIER_UDE                        TIM_DIER_UDE_Msk                   /*!<Update DMA request enable */
  6957. #define TIM_DIER_CC1DE_Pos                  (9U)                              
  6958. #define TIM_DIER_CC1DE_Msk                  (0x1UL << TIM_DIER_CC1DE_Pos)       /*!< 0x00000200 */
  6959. #define TIM_DIER_CC1DE                      TIM_DIER_CC1DE_Msk                 /*!<Capture/Compare 1 DMA request enable */
  6960. #define TIM_DIER_CC2DE_Pos                  (10U)                              
  6961. #define TIM_DIER_CC2DE_Msk                  (0x1UL << TIM_DIER_CC2DE_Pos)       /*!< 0x00000400 */
  6962. #define TIM_DIER_CC2DE                      TIM_DIER_CC2DE_Msk                 /*!<Capture/Compare 2 DMA request enable */
  6963. #define TIM_DIER_CC3DE_Pos                  (11U)                              
  6964. #define TIM_DIER_CC3DE_Msk                  (0x1UL << TIM_DIER_CC3DE_Pos)       /*!< 0x00000800 */
  6965. #define TIM_DIER_CC3DE                      TIM_DIER_CC3DE_Msk                 /*!<Capture/Compare 3 DMA request enable */
  6966. #define TIM_DIER_CC4DE_Pos                  (12U)                              
  6967. #define TIM_DIER_CC4DE_Msk                  (0x1UL << TIM_DIER_CC4DE_Pos)       /*!< 0x00001000 */
  6968. #define TIM_DIER_CC4DE                      TIM_DIER_CC4DE_Msk                 /*!<Capture/Compare 4 DMA request enable */
  6969. #define TIM_DIER_COMDE                      ((uint16_t)0x2000U)                /*!<COM DMA request enable */
  6970. #define TIM_DIER_TDE_Pos                    (14U)                              
  6971. #define TIM_DIER_TDE_Msk                    (0x1UL << TIM_DIER_TDE_Pos)         /*!< 0x00004000 */
  6972. #define TIM_DIER_TDE                        TIM_DIER_TDE_Msk                   /*!<Trigger DMA request enable */
  6973.  
  6974. /********************  Bit definition for TIM_SR register  ********************/
  6975. #define TIM_SR_UIF_Pos                      (0U)                              
  6976. #define TIM_SR_UIF_Msk                      (0x1UL << TIM_SR_UIF_Pos)           /*!< 0x00000001 */
  6977. #define TIM_SR_UIF                          TIM_SR_UIF_Msk                     /*!<Update interrupt Flag */
  6978. #define TIM_SR_CC1IF_Pos                    (1U)                              
  6979. #define TIM_SR_CC1IF_Msk                    (0x1UL << TIM_SR_CC1IF_Pos)         /*!< 0x00000002 */
  6980. #define TIM_SR_CC1IF                        TIM_SR_CC1IF_Msk                   /*!<Capture/Compare 1 interrupt Flag */
  6981. #define TIM_SR_CC2IF_Pos                    (2U)                              
  6982. #define TIM_SR_CC2IF_Msk                    (0x1UL << TIM_SR_CC2IF_Pos)         /*!< 0x00000004 */
  6983. #define TIM_SR_CC2IF                        TIM_SR_CC2IF_Msk                   /*!<Capture/Compare 2 interrupt Flag */
  6984. #define TIM_SR_CC3IF_Pos                    (3U)                              
  6985. #define TIM_SR_CC3IF_Msk                    (0x1UL << TIM_SR_CC3IF_Pos)         /*!< 0x00000008 */
  6986. #define TIM_SR_CC3IF                        TIM_SR_CC3IF_Msk                   /*!<Capture/Compare 3 interrupt Flag */
  6987. #define TIM_SR_CC4IF_Pos                    (4U)                              
  6988. #define TIM_SR_CC4IF_Msk                    (0x1UL << TIM_SR_CC4IF_Pos)         /*!< 0x00000010 */
  6989. #define TIM_SR_CC4IF                        TIM_SR_CC4IF_Msk                   /*!<Capture/Compare 4 interrupt Flag */
  6990. #define TIM_SR_TIF_Pos                      (6U)                              
  6991. #define TIM_SR_TIF_Msk                      (0x1UL << TIM_SR_TIF_Pos)           /*!< 0x00000040 */
  6992. #define TIM_SR_TIF                          TIM_SR_TIF_Msk                     /*!<Trigger interrupt Flag */
  6993. #define TIM_SR_CC1OF_Pos                    (9U)                              
  6994. #define TIM_SR_CC1OF_Msk                    (0x1UL << TIM_SR_CC1OF_Pos)         /*!< 0x00000200 */
  6995. #define TIM_SR_CC1OF                        TIM_SR_CC1OF_Msk                   /*!<Capture/Compare 1 Overcapture Flag */
  6996. #define TIM_SR_CC2OF_Pos                    (10U)                              
  6997. #define TIM_SR_CC2OF_Msk                    (0x1UL << TIM_SR_CC2OF_Pos)         /*!< 0x00000400 */
  6998. #define TIM_SR_CC2OF                        TIM_SR_CC2OF_Msk                   /*!<Capture/Compare 2 Overcapture Flag */
  6999. #define TIM_SR_CC3OF_Pos                    (11U)                              
  7000. #define TIM_SR_CC3OF_Msk                    (0x1UL << TIM_SR_CC3OF_Pos)         /*!< 0x00000800 */
  7001. #define TIM_SR_CC3OF                        TIM_SR_CC3OF_Msk                   /*!<Capture/Compare 3 Overcapture Flag */
  7002. #define TIM_SR_CC4OF_Pos                    (12U)                              
  7003. #define TIM_SR_CC4OF_Msk                    (0x1UL << TIM_SR_CC4OF_Pos)         /*!< 0x00001000 */
  7004. #define TIM_SR_CC4OF                        TIM_SR_CC4OF_Msk                   /*!<Capture/Compare 4 Overcapture Flag */
  7005.  
  7006. /*******************  Bit definition for TIM_EGR register  ********************/
  7007. #define TIM_EGR_UG_Pos                      (0U)                              
  7008. #define TIM_EGR_UG_Msk                      (0x1UL << TIM_EGR_UG_Pos)           /*!< 0x00000001 */
  7009. #define TIM_EGR_UG                          TIM_EGR_UG_Msk                     /*!<Update Generation */
  7010. #define TIM_EGR_CC1G_Pos                    (1U)                              
  7011. #define TIM_EGR_CC1G_Msk                    (0x1UL << TIM_EGR_CC1G_Pos)         /*!< 0x00000002 */
  7012. #define TIM_EGR_CC1G                        TIM_EGR_CC1G_Msk                   /*!<Capture/Compare 1 Generation */
  7013. #define TIM_EGR_CC2G_Pos                    (2U)                              
  7014. #define TIM_EGR_CC2G_Msk                    (0x1UL << TIM_EGR_CC2G_Pos)         /*!< 0x00000004 */
  7015. #define TIM_EGR_CC2G                        TIM_EGR_CC2G_Msk                   /*!<Capture/Compare 2 Generation */
  7016. #define TIM_EGR_CC3G_Pos                    (3U)                              
  7017. #define TIM_EGR_CC3G_Msk                    (0x1UL << TIM_EGR_CC3G_Pos)         /*!< 0x00000008 */
  7018. #define TIM_EGR_CC3G                        TIM_EGR_CC3G_Msk                   /*!<Capture/Compare 3 Generation */
  7019. #define TIM_EGR_CC4G_Pos                    (4U)                              
  7020. #define TIM_EGR_CC4G_Msk                    (0x1UL << TIM_EGR_CC4G_Pos)         /*!< 0x00000010 */
  7021. #define TIM_EGR_CC4G                        TIM_EGR_CC4G_Msk                   /*!<Capture/Compare 4 Generation */
  7022. #define TIM_EGR_TG_Pos                      (6U)                              
  7023. #define TIM_EGR_TG_Msk                      (0x1UL << TIM_EGR_TG_Pos)           /*!< 0x00000040 */
  7024. #define TIM_EGR_TG                          TIM_EGR_TG_Msk                     /*!<Trigger Generation */
  7025.                    
  7026. /******************  Bit definition for TIM_CCMR1 register  *******************/
  7027. #define TIM_CCMR1_CC1S_Pos                  (0U)                              
  7028. #define TIM_CCMR1_CC1S_Msk                  (0x3UL << TIM_CCMR1_CC1S_Pos)       /*!< 0x00000003 */
  7029. #define TIM_CCMR1_CC1S                      TIM_CCMR1_CC1S_Msk                 /*!<CC1S[1:0] bits (Capture/Compare 1 Selection) */
  7030. #define TIM_CCMR1_CC1S_0                    (0x1UL << TIM_CCMR1_CC1S_Pos)       /*!< 0x00000001 */
  7031. #define TIM_CCMR1_CC1S_1                    (0x2UL << TIM_CCMR1_CC1S_Pos)       /*!< 0x00000002 */
  7032.  
  7033. #define TIM_CCMR1_OC1FE_Pos                 (2U)                              
  7034. #define TIM_CCMR1_OC1FE_Msk                 (0x1UL << TIM_CCMR1_OC1FE_Pos)      /*!< 0x00000004 */
  7035. #define TIM_CCMR1_OC1FE                     TIM_CCMR1_OC1FE_Msk                /*!<Output Compare 1 Fast enable */
  7036. #define TIM_CCMR1_OC1PE_Pos                 (3U)                              
  7037. #define TIM_CCMR1_OC1PE_Msk                 (0x1UL << TIM_CCMR1_OC1PE_Pos)      /*!< 0x00000008 */
  7038. #define TIM_CCMR1_OC1PE                     TIM_CCMR1_OC1PE_Msk                /*!<Output Compare 1 Preload enable */
  7039.  
  7040. #define TIM_CCMR1_OC1M_Pos                  (4U)                              
  7041. #define TIM_CCMR1_OC1M_Msk                  (0x7UL << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000070 */
  7042. #define TIM_CCMR1_OC1M                      TIM_CCMR1_OC1M_Msk                 /*!<OC1M[2:0] bits (Output Compare 1 Mode) */
  7043. #define TIM_CCMR1_OC1M_0                    (0x1UL << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000010 */
  7044. #define TIM_CCMR1_OC1M_1                    (0x2UL << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000020 */
  7045. #define TIM_CCMR1_OC1M_2                    (0x4UL << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000040 */
  7046.  
  7047. #define TIM_CCMR1_OC1CE_Pos                 (7U)                              
  7048. #define TIM_CCMR1_OC1CE_Msk                 (0x1UL << TIM_CCMR1_OC1CE_Pos)      /*!< 0x00000080 */
  7049. #define TIM_CCMR1_OC1CE                     TIM_CCMR1_OC1CE_Msk                /*!<Output Compare 1Clear Enable */
  7050.  
  7051. #define TIM_CCMR1_CC2S_Pos                  (8U)                              
  7052. #define TIM_CCMR1_CC2S_Msk                  (0x3UL << TIM_CCMR1_CC2S_Pos)       /*!< 0x00000300 */
  7053. #define TIM_CCMR1_CC2S                      TIM_CCMR1_CC2S_Msk                 /*!<CC2S[1:0] bits (Capture/Compare 2 Selection) */
  7054. #define TIM_CCMR1_CC2S_0                    (0x1UL << TIM_CCMR1_CC2S_Pos)       /*!< 0x00000100 */
  7055. #define TIM_CCMR1_CC2S_1                    (0x2UL << TIM_CCMR1_CC2S_Pos)       /*!< 0x00000200 */
  7056.  
  7057. #define TIM_CCMR1_OC2FE_Pos                 (10U)                              
  7058. #define TIM_CCMR1_OC2FE_Msk                 (0x1UL << TIM_CCMR1_OC2FE_Pos)      /*!< 0x00000400 */
  7059. #define TIM_CCMR1_OC2FE                     TIM_CCMR1_OC2FE_Msk                /*!<Output Compare 2 Fast enable */
  7060. #define TIM_CCMR1_OC2PE_Pos                 (11U)                              
  7061. #define TIM_CCMR1_OC2PE_Msk                 (0x1UL << TIM_CCMR1_OC2PE_Pos)      /*!< 0x00000800 */
  7062. #define TIM_CCMR1_OC2PE                     TIM_CCMR1_OC2PE_Msk                /*!<Output Compare 2 Preload enable */
  7063.  
  7064. #define TIM_CCMR1_OC2M_Pos                  (12U)                              
  7065. #define TIM_CCMR1_OC2M_Msk                  (0x7UL << TIM_CCMR1_OC2M_Pos)       /*!< 0x00007000 */
  7066. #define TIM_CCMR1_OC2M                      TIM_CCMR1_OC2M_Msk                 /*!<OC2M[2:0] bits (Output Compare 2 Mode) */
  7067. #define TIM_CCMR1_OC2M_0                    (0x1UL << TIM_CCMR1_OC2M_Pos)       /*!< 0x00001000 */
  7068. #define TIM_CCMR1_OC2M_1                    (0x2UL << TIM_CCMR1_OC2M_Pos)       /*!< 0x00002000 */
  7069. #define TIM_CCMR1_OC2M_2                    (0x4UL << TIM_CCMR1_OC2M_Pos)       /*!< 0x00004000 */
  7070.  
  7071. #define TIM_CCMR1_OC2CE_Pos                 (15U)                              
  7072. #define TIM_CCMR1_OC2CE_Msk                 (0x1UL << TIM_CCMR1_OC2CE_Pos)      /*!< 0x00008000 */
  7073. #define TIM_CCMR1_OC2CE                     TIM_CCMR1_OC2CE_Msk                /*!<Output Compare 2 Clear Enable */
  7074.  
  7075. /*----------------------------------------------------------------------------*/
  7076.  
  7077. #define TIM_CCMR1_IC1PSC_Pos                (2U)                              
  7078. #define TIM_CCMR1_IC1PSC_Msk                (0x3UL << TIM_CCMR1_IC1PSC_Pos)     /*!< 0x0000000C */
  7079. #define TIM_CCMR1_IC1PSC                    TIM_CCMR1_IC1PSC_Msk               /*!<IC1PSC[1:0] bits (Input Capture 1 Prescaler) */
  7080. #define TIM_CCMR1_IC1PSC_0                  (0x1UL << TIM_CCMR1_IC1PSC_Pos)     /*!< 0x00000004 */
  7081. #define TIM_CCMR1_IC1PSC_1                  (0x2UL << TIM_CCMR1_IC1PSC_Pos)     /*!< 0x00000008 */
  7082.  
  7083. #define TIM_CCMR1_IC1F_Pos                  (4U)                              
  7084. #define TIM_CCMR1_IC1F_Msk                  (0xFUL << TIM_CCMR1_IC1F_Pos)       /*!< 0x000000F0 */
  7085. #define TIM_CCMR1_IC1F                      TIM_CCMR1_IC1F_Msk                 /*!<IC1F[3:0] bits (Input Capture 1 Filter) */
  7086. #define TIM_CCMR1_IC1F_0                    (0x1UL << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000010 */
  7087. #define TIM_CCMR1_IC1F_1                    (0x2UL << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000020 */
  7088. #define TIM_CCMR1_IC1F_2                    (0x4UL << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000040 */
  7089. #define TIM_CCMR1_IC1F_3                    (0x8UL << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000080 */
  7090.  
  7091. #define TIM_CCMR1_IC2PSC_Pos                (10U)                              
  7092. #define TIM_CCMR1_IC2PSC_Msk                (0x3UL << TIM_CCMR1_IC2PSC_Pos)     /*!< 0x00000C00 */
  7093. #define TIM_CCMR1_IC2PSC                    TIM_CCMR1_IC2PSC_Msk               /*!<IC2PSC[1:0] bits (Input Capture 2 Prescaler) */
  7094. #define TIM_CCMR1_IC2PSC_0                  (0x1UL << TIM_CCMR1_IC2PSC_Pos)     /*!< 0x00000400 */
  7095. #define TIM_CCMR1_IC2PSC_1                  (0x2UL << TIM_CCMR1_IC2PSC_Pos)     /*!< 0x00000800 */
  7096.  
  7097. #define TIM_CCMR1_IC2F_Pos                  (12U)                              
  7098. #define TIM_CCMR1_IC2F_Msk                  (0xFUL << TIM_CCMR1_IC2F_Pos)       /*!< 0x0000F000 */
  7099. #define TIM_CCMR1_IC2F                      TIM_CCMR1_IC2F_Msk                 /*!<IC2F[3:0] bits (Input Capture 2 Filter) */
  7100. #define TIM_CCMR1_IC2F_0                    (0x1UL << TIM_CCMR1_IC2F_Pos)       /*!< 0x00001000 */
  7101. #define TIM_CCMR1_IC2F_1                    (0x2UL << TIM_CCMR1_IC2F_Pos)       /*!< 0x00002000 */
  7102. #define TIM_CCMR1_IC2F_2                    (0x4UL << TIM_CCMR1_IC2F_Pos)       /*!< 0x00004000 */
  7103. #define TIM_CCMR1_IC2F_3                    (0x8UL << TIM_CCMR1_IC2F_Pos)       /*!< 0x00008000 */
  7104.  
  7105. /******************  Bit definition for TIM_CCMR2 register  *******************/
  7106. #define TIM_CCMR2_CC3S_Pos                  (0U)                              
  7107. #define TIM_CCMR2_CC3S_Msk                  (0x3UL << TIM_CCMR2_CC3S_Pos)       /*!< 0x00000003 */
  7108. #define TIM_CCMR2_CC3S                      TIM_CCMR2_CC3S_Msk                 /*!<CC3S[1:0] bits (Capture/Compare 3 Selection) */
  7109. #define TIM_CCMR2_CC3S_0                    (0x1UL << TIM_CCMR2_CC3S_Pos)       /*!< 0x00000001 */
  7110. #define TIM_CCMR2_CC3S_1                    (0x2UL << TIM_CCMR2_CC3S_Pos)       /*!< 0x00000002 */
  7111.  
  7112. #define TIM_CCMR2_OC3FE_Pos                 (2U)                              
  7113. #define TIM_CCMR2_OC3FE_Msk                 (0x1UL << TIM_CCMR2_OC3FE_Pos)      /*!< 0x00000004 */
  7114. #define TIM_CCMR2_OC3FE                     TIM_CCMR2_OC3FE_Msk                /*!<Output Compare 3 Fast enable */
  7115. #define TIM_CCMR2_OC3PE_Pos                 (3U)                              
  7116. #define TIM_CCMR2_OC3PE_Msk                 (0x1UL << TIM_CCMR2_OC3PE_Pos)      /*!< 0x00000008 */
  7117. #define TIM_CCMR2_OC3PE                     TIM_CCMR2_OC3PE_Msk                /*!<Output Compare 3 Preload enable */
  7118.  
  7119. #define TIM_CCMR2_OC3M_Pos                  (4U)                              
  7120. #define TIM_CCMR2_OC3M_Msk                  (0x7UL << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000070 */
  7121. #define TIM_CCMR2_OC3M                      TIM_CCMR2_OC3M_Msk                 /*!<OC3M[2:0] bits (Output Compare 3 Mode) */
  7122. #define TIM_CCMR2_OC3M_0                    (0x1UL << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000010 */
  7123. #define TIM_CCMR2_OC3M_1                    (0x2UL << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000020 */
  7124. #define TIM_CCMR2_OC3M_2                    (0x4UL << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000040 */
  7125.  
  7126. #define TIM_CCMR2_OC3CE_Pos                 (7U)                              
  7127. #define TIM_CCMR2_OC3CE_Msk                 (0x1UL << TIM_CCMR2_OC3CE_Pos)      /*!< 0x00000080 */
  7128. #define TIM_CCMR2_OC3CE                     TIM_CCMR2_OC3CE_Msk                /*!<Output Compare 3 Clear Enable */
  7129.  
  7130. #define TIM_CCMR2_CC4S_Pos                  (8U)                              
  7131. #define TIM_CCMR2_CC4S_Msk                  (0x3UL << TIM_CCMR2_CC4S_Pos)       /*!< 0x00000300 */
  7132. #define TIM_CCMR2_CC4S                      TIM_CCMR2_CC4S_Msk                 /*!<CC4S[1:0] bits (Capture/Compare 4 Selection) */
  7133. #define TIM_CCMR2_CC4S_0                    (0x1UL << TIM_CCMR2_CC4S_Pos)       /*!< 0x00000100 */
  7134. #define TIM_CCMR2_CC4S_1                    (0x2UL << TIM_CCMR2_CC4S_Pos)       /*!< 0x00000200 */
  7135.  
  7136. #define TIM_CCMR2_OC4FE_Pos                 (10U)                              
  7137. #define TIM_CCMR2_OC4FE_Msk                 (0x1UL << TIM_CCMR2_OC4FE_Pos)      /*!< 0x00000400 */
  7138. #define TIM_CCMR2_OC4FE                     TIM_CCMR2_OC4FE_Msk                /*!<Output Compare 4 Fast enable */
  7139. #define TIM_CCMR2_OC4PE_Pos                 (11U)                              
  7140. #define TIM_CCMR2_OC4PE_Msk                 (0x1UL << TIM_CCMR2_OC4PE_Pos)      /*!< 0x00000800 */
  7141. #define TIM_CCMR2_OC4PE                     TIM_CCMR2_OC4PE_Msk                /*!<Output Compare 4 Preload enable */
  7142.  
  7143. #define TIM_CCMR2_OC4M_Pos                  (12U)                              
  7144. #define TIM_CCMR2_OC4M_Msk                  (0x7UL << TIM_CCMR2_OC4M_Pos)       /*!< 0x00007000 */
  7145. #define TIM_CCMR2_OC4M                      TIM_CCMR2_OC4M_Msk                 /*!<OC4M[2:0] bits (Output Compare 4 Mode) */
  7146. #define TIM_CCMR2_OC4M_0                    (0x1UL << TIM_CCMR2_OC4M_Pos)       /*!< 0x00001000 */
  7147. #define TIM_CCMR2_OC4M_1                    (0x2UL << TIM_CCMR2_OC4M_Pos)       /*!< 0x00002000 */
  7148. #define TIM_CCMR2_OC4M_2                    (0x4UL << TIM_CCMR2_OC4M_Pos)       /*!< 0x00004000 */
  7149.  
  7150. #define TIM_CCMR2_OC4CE_Pos                 (15U)                              
  7151. #define TIM_CCMR2_OC4CE_Msk                 (0x1UL << TIM_CCMR2_OC4CE_Pos)      /*!< 0x00008000 */
  7152. #define TIM_CCMR2_OC4CE                     TIM_CCMR2_OC4CE_Msk                /*!<Output Compare 4 Clear Enable */
  7153.  
  7154. /*----------------------------------------------------------------------------*/
  7155.  
  7156. #define TIM_CCMR2_IC3PSC_Pos                (2U)                              
  7157. #define TIM_CCMR2_IC3PSC_Msk                (0x3UL << TIM_CCMR2_IC3PSC_Pos)     /*!< 0x0000000C */
  7158. #define TIM_CCMR2_IC3PSC                    TIM_CCMR2_IC3PSC_Msk               /*!<IC3PSC[1:0] bits (Input Capture 3 Prescaler) */
  7159. #define TIM_CCMR2_IC3PSC_0                  (0x1UL << TIM_CCMR2_IC3PSC_Pos)     /*!< 0x00000004 */
  7160. #define TIM_CCMR2_IC3PSC_1                  (0x2UL << TIM_CCMR2_IC3PSC_Pos)     /*!< 0x00000008 */
  7161.  
  7162. #define TIM_CCMR2_IC3F_Pos                  (4U)                              
  7163. #define TIM_CCMR2_IC3F_Msk                  (0xFUL << TIM_CCMR2_IC3F_Pos)       /*!< 0x000000F0 */
  7164. #define TIM_CCMR2_IC3F                      TIM_CCMR2_IC3F_Msk                 /*!<IC3F[3:0] bits (Input Capture 3 Filter) */
  7165. #define TIM_CCMR2_IC3F_0                    (0x1UL << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000010 */
  7166. #define TIM_CCMR2_IC3F_1                    (0x2UL << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000020 */
  7167. #define TIM_CCMR2_IC3F_2                    (0x4UL << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000040 */
  7168. #define TIM_CCMR2_IC3F_3                    (0x8UL << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000080 */
  7169.  
  7170. #define TIM_CCMR2_IC4PSC_Pos                (10U)                              
  7171. #define TIM_CCMR2_IC4PSC_Msk                (0x3UL << TIM_CCMR2_IC4PSC_Pos)     /*!< 0x00000C00 */
  7172. #define TIM_CCMR2_IC4PSC                    TIM_CCMR2_IC4PSC_Msk               /*!<IC4PSC[1:0] bits (Input Capture 4 Prescaler) */
  7173. #define TIM_CCMR2_IC4PSC_0                  (0x1UL << TIM_CCMR2_IC4PSC_Pos)     /*!< 0x00000400 */
  7174. #define TIM_CCMR2_IC4PSC_1                  (0x2UL << TIM_CCMR2_IC4PSC_Pos)     /*!< 0x00000800 */
  7175.  
  7176. #define TIM_CCMR2_IC4F_Pos                  (12U)                              
  7177. #define TIM_CCMR2_IC4F_Msk                  (0xFUL << TIM_CCMR2_IC4F_Pos)       /*!< 0x0000F000 */
  7178. #define TIM_CCMR2_IC4F                      TIM_CCMR2_IC4F_Msk                 /*!<IC4F[3:0] bits (Input Capture 4 Filter) */
  7179. #define TIM_CCMR2_IC4F_0                    (0x1UL << TIM_CCMR2_IC4F_Pos)       /*!< 0x00001000 */
  7180. #define TIM_CCMR2_IC4F_1                    (0x2UL << TIM_CCMR2_IC4F_Pos)       /*!< 0x00002000 */
  7181. #define TIM_CCMR2_IC4F_2                    (0x4UL << TIM_CCMR2_IC4F_Pos)       /*!< 0x00004000 */
  7182. #define TIM_CCMR2_IC4F_3                    (0x8UL << TIM_CCMR2_IC4F_Pos)       /*!< 0x00008000 */
  7183.  
  7184. /*******************  Bit definition for TIM_CCER register  *******************/
  7185. #define TIM_CCER_CC1E_Pos                   (0U)                              
  7186. #define TIM_CCER_CC1E_Msk                   (0x1UL << TIM_CCER_CC1E_Pos)        /*!< 0x00000001 */
  7187. #define TIM_CCER_CC1E                       TIM_CCER_CC1E_Msk                  /*!<Capture/Compare 1 output enable */
  7188. #define TIM_CCER_CC1P_Pos                   (1U)                              
  7189. #define TIM_CCER_CC1P_Msk                   (0x1UL << TIM_CCER_CC1P_Pos)        /*!< 0x00000002 */
  7190. #define TIM_CCER_CC1P                       TIM_CCER_CC1P_Msk                  /*!<Capture/Compare 1 output Polarity */
  7191. #define TIM_CCER_CC1NP_Pos                  (3U)                              
  7192. #define TIM_CCER_CC1NP_Msk                  (0x1UL << TIM_CCER_CC1NP_Pos)       /*!< 0x00000008 */
  7193. #define TIM_CCER_CC1NP                      TIM_CCER_CC1NP_Msk                 /*!<Capture/Compare 1 Complementary output Polarity */
  7194. #define TIM_CCER_CC2E_Pos                   (4U)                              
  7195. #define TIM_CCER_CC2E_Msk                   (0x1UL << TIM_CCER_CC2E_Pos)        /*!< 0x00000010 */
  7196. #define TIM_CCER_CC2E                       TIM_CCER_CC2E_Msk                  /*!<Capture/Compare 2 output enable */
  7197. #define TIM_CCER_CC2P_Pos                   (5U)                              
  7198. #define TIM_CCER_CC2P_Msk                   (0x1UL << TIM_CCER_CC2P_Pos)        /*!< 0x00000020 */
  7199. #define TIM_CCER_CC2P                       TIM_CCER_CC2P_Msk                  /*!<Capture/Compare 2 output Polarity */
  7200. #define TIM_CCER_CC2NP_Pos                  (7U)                              
  7201. #define TIM_CCER_CC2NP_Msk                  (0x1UL << TIM_CCER_CC2NP_Pos)       /*!< 0x00000080 */
  7202. #define TIM_CCER_CC2NP                      TIM_CCER_CC2NP_Msk                 /*!<Capture/Compare 2 Complementary output Polarity */
  7203. #define TIM_CCER_CC3E_Pos                   (8U)                              
  7204. #define TIM_CCER_CC3E_Msk                   (0x1UL << TIM_CCER_CC3E_Pos)        /*!< 0x00000100 */
  7205. #define TIM_CCER_CC3E                       TIM_CCER_CC3E_Msk                  /*!<Capture/Compare 3 output enable */
  7206. #define TIM_CCER_CC3P_Pos                   (9U)                              
  7207. #define TIM_CCER_CC3P_Msk                   (0x1UL << TIM_CCER_CC3P_Pos)        /*!< 0x00000200 */
  7208. #define TIM_CCER_CC3P                       TIM_CCER_CC3P_Msk                  /*!<Capture/Compare 3 output Polarity */
  7209. #define TIM_CCER_CC3NP_Pos                  (11U)                              
  7210. #define TIM_CCER_CC3NP_Msk                  (0x1UL << TIM_CCER_CC3NP_Pos)       /*!< 0x00000800 */
  7211. #define TIM_CCER_CC3NP                      TIM_CCER_CC3NP_Msk                 /*!<Capture/Compare 3 Complementary output Polarity */
  7212. #define TIM_CCER_CC4E_Pos                   (12U)                              
  7213. #define TIM_CCER_CC4E_Msk                   (0x1UL << TIM_CCER_CC4E_Pos)        /*!< 0x00001000 */
  7214. #define TIM_CCER_CC4E                       TIM_CCER_CC4E_Msk                  /*!<Capture/Compare 4 output enable */
  7215. #define TIM_CCER_CC4P_Pos                   (13U)                              
  7216. #define TIM_CCER_CC4P_Msk                   (0x1UL << TIM_CCER_CC4P_Pos)        /*!< 0x00002000 */
  7217. #define TIM_CCER_CC4P                       TIM_CCER_CC4P_Msk                  /*!<Capture/Compare 4 output Polarity */
  7218. #define TIM_CCER_CC4NP_Pos                  (15U)                              
  7219. #define TIM_CCER_CC4NP_Msk                  (0x1UL << TIM_CCER_CC4NP_Pos)       /*!< 0x00008000 */
  7220. #define TIM_CCER_CC4NP                      TIM_CCER_CC4NP_Msk                 /*!<Capture/Compare 4 Complementary output Polarity */
  7221.  
  7222. /*******************  Bit definition for TIM_CNT register  ********************/
  7223. #define TIM_CNT_CNT_Pos                     (0U)                              
  7224. #define TIM_CNT_CNT_Msk                     (0xFFFFFFFFUL << TIM_CNT_CNT_Pos)   /*!< 0xFFFFFFFF */
  7225. #define TIM_CNT_CNT                         TIM_CNT_CNT_Msk                    /*!<Counter Value */
  7226.  
  7227. /*******************  Bit definition for TIM_PSC register  ********************/
  7228. #define TIM_PSC_PSC_Pos                     (0U)                              
  7229. #define TIM_PSC_PSC_Msk                     (0xFFFFUL << TIM_PSC_PSC_Pos)       /*!< 0x0000FFFF */
  7230. #define TIM_PSC_PSC                         TIM_PSC_PSC_Msk                    /*!<Prescaler Value */
  7231.  
  7232. /*******************  Bit definition for TIM_ARR register  ********************/
  7233. #define TIM_ARR_ARR_Pos                     (0U)                              
  7234. #define TIM_ARR_ARR_Msk                     (0xFFFFFFFFUL << TIM_ARR_ARR_Pos)   /*!< 0xFFFFFFFF */
  7235. #define TIM_ARR_ARR                         TIM_ARR_ARR_Msk                    /*!<actual auto-reload Value */
  7236.            
  7237. /*******************  Bit definition for TIM_CCR1 register  *******************/
  7238. #define TIM_CCR1_CCR1_Pos                   (0U)                              
  7239. #define TIM_CCR1_CCR1_Msk                   (0xFFFFUL << TIM_CCR1_CCR1_Pos)     /*!< 0x0000FFFF */
  7240. #define TIM_CCR1_CCR1                       TIM_CCR1_CCR1_Msk                  /*!<Capture/Compare 1 Value */
  7241.  
  7242. /*******************  Bit definition for TIM_CCR2 register  *******************/
  7243. #define TIM_CCR2_CCR2_Pos                   (0U)                              
  7244. #define TIM_CCR2_CCR2_Msk                   (0xFFFFUL << TIM_CCR2_CCR2_Pos)     /*!< 0x0000FFFF */
  7245. #define TIM_CCR2_CCR2                       TIM_CCR2_CCR2_Msk                  /*!<Capture/Compare 2 Value */
  7246.  
  7247. /*******************  Bit definition for TIM_CCR3 register  *******************/
  7248. #define TIM_CCR3_CCR3_Pos                   (0U)                              
  7249. #define TIM_CCR3_CCR3_Msk                   (0xFFFFUL << TIM_CCR3_CCR3_Pos)     /*!< 0x0000FFFF */
  7250. #define TIM_CCR3_CCR3                       TIM_CCR3_CCR3_Msk                  /*!<Capture/Compare 3 Value */
  7251.  
  7252. /*******************  Bit definition for TIM_CCR4 register  *******************/
  7253. #define TIM_CCR4_CCR4_Pos                   (0U)                              
  7254. #define TIM_CCR4_CCR4_Msk                   (0xFFFFUL << TIM_CCR4_CCR4_Pos)     /*!< 0x0000FFFF */
  7255. #define TIM_CCR4_CCR4                       TIM_CCR4_CCR4_Msk                  /*!<Capture/Compare 4 Value */
  7256.  
  7257. /*******************  Bit definition for TIM_DCR register  ********************/
  7258. #define TIM_DCR_DBA_Pos                     (0U)                              
  7259. #define TIM_DCR_DBA_Msk                     (0x1FUL << TIM_DCR_DBA_Pos)         /*!< 0x0000001F */
  7260. #define TIM_DCR_DBA                         TIM_DCR_DBA_Msk                    /*!<DBA[4:0] bits (DMA Base Address) */
  7261. #define TIM_DCR_DBA_0                       (0x01UL << TIM_DCR_DBA_Pos)         /*!< 0x00000001 */
  7262. #define TIM_DCR_DBA_1                       (0x02UL << TIM_DCR_DBA_Pos)         /*!< 0x00000002 */
  7263. #define TIM_DCR_DBA_2                       (0x04UL << TIM_DCR_DBA_Pos)         /*!< 0x00000004 */
  7264. #define TIM_DCR_DBA_3                       (0x08UL << TIM_DCR_DBA_Pos)         /*!< 0x00000008 */
  7265. #define TIM_DCR_DBA_4                       (0x10UL << TIM_DCR_DBA_Pos)         /*!< 0x00000010 */
  7266.  
  7267. #define TIM_DCR_DBL_Pos                     (8U)                              
  7268. #define TIM_DCR_DBL_Msk                     (0x1FUL << TIM_DCR_DBL_Pos)         /*!< 0x00001F00 */
  7269. #define TIM_DCR_DBL                         TIM_DCR_DBL_Msk                    /*!<DBL[4:0] bits (DMA Burst Length) */
  7270. #define TIM_DCR_DBL_0                       (0x01UL << TIM_DCR_DBL_Pos)         /*!< 0x00000100 */
  7271. #define TIM_DCR_DBL_1                       (0x02UL << TIM_DCR_DBL_Pos)         /*!< 0x00000200 */
  7272. #define TIM_DCR_DBL_2                       (0x04UL << TIM_DCR_DBL_Pos)         /*!< 0x00000400 */
  7273. #define TIM_DCR_DBL_3                       (0x08UL << TIM_DCR_DBL_Pos)         /*!< 0x00000800 */
  7274. #define TIM_DCR_DBL_4                       (0x10UL << TIM_DCR_DBL_Pos)         /*!< 0x00001000 */
  7275.  
  7276. /*******************  Bit definition for TIM_DMAR register  *******************/
  7277. #define TIM_DMAR_DMAB_Pos                   (0U)                              
  7278. #define TIM_DMAR_DMAB_Msk                   (0xFFFFUL << TIM_DMAR_DMAB_Pos)     /*!< 0x0000FFFF */
  7279. #define TIM_DMAR_DMAB                       TIM_DMAR_DMAB_Msk                  /*!<DMA register for burst accesses */
  7280.  
  7281. /*******************  Bit definition for TIM_OR register  *********************/
  7282. #define TIM_OR_TI1RMP_Pos                   (0U)                              
  7283. #define TIM_OR_TI1RMP_Msk                   (0x3UL << TIM_OR_TI1RMP_Pos)        /*!< 0x00000003 */
  7284. #define TIM_OR_TI1RMP                       TIM_OR_TI1RMP_Msk                  /*!<TI1_RMP[1:0] bits (TIM Input 1 remap) */
  7285. #define TIM_OR_TI1RMP_0                     (0x1UL << TIM_OR_TI1RMP_Pos)        /*!< 0x00000001 */
  7286. #define TIM_OR_TI1RMP_1                     (0x2UL << TIM_OR_TI1RMP_Pos)        /*!< 0x00000002 */
  7287.  
  7288. #define TIM_OR_ETR_RMP_Pos                  (2U)                              
  7289. #define TIM_OR_ETR_RMP_Msk                  (0x1UL << TIM_OR_ETR_RMP_Pos)       /*!< 0x00000004 */
  7290. #define TIM_OR_ETR_RMP                      TIM_OR_ETR_RMP_Msk                 /*!<ETR_RMP bit (TIM10/11 ETR remap)*/
  7291. #define TIM_OR_TI1_RMP_RI_Pos               (3U)                              
  7292. #define TIM_OR_TI1_RMP_RI_Msk               (0x1UL << TIM_OR_TI1_RMP_RI_Pos)    /*!< 0x00000008 */
  7293. #define TIM_OR_TI1_RMP_RI                   TIM_OR_TI1_RMP_RI_Msk              /*!<TI1_RMP_RI bit (TIM10/11 Input 1 remap for Routing interface) */
  7294.  
  7295. /*----------------------------------------------------------------------------*/
  7296. #define TIM9_OR_ITR1_RMP_Pos                (2U)                              
  7297. #define TIM9_OR_ITR1_RMP_Msk                (0x1UL << TIM9_OR_ITR1_RMP_Pos)     /*!< 0x00000004 */
  7298. #define TIM9_OR_ITR1_RMP                    TIM9_OR_ITR1_RMP_Msk               /*!<ITR1_RMP bit (TIM9 Internal trigger 1 remap) */
  7299.  
  7300. /*----------------------------------------------------------------------------*/
  7301. #define TIM2_OR_ITR1_RMP_Pos                (0U)                              
  7302. #define TIM2_OR_ITR1_RMP_Msk                (0x1UL << TIM2_OR_ITR1_RMP_Pos)     /*!< 0x00000001 */
  7303. #define TIM2_OR_ITR1_RMP                    TIM2_OR_ITR1_RMP_Msk               /*!<ITR1_RMP bit (TIM2 Internal trigger 1 remap) */
  7304.  
  7305. /*----------------------------------------------------------------------------*/
  7306. #define TIM3_OR_ITR2_RMP_Pos                (0U)                              
  7307. #define TIM3_OR_ITR2_RMP_Msk                (0x1UL << TIM3_OR_ITR2_RMP_Pos)     /*!< 0x00000001 */
  7308. #define TIM3_OR_ITR2_RMP                    TIM3_OR_ITR2_RMP_Msk               /*!<ITR2_RMP bit (TIM3 Internal trigger 2 remap) */
  7309.  
  7310. /*----------------------------------------------------------------------------*/
  7311.  
  7312. /******************************************************************************/
  7313. /*                                                                            */
  7314. /*      Universal Synchronous Asynchronous Receiver Transmitter (USART)       */
  7315. /*                                                                            */
  7316. /******************************************************************************/
  7317.  
  7318. /*******************  Bit definition for USART_SR register  *******************/
  7319. #define USART_SR_PE_Pos                     (0U)                              
  7320. #define USART_SR_PE_Msk                     (0x1UL << USART_SR_PE_Pos)          /*!< 0x00000001 */
  7321. #define USART_SR_PE                         USART_SR_PE_Msk                    /*!< Parity Error */
  7322. #define USART_SR_FE_Pos                     (1U)                              
  7323. #define USART_SR_FE_Msk                     (0x1UL << USART_SR_FE_Pos)          /*!< 0x00000002 */
  7324. #define USART_SR_FE                         USART_SR_FE_Msk                    /*!< Framing Error */
  7325. #define USART_SR_NE_Pos                     (2U)                              
  7326. #define USART_SR_NE_Msk                     (0x1UL << USART_SR_NE_Pos)          /*!< 0x00000004 */
  7327. #define USART_SR_NE                         USART_SR_NE_Msk                    /*!< Noise Error Flag */
  7328. #define USART_SR_ORE_Pos                    (3U)                              
  7329. #define USART_SR_ORE_Msk                    (0x1UL << USART_SR_ORE_Pos)         /*!< 0x00000008 */
  7330. #define USART_SR_ORE                        USART_SR_ORE_Msk                   /*!< OverRun Error */
  7331. #define USART_SR_IDLE_Pos                   (4U)                              
  7332. #define USART_SR_IDLE_Msk                   (0x1UL << USART_SR_IDLE_Pos)        /*!< 0x00000010 */
  7333. #define USART_SR_IDLE                       USART_SR_IDLE_Msk                  /*!< IDLE line detected */
  7334. #define USART_SR_RXNE_Pos                   (5U)                              
  7335. #define USART_SR_RXNE_Msk                   (0x1UL << USART_SR_RXNE_Pos)        /*!< 0x00000020 */
  7336. #define USART_SR_RXNE                       USART_SR_RXNE_Msk                  /*!< Read Data Register Not Empty */
  7337. #define USART_SR_TC_Pos                     (6U)                              
  7338. #define USART_SR_TC_Msk                     (0x1UL << USART_SR_TC_Pos)          /*!< 0x00000040 */
  7339. #define USART_SR_TC                         USART_SR_TC_Msk                    /*!< Transmission Complete */
  7340. #define USART_SR_TXE_Pos                    (7U)                              
  7341. #define USART_SR_TXE_Msk                    (0x1UL << USART_SR_TXE_Pos)         /*!< 0x00000080 */
  7342. #define USART_SR_TXE                        USART_SR_TXE_Msk                   /*!< Transmit Data Register Empty */
  7343. #define USART_SR_LBD_Pos                    (8U)                              
  7344. #define USART_SR_LBD_Msk                    (0x1UL << USART_SR_LBD_Pos)         /*!< 0x00000100 */
  7345. #define USART_SR_LBD                        USART_SR_LBD_Msk                   /*!< LIN Break Detection Flag */
  7346. #define USART_SR_CTS_Pos                    (9U)                              
  7347. #define USART_SR_CTS_Msk                    (0x1UL << USART_SR_CTS_Pos)         /*!< 0x00000200 */
  7348. #define USART_SR_CTS                        USART_SR_CTS_Msk                   /*!< CTS Flag */
  7349.  
  7350. /*******************  Bit definition for USART_DR register  *******************/
  7351. #define USART_DR_DR_Pos                     (0U)                              
  7352. #define USART_DR_DR_Msk                     (0x1FFUL << USART_DR_DR_Pos)        /*!< 0x000001FF */
  7353. #define USART_DR_DR                         USART_DR_DR_Msk                    /*!< Data value */
  7354.  
  7355. /******************  Bit definition for USART_BRR register  *******************/
  7356. #define USART_BRR_DIV_FRACTION_Pos          (0U)                              
  7357. #define USART_BRR_DIV_FRACTION_Msk          (0xFUL << USART_BRR_DIV_FRACTION_Pos) /*!< 0x0000000F */
  7358. #define USART_BRR_DIV_FRACTION              USART_BRR_DIV_FRACTION_Msk         /*!< Fraction of USARTDIV */
  7359. #define USART_BRR_DIV_MANTISSA_Pos          (4U)                              
  7360. #define USART_BRR_DIV_MANTISSA_Msk          (0xFFFUL << USART_BRR_DIV_MANTISSA_Pos) /*!< 0x0000FFF0 */
  7361. #define USART_BRR_DIV_MANTISSA              USART_BRR_DIV_MANTISSA_Msk         /*!< Mantissa of USARTDIV */
  7362.  
  7363. /******************  Bit definition for USART_CR1 register  *******************/
  7364. #define USART_CR1_SBK_Pos                   (0U)                              
  7365. #define USART_CR1_SBK_Msk                   (0x1UL << USART_CR1_SBK_Pos)        /*!< 0x00000001 */
  7366. #define USART_CR1_SBK                       USART_CR1_SBK_Msk                  /*!< Send Break */
  7367. #define USART_CR1_RWU_Pos                   (1U)                              
  7368. #define USART_CR1_RWU_Msk                   (0x1UL << USART_CR1_RWU_Pos)        /*!< 0x00000002 */
  7369. #define USART_CR1_RWU                       USART_CR1_RWU_Msk                  /*!< Receiver wakeup */
  7370. #define USART_CR1_RE_Pos                    (2U)                              
  7371. #define USART_CR1_RE_Msk                    (0x1UL << USART_CR1_RE_Pos)         /*!< 0x00000004 */
  7372. #define USART_CR1_RE                        USART_CR1_RE_Msk                   /*!< Receiver Enable */
  7373. #define USART_CR1_TE_Pos                    (3U)                              
  7374. #define USART_CR1_TE_Msk                    (0x1UL << USART_CR1_TE_Pos)         /*!< 0x00000008 */
  7375. #define USART_CR1_TE                        USART_CR1_TE_Msk                   /*!< Transmitter Enable */
  7376. #define USART_CR1_IDLEIE_Pos                (4U)                              
  7377. #define USART_CR1_IDLEIE_Msk                (0x1UL << USART_CR1_IDLEIE_Pos)     /*!< 0x00000010 */
  7378. #define USART_CR1_IDLEIE                    USART_CR1_IDLEIE_Msk               /*!< IDLE Interrupt Enable */
  7379. #define USART_CR1_RXNEIE_Pos                (5U)                              
  7380. #define USART_CR1_RXNEIE_Msk                (0x1UL << USART_CR1_RXNEIE_Pos)     /*!< 0x00000020 */
  7381. #define USART_CR1_RXNEIE                    USART_CR1_RXNEIE_Msk               /*!< RXNE Interrupt Enable */
  7382. #define USART_CR1_TCIE_Pos                  (6U)                              
  7383. #define USART_CR1_TCIE_Msk                  (0x1UL << USART_CR1_TCIE_Pos)       /*!< 0x00000040 */
  7384. #define USART_CR1_TCIE                      USART_CR1_TCIE_Msk                 /*!< Transmission Complete Interrupt Enable */
  7385. #define USART_CR1_TXEIE_Pos                 (7U)                              
  7386. #define USART_CR1_TXEIE_Msk                 (0x1UL << USART_CR1_TXEIE_Pos)      /*!< 0x00000080 */
  7387. #define USART_CR1_TXEIE                     USART_CR1_TXEIE_Msk                /*!< PE Interrupt Enable */
  7388. #define USART_CR1_PEIE_Pos                  (8U)                              
  7389. #define USART_CR1_PEIE_Msk                  (0x1UL << USART_CR1_PEIE_Pos)       /*!< 0x00000100 */
  7390. #define USART_CR1_PEIE                      USART_CR1_PEIE_Msk                 /*!< PE Interrupt Enable */
  7391. #define USART_CR1_PS_Pos                    (9U)                              
  7392. #define USART_CR1_PS_Msk                    (0x1UL << USART_CR1_PS_Pos)         /*!< 0x00000200 */
  7393. #define USART_CR1_PS                        USART_CR1_PS_Msk                   /*!< Parity Selection */
  7394. #define USART_CR1_PCE_Pos                   (10U)                              
  7395. #define USART_CR1_PCE_Msk                   (0x1UL << USART_CR1_PCE_Pos)        /*!< 0x00000400 */
  7396. #define USART_CR1_PCE                       USART_CR1_PCE_Msk                  /*!< Parity Control Enable */
  7397. #define USART_CR1_WAKE_Pos                  (11U)                              
  7398. #define USART_CR1_WAKE_Msk                  (0x1UL << USART_CR1_WAKE_Pos)       /*!< 0x00000800 */
  7399. #define USART_CR1_WAKE                      USART_CR1_WAKE_Msk                 /*!< Wakeup method */
  7400. #define USART_CR1_M_Pos                     (12U)                              
  7401. #define USART_CR1_M_Msk                     (0x1UL << USART_CR1_M_Pos)          /*!< 0x00001000 */
  7402. #define USART_CR1_M                         USART_CR1_M_Msk                    /*!< Word length */
  7403. #define USART_CR1_UE_Pos                    (13U)                              
  7404. #define USART_CR1_UE_Msk                    (0x1UL << USART_CR1_UE_Pos)         /*!< 0x00002000 */
  7405. #define USART_CR1_UE                        USART_CR1_UE_Msk                   /*!< USART Enable */
  7406. #define USART_CR1_OVER8_Pos                 (15U)                              
  7407. #define USART_CR1_OVER8_Msk                 (0x1UL << USART_CR1_OVER8_Pos)      /*!< 0x00008000 */
  7408. #define USART_CR1_OVER8                     USART_CR1_OVER8_Msk                /*!< Oversampling by 8-bit mode */
  7409.  
  7410. /******************  Bit definition for USART_CR2 register  *******************/
  7411. #define USART_CR2_ADD_Pos                   (0U)                              
  7412. #define USART_CR2_ADD_Msk                   (0xFUL << USART_CR2_ADD_Pos)        /*!< 0x0000000F */
  7413. #define USART_CR2_ADD                       USART_CR2_ADD_Msk                  /*!< Address of the USART node */
  7414. #define USART_CR2_LBDL_Pos                  (5U)                              
  7415. #define USART_CR2_LBDL_Msk                  (0x1UL << USART_CR2_LBDL_Pos)       /*!< 0x00000020 */
  7416. #define USART_CR2_LBDL                      USART_CR2_LBDL_Msk                 /*!< LIN Break Detection Length */
  7417. #define USART_CR2_LBDIE_Pos                 (6U)                              
  7418. #define USART_CR2_LBDIE_Msk                 (0x1UL << USART_CR2_LBDIE_Pos)      /*!< 0x00000040 */
  7419. #define USART_CR2_LBDIE                     USART_CR2_LBDIE_Msk                /*!< LIN Break Detection Interrupt Enable */
  7420. #define USART_CR2_LBCL_Pos                  (8U)                              
  7421. #define USART_CR2_LBCL_Msk                  (0x1UL << USART_CR2_LBCL_Pos)       /*!< 0x00000100 */
  7422. #define USART_CR2_LBCL                      USART_CR2_LBCL_Msk                 /*!< Last Bit Clock pulse */
  7423. #define USART_CR2_CPHA_Pos                  (9U)                              
  7424. #define USART_CR2_CPHA_Msk                  (0x1UL << USART_CR2_CPHA_Pos)       /*!< 0x00000200 */
  7425. #define USART_CR2_CPHA                      USART_CR2_CPHA_Msk                 /*!< Clock Phase */
  7426. #define USART_CR2_CPOL_Pos                  (10U)                              
  7427. #define USART_CR2_CPOL_Msk                  (0x1UL << USART_CR2_CPOL_Pos)       /*!< 0x00000400 */
  7428. #define USART_CR2_CPOL                      USART_CR2_CPOL_Msk                 /*!< Clock Polarity */
  7429. #define USART_CR2_CLKEN_Pos                 (11U)                              
  7430. #define USART_CR2_CLKEN_Msk                 (0x1UL << USART_CR2_CLKEN_Pos)      /*!< 0x00000800 */
  7431. #define USART_CR2_CLKEN                     USART_CR2_CLKEN_Msk                /*!< Clock Enable */
  7432.  
  7433. #define USART_CR2_STOP_Pos                  (12U)                              
  7434. #define USART_CR2_STOP_Msk                  (0x3UL << USART_CR2_STOP_Pos)       /*!< 0x00003000 */
  7435. #define USART_CR2_STOP                      USART_CR2_STOP_Msk                 /*!< STOP[1:0] bits (STOP bits) */
  7436. #define USART_CR2_STOP_0                    (0x1UL << USART_CR2_STOP_Pos)       /*!< 0x00001000 */
  7437. #define USART_CR2_STOP_1                    (0x2UL << USART_CR2_STOP_Pos)       /*!< 0x00002000 */
  7438.  
  7439. #define USART_CR2_LINEN_Pos                 (14U)                              
  7440. #define USART_CR2_LINEN_Msk                 (0x1UL << USART_CR2_LINEN_Pos)      /*!< 0x00004000 */
  7441. #define USART_CR2_LINEN                     USART_CR2_LINEN_Msk                /*!< LIN mode enable */
  7442.  
  7443. /******************  Bit definition for USART_CR3 register  *******************/
  7444. #define USART_CR3_EIE_Pos                   (0U)                              
  7445. #define USART_CR3_EIE_Msk                   (0x1UL << USART_CR3_EIE_Pos)        /*!< 0x00000001 */
  7446. #define USART_CR3_EIE                       USART_CR3_EIE_Msk                  /*!< Error Interrupt Enable */
  7447. #define USART_CR3_IREN_Pos                  (1U)                              
  7448. #define USART_CR3_IREN_Msk                  (0x1UL << USART_CR3_IREN_Pos)       /*!< 0x00000002 */
  7449. #define USART_CR3_IREN                      USART_CR3_IREN_Msk                 /*!< IrDA mode Enable */
  7450. #define USART_CR3_IRLP_Pos                  (2U)                              
  7451. #define USART_CR3_IRLP_Msk                  (0x1UL << USART_CR3_IRLP_Pos)       /*!< 0x00000004 */
  7452. #define USART_CR3_IRLP                      USART_CR3_IRLP_Msk                 /*!< IrDA Low-Power */
  7453. #define USART_CR3_HDSEL_Pos                 (3U)                              
  7454. #define USART_CR3_HDSEL_Msk                 (0x1UL << USART_CR3_HDSEL_Pos)      /*!< 0x00000008 */
  7455. #define USART_CR3_HDSEL                     USART_CR3_HDSEL_Msk                /*!< Half-Duplex Selection */
  7456. #define USART_CR3_NACK_Pos                  (4U)                              
  7457. #define USART_CR3_NACK_Msk                  (0x1UL << USART_CR3_NACK_Pos)       /*!< 0x00000010 */
  7458. #define USART_CR3_NACK                      USART_CR3_NACK_Msk                 /*!< Smartcard NACK enable */
  7459. #define USART_CR3_SCEN_Pos                  (5U)                              
  7460. #define USART_CR3_SCEN_Msk                  (0x1UL << USART_CR3_SCEN_Pos)       /*!< 0x00000020 */
  7461. #define USART_CR3_SCEN                      USART_CR3_SCEN_Msk                 /*!< Smartcard mode enable */
  7462. #define USART_CR3_DMAR_Pos                  (6U)                              
  7463. #define USART_CR3_DMAR_Msk                  (0x1UL << USART_CR3_DMAR_Pos)       /*!< 0x00000040 */
  7464. #define USART_CR3_DMAR                      USART_CR3_DMAR_Msk                 /*!< DMA Enable Receiver */
  7465. #define USART_CR3_DMAT_Pos                  (7U)                              
  7466. #define USART_CR3_DMAT_Msk                  (0x1UL << USART_CR3_DMAT_Pos)       /*!< 0x00000080 */
  7467. #define USART_CR3_DMAT                      USART_CR3_DMAT_Msk                 /*!< DMA Enable Transmitter */
  7468. #define USART_CR3_RTSE_Pos                  (8U)                              
  7469. #define USART_CR3_RTSE_Msk                  (0x1UL << USART_CR3_RTSE_Pos)       /*!< 0x00000100 */
  7470. #define USART_CR3_RTSE                      USART_CR3_RTSE_Msk                 /*!< RTS Enable */
  7471. #define USART_CR3_CTSE_Pos                  (9U)                              
  7472. #define USART_CR3_CTSE_Msk                  (0x1UL << USART_CR3_CTSE_Pos)       /*!< 0x00000200 */
  7473. #define USART_CR3_CTSE                      USART_CR3_CTSE_Msk                 /*!< CTS Enable */
  7474. #define USART_CR3_CTSIE_Pos                 (10U)                              
  7475. #define USART_CR3_CTSIE_Msk                 (0x1UL << USART_CR3_CTSIE_Pos)      /*!< 0x00000400 */
  7476. #define USART_CR3_CTSIE                     USART_CR3_CTSIE_Msk                /*!< CTS Interrupt Enable */
  7477. #define USART_CR3_ONEBIT_Pos                (11U)                              
  7478. #define USART_CR3_ONEBIT_Msk                (0x1UL << USART_CR3_ONEBIT_Pos)     /*!< 0x00000800 */
  7479. #define USART_CR3_ONEBIT                    USART_CR3_ONEBIT_Msk               /*!< One sample bit method enable */
  7480.  
  7481. /******************  Bit definition for USART_GTPR register  ******************/
  7482. #define USART_GTPR_PSC_Pos                  (0U)                              
  7483. #define USART_GTPR_PSC_Msk                  (0xFFUL << USART_GTPR_PSC_Pos)      /*!< 0x000000FF */
  7484. #define USART_GTPR_PSC                      USART_GTPR_PSC_Msk                 /*!< PSC[7:0] bits (Prescaler value) */
  7485. #define USART_GTPR_PSC_0                    (0x01UL << USART_GTPR_PSC_Pos)      /*!< 0x00000001 */
  7486. #define USART_GTPR_PSC_1                    (0x02UL << USART_GTPR_PSC_Pos)      /*!< 0x00000002 */
  7487. #define USART_GTPR_PSC_2                    (0x04UL << USART_GTPR_PSC_Pos)      /*!< 0x00000004 */
  7488. #define USART_GTPR_PSC_3                    (0x08UL << USART_GTPR_PSC_Pos)      /*!< 0x00000008 */
  7489. #define USART_GTPR_PSC_4                    (0x10UL << USART_GTPR_PSC_Pos)      /*!< 0x00000010 */
  7490. #define USART_GTPR_PSC_5                    (0x20UL << USART_GTPR_PSC_Pos)      /*!< 0x00000020 */
  7491. #define USART_GTPR_PSC_6                    (0x40UL << USART_GTPR_PSC_Pos)      /*!< 0x00000040 */
  7492. #define USART_GTPR_PSC_7                    (0x80UL << USART_GTPR_PSC_Pos)      /*!< 0x00000080 */
  7493.  
  7494. #define USART_GTPR_GT_Pos                   (8U)                              
  7495. #define USART_GTPR_GT_Msk                   (0xFFUL << USART_GTPR_GT_Pos)       /*!< 0x0000FF00 */
  7496. #define USART_GTPR_GT                       USART_GTPR_GT_Msk                  /*!< Guard time value */
  7497.  
  7498. /******************************************************************************/
  7499. /*                                                                            */
  7500. /*                     Universal Serial Bus (USB)                             */
  7501. /*                                                                            */
  7502. /******************************************************************************/
  7503.  
  7504. /*!<Endpoint-specific registers */
  7505.  
  7506. #define  USB_EP0R                              USB_BASE                        /*!< endpoint 0 register address */
  7507. #define  USB_EP1R                             (USB_BASE + 0x00000004U)         /*!< endpoint 1 register address */
  7508. #define  USB_EP2R                             (USB_BASE + 0x00000008U)         /*!< endpoint 2 register address */
  7509. #define  USB_EP3R                             (USB_BASE + 0x0000000CU)         /*!< endpoint 3 register address */
  7510. #define  USB_EP4R                             (USB_BASE + 0x00000010U)         /*!< endpoint 4 register address */
  7511. #define  USB_EP5R                             (USB_BASE + 0x00000014U)         /*!< endpoint 5 register address */
  7512. #define  USB_EP6R                             (USB_BASE + 0x00000018U)         /*!< endpoint 6 register address */
  7513. #define  USB_EP7R                             (USB_BASE + 0x0000001CU)         /*!< endpoint 7 register address */
  7514.  
  7515. /* bit positions */
  7516. #define USB_EP_CTR_RX_Pos                     (15U)                            
  7517. #define USB_EP_CTR_RX_Msk                     (0x1UL << USB_EP_CTR_RX_Pos)      /*!< 0x00008000 */
  7518. #define USB_EP_CTR_RX                         USB_EP_CTR_RX_Msk                /*!<  EndPoint Correct TRansfer RX */
  7519. #define USB_EP_DTOG_RX_Pos                    (14U)                            
  7520. #define USB_EP_DTOG_RX_Msk                    (0x1UL << USB_EP_DTOG_RX_Pos)     /*!< 0x00004000 */
  7521. #define USB_EP_DTOG_RX                        USB_EP_DTOG_RX_Msk               /*!<  EndPoint Data TOGGLE RX */
  7522. #define USB_EPRX_STAT_Pos                     (12U)                            
  7523. #define USB_EPRX_STAT_Msk                     (0x3UL << USB_EPRX_STAT_Pos)      /*!< 0x00003000 */
  7524. #define USB_EPRX_STAT                         USB_EPRX_STAT_Msk                /*!<  EndPoint RX STATus bit field */
  7525. #define USB_EP_SETUP_Pos                      (11U)                            
  7526. #define USB_EP_SETUP_Msk                      (0x1UL << USB_EP_SETUP_Pos)       /*!< 0x00000800 */
  7527. #define USB_EP_SETUP                          USB_EP_SETUP_Msk                 /*!<  EndPoint SETUP */
  7528. #define USB_EP_T_FIELD_Pos                    (9U)                            
  7529. #define USB_EP_T_FIELD_Msk                    (0x3UL << USB_EP_T_FIELD_Pos)     /*!< 0x00000600 */
  7530. #define USB_EP_T_FIELD                        USB_EP_T_FIELD_Msk               /*!<  EndPoint TYPE */
  7531. #define USB_EP_KIND_Pos                       (8U)                            
  7532. #define USB_EP_KIND_Msk                       (0x1UL << USB_EP_KIND_Pos)        /*!< 0x00000100 */
  7533. #define USB_EP_KIND                           USB_EP_KIND_Msk                  /*!<  EndPoint KIND */
  7534. #define USB_EP_CTR_TX_Pos                     (7U)                            
  7535. #define USB_EP_CTR_TX_Msk                     (0x1UL << USB_EP_CTR_TX_Pos)      /*!< 0x00000080 */
  7536. #define USB_EP_CTR_TX                         USB_EP_CTR_TX_Msk                /*!<  EndPoint Correct TRansfer TX */
  7537. #define USB_EP_DTOG_TX_Pos                    (6U)                            
  7538. #define USB_EP_DTOG_TX_Msk                    (0x1UL << USB_EP_DTOG_TX_Pos)     /*!< 0x00000040 */
  7539. #define USB_EP_DTOG_TX                        USB_EP_DTOG_TX_Msk               /*!<  EndPoint Data TOGGLE TX */
  7540. #define USB_EPTX_STAT_Pos                     (4U)                            
  7541. #define USB_EPTX_STAT_Msk                     (0x3UL << USB_EPTX_STAT_Pos)      /*!< 0x00000030 */
  7542. #define USB_EPTX_STAT                         USB_EPTX_STAT_Msk                /*!<  EndPoint TX STATus bit field */
  7543. #define USB_EPADDR_FIELD_Pos                  (0U)                            
  7544. #define USB_EPADDR_FIELD_Msk                  (0xFUL << USB_EPADDR_FIELD_Pos)   /*!< 0x0000000F */
  7545. #define USB_EPADDR_FIELD                      USB_EPADDR_FIELD_Msk             /*!<  EndPoint ADDRess FIELD */
  7546.  
  7547. /* EndPoint REGister MASK (no toggle fields) */
  7548. #define  USB_EPREG_MASK     (USB_EP_CTR_RX|USB_EP_SETUP|USB_EP_T_FIELD|USB_EP_KIND|USB_EP_CTR_TX|USB_EPADDR_FIELD)
  7549.                                                                                /*!< EP_TYPE[1:0] EndPoint TYPE */
  7550. #define USB_EP_TYPE_MASK_Pos                  (9U)                            
  7551. #define USB_EP_TYPE_MASK_Msk                  (0x3UL << USB_EP_TYPE_MASK_Pos)   /*!< 0x00000600 */
  7552. #define USB_EP_TYPE_MASK                      USB_EP_TYPE_MASK_Msk             /*!< EndPoint TYPE Mask */
  7553. #define USB_EP_BULK                           (0x00000000U)                    /*!< EndPoint BULK */
  7554. #define USB_EP_CONTROL                        (0x00000200U)                    /*!< EndPoint CONTROL */
  7555. #define USB_EP_ISOCHRONOUS                    (0x00000400U)                    /*!< EndPoint ISOCHRONOUS */
  7556. #define USB_EP_INTERRUPT                      (0x00000600U)                    /*!< EndPoint INTERRUPT */
  7557. #define  USB_EP_T_MASK      (~USB_EP_T_FIELD & USB_EPREG_MASK)
  7558.                                                                  
  7559. #define  USB_EPKIND_MASK    (~USB_EP_KIND & USB_EPREG_MASK)            /*!< EP_KIND EndPoint KIND */
  7560.                                                                                /*!< STAT_TX[1:0] STATus for TX transfer */
  7561. #define USB_EP_TX_DIS                         (0x00000000U)                    /*!< EndPoint TX DISabled */
  7562. #define USB_EP_TX_STALL                       (0x00000010U)                    /*!< EndPoint TX STALLed */
  7563. #define USB_EP_TX_NAK                         (0x00000020U)                    /*!< EndPoint TX NAKed */
  7564. #define USB_EP_TX_VALID                       (0x00000030U)                    /*!< EndPoint TX VALID */
  7565. #define USB_EPTX_DTOG1                        (0x00000010U)                    /*!< EndPoint TX Data TOGgle bit1 */
  7566. #define USB_EPTX_DTOG2                        (0x00000020U)                    /*!< EndPoint TX Data TOGgle bit2 */
  7567. #define  USB_EPTX_DTOGMASK  (USB_EPTX_STAT|USB_EPREG_MASK)
  7568.                                                                                /*!< STAT_RX[1:0] STATus for RX transfer */
  7569. #define USB_EP_RX_DIS                         (0x00000000U)                    /*!< EndPoint RX DISabled */
  7570. #define USB_EP_RX_STALL                       (0x00001000U)                    /*!< EndPoint RX STALLed */
  7571. #define USB_EP_RX_NAK                         (0x00002000U)                    /*!< EndPoint RX NAKed */
  7572. #define USB_EP_RX_VALID                       (0x00003000U)                    /*!< EndPoint RX VALID */
  7573. #define USB_EPRX_DTOG1                        (0x00001000U)                    /*!< EndPoint RX Data TOGgle bit1 */
  7574. #define USB_EPRX_DTOG2                        (0x00002000U)                    /*!< EndPoint RX Data TOGgle bit1 */
  7575. #define  USB_EPRX_DTOGMASK  (USB_EPRX_STAT|USB_EPREG_MASK)
  7576.  
  7577. /*******************  Bit definition for USB_EP0R register  *******************/
  7578. #define USB_EP0R_EA_Pos                       (0U)                            
  7579. #define USB_EP0R_EA_Msk                       (0xFUL << USB_EP0R_EA_Pos)        /*!< 0x0000000F */
  7580. #define USB_EP0R_EA                           USB_EP0R_EA_Msk                  /*!<Endpoint Address */
  7581.  
  7582. #define USB_EP0R_STAT_TX_Pos                  (4U)                            
  7583. #define USB_EP0R_STAT_TX_Msk                  (0x3UL << USB_EP0R_STAT_TX_Pos)   /*!< 0x00000030 */
  7584. #define USB_EP0R_STAT_TX                      USB_EP0R_STAT_TX_Msk             /*!<STAT_TX[1:0] bits (Status bits, for transmission transfers) */
  7585. #define USB_EP0R_STAT_TX_0                    (0x1UL << USB_EP0R_STAT_TX_Pos)   /*!< 0x00000010 */
  7586. #define USB_EP0R_STAT_TX_1                    (0x2UL << USB_EP0R_STAT_TX_Pos)   /*!< 0x00000020 */
  7587.  
  7588. #define USB_EP0R_DTOG_TX_Pos                  (6U)                            
  7589. #define USB_EP0R_DTOG_TX_Msk                  (0x1UL << USB_EP0R_DTOG_TX_Pos)   /*!< 0x00000040 */
  7590. #define USB_EP0R_DTOG_TX                      USB_EP0R_DTOG_TX_Msk             /*!<Data Toggle, for transmission transfers */
  7591. #define USB_EP0R_CTR_TX_Pos                   (7U)                            
  7592. #define USB_EP0R_CTR_TX_Msk                   (0x1UL << USB_EP0R_CTR_TX_Pos)    /*!< 0x00000080 */
  7593. #define USB_EP0R_CTR_TX                       USB_EP0R_CTR_TX_Msk              /*!<Correct Transfer for transmission */
  7594. #define USB_EP0R_EP_KIND_Pos                  (8U)                            
  7595. #define USB_EP0R_EP_KIND_Msk                  (0x1UL << USB_EP0R_EP_KIND_Pos)   /*!< 0x00000100 */
  7596. #define USB_EP0R_EP_KIND                      USB_EP0R_EP_KIND_Msk             /*!<Endpoint Kind */
  7597.  
  7598. #define USB_EP0R_EP_TYPE_Pos                  (9U)                            
  7599. #define USB_EP0R_EP_TYPE_Msk                  (0x3UL << USB_EP0R_EP_TYPE_Pos)   /*!< 0x00000600 */
  7600. #define USB_EP0R_EP_TYPE                      USB_EP0R_EP_TYPE_Msk             /*!<EP_TYPE[1:0] bits (Endpoint type) */
  7601. #define USB_EP0R_EP_TYPE_0                    (0x1UL << USB_EP0R_EP_TYPE_Pos)   /*!< 0x00000200 */
  7602. #define USB_EP0R_EP_TYPE_1                    (0x2UL << USB_EP0R_EP_TYPE_Pos)   /*!< 0x00000400 */
  7603.  
  7604. #define USB_EP0R_SETUP_Pos                    (11U)                            
  7605. #define USB_EP0R_SETUP_Msk                    (0x1UL << USB_EP0R_SETUP_Pos)     /*!< 0x00000800 */
  7606. #define USB_EP0R_SETUP                        USB_EP0R_SETUP_Msk               /*!<Setup transaction completed */
  7607.  
  7608. #define USB_EP0R_STAT_RX_Pos                  (12U)                            
  7609. #define USB_EP0R_STAT_RX_Msk                  (0x3UL << USB_EP0R_STAT_RX_Pos)   /*!< 0x00003000 */
  7610. #define USB_EP0R_STAT_RX                      USB_EP0R_STAT_RX_Msk             /*!<STAT_RX[1:0] bits (Status bits, for reception transfers) */
  7611. #define USB_EP0R_STAT_RX_0                    (0x1UL << USB_EP0R_STAT_RX_Pos)   /*!< 0x00001000 */
  7612. #define USB_EP0R_STAT_RX_1                    (0x2UL << USB_EP0R_STAT_RX_Pos)   /*!< 0x00002000 */
  7613.  
  7614. #define USB_EP0R_DTOG_RX_Pos                  (14U)                            
  7615. #define USB_EP0R_DTOG_RX_Msk                  (0x1UL << USB_EP0R_DTOG_RX_Pos)   /*!< 0x00004000 */
  7616. #define USB_EP0R_DTOG_RX                      USB_EP0R_DTOG_RX_Msk             /*!<Data Toggle, for reception transfers */
  7617. #define USB_EP0R_CTR_RX_Pos                   (15U)                            
  7618. #define USB_EP0R_CTR_RX_Msk                   (0x1UL << USB_EP0R_CTR_RX_Pos)    /*!< 0x00008000 */
  7619. #define USB_EP0R_CTR_RX                       USB_EP0R_CTR_RX_Msk              /*!<Correct Transfer for reception */
  7620.  
  7621. /*******************  Bit definition for USB_EP1R register  *******************/
  7622. #define USB_EP1R_EA_Pos                       (0U)                            
  7623. #define USB_EP1R_EA_Msk                       (0xFUL << USB_EP1R_EA_Pos)        /*!< 0x0000000F */
  7624. #define USB_EP1R_EA                           USB_EP1R_EA_Msk                  /*!<Endpoint Address */
  7625.  
  7626. #define USB_EP1R_STAT_TX_Pos                  (4U)                            
  7627. #define USB_EP1R_STAT_TX_Msk                  (0x3UL << USB_EP1R_STAT_TX_Pos)   /*!< 0x00000030 */
  7628. #define USB_EP1R_STAT_TX                      USB_EP1R_STAT_TX_Msk             /*!<STAT_TX[1:0] bits (Status bits, for transmission transfers) */
  7629. #define USB_EP1R_STAT_TX_0                    (0x1UL << USB_EP1R_STAT_TX_Pos)   /*!< 0x00000010 */
  7630. #define USB_EP1R_STAT_TX_1                    (0x2UL << USB_EP1R_STAT_TX_Pos)   /*!< 0x00000020 */
  7631.  
  7632. #define USB_EP1R_DTOG_TX_Pos                  (6U)                            
  7633. #define USB_EP1R_DTOG_TX_Msk                  (0x1UL << USB_EP1R_DTOG_TX_Pos)   /*!< 0x00000040 */
  7634. #define USB_EP1R_DTOG_TX                      USB_EP1R_DTOG_TX_Msk             /*!<Data Toggle, for transmission transfers */
  7635. #define USB_EP1R_CTR_TX_Pos                   (7U)                            
  7636. #define USB_EP1R_CTR_TX_Msk                   (0x1UL << USB_EP1R_CTR_TX_Pos)    /*!< 0x00000080 */
  7637. #define USB_EP1R_CTR_TX                       USB_EP1R_CTR_TX_Msk              /*!<Correct Transfer for transmission */
  7638. #define USB_EP1R_EP_KIND_Pos                  (8U)                            
  7639. #define USB_EP1R_EP_KIND_Msk                  (0x1UL << USB_EP1R_EP_KIND_Pos)   /*!< 0x00000100 */
  7640. #define USB_EP1R_EP_KIND                      USB_EP1R_EP_KIND_Msk             /*!<Endpoint Kind */
  7641.  
  7642. #define USB_EP1R_EP_TYPE_Pos                  (9U)                            
  7643. #define USB_EP1R_EP_TYPE_Msk                  (0x3UL << USB_EP1R_EP_TYPE_Pos)   /*!< 0x00000600 */
  7644. #define USB_EP1R_EP_TYPE                      USB_EP1R_EP_TYPE_Msk             /*!<EP_TYPE[1:0] bits (Endpoint type) */
  7645. #define USB_EP1R_EP_TYPE_0                    (0x1UL << USB_EP1R_EP_TYPE_Pos)   /*!< 0x00000200 */
  7646. #define USB_EP1R_EP_TYPE_1                    (0x2UL << USB_EP1R_EP_TYPE_Pos)   /*!< 0x00000400 */
  7647.  
  7648. #define USB_EP1R_SETUP_Pos                    (11U)                            
  7649. #define USB_EP1R_SETUP_Msk                    (0x1UL << USB_EP1R_SETUP_Pos)     /*!< 0x00000800 */
  7650. #define USB_EP1R_SETUP                        USB_EP1R_SETUP_Msk               /*!<Setup transaction completed */
  7651.  
  7652. #define USB_EP1R_STAT_RX_Pos                  (12U)                            
  7653. #define USB_EP1R_STAT_RX_Msk                  (0x3UL << USB_EP1R_STAT_RX_Pos)   /*!< 0x00003000 */
  7654. #define USB_EP1R_STAT_RX                      USB_EP1R_STAT_RX_Msk             /*!<STAT_RX[1:0] bits (Status bits, for reception transfers) */
  7655. #define USB_EP1R_STAT_RX_0                    (0x1UL << USB_EP1R_STAT_RX_Pos)   /*!< 0x00001000 */
  7656. #define USB_EP1R_STAT_RX_1                    (0x2UL << USB_EP1R_STAT_RX_Pos)   /*!< 0x00002000 */
  7657.  
  7658. #define USB_EP1R_DTOG_RX_Pos                  (14U)                            
  7659. #define USB_EP1R_DTOG_RX_Msk                  (0x1UL << USB_EP1R_DTOG_RX_Pos)   /*!< 0x00004000 */
  7660. #define USB_EP1R_DTOG_RX                      USB_EP1R_DTOG_RX_Msk             /*!<Data Toggle, for reception transfers */
  7661. #define USB_EP1R_CTR_RX_Pos                   (15U)                            
  7662. #define USB_EP1R_CTR_RX_Msk                   (0x1UL << USB_EP1R_CTR_RX_Pos)    /*!< 0x00008000 */
  7663. #define USB_EP1R_CTR_RX                       USB_EP1R_CTR_RX_Msk              /*!<Correct Transfer for reception */
  7664.  
  7665. /*******************  Bit definition for USB_EP2R register  *******************/
  7666. #define USB_EP2R_EA_Pos                       (0U)                            
  7667. #define USB_EP2R_EA_Msk                       (0xFUL << USB_EP2R_EA_Pos)        /*!< 0x0000000F */
  7668. #define USB_EP2R_EA                           USB_EP2R_EA_Msk                  /*!<Endpoint Address */
  7669.  
  7670. #define USB_EP2R_STAT_TX_Pos                  (4U)                            
  7671. #define USB_EP2R_STAT_TX_Msk                  (0x3UL << USB_EP2R_STAT_TX_Pos)   /*!< 0x00000030 */
  7672. #define USB_EP2R_STAT_TX                      USB_EP2R_STAT_TX_Msk             /*!<STAT_TX[1:0] bits (Status bits, for transmission transfers) */
  7673. #define USB_EP2R_STAT_TX_0                    (0x1UL << USB_EP2R_STAT_TX_Pos)   /*!< 0x00000010 */
  7674. #define USB_EP2R_STAT_TX_1                    (0x2UL << USB_EP2R_STAT_TX_Pos)   /*!< 0x00000020 */
  7675.  
  7676. #define USB_EP2R_DTOG_TX_Pos                  (6U)                            
  7677. #define USB_EP2R_DTOG_TX_Msk                  (0x1UL << USB_EP2R_DTOG_TX_Pos)   /*!< 0x00000040 */
  7678. #define USB_EP2R_DTOG_TX                      USB_EP2R_DTOG_TX_Msk             /*!<Data Toggle, for transmission transfers */
  7679. #define USB_EP2R_CTR_TX_Pos                   (7U)                            
  7680. #define USB_EP2R_CTR_TX_Msk                   (0x1UL << USB_EP2R_CTR_TX_Pos)    /*!< 0x00000080 */
  7681. #define USB_EP2R_CTR_TX                       USB_EP2R_CTR_TX_Msk              /*!<Correct Transfer for transmission */
  7682. #define USB_EP2R_EP_KIND_Pos                  (8U)                            
  7683. #define USB_EP2R_EP_KIND_Msk                  (0x1UL << USB_EP2R_EP_KIND_Pos)   /*!< 0x00000100 */
  7684. #define USB_EP2R_EP_KIND                      USB_EP2R_EP_KIND_Msk             /*!<Endpoint Kind */
  7685.  
  7686. #define USB_EP2R_EP_TYPE_Pos                  (9U)                            
  7687. #define USB_EP2R_EP_TYPE_Msk                  (0x3UL << USB_EP2R_EP_TYPE_Pos)   /*!< 0x00000600 */
  7688. #define USB_EP2R_EP_TYPE                      USB_EP2R_EP_TYPE_Msk             /*!<EP_TYPE[1:0] bits (Endpoint type) */
  7689. #define USB_EP2R_EP_TYPE_0                    (0x1UL << USB_EP2R_EP_TYPE_Pos)   /*!< 0x00000200 */
  7690. #define USB_EP2R_EP_TYPE_1                    (0x2UL << USB_EP2R_EP_TYPE_Pos)   /*!< 0x00000400 */
  7691.  
  7692. #define USB_EP2R_SETUP_Pos                    (11U)                            
  7693. #define USB_EP2R_SETUP_Msk                    (0x1UL << USB_EP2R_SETUP_Pos)     /*!< 0x00000800 */
  7694. #define USB_EP2R_SETUP                        USB_EP2R_SETUP_Msk               /*!<Setup transaction completed */
  7695.  
  7696. #define USB_EP2R_STAT_RX_Pos                  (12U)                            
  7697. #define USB_EP2R_STAT_RX_Msk                  (0x3UL << USB_EP2R_STAT_RX_Pos)   /*!< 0x00003000 */
  7698. #define USB_EP2R_STAT_RX                      USB_EP2R_STAT_RX_Msk             /*!<STAT_RX[1:0] bits (Status bits, for reception transfers) */
  7699. #define USB_EP2R_STAT_RX_0                    (0x1UL << USB_EP2R_STAT_RX_Pos)   /*!< 0x00001000 */
  7700. #define USB_EP2R_STAT_RX_1                    (0x2UL << USB_EP2R_STAT_RX_Pos)   /*!< 0x00002000 */
  7701.  
  7702. #define USB_EP2R_DTOG_RX_Pos                  (14U)                            
  7703. #define USB_EP2R_DTOG_RX_Msk                  (0x1UL << USB_EP2R_DTOG_RX_Pos)   /*!< 0x00004000 */
  7704. #define USB_EP2R_DTOG_RX                      USB_EP2R_DTOG_RX_Msk             /*!<Data Toggle, for reception transfers */
  7705. #define USB_EP2R_CTR_RX_Pos                   (15U)                            
  7706. #define USB_EP2R_CTR_RX_Msk                   (0x1UL << USB_EP2R_CTR_RX_Pos)    /*!< 0x00008000 */
  7707. #define USB_EP2R_CTR_RX                       USB_EP2R_CTR_RX_Msk              /*!<Correct Transfer for reception */
  7708.  
  7709. /*******************  Bit definition for USB_EP3R register  *******************/
  7710. #define USB_EP3R_EA_Pos                       (0U)                            
  7711. #define USB_EP3R_EA_Msk                       (0xFUL << USB_EP3R_EA_Pos)        /*!< 0x0000000F */
  7712. #define USB_EP3R_EA                           USB_EP3R_EA_Msk                  /*!<Endpoint Address */
  7713.  
  7714. #define USB_EP3R_STAT_TX_Pos                  (4U)                            
  7715. #define USB_EP3R_STAT_TX_Msk                  (0x3UL << USB_EP3R_STAT_TX_Pos)   /*!< 0x00000030 */
  7716. #define USB_EP3R_STAT_TX                      USB_EP3R_STAT_TX_Msk             /*!<STAT_TX[1:0] bits (Status bits, for transmission transfers) */
  7717. #define USB_EP3R_STAT_TX_0                    (0x1UL << USB_EP3R_STAT_TX_Pos)   /*!< 0x00000010 */
  7718. #define USB_EP3R_STAT_TX_1                    (0x2UL << USB_EP3R_STAT_TX_Pos)   /*!< 0x00000020 */
  7719.  
  7720. #define USB_EP3R_DTOG_TX_Pos                  (6U)                            
  7721. #define USB_EP3R_DTOG_TX_Msk                  (0x1UL << USB_EP3R_DTOG_TX_Pos)   /*!< 0x00000040 */
  7722. #define USB_EP3R_DTOG_TX                      USB_EP3R_DTOG_TX_Msk             /*!<Data Toggle, for transmission transfers */
  7723. #define USB_EP3R_CTR_TX_Pos                   (7U)                            
  7724. #define USB_EP3R_CTR_TX_Msk                   (0x1UL << USB_EP3R_CTR_TX_Pos)    /*!< 0x00000080 */
  7725. #define USB_EP3R_CTR_TX                       USB_EP3R_CTR_TX_Msk              /*!<Correct Transfer for transmission */
  7726. #define USB_EP3R_EP_KIND_Pos                  (8U)                            
  7727. #define USB_EP3R_EP_KIND_Msk                  (0x1UL << USB_EP3R_EP_KIND_Pos)   /*!< 0x00000100 */
  7728. #define USB_EP3R_EP_KIND                      USB_EP3R_EP_KIND_Msk             /*!<Endpoint Kind */
  7729.  
  7730. #define USB_EP3R_EP_TYPE_Pos                  (9U)                            
  7731. #define USB_EP3R_EP_TYPE_Msk                  (0x3UL << USB_EP3R_EP_TYPE_Pos)   /*!< 0x00000600 */
  7732. #define USB_EP3R_EP_TYPE                      USB_EP3R_EP_TYPE_Msk             /*!<EP_TYPE[1:0] bits (Endpoint type) */
  7733. #define USB_EP3R_EP_TYPE_0                    (0x1UL << USB_EP3R_EP_TYPE_Pos)   /*!< 0x00000200 */
  7734. #define USB_EP3R_EP_TYPE_1                    (0x2UL << USB_EP3R_EP_TYPE_Pos)   /*!< 0x00000400 */
  7735.  
  7736. #define USB_EP3R_SETUP_Pos                    (11U)                            
  7737. #define USB_EP3R_SETUP_Msk                    (0x1UL << USB_EP3R_SETUP_Pos)     /*!< 0x00000800 */
  7738. #define USB_EP3R_SETUP                        USB_EP3R_SETUP_Msk               /*!<Setup transaction completed */
  7739.  
  7740. #define USB_EP3R_STAT_RX_Pos                  (12U)                            
  7741. #define USB_EP3R_STAT_RX_Msk                  (0x3UL << USB_EP3R_STAT_RX_Pos)   /*!< 0x00003000 */
  7742. #define USB_EP3R_STAT_RX                      USB_EP3R_STAT_RX_Msk             /*!<STAT_RX[1:0] bits (Status bits, for reception transfers) */
  7743. #define USB_EP3R_STAT_RX_0                    (0x1UL << USB_EP3R_STAT_RX_Pos)   /*!< 0x00001000 */
  7744. #define USB_EP3R_STAT_RX_1                    (0x2UL << USB_EP3R_STAT_RX_Pos)   /*!< 0x00002000 */
  7745.  
  7746. #define USB_EP3R_DTOG_RX_Pos                  (14U)                            
  7747. #define USB_EP3R_DTOG_RX_Msk                  (0x1UL << USB_EP3R_DTOG_RX_Pos)   /*!< 0x00004000 */
  7748. #define USB_EP3R_DTOG_RX                      USB_EP3R_DTOG_RX_Msk             /*!<Data Toggle, for reception transfers */
  7749. #define USB_EP3R_CTR_RX_Pos                   (15U)                            
  7750. #define USB_EP3R_CTR_RX_Msk                   (0x1UL << USB_EP3R_CTR_RX_Pos)    /*!< 0x00008000 */
  7751. #define USB_EP3R_CTR_RX                       USB_EP3R_CTR_RX_Msk              /*!<Correct Transfer for reception */
  7752.  
  7753. /*******************  Bit definition for USB_EP4R register  *******************/
  7754. #define USB_EP4R_EA_Pos                       (0U)                            
  7755. #define USB_EP4R_EA_Msk                       (0xFUL << USB_EP4R_EA_Pos)        /*!< 0x0000000F */
  7756. #define USB_EP4R_EA                           USB_EP4R_EA_Msk                  /*!<Endpoint Address */
  7757.  
  7758. #define USB_EP4R_STAT_TX_Pos                  (4U)                            
  7759. #define USB_EP4R_STAT_TX_Msk                  (0x3UL << USB_EP4R_STAT_TX_Pos)   /*!< 0x00000030 */
  7760. #define USB_EP4R_STAT_TX                      USB_EP4R_STAT_TX_Msk             /*!<STAT_TX[1:0] bits (Status bits, for transmission transfers) */
  7761. #define USB_EP4R_STAT_TX_0                    (0x1UL << USB_EP4R_STAT_TX_Pos)   /*!< 0x00000010 */
  7762. #define USB_EP4R_STAT_TX_1                    (0x2UL << USB_EP4R_STAT_TX_Pos)   /*!< 0x00000020 */
  7763.  
  7764. #define USB_EP4R_DTOG_TX_Pos                  (6U)                            
  7765. #define USB_EP4R_DTOG_TX_Msk                  (0x1UL << USB_EP4R_DTOG_TX_Pos)   /*!< 0x00000040 */
  7766. #define USB_EP4R_DTOG_TX                      USB_EP4R_DTOG_TX_Msk             /*!<Data Toggle, for transmission transfers */
  7767. #define USB_EP4R_CTR_TX_Pos                   (7U)                            
  7768. #define USB_EP4R_CTR_TX_Msk                   (0x1UL << USB_EP4R_CTR_TX_Pos)    /*!< 0x00000080 */
  7769. #define USB_EP4R_CTR_TX                       USB_EP4R_CTR_TX_Msk              /*!<Correct Transfer for transmission */
  7770. #define USB_EP4R_EP_KIND_Pos                  (8U)                            
  7771. #define USB_EP4R_EP_KIND_Msk                  (0x1UL << USB_EP4R_EP_KIND_Pos)   /*!< 0x00000100 */
  7772. #define USB_EP4R_EP_KIND                      USB_EP4R_EP_KIND_Msk             /*!<Endpoint Kind */
  7773.  
  7774. #define USB_EP4R_EP_TYPE_Pos                  (9U)                            
  7775. #define USB_EP4R_EP_TYPE_Msk                  (0x3UL << USB_EP4R_EP_TYPE_Pos)   /*!< 0x00000600 */
  7776. #define USB_EP4R_EP_TYPE                      USB_EP4R_EP_TYPE_Msk             /*!<EP_TYPE[1:0] bits (Endpoint type) */
  7777. #define USB_EP4R_EP_TYPE_0                    (0x1UL << USB_EP4R_EP_TYPE_Pos)   /*!< 0x00000200 */
  7778. #define USB_EP4R_EP_TYPE_1                    (0x2UL << USB_EP4R_EP_TYPE_Pos)   /*!< 0x00000400 */
  7779.  
  7780. #define USB_EP4R_SETUP_Pos                    (11U)                            
  7781. #define USB_EP4R_SETUP_Msk                    (0x1UL << USB_EP4R_SETUP_Pos)     /*!< 0x00000800 */
  7782. #define USB_EP4R_SETUP                        USB_EP4R_SETUP_Msk               /*!<Setup transaction completed */
  7783.  
  7784. #define USB_EP4R_STAT_RX_Pos                  (12U)                            
  7785. #define USB_EP4R_STAT_RX_Msk                  (0x3UL << USB_EP4R_STAT_RX_Pos)   /*!< 0x00003000 */
  7786. #define USB_EP4R_STAT_RX                      USB_EP4R_STAT_RX_Msk             /*!<STAT_RX[1:0] bits (Status bits, for reception transfers) */
  7787. #define USB_EP4R_STAT_RX_0                    (0x1UL << USB_EP4R_STAT_RX_Pos)   /*!< 0x00001000 */
  7788. #define USB_EP4R_STAT_RX_1                    (0x2UL << USB_EP4R_STAT_RX_Pos)   /*!< 0x00002000 */
  7789.  
  7790. #define USB_EP4R_DTOG_RX_Pos                  (14U)                            
  7791. #define USB_EP4R_DTOG_RX_Msk                  (0x1UL << USB_EP4R_DTOG_RX_Pos)   /*!< 0x00004000 */
  7792. #define USB_EP4R_DTOG_RX                      USB_EP4R_DTOG_RX_Msk             /*!<Data Toggle, for reception transfers */
  7793. #define USB_EP4R_CTR_RX_Pos                   (15U)                            
  7794. #define USB_EP4R_CTR_RX_Msk                   (0x1UL << USB_EP4R_CTR_RX_Pos)    /*!< 0x00008000 */
  7795. #define USB_EP4R_CTR_RX                       USB_EP4R_CTR_RX_Msk              /*!<Correct Transfer for reception */
  7796.  
  7797. /*******************  Bit definition for USB_EP5R register  *******************/
  7798. #define USB_EP5R_EA_Pos                       (0U)                            
  7799. #define USB_EP5R_EA_Msk                       (0xFUL << USB_EP5R_EA_Pos)        /*!< 0x0000000F */
  7800. #define USB_EP5R_EA                           USB_EP5R_EA_Msk                  /*!<Endpoint Address */
  7801.  
  7802. #define USB_EP5R_STAT_TX_Pos                  (4U)                            
  7803. #define USB_EP5R_STAT_TX_Msk                  (0x3UL << USB_EP5R_STAT_TX_Pos)   /*!< 0x00000030 */
  7804. #define USB_EP5R_STAT_TX                      USB_EP5R_STAT_TX_Msk             /*!<STAT_TX[1:0] bits (Status bits, for transmission transfers) */
  7805. #define USB_EP5R_STAT_TX_0                    (0x1UL << USB_EP5R_STAT_TX_Pos)   /*!< 0x00000010 */
  7806. #define USB_EP5R_STAT_TX_1                    (0x2UL << USB_EP5R_STAT_TX_Pos)   /*!< 0x00000020 */
  7807.  
  7808. #define USB_EP5R_DTOG_TX_Pos                  (6U)                            
  7809. #define USB_EP5R_DTOG_TX_Msk                  (0x1UL << USB_EP5R_DTOG_TX_Pos)   /*!< 0x00000040 */
  7810. #define USB_EP5R_DTOG_TX                      USB_EP5R_DTOG_TX_Msk             /*!<Data Toggle, for transmission transfers */
  7811. #define USB_EP5R_CTR_TX_Pos                   (7U)                            
  7812. #define USB_EP5R_CTR_TX_Msk                   (0x1UL << USB_EP5R_CTR_TX_Pos)    /*!< 0x00000080 */
  7813. #define USB_EP5R_CTR_TX                       USB_EP5R_CTR_TX_Msk              /*!<Correct Transfer for transmission */
  7814. #define USB_EP5R_EP_KIND_Pos                  (8U)                            
  7815. #define USB_EP5R_EP_KIND_Msk                  (0x1UL << USB_EP5R_EP_KIND_Pos)   /*!< 0x00000100 */
  7816. #define USB_EP5R_EP_KIND                      USB_EP5R_EP_KIND_Msk             /*!<Endpoint Kind */
  7817.  
  7818. #define USB_EP5R_EP_TYPE_Pos                  (9U)                            
  7819. #define USB_EP5R_EP_TYPE_Msk                  (0x3UL << USB_EP5R_EP_TYPE_Pos)   /*!< 0x00000600 */
  7820. #define USB_EP5R_EP_TYPE                      USB_EP5R_EP_TYPE_Msk             /*!<EP_TYPE[1:0] bits (Endpoint type) */
  7821. #define USB_EP5R_EP_TYPE_0                    (0x1UL << USB_EP5R_EP_TYPE_Pos)   /*!< 0x00000200 */
  7822. #define USB_EP5R_EP_TYPE_1                    (0x2UL << USB_EP5R_EP_TYPE_Pos)   /*!< 0x00000400 */
  7823.  
  7824. #define USB_EP5R_SETUP_Pos                    (11U)                            
  7825. #define USB_EP5R_SETUP_Msk                    (0x1UL << USB_EP5R_SETUP_Pos)     /*!< 0x00000800 */
  7826. #define USB_EP5R_SETUP                        USB_EP5R_SETUP_Msk               /*!<Setup transaction completed */
  7827.  
  7828. #define USB_EP5R_STAT_RX_Pos                  (12U)                            
  7829. #define USB_EP5R_STAT_RX_Msk                  (0x3UL << USB_EP5R_STAT_RX_Pos)   /*!< 0x00003000 */
  7830. #define USB_EP5R_STAT_RX                      USB_EP5R_STAT_RX_Msk             /*!<STAT_RX[1:0] bits (Status bits, for reception transfers) */
  7831. #define USB_EP5R_STAT_RX_0                    (0x1UL << USB_EP5R_STAT_RX_Pos)   /*!< 0x00001000 */
  7832. #define USB_EP5R_STAT_RX_1                    (0x2UL << USB_EP5R_STAT_RX_Pos)   /*!< 0x00002000 */
  7833.  
  7834. #define USB_EP5R_DTOG_RX_Pos                  (14U)                            
  7835. #define USB_EP5R_DTOG_RX_Msk                  (0x1UL << USB_EP5R_DTOG_RX_Pos)   /*!< 0x00004000 */
  7836. #define USB_EP5R_DTOG_RX                      USB_EP5R_DTOG_RX_Msk             /*!<Data Toggle, for reception transfers */
  7837. #define USB_EP5R_CTR_RX_Pos                   (15U)                            
  7838. #define USB_EP5R_CTR_RX_Msk                   (0x1UL << USB_EP5R_CTR_RX_Pos)    /*!< 0x00008000 */
  7839. #define USB_EP5R_CTR_RX                       USB_EP5R_CTR_RX_Msk              /*!<Correct Transfer for reception */
  7840.  
  7841. /*******************  Bit definition for USB_EP6R register  *******************/
  7842. #define USB_EP6R_EA_Pos                       (0U)                            
  7843. #define USB_EP6R_EA_Msk                       (0xFUL << USB_EP6R_EA_Pos)        /*!< 0x0000000F */
  7844. #define USB_EP6R_EA                           USB_EP6R_EA_Msk                  /*!<Endpoint Address */
  7845.  
  7846. #define USB_EP6R_STAT_TX_Pos                  (4U)                            
  7847. #define USB_EP6R_STAT_TX_Msk                  (0x3UL << USB_EP6R_STAT_TX_Pos)   /*!< 0x00000030 */
  7848. #define USB_EP6R_STAT_TX                      USB_EP6R_STAT_TX_Msk             /*!<STAT_TX[1:0] bits (Status bits, for transmission transfers) */
  7849. #define USB_EP6R_STAT_TX_0                    (0x1UL << USB_EP6R_STAT_TX_Pos)   /*!< 0x00000010 */
  7850. #define USB_EP6R_STAT_TX_1                    (0x2UL << USB_EP6R_STAT_TX_Pos)   /*!< 0x00000020 */
  7851.  
  7852. #define USB_EP6R_DTOG_TX_Pos                  (6U)                            
  7853. #define USB_EP6R_DTOG_TX_Msk                  (0x1UL << USB_EP6R_DTOG_TX_Pos)   /*!< 0x00000040 */
  7854. #define USB_EP6R_DTOG_TX                      USB_EP6R_DTOG_TX_Msk             /*!<Data Toggle, for transmission transfers */
  7855. #define USB_EP6R_CTR_TX_Pos                   (7U)                            
  7856. #define USB_EP6R_CTR_TX_Msk                   (0x1UL << USB_EP6R_CTR_TX_Pos)    /*!< 0x00000080 */
  7857. #define USB_EP6R_CTR_TX                       USB_EP6R_CTR_TX_Msk              /*!<Correct Transfer for transmission */
  7858. #define USB_EP6R_EP_KIND_Pos                  (8U)                            
  7859. #define USB_EP6R_EP_KIND_Msk                  (0x1UL << USB_EP6R_EP_KIND_Pos)   /*!< 0x00000100 */
  7860. #define USB_EP6R_EP_KIND                      USB_EP6R_EP_KIND_Msk             /*!<Endpoint Kind */
  7861.  
  7862. #define USB_EP6R_EP_TYPE_Pos                  (9U)                            
  7863. #define USB_EP6R_EP_TYPE_Msk                  (0x3UL << USB_EP6R_EP_TYPE_Pos)   /*!< 0x00000600 */
  7864. #define USB_EP6R_EP_TYPE                      USB_EP6R_EP_TYPE_Msk             /*!<EP_TYPE[1:0] bits (Endpoint type) */
  7865. #define USB_EP6R_EP_TYPE_0                    (0x1UL << USB_EP6R_EP_TYPE_Pos)   /*!< 0x00000200 */
  7866. #define USB_EP6R_EP_TYPE_1                    (0x2UL << USB_EP6R_EP_TYPE_Pos)   /*!< 0x00000400 */
  7867.  
  7868. #define USB_EP6R_SETUP_Pos                    (11U)                            
  7869. #define USB_EP6R_SETUP_Msk                    (0x1UL << USB_EP6R_SETUP_Pos)     /*!< 0x00000800 */
  7870. #define USB_EP6R_SETUP                        USB_EP6R_SETUP_Msk               /*!<Setup transaction completed */
  7871.  
  7872. #define USB_EP6R_STAT_RX_Pos                  (12U)                            
  7873. #define USB_EP6R_STAT_RX_Msk                  (0x3UL << USB_EP6R_STAT_RX_Pos)   /*!< 0x00003000 */
  7874. #define USB_EP6R_STAT_RX                      USB_EP6R_STAT_RX_Msk             /*!<STAT_RX[1:0] bits (Status bits, for reception transfers) */
  7875. #define USB_EP6R_STAT_RX_0                    (0x1UL << USB_EP6R_STAT_RX_Pos)   /*!< 0x00001000 */
  7876. #define USB_EP6R_STAT_RX_1                    (0x2UL << USB_EP6R_STAT_RX_Pos)   /*!< 0x00002000 */
  7877.  
  7878. #define USB_EP6R_DTOG_RX_Pos                  (14U)                            
  7879. #define USB_EP6R_DTOG_RX_Msk                  (0x1UL << USB_EP6R_DTOG_RX_Pos)   /*!< 0x00004000 */
  7880. #define USB_EP6R_DTOG_RX                      USB_EP6R_DTOG_RX_Msk             /*!<Data Toggle, for reception transfers */
  7881. #define USB_EP6R_CTR_RX_Pos                   (15U)                            
  7882. #define USB_EP6R_CTR_RX_Msk                   (0x1UL << USB_EP6R_CTR_RX_Pos)    /*!< 0x00008000 */
  7883. #define USB_EP6R_CTR_RX                       USB_EP6R_CTR_RX_Msk              /*!<Correct Transfer for reception */
  7884.  
  7885. /*******************  Bit definition for USB_EP7R register  *******************/
  7886. #define USB_EP7R_EA_Pos                       (0U)                            
  7887. #define USB_EP7R_EA_Msk                       (0xFUL << USB_EP7R_EA_Pos)        /*!< 0x0000000F */
  7888. #define USB_EP7R_EA                           USB_EP7R_EA_Msk                  /*!<Endpoint Address */
  7889.  
  7890. #define USB_EP7R_STAT_TX_Pos                  (4U)                            
  7891. #define USB_EP7R_STAT_TX_Msk                  (0x3UL << USB_EP7R_STAT_TX_Pos)   /*!< 0x00000030 */
  7892. #define USB_EP7R_STAT_TX                      USB_EP7R_STAT_TX_Msk             /*!<STAT_TX[1:0] bits (Status bits, for transmission transfers) */
  7893. #define USB_EP7R_STAT_TX_0                    (0x1UL << USB_EP7R_STAT_TX_Pos)   /*!< 0x00000010 */
  7894. #define USB_EP7R_STAT_TX_1                    (0x2UL << USB_EP7R_STAT_TX_Pos)   /*!< 0x00000020 */
  7895.  
  7896. #define USB_EP7R_DTOG_TX_Pos                  (6U)                            
  7897. #define USB_EP7R_DTOG_TX_Msk                  (0x1UL << USB_EP7R_DTOG_TX_Pos)   /*!< 0x00000040 */
  7898. #define USB_EP7R_DTOG_TX                      USB_EP7R_DTOG_TX_Msk             /*!<Data Toggle, for transmission transfers */
  7899. #define USB_EP7R_CTR_TX_Pos                   (7U)                            
  7900. #define USB_EP7R_CTR_TX_Msk                   (0x1UL << USB_EP7R_CTR_TX_Pos)    /*!< 0x00000080 */
  7901. #define USB_EP7R_CTR_TX                       USB_EP7R_CTR_TX_Msk              /*!<Correct Transfer for transmission */
  7902. #define USB_EP7R_EP_KIND_Pos                  (8U)                            
  7903. #define USB_EP7R_EP_KIND_Msk                  (0x1UL << USB_EP7R_EP_KIND_Pos)   /*!< 0x00000100 */
  7904. #define USB_EP7R_EP_KIND                      USB_EP7R_EP_KIND_Msk             /*!<Endpoint Kind */
  7905.  
  7906. #define USB_EP7R_EP_TYPE_Pos                  (9U)                            
  7907. #define USB_EP7R_EP_TYPE_Msk                  (0x3UL << USB_EP7R_EP_TYPE_Pos)   /*!< 0x00000600 */
  7908. #define USB_EP7R_EP_TYPE                      USB_EP7R_EP_TYPE_Msk             /*!<EP_TYPE[1:0] bits (Endpoint type) */
  7909. #define USB_EP7R_EP_TYPE_0                    (0x1UL << USB_EP7R_EP_TYPE_Pos)   /*!< 0x00000200 */
  7910. #define USB_EP7R_EP_TYPE_1                    (0x2UL << USB_EP7R_EP_TYPE_Pos)   /*!< 0x00000400 */
  7911.  
  7912. #define USB_EP7R_SETUP_Pos                    (11U)                            
  7913. #define USB_EP7R_SETUP_Msk                    (0x1UL << USB_EP7R_SETUP_Pos)     /*!< 0x00000800 */
  7914. #define USB_EP7R_SETUP                        USB_EP7R_SETUP_Msk               /*!<Setup transaction completed */
  7915.  
  7916. #define USB_EP7R_STAT_RX_Pos                  (12U)                            
  7917. #define USB_EP7R_STAT_RX_Msk                  (0x3UL << USB_EP7R_STAT_RX_Pos)   /*!< 0x00003000 */
  7918. #define USB_EP7R_STAT_RX                      USB_EP7R_STAT_RX_Msk             /*!<STAT_RX[1:0] bits (Status bits, for reception transfers) */
  7919. #define USB_EP7R_STAT_RX_0                    (0x1UL << USB_EP7R_STAT_RX_Pos)   /*!< 0x00001000 */
  7920. #define USB_EP7R_STAT_RX_1                    (0x2UL << USB_EP7R_STAT_RX_Pos)   /*!< 0x00002000 */
  7921.  
  7922. #define USB_EP7R_DTOG_RX_Pos                  (14U)                            
  7923. #define USB_EP7R_DTOG_RX_Msk                  (0x1UL << USB_EP7R_DTOG_RX_Pos)   /*!< 0x00004000 */
  7924. #define USB_EP7R_DTOG_RX                      USB_EP7R_DTOG_RX_Msk             /*!<Data Toggle, for reception transfers */
  7925. #define USB_EP7R_CTR_RX_Pos                   (15U)                            
  7926. #define USB_EP7R_CTR_RX_Msk                   (0x1UL << USB_EP7R_CTR_RX_Pos)    /*!< 0x00008000 */
  7927. #define USB_EP7R_CTR_RX                       USB_EP7R_CTR_RX_Msk              /*!<Correct Transfer for reception */
  7928.  
  7929. /*!<Common registers */
  7930.  
  7931. #define  USB_CNTR                             (USB_BASE + 0x00000040U)          /*!< Control register */
  7932. #define  USB_ISTR                             (USB_BASE + 0x00000044U)          /*!< Interrupt status register */
  7933. #define  USB_FNR                              (USB_BASE + 0x00000048U)          /*!< Frame number register */
  7934. #define  USB_DADDR                            (USB_BASE + 0x0000004CU)          /*!< Device address register */
  7935. #define  USB_BTABLE                           (USB_BASE + 0x00000050U)          /*!< Buffer Table address register */
  7936.  
  7937.  
  7938.  
  7939. /*******************  Bit definition for USB_CNTR register  *******************/
  7940. #define USB_CNTR_FRES_Pos                     (0U)                            
  7941. #define USB_CNTR_FRES_Msk                     (0x1UL << USB_CNTR_FRES_Pos)      /*!< 0x00000001 */
  7942. #define USB_CNTR_FRES                         USB_CNTR_FRES_Msk                /*!<Force USB Reset */
  7943. #define USB_CNTR_PDWN_Pos                     (1U)                            
  7944. #define USB_CNTR_PDWN_Msk                     (0x1UL << USB_CNTR_PDWN_Pos)      /*!< 0x00000002 */
  7945. #define USB_CNTR_PDWN                         USB_CNTR_PDWN_Msk                /*!<Power down */
  7946. #define USB_CNTR_LPMODE_Pos                   (2U)                            
  7947. #define USB_CNTR_LPMODE_Msk                   (0x1UL << USB_CNTR_LPMODE_Pos)    /*!< 0x00000004 */
  7948. #define USB_CNTR_LPMODE                       USB_CNTR_LPMODE_Msk              /*!<Low-power mode */
  7949. #define USB_CNTR_FSUSP_Pos                    (3U)                            
  7950. #define USB_CNTR_FSUSP_Msk                    (0x1UL << USB_CNTR_FSUSP_Pos)     /*!< 0x00000008 */
  7951. #define USB_CNTR_FSUSP                        USB_CNTR_FSUSP_Msk               /*!<Force suspend */
  7952. #define USB_CNTR_RESUME_Pos                   (4U)                            
  7953. #define USB_CNTR_RESUME_Msk                   (0x1UL << USB_CNTR_RESUME_Pos)    /*!< 0x00000010 */
  7954. #define USB_CNTR_RESUME                       USB_CNTR_RESUME_Msk              /*!<Resume request */
  7955. #define USB_CNTR_ESOFM_Pos                    (8U)                            
  7956. #define USB_CNTR_ESOFM_Msk                    (0x1UL << USB_CNTR_ESOFM_Pos)     /*!< 0x00000100 */
  7957. #define USB_CNTR_ESOFM                        USB_CNTR_ESOFM_Msk               /*!<Expected Start Of Frame Interrupt Mask */
  7958. #define USB_CNTR_SOFM_Pos                     (9U)                            
  7959. #define USB_CNTR_SOFM_Msk                     (0x1UL << USB_CNTR_SOFM_Pos)      /*!< 0x00000200 */
  7960. #define USB_CNTR_SOFM                         USB_CNTR_SOFM_Msk                /*!<Start Of Frame Interrupt Mask */
  7961. #define USB_CNTR_RESETM_Pos                   (10U)                            
  7962. #define USB_CNTR_RESETM_Msk                   (0x1UL << USB_CNTR_RESETM_Pos)    /*!< 0x00000400 */
  7963. #define USB_CNTR_RESETM                       USB_CNTR_RESETM_Msk              /*!<RESET Interrupt Mask */
  7964. #define USB_CNTR_SUSPM_Pos                    (11U)                            
  7965. #define USB_CNTR_SUSPM_Msk                    (0x1UL << USB_CNTR_SUSPM_Pos)     /*!< 0x00000800 */
  7966. #define USB_CNTR_SUSPM                        USB_CNTR_SUSPM_Msk               /*!<Suspend mode Interrupt Mask */
  7967. #define USB_CNTR_WKUPM_Pos                    (12U)                            
  7968. #define USB_CNTR_WKUPM_Msk                    (0x1UL << USB_CNTR_WKUPM_Pos)     /*!< 0x00001000 */
  7969. #define USB_CNTR_WKUPM                        USB_CNTR_WKUPM_Msk               /*!<Wakeup Interrupt Mask */
  7970. #define USB_CNTR_ERRM_Pos                     (13U)                            
  7971. #define USB_CNTR_ERRM_Msk                     (0x1UL << USB_CNTR_ERRM_Pos)      /*!< 0x00002000 */
  7972. #define USB_CNTR_ERRM                         USB_CNTR_ERRM_Msk                /*!<Error Interrupt Mask */
  7973. #define USB_CNTR_PMAOVRM_Pos                  (14U)                            
  7974. #define USB_CNTR_PMAOVRM_Msk                  (0x1UL << USB_CNTR_PMAOVRM_Pos)   /*!< 0x00004000 */
  7975. #define USB_CNTR_PMAOVRM                      USB_CNTR_PMAOVRM_Msk             /*!<Packet Memory Area Over / Underrun Interrupt Mask */
  7976. #define USB_CNTR_CTRM_Pos                     (15U)                            
  7977. #define USB_CNTR_CTRM_Msk                     (0x1UL << USB_CNTR_CTRM_Pos)      /*!< 0x00008000 */
  7978. #define USB_CNTR_CTRM                         USB_CNTR_CTRM_Msk                /*!<Correct Transfer Interrupt Mask */
  7979.  
  7980. /*******************  Bit definition for USB_ISTR register  *******************/
  7981. #define USB_ISTR_EP_ID_Pos                    (0U)                            
  7982. #define USB_ISTR_EP_ID_Msk                    (0xFUL << USB_ISTR_EP_ID_Pos)     /*!< 0x0000000F */
  7983. #define USB_ISTR_EP_ID                        USB_ISTR_EP_ID_Msk               /*!<Endpoint Identifier */
  7984. #define USB_ISTR_DIR_Pos                      (4U)                            
  7985. #define USB_ISTR_DIR_Msk                      (0x1UL << USB_ISTR_DIR_Pos)       /*!< 0x00000010 */
  7986. #define USB_ISTR_DIR                          USB_ISTR_DIR_Msk                 /*!<Direction of transaction */
  7987. #define USB_ISTR_ESOF_Pos                     (8U)                            
  7988. #define USB_ISTR_ESOF_Msk                     (0x1UL << USB_ISTR_ESOF_Pos)      /*!< 0x00000100 */
  7989. #define USB_ISTR_ESOF                         USB_ISTR_ESOF_Msk                /*!<Expected Start Of Frame */
  7990. #define USB_ISTR_SOF_Pos                      (9U)                            
  7991. #define USB_ISTR_SOF_Msk                      (0x1UL << USB_ISTR_SOF_Pos)       /*!< 0x00000200 */
  7992. #define USB_ISTR_SOF                          USB_ISTR_SOF_Msk                 /*!<Start Of Frame */
  7993. #define USB_ISTR_RESET_Pos                    (10U)                            
  7994. #define USB_ISTR_RESET_Msk                    (0x1UL << USB_ISTR_RESET_Pos)     /*!< 0x00000400 */
  7995. #define USB_ISTR_RESET                        USB_ISTR_RESET_Msk               /*!<USB RESET request */
  7996. #define USB_ISTR_SUSP_Pos                     (11U)                            
  7997. #define USB_ISTR_SUSP_Msk                     (0x1UL << USB_ISTR_SUSP_Pos)      /*!< 0x00000800 */
  7998. #define USB_ISTR_SUSP                         USB_ISTR_SUSP_Msk                /*!<Suspend mode request */
  7999. #define USB_ISTR_WKUP_Pos                     (12U)                            
  8000. #define USB_ISTR_WKUP_Msk                     (0x1UL << USB_ISTR_WKUP_Pos)      /*!< 0x00001000 */
  8001. #define USB_ISTR_WKUP                         USB_ISTR_WKUP_Msk                /*!<Wake up */
  8002. #define USB_ISTR_ERR_Pos                      (13U)                            
  8003. #define USB_ISTR_ERR_Msk                      (0x1UL << USB_ISTR_ERR_Pos)       /*!< 0x00002000 */
  8004. #define USB_ISTR_ERR                          USB_ISTR_ERR_Msk                 /*!<Error */
  8005. #define USB_ISTR_PMAOVR_Pos                   (14U)                            
  8006. #define USB_ISTR_PMAOVR_Msk                   (0x1UL << USB_ISTR_PMAOVR_Pos)    /*!< 0x00004000 */
  8007. #define USB_ISTR_PMAOVR                       USB_ISTR_PMAOVR_Msk              /*!<Packet Memory Area Over / Underrun */
  8008. #define USB_ISTR_CTR_Pos                      (15U)                            
  8009. #define USB_ISTR_CTR_Msk                      (0x1UL << USB_ISTR_CTR_Pos)       /*!< 0x00008000 */
  8010. #define USB_ISTR_CTR                          USB_ISTR_CTR_Msk                 /*!<Correct Transfer */
  8011.  
  8012. #define  USB_CLR_CTR                          (~USB_ISTR_CTR)                  /*!< clear Correct TRansfer bit */
  8013. #define  USB_CLR_PMAOVRM                      (~USB_ISTR_PMAOVR)               /*!< clear DMA OVeR/underrun bit*/
  8014. #define  USB_CLR_ERR                          (~USB_ISTR_ERR)                  /*!< clear ERRor bit */
  8015. #define  USB_CLR_WKUP                         (~USB_ISTR_WKUP)                 /*!< clear WaKe UP bit */
  8016. #define  USB_CLR_SUSP                         (~USB_ISTR_SUSP)                 /*!< clear SUSPend bit */
  8017. #define  USB_CLR_RESET                        (~USB_ISTR_RESET)                /*!< clear RESET bit */
  8018. #define  USB_CLR_SOF                          (~USB_ISTR_SOF)                  /*!< clear Start Of Frame bit */
  8019. #define  USB_CLR_ESOF                         (~USB_ISTR_ESOF)                 /*!< clear Expected Start Of Frame bit */
  8020.  
  8021.  
  8022. /*******************  Bit definition for USB_FNR register  ********************/
  8023. #define USB_FNR_FN_Pos                        (0U)                            
  8024. #define USB_FNR_FN_Msk                        (0x7FFUL << USB_FNR_FN_Pos)       /*!< 0x000007FF */
  8025. #define USB_FNR_FN                            USB_FNR_FN_Msk                   /*!<Frame Number */
  8026. #define USB_FNR_LSOF_Pos                      (11U)                            
  8027. #define USB_FNR_LSOF_Msk                      (0x3UL << USB_FNR_LSOF_Pos)       /*!< 0x00001800 */
  8028. #define USB_FNR_LSOF                          USB_FNR_LSOF_Msk                 /*!<Lost SOF */
  8029. #define USB_FNR_LCK_Pos                       (13U)                            
  8030. #define USB_FNR_LCK_Msk                       (0x1UL << USB_FNR_LCK_Pos)        /*!< 0x00002000 */
  8031. #define USB_FNR_LCK                           USB_FNR_LCK_Msk                  /*!<Locked */
  8032. #define USB_FNR_RXDM_Pos                      (14U)                            
  8033. #define USB_FNR_RXDM_Msk                      (0x1UL << USB_FNR_RXDM_Pos)       /*!< 0x00004000 */
  8034. #define USB_FNR_RXDM                          USB_FNR_RXDM_Msk                 /*!<Receive Data - Line Status */
  8035. #define USB_FNR_RXDP_Pos                      (15U)                            
  8036. #define USB_FNR_RXDP_Msk                      (0x1UL << USB_FNR_RXDP_Pos)       /*!< 0x00008000 */
  8037. #define USB_FNR_RXDP                          USB_FNR_RXDP_Msk                 /*!<Receive Data + Line Status */
  8038.  
  8039. /******************  Bit definition for USB_DADDR register  *******************/
  8040. #define USB_DADDR_ADD_Pos                     (0U)                            
  8041. #define USB_DADDR_ADD_Msk                     (0x7FUL << USB_DADDR_ADD_Pos)     /*!< 0x0000007F */
  8042. #define USB_DADDR_ADD                         USB_DADDR_ADD_Msk                /*!<ADD[6:0] bits (Device Address) */
  8043. #define USB_DADDR_ADD0_Pos                    (0U)                            
  8044. #define USB_DADDR_ADD0_Msk                    (0x1UL << USB_DADDR_ADD0_Pos)     /*!< 0x00000001 */
  8045. #define USB_DADDR_ADD0                        USB_DADDR_ADD0_Msk               /*!<Bit 0 */
  8046. #define USB_DADDR_ADD1_Pos                    (1U)                            
  8047. #define USB_DADDR_ADD1_Msk                    (0x1UL << USB_DADDR_ADD1_Pos)     /*!< 0x00000002 */
  8048. #define USB_DADDR_ADD1                        USB_DADDR_ADD1_Msk               /*!<Bit 1 */
  8049. #define USB_DADDR_ADD2_Pos                    (2U)                            
  8050. #define USB_DADDR_ADD2_Msk                    (0x1UL << USB_DADDR_ADD2_Pos)     /*!< 0x00000004 */
  8051. #define USB_DADDR_ADD2                        USB_DADDR_ADD2_Msk               /*!<Bit 2 */
  8052. #define USB_DADDR_ADD3_Pos                    (3U)                            
  8053. #define USB_DADDR_ADD3_Msk                    (0x1UL << USB_DADDR_ADD3_Pos)     /*!< 0x00000008 */
  8054. #define USB_DADDR_ADD3                        USB_DADDR_ADD3_Msk               /*!<Bit 3 */
  8055. #define USB_DADDR_ADD4_Pos                    (4U)                            
  8056. #define USB_DADDR_ADD4_Msk                    (0x1UL << USB_DADDR_ADD4_Pos)     /*!< 0x00000010 */
  8057. #define USB_DADDR_ADD4                        USB_DADDR_ADD4_Msk               /*!<Bit 4 */
  8058. #define USB_DADDR_ADD5_Pos                    (5U)                            
  8059. #define USB_DADDR_ADD5_Msk                    (0x1UL << USB_DADDR_ADD5_Pos)     /*!< 0x00000020 */
  8060. #define USB_DADDR_ADD5                        USB_DADDR_ADD5_Msk               /*!<Bit 5 */
  8061. #define USB_DADDR_ADD6_Pos                    (6U)                            
  8062. #define USB_DADDR_ADD6_Msk                    (0x1UL << USB_DADDR_ADD6_Pos)     /*!< 0x00000040 */
  8063. #define USB_DADDR_ADD6                        USB_DADDR_ADD6_Msk               /*!<Bit 6 */
  8064.  
  8065. #define USB_DADDR_EF_Pos                      (7U)                            
  8066. #define USB_DADDR_EF_Msk                      (0x1UL << USB_DADDR_EF_Pos)       /*!< 0x00000080 */
  8067. #define USB_DADDR_EF                          USB_DADDR_EF_Msk                 /*!<Enable Function */
  8068.  
  8069. /******************  Bit definition for USB_BTABLE register  ******************/    
  8070. #define USB_BTABLE_BTABLE_Pos                 (3U)                            
  8071. #define USB_BTABLE_BTABLE_Msk                 (0x1FFFUL << USB_BTABLE_BTABLE_Pos) /*!< 0x0000FFF8 */
  8072. #define USB_BTABLE_BTABLE                     USB_BTABLE_BTABLE_Msk            /*!<Buffer Table */
  8073.  
  8074. /*!< Buffer descriptor table */
  8075. /*****************  Bit definition for USB_ADDR0_TX register  *****************/
  8076. #define USB_ADDR0_TX_ADDR0_TX_Pos             (1U)                            
  8077. #define USB_ADDR0_TX_ADDR0_TX_Msk             (0x7FFFUL << USB_ADDR0_TX_ADDR0_TX_Pos) /*!< 0x0000FFFE */
  8078. #define USB_ADDR0_TX_ADDR0_TX                 USB_ADDR0_TX_ADDR0_TX_Msk        /*!< Transmission Buffer Address 0 */
  8079.  
  8080. /*****************  Bit definition for USB_ADDR1_TX register  *****************/
  8081. #define USB_ADDR1_TX_ADDR1_TX_Pos             (1U)                            
  8082. #define USB_ADDR1_TX_ADDR1_TX_Msk             (0x7FFFUL << USB_ADDR1_TX_ADDR1_TX_Pos) /*!< 0x0000FFFE */
  8083. #define USB_ADDR1_TX_ADDR1_TX                 USB_ADDR1_TX_ADDR1_TX_Msk        /*!< Transmission Buffer Address 1 */
  8084.  
  8085. /*****************  Bit definition for USB_ADDR2_TX register  *****************/
  8086. #define USB_ADDR2_TX_ADDR2_TX_Pos             (1U)                            
  8087. #define USB_ADDR2_TX_ADDR2_TX_Msk             (0x7FFFUL << USB_ADDR2_TX_ADDR2_TX_Pos) /*!< 0x0000FFFE */
  8088. #define USB_ADDR2_TX_ADDR2_TX                 USB_ADDR2_TX_ADDR2_TX_Msk        /*!< Transmission Buffer Address 2 */
  8089.  
  8090. /*****************  Bit definition for USB_ADDR3_TX register  *****************/
  8091. #define USB_ADDR3_TX_ADDR3_TX_Pos             (1U)                            
  8092. #define USB_ADDR3_TX_ADDR3_TX_Msk             (0x7FFFUL << USB_ADDR3_TX_ADDR3_TX_Pos) /*!< 0x0000FFFE */
  8093. #define USB_ADDR3_TX_ADDR3_TX                 USB_ADDR3_TX_ADDR3_TX_Msk        /*!< Transmission Buffer Address 3 */
  8094.  
  8095. /*****************  Bit definition for USB_ADDR4_TX register  *****************/
  8096. #define USB_ADDR4_TX_ADDR4_TX_Pos             (1U)                            
  8097. #define USB_ADDR4_TX_ADDR4_TX_Msk             (0x7FFFUL << USB_ADDR4_TX_ADDR4_TX_Pos) /*!< 0x0000FFFE */
  8098. #define USB_ADDR4_TX_ADDR4_TX                 USB_ADDR4_TX_ADDR4_TX_Msk        /*!< Transmission Buffer Address 4 */
  8099.  
  8100. /*****************  Bit definition for USB_ADDR5_TX register  *****************/
  8101. #define USB_ADDR5_TX_ADDR5_TX_Pos             (1U)                            
  8102. #define USB_ADDR5_TX_ADDR5_TX_Msk             (0x7FFFUL << USB_ADDR5_TX_ADDR5_TX_Pos) /*!< 0x0000FFFE */
  8103. #define USB_ADDR5_TX_ADDR5_TX                 USB_ADDR5_TX_ADDR5_TX_Msk        /*!< Transmission Buffer Address 5 */
  8104.  
  8105. /*****************  Bit definition for USB_ADDR6_TX register  *****************/
  8106. #define USB_ADDR6_TX_ADDR6_TX_Pos             (1U)                            
  8107. #define USB_ADDR6_TX_ADDR6_TX_Msk             (0x7FFFUL << USB_ADDR6_TX_ADDR6_TX_Pos) /*!< 0x0000FFFE */
  8108. #define USB_ADDR6_TX_ADDR6_TX                 USB_ADDR6_TX_ADDR6_TX_Msk        /*!< Transmission Buffer Address 6 */
  8109.  
  8110. /*****************  Bit definition for USB_ADDR7_TX register  *****************/
  8111. #define USB_ADDR7_TX_ADDR7_TX_Pos             (1U)                            
  8112. #define USB_ADDR7_TX_ADDR7_TX_Msk             (0x7FFFUL << USB_ADDR7_TX_ADDR7_TX_Pos) /*!< 0x0000FFFE */
  8113. #define USB_ADDR7_TX_ADDR7_TX                 USB_ADDR7_TX_ADDR7_TX_Msk        /*!< Transmission Buffer Address 7 */
  8114.  
  8115. /*----------------------------------------------------------------------------*/
  8116.  
  8117. /*****************  Bit definition for USB_COUNT0_TX register  ****************/
  8118. #define USB_COUNT0_TX_COUNT0_TX_Pos           (0U)                            
  8119. #define USB_COUNT0_TX_COUNT0_TX_Msk           (0x3FFUL << USB_COUNT0_TX_COUNT0_TX_Pos) /*!< 0x000003FF */
  8120. #define USB_COUNT0_TX_COUNT0_TX               USB_COUNT0_TX_COUNT0_TX_Msk      /*!< Transmission Byte Count 0 */
  8121.  
  8122. /*****************  Bit definition for USB_COUNT1_TX register  ****************/
  8123. #define USB_COUNT1_TX_COUNT1_TX_Pos           (0U)                            
  8124. #define USB_COUNT1_TX_COUNT1_TX_Msk           (0x3FFUL << USB_COUNT1_TX_COUNT1_TX_Pos) /*!< 0x000003FF */
  8125. #define USB_COUNT1_TX_COUNT1_TX               USB_COUNT1_TX_COUNT1_TX_Msk      /*!< Transmission Byte Count 1 */
  8126.  
  8127. /*****************  Bit definition for USB_COUNT2_TX register  ****************/
  8128. #define USB_COUNT2_TX_COUNT2_TX_Pos           (0U)                            
  8129. #define USB_COUNT2_TX_COUNT2_TX_Msk           (0x3FFUL << USB_COUNT2_TX_COUNT2_TX_Pos) /*!< 0x000003FF */
  8130. #define USB_COUNT2_TX_COUNT2_TX               USB_COUNT2_TX_COUNT2_TX_Msk      /*!< Transmission Byte Count 2 */
  8131.  
  8132. /*****************  Bit definition for USB_COUNT3_TX register  ****************/
  8133. #define USB_COUNT3_TX_COUNT3_TX_Pos           (0U)                            
  8134. #define USB_COUNT3_TX_COUNT3_TX_Msk           (0x3FFUL << USB_COUNT3_TX_COUNT3_TX_Pos) /*!< 0x000003FF */
  8135. #define USB_COUNT3_TX_COUNT3_TX               USB_COUNT3_TX_COUNT3_TX_Msk      /*!< Transmission Byte Count 3 */
  8136.  
  8137. /*****************  Bit definition for USB_COUNT4_TX register  ****************/
  8138. #define USB_COUNT4_TX_COUNT4_TX_Pos           (0U)                            
  8139. #define USB_COUNT4_TX_COUNT4_TX_Msk           (0x3FFUL << USB_COUNT4_TX_COUNT4_TX_Pos) /*!< 0x000003FF */
  8140. #define USB_COUNT4_TX_COUNT4_TX               USB_COUNT4_TX_COUNT4_TX_Msk      /*!< Transmission Byte Count 4 */
  8141.  
  8142. /*****************  Bit definition for USB_COUNT5_TX register  ****************/
  8143. #define USB_COUNT5_TX_COUNT5_TX_Pos           (0U)                            
  8144. #define USB_COUNT5_TX_COUNT5_TX_Msk           (0x3FFUL << USB_COUNT5_TX_COUNT5_TX_Pos) /*!< 0x000003FF */
  8145. #define USB_COUNT5_TX_COUNT5_TX               USB_COUNT5_TX_COUNT5_TX_Msk      /*!< Transmission Byte Count 5 */
  8146.  
  8147. /*****************  Bit definition for USB_COUNT6_TX register  ****************/
  8148. #define USB_COUNT6_TX_COUNT6_TX_Pos           (0U)                            
  8149. #define USB_COUNT6_TX_COUNT6_TX_Msk           (0x3FFUL << USB_COUNT6_TX_COUNT6_TX_Pos) /*!< 0x000003FF */
  8150. #define USB_COUNT6_TX_COUNT6_TX               USB_COUNT6_TX_COUNT6_TX_Msk      /*!< Transmission Byte Count 6 */
  8151.  
  8152. /*****************  Bit definition for USB_COUNT7_TX register  ****************/
  8153. #define USB_COUNT7_TX_COUNT7_TX_Pos           (0U)                            
  8154. #define USB_COUNT7_TX_COUNT7_TX_Msk           (0x3FFUL << USB_COUNT7_TX_COUNT7_TX_Pos) /*!< 0x000003FF */
  8155. #define USB_COUNT7_TX_COUNT7_TX               USB_COUNT7_TX_COUNT7_TX_Msk      /*!< Transmission Byte Count 7 */
  8156.  
  8157. /*----------------------------------------------------------------------------*/
  8158.  
  8159. /****************  Bit definition for USB_COUNT0_TX_0 register  ***************/
  8160. #define USB_COUNT0_TX_0_COUNT0_TX_0           (0x000003FFU)                    /*!< Transmission Byte Count 0 (low) */
  8161.  
  8162. /****************  Bit definition for USB_COUNT0_TX_1 register  ***************/
  8163. #define USB_COUNT0_TX_1_COUNT0_TX_1           (0x03FF0000U)                    /*!< Transmission Byte Count 0 (high) */
  8164.  
  8165. /****************  Bit definition for USB_COUNT1_TX_0 register  ***************/
  8166. #define USB_COUNT1_TX_0_COUNT1_TX_0           (0x000003FFU)                    /*!< Transmission Byte Count 1 (low) */
  8167.  
  8168. /****************  Bit definition for USB_COUNT1_TX_1 register  ***************/
  8169. #define USB_COUNT1_TX_1_COUNT1_TX_1           (0x03FF0000U)                    /*!< Transmission Byte Count 1 (high) */
  8170.  
  8171. /****************  Bit definition for USB_COUNT2_TX_0 register  ***************/
  8172. #define USB_COUNT2_TX_0_COUNT2_TX_0           (0x000003FFU)                    /*!< Transmission Byte Count 2 (low) */
  8173.  
  8174. /****************  Bit definition for USB_COUNT2_TX_1 register  ***************/
  8175. #define USB_COUNT2_TX_1_COUNT2_TX_1           (0x03FF0000U)                    /*!< Transmission Byte Count 2 (high) */
  8176.  
  8177. /****************  Bit definition for USB_COUNT3_TX_0 register  ***************/
  8178. #define USB_COUNT3_TX_0_COUNT3_TX_0           (0x000003FFU)                    /*!< Transmission Byte Count 3 (low) */
  8179.  
  8180. /****************  Bit definition for USB_COUNT3_TX_1 register  ***************/
  8181. #define USB_COUNT3_TX_1_COUNT3_TX_1           (0x03FF0000U)                    /*!< Transmission Byte Count 3 (high) */
  8182.  
  8183. /****************  Bit definition for USB_COUNT4_TX_0 register  ***************/
  8184. #define USB_COUNT4_TX_0_COUNT4_TX_0           (0x000003FFU)                    /*!< Transmission Byte Count 4 (low) */
  8185.  
  8186. /****************  Bit definition for USB_COUNT4_TX_1 register  ***************/
  8187. #define USB_COUNT4_TX_1_COUNT4_TX_1           (0x03FF0000U)                    /*!< Transmission Byte Count 4 (high) */
  8188.  
  8189. /****************  Bit definition for USB_COUNT5_TX_0 register  ***************/
  8190. #define USB_COUNT5_TX_0_COUNT5_TX_0           (0x000003FFU)                    /*!< Transmission Byte Count 5 (low) */
  8191.  
  8192. /****************  Bit definition for USB_COUNT5_TX_1 register  ***************/
  8193. #define USB_COUNT5_TX_1_COUNT5_TX_1           (0x03FF0000U)                    /*!< Transmission Byte Count 5 (high) */
  8194.  
  8195. /****************  Bit definition for USB_COUNT6_TX_0 register  ***************/
  8196. #define USB_COUNT6_TX_0_COUNT6_TX_0           (0x000003FFU)                    /*!< Transmission Byte Count 6 (low) */
  8197.  
  8198. /****************  Bit definition for USB_COUNT6_TX_1 register  ***************/
  8199. #define USB_COUNT6_TX_1_COUNT6_TX_1           (0x03FF0000U)                    /*!< Transmission Byte Count 6 (high) */
  8200.  
  8201. /****************  Bit definition for USB_COUNT7_TX_0 register  ***************/
  8202. #define USB_COUNT7_TX_0_COUNT7_TX_0           (0x000003FFU)                    /*!< Transmission Byte Count 7 (low) */
  8203.  
  8204. /****************  Bit definition for USB_COUNT7_TX_1 register  ***************/
  8205. #define USB_COUNT7_TX_1_COUNT7_TX_1           (0x03FF0000U)                    /*!< Transmission Byte Count 7 (high) */
  8206.  
  8207. /*----------------------------------------------------------------------------*/
  8208.  
  8209. /*****************  Bit definition for USB_ADDR0_RX register  *****************/
  8210. #define USB_ADDR0_RX_ADDR0_RX_Pos             (1U)                            
  8211. #define USB_ADDR0_RX_ADDR0_RX_Msk             (0x7FFFUL << USB_ADDR0_RX_ADDR0_RX_Pos) /*!< 0x0000FFFE */
  8212. #define USB_ADDR0_RX_ADDR0_RX                 USB_ADDR0_RX_ADDR0_RX_Msk        /*!< Reception Buffer Address 0 */
  8213.  
  8214. /*****************  Bit definition for USB_ADDR1_RX register  *****************/
  8215. #define USB_ADDR1_RX_ADDR1_RX_Pos             (1U)                            
  8216. #define USB_ADDR1_RX_ADDR1_RX_Msk             (0x7FFFUL << USB_ADDR1_RX_ADDR1_RX_Pos) /*!< 0x0000FFFE */
  8217. #define USB_ADDR1_RX_ADDR1_RX                 USB_ADDR1_RX_ADDR1_RX_Msk        /*!< Reception Buffer Address 1 */
  8218.  
  8219. /*****************  Bit definition for USB_ADDR2_RX register  *****************/
  8220. #define USB_ADDR2_RX_ADDR2_RX_Pos             (1U)                            
  8221. #define USB_ADDR2_RX_ADDR2_RX_Msk             (0x7FFFUL << USB_ADDR2_RX_ADDR2_RX_Pos) /*!< 0x0000FFFE */
  8222. #define USB_ADDR2_RX_ADDR2_RX                 USB_ADDR2_RX_ADDR2_RX_Msk        /*!< Reception Buffer Address 2 */
  8223.  
  8224. /*****************  Bit definition for USB_ADDR3_RX register  *****************/
  8225. #define USB_ADDR3_RX_ADDR3_RX_Pos             (1U)                            
  8226. #define USB_ADDR3_RX_ADDR3_RX_Msk             (0x7FFFUL << USB_ADDR3_RX_ADDR3_RX_Pos) /*!< 0x0000FFFE */
  8227. #define USB_ADDR3_RX_ADDR3_RX                 USB_ADDR3_RX_ADDR3_RX_Msk        /*!< Reception Buffer Address 3 */
  8228.  
  8229. /*****************  Bit definition for USB_ADDR4_RX register  *****************/
  8230. #define USB_ADDR4_RX_ADDR4_RX_Pos             (1U)                            
  8231. #define USB_ADDR4_RX_ADDR4_RX_Msk             (0x7FFFUL << USB_ADDR4_RX_ADDR4_RX_Pos) /*!< 0x0000FFFE */
  8232. #define USB_ADDR4_RX_ADDR4_RX                 USB_ADDR4_RX_ADDR4_RX_Msk        /*!< Reception Buffer Address 4 */
  8233.  
  8234. /*****************  Bit definition for USB_ADDR5_RX register  *****************/
  8235. #define USB_ADDR5_RX_ADDR5_RX_Pos             (1U)                            
  8236. #define USB_ADDR5_RX_ADDR5_RX_Msk             (0x7FFFUL << USB_ADDR5_RX_ADDR5_RX_Pos) /*!< 0x0000FFFE */
  8237. #define USB_ADDR5_RX_ADDR5_RX                 USB_ADDR5_RX_ADDR5_RX_Msk        /*!< Reception Buffer Address 5 */
  8238.  
  8239. /*****************  Bit definition for USB_ADDR6_RX register  *****************/
  8240. #define USB_ADDR6_RX_ADDR6_RX_Pos             (1U)                            
  8241. #define USB_ADDR6_RX_ADDR6_RX_Msk             (0x7FFFUL << USB_ADDR6_RX_ADDR6_RX_Pos) /*!< 0x0000FFFE */
  8242. #define USB_ADDR6_RX_ADDR6_RX                 USB_ADDR6_RX_ADDR6_RX_Msk        /*!< Reception Buffer Address 6 */
  8243.  
  8244. /*****************  Bit definition for USB_ADDR7_RX register  *****************/
  8245. #define USB_ADDR7_RX_ADDR7_RX_Pos             (1U)                            
  8246. #define USB_ADDR7_RX_ADDR7_RX_Msk             (0x7FFFUL << USB_ADDR7_RX_ADDR7_RX_Pos) /*!< 0x0000FFFE */
  8247. #define USB_ADDR7_RX_ADDR7_RX                 USB_ADDR7_RX_ADDR7_RX_Msk        /*!< Reception Buffer Address 7 */
  8248.  
  8249. /*----------------------------------------------------------------------------*/
  8250.  
  8251. /*****************  Bit definition for USB_COUNT0_RX register  ****************/
  8252. #define USB_COUNT0_RX_COUNT0_RX_Pos           (0U)                            
  8253. #define USB_COUNT0_RX_COUNT0_RX_Msk           (0x3FFUL << USB_COUNT0_RX_COUNT0_RX_Pos) /*!< 0x000003FF */
  8254. #define USB_COUNT0_RX_COUNT0_RX               USB_COUNT0_RX_COUNT0_RX_Msk      /*!< Reception Byte Count */
  8255.  
  8256. #define USB_COUNT0_RX_NUM_BLOCK_Pos           (10U)                            
  8257. #define USB_COUNT0_RX_NUM_BLOCK_Msk           (0x1FUL << USB_COUNT0_RX_NUM_BLOCK_Pos) /*!< 0x00007C00 */
  8258. #define USB_COUNT0_RX_NUM_BLOCK               USB_COUNT0_RX_NUM_BLOCK_Msk      /*!< NUM_BLOCK[4:0] bits (Number of blocks) */
  8259. #define USB_COUNT0_RX_NUM_BLOCK_0             (0x01UL << USB_COUNT0_RX_NUM_BLOCK_Pos) /*!< 0x00000400 */
  8260. #define USB_COUNT0_RX_NUM_BLOCK_1             (0x02UL << USB_COUNT0_RX_NUM_BLOCK_Pos) /*!< 0x00000800 */
  8261. #define USB_COUNT0_RX_NUM_BLOCK_2             (0x04UL << USB_COUNT0_RX_NUM_BLOCK_Pos) /*!< 0x00001000 */
  8262. #define USB_COUNT0_RX_NUM_BLOCK_3             (0x08UL << USB_COUNT0_RX_NUM_BLOCK_Pos) /*!< 0x00002000 */
  8263. #define USB_COUNT0_RX_NUM_BLOCK_4             (0x10UL << USB_COUNT0_RX_NUM_BLOCK_Pos) /*!< 0x00004000 */
  8264.  
  8265. #define USB_COUNT0_RX_BLSIZE_Pos              (15U)                            
  8266. #define USB_COUNT0_RX_BLSIZE_Msk              (0x1UL << USB_COUNT0_RX_BLSIZE_Pos) /*!< 0x00008000 */
  8267. #define USB_COUNT0_RX_BLSIZE                  USB_COUNT0_RX_BLSIZE_Msk         /*!< BLock SIZE */
  8268.  
  8269. /*****************  Bit definition for USB_COUNT1_RX register  ****************/
  8270. #define USB_COUNT1_RX_COUNT1_RX_Pos           (0U)                            
  8271. #define USB_COUNT1_RX_COUNT1_RX_Msk           (0x3FFUL << USB_COUNT1_RX_COUNT1_RX_Pos) /*!< 0x000003FF */
  8272. #define USB_COUNT1_RX_COUNT1_RX               USB_COUNT1_RX_COUNT1_RX_Msk      /*!< Reception Byte Count */
  8273.  
  8274. #define USB_COUNT1_RX_NUM_BLOCK_Pos           (10U)                            
  8275. #define USB_COUNT1_RX_NUM_BLOCK_Msk           (0x1FUL << USB_COUNT1_RX_NUM_BLOCK_Pos) /*!< 0x00007C00 */
  8276. #define USB_COUNT1_RX_NUM_BLOCK               USB_COUNT1_RX_NUM_BLOCK_Msk      /*!< NUM_BLOCK[4:0] bits (Number of blocks) */
  8277. #define USB_COUNT1_RX_NUM_BLOCK_0             (0x01UL << USB_COUNT1_RX_NUM_BLOCK_Pos) /*!< 0x00000400 */
  8278. #define USB_COUNT1_RX_NUM_BLOCK_1             (0x02UL << USB_COUNT1_RX_NUM_BLOCK_Pos) /*!< 0x00000800 */
  8279. #define USB_COUNT1_RX_NUM_BLOCK_2             (0x04UL << USB_COUNT1_RX_NUM_BLOCK_Pos) /*!< 0x00001000 */
  8280. #define USB_COUNT1_RX_NUM_BLOCK_3             (0x08UL << USB_COUNT1_RX_NUM_BLOCK_Pos) /*!< 0x00002000 */
  8281. #define USB_COUNT1_RX_NUM_BLOCK_4             (0x10UL << USB_COUNT1_RX_NUM_BLOCK_Pos) /*!< 0x00004000 */
  8282.  
  8283. #define USB_COUNT1_RX_BLSIZE_Pos              (15U)                            
  8284. #define USB_COUNT1_RX_BLSIZE_Msk              (0x1UL << USB_COUNT1_RX_BLSIZE_Pos) /*!< 0x00008000 */
  8285. #define USB_COUNT1_RX_BLSIZE                  USB_COUNT1_RX_BLSIZE_Msk         /*!< BLock SIZE */
  8286.  
  8287. /*****************  Bit definition for USB_COUNT2_RX register  ****************/
  8288. #define USB_COUNT2_RX_COUNT2_RX_Pos           (0U)                            
  8289. #define USB_COUNT2_RX_COUNT2_RX_Msk           (0x3FFUL << USB_COUNT2_RX_COUNT2_RX_Pos) /*!< 0x000003FF */
  8290. #define USB_COUNT2_RX_COUNT2_RX               USB_COUNT2_RX_COUNT2_RX_Msk      /*!< Reception Byte Count */
  8291.  
  8292. #define USB_COUNT2_RX_NUM_BLOCK_Pos           (10U)                            
  8293. #define USB_COUNT2_RX_NUM_BLOCK_Msk           (0x1FUL << USB_COUNT2_RX_NUM_BLOCK_Pos) /*!< 0x00007C00 */
  8294. #define USB_COUNT2_RX_NUM_BLOCK               USB_COUNT2_RX_NUM_BLOCK_Msk      /*!< NUM_BLOCK[4:0] bits (Number of blocks) */
  8295. #define USB_COUNT2_RX_NUM_BLOCK_0             (0x01UL << USB_COUNT2_RX_NUM_BLOCK_Pos) /*!< 0x00000400 */
  8296. #define USB_COUNT2_RX_NUM_BLOCK_1             (0x02UL << USB_COUNT2_RX_NUM_BLOCK_Pos) /*!< 0x00000800 */
  8297. #define USB_COUNT2_RX_NUM_BLOCK_2             (0x04UL << USB_COUNT2_RX_NUM_BLOCK_Pos) /*!< 0x00001000 */
  8298. #define USB_COUNT2_RX_NUM_BLOCK_3             (0x08UL << USB_COUNT2_RX_NUM_BLOCK_Pos) /*!< 0x00002000 */
  8299. #define USB_COUNT2_RX_NUM_BLOCK_4             (0x10UL << USB_COUNT2_RX_NUM_BLOCK_Pos) /*!< 0x00004000 */
  8300.  
  8301. #define USB_COUNT2_RX_BLSIZE_Pos              (15U)                            
  8302. #define USB_COUNT2_RX_BLSIZE_Msk              (0x1UL << USB_COUNT2_RX_BLSIZE_Pos) /*!< 0x00008000 */
  8303. #define USB_COUNT2_RX_BLSIZE                  USB_COUNT2_RX_BLSIZE_Msk         /*!< BLock SIZE */
  8304.  
  8305. /*****************  Bit definition for USB_COUNT3_RX register  ****************/
  8306. #define USB_COUNT3_RX_COUNT3_RX_Pos           (0U)                            
  8307. #define USB_COUNT3_RX_COUNT3_RX_Msk           (0x3FFUL << USB_COUNT3_RX_COUNT3_RX_Pos) /*!< 0x000003FF */
  8308. #define USB_COUNT3_RX_COUNT3_RX               USB_COUNT3_RX_COUNT3_RX_Msk      /*!< Reception Byte Count */
  8309.  
  8310. #define USB_COUNT3_RX_NUM_BLOCK_Pos           (10U)                            
  8311. #define USB_COUNT3_RX_NUM_BLOCK_Msk           (0x1FUL << USB_COUNT3_RX_NUM_BLOCK_Pos) /*!< 0x00007C00 */
  8312. #define USB_COUNT3_RX_NUM_BLOCK               USB_COUNT3_RX_NUM_BLOCK_Msk      /*!< NUM_BLOCK[4:0] bits (Number of blocks) */
  8313. #define USB_COUNT3_RX_NUM_BLOCK_0             (0x01UL << USB_COUNT3_RX_NUM_BLOCK_Pos) /*!< 0x00000400 */
  8314. #define USB_COUNT3_RX_NUM_BLOCK_1             (0x02UL << USB_COUNT3_RX_NUM_BLOCK_Pos) /*!< 0x00000800 */
  8315. #define USB_COUNT3_RX_NUM_BLOCK_2             (0x04UL << USB_COUNT3_RX_NUM_BLOCK_Pos) /*!< 0x00001000 */
  8316. #define USB_COUNT3_RX_NUM_BLOCK_3             (0x08UL << USB_COUNT3_RX_NUM_BLOCK_Pos) /*!< 0x00002000 */
  8317. #define USB_COUNT3_RX_NUM_BLOCK_4             (0x10UL << USB_COUNT3_RX_NUM_BLOCK_Pos) /*!< 0x00004000 */
  8318.  
  8319. #define USB_COUNT3_RX_BLSIZE_Pos              (15U)                            
  8320. #define USB_COUNT3_RX_BLSIZE_Msk              (0x1UL << USB_COUNT3_RX_BLSIZE_Pos) /*!< 0x00008000 */
  8321. #define USB_COUNT3_RX_BLSIZE                  USB_COUNT3_RX_BLSIZE_Msk         /*!< BLock SIZE */
  8322.  
  8323. /*****************  Bit definition for USB_COUNT4_RX register  ****************/
  8324. #define USB_COUNT4_RX_COUNT4_RX_Pos           (0U)                            
  8325. #define USB_COUNT4_RX_COUNT4_RX_Msk           (0x3FFUL << USB_COUNT4_RX_COUNT4_RX_Pos) /*!< 0x000003FF */
  8326. #define USB_COUNT4_RX_COUNT4_RX               USB_COUNT4_RX_COUNT4_RX_Msk      /*!< Reception Byte Count */
  8327.  
  8328. #define USB_COUNT4_RX_NUM_BLOCK_Pos           (10U)                            
  8329. #define USB_COUNT4_RX_NUM_BLOCK_Msk           (0x1FUL << USB_COUNT4_RX_NUM_BLOCK_Pos) /*!< 0x00007C00 */
  8330. #define USB_COUNT4_RX_NUM_BLOCK               USB_COUNT4_RX_NUM_BLOCK_Msk      /*!< NUM_BLOCK[4:0] bits (Number of blocks) */
  8331. #define USB_COUNT4_RX_NUM_BLOCK_0             (0x01UL << USB_COUNT4_RX_NUM_BLOCK_Pos) /*!< 0x00000400 */
  8332. #define USB_COUNT4_RX_NUM_BLOCK_1             (0x02UL << USB_COUNT4_RX_NUM_BLOCK_Pos) /*!< 0x00000800 */
  8333. #define USB_COUNT4_RX_NUM_BLOCK_2             (0x04UL << USB_COUNT4_RX_NUM_BLOCK_Pos) /*!< 0x00001000 */
  8334. #define USB_COUNT4_RX_NUM_BLOCK_3             (0x08UL << USB_COUNT4_RX_NUM_BLOCK_Pos) /*!< 0x00002000 */
  8335. #define USB_COUNT4_RX_NUM_BLOCK_4             (0x10UL << USB_COUNT4_RX_NUM_BLOCK_Pos) /*!< 0x00004000 */
  8336.  
  8337. #define USB_COUNT4_RX_BLSIZE_Pos              (15U)                            
  8338. #define USB_COUNT4_RX_BLSIZE_Msk              (0x1UL << USB_COUNT4_RX_BLSIZE_Pos) /*!< 0x00008000 */
  8339. #define USB_COUNT4_RX_BLSIZE                  USB_COUNT4_RX_BLSIZE_Msk         /*!< BLock SIZE */
  8340.  
  8341. /*****************  Bit definition for USB_COUNT5_RX register  ****************/
  8342. #define USB_COUNT5_RX_COUNT5_RX_Pos           (0U)                            
  8343. #define USB_COUNT5_RX_COUNT5_RX_Msk           (0x3FFUL << USB_COUNT5_RX_COUNT5_RX_Pos) /*!< 0x000003FF */
  8344. #define USB_COUNT5_RX_COUNT5_RX               USB_COUNT5_RX_COUNT5_RX_Msk      /*!< Reception Byte Count */
  8345.  
  8346. #define USB_COUNT5_RX_NUM_BLOCK_Pos           (10U)                            
  8347. #define USB_COUNT5_RX_NUM_BLOCK_Msk           (0x1FUL << USB_COUNT5_RX_NUM_BLOCK_Pos) /*!< 0x00007C00 */
  8348. #define USB_COUNT5_RX_NUM_BLOCK               USB_COUNT5_RX_NUM_BLOCK_Msk      /*!< NUM_BLOCK[4:0] bits (Number of blocks) */
  8349. #define USB_COUNT5_RX_NUM_BLOCK_0             (0x01UL << USB_COUNT5_RX_NUM_BLOCK_Pos) /*!< 0x00000400 */
  8350. #define USB_COUNT5_RX_NUM_BLOCK_1             (0x02UL << USB_COUNT5_RX_NUM_BLOCK_Pos) /*!< 0x00000800 */
  8351. #define USB_COUNT5_RX_NUM_BLOCK_2             (0x04UL << USB_COUNT5_RX_NUM_BLOCK_Pos) /*!< 0x00001000 */
  8352. #define USB_COUNT5_RX_NUM_BLOCK_3             (0x08UL << USB_COUNT5_RX_NUM_BLOCK_Pos) /*!< 0x00002000 */
  8353. #define USB_COUNT5_RX_NUM_BLOCK_4             (0x10UL << USB_COUNT5_RX_NUM_BLOCK_Pos) /*!< 0x00004000 */
  8354.  
  8355. #define USB_COUNT5_RX_BLSIZE_Pos              (15U)                            
  8356. #define USB_COUNT5_RX_BLSIZE_Msk              (0x1UL << USB_COUNT5_RX_BLSIZE_Pos) /*!< 0x00008000 */
  8357. #define USB_COUNT5_RX_BLSIZE                  USB_COUNT5_RX_BLSIZE_Msk         /*!< BLock SIZE */
  8358.  
  8359. /*****************  Bit definition for USB_COUNT6_RX register  ****************/
  8360. #define USB_COUNT6_RX_COUNT6_RX_Pos           (0U)                            
  8361. #define USB_COUNT6_RX_COUNT6_RX_Msk           (0x3FFUL << USB_COUNT6_RX_COUNT6_RX_Pos) /*!< 0x000003FF */
  8362. #define USB_COUNT6_RX_COUNT6_RX               USB_COUNT6_RX_COUNT6_RX_Msk      /*!< Reception Byte Count */
  8363.  
  8364. #define USB_COUNT6_RX_NUM_BLOCK_Pos           (10U)                            
  8365. #define USB_COUNT6_RX_NUM_BLOCK_Msk           (0x1FUL << USB_COUNT6_RX_NUM_BLOCK_Pos) /*!< 0x00007C00 */
  8366. #define USB_COUNT6_RX_NUM_BLOCK               USB_COUNT6_RX_NUM_BLOCK_Msk      /*!< NUM_BLOCK[4:0] bits (Number of blocks) */
  8367. #define USB_COUNT6_RX_NUM_BLOCK_0             (0x01UL << USB_COUNT6_RX_NUM_BLOCK_Pos) /*!< 0x00000400 */
  8368. #define USB_COUNT6_RX_NUM_BLOCK_1             (0x02UL << USB_COUNT6_RX_NUM_BLOCK_Pos) /*!< 0x00000800 */
  8369. #define USB_COUNT6_RX_NUM_BLOCK_2             (0x04UL << USB_COUNT6_RX_NUM_BLOCK_Pos) /*!< 0x00001000 */
  8370. #define USB_COUNT6_RX_NUM_BLOCK_3             (0x08UL << USB_COUNT6_RX_NUM_BLOCK_Pos) /*!< 0x00002000 */
  8371. #define USB_COUNT6_RX_NUM_BLOCK_4             (0x10UL << USB_COUNT6_RX_NUM_BLOCK_Pos) /*!< 0x00004000 */
  8372.  
  8373. #define USB_COUNT6_RX_BLSIZE_Pos              (15U)                            
  8374. #define USB_COUNT6_RX_BLSIZE_Msk              (0x1UL << USB_COUNT6_RX_BLSIZE_Pos) /*!< 0x00008000 */
  8375. #define USB_COUNT6_RX_BLSIZE                  USB_COUNT6_RX_BLSIZE_Msk         /*!< BLock SIZE */
  8376.  
  8377. /*****************  Bit definition for USB_COUNT7_RX register  ****************/
  8378. #define USB_COUNT7_RX_COUNT7_RX_Pos           (0U)                            
  8379. #define USB_COUNT7_RX_COUNT7_RX_Msk           (0x3FFUL << USB_COUNT7_RX_COUNT7_RX_Pos) /*!< 0x000003FF */
  8380. #define USB_COUNT7_RX_COUNT7_RX               USB_COUNT7_RX_COUNT7_RX_Msk      /*!< Reception Byte Count */
  8381.  
  8382. #define USB_COUNT7_RX_NUM_BLOCK_Pos           (10U)                            
  8383. #define USB_COUNT7_RX_NUM_BLOCK_Msk           (0x1FUL << USB_COUNT7_RX_NUM_BLOCK_Pos) /*!< 0x00007C00 */
  8384. #define USB_COUNT7_RX_NUM_BLOCK               USB_COUNT7_RX_NUM_BLOCK_Msk      /*!< NUM_BLOCK[4:0] bits (Number of blocks) */
  8385. #define USB_COUNT7_RX_NUM_BLOCK_0             (0x01UL << USB_COUNT7_RX_NUM_BLOCK_Pos) /*!< 0x00000400 */
  8386. #define USB_COUNT7_RX_NUM_BLOCK_1             (0x02UL << USB_COUNT7_RX_NUM_BLOCK_Pos) /*!< 0x00000800 */
  8387. #define USB_COUNT7_RX_NUM_BLOCK_2             (0x04UL << USB_COUNT7_RX_NUM_BLOCK_Pos) /*!< 0x00001000 */
  8388. #define USB_COUNT7_RX_NUM_BLOCK_3             (0x08UL << USB_COUNT7_RX_NUM_BLOCK_Pos) /*!< 0x00002000 */
  8389. #define USB_COUNT7_RX_NUM_BLOCK_4             (0x10UL << USB_COUNT7_RX_NUM_BLOCK_Pos) /*!< 0x00004000 */
  8390.  
  8391. #define USB_COUNT7_RX_BLSIZE_Pos              (15U)                            
  8392. #define USB_COUNT7_RX_BLSIZE_Msk              (0x1UL << USB_COUNT7_RX_BLSIZE_Pos) /*!< 0x00008000 */
  8393. #define USB_COUNT7_RX_BLSIZE                  USB_COUNT7_RX_BLSIZE_Msk         /*!< BLock SIZE */
  8394.  
  8395. /*----------------------------------------------------------------------------*/
  8396.  
  8397. /****************  Bit definition for USB_COUNT0_RX_0 register  ***************/
  8398. #define USB_COUNT0_RX_0_COUNT0_RX_0           (0x000003FFU)                    /*!< Reception Byte Count (low) */
  8399.  
  8400. #define USB_COUNT0_RX_0_NUM_BLOCK_0           (0x00007C00U)                    /*!< NUM_BLOCK_0[4:0] bits (Number of blocks) (low) */
  8401. #define USB_COUNT0_RX_0_NUM_BLOCK_0_0         (0x00000400U)                    /*!< Bit 0 */
  8402. #define USB_COUNT0_RX_0_NUM_BLOCK_0_1         (0x00000800U)                    /*!< Bit 1 */
  8403. #define USB_COUNT0_RX_0_NUM_BLOCK_0_2         (0x00001000U)                    /*!< Bit 2 */
  8404. #define USB_COUNT0_RX_0_NUM_BLOCK_0_3         (0x00002000U)                    /*!< Bit 3 */
  8405. #define USB_COUNT0_RX_0_NUM_BLOCK_0_4         (0x00004000U)                    /*!< Bit 4 */
  8406.  
  8407. #define USB_COUNT0_RX_0_BLSIZE_0              (0x00008000U)                    /*!< BLock SIZE (low) */
  8408.  
  8409. /****************  Bit definition for USB_COUNT0_RX_1 register  ***************/
  8410. #define USB_COUNT0_RX_1_COUNT0_RX_1           (0x03FF0000U)                    /*!< Reception Byte Count (high) */
  8411.  
  8412. #define USB_COUNT0_RX_1_NUM_BLOCK_1           (0x7C000000U)                    /*!< NUM_BLOCK_1[4:0] bits (Number of blocks) (high) */
  8413. #define USB_COUNT0_RX_1_NUM_BLOCK_1_0         (0x04000000U)                    /*!< Bit 1 */
  8414. #define USB_COUNT0_RX_1_NUM_BLOCK_1_1         (0x08000000U)                    /*!< Bit 1 */
  8415. #define USB_COUNT0_RX_1_NUM_BLOCK_1_2         (0x10000000U)                    /*!< Bit 2 */
  8416. #define USB_COUNT0_RX_1_NUM_BLOCK_1_3         (0x20000000U)                    /*!< Bit 3 */
  8417. #define USB_COUNT0_RX_1_NUM_BLOCK_1_4         (0x40000000U)                    /*!< Bit 4 */
  8418.  
  8419. #define USB_COUNT0_RX_1_BLSIZE_1              (0x80000000U)                    /*!< BLock SIZE (high) */
  8420.  
  8421. /****************  Bit definition for USB_COUNT1_RX_0 register  ***************/
  8422. #define USB_COUNT1_RX_0_COUNT1_RX_0           (0x000003FFU)                    /*!< Reception Byte Count (low) */
  8423.  
  8424. #define USB_COUNT1_RX_0_NUM_BLOCK_0           (0x00007C00U)                    /*!< NUM_BLOCK_0[4:0] bits (Number of blocks) (low) */
  8425. #define USB_COUNT1_RX_0_NUM_BLOCK_0_0         (0x00000400U)                    /*!< Bit 0 */
  8426. #define USB_COUNT1_RX_0_NUM_BLOCK_0_1         (0x00000800U)                    /*!< Bit 1 */
  8427. #define USB_COUNT1_RX_0_NUM_BLOCK_0_2         (0x00001000U)                    /*!< Bit 2 */
  8428. #define USB_COUNT1_RX_0_NUM_BLOCK_0_3         (0x00002000U)                    /*!< Bit 3 */
  8429. #define USB_COUNT1_RX_0_NUM_BLOCK_0_4         (0x00004000U)                    /*!< Bit 4 */
  8430.  
  8431. #define USB_COUNT1_RX_0_BLSIZE_0              (0x00008000U)                    /*!< BLock SIZE (low) */
  8432.  
  8433. /****************  Bit definition for USB_COUNT1_RX_1 register  ***************/
  8434. #define USB_COUNT1_RX_1_COUNT1_RX_1           (0x03FF0000U)                    /*!< Reception Byte Count (high) */
  8435.  
  8436. #define USB_COUNT1_RX_1_NUM_BLOCK_1           (0x7C000000U)                    /*!< NUM_BLOCK_1[4:0] bits (Number of blocks) (high) */
  8437. #define USB_COUNT1_RX_1_NUM_BLOCK_1_0         (0x04000000U)                    /*!< Bit 0 */
  8438. #define USB_COUNT1_RX_1_NUM_BLOCK_1_1         (0x08000000U)                    /*!< Bit 1 */
  8439. #define USB_COUNT1_RX_1_NUM_BLOCK_1_2         (0x10000000U)                    /*!< Bit 2 */
  8440. #define USB_COUNT1_RX_1_NUM_BLOCK_1_3         (0x20000000U)                    /*!< Bit 3 */
  8441. #define USB_COUNT1_RX_1_NUM_BLOCK_1_4         (0x40000000U)                    /*!< Bit 4 */
  8442.  
  8443. #define USB_COUNT1_RX_1_BLSIZE_1              (0x80000000U)                    /*!< BLock SIZE (high) */
  8444.  
  8445. /****************  Bit definition for USB_COUNT2_RX_0 register  ***************/
  8446. #define USB_COUNT2_RX_0_COUNT2_RX_0           (0x000003FFU)                    /*!< Reception Byte Count (low) */
  8447.  
  8448. #define USB_COUNT2_RX_0_NUM_BLOCK_0           (0x00007C00U)                    /*!< NUM_BLOCK_0[4:0] bits (Number of blocks) (low) */
  8449. #define USB_COUNT2_RX_0_NUM_BLOCK_0_0         (0x00000400U)                    /*!< Bit 0 */
  8450. #define USB_COUNT2_RX_0_NUM_BLOCK_0_1         (0x00000800U)                    /*!< Bit 1 */
  8451. #define USB_COUNT2_RX_0_NUM_BLOCK_0_2         (0x00001000U)                    /*!< Bit 2 */
  8452. #define USB_COUNT2_RX_0_NUM_BLOCK_0_3         (0x00002000U)                    /*!< Bit 3 */
  8453. #define USB_COUNT2_RX_0_NUM_BLOCK_0_4         (0x00004000U)                    /*!< Bit 4 */
  8454.  
  8455. #define USB_COUNT2_RX_0_BLSIZE_0              (0x00008000U)                    /*!< BLock SIZE (low) */
  8456.  
  8457. /****************  Bit definition for USB_COUNT2_RX_1 register  ***************/
  8458. #define USB_COUNT2_RX_1_COUNT2_RX_1           (0x03FF0000U)                    /*!< Reception Byte Count (high) */
  8459.  
  8460. #define USB_COUNT2_RX_1_NUM_BLOCK_1           (0x7C000000U)                    /*!< NUM_BLOCK_1[4:0] bits (Number of blocks) (high) */
  8461. #define USB_COUNT2_RX_1_NUM_BLOCK_1_0         (0x04000000U)                    /*!< Bit 0 */
  8462. #define USB_COUNT2_RX_1_NUM_BLOCK_1_1         (0x08000000U)                    /*!< Bit 1 */
  8463. #define USB_COUNT2_RX_1_NUM_BLOCK_1_2         (0x10000000U)                    /*!< Bit 2 */
  8464. #define USB_COUNT2_RX_1_NUM_BLOCK_1_3         (0x20000000U)                    /*!< Bit 3 */
  8465. #define USB_COUNT2_RX_1_NUM_BLOCK_1_4         (0x40000000U)                    /*!< Bit 4 */
  8466.  
  8467. #define USB_COUNT2_RX_1_BLSIZE_1              (0x80000000U)                    /*!< BLock SIZE (high) */
  8468.  
  8469. /****************  Bit definition for USB_COUNT3_RX_0 register  ***************/
  8470. #define USB_COUNT3_RX_0_COUNT3_RX_0           (0x000003FFU)                    /*!< Reception Byte Count (low) */
  8471.  
  8472. #define USB_COUNT3_RX_0_NUM_BLOCK_0           (0x00007C00U)                    /*!< NUM_BLOCK_0[4:0] bits (Number of blocks) (low) */
  8473. #define USB_COUNT3_RX_0_NUM_BLOCK_0_0         (0x00000400U)                    /*!< Bit 0 */
  8474. #define USB_COUNT3_RX_0_NUM_BLOCK_0_1         (0x00000800U)                    /*!< Bit 1 */
  8475. #define USB_COUNT3_RX_0_NUM_BLOCK_0_2         (0x00001000U)                    /*!< Bit 2 */
  8476. #define USB_COUNT3_RX_0_NUM_BLOCK_0_3         (0x00002000U)                    /*!< Bit 3 */
  8477. #define USB_COUNT3_RX_0_NUM_BLOCK_0_4         (0x00004000U)                    /*!< Bit 4 */
  8478.  
  8479. #define USB_COUNT3_RX_0_BLSIZE_0              (0x00008000U)                    /*!< BLock SIZE (low) */
  8480.  
  8481. /****************  Bit definition for USB_COUNT3_RX_1 register  ***************/
  8482. #define USB_COUNT3_RX_1_COUNT3_RX_1           (0x03FF0000U)                    /*!< Reception Byte Count (high) */
  8483.  
  8484. #define USB_COUNT3_RX_1_NUM_BLOCK_1           (0x7C000000U)                    /*!< NUM_BLOCK_1[4:0] bits (Number of blocks) (high) */
  8485. #define USB_COUNT3_RX_1_NUM_BLOCK_1_0         (0x04000000U)                    /*!< Bit 0 */
  8486. #define USB_COUNT3_RX_1_NUM_BLOCK_1_1         (0x08000000U)                    /*!< Bit 1 */
  8487. #define USB_COUNT3_RX_1_NUM_BLOCK_1_2         (0x10000000U)                    /*!< Bit 2 */
  8488. #define USB_COUNT3_RX_1_NUM_BLOCK_1_3         (0x20000000U)                    /*!< Bit 3 */
  8489. #define USB_COUNT3_RX_1_NUM_BLOCK_1_4         (0x40000000U)                    /*!< Bit 4 */
  8490.  
  8491. #define USB_COUNT3_RX_1_BLSIZE_1              (0x80000000U)                    /*!< BLock SIZE (high) */
  8492.  
  8493. /****************  Bit definition for USB_COUNT4_RX_0 register  ***************/
  8494. #define USB_COUNT4_RX_0_COUNT4_RX_0           (0x000003FFU)                    /*!< Reception Byte Count (low) */
  8495.  
  8496. #define USB_COUNT4_RX_0_NUM_BLOCK_0           (0x00007C00U)                    /*!< NUM_BLOCK_0[4:0] bits (Number of blocks) (low) */
  8497. #define USB_COUNT4_RX_0_NUM_BLOCK_0_0         (0x00000400U)                    /*!< Bit 0 */
  8498. #define USB_COUNT4_RX_0_NUM_BLOCK_0_1         (0x00000800U)                    /*!< Bit 1 */
  8499. #define USB_COUNT4_RX_0_NUM_BLOCK_0_2         (0x00001000U)                    /*!< Bit 2 */
  8500. #define USB_COUNT4_RX_0_NUM_BLOCK_0_3         (0x00002000U)                    /*!< Bit 3 */
  8501. #define USB_COUNT4_RX_0_NUM_BLOCK_0_4         (0x00004000U)                    /*!< Bit 4 */
  8502.  
  8503. #define USB_COUNT4_RX_0_BLSIZE_0              (0x00008000U)                    /*!< BLock SIZE (low) */
  8504.  
  8505. /****************  Bit definition for USB_COUNT4_RX_1 register  ***************/
  8506. #define USB_COUNT4_RX_1_COUNT4_RX_1           (0x03FF0000U)                    /*!< Reception Byte Count (high) */
  8507.  
  8508. #define USB_COUNT4_RX_1_NUM_BLOCK_1           (0x7C000000U)                    /*!< NUM_BLOCK_1[4:0] bits (Number of blocks) (high) */
  8509. #define USB_COUNT4_RX_1_NUM_BLOCK_1_0         (0x04000000U)                    /*!< Bit 0 */
  8510. #define USB_COUNT4_RX_1_NUM_BLOCK_1_1         (0x08000000U)                    /*!< Bit 1 */
  8511. #define USB_COUNT4_RX_1_NUM_BLOCK_1_2         (0x10000000U)                    /*!< Bit 2 */
  8512. #define USB_COUNT4_RX_1_NUM_BLOCK_1_3         (0x20000000U)                    /*!< Bit 3 */
  8513. #define USB_COUNT4_RX_1_NUM_BLOCK_1_4         (0x40000000U)                    /*!< Bit 4 */
  8514.  
  8515. #define USB_COUNT4_RX_1_BLSIZE_1              (0x80000000U)                    /*!< BLock SIZE (high) */
  8516.  
  8517. /****************  Bit definition for USB_COUNT5_RX_0 register  ***************/
  8518. #define USB_COUNT5_RX_0_COUNT5_RX_0           (0x000003FFU)                    /*!< Reception Byte Count (low) */
  8519.  
  8520. #define USB_COUNT5_RX_0_NUM_BLOCK_0           (0x00007C00U)                    /*!< NUM_BLOCK_0[4:0] bits (Number of blocks) (low) */
  8521. #define USB_COUNT5_RX_0_NUM_BLOCK_0_0         (0x00000400U)                    /*!< Bit 0 */
  8522. #define USB_COUNT5_RX_0_NUM_BLOCK_0_1         (0x00000800U)                    /*!< Bit 1 */
  8523. #define USB_COUNT5_RX_0_NUM_BLOCK_0_2         (0x00001000U)                    /*!< Bit 2 */
  8524. #define USB_COUNT5_RX_0_NUM_BLOCK_0_3         (0x00002000U)                    /*!< Bit 3 */
  8525. #define USB_COUNT5_RX_0_NUM_BLOCK_0_4         (0x00004000U)                    /*!< Bit 4 */
  8526.  
  8527. #define USB_COUNT5_RX_0_BLSIZE_0              (0x00008000U)                    /*!< BLock SIZE (low) */
  8528.  
  8529. /****************  Bit definition for USB_COUNT5_RX_1 register  ***************/
  8530. #define USB_COUNT5_RX_1_COUNT5_RX_1           (0x03FF0000U)                    /*!< Reception Byte Count (high) */
  8531.  
  8532. #define USB_COUNT5_RX_1_NUM_BLOCK_1           (0x7C000000U)                    /*!< NUM_BLOCK_1[4:0] bits (Number of blocks) (high) */
  8533. #define USB_COUNT5_RX_1_NUM_BLOCK_1_0         (0x04000000U)                    /*!< Bit 0 */
  8534. #define USB_COUNT5_RX_1_NUM_BLOCK_1_1         (0x08000000U)                    /*!< Bit 1 */
  8535. #define USB_COUNT5_RX_1_NUM_BLOCK_1_2         (0x10000000U)                    /*!< Bit 2 */
  8536. #define USB_COUNT5_RX_1_NUM_BLOCK_1_3         (0x20000000U)                    /*!< Bit 3 */
  8537. #define USB_COUNT5_RX_1_NUM_BLOCK_1_4         (0x40000000U)                    /*!< Bit 4 */
  8538.  
  8539. #define USB_COUNT5_RX_1_BLSIZE_1              (0x80000000U)                    /*!< BLock SIZE (high) */
  8540.  
  8541. /***************  Bit definition for USB_COUNT6_RX_0  register  ***************/
  8542. #define USB_COUNT6_RX_0_COUNT6_RX_0           (0x000003FFU)                    /*!< Reception Byte Count (low) */
  8543.  
  8544. #define USB_COUNT6_RX_0_NUM_BLOCK_0           (0x00007C00U)                    /*!< NUM_BLOCK_0[4:0] bits (Number of blocks) (low) */
  8545. #define USB_COUNT6_RX_0_NUM_BLOCK_0_0         (0x00000400U)                    /*!< Bit 0 */
  8546. #define USB_COUNT6_RX_0_NUM_BLOCK_0_1         (0x00000800U)                    /*!< Bit 1 */
  8547. #define USB_COUNT6_RX_0_NUM_BLOCK_0_2         (0x00001000U)                    /*!< Bit 2 */
  8548. #define USB_COUNT6_RX_0_NUM_BLOCK_0_3         (0x00002000U)                    /*!< Bit 3 */
  8549. #define USB_COUNT6_RX_0_NUM_BLOCK_0_4         (0x00004000U)                    /*!< Bit 4 */
  8550.  
  8551. #define USB_COUNT6_RX_0_BLSIZE_0              (0x00008000U)                    /*!< BLock SIZE (low) */
  8552.  
  8553. /****************  Bit definition for USB_COUNT6_RX_1 register  ***************/
  8554. #define USB_COUNT6_RX_1_COUNT6_RX_1           (0x03FF0000U)                    /*!< Reception Byte Count (high) */
  8555.  
  8556. #define USB_COUNT6_RX_1_NUM_BLOCK_1           (0x7C000000U)                    /*!< NUM_BLOCK_1[4:0] bits (Number of blocks) (high) */
  8557. #define USB_COUNT6_RX_1_NUM_BLOCK_1_0         (0x04000000U)                    /*!< Bit 0 */
  8558. #define USB_COUNT6_RX_1_NUM_BLOCK_1_1         (0x08000000U)                    /*!< Bit 1 */
  8559. #define USB_COUNT6_RX_1_NUM_BLOCK_1_2         (0x10000000U)                    /*!< Bit 2 */
  8560. #define USB_COUNT6_RX_1_NUM_BLOCK_1_3         (0x20000000U)                    /*!< Bit 3 */
  8561. #define USB_COUNT6_RX_1_NUM_BLOCK_1_4         (0x40000000U)                    /*!< Bit 4 */
  8562.  
  8563. #define USB_COUNT6_RX_1_BLSIZE_1              (0x80000000U)                    /*!< BLock SIZE (high) */
  8564.  
  8565. /***************  Bit definition for USB_COUNT7_RX_0 register  ****************/
  8566. #define USB_COUNT7_RX_0_COUNT7_RX_0           (0x000003FFU)                    /*!< Reception Byte Count (low) */
  8567.  
  8568. #define USB_COUNT7_RX_0_NUM_BLOCK_0           (0x00007C00U)                    /*!< NUM_BLOCK_0[4:0] bits (Number of blocks) (low) */
  8569. #define USB_COUNT7_RX_0_NUM_BLOCK_0_0         (0x00000400U)                    /*!< Bit 0 */
  8570. #define USB_COUNT7_RX_0_NUM_BLOCK_0_1         (0x00000800U)                    /*!< Bit 1 */
  8571. #define USB_COUNT7_RX_0_NUM_BLOCK_0_2         (0x00001000U)                    /*!< Bit 2 */
  8572. #define USB_COUNT7_RX_0_NUM_BLOCK_0_3         (0x00002000U)                    /*!< Bit 3 */
  8573. #define USB_COUNT7_RX_0_NUM_BLOCK_0_4         (0x00004000U)                    /*!< Bit 4 */
  8574.  
  8575. #define USB_COUNT7_RX_0_BLSIZE_0              (0x00008000U)                    /*!< BLock SIZE (low) */
  8576.  
  8577. /***************  Bit definition for USB_COUNT7_RX_1 register  ****************/
  8578. #define USB_COUNT7_RX_1_COUNT7_RX_1           (0x03FF0000U)                    /*!< Reception Byte Count (high) */
  8579.  
  8580. #define USB_COUNT7_RX_1_NUM_BLOCK_1           (0x7C000000U)                    /*!< NUM_BLOCK_1[4:0] bits (Number of blocks) (high) */
  8581. #define USB_COUNT7_RX_1_NUM_BLOCK_1_0         (0x04000000U)                    /*!< Bit 0 */
  8582. #define USB_COUNT7_RX_1_NUM_BLOCK_1_1         (0x08000000U)                    /*!< Bit 1 */
  8583. #define USB_COUNT7_RX_1_NUM_BLOCK_1_2         (0x10000000U)                    /*!< Bit 2 */
  8584. #define USB_COUNT7_RX_1_NUM_BLOCK_1_3         (0x20000000U)                    /*!< Bit 3 */
  8585. #define USB_COUNT7_RX_1_NUM_BLOCK_1_4         (0x40000000U)                    /*!< Bit 4 */
  8586.  
  8587. #define USB_COUNT7_RX_1_BLSIZE_1              (0x80000000U)                    /*!< BLock SIZE (high) */
  8588.  
  8589. /******************************************************************************/
  8590. /*                                                                            */
  8591. /*                         Window WATCHDOG (WWDG)                             */
  8592. /*                                                                            */
  8593. /******************************************************************************/
  8594.  
  8595. /*******************  Bit definition for WWDG_CR register  ********************/
  8596. #define WWDG_CR_T_Pos                       (0U)                              
  8597. #define WWDG_CR_T_Msk                       (0x7FUL << WWDG_CR_T_Pos)           /*!< 0x0000007F */
  8598. #define WWDG_CR_T                           WWDG_CR_T_Msk                      /*!< T[6:0] bits (7-Bit counter (MSB to LSB)) */
  8599. #define WWDG_CR_T_0                         (0x01UL << WWDG_CR_T_Pos)           /*!< 0x00000001 */
  8600. #define WWDG_CR_T_1                         (0x02UL << WWDG_CR_T_Pos)           /*!< 0x00000002 */
  8601. #define WWDG_CR_T_2                         (0x04UL << WWDG_CR_T_Pos)           /*!< 0x00000004 */
  8602. #define WWDG_CR_T_3                         (0x08UL << WWDG_CR_T_Pos)           /*!< 0x00000008 */
  8603. #define WWDG_CR_T_4                         (0x10UL << WWDG_CR_T_Pos)           /*!< 0x00000010 */
  8604. #define WWDG_CR_T_5                         (0x20UL << WWDG_CR_T_Pos)           /*!< 0x00000020 */
  8605. #define WWDG_CR_T_6                         (0x40UL << WWDG_CR_T_Pos)           /*!< 0x00000040 */
  8606.  
  8607. /* Legacy defines */
  8608. #define  WWDG_CR_T0 WWDG_CR_T_0
  8609. #define  WWDG_CR_T1 WWDG_CR_T_1
  8610. #define  WWDG_CR_T2 WWDG_CR_T_2
  8611. #define  WWDG_CR_T3 WWDG_CR_T_3
  8612. #define  WWDG_CR_T4 WWDG_CR_T_4
  8613. #define  WWDG_CR_T5 WWDG_CR_T_5
  8614. #define  WWDG_CR_T6 WWDG_CR_T_6
  8615.  
  8616. #define WWDG_CR_WDGA_Pos                    (7U)                              
  8617. #define WWDG_CR_WDGA_Msk                    (0x1UL << WWDG_CR_WDGA_Pos)         /*!< 0x00000080 */
  8618. #define WWDG_CR_WDGA                        WWDG_CR_WDGA_Msk                   /*!< Activation bit */
  8619.  
  8620. /*******************  Bit definition for WWDG_CFR register  *******************/
  8621. #define WWDG_CFR_W_Pos                      (0U)                              
  8622. #define WWDG_CFR_W_Msk                      (0x7FUL << WWDG_CFR_W_Pos)          /*!< 0x0000007F */
  8623. #define WWDG_CFR_W                          WWDG_CFR_W_Msk                     /*!< W[6:0] bits (7-bit window value) */
  8624. #define WWDG_CFR_W_0                        (0x01UL << WWDG_CFR_W_Pos)          /*!< 0x00000001 */
  8625. #define WWDG_CFR_W_1                        (0x02UL << WWDG_CFR_W_Pos)          /*!< 0x00000002 */
  8626. #define WWDG_CFR_W_2                        (0x04UL << WWDG_CFR_W_Pos)          /*!< 0x00000004 */
  8627. #define WWDG_CFR_W_3                        (0x08UL << WWDG_CFR_W_Pos)          /*!< 0x00000008 */
  8628. #define WWDG_CFR_W_4                        (0x10UL << WWDG_CFR_W_Pos)          /*!< 0x00000010 */
  8629. #define WWDG_CFR_W_5                        (0x20UL << WWDG_CFR_W_Pos)          /*!< 0x00000020 */
  8630. #define WWDG_CFR_W_6                        (0x40UL << WWDG_CFR_W_Pos)          /*!< 0x00000040 */
  8631.  
  8632. /* Legacy defines */
  8633. #define  WWDG_CFR_W0 WWDG_CFR_W_0
  8634. #define  WWDG_CFR_W1 WWDG_CFR_W_1
  8635. #define  WWDG_CFR_W2 WWDG_CFR_W_2
  8636. #define  WWDG_CFR_W3 WWDG_CFR_W_3
  8637. #define  WWDG_CFR_W4 WWDG_CFR_W_4
  8638. #define  WWDG_CFR_W5 WWDG_CFR_W_5
  8639. #define  WWDG_CFR_W6 WWDG_CFR_W_6
  8640.  
  8641. #define WWDG_CFR_WDGTB_Pos                  (7U)                              
  8642. #define WWDG_CFR_WDGTB_Msk                  (0x3UL << WWDG_CFR_WDGTB_Pos)       /*!< 0x00000180 */
  8643. #define WWDG_CFR_WDGTB                      WWDG_CFR_WDGTB_Msk                 /*!< WDGTB[1:0] bits (Timer Base) */
  8644. #define WWDG_CFR_WDGTB_0                    (0x1UL << WWDG_CFR_WDGTB_Pos)       /*!< 0x00000080 */
  8645. #define WWDG_CFR_WDGTB_1                    (0x2UL << WWDG_CFR_WDGTB_Pos)       /*!< 0x00000100 */
  8646.  
  8647. /* Legacy defines */
  8648. #define  WWDG_CFR_WDGTB0 WWDG_CFR_WDGTB_0
  8649. #define  WWDG_CFR_WDGTB1 WWDG_CFR_WDGTB_1
  8650.  
  8651. #define WWDG_CFR_EWI_Pos                    (9U)                              
  8652. #define WWDG_CFR_EWI_Msk                    (0x1UL << WWDG_CFR_EWI_Pos)         /*!< 0x00000200 */
  8653. #define WWDG_CFR_EWI                        WWDG_CFR_EWI_Msk                   /*!< Early Wakeup Interrupt */
  8654.  
  8655. /*******************  Bit definition for WWDG_SR register  ********************/
  8656. #define WWDG_SR_EWIF_Pos                    (0U)                              
  8657. #define WWDG_SR_EWIF_Msk                    (0x1UL << WWDG_SR_EWIF_Pos)         /*!< 0x00000001 */
  8658. #define WWDG_SR_EWIF                        WWDG_SR_EWIF_Msk                   /*!< Early Wakeup Interrupt Flag */
  8659.  
  8660.  /**
  8661.   * @}
  8662.   */
  8663. /** @addtogroup Exported_macro
  8664.   * @{
  8665.   */
  8666.      
  8667. /****************************** ADC Instances *********************************/
  8668. #define IS_ADC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == ADC1)
  8669.  
  8670. #define IS_ADC_COMMON_INSTANCE(INSTANCE) ((INSTANCE) == ADC1_COMMON)
  8671.  
  8672. /****************************** AES Instances *********************************/
  8673. #define IS_AES_ALL_INSTANCE(INSTANCE) ((INSTANCE) == AES)
  8674.  
  8675. /******************************** COMP Instances ******************************/
  8676. #define IS_COMP_ALL_INSTANCE(INSTANCE) (((INSTANCE) == COMP1) || \
  8677.                                         ((INSTANCE) == COMP2))
  8678.  
  8679. #define IS_COMP_COMMON_INSTANCE(COMMON_INSTANCE) ((COMMON_INSTANCE) == COMP12_COMMON)
  8680.  
  8681. /****************************** CRC Instances *********************************/
  8682. #define IS_CRC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == CRC)
  8683.  
  8684. /****************************** DAC Instances *********************************/
  8685. #define IS_DAC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == DAC)
  8686.  
  8687. /****************************** DMA Instances *********************************/
  8688. #define IS_DMA_ALL_INSTANCE(INSTANCE) (((INSTANCE) == DMA1_Channel1) || \
  8689.                                        ((INSTANCE) == DMA1_Channel2) || \
  8690.                                        ((INSTANCE) == DMA1_Channel3) || \
  8691.                                        ((INSTANCE) == DMA1_Channel4) || \
  8692.                                        ((INSTANCE) == DMA1_Channel5) || \
  8693.                                        ((INSTANCE) == DMA1_Channel6) || \
  8694.                                        ((INSTANCE) == DMA1_Channel7) || \
  8695.                                        ((INSTANCE) == DMA2_Channel1) || \
  8696.                                        ((INSTANCE) == DMA2_Channel2) || \
  8697.                                        ((INSTANCE) == DMA2_Channel3) || \
  8698.                                        ((INSTANCE) == DMA2_Channel4) || \
  8699.                                        ((INSTANCE) == DMA2_Channel5))
  8700.  
  8701. /******************************* GPIO Instances *******************************/
  8702. #define IS_GPIO_ALL_INSTANCE(INSTANCE) (((INSTANCE) == GPIOA) || \
  8703.                                         ((INSTANCE) == GPIOB) || \
  8704.                                         ((INSTANCE) == GPIOC) || \
  8705.                                         ((INSTANCE) == GPIOD) || \
  8706.                                         ((INSTANCE) == GPIOE) || \
  8707.                                         ((INSTANCE) == GPIOF) || \
  8708.                                         ((INSTANCE) == GPIOG) || \
  8709.                                         ((INSTANCE) == GPIOH))
  8710.  
  8711. /**************************** GPIO Alternate Function Instances ***************/
  8712. #define IS_GPIO_AF_INSTANCE(INSTANCE) IS_GPIO_ALL_INSTANCE(INSTANCE)
  8713.  
  8714. /**************************** GPIO Lock Instances *****************************/
  8715. /* On L1, all GPIO Bank support the Lock mechanism */
  8716. #define IS_GPIO_LOCK_INSTANCE(INSTANCE) IS_GPIO_ALL_INSTANCE(INSTANCE)
  8717.  
  8718. /******************************** I2C Instances *******************************/
  8719. #define IS_I2C_ALL_INSTANCE(INSTANCE) (((INSTANCE) == I2C1) || \
  8720.                                        ((INSTANCE) == I2C2))
  8721.  
  8722. /****************************** SMBUS Instances *******************************/
  8723. #define IS_SMBUS_ALL_INSTANCE(INSTANCE) IS_I2C_ALL_INSTANCE(INSTANCE)
  8724.  
  8725. /******************************** I2S Instances *******************************/
  8726. #define IS_I2S_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SPI2) || \
  8727.                                        ((INSTANCE) == SPI3))
  8728. /****************************** IWDG Instances ********************************/
  8729. #define IS_IWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == IWDG)
  8730.  
  8731. /****************************** OPAMP Instances *******************************/
  8732. #define IS_OPAMP_ALL_INSTANCE(INSTANCE) (((INSTANCE) == OPAMP1) || \
  8733.                                          ((INSTANCE) == OPAMP2))
  8734.  
  8735. #define IS_OPAMP_COMMON_INSTANCE(COMMON_INSTANCE) ((COMMON_INSTANCE) == OPAMP12_COMMON)
  8736.  
  8737. /****************************** RTC Instances *********************************/
  8738. #define IS_RTC_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == RTC)
  8739.  
  8740. /******************************** SPI Instances *******************************/
  8741. #define IS_SPI_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SPI1) || \
  8742.                                        ((INSTANCE) == SPI2) || \
  8743.                                        ((INSTANCE) == SPI3))
  8744.  
  8745. /****************************** TIM Instances *********************************/
  8746. #define IS_TIM_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)    || \
  8747.                                    ((INSTANCE) == TIM3)    || \
  8748.                                    ((INSTANCE) == TIM4)    || \
  8749.                                    ((INSTANCE) == TIM5)    || \
  8750.                                    ((INSTANCE) == TIM6)    || \
  8751.                                    ((INSTANCE) == TIM7)    || \
  8752.                                    ((INSTANCE) == TIM9)    || \
  8753.                                    ((INSTANCE) == TIM10)   || \
  8754.                                    ((INSTANCE) == TIM11))
  8755.  
  8756. #define IS_TIM_CC1_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8757.                                        ((INSTANCE) == TIM3)  || \
  8758.                                        ((INSTANCE) == TIM4)  || \
  8759.                                        ((INSTANCE) == TIM5)  || \
  8760.                                        ((INSTANCE) == TIM9)  || \
  8761.                                        ((INSTANCE) == TIM10) || \
  8762.                                        ((INSTANCE) == TIM11))
  8763.  
  8764. #define IS_TIM_CC2_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8765.                                        ((INSTANCE) == TIM3)  || \
  8766.                                        ((INSTANCE) == TIM4)  || \
  8767.                                        ((INSTANCE) == TIM5)  || \
  8768.                                        ((INSTANCE) == TIM9))
  8769.  
  8770. #define IS_TIM_CC3_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8771.                                        ((INSTANCE) == TIM3)  || \
  8772.                                        ((INSTANCE) == TIM4)  || \
  8773.                                        ((INSTANCE) == TIM5))
  8774.  
  8775. #define IS_TIM_CC4_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8776.                                        ((INSTANCE) == TIM3)  || \
  8777.                                        ((INSTANCE) == TIM4)  || \
  8778.                                        ((INSTANCE) == TIM5))
  8779.  
  8780. #define IS_TIM_CLOCKSOURCE_ETRMODE1_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8781.                                                         ((INSTANCE) == TIM3)  || \
  8782.                                                         ((INSTANCE) == TIM4)  || \
  8783.                                                         ((INSTANCE) == TIM5)  || \
  8784.                                                         ((INSTANCE) == TIM9))
  8785.  
  8786. #define IS_TIM_CLOCKSOURCE_ETRMODE2_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8787.                                                         ((INSTANCE) == TIM3)  || \
  8788.                                                         ((INSTANCE) == TIM4)  || \
  8789.                                                         ((INSTANCE) == TIM5)  || \
  8790.                                                         ((INSTANCE) == TIM9)  || \
  8791.                                                         ((INSTANCE) == TIM10) || \
  8792.                                                         ((INSTANCE) == TIM11))
  8793.  
  8794. #define IS_TIM_CLOCKSOURCE_TIX_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8795.                                                    ((INSTANCE) == TIM3)  || \
  8796.                                                    ((INSTANCE) == TIM4)  || \
  8797.                                                    ((INSTANCE) == TIM5)  || \
  8798.                                                    ((INSTANCE) == TIM9))
  8799.  
  8800. #define IS_TIM_CLOCKSOURCE_ITRX_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8801.                                                     ((INSTANCE) == TIM3)  || \
  8802.                                                     ((INSTANCE) == TIM4)  || \
  8803.                                                     ((INSTANCE) == TIM5)  || \
  8804.                                                     ((INSTANCE) == TIM9))
  8805.  
  8806. #define IS_TIM_OCXREF_CLEAR_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8807.                                                 ((INSTANCE) == TIM3)  || \
  8808.                                                 ((INSTANCE) == TIM4))
  8809.  
  8810. #define IS_TIM_XOR_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8811.                                        ((INSTANCE) == TIM3)  || \
  8812.                                        ((INSTANCE) == TIM4)  || \
  8813.                                        ((INSTANCE) == TIM5))
  8814.                                        
  8815. #define IS_TIM_ETR_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8816.                                        ((INSTANCE) == TIM3)  || \
  8817.                                        ((INSTANCE) == TIM4)  || \
  8818.                                        ((INSTANCE) == TIM5)  || \
  8819.                                        ((INSTANCE) == TIM9))
  8820.  
  8821.  
  8822. #define IS_TIM_MASTER_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8823.                                           ((INSTANCE) == TIM3)  || \
  8824.                                           ((INSTANCE) == TIM4)  || \
  8825.                                           ((INSTANCE) == TIM5)  || \
  8826.                                           ((INSTANCE) == TIM6)  || \
  8827.                                           ((INSTANCE) == TIM7)  || \
  8828.                                           ((INSTANCE) == TIM9))
  8829.  
  8830. #define IS_TIM_SLAVE_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8831.                                          ((INSTANCE) == TIM3)  || \
  8832.                                          ((INSTANCE) == TIM4)  || \
  8833.                                          ((INSTANCE) == TIM9))
  8834.  
  8835. #define IS_TIM_32B_COUNTER_INSTANCE(INSTANCE) ((INSTANCE) == TIM5)
  8836.  
  8837. #define IS_TIM_DMABURST_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8838.                                             ((INSTANCE) == TIM3)  || \
  8839.                                             ((INSTANCE) == TIM4)  || \
  8840.                                             ((INSTANCE) == TIM5))
  8841.  
  8842. #define IS_TIM_CCX_INSTANCE(INSTANCE, CHANNEL) \
  8843.     ((((INSTANCE) == TIM2) &&                   \
  8844.      (((CHANNEL) == TIM_CHANNEL_1) ||          \
  8845.       ((CHANNEL) == TIM_CHANNEL_2) ||          \
  8846.       ((CHANNEL) == TIM_CHANNEL_3) ||          \
  8847.       ((CHANNEL) == TIM_CHANNEL_4)))           \
  8848.     ||                                         \
  8849.     (((INSTANCE) == TIM3) &&                   \
  8850.      (((CHANNEL) == TIM_CHANNEL_1) ||          \
  8851.       ((CHANNEL) == TIM_CHANNEL_2) ||          \
  8852.       ((CHANNEL) == TIM_CHANNEL_3) ||          \
  8853.       ((CHANNEL) == TIM_CHANNEL_4)))           \
  8854.     ||                                         \
  8855.     (((INSTANCE) == TIM4) &&                   \
  8856.      (((CHANNEL) == TIM_CHANNEL_1) ||          \
  8857.       ((CHANNEL) == TIM_CHANNEL_2) ||          \
  8858.       ((CHANNEL) == TIM_CHANNEL_3) ||          \
  8859.       ((CHANNEL) == TIM_CHANNEL_4)))           \
  8860.     ||                                         \
  8861.     (((INSTANCE) == TIM5) &&                   \
  8862.      (((CHANNEL) == TIM_CHANNEL_1) ||          \
  8863.       ((CHANNEL) == TIM_CHANNEL_2) ||          \
  8864.       ((CHANNEL) == TIM_CHANNEL_3) ||          \
  8865.       ((CHANNEL) == TIM_CHANNEL_4)))           \
  8866.     ||                                         \
  8867.     (((INSTANCE) == TIM9) &&                  \
  8868.      (((CHANNEL) == TIM_CHANNEL_1) ||          \
  8869.       ((CHANNEL) == TIM_CHANNEL_2)))           \
  8870.     ||                                         \
  8871.     (((INSTANCE) == TIM10) &&                  \
  8872.      (((CHANNEL) == TIM_CHANNEL_1)))           \
  8873.     ||                                         \
  8874.     (((INSTANCE) == TIM11) &&                  \
  8875.      (((CHANNEL) == TIM_CHANNEL_1))))
  8876.  
  8877. #define IS_TIM_CLOCK_DIVISION_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8878.                                                   ((INSTANCE) == TIM3)  || \
  8879.                                                   ((INSTANCE) == TIM4)  || \
  8880.                                                   ((INSTANCE) == TIM5)  || \
  8881.                                                   ((INSTANCE) == TIM9)  || \
  8882.                                                   ((INSTANCE) == TIM10) || \
  8883.                                                   ((INSTANCE) == TIM11))
  8884.  
  8885. #define IS_TIM_DMA_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)    || \
  8886.                                        ((INSTANCE) == TIM3)    || \
  8887.                                        ((INSTANCE) == TIM4)    || \
  8888.                                        ((INSTANCE) == TIM5)    || \
  8889.                                        ((INSTANCE) == TIM6)    || \
  8890.                                        ((INSTANCE) == TIM7))
  8891.    
  8892. #define IS_TIM_DMA_CC_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8893.                                           ((INSTANCE) == TIM3)  || \
  8894.                                           ((INSTANCE) == TIM4)  || \
  8895.                                           ((INSTANCE) == TIM5))
  8896.  
  8897. #define IS_TIM_COUNTER_MODE_SELECT_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)    || \
  8898.                                                        ((INSTANCE) == TIM3)    || \
  8899.                                                        ((INSTANCE) == TIM4)    || \
  8900.                                                        ((INSTANCE) == TIM5)    || \
  8901.                                                        ((INSTANCE) == TIM9))
  8902.  
  8903. #define IS_TIM_ENCODER_INTERFACE_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)  || \
  8904.                                                      ((INSTANCE) == TIM3)  || \
  8905.                                                      ((INSTANCE) == TIM4)  || \
  8906.                                                      ((INSTANCE) == TIM5)  || \
  8907.                                                      ((INSTANCE) == TIM9))
  8908.  
  8909. #define IS_TIM_REMAP_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)    || \
  8910.                                          ((INSTANCE) == TIM3)    || \
  8911.                                          ((INSTANCE) == TIM9)    || \
  8912.                                          ((INSTANCE) == TIM10)   || \
  8913.                                          ((INSTANCE) == TIM11))
  8914.  
  8915. /******************** USART Instances : Synchronous mode **********************/                                          
  8916. #define IS_USART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
  8917.                                      ((INSTANCE) == USART2) || \
  8918.                                      ((INSTANCE) == USART3))
  8919.  
  8920. /******************** UART Instances : Asynchronous mode **********************/
  8921. #define IS_UART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
  8922.                                     ((INSTANCE) == USART2) || \
  8923.                                     ((INSTANCE) == USART3))
  8924.  
  8925. /******************** UART Instances : Half-Duplex mode **********************/
  8926. #define IS_UART_HALFDUPLEX_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \
  8927.                                                  ((INSTANCE) == USART2) || \
  8928.                                                  ((INSTANCE) == USART3))                                      
  8929.  
  8930. /******************** UART Instances : LIN mode **********************/
  8931. #define IS_UART_LIN_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \
  8932.                                           ((INSTANCE) == USART2) || \
  8933.                                           ((INSTANCE) == USART3))
  8934.  
  8935. /****************** UART Instances : Hardware Flow control ********************/                                    
  8936. #define IS_UART_HWFLOW_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
  8937.                                            ((INSTANCE) == USART2) || \
  8938.                                            ((INSTANCE) == USART3))
  8939.  
  8940. /********************* UART Instances : Smard card mode ***********************/
  8941. #define IS_SMARTCARD_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
  8942.                                          ((INSTANCE) == USART2) || \
  8943.                                          ((INSTANCE) == USART3))
  8944.  
  8945. /*********************** UART Instances : IRDA mode ***************************/
  8946. #define IS_IRDA_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
  8947.                                     ((INSTANCE) == USART2) || \
  8948.                                     ((INSTANCE) == USART3))
  8949.  
  8950. /***************** UART Instances : Multi-Processor mode **********************/
  8951. #define IS_UART_MULTIPROCESSOR_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \
  8952.                                                      ((INSTANCE) == USART2) || \
  8953.                                                      ((INSTANCE) == USART3))
  8954.  
  8955. /****************************** WWDG Instances ********************************/
  8956. #define IS_WWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == WWDG)
  8957.  
  8958.  
  8959. /****************************** LCD Instances ********************************/
  8960. #define IS_LCD_ALL_INSTANCE(INSTANCE) ((INSTANCE) == LCD)
  8961.  
  8962. /****************************** USB Instances ********************************/
  8963. #define IS_USB_ALL_INSTANCE(INSTANCE) ((INSTANCE) == USB)
  8964. #define IS_PCD_ALL_INSTANCE           IS_USB_ALL_INSTANCE
  8965.  
  8966. /**
  8967.   * @}
  8968.   */
  8969.  
  8970. /******************************************************************************/
  8971. /*  For a painless codes migration between the STM32L1xx device product       */
  8972. /*  lines, the aliases defined below are put in place to overcome the         */
  8973. /*  differences in the interrupt handlers and IRQn definitions.               */
  8974. /*  No need to update developed interrupt code when moving across             */
  8975. /*  product lines within the same STM32L1 Family                              */
  8976. /******************************************************************************/
  8977.  
  8978. /* Aliases for __IRQn */
  8979.  
  8980. /* Aliases for __IRQHandler */
  8981.  
  8982. /**
  8983.   * @}
  8984.   */
  8985.  
  8986. /**
  8987.   * @}
  8988.   */
  8989.  
  8990. #ifdef __cplusplus
  8991. }
  8992. #endif /* __cplusplus */
  8993.  
  8994. #endif /* __STM32L162xCA_H */
  8995.  
  8996.  
  8997.  
  8998. /************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/
  8999.