Subversion Repositories FuelGauge

Rev

Go to most recent revision | Details | Last modification | View Log | RSS feed

Rev Author Line No. Line
2 mjames 1
/**
2
  ******************************************************************************
3
  * @file    stm32f0xx_hal_tsc.h
4
  * @author  MCD Application Team
5
  * @brief   Header file of TSC HAL module.
6
  ******************************************************************************
7
  * @attention
8
  *
9
  * <h2><center>&copy; Copyright (c) 2016 STMicroelectronics.
10
  * All rights reserved.</center></h2>
11
  *
12
  * This software component is licensed by ST under BSD 3-Clause license,
13
  * the "License"; You may not use this file except in compliance with the
14
  * License. You may obtain a copy of the License at:
15
  *                        opensource.org/licenses/BSD-3-Clause
16
  *
17
  ******************************************************************************
18
  */
19
 
20
/* Define to prevent recursive inclusion -------------------------------------*/
21
#ifndef STM32F0xx_HAL_TSC_H
22
#define STM32F0xx_HAL_TSC_H
23
 
24
#ifdef __cplusplus
25
extern "C" {
26
#endif
27
 
28
/* Includes ------------------------------------------------------------------*/
29
#include "stm32f0xx_hal_def.h"
30
 
31
#if defined(TSC)
32
 
33
/** @addtogroup STM32F0xx_HAL_Driver
34
  * @{
35
  */
36
 
37
/** @addtogroup TSC
38
  * @{
39
  */
40
 
41
/* Exported types ------------------------------------------------------------*/
42
/** @defgroup TSC_Exported_Types TSC Exported Types
43
  * @{
44
  */
45
 
46
/**
47
  * @brief TSC state structure definition
48
  */
49
typedef enum
50
{
51
  HAL_TSC_STATE_RESET  = 0x00UL, /*!< TSC registers have their reset value */
52
  HAL_TSC_STATE_READY  = 0x01UL, /*!< TSC registers are initialized or acquisition is completed with success */
53
  HAL_TSC_STATE_BUSY   = 0x02UL, /*!< TSC initialization or acquisition is on-going */
54
  HAL_TSC_STATE_ERROR  = 0x03UL  /*!< Acquisition is completed with max count error */
55
} HAL_TSC_StateTypeDef;
56
 
57
/**
58
  * @brief TSC group status structure definition
59
  */
60
typedef enum
61
{
62
  TSC_GROUP_ONGOING   = 0x00UL, /*!< Acquisition on group is on-going or not started */
63
  TSC_GROUP_COMPLETED = 0x01UL /*!< Acquisition on group is completed with success (no max count error) */
64
} TSC_GroupStatusTypeDef;
65
 
66
/**
67
  * @brief TSC init structure definition
68
  */
69
typedef struct
70
{
71
  uint32_t CTPulseHighLength;       /*!< Charge-transfer high pulse length
72
                                         This parameter can be a value of @ref TSC_CTPulseHL_Config  */
73
  uint32_t CTPulseLowLength;        /*!< Charge-transfer low pulse length
74
                                         This parameter can be a value of @ref TSC_CTPulseLL_Config  */
75
  FunctionalState SpreadSpectrum;   /*!< Spread spectrum activation
76
                                         This parameter can be set to ENABLE or DISABLE. */
77
  uint32_t SpreadSpectrumDeviation; /*!< Spread spectrum deviation
78
                                         This parameter must be a number between Min_Data = 0 and Max_Data = 127 */
79
  uint32_t SpreadSpectrumPrescaler; /*!< Spread spectrum prescaler
80
                                         This parameter can be a value of @ref TSC_SpreadSpec_Prescaler */
81
  uint32_t PulseGeneratorPrescaler; /*!< Pulse generator prescaler
82
                                         This parameter can be a value of @ref TSC_PulseGenerator_Prescaler */
83
  uint32_t MaxCountValue;           /*!< Max count value
84
                                         This parameter can be a value of @ref TSC_MaxCount_Value  */
85
  uint32_t IODefaultMode;           /*!< IO default mode
86
                                         This parameter can be a value of @ref TSC_IO_Default_Mode  */
87
  uint32_t SynchroPinPolarity;      /*!< Synchro pin polarity
88
                                         This parameter can be a value of @ref TSC_Synchro_Pin_Polarity */
89
  uint32_t AcquisitionMode;         /*!< Acquisition mode
90
                                         This parameter can be a value of @ref TSC_Acquisition_Mode  */
91
  FunctionalState MaxCountInterrupt;/*!< Max count interrupt activation
92
                                         This parameter can be set to ENABLE or DISABLE. */
93
  uint32_t ChannelIOs;              /*!< Channel IOs mask */
94
  uint32_t ShieldIOs;               /*!< Shield IOs mask */
95
  uint32_t SamplingIOs;             /*!< Sampling IOs mask */
96
} TSC_InitTypeDef;
97
 
98
/**
99
  * @brief TSC IOs configuration structure definition
100
  */
101
typedef struct
102
{
103
  uint32_t ChannelIOs;  /*!< Channel IOs mask */
104
  uint32_t ShieldIOs;   /*!< Shield IOs mask */
105
  uint32_t SamplingIOs; /*!< Sampling IOs mask */
106
} TSC_IOConfigTypeDef;
107
 
108
/**
109
  * @brief  TSC handle Structure definition
110
  */
111
#if (USE_HAL_TSC_REGISTER_CALLBACKS == 1)
112
typedef struct __TSC_HandleTypeDef
113
#else
114
typedef struct
115
#endif  /* USE_HAL_TSC_REGISTER_CALLBACKS */
116
{
117
  TSC_TypeDef               *Instance;  /*!< Register base address      */
118
  TSC_InitTypeDef           Init;       /*!< Initialization parameters  */
119
  __IO HAL_TSC_StateTypeDef State;      /*!< Peripheral state           */
120
  HAL_LockTypeDef           Lock;       /*!< Lock feature               */
121
  __IO uint32_t             ErrorCode;  /*!< TSC Error code             */
122
 
123
#if (USE_HAL_TSC_REGISTER_CALLBACKS == 1)
124
  void (* ConvCpltCallback)(struct __TSC_HandleTypeDef *htsc);   /*!< TSC Conversion complete callback  */
125
  void (* ErrorCallback)(struct __TSC_HandleTypeDef *htsc);      /*!< TSC Error callback                */
126
 
127
  void (* MspInitCallback)(struct __TSC_HandleTypeDef *htsc);    /*!< TSC Msp Init callback             */
128
  void (* MspDeInitCallback)(struct __TSC_HandleTypeDef *htsc);  /*!< TSC Msp DeInit callback           */
129
 
130
#endif  /* USE_HAL_TSC_REGISTER_CALLBACKS */
131
} TSC_HandleTypeDef;
132
 
133
enum
134
{
135
  TSC_GROUP1_IDX = 0x00UL,
136
  TSC_GROUP2_IDX,
137
  TSC_GROUP3_IDX,
138
  TSC_GROUP4_IDX,
139
  TSC_GROUP5_IDX,
140
  TSC_GROUP6_IDX,
141
  TSC_GROUP7_IDX,
142
  TSC_GROUP8_IDX,
143
  TSC_NB_OF_GROUPS
144
};
145
 
146
#if (USE_HAL_TSC_REGISTER_CALLBACKS == 1)
147
/**
148
  * @brief  HAL TSC Callback ID enumeration definition
149
  */
150
typedef enum
151
{
152
  HAL_TSC_CONV_COMPLETE_CB_ID           = 0x00UL,  /*!< TSC Conversion completed callback ID  */
153
  HAL_TSC_ERROR_CB_ID                   = 0x01UL,  /*!< TSC Error callback ID                 */
154
 
155
  HAL_TSC_MSPINIT_CB_ID                 = 0x02UL,  /*!< TSC Msp Init callback ID              */
156
  HAL_TSC_MSPDEINIT_CB_ID               = 0x03UL   /*!< TSC Msp DeInit callback ID            */
157
 
158
} HAL_TSC_CallbackIDTypeDef;
159
 
160
/**
161
  * @brief  HAL TSC Callback pointer definition
162
  */
163
typedef  void (*pTSC_CallbackTypeDef)(TSC_HandleTypeDef *htsc); /*!< pointer to an TSC callback function */
164
 
165
#endif  /* USE_HAL_TSC_REGISTER_CALLBACKS */
166
 
167
/**
168
  * @}
169
  */
170
 
171
/* Exported constants --------------------------------------------------------*/
172
/** @defgroup TSC_Exported_Constants TSC Exported Constants
173
  * @{
174
  */
175
 
176
/** @defgroup TSC_Error_Code_definition TSC Error Code definition
177
  * @brief  TSC Error Code definition
178
  * @{
179
  */
180
#define HAL_TSC_ERROR_NONE      0x00000000UL    /*!< No error              */
181
#if (USE_HAL_TSC_REGISTER_CALLBACKS == 1)
182
#define HAL_TSC_ERROR_INVALID_CALLBACK  0x00000001UL    /*!< Invalid Callback error */
183
#endif /* USE_HAL_TSC_REGISTER_CALLBACKS */
184
/**
185
  * @}
186
  */
187
 
188
/** @defgroup TSC_CTPulseHL_Config CTPulse High Length
189
  * @{
190
  */
191
#define TSC_CTPH_1CYCLE         0x00000000UL                                                    /*!< Charge transfer pulse high during 1 cycle (PGCLK)   */
192
#define TSC_CTPH_2CYCLES        TSC_CR_CTPH_0                                                   /*!< Charge transfer pulse high during 2 cycles (PGCLK)  */
193
#define TSC_CTPH_3CYCLES        TSC_CR_CTPH_1                                                   /*!< Charge transfer pulse high during 3 cycles (PGCLK)  */
194
#define TSC_CTPH_4CYCLES        (TSC_CR_CTPH_1 | TSC_CR_CTPH_0)                                 /*!< Charge transfer pulse high during 4 cycles (PGCLK)  */
195
#define TSC_CTPH_5CYCLES        TSC_CR_CTPH_2                                                   /*!< Charge transfer pulse high during 5 cycles (PGCLK)  */
196
#define TSC_CTPH_6CYCLES        (TSC_CR_CTPH_2 | TSC_CR_CTPH_0)                                 /*!< Charge transfer pulse high during 6 cycles (PGCLK)  */
197
#define TSC_CTPH_7CYCLES        (TSC_CR_CTPH_2 | TSC_CR_CTPH_1)                                 /*!< Charge transfer pulse high during 7 cycles (PGCLK)  */
198
#define TSC_CTPH_8CYCLES        (TSC_CR_CTPH_2 | TSC_CR_CTPH_1 | TSC_CR_CTPH_0)                 /*!< Charge transfer pulse high during 8 cycles (PGCLK)  */
199
#define TSC_CTPH_9CYCLES        TSC_CR_CTPH_3                                                   /*!< Charge transfer pulse high during 9 cycles (PGCLK)  */
200
#define TSC_CTPH_10CYCLES       (TSC_CR_CTPH_3 | TSC_CR_CTPH_0)                                 /*!< Charge transfer pulse high during 10 cycles (PGCLK) */
201
#define TSC_CTPH_11CYCLES       (TSC_CR_CTPH_3 | TSC_CR_CTPH_1)                                 /*!< Charge transfer pulse high during 11 cycles (PGCLK) */
202
#define TSC_CTPH_12CYCLES       (TSC_CR_CTPH_3 | TSC_CR_CTPH_1 | TSC_CR_CTPH_0)                 /*!< Charge transfer pulse high during 12 cycles (PGCLK) */
203
#define TSC_CTPH_13CYCLES       (TSC_CR_CTPH_3 | TSC_CR_CTPH_2)                                 /*!< Charge transfer pulse high during 13 cycles (PGCLK) */
204
#define TSC_CTPH_14CYCLES       (TSC_CR_CTPH_3 | TSC_CR_CTPH_2 | TSC_CR_CTPH_0)                 /*!< Charge transfer pulse high during 14 cycles (PGCLK) */
205
#define TSC_CTPH_15CYCLES       (TSC_CR_CTPH_3 | TSC_CR_CTPH_2 | TSC_CR_CTPH_1)                 /*!< Charge transfer pulse high during 15 cycles (PGCLK) */
206
#define TSC_CTPH_16CYCLES       (TSC_CR_CTPH_3 | TSC_CR_CTPH_2 | TSC_CR_CTPH_1 | TSC_CR_CTPH_0) /*!< Charge transfer pulse high during 16 cycles (PGCLK) */
207
/**
208
  * @}
209
  */
210
 
211
/** @defgroup TSC_CTPulseLL_Config CTPulse Low Length
212
  * @{
213
  */
214
#define TSC_CTPL_1CYCLE         0x00000000UL                                                     /*!< Charge transfer pulse low during 1 cycle (PGCLK)   */
215
#define TSC_CTPL_2CYCLES        TSC_CR_CTPL_0                                                    /*!< Charge transfer pulse low during 2 cycles (PGCLK)  */
216
#define TSC_CTPL_3CYCLES        TSC_CR_CTPL_1                                                    /*!< Charge transfer pulse low during 3 cycles (PGCLK)  */
217
#define TSC_CTPL_4CYCLES        (TSC_CR_CTPL_1 | TSC_CR_CTPL_0)                                  /*!< Charge transfer pulse low during 4 cycles (PGCLK)  */
218
#define TSC_CTPL_5CYCLES        TSC_CR_CTPL_2                                                    /*!< Charge transfer pulse low during 5 cycles (PGCLK)  */
219
#define TSC_CTPL_6CYCLES        (TSC_CR_CTPL_2 | TSC_CR_CTPL_0)                                  /*!< Charge transfer pulse low during 6 cycles (PGCLK)  */
220
#define TSC_CTPL_7CYCLES        (TSC_CR_CTPL_2 | TSC_CR_CTPL_1)                                  /*!< Charge transfer pulse low during 7 cycles (PGCLK)  */
221
#define TSC_CTPL_8CYCLES        (TSC_CR_CTPL_2 | TSC_CR_CTPL_1 | TSC_CR_CTPL_0)                  /*!< Charge transfer pulse low during 8 cycles (PGCLK)  */
222
#define TSC_CTPL_9CYCLES        TSC_CR_CTPL_3                                                    /*!< Charge transfer pulse low during 9 cycles (PGCLK)  */
223
#define TSC_CTPL_10CYCLES       (TSC_CR_CTPL_3 | TSC_CR_CTPL_0)                                  /*!< Charge transfer pulse low during 10 cycles (PGCLK) */
224
#define TSC_CTPL_11CYCLES       (TSC_CR_CTPL_3 | TSC_CR_CTPL_1)                                  /*!< Charge transfer pulse low during 11 cycles (PGCLK) */
225
#define TSC_CTPL_12CYCLES       (TSC_CR_CTPL_3 | TSC_CR_CTPL_1 | TSC_CR_CTPL_0)                  /*!< Charge transfer pulse low during 12 cycles (PGCLK) */
226
#define TSC_CTPL_13CYCLES       (TSC_CR_CTPL_3 | TSC_CR_CTPL_2)                                  /*!< Charge transfer pulse low during 13 cycles (PGCLK) */
227
#define TSC_CTPL_14CYCLES       (TSC_CR_CTPL_3 | TSC_CR_CTPL_2 | TSC_CR_CTPL_0)                  /*!< Charge transfer pulse low during 14 cycles (PGCLK) */
228
#define TSC_CTPL_15CYCLES       (TSC_CR_CTPL_3 | TSC_CR_CTPL_2 | TSC_CR_CTPL_1)                  /*!< Charge transfer pulse low during 15 cycles (PGCLK) */
229
#define TSC_CTPL_16CYCLES       (TSC_CR_CTPL_3 | TSC_CR_CTPL_2 | TSC_CR_CTPL_1 | TSC_CR_CTPL_0)  /*!< Charge transfer pulse low during 16 cycles (PGCLK) */
230
/**
231
  * @}
232
  */
233
 
234
/** @defgroup TSC_SpreadSpec_Prescaler Spread Spectrum Prescaler
235
  * @{
236
  */
237
#define TSC_SS_PRESC_DIV1       0x00000000UL  /*!< Spread Spectrum Prescaler Div1 */
238
#define TSC_SS_PRESC_DIV2       TSC_CR_SSPSC  /*!< Spread Spectrum Prescaler Div2 */
239
/**
240
  * @}
241
  */
242
 
243
/** @defgroup TSC_PulseGenerator_Prescaler Pulse Generator Prescaler
244
  * @{
245
  */
246
#define TSC_PG_PRESC_DIV1       0x00000000UL                                        /*!< Pulse Generator HCLK Div1   */
247
#define TSC_PG_PRESC_DIV2       TSC_CR_PGPSC_0                                      /*!< Pulse Generator HCLK Div2   */
248
#define TSC_PG_PRESC_DIV4       TSC_CR_PGPSC_1                                      /*!< Pulse Generator HCLK Div4   */
249
#define TSC_PG_PRESC_DIV8       (TSC_CR_PGPSC_1 | TSC_CR_PGPSC_0)                   /*!< Pulse Generator HCLK Div8   */
250
#define TSC_PG_PRESC_DIV16      TSC_CR_PGPSC_2                                      /*!< Pulse Generator HCLK Div16  */
251
#define TSC_PG_PRESC_DIV32      (TSC_CR_PGPSC_2 | TSC_CR_PGPSC_0)                   /*!< Pulse Generator HCLK Div32  */
252
#define TSC_PG_PRESC_DIV64      (TSC_CR_PGPSC_2 | TSC_CR_PGPSC_1)                   /*!< Pulse Generator HCLK Div64  */
253
#define TSC_PG_PRESC_DIV128     (TSC_CR_PGPSC_2 | TSC_CR_PGPSC_1 | TSC_CR_PGPSC_0)  /*!< Pulse Generator HCLK Div128 */
254
/**
255
  * @}
256
  */
257
 
258
/** @defgroup TSC_MaxCount_Value Max Count Value
259
  * @{
260
  */
261
#define TSC_MCV_255             0x00000000UL                   /*!< 255 maximum number of charge transfer pulses   */
262
#define TSC_MCV_511             TSC_CR_MCV_0                   /*!< 511 maximum number of charge transfer pulses   */
263
#define TSC_MCV_1023            TSC_CR_MCV_1                   /*!< 1023 maximum number of charge transfer pulses  */
264
#define TSC_MCV_2047            (TSC_CR_MCV_1 | TSC_CR_MCV_0)  /*!< 2047 maximum number of charge transfer pulses  */
265
#define TSC_MCV_4095            TSC_CR_MCV_2                   /*!< 4095 maximum number of charge transfer pulses  */
266
#define TSC_MCV_8191            (TSC_CR_MCV_2 | TSC_CR_MCV_0)  /*!< 8191 maximum number of charge transfer pulses  */
267
#define TSC_MCV_16383           (TSC_CR_MCV_2 | TSC_CR_MCV_1)  /*!< 16383 maximum number of charge transfer pulses */
268
/**
269
  * @}
270
  */
271
 
272
/** @defgroup TSC_IO_Default_Mode IO Default Mode
273
  * @{
274
  */
275
#define TSC_IODEF_OUT_PP_LOW    0x00000000UL /*!< I/Os are forced to output push-pull low */
276
#define TSC_IODEF_IN_FLOAT      TSC_CR_IODEF /*!< I/Os are in input floating              */
277
/**
278
  * @}
279
  */
280
 
281
/** @defgroup TSC_Synchro_Pin_Polarity Synchro Pin Polarity
282
  * @{
283
  */
284
#define TSC_SYNC_POLARITY_FALLING  0x00000000UL   /*!< Falling edge only           */
285
#define TSC_SYNC_POLARITY_RISING   TSC_CR_SYNCPOL /*!< Rising edge and high level  */
286
/**
287
  * @}
288
  */
289
 
290
/** @defgroup TSC_Acquisition_Mode Acquisition Mode
291
  * @{
292
  */
293
#define TSC_ACQ_MODE_NORMAL     0x00000000UL  /*!< Normal acquisition mode (acquisition starts as soon as START bit is set)                                                              */
294
#define TSC_ACQ_MODE_SYNCHRO    TSC_CR_AM     /*!< Synchronized acquisition mode (acquisition starts if START bit is set and when the selected signal is detected on the SYNC input pin) */
295
/**
296
  * @}
297
  */
298
 
299
/** @defgroup TSC_interrupts_definition Interrupts definition
300
  * @{
301
  */
302
#define TSC_IT_EOA              TSC_IER_EOAIE /*!< End of acquisition interrupt enable */
303
#define TSC_IT_MCE              TSC_IER_MCEIE /*!< Max count error interrupt enable    */
304
/**
305
  * @}
306
  */
307
 
308
/** @defgroup TSC_flags_definition Flags definition
309
  * @{
310
  */
311
#define TSC_FLAG_EOA            TSC_ISR_EOAF /*!< End of acquisition flag */
312
#define TSC_FLAG_MCE            TSC_ISR_MCEF /*!< Max count error flag    */
313
/**
314
  * @}
315
  */
316
 
317
/** @defgroup TSC_Group_definition Group definition
318
  * @{
319
  */
320
#define TSC_GROUP1              (0x1UL << TSC_GROUP1_IDX)
321
#define TSC_GROUP2              (0x1UL << TSC_GROUP2_IDX)
322
#define TSC_GROUP3              (0x1UL << TSC_GROUP3_IDX)
323
#define TSC_GROUP4              (0x1UL << TSC_GROUP4_IDX)
324
#define TSC_GROUP5              (0x1UL << TSC_GROUP5_IDX)
325
#define TSC_GROUP6              (0x1UL << TSC_GROUP6_IDX)
326
#define TSC_GROUP7              (0x1UL << TSC_GROUP7_IDX)
327
#define TSC_GROUP8              (0x1UL << TSC_GROUP8_IDX)
328
 
329
#define TSC_GROUP1_IO1          TSC_IOCCR_G1_IO1 /*!< TSC Group1 IO1 */
330
#define TSC_GROUP1_IO2          TSC_IOCCR_G1_IO2 /*!< TSC Group1 IO2 */
331
#define TSC_GROUP1_IO3          TSC_IOCCR_G1_IO3 /*!< TSC Group1 IO3 */
332
#define TSC_GROUP1_IO4          TSC_IOCCR_G1_IO4 /*!< TSC Group1 IO4 */
333
 
334
#define TSC_GROUP2_IO1          TSC_IOCCR_G2_IO1 /*!< TSC Group2 IO1 */
335
#define TSC_GROUP2_IO2          TSC_IOCCR_G2_IO2 /*!< TSC Group2 IO2 */
336
#define TSC_GROUP2_IO3          TSC_IOCCR_G2_IO3 /*!< TSC Group2 IO3 */
337
#define TSC_GROUP2_IO4          TSC_IOCCR_G2_IO4 /*!< TSC Group2 IO4 */
338
 
339
#define TSC_GROUP3_IO1          TSC_IOCCR_G3_IO1 /*!< TSC Group3 IO1 */
340
#define TSC_GROUP3_IO2          TSC_IOCCR_G3_IO2 /*!< TSC Group3 IO2 */
341
#define TSC_GROUP3_IO3          TSC_IOCCR_G3_IO3 /*!< TSC Group3 IO3 */
342
#define TSC_GROUP3_IO4          TSC_IOCCR_G3_IO4 /*!< TSC Group3 IO4 */
343
 
344
#define TSC_GROUP4_IO1          TSC_IOCCR_G4_IO1 /*!< TSC Group4 IO1 */
345
#define TSC_GROUP4_IO2          TSC_IOCCR_G4_IO2 /*!< TSC Group4 IO2 */
346
#define TSC_GROUP4_IO3          TSC_IOCCR_G4_IO3 /*!< TSC Group4 IO3 */
347
#define TSC_GROUP4_IO4          TSC_IOCCR_G4_IO4 /*!< TSC Group4 IO4 */
348
 
349
#define TSC_GROUP5_IO1          TSC_IOCCR_G5_IO1 /*!< TSC Group5 IO1 */
350
#define TSC_GROUP5_IO2          TSC_IOCCR_G5_IO2 /*!< TSC Group5 IO2 */
351
#define TSC_GROUP5_IO3          TSC_IOCCR_G5_IO3 /*!< TSC Group5 IO3 */
352
#define TSC_GROUP5_IO4          TSC_IOCCR_G5_IO4 /*!< TSC Group5 IO4 */
353
 
354
#define TSC_GROUP6_IO1          TSC_IOCCR_G6_IO1 /*!< TSC Group6 IO1 */
355
#define TSC_GROUP6_IO2          TSC_IOCCR_G6_IO2 /*!< TSC Group6 IO2 */
356
#define TSC_GROUP6_IO3          TSC_IOCCR_G6_IO3 /*!< TSC Group6 IO3 */
357
#define TSC_GROUP6_IO4          TSC_IOCCR_G6_IO4 /*!< TSC Group6 IO4 */
358
 
359
#define TSC_GROUP7_IO1          TSC_IOCCR_G7_IO1 /*!< TSC Group7 IO1 */
360
#define TSC_GROUP7_IO2          TSC_IOCCR_G7_IO2 /*!< TSC Group7 IO2 */
361
#define TSC_GROUP7_IO3          TSC_IOCCR_G7_IO3 /*!< TSC Group7 IO3 */
362
#define TSC_GROUP7_IO4          TSC_IOCCR_G7_IO4 /*!< TSC Group7 IO4 */
363
 
364
#define TSC_GROUP8_IO1          TSC_IOCCR_G8_IO1 /*!< TSC Group8 IO1 */
365
#define TSC_GROUP8_IO2          TSC_IOCCR_G8_IO2 /*!< TSC Group8 IO2 */
366
#define TSC_GROUP8_IO3          TSC_IOCCR_G8_IO3 /*!< TSC Group8 IO3 */
367
#define TSC_GROUP8_IO4          TSC_IOCCR_G8_IO4 /*!< TSC Group8 IO4 */
368
/**
369
  * @}
370
  */
371
 
372
/**
373
  * @}
374
  */
375
 
376
/* Exported macros -----------------------------------------------------------*/
377
 
378
/** @defgroup TSC_Exported_Macros TSC Exported Macros
379
  * @{
380
  */
381
 
382
/** @brief Reset TSC handle state.
383
  * @param  __HANDLE__ TSC handle
384
  * @retval None
385
  */
386
#if (USE_HAL_TSC_REGISTER_CALLBACKS == 1)
387
#define __HAL_TSC_RESET_HANDLE_STATE(__HANDLE__)                   do{                                                   \
388
                                                                       (__HANDLE__)->State = HAL_TSC_STATE_RESET;       \
389
                                                                       (__HANDLE__)->MspInitCallback = NULL;            \
390
                                                                       (__HANDLE__)->MspDeInitCallback = NULL;          \
391
                                                                     } while(0)
392
#else
393
#define __HAL_TSC_RESET_HANDLE_STATE(__HANDLE__)                   ((__HANDLE__)->State = HAL_TSC_STATE_RESET)
394
#endif
395
 
396
/**
397
  * @brief Enable the TSC peripheral.
398
  * @param  __HANDLE__ TSC handle
399
  * @retval None
400
  */
401
#define __HAL_TSC_ENABLE(__HANDLE__)                               ((__HANDLE__)->Instance->CR |= TSC_CR_TSCE)
402
 
403
/**
404
  * @brief Disable the TSC peripheral.
405
  * @param  __HANDLE__ TSC handle
406
  * @retval None
407
  */
408
#define __HAL_TSC_DISABLE(__HANDLE__)                              ((__HANDLE__)->Instance->CR &= (~TSC_CR_TSCE))
409
 
410
/**
411
  * @brief Start acquisition.
412
  * @param  __HANDLE__ TSC handle
413
  * @retval None
414
  */
415
#define __HAL_TSC_START_ACQ(__HANDLE__)                            ((__HANDLE__)->Instance->CR |= TSC_CR_START)
416
 
417
/**
418
  * @brief Stop acquisition.
419
  * @param  __HANDLE__ TSC handle
420
  * @retval None
421
  */
422
#define __HAL_TSC_STOP_ACQ(__HANDLE__)                             ((__HANDLE__)->Instance->CR &= (~TSC_CR_START))
423
 
424
/**
425
  * @brief Set IO default mode to output push-pull low.
426
  * @param  __HANDLE__ TSC handle
427
  * @retval None
428
  */
429
#define __HAL_TSC_SET_IODEF_OUTPPLOW(__HANDLE__)                   ((__HANDLE__)->Instance->CR &= (~TSC_CR_IODEF))
430
 
431
/**
432
  * @brief Set IO default mode to input floating.
433
  * @param  __HANDLE__ TSC handle
434
  * @retval None
435
  */
436
#define __HAL_TSC_SET_IODEF_INFLOAT(__HANDLE__)                    ((__HANDLE__)->Instance->CR |= TSC_CR_IODEF)
437
 
438
/**
439
  * @brief Set synchronization polarity to falling edge.
440
  * @param  __HANDLE__ TSC handle
441
  * @retval None
442
  */
443
#define __HAL_TSC_SET_SYNC_POL_FALL(__HANDLE__)                    ((__HANDLE__)->Instance->CR &= (~TSC_CR_SYNCPOL))
444
 
445
/**
446
  * @brief Set synchronization polarity to rising edge and high level.
447
  * @param  __HANDLE__ TSC handle
448
  * @retval None
449
  */
450
#define __HAL_TSC_SET_SYNC_POL_RISE_HIGH(__HANDLE__)               ((__HANDLE__)->Instance->CR |= TSC_CR_SYNCPOL)
451
 
452
/**
453
  * @brief Enable TSC interrupt.
454
  * @param  __HANDLE__ TSC handle
455
  * @param  __INTERRUPT__ TSC interrupt
456
  * @retval None
457
  */
458
#define __HAL_TSC_ENABLE_IT(__HANDLE__, __INTERRUPT__)             ((__HANDLE__)->Instance->IER |= (__INTERRUPT__))
459
 
460
/**
461
  * @brief Disable TSC interrupt.
462
  * @param  __HANDLE__ TSC handle
463
  * @param  __INTERRUPT__ TSC interrupt
464
  * @retval None
465
  */
466
#define __HAL_TSC_DISABLE_IT(__HANDLE__, __INTERRUPT__)            ((__HANDLE__)->Instance->IER &= (~(__INTERRUPT__)))
467
 
468
/** @brief Check whether the specified TSC interrupt source is enabled or not.
469
  * @param  __HANDLE__ TSC Handle
470
  * @param  __INTERRUPT__ TSC interrupt
471
  * @retval SET or RESET
472
  */
473
#define __HAL_TSC_GET_IT_SOURCE(__HANDLE__, __INTERRUPT__)         ((((__HANDLE__)->Instance->IER & (__INTERRUPT__)) == (__INTERRUPT__)) ? SET : RESET)
474
 
475
/**
476
  * @brief Check whether the specified TSC flag is set or not.
477
  * @param  __HANDLE__ TSC handle
478
  * @param  __FLAG__ TSC flag
479
  * @retval SET or RESET
480
  */
481
#define __HAL_TSC_GET_FLAG(__HANDLE__, __FLAG__)                   ((((__HANDLE__)->Instance->ISR & (__FLAG__)) == (__FLAG__)) ? SET : RESET)
482
 
483
/**
484
  * @brief Clear the TSC's pending flag.
485
  * @param  __HANDLE__ TSC handle
486
  * @param  __FLAG__ TSC flag
487
  * @retval None
488
  */
489
#define __HAL_TSC_CLEAR_FLAG(__HANDLE__, __FLAG__)                 ((__HANDLE__)->Instance->ICR = (__FLAG__))
490
 
491
/**
492
  * @brief Enable schmitt trigger hysteresis on a group of IOs.
493
  * @param  __HANDLE__ TSC handle
494
  * @param  __GX_IOY_MASK__ IOs mask
495
  * @retval None
496
  */
497
#define __HAL_TSC_ENABLE_HYSTERESIS(__HANDLE__, __GX_IOY_MASK__)   ((__HANDLE__)->Instance->IOHCR |= (__GX_IOY_MASK__))
498
 
499
/**
500
  * @brief Disable schmitt trigger hysteresis on a group of IOs.
501
  * @param  __HANDLE__ TSC handle
502
  * @param  __GX_IOY_MASK__ IOs mask
503
  * @retval None
504
  */
505
#define __HAL_TSC_DISABLE_HYSTERESIS(__HANDLE__, __GX_IOY_MASK__)  ((__HANDLE__)->Instance->IOHCR &= (~(__GX_IOY_MASK__)))
506
 
507
/**
508
  * @brief Open analog switch on a group of IOs.
509
  * @param  __HANDLE__ TSC handle
510
  * @param  __GX_IOY_MASK__ IOs mask
511
  * @retval None
512
  */
513
#define __HAL_TSC_OPEN_ANALOG_SWITCH(__HANDLE__, __GX_IOY_MASK__)  ((__HANDLE__)->Instance->IOASCR &= (~(__GX_IOY_MASK__)))
514
 
515
/**
516
  * @brief Close analog switch on a group of IOs.
517
  * @param  __HANDLE__ TSC handle
518
  * @param  __GX_IOY_MASK__ IOs mask
519
  * @retval None
520
  */
521
#define __HAL_TSC_CLOSE_ANALOG_SWITCH(__HANDLE__, __GX_IOY_MASK__) ((__HANDLE__)->Instance->IOASCR |= (__GX_IOY_MASK__))
522
 
523
/**
524
  * @brief Enable a group of IOs in channel mode.
525
  * @param  __HANDLE__ TSC handle
526
  * @param  __GX_IOY_MASK__ IOs mask
527
  * @retval None
528
  */
529
#define __HAL_TSC_ENABLE_CHANNEL(__HANDLE__, __GX_IOY_MASK__)      ((__HANDLE__)->Instance->IOCCR |= (__GX_IOY_MASK__))
530
 
531
/**
532
  * @brief Disable a group of channel IOs.
533
  * @param  __HANDLE__ TSC handle
534
  * @param  __GX_IOY_MASK__ IOs mask
535
  * @retval None
536
  */
537
#define __HAL_TSC_DISABLE_CHANNEL(__HANDLE__, __GX_IOY_MASK__)     ((__HANDLE__)->Instance->IOCCR &= (~(__GX_IOY_MASK__)))
538
 
539
/**
540
  * @brief Enable a group of IOs in sampling mode.
541
  * @param  __HANDLE__ TSC handle
542
  * @param  __GX_IOY_MASK__ IOs mask
543
  * @retval None
544
  */
545
#define __HAL_TSC_ENABLE_SAMPLING(__HANDLE__, __GX_IOY_MASK__)     ((__HANDLE__)->Instance->IOSCR |= (__GX_IOY_MASK__))
546
 
547
/**
548
  * @brief Disable a group of sampling IOs.
549
  * @param  __HANDLE__ TSC handle
550
  * @param  __GX_IOY_MASK__ IOs mask
551
  * @retval None
552
  */
553
#define __HAL_TSC_DISABLE_SAMPLING(__HANDLE__, __GX_IOY_MASK__) ((__HANDLE__)->Instance->IOSCR &= (~(__GX_IOY_MASK__)))
554
 
555
/**
556
  * @brief Enable acquisition groups.
557
  * @param  __HANDLE__ TSC handle
558
  * @param  __GX_MASK__ Groups mask
559
  * @retval None
560
  */
561
#define __HAL_TSC_ENABLE_GROUP(__HANDLE__, __GX_MASK__) ((__HANDLE__)->Instance->IOGCSR |= (__GX_MASK__))
562
 
563
/**
564
  * @brief Disable acquisition groups.
565
  * @param  __HANDLE__ TSC handle
566
  * @param  __GX_MASK__ Groups mask
567
  * @retval None
568
  */
569
#define __HAL_TSC_DISABLE_GROUP(__HANDLE__, __GX_MASK__) ((__HANDLE__)->Instance->IOGCSR &= (~(__GX_MASK__)))
570
 
571
/** @brief Gets acquisition group status.
572
  * @param  __HANDLE__ TSC Handle
573
  * @param  __GX_INDEX__ Group index
574
  * @retval SET or RESET
575
  */
576
#define __HAL_TSC_GET_GROUP_STATUS(__HANDLE__, __GX_INDEX__) \
577
((((__HANDLE__)->Instance->IOGCSR & (uint32_t)(1UL << (((__GX_INDEX__) & 0xFUL) + 16UL))) == (uint32_t)(1UL << (((__GX_INDEX__) & 0xFUL) + 16UL))) ? TSC_GROUP_COMPLETED : TSC_GROUP_ONGOING)
578
 
579
/**
580
  * @}
581
  */
582
 
583
/* Private macros ------------------------------------------------------------*/
584
 
585
/** @defgroup TSC_Private_Macros TSC Private Macros
586
  * @{
587
  */
588
 
589
#define IS_TSC_CTPH(__VALUE__)          (((__VALUE__) == TSC_CTPH_1CYCLE)   || \
590
                                         ((__VALUE__) == TSC_CTPH_2CYCLES)  || \
591
                                         ((__VALUE__) == TSC_CTPH_3CYCLES)  || \
592
                                         ((__VALUE__) == TSC_CTPH_4CYCLES)  || \
593
                                         ((__VALUE__) == TSC_CTPH_5CYCLES)  || \
594
                                         ((__VALUE__) == TSC_CTPH_6CYCLES)  || \
595
                                         ((__VALUE__) == TSC_CTPH_7CYCLES)  || \
596
                                         ((__VALUE__) == TSC_CTPH_8CYCLES)  || \
597
                                         ((__VALUE__) == TSC_CTPH_9CYCLES)  || \
598
                                         ((__VALUE__) == TSC_CTPH_10CYCLES) || \
599
                                         ((__VALUE__) == TSC_CTPH_11CYCLES) || \
600
                                         ((__VALUE__) == TSC_CTPH_12CYCLES) || \
601
                                         ((__VALUE__) == TSC_CTPH_13CYCLES) || \
602
                                         ((__VALUE__) == TSC_CTPH_14CYCLES) || \
603
                                         ((__VALUE__) == TSC_CTPH_15CYCLES) || \
604
                                         ((__VALUE__) == TSC_CTPH_16CYCLES))
605
 
606
#define IS_TSC_CTPL(__VALUE__)          (((__VALUE__) == TSC_CTPL_1CYCLE)   || \
607
                                         ((__VALUE__) == TSC_CTPL_2CYCLES)  || \
608
                                         ((__VALUE__) == TSC_CTPL_3CYCLES)  || \
609
                                         ((__VALUE__) == TSC_CTPL_4CYCLES)  || \
610
                                         ((__VALUE__) == TSC_CTPL_5CYCLES)  || \
611
                                         ((__VALUE__) == TSC_CTPL_6CYCLES)  || \
612
                                         ((__VALUE__) == TSC_CTPL_7CYCLES)  || \
613
                                         ((__VALUE__) == TSC_CTPL_8CYCLES)  || \
614
                                         ((__VALUE__) == TSC_CTPL_9CYCLES)  || \
615
                                         ((__VALUE__) == TSC_CTPL_10CYCLES) || \
616
                                         ((__VALUE__) == TSC_CTPL_11CYCLES) || \
617
                                         ((__VALUE__) == TSC_CTPL_12CYCLES) || \
618
                                         ((__VALUE__) == TSC_CTPL_13CYCLES) || \
619
                                         ((__VALUE__) == TSC_CTPL_14CYCLES) || \
620
                                         ((__VALUE__) == TSC_CTPL_15CYCLES) || \
621
                                         ((__VALUE__) == TSC_CTPL_16CYCLES))
622
 
623
#define IS_TSC_SS(__VALUE__)            (((FunctionalState)(__VALUE__) == DISABLE) || ((FunctionalState)(__VALUE__) == ENABLE))
624
 
625
#define IS_TSC_SSD(__VALUE__)           (((__VALUE__) == 0UL) || (((__VALUE__) > 0UL) && ((__VALUE__) < 128UL)))
626
 
627
#define IS_TSC_SS_PRESC(__VALUE__)      (((__VALUE__) == TSC_SS_PRESC_DIV1) || ((__VALUE__) == TSC_SS_PRESC_DIV2))
628
 
629
#define IS_TSC_PG_PRESC(__VALUE__)      (((__VALUE__) == TSC_PG_PRESC_DIV1)  || \
630
                                         ((__VALUE__) == TSC_PG_PRESC_DIV2)  || \
631
                                         ((__VALUE__) == TSC_PG_PRESC_DIV4)  || \
632
                                         ((__VALUE__) == TSC_PG_PRESC_DIV8)  || \
633
                                         ((__VALUE__) == TSC_PG_PRESC_DIV16) || \
634
                                         ((__VALUE__) == TSC_PG_PRESC_DIV32) || \
635
                                         ((__VALUE__) == TSC_PG_PRESC_DIV64) || \
636
                                         ((__VALUE__) == TSC_PG_PRESC_DIV128))
637
 
638
#define IS_TSC_MCV(__VALUE__)           (((__VALUE__) == TSC_MCV_255)  || \
639
                                         ((__VALUE__) == TSC_MCV_511)  || \
640
                                         ((__VALUE__) == TSC_MCV_1023) || \
641
                                         ((__VALUE__) == TSC_MCV_2047) || \
642
                                         ((__VALUE__) == TSC_MCV_4095) || \
643
                                         ((__VALUE__) == TSC_MCV_8191) || \
644
                                          ((__VALUE__) == TSC_MCV_16383))
645
 
646
#define IS_TSC_IODEF(__VALUE__)         (((__VALUE__) == TSC_IODEF_OUT_PP_LOW) || ((__VALUE__) == TSC_IODEF_IN_FLOAT))
647
 
648
#define IS_TSC_SYNC_POL(__VALUE__)      (((__VALUE__) == TSC_SYNC_POLARITY_FALLING) || ((__VALUE__) == TSC_SYNC_POLARITY_RISING))
649
 
650
#define IS_TSC_ACQ_MODE(__VALUE__)      (((__VALUE__) == TSC_ACQ_MODE_NORMAL) || ((__VALUE__) == TSC_ACQ_MODE_SYNCHRO))
651
 
652
#define IS_TSC_MCE_IT(__VALUE__)        (((FunctionalState)(__VALUE__) == DISABLE) || ((FunctionalState)(__VALUE__) == ENABLE))
653
 
654
#define IS_TSC_GROUP_INDEX(__VALUE__)   (((__VALUE__) == 0UL) || (((__VALUE__) > 0UL) && ((__VALUE__) < (uint32_t)TSC_NB_OF_GROUPS)))
655
 
656
#define IS_TSC_GROUP(__VALUE__)         (((__VALUE__) == 0UL)                               ||\
657
                                         (((__VALUE__) & TSC_GROUP1_IO1) == TSC_GROUP1_IO1) ||\
658
                                         (((__VALUE__) & TSC_GROUP1_IO2) == TSC_GROUP1_IO2) ||\
659
                                         (((__VALUE__) & TSC_GROUP1_IO3) == TSC_GROUP1_IO3) ||\
660
                                         (((__VALUE__) & TSC_GROUP1_IO4) == TSC_GROUP1_IO4) ||\
661
                                         (((__VALUE__) & TSC_GROUP2_IO1) == TSC_GROUP2_IO1) ||\
662
                                         (((__VALUE__) & TSC_GROUP2_IO2) == TSC_GROUP2_IO2) ||\
663
                                         (((__VALUE__) & TSC_GROUP2_IO3) == TSC_GROUP2_IO3) ||\
664
                                         (((__VALUE__) & TSC_GROUP2_IO4) == TSC_GROUP2_IO4) ||\
665
                                         (((__VALUE__) & TSC_GROUP3_IO1) == TSC_GROUP3_IO1) ||\
666
                                         (((__VALUE__) & TSC_GROUP3_IO2) == TSC_GROUP3_IO2) ||\
667
                                         (((__VALUE__) & TSC_GROUP3_IO3) == TSC_GROUP3_IO3) ||\
668
                                         (((__VALUE__) & TSC_GROUP3_IO4) == TSC_GROUP3_IO4) ||\
669
                                         (((__VALUE__) & TSC_GROUP4_IO1) == TSC_GROUP4_IO1) ||\
670
                                         (((__VALUE__) & TSC_GROUP4_IO2) == TSC_GROUP4_IO2) ||\
671
                                         (((__VALUE__) & TSC_GROUP4_IO3) == TSC_GROUP4_IO3) ||\
672
                                         (((__VALUE__) & TSC_GROUP4_IO4) == TSC_GROUP4_IO4) ||\
673
                                         (((__VALUE__) & TSC_GROUP5_IO1) == TSC_GROUP5_IO1) ||\
674
                                         (((__VALUE__) & TSC_GROUP5_IO2) == TSC_GROUP5_IO2) ||\
675
                                         (((__VALUE__) & TSC_GROUP5_IO3) == TSC_GROUP5_IO3) ||\
676
                                         (((__VALUE__) & TSC_GROUP5_IO4) == TSC_GROUP5_IO4) ||\
677
                                         (((__VALUE__) & TSC_GROUP6_IO1) == TSC_GROUP6_IO1) ||\
678
                                         (((__VALUE__) & TSC_GROUP6_IO2) == TSC_GROUP6_IO2) ||\
679
                                         (((__VALUE__) & TSC_GROUP6_IO3) == TSC_GROUP6_IO3) ||\
680
                                         (((__VALUE__) & TSC_GROUP6_IO4) == TSC_GROUP6_IO4) ||\
681
                                         (((__VALUE__) & TSC_GROUP7_IO1) == TSC_GROUP7_IO1) ||\
682
                                         (((__VALUE__) & TSC_GROUP7_IO2) == TSC_GROUP7_IO2) ||\
683
                                         (((__VALUE__) & TSC_GROUP7_IO3) == TSC_GROUP7_IO3) ||\
684
                                         (((__VALUE__) & TSC_GROUP7_IO4) == TSC_GROUP7_IO4) ||\
685
                                         (((__VALUE__) & TSC_GROUP8_IO1) == TSC_GROUP8_IO1) ||\
686
                                         (((__VALUE__) & TSC_GROUP8_IO2) == TSC_GROUP8_IO2) ||\
687
                                         (((__VALUE__) & TSC_GROUP8_IO3) == TSC_GROUP8_IO3) ||\
688
                                         (((__VALUE__) & TSC_GROUP8_IO4) == TSC_GROUP8_IO4))
689
/**
690
  * @}
691
  */
692
 
693
/* Exported functions --------------------------------------------------------*/
694
/** @addtogroup TSC_Exported_Functions
695
  * @{
696
  */
697
 
698
/** @addtogroup TSC_Exported_Functions_Group1 Initialization and de-initialization functions
699
  * @{
700
  */
701
/* Initialization and de-initialization functions *****************************/
702
HAL_StatusTypeDef HAL_TSC_Init(TSC_HandleTypeDef *htsc);
703
HAL_StatusTypeDef HAL_TSC_DeInit(TSC_HandleTypeDef *htsc);
704
void HAL_TSC_MspInit(TSC_HandleTypeDef *htsc);
705
void HAL_TSC_MspDeInit(TSC_HandleTypeDef *htsc);
706
 
707
/* Callbacks Register/UnRegister functions  ***********************************/
708
#if (USE_HAL_TSC_REGISTER_CALLBACKS == 1)
709
HAL_StatusTypeDef HAL_TSC_RegisterCallback(TSC_HandleTypeDef *htsc, HAL_TSC_CallbackIDTypeDef CallbackID, pTSC_CallbackTypeDef pCallback);
710
HAL_StatusTypeDef HAL_TSC_UnRegisterCallback(TSC_HandleTypeDef *htsc, HAL_TSC_CallbackIDTypeDef CallbackID);
711
#endif /* USE_HAL_TSC_REGISTER_CALLBACKS */
712
/**
713
  * @}
714
  */
715
 
716
/** @addtogroup TSC_Exported_Functions_Group2 Input and Output operation functions
717
  * @{
718
  */
719
/* IO operation functions *****************************************************/
720
HAL_StatusTypeDef HAL_TSC_Start(TSC_HandleTypeDef *htsc);
721
HAL_StatusTypeDef HAL_TSC_Start_IT(TSC_HandleTypeDef *htsc);
722
HAL_StatusTypeDef HAL_TSC_Stop(TSC_HandleTypeDef *htsc);
723
HAL_StatusTypeDef HAL_TSC_Stop_IT(TSC_HandleTypeDef *htsc);
724
HAL_StatusTypeDef HAL_TSC_PollForAcquisition(TSC_HandleTypeDef *htsc);
725
TSC_GroupStatusTypeDef HAL_TSC_GroupGetStatus(TSC_HandleTypeDef *htsc, uint32_t gx_index);
726
uint32_t HAL_TSC_GroupGetValue(TSC_HandleTypeDef *htsc, uint32_t gx_index);
727
/**
728
  * @}
729
  */
730
 
731
/** @addtogroup TSC_Exported_Functions_Group3 Peripheral Control functions
732
  * @{
733
  */
734
/* Peripheral Control functions ***********************************************/
735
HAL_StatusTypeDef HAL_TSC_IOConfig(TSC_HandleTypeDef *htsc, TSC_IOConfigTypeDef *config);
736
HAL_StatusTypeDef HAL_TSC_IODischarge(TSC_HandleTypeDef *htsc, FunctionalState choice);
737
/**
738
  * @}
739
  */
740
 
741
/** @addtogroup TSC_Exported_Functions_Group4 Peripheral State and Errors functions
742
  * @{
743
  */
744
/* Peripheral State and Error functions ***************************************/
745
HAL_TSC_StateTypeDef HAL_TSC_GetState(TSC_HandleTypeDef *htsc);
746
/**
747
  * @}
748
  */
749
 
750
/** @addtogroup TSC_IRQ_Handler_and_Callbacks IRQ Handler and Callbacks
751
 * @{
752
 */
753
/******* TSC IRQHandler and Callbacks used in Interrupt mode */
754
void HAL_TSC_IRQHandler(TSC_HandleTypeDef *htsc);
755
void HAL_TSC_ConvCpltCallback(TSC_HandleTypeDef *htsc);
756
void HAL_TSC_ErrorCallback(TSC_HandleTypeDef *htsc);
757
/**
758
  * @}
759
  */
760
 
761
/**
762
  * @}
763
  */
764
 
765
/**
766
  * @}
767
  */
768
 
769
/**
770
  * @}
771
  */
772
#endif /* TSC */
773
 
774
#ifdef __cplusplus
775
}
776
#endif
777
 
778
#endif /* STM32F0xx_HAL_TSC_H */
779
 
780
/************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/