Subversion Repositories DashDisplay

Rev

Rev 2 | Details | Compare with Previous | Last modification | View Log | RSS feed

Rev Author Line No. Line
2 mjames 1
/**
2
  ******************************************************************************
3
  * @file    stm32f101xg.h
4
  * @author  MCD Application Team
5 mjames 5
  * @version V4.1.0
6
  * @date    29-April-2016
2 mjames 7
  * @brief   CMSIS Cortex-M3 Device Peripheral Access Layer Header File.
8
  *          This file contains all the peripheral register's definitions, bits
9
  *          definitions and memory mapping for STM32F1xx devices.            
10
  *            
11
  *          This file contains:
12
  *           - Data structures and the address mapping for all peripherals
13
  *           - Peripheral's registers declarations and bits definition
14
  *           - Macros to access peripheral’s registers hardware
15
  *  
16
  ******************************************************************************
17
  * @attention
18
  *
5 mjames 19
  * <h2><center>&copy; COPYRIGHT(c) 2016 STMicroelectronics</center></h2>
2 mjames 20
  *
21
  * Redistribution and use in source and binary forms, with or without modification,
22
  * are permitted provided that the following conditions are met:
23
  *   1. Redistributions of source code must retain the above copyright notice,
24
  *      this list of conditions and the following disclaimer.
25
  *   2. Redistributions in binary form must reproduce the above copyright notice,
26
  *      this list of conditions and the following disclaimer in the documentation
27
  *      and/or other materials provided with the distribution.
28
  *   3. Neither the name of STMicroelectronics nor the names of its contributors
29
  *      may be used to endorse or promote products derived from this software
30
  *      without specific prior written permission.
31
  *
32
  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
33
  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
34
  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
35
  * DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE
36
  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
37
  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
38
  * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
39
  * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
40
  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
41
  * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
42
  *
43
  ******************************************************************************
44
  */
45
 
46
 
47
/** @addtogroup CMSIS
48
  * @{
49
  */
50
 
51
/** @addtogroup stm32f101xg
52
  * @{
53
  */
54
 
55
#ifndef __STM32F101xG_H
56
#define __STM32F101xG_H
57
 
58
#ifdef __cplusplus
59
 extern "C" {
60
#endif 
61
 
62
/** @addtogroup Configuration_section_for_CMSIS
63
  * @{
64
  */
65
/**
66
  * @brief Configuration of the Cortex-M3 Processor and Core Peripherals
67
 */
68
 #define __MPU_PRESENT             1      /*!< STM32 XL-density devices provide an MPU      */
69
#define __CM3_REV                 0x0200  /*!< Core Revision r2p0                           */
70
#define __NVIC_PRIO_BITS          4       /*!< STM32 uses 4 Bits for the Priority Levels    */
71
#define __Vendor_SysTickConfig    0       /*!< Set to 1 if different SysTick Config is used */
72
 
73
/**
74
  * @}
75
  */
76
 
77
/** @addtogroup Peripheral_interrupt_number_definition
78
  * @{
79
  */
80
 
81
/**
82
 * @brief STM32F10x Interrupt Number Definition, according to the selected device
83
 *        in @ref Library_configuration_section
84
 */
85
 
86
 /*!< Interrupt Number Definition */
87
typedef enum
88
{
89
/******  Cortex-M3 Processor Exceptions Numbers ***************************************************/
90
  NonMaskableInt_IRQn         = -14,    /*!< 2 Non Maskable Interrupt                             */
5 mjames 91
  HardFault_IRQn              = -13,    /*!< 3 Cortex-M3 Hard Fault Interrupt                     */
2 mjames 92
  MemoryManagement_IRQn       = -12,    /*!< 4 Cortex-M3 Memory Management Interrupt              */
93
  BusFault_IRQn               = -11,    /*!< 5 Cortex-M3 Bus Fault Interrupt                      */
94
  UsageFault_IRQn             = -10,    /*!< 6 Cortex-M3 Usage Fault Interrupt                    */
95
  SVCall_IRQn                 = -5,     /*!< 11 Cortex-M3 SV Call Interrupt                       */
96
  DebugMonitor_IRQn           = -4,     /*!< 12 Cortex-M3 Debug Monitor Interrupt                 */
97
  PendSV_IRQn                 = -2,     /*!< 14 Cortex-M3 Pend SV Interrupt                       */
98
  SysTick_IRQn                = -1,     /*!< 15 Cortex-M3 System Tick Interrupt                   */
99
 
100
/******  STM32 specific Interrupt Numbers *********************************************************/
101
  WWDG_IRQn                   = 0,      /*!< Window WatchDog Interrupt                            */
102
  PVD_IRQn                    = 1,      /*!< PVD through EXTI Line detection Interrupt            */
103
  TAMPER_IRQn                 = 2,      /*!< Tamper Interrupt                                     */
104
  RTC_IRQn                    = 3,      /*!< RTC global Interrupt                                 */
105
  FLASH_IRQn                  = 4,      /*!< FLASH global Interrupt                               */
106
  RCC_IRQn                    = 5,      /*!< RCC global Interrupt                                 */
107
  EXTI0_IRQn                  = 6,      /*!< EXTI Line0 Interrupt                                 */
108
  EXTI1_IRQn                  = 7,      /*!< EXTI Line1 Interrupt                                 */
109
  EXTI2_IRQn                  = 8,      /*!< EXTI Line2 Interrupt                                 */
110
  EXTI3_IRQn                  = 9,      /*!< EXTI Line3 Interrupt                                 */
111
  EXTI4_IRQn                  = 10,     /*!< EXTI Line4 Interrupt                                 */
112
  DMA1_Channel1_IRQn          = 11,     /*!< DMA1 Channel 1 global Interrupt                      */
113
  DMA1_Channel2_IRQn          = 12,     /*!< DMA1 Channel 2 global Interrupt                      */
114
  DMA1_Channel3_IRQn          = 13,     /*!< DMA1 Channel 3 global Interrupt                      */
115
  DMA1_Channel4_IRQn          = 14,     /*!< DMA1 Channel 4 global Interrupt                      */
116
  DMA1_Channel5_IRQn          = 15,     /*!< DMA1 Channel 5 global Interrupt                      */
117
  DMA1_Channel6_IRQn          = 16,     /*!< DMA1 Channel 6 global Interrupt                      */
118
  DMA1_Channel7_IRQn          = 17,     /*!< DMA1 Channel 7 global Interrupt                      */
119
  ADC1_2_IRQn                 = 18,     /*!< ADC1 and ADC2 global Interrupt                       */
120
  EXTI9_5_IRQn                = 23,     /*!< External Line[9:5] Interrupts                        */
121
  TIM9_IRQn                   = 24,     /*!< TIM9 global Interrupt                                */
122
  TIM10_IRQn                  = 25,     /*!< TIM10 global Interrupt                               */
123
  TIM11_IRQn                  = 26,     /*!< TIM11 global interrupt                               */
124
  TIM2_IRQn                   = 28,     /*!< TIM2 global Interrupt                                */
125
  TIM3_IRQn                   = 29,     /*!< TIM3 global Interrupt                                */
126
  TIM4_IRQn                   = 30,     /*!< TIM4 global Interrupt                                */
127
  I2C1_EV_IRQn                = 31,     /*!< I2C1 Event Interrupt                                 */
128
  I2C1_ER_IRQn                = 32,     /*!< I2C1 Error Interrupt                                 */
129
  I2C2_EV_IRQn                = 33,     /*!< I2C2 Event Interrupt                                 */
130
  I2C2_ER_IRQn                = 34,     /*!< I2C2 Error Interrupt                                 */
131
  SPI1_IRQn                   = 35,     /*!< SPI1 global Interrupt                                */
132
  SPI2_IRQn                   = 36,     /*!< SPI2 global Interrupt                                */
133
  USART1_IRQn                 = 37,     /*!< USART1 global Interrupt                              */
134
  USART2_IRQn                 = 38,     /*!< USART2 global Interrupt                              */
135
  USART3_IRQn                 = 39,     /*!< USART3 global Interrupt                              */
136
  EXTI15_10_IRQn              = 40,     /*!< External Line[15:10] Interrupts                      */
137
  RTC_Alarm_IRQn              = 41,     /*!< RTC Alarm through EXTI Line Interrupt                */
138
  TIM12_IRQn                  = 43,     /*!< TIM12 global Interrupt                               */
139
  TIM13_IRQn                  = 44,     /*!< TIM13 global Interrupt                               */
140
  TIM14_IRQn                  = 45,     /*!< TIM14 global Interrupt                               */
141
  FSMC_IRQn                   = 48,     /*!< FSMC global Interrupt                                */
142
  TIM5_IRQn                   = 50,     /*!< TIM5 global Interrupt                                */
143
  SPI3_IRQn                   = 51,     /*!< SPI3 global Interrupt                                */
144
  UART4_IRQn                  = 52,     /*!< UART4 global Interrupt                               */
145
  UART5_IRQn                  = 53,     /*!< UART5 global Interrupt                               */
146
  TIM6_IRQn                   = 54,     /*!< TIM6 global Interrupt                                */
147
  TIM7_IRQn                   = 55,     /*!< TIM7 global Interrupt                                */
148
  DMA2_Channel1_IRQn          = 56,     /*!< DMA2 Channel 1 global Interrupt                      */
149
  DMA2_Channel2_IRQn          = 57,     /*!< DMA2 Channel 2 global Interrupt                      */
150
  DMA2_Channel3_IRQn          = 58,     /*!< DMA2 Channel 3 global Interrupt                      */
151
  DMA2_Channel4_5_IRQn        = 59,     /*!< DMA2 Channel 4 and Channel 5 global Interrupt        */
152
} IRQn_Type;
153
 
154
 
155
/**
156
  * @}
157
  */
158
 
159
#include "core_cm3.h"
160
#include "system_stm32f1xx.h"
161
#include <stdint.h>
162
 
163
/** @addtogroup Peripheral_registers_structures
164
  * @{
165
  */  
166
 
167
/**
168
  * @brief Analog to Digital Converter  
169
  */
170
 
171
typedef struct
172
{
173
  __IO uint32_t SR;
174
  __IO uint32_t CR1;
175
  __IO uint32_t CR2;
176
  __IO uint32_t SMPR1;
177
  __IO uint32_t SMPR2;
178
  __IO uint32_t JOFR1;
179
  __IO uint32_t JOFR2;
180
  __IO uint32_t JOFR3;
181
  __IO uint32_t JOFR4;
182
  __IO uint32_t HTR;
183
  __IO uint32_t LTR;
184
  __IO uint32_t SQR1;
185
  __IO uint32_t SQR2;
186
  __IO uint32_t SQR3;
187
  __IO uint32_t JSQR;
188
  __IO uint32_t JDR1;
189
  __IO uint32_t JDR2;
190
  __IO uint32_t JDR3;
191
  __IO uint32_t JDR4;
192
  __IO uint32_t DR;
193
} ADC_TypeDef;
194
 
5 mjames 195
typedef struct
196
{
197
  __IO uint32_t SR;               /*!< ADC status register,    used for ADC multimode (bits common to several ADC instances). Address offset: ADC1 base address         */
198
  __IO uint32_t CR1;              /*!< ADC control register 1, used for ADC multimode (bits common to several ADC instances). Address offset: ADC1 base address + 0x04  */
199
  __IO uint32_t CR2;              /*!< ADC control register 2, used for ADC multimode (bits common to several ADC instances). Address offset: ADC1 base address + 0x08  */
200
  uint32_t  RESERVED[16];
201
  __IO uint32_t DR;               /*!< ADC data register,      used for ADC multimode (bits common to several ADC instances). Address offset: ADC1 base address + 0x4C  */
202
} ADC_Common_TypeDef;
203
 
2 mjames 204
/**
205
  * @brief Backup Registers  
206
  */
207
 
208
typedef struct
209
{
210
  uint32_t  RESERVED0;
211
  __IO uint32_t DR1;
212
  __IO uint32_t DR2;
213
  __IO uint32_t DR3;
214
  __IO uint32_t DR4;
215
  __IO uint32_t DR5;
216
  __IO uint32_t DR6;
217
  __IO uint32_t DR7;
218
  __IO uint32_t DR8;
219
  __IO uint32_t DR9;
220
  __IO uint32_t DR10;
221
  __IO uint32_t RTCCR;
222
  __IO uint32_t CR;
223
  __IO uint32_t CSR;
224
  uint32_t  RESERVED13[2];
225
  __IO uint32_t DR11;
226
  __IO uint32_t DR12;
227
  __IO uint32_t DR13;
228
  __IO uint32_t DR14;
229
  __IO uint32_t DR15;
230
  __IO uint32_t DR16;
231
  __IO uint32_t DR17;
232
  __IO uint32_t DR18;
233
  __IO uint32_t DR19;
234
  __IO uint32_t DR20;
235
  __IO uint32_t DR21;
236
  __IO uint32_t DR22;
237
  __IO uint32_t DR23;
238
  __IO uint32_t DR24;
239
  __IO uint32_t DR25;
240
  __IO uint32_t DR26;
241
  __IO uint32_t DR27;
242
  __IO uint32_t DR28;
243
  __IO uint32_t DR29;
244
  __IO uint32_t DR30;
245
  __IO uint32_t DR31;
246
  __IO uint32_t DR32;
247
  __IO uint32_t DR33;
248
  __IO uint32_t DR34;
249
  __IO uint32_t DR35;
250
  __IO uint32_t DR36;
251
  __IO uint32_t DR37;
252
  __IO uint32_t DR38;
253
  __IO uint32_t DR39;
254
  __IO uint32_t DR40;
255
  __IO uint32_t DR41;
256
  __IO uint32_t DR42;
257
} BKP_TypeDef;
258
 
259
 
260
/**
261
  * @brief CRC calculation unit
262
  */
263
 
264
typedef struct
265
{
266
  __IO uint32_t DR;           /*!< CRC Data register,                           Address offset: 0x00 */
267
  __IO uint8_t  IDR;          /*!< CRC Independent data register,               Address offset: 0x04 */
268
  uint8_t       RESERVED0;    /*!< Reserved,                                    Address offset: 0x05 */
269
  uint16_t      RESERVED1;    /*!< Reserved,                                    Address offset: 0x06 */  
270
  __IO uint32_t CR;           /*!< CRC Control register,                        Address offset: 0x08 */
271
} CRC_TypeDef;
272
 
273
/**
274
  * @brief Digital to Analog Converter
275
  */
276
 
277
typedef struct
278
{
279
  __IO uint32_t CR;
280
  __IO uint32_t SWTRIGR;
281
  __IO uint32_t DHR12R1;
282
  __IO uint32_t DHR12L1;
283
  __IO uint32_t DHR8R1;
284
  __IO uint32_t DHR12R2;
285
  __IO uint32_t DHR12L2;
286
  __IO uint32_t DHR8R2;
287
  __IO uint32_t DHR12RD;
288
  __IO uint32_t DHR12LD;
289
  __IO uint32_t DHR8RD;
290
  __IO uint32_t DOR1;
291
  __IO uint32_t DOR2;
292
} DAC_TypeDef;
293
 
294
/**
295
  * @brief Debug MCU
296
  */
297
 
298
typedef struct
299
{
300
  __IO uint32_t IDCODE;
301
  __IO uint32_t CR;
302
}DBGMCU_TypeDef;
303
 
304
/**
305
  * @brief DMA Controller
306
  */
307
 
308
typedef struct
309
{
310
  __IO uint32_t CCR;
311
  __IO uint32_t CNDTR;
312
  __IO uint32_t CPAR;
313
  __IO uint32_t CMAR;
314
} DMA_Channel_TypeDef;
315
 
316
typedef struct
317
{
318
  __IO uint32_t ISR;
319
  __IO uint32_t IFCR;
320
} DMA_TypeDef;
321
 
322
 
323
 
324
/**
325
  * @brief External Interrupt/Event Controller
326
  */
327
 
328
typedef struct
329
{
330
  __IO uint32_t IMR;
331
  __IO uint32_t EMR;
332
  __IO uint32_t RTSR;
333
  __IO uint32_t FTSR;
334
  __IO uint32_t SWIER;
335
  __IO uint32_t PR;
336
} EXTI_TypeDef;
337
 
338
/**
339
  * @brief FLASH Registers
340
  */
341
 
342
typedef struct
343
{
344
  __IO uint32_t ACR;
345
  __IO uint32_t KEYR;
346
  __IO uint32_t OPTKEYR;
347
  __IO uint32_t SR;
348
  __IO uint32_t CR;
349
  __IO uint32_t AR;
350
  __IO uint32_t RESERVED;
351
  __IO uint32_t OBR;
352
  __IO uint32_t WRPR;
353
  uint32_t RESERVED1[8];
354
  __IO uint32_t KEYR2;
355
  uint32_t RESERVED2;  
356
  __IO uint32_t SR2;
357
  __IO uint32_t CR2;
358
  __IO uint32_t AR2;
359
} FLASH_TypeDef;
360
 
361
/**
362
  * @brief Option Bytes Registers
363
  */
364
 
365
typedef struct
366
{
367
  __IO uint16_t RDP;
368
  __IO uint16_t USER;
369
  __IO uint16_t Data0;
370
  __IO uint16_t Data1;
371
  __IO uint16_t WRP0;
372
  __IO uint16_t WRP1;
373
  __IO uint16_t WRP2;
374
  __IO uint16_t WRP3;
375
} OB_TypeDef;
376
 
377
/**
378
  * @brief Flexible Static Memory Controller
379
  */
380
 
381
typedef struct
382
{
383
  __IO uint32_t BTCR[8];  
384
} FSMC_Bank1_TypeDef;
385
 
386
/**
387
  * @brief Flexible Static Memory Controller Bank1E
388
  */
389
 
390
typedef struct
391
{
392
  __IO uint32_t BWTR[7];
393
} FSMC_Bank1E_TypeDef;
394
 
395
/**
396
  * @brief Flexible Static Memory Controller Bank2
397
  */
398
 
399
typedef struct
400
{
401
  __IO uint32_t PCR2;       /*!< NAND Flash control register 2,                       Address offset: 0x60 */
402
  __IO uint32_t SR2;        /*!< NAND Flash FIFO status and interrupt register 2,     Address offset: 0x64 */
403
  __IO uint32_t PMEM2;      /*!< NAND Flash Common memory space timing register 2,    Address offset: 0x68 */
404
  __IO uint32_t PATT2;      /*!< NAND Flash Attribute memory space timing register 2, Address offset: 0x6C */
405
  uint32_t      RESERVED0;  /*!< Reserved, 0x70                                                            */
406
  __IO uint32_t ECCR2;      /*!< NAND Flash ECC result registers 2,                   Address offset: 0x74 */
407
  uint32_t      RESERVED1;  /*!< Reserved, 0x78                                                            */
408
  uint32_t      RESERVED2;  /*!< Reserved, 0x7C                                                            */
409
  __IO uint32_t PCR3;       /*!< NAND Flash control register 3,                       Address offset: 0x80 */
410
  __IO uint32_t SR3;        /*!< NAND Flash FIFO status and interrupt register 3,     Address offset: 0x84 */
411
  __IO uint32_t PMEM3;      /*!< NAND Flash Common memory space timing register 3,    Address offset: 0x88 */
412
  __IO uint32_t PATT3;      /*!< NAND Flash Attribute memory space timing register 3, Address offset: 0x8C */
413
  uint32_t      RESERVED3;  /*!< Reserved, 0x90                                                            */
414
  __IO uint32_t ECCR3;      /*!< NAND Flash ECC result registers 3,                   Address offset: 0x94 */
415
} FSMC_Bank2_3_TypeDef;  
416
 
417
/**
418
  * @brief Flexible Static Memory Controller Bank4
419
  */
420
 
421
typedef struct
422
{
423
  __IO uint32_t PCR4;
424
  __IO uint32_t SR4;
425
  __IO uint32_t PMEM4;
426
  __IO uint32_t PATT4;
427
  __IO uint32_t PIO4;
428
} FSMC_Bank4_TypeDef;
429
 
430
/**
431
  * @brief General Purpose I/O
432
  */
433
 
434
typedef struct
435
{
436
  __IO uint32_t CRL;
437
  __IO uint32_t CRH;
438
  __IO uint32_t IDR;
439
  __IO uint32_t ODR;
440
  __IO uint32_t BSRR;
441
  __IO uint32_t BRR;
442
  __IO uint32_t LCKR;
443
} GPIO_TypeDef;
444
 
445
/**
446
  * @brief Alternate Function I/O
447
  */
448
 
449
typedef struct
450
{
451
  __IO uint32_t EVCR;
452
  __IO uint32_t MAPR;
453
  __IO uint32_t EXTICR[4];
454
  uint32_t RESERVED0;
455
  __IO uint32_t MAPR2;  
456
} AFIO_TypeDef;
457
/**
458
  * @brief Inter Integrated Circuit Interface
459
  */
460
 
461
typedef struct
462
{
463
  __IO uint32_t CR1;
464
  __IO uint32_t CR2;
465
  __IO uint32_t OAR1;
466
  __IO uint32_t OAR2;
467
  __IO uint32_t DR;
468
  __IO uint32_t SR1;
469
  __IO uint32_t SR2;
470
  __IO uint32_t CCR;
471
  __IO uint32_t TRISE;
472
} I2C_TypeDef;
473
 
474
/**
475
  * @brief Independent WATCHDOG
476
  */
477
 
478
typedef struct
479
{
480
  __IO uint32_t KR;           /*!< Key register,                                Address offset: 0x00 */
481
  __IO uint32_t PR;           /*!< Prescaler register,                          Address offset: 0x04 */
482
  __IO uint32_t RLR;          /*!< Reload register,                             Address offset: 0x08 */
483
  __IO uint32_t SR;           /*!< Status register,                             Address offset: 0x0C */
484
} IWDG_TypeDef;
485
 
486
/**
487
  * @brief Power Control
488
  */
489
 
490
typedef struct
491
{
492
  __IO uint32_t CR;
493
  __IO uint32_t CSR;
494
} PWR_TypeDef;
495
 
496
/**
497
  * @brief Reset and Clock Control
498
  */
499
 
500
typedef struct
501
{
502
  __IO uint32_t CR;
503
  __IO uint32_t CFGR;
504
  __IO uint32_t CIR;
505
  __IO uint32_t APB2RSTR;
506
  __IO uint32_t APB1RSTR;
507
  __IO uint32_t AHBENR;
508
  __IO uint32_t APB2ENR;
509
  __IO uint32_t APB1ENR;
510
  __IO uint32_t BDCR;
511
  __IO uint32_t CSR;
512
 
513
 
514
} RCC_TypeDef;
515
 
516
/**
517
  * @brief Real-Time Clock
518
  */
519
 
520
typedef struct
521
{
522
  __IO uint32_t CRH;
523
  __IO uint32_t CRL;
524
  __IO uint32_t PRLH;
525
  __IO uint32_t PRLL;
526
  __IO uint32_t DIVH;
527
  __IO uint32_t DIVL;
528
  __IO uint32_t CNTH;
529
  __IO uint32_t CNTL;
530
  __IO uint32_t ALRH;
531
  __IO uint32_t ALRL;
532
} RTC_TypeDef;
533
 
534
/**
535
  * @brief SD host Interface
536
  */
537
 
538
typedef struct
539
{
540
  __IO uint32_t POWER;
541
  __IO uint32_t CLKCR;
542
  __IO uint32_t ARG;
543
  __IO uint32_t CMD;
544
  __I uint32_t RESPCMD;
545
  __I uint32_t RESP1;
546
  __I uint32_t RESP2;
547
  __I uint32_t RESP3;
548
  __I uint32_t RESP4;
549
  __IO uint32_t DTIMER;
550
  __IO uint32_t DLEN;
551
  __IO uint32_t DCTRL;
552
  __I uint32_t DCOUNT;
553
  __I uint32_t STA;
554
  __IO uint32_t ICR;
555
  __IO uint32_t MASK;
556
  uint32_t  RESERVED0[2];
557
  __I uint32_t FIFOCNT;
558
  uint32_t  RESERVED1[13];
559
  __IO uint32_t FIFO;
560
} SDIO_TypeDef;
561
 
562
/**
563
  * @brief Serial Peripheral Interface
564
  */
565
 
566
typedef struct
567
{
568
  __IO uint32_t CR1;
569
  __IO uint32_t CR2;
570
  __IO uint32_t SR;
571
  __IO uint32_t DR;
572
  __IO uint32_t CRCPR;
573
  __IO uint32_t RXCRCR;
574
  __IO uint32_t TXCRCR;
575
  __IO uint32_t I2SCFGR;
576
} SPI_TypeDef;
577
 
578
/**
579
  * @brief TIM Timers
580
  */
581
typedef struct
582
{
583
  __IO uint32_t CR1;             /*!< TIM control register 1,                      Address offset: 0x00 */
584
  __IO uint32_t CR2;             /*!< TIM control register 2,                      Address offset: 0x04 */
585
  __IO uint32_t SMCR;            /*!< TIM slave Mode Control register,             Address offset: 0x08 */
586
  __IO uint32_t DIER;            /*!< TIM DMA/interrupt enable register,           Address offset: 0x0C */
587
  __IO uint32_t SR;              /*!< TIM status register,                         Address offset: 0x10 */
588
  __IO uint32_t EGR;             /*!< TIM event generation register,               Address offset: 0x14 */
589
  __IO uint32_t CCMR1;           /*!< TIM  capture/compare mode register 1,        Address offset: 0x18 */
590
  __IO uint32_t CCMR2;           /*!< TIM  capture/compare mode register 2,        Address offset: 0x1C */
591
  __IO uint32_t CCER;            /*!< TIM capture/compare enable register,         Address offset: 0x20 */
592
  __IO uint32_t CNT;             /*!< TIM counter register,                        Address offset: 0x24 */
593
  __IO uint32_t PSC;             /*!< TIM prescaler register,                      Address offset: 0x28 */
594
  __IO uint32_t ARR;             /*!< TIM auto-reload register,                    Address offset: 0x2C */
595
  __IO uint32_t RCR;             /*!< TIM  repetition counter register,            Address offset: 0x30 */
596
  __IO uint32_t CCR1;            /*!< TIM capture/compare register 1,              Address offset: 0x34 */
597
  __IO uint32_t CCR2;            /*!< TIM capture/compare register 2,              Address offset: 0x38 */
598
  __IO uint32_t CCR3;            /*!< TIM capture/compare register 3,              Address offset: 0x3C */
599
  __IO uint32_t CCR4;            /*!< TIM capture/compare register 4,              Address offset: 0x40 */
600
  __IO uint32_t BDTR;            /*!< TIM break and dead-time register,            Address offset: 0x44 */
601
  __IO uint32_t DCR;             /*!< TIM DMA control register,                    Address offset: 0x48 */
602
  __IO uint32_t DMAR;            /*!< TIM DMA address for full transfer register,  Address offset: 0x4C */
603
  __IO uint32_t OR;              /*!< TIM option register,                         Address offset: 0x50 */
604
}TIM_TypeDef;
605
 
606
 
607
/**
608
  * @brief Universal Synchronous Asynchronous Receiver Transmitter
609
  */
610
 
611
typedef struct
612
{
613
  __IO uint32_t SR;         /*!< USART Status register,                   Address offset: 0x00 */
614
  __IO uint32_t DR;         /*!< USART Data register,                     Address offset: 0x04 */
615
  __IO uint32_t BRR;        /*!< USART Baud rate register,                Address offset: 0x08 */
616
  __IO uint32_t CR1;        /*!< USART Control register 1,                Address offset: 0x0C */
617
  __IO uint32_t CR2;        /*!< USART Control register 2,                Address offset: 0x10 */
618
  __IO uint32_t CR3;        /*!< USART Control register 3,                Address offset: 0x14 */
619
  __IO uint32_t GTPR;       /*!< USART Guard time and prescaler register, Address offset: 0x18 */
620
} USART_TypeDef;
621
 
622
 
623
 
624
/**
625
  * @brief Window WATCHDOG
626
  */
627
 
628
typedef struct
629
{
630
  __IO uint32_t CR;   /*!< WWDG Control register,       Address offset: 0x00 */
631
  __IO uint32_t CFR;  /*!< WWDG Configuration register, Address offset: 0x04 */
632
  __IO uint32_t SR;   /*!< WWDG Status register,        Address offset: 0x08 */
633
} WWDG_TypeDef;
634
 
635
/**
636
  * @}
637
  */
638
 
639
/** @addtogroup Peripheral_memory_map
640
  * @{
641
  */
642
 
643
 
644
#define FLASH_BASE            ((uint32_t)0x08000000) /*!< FLASH base address in the alias region */
645
#define FLASH_BANK1_END       ((uint32_t)0x0807FFFF) /*!< FLASH END address of bank1 */
646
#define FLASH_BANK2_END       ((uint32_t)0x080FFFFF) /*!< FLASH END address of bank2 */
647
#define SRAM_BASE             ((uint32_t)0x20000000) /*!< SRAM base address in the alias region */
648
#define PERIPH_BASE           ((uint32_t)0x40000000) /*!< Peripheral base address in the alias region */
649
 
650
#define SRAM_BB_BASE          ((uint32_t)0x22000000) /*!< SRAM base address in the bit-band region */
651
#define PERIPH_BB_BASE        ((uint32_t)0x42000000) /*!< Peripheral base address in the bit-band region */
652
 
653
#define FSMC_BASE             ((uint32_t)0x60000000) /*!< FSMC base address */
654
#define FSMC_R_BASE           ((uint32_t)0xA0000000) /*!< FSMC registers base address */
655
 
656
/*!< Peripheral memory map */
657
#define APB1PERIPH_BASE       PERIPH_BASE
658
#define APB2PERIPH_BASE       (PERIPH_BASE + 0x10000)
659
#define AHBPERIPH_BASE        (PERIPH_BASE + 0x20000)
660
 
661
#define TIM2_BASE             (APB1PERIPH_BASE + 0x0000)
662
#define TIM3_BASE             (APB1PERIPH_BASE + 0x0400)
663
#define TIM4_BASE             (APB1PERIPH_BASE + 0x0800)
664
#define TIM5_BASE             (APB1PERIPH_BASE + 0x0C00)
665
#define TIM6_BASE             (APB1PERIPH_BASE + 0x1000)
666
#define TIM7_BASE             (APB1PERIPH_BASE + 0x1400)
667
#define TIM12_BASE            (APB1PERIPH_BASE + 0x1800)
668
#define TIM13_BASE            (APB1PERIPH_BASE + 0x1C00)
669
#define TIM14_BASE            (APB1PERIPH_BASE + 0x2000)
670
#define RTC_BASE              (APB1PERIPH_BASE + 0x2800)
671
#define WWDG_BASE             (APB1PERIPH_BASE + 0x2C00)
672
#define IWDG_BASE             (APB1PERIPH_BASE + 0x3000)
673
#define SPI2_BASE             (APB1PERIPH_BASE + 0x3800)
674
#define SPI3_BASE             (APB1PERIPH_BASE + 0x3C00)
675
#define USART2_BASE           (APB1PERIPH_BASE + 0x4400)
676
#define USART3_BASE           (APB1PERIPH_BASE + 0x4800)
677
#define UART4_BASE            (APB1PERIPH_BASE + 0x4C00)
678
#define UART5_BASE            (APB1PERIPH_BASE + 0x5000)
679
#define I2C1_BASE             (APB1PERIPH_BASE + 0x5400)
680
#define I2C2_BASE             (APB1PERIPH_BASE + 0x5800)
681
#define BKP_BASE              (APB1PERIPH_BASE + 0x6C00)
682
#define PWR_BASE              (APB1PERIPH_BASE + 0x7000)
683
#define DAC_BASE              (APB1PERIPH_BASE + 0x7400)
684
#define AFIO_BASE             (APB2PERIPH_BASE + 0x0000)
685
#define EXTI_BASE             (APB2PERIPH_BASE + 0x0400)
686
#define GPIOA_BASE            (APB2PERIPH_BASE + 0x0800)
687
#define GPIOB_BASE            (APB2PERIPH_BASE + 0x0C00)
688
#define GPIOC_BASE            (APB2PERIPH_BASE + 0x1000)
689
#define GPIOD_BASE            (APB2PERIPH_BASE + 0x1400)
690
#define GPIOE_BASE            (APB2PERIPH_BASE + 0x1800)
691
#define GPIOF_BASE            (APB2PERIPH_BASE + 0x1C00)
692
#define GPIOG_BASE            (APB2PERIPH_BASE + 0x2000)
693
#define ADC1_BASE             (APB2PERIPH_BASE + 0x2400)
694
#define ADC2_BASE             (APB2PERIPH_BASE + 0x2800)
695
#define SPI1_BASE             (APB2PERIPH_BASE + 0x3000)
696
#define USART1_BASE           (APB2PERIPH_BASE + 0x3800)
697
#define TIM9_BASE             (APB2PERIPH_BASE + 0x4C00)
698
#define TIM10_BASE            (APB2PERIPH_BASE + 0x5000)
699
#define TIM11_BASE            (APB2PERIPH_BASE + 0x5400)
700
 
701
#define SDIO_BASE             (PERIPH_BASE + 0x18000)
702
 
703
#define DMA1_BASE             (AHBPERIPH_BASE + 0x0000)
704
#define DMA1_Channel1_BASE    (AHBPERIPH_BASE + 0x0008)
705
#define DMA1_Channel2_BASE    (AHBPERIPH_BASE + 0x001C)
706
#define DMA1_Channel3_BASE    (AHBPERIPH_BASE + 0x0030)
707
#define DMA1_Channel4_BASE    (AHBPERIPH_BASE + 0x0044)
708
#define DMA1_Channel5_BASE    (AHBPERIPH_BASE + 0x0058)
709
#define DMA1_Channel6_BASE    (AHBPERIPH_BASE + 0x006C)
710
#define DMA1_Channel7_BASE    (AHBPERIPH_BASE + 0x0080)
711
#define DMA2_BASE             (AHBPERIPH_BASE + 0x0400)
712
#define DMA2_Channel1_BASE    (AHBPERIPH_BASE + 0x0408)
713
#define DMA2_Channel2_BASE    (AHBPERIPH_BASE + 0x041C)
714
#define DMA2_Channel3_BASE    (AHBPERIPH_BASE + 0x0430)
715
#define DMA2_Channel4_BASE    (AHBPERIPH_BASE + 0x0444)
716
#define DMA2_Channel5_BASE    (AHBPERIPH_BASE + 0x0458)
717
#define RCC_BASE              (AHBPERIPH_BASE + 0x1000)
718
#define CRC_BASE              (AHBPERIPH_BASE + 0x3000)
719
 
720
#define FLASH_R_BASE          (AHBPERIPH_BASE + 0x2000) /*!< Flash registers base address */
5 mjames 721
#define FLASHSIZE_BASE        ((uint32_t)0x1FFFF7E0)    /*!< FLASH Size register base address */
722
#define UID_BASE              ((uint32_t)0x1FFFF7E8)    /*!< Unique device ID register base address */
2 mjames 723
#define OB_BASE               ((uint32_t)0x1FFFF800)    /*!< Flash Option Bytes base address */
724
 
725
 
726
#define FSMC_BANK1            (FSMC_BASE)               /*!< FSMC Bank1 base address */
727
#define FSMC_BANK1_1          (FSMC_BANK1)              /*!< FSMC Bank1_1 base address */
728
#define FSMC_BANK1_2          (FSMC_BANK1 + 0x04000000) /*!< FSMC Bank1_2 base address */
729
#define FSMC_BANK1_3          (FSMC_BANK1 + 0x08000000) /*!< FSMC Bank1_3 base address */
730
#define FSMC_BANK1_4          (FSMC_BANK1 + 0x0C000000) /*!< FSMC Bank1_4 base address */
731
 
732
#define FSMC_BANK2            (FSMC_BASE + 0x10000000)  /*!< FSMC Bank2 base address */
733
#define FSMC_BANK3            (FSMC_BASE + 0x20000000)  /*!< FSMC Bank3 base address */
734
#define FSMC_BANK4            (FSMC_BASE + 0x30000000)  /*!< FSMC Bank4 base address */
735
 
736
#define FSMC_BANK1_R_BASE     (FSMC_R_BASE + 0x0000)    /*!< FSMC Bank1 registers base address */
737
#define FSMC_BANK1E_R_BASE    (FSMC_R_BASE + 0x0104)    /*!< FSMC Bank1E registers base address */
738
#define FSMC_BANK2_3_R_BASE   (FSMC_R_BASE + 0x0060)    /*!< FSMC Bank2/Bank3 registers base address */
739
#define FSMC_BANK4_R_BASE     (FSMC_R_BASE + 0x00A0)    /*!< FSMC Bank4 registers base address */
740
 
741
#define DBGMCU_BASE          ((uint32_t)0xE0042000) /*!< Debug MCU registers base address */
742
 
743
 
744
 
745
/**
746
  * @}
747
  */
748
 
749
/** @addtogroup Peripheral_declaration
750
  * @{
751
  */  
752
 
753
#define TIM2                ((TIM_TypeDef *) TIM2_BASE)
754
#define TIM3                ((TIM_TypeDef *) TIM3_BASE)
755
#define TIM4                ((TIM_TypeDef *) TIM4_BASE)
756
#define TIM5                ((TIM_TypeDef *) TIM5_BASE)
757
#define TIM6                ((TIM_TypeDef *) TIM6_BASE)
758
#define TIM7                ((TIM_TypeDef *) TIM7_BASE)
759
#define TIM12               ((TIM_TypeDef *) TIM12_BASE)
760
#define TIM13               ((TIM_TypeDef *) TIM13_BASE)
761
#define TIM14               ((TIM_TypeDef *) TIM14_BASE)
762
#define RTC                 ((RTC_TypeDef *) RTC_BASE)
763
#define WWDG                ((WWDG_TypeDef *) WWDG_BASE)
764
#define IWDG                ((IWDG_TypeDef *) IWDG_BASE)
765
#define SPI2                ((SPI_TypeDef *) SPI2_BASE)
766
#define SPI3                ((SPI_TypeDef *) SPI3_BASE)
767
#define USART2              ((USART_TypeDef *) USART2_BASE)
768
#define USART3              ((USART_TypeDef *) USART3_BASE)
769
#define UART4               ((USART_TypeDef *) UART4_BASE)
770
#define UART5               ((USART_TypeDef *) UART5_BASE)
771
#define I2C1                ((I2C_TypeDef *) I2C1_BASE)
772
#define I2C2                ((I2C_TypeDef *) I2C2_BASE)
773
#define BKP                 ((BKP_TypeDef *) BKP_BASE)
774
#define PWR                 ((PWR_TypeDef *) PWR_BASE)
775
#define DAC                 ((DAC_TypeDef *) DAC_BASE)
776
#define AFIO                ((AFIO_TypeDef *) AFIO_BASE)
777
#define EXTI                ((EXTI_TypeDef *) EXTI_BASE)
778
#define GPIOA               ((GPIO_TypeDef *) GPIOA_BASE)
779
#define GPIOB               ((GPIO_TypeDef *) GPIOB_BASE)
780
#define GPIOC               ((GPIO_TypeDef *) GPIOC_BASE)
781
#define GPIOD               ((GPIO_TypeDef *) GPIOD_BASE)
782
#define GPIOE               ((GPIO_TypeDef *) GPIOE_BASE)
783
#define GPIOF               ((GPIO_TypeDef *) GPIOF_BASE)
784
#define GPIOG               ((GPIO_TypeDef *) GPIOG_BASE)
785
#define ADC1                ((ADC_TypeDef *) ADC1_BASE)
786
#define ADC2                ((ADC_TypeDef *) ADC2_BASE)
5 mjames 787
#define ADC12_COMMON        ((ADC_Common_TypeDef *) ADC1_BASE)
2 mjames 788
#define SPI1                ((SPI_TypeDef *) SPI1_BASE)
789
#define USART1              ((USART_TypeDef *) USART1_BASE)
790
#define TIM9                ((TIM_TypeDef *) TIM9_BASE)
791
#define TIM10               ((TIM_TypeDef *) TIM10_BASE)
792
#define TIM11               ((TIM_TypeDef *) TIM11_BASE)
793
#define SDIO                ((SDIO_TypeDef *) SDIO_BASE)
794
#define DMA1                ((DMA_TypeDef *) DMA1_BASE)
795
#define DMA2                ((DMA_TypeDef *) DMA2_BASE)
796
#define DMA1_Channel1       ((DMA_Channel_TypeDef *) DMA1_Channel1_BASE)
797
#define DMA1_Channel2       ((DMA_Channel_TypeDef *) DMA1_Channel2_BASE)
798
#define DMA1_Channel3       ((DMA_Channel_TypeDef *) DMA1_Channel3_BASE)
799
#define DMA1_Channel4       ((DMA_Channel_TypeDef *) DMA1_Channel4_BASE)
800
#define DMA1_Channel5       ((DMA_Channel_TypeDef *) DMA1_Channel5_BASE)
801
#define DMA1_Channel6       ((DMA_Channel_TypeDef *) DMA1_Channel6_BASE)
802
#define DMA1_Channel7       ((DMA_Channel_TypeDef *) DMA1_Channel7_BASE)
803
#define DMA2_Channel1       ((DMA_Channel_TypeDef *) DMA2_Channel1_BASE)
804
#define DMA2_Channel2       ((DMA_Channel_TypeDef *) DMA2_Channel2_BASE)
805
#define DMA2_Channel3       ((DMA_Channel_TypeDef *) DMA2_Channel3_BASE)
806
#define DMA2_Channel4       ((DMA_Channel_TypeDef *) DMA2_Channel4_BASE)
807
#define DMA2_Channel5       ((DMA_Channel_TypeDef *) DMA2_Channel5_BASE)
808
#define RCC                 ((RCC_TypeDef *) RCC_BASE)
809
#define CRC                 ((CRC_TypeDef *) CRC_BASE)
810
#define FLASH               ((FLASH_TypeDef *) FLASH_R_BASE)
811
#define OB                  ((OB_TypeDef *) OB_BASE)
812
#define FSMC_Bank1          ((FSMC_Bank1_TypeDef *) FSMC_BANK1_R_BASE)
813
#define FSMC_Bank1E         ((FSMC_Bank1E_TypeDef *) FSMC_BANK1E_R_BASE)
814
#define FSMC_Bank2_3        ((FSMC_Bank2_3_TypeDef *) FSMC_BANK2_3_R_BASE)
815
#define FSMC_Bank4          ((FSMC_Bank4_TypeDef *) FSMC_BANK4_R_BASE)
816
#define DBGMCU              ((DBGMCU_TypeDef *) DBGMCU_BASE)
817
 
818
 
819
/**
820
  * @}
821
  */
822
 
823
/** @addtogroup Exported_constants
824
  * @{
825
  */
826
 
827
  /** @addtogroup Peripheral_Registers_Bits_Definition
828
  * @{
829
  */
830
 
831
/******************************************************************************/
832
/*                         Peripheral Registers_Bits_Definition               */
833
/******************************************************************************/
834
 
835
/******************************************************************************/
836
/*                                                                            */
837
/*                       CRC calculation unit (CRC)                           */
838
/*                                                                            */
839
/******************************************************************************/
840
 
841
/*******************  Bit definition for CRC_DR register  *********************/
5 mjames 842
#define CRC_DR_DR_Pos                       (0U)                               
843
#define CRC_DR_DR_Msk                       (0xFFFFFFFFU << CRC_DR_DR_Pos)     /*!< 0xFFFFFFFF */
844
#define CRC_DR_DR                           CRC_DR_DR_Msk                      /*!< Data register bits */
2 mjames 845
 
846
/*******************  Bit definition for CRC_IDR register  ********************/
5 mjames 847
#define CRC_IDR_IDR_Pos                     (0U)                               
848
#define CRC_IDR_IDR_Msk                     (0xFFU << CRC_IDR_IDR_Pos)         /*!< 0x000000FF */
849
#define CRC_IDR_IDR                         CRC_IDR_IDR_Msk                    /*!< General-purpose 8-bit data register bits */
2 mjames 850
 
851
/********************  Bit definition for CRC_CR register  ********************/
5 mjames 852
#define CRC_CR_RESET_Pos                    (0U)                               
853
#define CRC_CR_RESET_Msk                    (0x1U << CRC_CR_RESET_Pos)         /*!< 0x00000001 */
854
#define CRC_CR_RESET                        CRC_CR_RESET_Msk                   /*!< RESET bit */
2 mjames 855
 
856
/******************************************************************************/
857
/*                                                                            */
858
/*                             Power Control                                  */
859
/*                                                                            */
860
/******************************************************************************/
861
 
862
/********************  Bit definition for PWR_CR register  ********************/
5 mjames 863
#define PWR_CR_LPDS_Pos                     (0U)                               
864
#define PWR_CR_LPDS_Msk                     (0x1U << PWR_CR_LPDS_Pos)          /*!< 0x00000001 */
865
#define PWR_CR_LPDS                         PWR_CR_LPDS_Msk                    /*!< Low-Power Deepsleep */
866
#define PWR_CR_PDDS_Pos                     (1U)                               
867
#define PWR_CR_PDDS_Msk                     (0x1U << PWR_CR_PDDS_Pos)          /*!< 0x00000002 */
868
#define PWR_CR_PDDS                         PWR_CR_PDDS_Msk                    /*!< Power Down Deepsleep */
869
#define PWR_CR_CWUF_Pos                     (2U)                               
870
#define PWR_CR_CWUF_Msk                     (0x1U << PWR_CR_CWUF_Pos)          /*!< 0x00000004 */
871
#define PWR_CR_CWUF                         PWR_CR_CWUF_Msk                    /*!< Clear Wakeup Flag */
872
#define PWR_CR_CSBF_Pos                     (3U)                               
873
#define PWR_CR_CSBF_Msk                     (0x1U << PWR_CR_CSBF_Pos)          /*!< 0x00000008 */
874
#define PWR_CR_CSBF                         PWR_CR_CSBF_Msk                    /*!< Clear Standby Flag */
875
#define PWR_CR_PVDE_Pos                     (4U)                               
876
#define PWR_CR_PVDE_Msk                     (0x1U << PWR_CR_PVDE_Pos)          /*!< 0x00000010 */
877
#define PWR_CR_PVDE                         PWR_CR_PVDE_Msk                    /*!< Power Voltage Detector Enable */
2 mjames 878
 
5 mjames 879
#define PWR_CR_PLS_Pos                      (5U)                               
880
#define PWR_CR_PLS_Msk                      (0x7U << PWR_CR_PLS_Pos)           /*!< 0x000000E0 */
881
#define PWR_CR_PLS                          PWR_CR_PLS_Msk                     /*!< PLS[2:0] bits (PVD Level Selection) */
882
#define PWR_CR_PLS_0                        (0x1U << PWR_CR_PLS_Pos)           /*!< 0x00000020 */
883
#define PWR_CR_PLS_1                        (0x2U << PWR_CR_PLS_Pos)           /*!< 0x00000040 */
884
#define PWR_CR_PLS_2                        (0x4U << PWR_CR_PLS_Pos)           /*!< 0x00000080 */
2 mjames 885
 
886
/*!< PVD level configuration */
5 mjames 887
#define PWR_CR_PLS_2V2                      ((uint32_t)0x00000000)             /*!< PVD level 2.2V */
888
#define PWR_CR_PLS_2V3                      ((uint32_t)0x00000020)             /*!< PVD level 2.3V */
889
#define PWR_CR_PLS_2V4                      ((uint32_t)0x00000040)             /*!< PVD level 2.4V */
890
#define PWR_CR_PLS_2V5                      ((uint32_t)0x00000060)             /*!< PVD level 2.5V */
891
#define PWR_CR_PLS_2V6                      ((uint32_t)0x00000080)             /*!< PVD level 2.6V */
892
#define PWR_CR_PLS_2V7                      ((uint32_t)0x000000A0)             /*!< PVD level 2.7V */
893
#define PWR_CR_PLS_2V8                      ((uint32_t)0x000000C0)             /*!< PVD level 2.8V */
894
#define PWR_CR_PLS_2V9                      ((uint32_t)0x000000E0)             /*!< PVD level 2.9V */
2 mjames 895
 
5 mjames 896
#define PWR_CR_DBP_Pos                      (8U)                               
897
#define PWR_CR_DBP_Msk                      (0x1U << PWR_CR_DBP_Pos)           /*!< 0x00000100 */
898
#define PWR_CR_DBP                          PWR_CR_DBP_Msk                     /*!< Disable Backup Domain write protection */
2 mjames 899
 
900
 
901
/*******************  Bit definition for PWR_CSR register  ********************/
5 mjames 902
#define PWR_CSR_WUF_Pos                     (0U)                               
903
#define PWR_CSR_WUF_Msk                     (0x1U << PWR_CSR_WUF_Pos)          /*!< 0x00000001 */
904
#define PWR_CSR_WUF                         PWR_CSR_WUF_Msk                    /*!< Wakeup Flag */
905
#define PWR_CSR_SBF_Pos                     (1U)                               
906
#define PWR_CSR_SBF_Msk                     (0x1U << PWR_CSR_SBF_Pos)          /*!< 0x00000002 */
907
#define PWR_CSR_SBF                         PWR_CSR_SBF_Msk                    /*!< Standby Flag */
908
#define PWR_CSR_PVDO_Pos                    (2U)                               
909
#define PWR_CSR_PVDO_Msk                    (0x1U << PWR_CSR_PVDO_Pos)         /*!< 0x00000004 */
910
#define PWR_CSR_PVDO                        PWR_CSR_PVDO_Msk                   /*!< PVD Output */
911
#define PWR_CSR_EWUP_Pos                    (8U)                               
912
#define PWR_CSR_EWUP_Msk                    (0x1U << PWR_CSR_EWUP_Pos)         /*!< 0x00000100 */
913
#define PWR_CSR_EWUP                        PWR_CSR_EWUP_Msk                   /*!< Enable WKUP pin */
2 mjames 914
 
915
/******************************************************************************/
916
/*                                                                            */
917
/*                            Backup registers                                */
918
/*                                                                            */
919
/******************************************************************************/
920
 
921
/*******************  Bit definition for BKP_DR1 register  ********************/
5 mjames 922
#define BKP_DR1_D_Pos                       (0U)                               
923
#define BKP_DR1_D_Msk                       (0xFFFFU << BKP_DR1_D_Pos)         /*!< 0x0000FFFF */
924
#define BKP_DR1_D                           BKP_DR1_D_Msk                      /*!< Backup data */
2 mjames 925
 
926
/*******************  Bit definition for BKP_DR2 register  ********************/
5 mjames 927
#define BKP_DR2_D_Pos                       (0U)                               
928
#define BKP_DR2_D_Msk                       (0xFFFFU << BKP_DR2_D_Pos)         /*!< 0x0000FFFF */
929
#define BKP_DR2_D                           BKP_DR2_D_Msk                      /*!< Backup data */
2 mjames 930
 
931
/*******************  Bit definition for BKP_DR3 register  ********************/
5 mjames 932
#define BKP_DR3_D_Pos                       (0U)                               
933
#define BKP_DR3_D_Msk                       (0xFFFFU << BKP_DR3_D_Pos)         /*!< 0x0000FFFF */
934
#define BKP_DR3_D                           BKP_DR3_D_Msk                      /*!< Backup data */
2 mjames 935
 
936
/*******************  Bit definition for BKP_DR4 register  ********************/
5 mjames 937
#define BKP_DR4_D_Pos                       (0U)                               
938
#define BKP_DR4_D_Msk                       (0xFFFFU << BKP_DR4_D_Pos)         /*!< 0x0000FFFF */
939
#define BKP_DR4_D                           BKP_DR4_D_Msk                      /*!< Backup data */
2 mjames 940
 
941
/*******************  Bit definition for BKP_DR5 register  ********************/
5 mjames 942
#define BKP_DR5_D_Pos                       (0U)                               
943
#define BKP_DR5_D_Msk                       (0xFFFFU << BKP_DR5_D_Pos)         /*!< 0x0000FFFF */
944
#define BKP_DR5_D                           BKP_DR5_D_Msk                      /*!< Backup data */
2 mjames 945
 
946
/*******************  Bit definition for BKP_DR6 register  ********************/
5 mjames 947
#define BKP_DR6_D_Pos                       (0U)                               
948
#define BKP_DR6_D_Msk                       (0xFFFFU << BKP_DR6_D_Pos)         /*!< 0x0000FFFF */
949
#define BKP_DR6_D                           BKP_DR6_D_Msk                      /*!< Backup data */
2 mjames 950
 
951
/*******************  Bit definition for BKP_DR7 register  ********************/
5 mjames 952
#define BKP_DR7_D_Pos                       (0U)                               
953
#define BKP_DR7_D_Msk                       (0xFFFFU << BKP_DR7_D_Pos)         /*!< 0x0000FFFF */
954
#define BKP_DR7_D                           BKP_DR7_D_Msk                      /*!< Backup data */
2 mjames 955
 
956
/*******************  Bit definition for BKP_DR8 register  ********************/
5 mjames 957
#define BKP_DR8_D_Pos                       (0U)                               
958
#define BKP_DR8_D_Msk                       (0xFFFFU << BKP_DR8_D_Pos)         /*!< 0x0000FFFF */
959
#define BKP_DR8_D                           BKP_DR8_D_Msk                      /*!< Backup data */
2 mjames 960
 
961
/*******************  Bit definition for BKP_DR9 register  ********************/
5 mjames 962
#define BKP_DR9_D_Pos                       (0U)                               
963
#define BKP_DR9_D_Msk                       (0xFFFFU << BKP_DR9_D_Pos)         /*!< 0x0000FFFF */
964
#define BKP_DR9_D                           BKP_DR9_D_Msk                      /*!< Backup data */
2 mjames 965
 
966
/*******************  Bit definition for BKP_DR10 register  *******************/
5 mjames 967
#define BKP_DR10_D_Pos                      (0U)                               
968
#define BKP_DR10_D_Msk                      (0xFFFFU << BKP_DR10_D_Pos)        /*!< 0x0000FFFF */
969
#define BKP_DR10_D                          BKP_DR10_D_Msk                     /*!< Backup data */
2 mjames 970
 
971
/*******************  Bit definition for BKP_DR11 register  *******************/
5 mjames 972
#define BKP_DR11_D_Pos                      (0U)                               
973
#define BKP_DR11_D_Msk                      (0xFFFFU << BKP_DR11_D_Pos)        /*!< 0x0000FFFF */
974
#define BKP_DR11_D                          BKP_DR11_D_Msk                     /*!< Backup data */
2 mjames 975
 
976
/*******************  Bit definition for BKP_DR12 register  *******************/
5 mjames 977
#define BKP_DR12_D_Pos                      (0U)                               
978
#define BKP_DR12_D_Msk                      (0xFFFFU << BKP_DR12_D_Pos)        /*!< 0x0000FFFF */
979
#define BKP_DR12_D                          BKP_DR12_D_Msk                     /*!< Backup data */
2 mjames 980
 
981
/*******************  Bit definition for BKP_DR13 register  *******************/
5 mjames 982
#define BKP_DR13_D_Pos                      (0U)                               
983
#define BKP_DR13_D_Msk                      (0xFFFFU << BKP_DR13_D_Pos)        /*!< 0x0000FFFF */
984
#define BKP_DR13_D                          BKP_DR13_D_Msk                     /*!< Backup data */
2 mjames 985
 
986
/*******************  Bit definition for BKP_DR14 register  *******************/
5 mjames 987
#define BKP_DR14_D_Pos                      (0U)                               
988
#define BKP_DR14_D_Msk                      (0xFFFFU << BKP_DR14_D_Pos)        /*!< 0x0000FFFF */
989
#define BKP_DR14_D                          BKP_DR14_D_Msk                     /*!< Backup data */
2 mjames 990
 
991
/*******************  Bit definition for BKP_DR15 register  *******************/
5 mjames 992
#define BKP_DR15_D_Pos                      (0U)                               
993
#define BKP_DR15_D_Msk                      (0xFFFFU << BKP_DR15_D_Pos)        /*!< 0x0000FFFF */
994
#define BKP_DR15_D                          BKP_DR15_D_Msk                     /*!< Backup data */
2 mjames 995
 
996
/*******************  Bit definition for BKP_DR16 register  *******************/
5 mjames 997
#define BKP_DR16_D_Pos                      (0U)                               
998
#define BKP_DR16_D_Msk                      (0xFFFFU << BKP_DR16_D_Pos)        /*!< 0x0000FFFF */
999
#define BKP_DR16_D                          BKP_DR16_D_Msk                     /*!< Backup data */
2 mjames 1000
 
1001
/*******************  Bit definition for BKP_DR17 register  *******************/
5 mjames 1002
#define BKP_DR17_D_Pos                      (0U)                               
1003
#define BKP_DR17_D_Msk                      (0xFFFFU << BKP_DR17_D_Pos)        /*!< 0x0000FFFF */
1004
#define BKP_DR17_D                          BKP_DR17_D_Msk                     /*!< Backup data */
2 mjames 1005
 
1006
/******************  Bit definition for BKP_DR18 register  ********************/
5 mjames 1007
#define BKP_DR18_D_Pos                      (0U)                               
1008
#define BKP_DR18_D_Msk                      (0xFFFFU << BKP_DR18_D_Pos)        /*!< 0x0000FFFF */
1009
#define BKP_DR18_D                          BKP_DR18_D_Msk                     /*!< Backup data */
2 mjames 1010
 
1011
/*******************  Bit definition for BKP_DR19 register  *******************/
5 mjames 1012
#define BKP_DR19_D_Pos                      (0U)                               
1013
#define BKP_DR19_D_Msk                      (0xFFFFU << BKP_DR19_D_Pos)        /*!< 0x0000FFFF */
1014
#define BKP_DR19_D                          BKP_DR19_D_Msk                     /*!< Backup data */
2 mjames 1015
 
1016
/*******************  Bit definition for BKP_DR20 register  *******************/
5 mjames 1017
#define BKP_DR20_D_Pos                      (0U)                               
1018
#define BKP_DR20_D_Msk                      (0xFFFFU << BKP_DR20_D_Pos)        /*!< 0x0000FFFF */
1019
#define BKP_DR20_D                          BKP_DR20_D_Msk                     /*!< Backup data */
2 mjames 1020
 
1021
/*******************  Bit definition for BKP_DR21 register  *******************/
5 mjames 1022
#define BKP_DR21_D_Pos                      (0U)                               
1023
#define BKP_DR21_D_Msk                      (0xFFFFU << BKP_DR21_D_Pos)        /*!< 0x0000FFFF */
1024
#define BKP_DR21_D                          BKP_DR21_D_Msk                     /*!< Backup data */
2 mjames 1025
 
1026
/*******************  Bit definition for BKP_DR22 register  *******************/
5 mjames 1027
#define BKP_DR22_D_Pos                      (0U)                               
1028
#define BKP_DR22_D_Msk                      (0xFFFFU << BKP_DR22_D_Pos)        /*!< 0x0000FFFF */
1029
#define BKP_DR22_D                          BKP_DR22_D_Msk                     /*!< Backup data */
2 mjames 1030
 
1031
/*******************  Bit definition for BKP_DR23 register  *******************/
5 mjames 1032
#define BKP_DR23_D_Pos                      (0U)                               
1033
#define BKP_DR23_D_Msk                      (0xFFFFU << BKP_DR23_D_Pos)        /*!< 0x0000FFFF */
1034
#define BKP_DR23_D                          BKP_DR23_D_Msk                     /*!< Backup data */
2 mjames 1035
 
1036
/*******************  Bit definition for BKP_DR24 register  *******************/
5 mjames 1037
#define BKP_DR24_D_Pos                      (0U)                               
1038
#define BKP_DR24_D_Msk                      (0xFFFFU << BKP_DR24_D_Pos)        /*!< 0x0000FFFF */
1039
#define BKP_DR24_D                          BKP_DR24_D_Msk                     /*!< Backup data */
2 mjames 1040
 
1041
/*******************  Bit definition for BKP_DR25 register  *******************/
5 mjames 1042
#define BKP_DR25_D_Pos                      (0U)                               
1043
#define BKP_DR25_D_Msk                      (0xFFFFU << BKP_DR25_D_Pos)        /*!< 0x0000FFFF */
1044
#define BKP_DR25_D                          BKP_DR25_D_Msk                     /*!< Backup data */
2 mjames 1045
 
1046
/*******************  Bit definition for BKP_DR26 register  *******************/
5 mjames 1047
#define BKP_DR26_D_Pos                      (0U)                               
1048
#define BKP_DR26_D_Msk                      (0xFFFFU << BKP_DR26_D_Pos)        /*!< 0x0000FFFF */
1049
#define BKP_DR26_D                          BKP_DR26_D_Msk                     /*!< Backup data */
2 mjames 1050
 
1051
/*******************  Bit definition for BKP_DR27 register  *******************/
5 mjames 1052
#define BKP_DR27_D_Pos                      (0U)                               
1053
#define BKP_DR27_D_Msk                      (0xFFFFU << BKP_DR27_D_Pos)        /*!< 0x0000FFFF */
1054
#define BKP_DR27_D                          BKP_DR27_D_Msk                     /*!< Backup data */
2 mjames 1055
 
1056
/*******************  Bit definition for BKP_DR28 register  *******************/
5 mjames 1057
#define BKP_DR28_D_Pos                      (0U)                               
1058
#define BKP_DR28_D_Msk                      (0xFFFFU << BKP_DR28_D_Pos)        /*!< 0x0000FFFF */
1059
#define BKP_DR28_D                          BKP_DR28_D_Msk                     /*!< Backup data */
2 mjames 1060
 
1061
/*******************  Bit definition for BKP_DR29 register  *******************/
5 mjames 1062
#define BKP_DR29_D_Pos                      (0U)                               
1063
#define BKP_DR29_D_Msk                      (0xFFFFU << BKP_DR29_D_Pos)        /*!< 0x0000FFFF */
1064
#define BKP_DR29_D                          BKP_DR29_D_Msk                     /*!< Backup data */
2 mjames 1065
 
1066
/*******************  Bit definition for BKP_DR30 register  *******************/
5 mjames 1067
#define BKP_DR30_D_Pos                      (0U)                               
1068
#define BKP_DR30_D_Msk                      (0xFFFFU << BKP_DR30_D_Pos)        /*!< 0x0000FFFF */
1069
#define BKP_DR30_D                          BKP_DR30_D_Msk                     /*!< Backup data */
2 mjames 1070
 
1071
/*******************  Bit definition for BKP_DR31 register  *******************/
5 mjames 1072
#define BKP_DR31_D_Pos                      (0U)                               
1073
#define BKP_DR31_D_Msk                      (0xFFFFU << BKP_DR31_D_Pos)        /*!< 0x0000FFFF */
1074
#define BKP_DR31_D                          BKP_DR31_D_Msk                     /*!< Backup data */
2 mjames 1075
 
1076
/*******************  Bit definition for BKP_DR32 register  *******************/
5 mjames 1077
#define BKP_DR32_D_Pos                      (0U)                               
1078
#define BKP_DR32_D_Msk                      (0xFFFFU << BKP_DR32_D_Pos)        /*!< 0x0000FFFF */
1079
#define BKP_DR32_D                          BKP_DR32_D_Msk                     /*!< Backup data */
2 mjames 1080
 
1081
/*******************  Bit definition for BKP_DR33 register  *******************/
5 mjames 1082
#define BKP_DR33_D_Pos                      (0U)                               
1083
#define BKP_DR33_D_Msk                      (0xFFFFU << BKP_DR33_D_Pos)        /*!< 0x0000FFFF */
1084
#define BKP_DR33_D                          BKP_DR33_D_Msk                     /*!< Backup data */
2 mjames 1085
 
1086
/*******************  Bit definition for BKP_DR34 register  *******************/
5 mjames 1087
#define BKP_DR34_D_Pos                      (0U)                               
1088
#define BKP_DR34_D_Msk                      (0xFFFFU << BKP_DR34_D_Pos)        /*!< 0x0000FFFF */
1089
#define BKP_DR34_D                          BKP_DR34_D_Msk                     /*!< Backup data */
2 mjames 1090
 
1091
/*******************  Bit definition for BKP_DR35 register  *******************/
5 mjames 1092
#define BKP_DR35_D_Pos                      (0U)                               
1093
#define BKP_DR35_D_Msk                      (0xFFFFU << BKP_DR35_D_Pos)        /*!< 0x0000FFFF */
1094
#define BKP_DR35_D                          BKP_DR35_D_Msk                     /*!< Backup data */
2 mjames 1095
 
1096
/*******************  Bit definition for BKP_DR36 register  *******************/
5 mjames 1097
#define BKP_DR36_D_Pos                      (0U)                               
1098
#define BKP_DR36_D_Msk                      (0xFFFFU << BKP_DR36_D_Pos)        /*!< 0x0000FFFF */
1099
#define BKP_DR36_D                          BKP_DR36_D_Msk                     /*!< Backup data */
2 mjames 1100
 
1101
/*******************  Bit definition for BKP_DR37 register  *******************/
5 mjames 1102
#define BKP_DR37_D_Pos                      (0U)                               
1103
#define BKP_DR37_D_Msk                      (0xFFFFU << BKP_DR37_D_Pos)        /*!< 0x0000FFFF */
1104
#define BKP_DR37_D                          BKP_DR37_D_Msk                     /*!< Backup data */
2 mjames 1105
 
1106
/*******************  Bit definition for BKP_DR38 register  *******************/
5 mjames 1107
#define BKP_DR38_D_Pos                      (0U)                               
1108
#define BKP_DR38_D_Msk                      (0xFFFFU << BKP_DR38_D_Pos)        /*!< 0x0000FFFF */
1109
#define BKP_DR38_D                          BKP_DR38_D_Msk                     /*!< Backup data */
2 mjames 1110
 
1111
/*******************  Bit definition for BKP_DR39 register  *******************/
5 mjames 1112
#define BKP_DR39_D_Pos                      (0U)                               
1113
#define BKP_DR39_D_Msk                      (0xFFFFU << BKP_DR39_D_Pos)        /*!< 0x0000FFFF */
1114
#define BKP_DR39_D                          BKP_DR39_D_Msk                     /*!< Backup data */
2 mjames 1115
 
1116
/*******************  Bit definition for BKP_DR40 register  *******************/
5 mjames 1117
#define BKP_DR40_D_Pos                      (0U)                               
1118
#define BKP_DR40_D_Msk                      (0xFFFFU << BKP_DR40_D_Pos)        /*!< 0x0000FFFF */
1119
#define BKP_DR40_D                          BKP_DR40_D_Msk                     /*!< Backup data */
2 mjames 1120
 
1121
/*******************  Bit definition for BKP_DR41 register  *******************/
5 mjames 1122
#define BKP_DR41_D_Pos                      (0U)                               
1123
#define BKP_DR41_D_Msk                      (0xFFFFU << BKP_DR41_D_Pos)        /*!< 0x0000FFFF */
1124
#define BKP_DR41_D                          BKP_DR41_D_Msk                     /*!< Backup data */
2 mjames 1125
 
1126
/*******************  Bit definition for BKP_DR42 register  *******************/
5 mjames 1127
#define BKP_DR42_D_Pos                      (0U)                               
1128
#define BKP_DR42_D_Msk                      (0xFFFFU << BKP_DR42_D_Pos)        /*!< 0x0000FFFF */
1129
#define BKP_DR42_D                          BKP_DR42_D_Msk                     /*!< Backup data */
2 mjames 1130
 
1131
#define RTC_BKP_NUMBER 42
1132
 
1133
/******************  Bit definition for BKP_RTCCR register  *******************/
5 mjames 1134
#define BKP_RTCCR_CAL_Pos                   (0U)                               
1135
#define BKP_RTCCR_CAL_Msk                   (0x7FU << BKP_RTCCR_CAL_Pos)       /*!< 0x0000007F */
1136
#define BKP_RTCCR_CAL                       BKP_RTCCR_CAL_Msk                  /*!< Calibration value */
1137
#define BKP_RTCCR_CCO_Pos                   (7U)                               
1138
#define BKP_RTCCR_CCO_Msk                   (0x1U << BKP_RTCCR_CCO_Pos)        /*!< 0x00000080 */
1139
#define BKP_RTCCR_CCO                       BKP_RTCCR_CCO_Msk                  /*!< Calibration Clock Output */
1140
#define BKP_RTCCR_ASOE_Pos                  (8U)                               
1141
#define BKP_RTCCR_ASOE_Msk                  (0x1U << BKP_RTCCR_ASOE_Pos)       /*!< 0x00000100 */
1142
#define BKP_RTCCR_ASOE                      BKP_RTCCR_ASOE_Msk                 /*!< Alarm or Second Output Enable */
1143
#define BKP_RTCCR_ASOS_Pos                  (9U)                               
1144
#define BKP_RTCCR_ASOS_Msk                  (0x1U << BKP_RTCCR_ASOS_Pos)       /*!< 0x00000200 */
1145
#define BKP_RTCCR_ASOS                      BKP_RTCCR_ASOS_Msk                 /*!< Alarm or Second Output Selection */
2 mjames 1146
 
1147
/********************  Bit definition for BKP_CR register  ********************/
5 mjames 1148
#define BKP_CR_TPE_Pos                      (0U)                               
1149
#define BKP_CR_TPE_Msk                      (0x1U << BKP_CR_TPE_Pos)           /*!< 0x00000001 */
1150
#define BKP_CR_TPE                          BKP_CR_TPE_Msk                     /*!< TAMPER pin enable */
1151
#define BKP_CR_TPAL_Pos                     (1U)                               
1152
#define BKP_CR_TPAL_Msk                     (0x1U << BKP_CR_TPAL_Pos)          /*!< 0x00000002 */
1153
#define BKP_CR_TPAL                         BKP_CR_TPAL_Msk                    /*!< TAMPER pin active level */
2 mjames 1154
 
1155
/*******************  Bit definition for BKP_CSR register  ********************/
5 mjames 1156
#define BKP_CSR_CTE_Pos                     (0U)                               
1157
#define BKP_CSR_CTE_Msk                     (0x1U << BKP_CSR_CTE_Pos)          /*!< 0x00000001 */
1158
#define BKP_CSR_CTE                         BKP_CSR_CTE_Msk                    /*!< Clear Tamper event */
1159
#define BKP_CSR_CTI_Pos                     (1U)                               
1160
#define BKP_CSR_CTI_Msk                     (0x1U << BKP_CSR_CTI_Pos)          /*!< 0x00000002 */
1161
#define BKP_CSR_CTI                         BKP_CSR_CTI_Msk                    /*!< Clear Tamper Interrupt */
1162
#define BKP_CSR_TPIE_Pos                    (2U)                               
1163
#define BKP_CSR_TPIE_Msk                    (0x1U << BKP_CSR_TPIE_Pos)         /*!< 0x00000004 */
1164
#define BKP_CSR_TPIE                        BKP_CSR_TPIE_Msk                   /*!< TAMPER Pin interrupt enable */
1165
#define BKP_CSR_TEF_Pos                     (8U)                               
1166
#define BKP_CSR_TEF_Msk                     (0x1U << BKP_CSR_TEF_Pos)          /*!< 0x00000100 */
1167
#define BKP_CSR_TEF                         BKP_CSR_TEF_Msk                    /*!< Tamper Event Flag */
1168
#define BKP_CSR_TIF_Pos                     (9U)                               
1169
#define BKP_CSR_TIF_Msk                     (0x1U << BKP_CSR_TIF_Pos)          /*!< 0x00000200 */
1170
#define BKP_CSR_TIF                         BKP_CSR_TIF_Msk                    /*!< Tamper Interrupt Flag */
2 mjames 1171
 
1172
/******************************************************************************/
1173
/*                                                                            */
1174
/*                         Reset and Clock Control                            */
1175
/*                                                                            */
1176
/******************************************************************************/
1177
 
1178
/********************  Bit definition for RCC_CR register  ********************/
5 mjames 1179
#define RCC_CR_HSION_Pos                     (0U)                              
1180
#define RCC_CR_HSION_Msk                     (0x1U << RCC_CR_HSION_Pos)        /*!< 0x00000001 */
1181
#define RCC_CR_HSION                         RCC_CR_HSION_Msk                  /*!< Internal High Speed clock enable */
1182
#define RCC_CR_HSIRDY_Pos                    (1U)                              
1183
#define RCC_CR_HSIRDY_Msk                    (0x1U << RCC_CR_HSIRDY_Pos)       /*!< 0x00000002 */
1184
#define RCC_CR_HSIRDY                        RCC_CR_HSIRDY_Msk                 /*!< Internal High Speed clock ready flag */
1185
#define RCC_CR_HSITRIM_Pos                   (3U)                              
1186
#define RCC_CR_HSITRIM_Msk                   (0x1FU << RCC_CR_HSITRIM_Pos)     /*!< 0x000000F8 */
1187
#define RCC_CR_HSITRIM                       RCC_CR_HSITRIM_Msk                /*!< Internal High Speed clock trimming */
1188
#define RCC_CR_HSICAL_Pos                    (8U)                              
1189
#define RCC_CR_HSICAL_Msk                    (0xFFU << RCC_CR_HSICAL_Pos)      /*!< 0x0000FF00 */
1190
#define RCC_CR_HSICAL                        RCC_CR_HSICAL_Msk                 /*!< Internal High Speed clock Calibration */
1191
#define RCC_CR_HSEON_Pos                     (16U)                             
1192
#define RCC_CR_HSEON_Msk                     (0x1U << RCC_CR_HSEON_Pos)        /*!< 0x00010000 */
1193
#define RCC_CR_HSEON                         RCC_CR_HSEON_Msk                  /*!< External High Speed clock enable */
1194
#define RCC_CR_HSERDY_Pos                    (17U)                             
1195
#define RCC_CR_HSERDY_Msk                    (0x1U << RCC_CR_HSERDY_Pos)       /*!< 0x00020000 */
1196
#define RCC_CR_HSERDY                        RCC_CR_HSERDY_Msk                 /*!< External High Speed clock ready flag */
1197
#define RCC_CR_HSEBYP_Pos                    (18U)                             
1198
#define RCC_CR_HSEBYP_Msk                    (0x1U << RCC_CR_HSEBYP_Pos)       /*!< 0x00040000 */
1199
#define RCC_CR_HSEBYP                        RCC_CR_HSEBYP_Msk                 /*!< External High Speed clock Bypass */
1200
#define RCC_CR_CSSON_Pos                     (19U)                             
1201
#define RCC_CR_CSSON_Msk                     (0x1U << RCC_CR_CSSON_Pos)        /*!< 0x00080000 */
1202
#define RCC_CR_CSSON                         RCC_CR_CSSON_Msk                  /*!< Clock Security System enable */
1203
#define RCC_CR_PLLON_Pos                     (24U)                             
1204
#define RCC_CR_PLLON_Msk                     (0x1U << RCC_CR_PLLON_Pos)        /*!< 0x01000000 */
1205
#define RCC_CR_PLLON                         RCC_CR_PLLON_Msk                  /*!< PLL enable */
1206
#define RCC_CR_PLLRDY_Pos                    (25U)                             
1207
#define RCC_CR_PLLRDY_Msk                    (0x1U << RCC_CR_PLLRDY_Pos)       /*!< 0x02000000 */
1208
#define RCC_CR_PLLRDY                        RCC_CR_PLLRDY_Msk                 /*!< PLL clock ready flag */
2 mjames 1209
 
1210
 
1211
/*******************  Bit definition for RCC_CFGR register  *******************/
1212
/*!< SW configuration */
5 mjames 1213
#define RCC_CFGR_SW_Pos                      (0U)                              
1214
#define RCC_CFGR_SW_Msk                      (0x3U << RCC_CFGR_SW_Pos)         /*!< 0x00000003 */
1215
#define RCC_CFGR_SW                          RCC_CFGR_SW_Msk                   /*!< SW[1:0] bits (System clock Switch) */
1216
#define RCC_CFGR_SW_0                        (0x1U << RCC_CFGR_SW_Pos)         /*!< 0x00000001 */
1217
#define RCC_CFGR_SW_1                        (0x2U << RCC_CFGR_SW_Pos)         /*!< 0x00000002 */
2 mjames 1218
 
5 mjames 1219
#define RCC_CFGR_SW_HSI                      ((uint32_t)0x00000000)            /*!< HSI selected as system clock */
1220
#define RCC_CFGR_SW_HSE                      ((uint32_t)0x00000001)            /*!< HSE selected as system clock */
1221
#define RCC_CFGR_SW_PLL                      ((uint32_t)0x00000002)            /*!< PLL selected as system clock */
2 mjames 1222
 
1223
/*!< SWS configuration */
5 mjames 1224
#define RCC_CFGR_SWS_Pos                     (2U)                              
1225
#define RCC_CFGR_SWS_Msk                     (0x3U << RCC_CFGR_SWS_Pos)        /*!< 0x0000000C */
1226
#define RCC_CFGR_SWS                         RCC_CFGR_SWS_Msk                  /*!< SWS[1:0] bits (System Clock Switch Status) */
1227
#define RCC_CFGR_SWS_0                       (0x1U << RCC_CFGR_SWS_Pos)        /*!< 0x00000004 */
1228
#define RCC_CFGR_SWS_1                       (0x2U << RCC_CFGR_SWS_Pos)        /*!< 0x00000008 */
2 mjames 1229
 
5 mjames 1230
#define RCC_CFGR_SWS_HSI                     ((uint32_t)0x00000000)            /*!< HSI oscillator used as system clock */
1231
#define RCC_CFGR_SWS_HSE                     ((uint32_t)0x00000004)            /*!< HSE oscillator used as system clock */
1232
#define RCC_CFGR_SWS_PLL                     ((uint32_t)0x00000008)            /*!< PLL used as system clock */
2 mjames 1233
 
1234
/*!< HPRE configuration */
5 mjames 1235
#define RCC_CFGR_HPRE_Pos                    (4U)                              
1236
#define RCC_CFGR_HPRE_Msk                    (0xFU << RCC_CFGR_HPRE_Pos)       /*!< 0x000000F0 */
1237
#define RCC_CFGR_HPRE                        RCC_CFGR_HPRE_Msk                 /*!< HPRE[3:0] bits (AHB prescaler) */
1238
#define RCC_CFGR_HPRE_0                      (0x1U << RCC_CFGR_HPRE_Pos)       /*!< 0x00000010 */
1239
#define RCC_CFGR_HPRE_1                      (0x2U << RCC_CFGR_HPRE_Pos)       /*!< 0x00000020 */
1240
#define RCC_CFGR_HPRE_2                      (0x4U << RCC_CFGR_HPRE_Pos)       /*!< 0x00000040 */
1241
#define RCC_CFGR_HPRE_3                      (0x8U << RCC_CFGR_HPRE_Pos)       /*!< 0x00000080 */
2 mjames 1242
 
5 mjames 1243
#define RCC_CFGR_HPRE_DIV1                   ((uint32_t)0x00000000)            /*!< SYSCLK not divided */
1244
#define RCC_CFGR_HPRE_DIV2                   ((uint32_t)0x00000080)            /*!< SYSCLK divided by 2 */
1245
#define RCC_CFGR_HPRE_DIV4                   ((uint32_t)0x00000090)            /*!< SYSCLK divided by 4 */
1246
#define RCC_CFGR_HPRE_DIV8                   ((uint32_t)0x000000A0)            /*!< SYSCLK divided by 8 */
1247
#define RCC_CFGR_HPRE_DIV16                  ((uint32_t)0x000000B0)            /*!< SYSCLK divided by 16 */
1248
#define RCC_CFGR_HPRE_DIV64                  ((uint32_t)0x000000C0)            /*!< SYSCLK divided by 64 */
1249
#define RCC_CFGR_HPRE_DIV128                 ((uint32_t)0x000000D0)            /*!< SYSCLK divided by 128 */
1250
#define RCC_CFGR_HPRE_DIV256                 ((uint32_t)0x000000E0)            /*!< SYSCLK divided by 256 */
1251
#define RCC_CFGR_HPRE_DIV512                 ((uint32_t)0x000000F0)            /*!< SYSCLK divided by 512 */
2 mjames 1252
 
1253
/*!< PPRE1 configuration */
5 mjames 1254
#define RCC_CFGR_PPRE1_Pos                   (8U)                              
1255
#define RCC_CFGR_PPRE1_Msk                   (0x7U << RCC_CFGR_PPRE1_Pos)      /*!< 0x00000700 */
1256
#define RCC_CFGR_PPRE1                       RCC_CFGR_PPRE1_Msk                /*!< PRE1[2:0] bits (APB1 prescaler) */
1257
#define RCC_CFGR_PPRE1_0                     (0x1U << RCC_CFGR_PPRE1_Pos)      /*!< 0x00000100 */
1258
#define RCC_CFGR_PPRE1_1                     (0x2U << RCC_CFGR_PPRE1_Pos)      /*!< 0x00000200 */
1259
#define RCC_CFGR_PPRE1_2                     (0x4U << RCC_CFGR_PPRE1_Pos)      /*!< 0x00000400 */
2 mjames 1260
 
5 mjames 1261
#define RCC_CFGR_PPRE1_DIV1                  ((uint32_t)0x00000000)            /*!< HCLK not divided */
1262
#define RCC_CFGR_PPRE1_DIV2                  ((uint32_t)0x00000400)            /*!< HCLK divided by 2 */
1263
#define RCC_CFGR_PPRE1_DIV4                  ((uint32_t)0x00000500)            /*!< HCLK divided by 4 */
1264
#define RCC_CFGR_PPRE1_DIV8                  ((uint32_t)0x00000600)            /*!< HCLK divided by 8 */
1265
#define RCC_CFGR_PPRE1_DIV16                 ((uint32_t)0x00000700)            /*!< HCLK divided by 16 */
2 mjames 1266
 
1267
/*!< PPRE2 configuration */
5 mjames 1268
#define RCC_CFGR_PPRE2_Pos                   (11U)                             
1269
#define RCC_CFGR_PPRE2_Msk                   (0x7U << RCC_CFGR_PPRE2_Pos)      /*!< 0x00003800 */
1270
#define RCC_CFGR_PPRE2                       RCC_CFGR_PPRE2_Msk                /*!< PRE2[2:0] bits (APB2 prescaler) */
1271
#define RCC_CFGR_PPRE2_0                     (0x1U << RCC_CFGR_PPRE2_Pos)      /*!< 0x00000800 */
1272
#define RCC_CFGR_PPRE2_1                     (0x2U << RCC_CFGR_PPRE2_Pos)      /*!< 0x00001000 */
1273
#define RCC_CFGR_PPRE2_2                     (0x4U << RCC_CFGR_PPRE2_Pos)      /*!< 0x00002000 */
2 mjames 1274
 
5 mjames 1275
#define RCC_CFGR_PPRE2_DIV1                  ((uint32_t)0x00000000)            /*!< HCLK not divided */
1276
#define RCC_CFGR_PPRE2_DIV2                  ((uint32_t)0x00002000)            /*!< HCLK divided by 2 */
1277
#define RCC_CFGR_PPRE2_DIV4                  ((uint32_t)0x00002800)            /*!< HCLK divided by 4 */
1278
#define RCC_CFGR_PPRE2_DIV8                  ((uint32_t)0x00003000)            /*!< HCLK divided by 8 */
1279
#define RCC_CFGR_PPRE2_DIV16                 ((uint32_t)0x00003800)            /*!< HCLK divided by 16 */
2 mjames 1280
 
1281
/*!< ADCPPRE configuration */
5 mjames 1282
#define RCC_CFGR_ADCPRE_Pos                  (14U)                             
1283
#define RCC_CFGR_ADCPRE_Msk                  (0x3U << RCC_CFGR_ADCPRE_Pos)     /*!< 0x0000C000 */
1284
#define RCC_CFGR_ADCPRE                      RCC_CFGR_ADCPRE_Msk               /*!< ADCPRE[1:0] bits (ADC prescaler) */
1285
#define RCC_CFGR_ADCPRE_0                    (0x1U << RCC_CFGR_ADCPRE_Pos)     /*!< 0x00004000 */
1286
#define RCC_CFGR_ADCPRE_1                    (0x2U << RCC_CFGR_ADCPRE_Pos)     /*!< 0x00008000 */
2 mjames 1287
 
5 mjames 1288
#define RCC_CFGR_ADCPRE_DIV2                 ((uint32_t)0x00000000)            /*!< PCLK2 divided by 2 */
1289
#define RCC_CFGR_ADCPRE_DIV4                 ((uint32_t)0x00004000)            /*!< PCLK2 divided by 4 */
1290
#define RCC_CFGR_ADCPRE_DIV6                 ((uint32_t)0x00008000)            /*!< PCLK2 divided by 6 */
1291
#define RCC_CFGR_ADCPRE_DIV8                 ((uint32_t)0x0000C000)            /*!< PCLK2 divided by 8 */
2 mjames 1292
 
5 mjames 1293
#define RCC_CFGR_PLLSRC_Pos                  (16U)                             
1294
#define RCC_CFGR_PLLSRC_Msk                  (0x1U << RCC_CFGR_PLLSRC_Pos)     /*!< 0x00010000 */
1295
#define RCC_CFGR_PLLSRC                      RCC_CFGR_PLLSRC_Msk               /*!< PLL entry clock source */
2 mjames 1296
 
5 mjames 1297
#define RCC_CFGR_PLLXTPRE_Pos                (17U)                             
1298
#define RCC_CFGR_PLLXTPRE_Msk                (0x1U << RCC_CFGR_PLLXTPRE_Pos)   /*!< 0x00020000 */
1299
#define RCC_CFGR_PLLXTPRE                    RCC_CFGR_PLLXTPRE_Msk             /*!< HSE divider for PLL entry */
2 mjames 1300
 
1301
/*!< PLLMUL configuration */
5 mjames 1302
#define RCC_CFGR_PLLMULL_Pos                 (18U)                             
1303
#define RCC_CFGR_PLLMULL_Msk                 (0xFU << RCC_CFGR_PLLMULL_Pos)    /*!< 0x003C0000 */
1304
#define RCC_CFGR_PLLMULL                     RCC_CFGR_PLLMULL_Msk              /*!< PLLMUL[3:0] bits (PLL multiplication factor) */
1305
#define RCC_CFGR_PLLMULL_0                   (0x1U << RCC_CFGR_PLLMULL_Pos)    /*!< 0x00040000 */
1306
#define RCC_CFGR_PLLMULL_1                   (0x2U << RCC_CFGR_PLLMULL_Pos)    /*!< 0x00080000 */
1307
#define RCC_CFGR_PLLMULL_2                   (0x4U << RCC_CFGR_PLLMULL_Pos)    /*!< 0x00100000 */
1308
#define RCC_CFGR_PLLMULL_3                   (0x8U << RCC_CFGR_PLLMULL_Pos)    /*!< 0x00200000 */
2 mjames 1309
 
5 mjames 1310
#define RCC_CFGR_PLLXTPRE_HSE                ((uint32_t)0x00000000)            /*!< HSE clock not divided for PLL entry */
1311
#define RCC_CFGR_PLLXTPRE_HSE_DIV2           ((uint32_t)0x00020000)            /*!< HSE clock divided by 2 for PLL entry */
2 mjames 1312
 
5 mjames 1313
#define RCC_CFGR_PLLMULL2                    ((uint32_t)0x00000000)            /*!< PLL input clock*2 */
1314
#define RCC_CFGR_PLLMULL3_Pos                (18U)                             
1315
#define RCC_CFGR_PLLMULL3_Msk                (0x1U << RCC_CFGR_PLLMULL3_Pos)   /*!< 0x00040000 */
1316
#define RCC_CFGR_PLLMULL3                    RCC_CFGR_PLLMULL3_Msk             /*!< PLL input clock*3 */
1317
#define RCC_CFGR_PLLMULL4_Pos                (19U)                             
1318
#define RCC_CFGR_PLLMULL4_Msk                (0x1U << RCC_CFGR_PLLMULL4_Pos)   /*!< 0x00080000 */
1319
#define RCC_CFGR_PLLMULL4                    RCC_CFGR_PLLMULL4_Msk             /*!< PLL input clock*4 */
1320
#define RCC_CFGR_PLLMULL5_Pos                (18U)                             
1321
#define RCC_CFGR_PLLMULL5_Msk                (0x3U << RCC_CFGR_PLLMULL5_Pos)   /*!< 0x000C0000 */
1322
#define RCC_CFGR_PLLMULL5                    RCC_CFGR_PLLMULL5_Msk             /*!< PLL input clock*5 */
1323
#define RCC_CFGR_PLLMULL6_Pos                (20U)                             
1324
#define RCC_CFGR_PLLMULL6_Msk                (0x1U << RCC_CFGR_PLLMULL6_Pos)   /*!< 0x00100000 */
1325
#define RCC_CFGR_PLLMULL6                    RCC_CFGR_PLLMULL6_Msk             /*!< PLL input clock*6 */
1326
#define RCC_CFGR_PLLMULL7_Pos                (18U)                             
1327
#define RCC_CFGR_PLLMULL7_Msk                (0x5U << RCC_CFGR_PLLMULL7_Pos)   /*!< 0x00140000 */
1328
#define RCC_CFGR_PLLMULL7                    RCC_CFGR_PLLMULL7_Msk             /*!< PLL input clock*7 */
1329
#define RCC_CFGR_PLLMULL8_Pos                (19U)                             
1330
#define RCC_CFGR_PLLMULL8_Msk                (0x3U << RCC_CFGR_PLLMULL8_Pos)   /*!< 0x00180000 */
1331
#define RCC_CFGR_PLLMULL8                    RCC_CFGR_PLLMULL8_Msk             /*!< PLL input clock*8 */
1332
#define RCC_CFGR_PLLMULL9_Pos                (18U)                             
1333
#define RCC_CFGR_PLLMULL9_Msk                (0x7U << RCC_CFGR_PLLMULL9_Pos)   /*!< 0x001C0000 */
1334
#define RCC_CFGR_PLLMULL9                    RCC_CFGR_PLLMULL9_Msk             /*!< PLL input clock*9 */
1335
#define RCC_CFGR_PLLMULL10_Pos               (21U)                             
1336
#define RCC_CFGR_PLLMULL10_Msk               (0x1U << RCC_CFGR_PLLMULL10_Pos)  /*!< 0x00200000 */
1337
#define RCC_CFGR_PLLMULL10                   RCC_CFGR_PLLMULL10_Msk            /*!< PLL input clock10 */
1338
#define RCC_CFGR_PLLMULL11_Pos               (18U)                             
1339
#define RCC_CFGR_PLLMULL11_Msk               (0x9U << RCC_CFGR_PLLMULL11_Pos)  /*!< 0x00240000 */
1340
#define RCC_CFGR_PLLMULL11                   RCC_CFGR_PLLMULL11_Msk            /*!< PLL input clock*11 */
1341
#define RCC_CFGR_PLLMULL12_Pos               (19U)                             
1342
#define RCC_CFGR_PLLMULL12_Msk               (0x5U << RCC_CFGR_PLLMULL12_Pos)  /*!< 0x00280000 */
1343
#define RCC_CFGR_PLLMULL12                   RCC_CFGR_PLLMULL12_Msk            /*!< PLL input clock*12 */
1344
#define RCC_CFGR_PLLMULL13_Pos               (18U)                             
1345
#define RCC_CFGR_PLLMULL13_Msk               (0xBU << RCC_CFGR_PLLMULL13_Pos)  /*!< 0x002C0000 */
1346
#define RCC_CFGR_PLLMULL13                   RCC_CFGR_PLLMULL13_Msk            /*!< PLL input clock*13 */
1347
#define RCC_CFGR_PLLMULL14_Pos               (20U)                             
1348
#define RCC_CFGR_PLLMULL14_Msk               (0x3U << RCC_CFGR_PLLMULL14_Pos)  /*!< 0x00300000 */
1349
#define RCC_CFGR_PLLMULL14                   RCC_CFGR_PLLMULL14_Msk            /*!< PLL input clock*14 */
1350
#define RCC_CFGR_PLLMULL15_Pos               (18U)                             
1351
#define RCC_CFGR_PLLMULL15_Msk               (0xDU << RCC_CFGR_PLLMULL15_Pos)  /*!< 0x00340000 */
1352
#define RCC_CFGR_PLLMULL15                   RCC_CFGR_PLLMULL15_Msk            /*!< PLL input clock*15 */
1353
#define RCC_CFGR_PLLMULL16_Pos               (19U)                             
1354
#define RCC_CFGR_PLLMULL16_Msk               (0x7U << RCC_CFGR_PLLMULL16_Pos)  /*!< 0x00380000 */
1355
#define RCC_CFGR_PLLMULL16                   RCC_CFGR_PLLMULL16_Msk            /*!< PLL input clock*16 */
2 mjames 1356
 
1357
/*!< MCO configuration */
5 mjames 1358
#define RCC_CFGR_MCO_Pos                     (24U)                             
1359
#define RCC_CFGR_MCO_Msk                     (0x7U << RCC_CFGR_MCO_Pos)        /*!< 0x07000000 */
1360
#define RCC_CFGR_MCO                         RCC_CFGR_MCO_Msk                  /*!< MCO[2:0] bits (Microcontroller Clock Output) */
1361
#define RCC_CFGR_MCO_0                       (0x1U << RCC_CFGR_MCO_Pos)        /*!< 0x01000000 */
1362
#define RCC_CFGR_MCO_1                       (0x2U << RCC_CFGR_MCO_Pos)        /*!< 0x02000000 */
1363
#define RCC_CFGR_MCO_2                       (0x4U << RCC_CFGR_MCO_Pos)        /*!< 0x04000000 */
2 mjames 1364
 
5 mjames 1365
#define RCC_CFGR_MCO_NOCLOCK                 ((uint32_t)0x00000000)            /*!< No clock */
1366
#define RCC_CFGR_MCO_SYSCLK                  ((uint32_t)0x04000000)            /*!< System clock selected as MCO source */
1367
#define RCC_CFGR_MCO_HSI                     ((uint32_t)0x05000000)            /*!< HSI clock selected as MCO source */
1368
#define RCC_CFGR_MCO_HSE                     ((uint32_t)0x06000000)            /*!< HSE clock selected as MCO source  */
1369
#define RCC_CFGR_MCO_PLLCLK_DIV2             ((uint32_t)0x07000000)            /*!< PLL clock divided by 2 selected as MCO source */
2 mjames 1370
 
5 mjames 1371
 /* Reference defines */
1372
 #define RCC_CFGR_MCOSEL                      RCC_CFGR_MCO
1373
 #define RCC_CFGR_MCOSEL_0                    RCC_CFGR_MCO_0
1374
 #define RCC_CFGR_MCOSEL_1                    RCC_CFGR_MCO_1
1375
 #define RCC_CFGR_MCOSEL_2                    RCC_CFGR_MCO_2
1376
 #define RCC_CFGR_MCOSEL_NOCLOCK              RCC_CFGR_MCO_NOCLOCK
1377
 #define RCC_CFGR_MCOSEL_SYSCLK               RCC_CFGR_MCO_SYSCLK
1378
 #define RCC_CFGR_MCOSEL_HSI                  RCC_CFGR_MCO_HSI
1379
 #define RCC_CFGR_MCOSEL_HSE                  RCC_CFGR_MCO_HSE
1380
 #define RCC_CFGR_MCOSEL_PLL_DIV2             RCC_CFGR_MCO_PLLCLK_DIV2
1381
 
2 mjames 1382
/*!<******************  Bit definition for RCC_CIR register  ********************/
5 mjames 1383
#define RCC_CIR_LSIRDYF_Pos                  (0U)                              
1384
#define RCC_CIR_LSIRDYF_Msk                  (0x1U << RCC_CIR_LSIRDYF_Pos)     /*!< 0x00000001 */
1385
#define RCC_CIR_LSIRDYF                      RCC_CIR_LSIRDYF_Msk               /*!< LSI Ready Interrupt flag */
1386
#define RCC_CIR_LSERDYF_Pos                  (1U)                              
1387
#define RCC_CIR_LSERDYF_Msk                  (0x1U << RCC_CIR_LSERDYF_Pos)     /*!< 0x00000002 */
1388
#define RCC_CIR_LSERDYF                      RCC_CIR_LSERDYF_Msk               /*!< LSE Ready Interrupt flag */
1389
#define RCC_CIR_HSIRDYF_Pos                  (2U)                              
1390
#define RCC_CIR_HSIRDYF_Msk                  (0x1U << RCC_CIR_HSIRDYF_Pos)     /*!< 0x00000004 */
1391
#define RCC_CIR_HSIRDYF                      RCC_CIR_HSIRDYF_Msk               /*!< HSI Ready Interrupt flag */
1392
#define RCC_CIR_HSERDYF_Pos                  (3U)                              
1393
#define RCC_CIR_HSERDYF_Msk                  (0x1U << RCC_CIR_HSERDYF_Pos)     /*!< 0x00000008 */
1394
#define RCC_CIR_HSERDYF                      RCC_CIR_HSERDYF_Msk               /*!< HSE Ready Interrupt flag */
1395
#define RCC_CIR_PLLRDYF_Pos                  (4U)                              
1396
#define RCC_CIR_PLLRDYF_Msk                  (0x1U << RCC_CIR_PLLRDYF_Pos)     /*!< 0x00000010 */
1397
#define RCC_CIR_PLLRDYF                      RCC_CIR_PLLRDYF_Msk               /*!< PLL Ready Interrupt flag */
1398
#define RCC_CIR_CSSF_Pos                     (7U)                              
1399
#define RCC_CIR_CSSF_Msk                     (0x1U << RCC_CIR_CSSF_Pos)        /*!< 0x00000080 */
1400
#define RCC_CIR_CSSF                         RCC_CIR_CSSF_Msk                  /*!< Clock Security System Interrupt flag */
1401
#define RCC_CIR_LSIRDYIE_Pos                 (8U)                              
1402
#define RCC_CIR_LSIRDYIE_Msk                 (0x1U << RCC_CIR_LSIRDYIE_Pos)    /*!< 0x00000100 */
1403
#define RCC_CIR_LSIRDYIE                     RCC_CIR_LSIRDYIE_Msk              /*!< LSI Ready Interrupt Enable */
1404
#define RCC_CIR_LSERDYIE_Pos                 (9U)                              
1405
#define RCC_CIR_LSERDYIE_Msk                 (0x1U << RCC_CIR_LSERDYIE_Pos)    /*!< 0x00000200 */
1406
#define RCC_CIR_LSERDYIE                     RCC_CIR_LSERDYIE_Msk              /*!< LSE Ready Interrupt Enable */
1407
#define RCC_CIR_HSIRDYIE_Pos                 (10U)                             
1408
#define RCC_CIR_HSIRDYIE_Msk                 (0x1U << RCC_CIR_HSIRDYIE_Pos)    /*!< 0x00000400 */
1409
#define RCC_CIR_HSIRDYIE                     RCC_CIR_HSIRDYIE_Msk              /*!< HSI Ready Interrupt Enable */
1410
#define RCC_CIR_HSERDYIE_Pos                 (11U)                             
1411
#define RCC_CIR_HSERDYIE_Msk                 (0x1U << RCC_CIR_HSERDYIE_Pos)    /*!< 0x00000800 */
1412
#define RCC_CIR_HSERDYIE                     RCC_CIR_HSERDYIE_Msk              /*!< HSE Ready Interrupt Enable */
1413
#define RCC_CIR_PLLRDYIE_Pos                 (12U)                             
1414
#define RCC_CIR_PLLRDYIE_Msk                 (0x1U << RCC_CIR_PLLRDYIE_Pos)    /*!< 0x00001000 */
1415
#define RCC_CIR_PLLRDYIE                     RCC_CIR_PLLRDYIE_Msk              /*!< PLL Ready Interrupt Enable */
1416
#define RCC_CIR_LSIRDYC_Pos                  (16U)                             
1417
#define RCC_CIR_LSIRDYC_Msk                  (0x1U << RCC_CIR_LSIRDYC_Pos)     /*!< 0x00010000 */
1418
#define RCC_CIR_LSIRDYC                      RCC_CIR_LSIRDYC_Msk               /*!< LSI Ready Interrupt Clear */
1419
#define RCC_CIR_LSERDYC_Pos                  (17U)                             
1420
#define RCC_CIR_LSERDYC_Msk                  (0x1U << RCC_CIR_LSERDYC_Pos)     /*!< 0x00020000 */
1421
#define RCC_CIR_LSERDYC                      RCC_CIR_LSERDYC_Msk               /*!< LSE Ready Interrupt Clear */
1422
#define RCC_CIR_HSIRDYC_Pos                  (18U)                             
1423
#define RCC_CIR_HSIRDYC_Msk                  (0x1U << RCC_CIR_HSIRDYC_Pos)     /*!< 0x00040000 */
1424
#define RCC_CIR_HSIRDYC                      RCC_CIR_HSIRDYC_Msk               /*!< HSI Ready Interrupt Clear */
1425
#define RCC_CIR_HSERDYC_Pos                  (19U)                             
1426
#define RCC_CIR_HSERDYC_Msk                  (0x1U << RCC_CIR_HSERDYC_Pos)     /*!< 0x00080000 */
1427
#define RCC_CIR_HSERDYC                      RCC_CIR_HSERDYC_Msk               /*!< HSE Ready Interrupt Clear */
1428
#define RCC_CIR_PLLRDYC_Pos                  (20U)                             
1429
#define RCC_CIR_PLLRDYC_Msk                  (0x1U << RCC_CIR_PLLRDYC_Pos)     /*!< 0x00100000 */
1430
#define RCC_CIR_PLLRDYC                      RCC_CIR_PLLRDYC_Msk               /*!< PLL Ready Interrupt Clear */
1431
#define RCC_CIR_CSSC_Pos                     (23U)                             
1432
#define RCC_CIR_CSSC_Msk                     (0x1U << RCC_CIR_CSSC_Pos)        /*!< 0x00800000 */
1433
#define RCC_CIR_CSSC                         RCC_CIR_CSSC_Msk                  /*!< Clock Security System Interrupt Clear */
2 mjames 1434
 
1435
 
1436
/*****************  Bit definition for RCC_APB2RSTR register  *****************/
5 mjames 1437
#define RCC_APB2RSTR_AFIORST_Pos             (0U)                              
1438
#define RCC_APB2RSTR_AFIORST_Msk             (0x1U << RCC_APB2RSTR_AFIORST_Pos) /*!< 0x00000001 */
1439
#define RCC_APB2RSTR_AFIORST                 RCC_APB2RSTR_AFIORST_Msk          /*!< Alternate Function I/O reset */
1440
#define RCC_APB2RSTR_IOPARST_Pos             (2U)                              
1441
#define RCC_APB2RSTR_IOPARST_Msk             (0x1U << RCC_APB2RSTR_IOPARST_Pos) /*!< 0x00000004 */
1442
#define RCC_APB2RSTR_IOPARST                 RCC_APB2RSTR_IOPARST_Msk          /*!< I/O port A reset */
1443
#define RCC_APB2RSTR_IOPBRST_Pos             (3U)                              
1444
#define RCC_APB2RSTR_IOPBRST_Msk             (0x1U << RCC_APB2RSTR_IOPBRST_Pos) /*!< 0x00000008 */
1445
#define RCC_APB2RSTR_IOPBRST                 RCC_APB2RSTR_IOPBRST_Msk          /*!< I/O port B reset */
1446
#define RCC_APB2RSTR_IOPCRST_Pos             (4U)                              
1447
#define RCC_APB2RSTR_IOPCRST_Msk             (0x1U << RCC_APB2RSTR_IOPCRST_Pos) /*!< 0x00000010 */
1448
#define RCC_APB2RSTR_IOPCRST                 RCC_APB2RSTR_IOPCRST_Msk          /*!< I/O port C reset */
1449
#define RCC_APB2RSTR_IOPDRST_Pos             (5U)                              
1450
#define RCC_APB2RSTR_IOPDRST_Msk             (0x1U << RCC_APB2RSTR_IOPDRST_Pos) /*!< 0x00000020 */
1451
#define RCC_APB2RSTR_IOPDRST                 RCC_APB2RSTR_IOPDRST_Msk          /*!< I/O port D reset */
1452
#define RCC_APB2RSTR_ADC1RST_Pos             (9U)                              
1453
#define RCC_APB2RSTR_ADC1RST_Msk             (0x1U << RCC_APB2RSTR_ADC1RST_Pos) /*!< 0x00000200 */
1454
#define RCC_APB2RSTR_ADC1RST                 RCC_APB2RSTR_ADC1RST_Msk          /*!< ADC 1 interface reset */
2 mjames 1455
 
5 mjames 1456
#define RCC_APB2RSTR_ADC2RST_Pos             (10U)                             
1457
#define RCC_APB2RSTR_ADC2RST_Msk             (0x1U << RCC_APB2RSTR_ADC2RST_Pos) /*!< 0x00000400 */
1458
#define RCC_APB2RSTR_ADC2RST                 RCC_APB2RSTR_ADC2RST_Msk          /*!< ADC 2 interface reset */
2 mjames 1459
 
5 mjames 1460
#define RCC_APB2RSTR_TIM1RST_Pos             (11U)                             
1461
#define RCC_APB2RSTR_TIM1RST_Msk             (0x1U << RCC_APB2RSTR_TIM1RST_Pos) /*!< 0x00000800 */
1462
#define RCC_APB2RSTR_TIM1RST                 RCC_APB2RSTR_TIM1RST_Msk          /*!< TIM1 Timer reset */
1463
#define RCC_APB2RSTR_SPI1RST_Pos             (12U)                             
1464
#define RCC_APB2RSTR_SPI1RST_Msk             (0x1U << RCC_APB2RSTR_SPI1RST_Pos) /*!< 0x00001000 */
1465
#define RCC_APB2RSTR_SPI1RST                 RCC_APB2RSTR_SPI1RST_Msk          /*!< SPI 1 reset */
1466
#define RCC_APB2RSTR_USART1RST_Pos           (14U)                             
1467
#define RCC_APB2RSTR_USART1RST_Msk           (0x1U << RCC_APB2RSTR_USART1RST_Pos) /*!< 0x00004000 */
1468
#define RCC_APB2RSTR_USART1RST               RCC_APB2RSTR_USART1RST_Msk        /*!< USART1 reset */
2 mjames 1469
 
1470
 
5 mjames 1471
#define RCC_APB2RSTR_IOPERST_Pos             (6U)                              
1472
#define RCC_APB2RSTR_IOPERST_Msk             (0x1U << RCC_APB2RSTR_IOPERST_Pos) /*!< 0x00000040 */
1473
#define RCC_APB2RSTR_IOPERST                 RCC_APB2RSTR_IOPERST_Msk          /*!< I/O port E reset */
2 mjames 1474
 
5 mjames 1475
#define RCC_APB2RSTR_IOPFRST_Pos             (7U)                              
1476
#define RCC_APB2RSTR_IOPFRST_Msk             (0x1U << RCC_APB2RSTR_IOPFRST_Pos) /*!< 0x00000080 */
1477
#define RCC_APB2RSTR_IOPFRST                 RCC_APB2RSTR_IOPFRST_Msk          /*!< I/O port F reset */
1478
#define RCC_APB2RSTR_IOPGRST_Pos             (8U)                              
1479
#define RCC_APB2RSTR_IOPGRST_Msk             (0x1U << RCC_APB2RSTR_IOPGRST_Pos) /*!< 0x00000100 */
1480
#define RCC_APB2RSTR_IOPGRST                 RCC_APB2RSTR_IOPGRST_Msk          /*!< I/O port G reset */
2 mjames 1481
 
1482
 
5 mjames 1483
#define RCC_APB2RSTR_TIM9RST_Pos             (19U)                             
1484
#define RCC_APB2RSTR_TIM9RST_Msk             (0x1U << RCC_APB2RSTR_TIM9RST_Pos) /*!< 0x00080000 */
1485
#define RCC_APB2RSTR_TIM9RST                 RCC_APB2RSTR_TIM9RST_Msk          /*!< TIM9 Timer reset */
1486
#define RCC_APB2RSTR_TIM10RST_Pos            (20U)                             
1487
#define RCC_APB2RSTR_TIM10RST_Msk            (0x1U << RCC_APB2RSTR_TIM10RST_Pos) /*!< 0x00100000 */
1488
#define RCC_APB2RSTR_TIM10RST                RCC_APB2RSTR_TIM10RST_Msk         /*!< TIM10 Timer reset */
1489
#define RCC_APB2RSTR_TIM11RST_Pos            (21U)                             
1490
#define RCC_APB2RSTR_TIM11RST_Msk            (0x1U << RCC_APB2RSTR_TIM11RST_Pos) /*!< 0x00200000 */
1491
#define RCC_APB2RSTR_TIM11RST                RCC_APB2RSTR_TIM11RST_Msk         /*!< TIM11 Timer reset */
2 mjames 1492
 
1493
/*****************  Bit definition for RCC_APB1RSTR register  *****************/
5 mjames 1494
#define RCC_APB1RSTR_TIM2RST_Pos             (0U)                              
1495
#define RCC_APB1RSTR_TIM2RST_Msk             (0x1U << RCC_APB1RSTR_TIM2RST_Pos) /*!< 0x00000001 */
1496
#define RCC_APB1RSTR_TIM2RST                 RCC_APB1RSTR_TIM2RST_Msk          /*!< Timer 2 reset */
1497
#define RCC_APB1RSTR_TIM3RST_Pos             (1U)                              
1498
#define RCC_APB1RSTR_TIM3RST_Msk             (0x1U << RCC_APB1RSTR_TIM3RST_Pos) /*!< 0x00000002 */
1499
#define RCC_APB1RSTR_TIM3RST                 RCC_APB1RSTR_TIM3RST_Msk          /*!< Timer 3 reset */
1500
#define RCC_APB1RSTR_WWDGRST_Pos             (11U)                             
1501
#define RCC_APB1RSTR_WWDGRST_Msk             (0x1U << RCC_APB1RSTR_WWDGRST_Pos) /*!< 0x00000800 */
1502
#define RCC_APB1RSTR_WWDGRST                 RCC_APB1RSTR_WWDGRST_Msk          /*!< Window Watchdog reset */
1503
#define RCC_APB1RSTR_USART2RST_Pos           (17U)                             
1504
#define RCC_APB1RSTR_USART2RST_Msk           (0x1U << RCC_APB1RSTR_USART2RST_Pos) /*!< 0x00020000 */
1505
#define RCC_APB1RSTR_USART2RST               RCC_APB1RSTR_USART2RST_Msk        /*!< USART 2 reset */
1506
#define RCC_APB1RSTR_I2C1RST_Pos             (21U)                             
1507
#define RCC_APB1RSTR_I2C1RST_Msk             (0x1U << RCC_APB1RSTR_I2C1RST_Pos) /*!< 0x00200000 */
1508
#define RCC_APB1RSTR_I2C1RST                 RCC_APB1RSTR_I2C1RST_Msk          /*!< I2C 1 reset */
2 mjames 1509
 
1510
 
5 mjames 1511
#define RCC_APB1RSTR_BKPRST_Pos              (27U)                             
1512
#define RCC_APB1RSTR_BKPRST_Msk              (0x1U << RCC_APB1RSTR_BKPRST_Pos) /*!< 0x08000000 */
1513
#define RCC_APB1RSTR_BKPRST                  RCC_APB1RSTR_BKPRST_Msk           /*!< Backup interface reset */
1514
#define RCC_APB1RSTR_PWRRST_Pos              (28U)                             
1515
#define RCC_APB1RSTR_PWRRST_Msk              (0x1U << RCC_APB1RSTR_PWRRST_Pos) /*!< 0x10000000 */
1516
#define RCC_APB1RSTR_PWRRST                  RCC_APB1RSTR_PWRRST_Msk           /*!< Power interface reset */
2 mjames 1517
 
5 mjames 1518
#define RCC_APB1RSTR_TIM4RST_Pos             (2U)                              
1519
#define RCC_APB1RSTR_TIM4RST_Msk             (0x1U << RCC_APB1RSTR_TIM4RST_Pos) /*!< 0x00000004 */
1520
#define RCC_APB1RSTR_TIM4RST                 RCC_APB1RSTR_TIM4RST_Msk          /*!< Timer 4 reset */
1521
#define RCC_APB1RSTR_SPI2RST_Pos             (14U)                             
1522
#define RCC_APB1RSTR_SPI2RST_Msk             (0x1U << RCC_APB1RSTR_SPI2RST_Pos) /*!< 0x00004000 */
1523
#define RCC_APB1RSTR_SPI2RST                 RCC_APB1RSTR_SPI2RST_Msk          /*!< SPI 2 reset */
1524
#define RCC_APB1RSTR_USART3RST_Pos           (18U)                             
1525
#define RCC_APB1RSTR_USART3RST_Msk           (0x1U << RCC_APB1RSTR_USART3RST_Pos) /*!< 0x00040000 */
1526
#define RCC_APB1RSTR_USART3RST               RCC_APB1RSTR_USART3RST_Msk        /*!< USART 3 reset */
1527
#define RCC_APB1RSTR_I2C2RST_Pos             (22U)                             
1528
#define RCC_APB1RSTR_I2C2RST_Msk             (0x1U << RCC_APB1RSTR_I2C2RST_Pos) /*!< 0x00400000 */
1529
#define RCC_APB1RSTR_I2C2RST                 RCC_APB1RSTR_I2C2RST_Msk          /*!< I2C 2 reset */
2 mjames 1530
 
1531
 
5 mjames 1532
#define RCC_APB1RSTR_TIM5RST_Pos             (3U)                              
1533
#define RCC_APB1RSTR_TIM5RST_Msk             (0x1U << RCC_APB1RSTR_TIM5RST_Pos) /*!< 0x00000008 */
1534
#define RCC_APB1RSTR_TIM5RST                 RCC_APB1RSTR_TIM5RST_Msk          /*!< Timer 5 reset */
1535
#define RCC_APB1RSTR_TIM6RST_Pos             (4U)                              
1536
#define RCC_APB1RSTR_TIM6RST_Msk             (0x1U << RCC_APB1RSTR_TIM6RST_Pos) /*!< 0x00000010 */
1537
#define RCC_APB1RSTR_TIM6RST                 RCC_APB1RSTR_TIM6RST_Msk          /*!< Timer 6 reset */
1538
#define RCC_APB1RSTR_TIM7RST_Pos             (5U)                              
1539
#define RCC_APB1RSTR_TIM7RST_Msk             (0x1U << RCC_APB1RSTR_TIM7RST_Pos) /*!< 0x00000020 */
1540
#define RCC_APB1RSTR_TIM7RST                 RCC_APB1RSTR_TIM7RST_Msk          /*!< Timer 7 reset */
1541
#define RCC_APB1RSTR_SPI3RST_Pos             (15U)                             
1542
#define RCC_APB1RSTR_SPI3RST_Msk             (0x1U << RCC_APB1RSTR_SPI3RST_Pos) /*!< 0x00008000 */
1543
#define RCC_APB1RSTR_SPI3RST                 RCC_APB1RSTR_SPI3RST_Msk          /*!< SPI 3 reset */
1544
#define RCC_APB1RSTR_UART4RST_Pos            (19U)                             
1545
#define RCC_APB1RSTR_UART4RST_Msk            (0x1U << RCC_APB1RSTR_UART4RST_Pos) /*!< 0x00080000 */
1546
#define RCC_APB1RSTR_UART4RST                RCC_APB1RSTR_UART4RST_Msk         /*!< UART 4 reset */
1547
#define RCC_APB1RSTR_UART5RST_Pos            (20U)                             
1548
#define RCC_APB1RSTR_UART5RST_Msk            (0x1U << RCC_APB1RSTR_UART5RST_Pos) /*!< 0x00100000 */
1549
#define RCC_APB1RSTR_UART5RST                RCC_APB1RSTR_UART5RST_Msk         /*!< UART 5 reset */
2 mjames 1550
 
1551
 
1552
 
1553
 
5 mjames 1554
#define RCC_APB1RSTR_TIM12RST_Pos            (6U)                              
1555
#define RCC_APB1RSTR_TIM12RST_Msk            (0x1U << RCC_APB1RSTR_TIM12RST_Pos) /*!< 0x00000040 */
1556
#define RCC_APB1RSTR_TIM12RST                RCC_APB1RSTR_TIM12RST_Msk         /*!< TIM12 Timer reset */
1557
#define RCC_APB1RSTR_TIM13RST_Pos            (7U)                              
1558
#define RCC_APB1RSTR_TIM13RST_Msk            (0x1U << RCC_APB1RSTR_TIM13RST_Pos) /*!< 0x00000080 */
1559
#define RCC_APB1RSTR_TIM13RST                RCC_APB1RSTR_TIM13RST_Msk         /*!< TIM13 Timer reset */
1560
#define RCC_APB1RSTR_TIM14RST_Pos            (8U)                              
1561
#define RCC_APB1RSTR_TIM14RST_Msk            (0x1U << RCC_APB1RSTR_TIM14RST_Pos) /*!< 0x00000100 */
1562
#define RCC_APB1RSTR_TIM14RST                RCC_APB1RSTR_TIM14RST_Msk         /*!< TIM14 Timer reset */
1563
#define RCC_APB1RSTR_DACRST_Pos              (29U)                             
1564
#define RCC_APB1RSTR_DACRST_Msk              (0x1U << RCC_APB1RSTR_DACRST_Pos) /*!< 0x20000000 */
1565
#define RCC_APB1RSTR_DACRST                  RCC_APB1RSTR_DACRST_Msk           /*!< DAC interface reset */
2 mjames 1566
 
1567
/******************  Bit definition for RCC_AHBENR register  ******************/
5 mjames 1568
#define RCC_AHBENR_DMA1EN_Pos                (0U)                              
1569
#define RCC_AHBENR_DMA1EN_Msk                (0x1U << RCC_AHBENR_DMA1EN_Pos)   /*!< 0x00000001 */
1570
#define RCC_AHBENR_DMA1EN                    RCC_AHBENR_DMA1EN_Msk             /*!< DMA1 clock enable */
1571
#define RCC_AHBENR_SRAMEN_Pos                (2U)                              
1572
#define RCC_AHBENR_SRAMEN_Msk                (0x1U << RCC_AHBENR_SRAMEN_Pos)   /*!< 0x00000004 */
1573
#define RCC_AHBENR_SRAMEN                    RCC_AHBENR_SRAMEN_Msk             /*!< SRAM interface clock enable */
1574
#define RCC_AHBENR_FLITFEN_Pos               (4U)                              
1575
#define RCC_AHBENR_FLITFEN_Msk               (0x1U << RCC_AHBENR_FLITFEN_Pos)  /*!< 0x00000010 */
1576
#define RCC_AHBENR_FLITFEN                   RCC_AHBENR_FLITFEN_Msk            /*!< FLITF clock enable */
1577
#define RCC_AHBENR_CRCEN_Pos                 (6U)                              
1578
#define RCC_AHBENR_CRCEN_Msk                 (0x1U << RCC_AHBENR_CRCEN_Pos)    /*!< 0x00000040 */
1579
#define RCC_AHBENR_CRCEN                     RCC_AHBENR_CRCEN_Msk              /*!< CRC clock enable */
2 mjames 1580
 
5 mjames 1581
#define RCC_AHBENR_DMA2EN_Pos                (1U)                              
1582
#define RCC_AHBENR_DMA2EN_Msk                (0x1U << RCC_AHBENR_DMA2EN_Pos)   /*!< 0x00000002 */
1583
#define RCC_AHBENR_DMA2EN                    RCC_AHBENR_DMA2EN_Msk             /*!< DMA2 clock enable */
2 mjames 1584
 
5 mjames 1585
#define RCC_AHBENR_FSMCEN_Pos                (8U)                              
1586
#define RCC_AHBENR_FSMCEN_Msk                (0x1U << RCC_AHBENR_FSMCEN_Pos)   /*!< 0x00000100 */
1587
#define RCC_AHBENR_FSMCEN                    RCC_AHBENR_FSMCEN_Msk             /*!< FSMC clock enable */
2 mjames 1588
 
1589
 
1590
/******************  Bit definition for RCC_APB2ENR register  *****************/
5 mjames 1591
#define RCC_APB2ENR_AFIOEN_Pos               (0U)                              
1592
#define RCC_APB2ENR_AFIOEN_Msk               (0x1U << RCC_APB2ENR_AFIOEN_Pos)  /*!< 0x00000001 */
1593
#define RCC_APB2ENR_AFIOEN                   RCC_APB2ENR_AFIOEN_Msk            /*!< Alternate Function I/O clock enable */
1594
#define RCC_APB2ENR_IOPAEN_Pos               (2U)                              
1595
#define RCC_APB2ENR_IOPAEN_Msk               (0x1U << RCC_APB2ENR_IOPAEN_Pos)  /*!< 0x00000004 */
1596
#define RCC_APB2ENR_IOPAEN                   RCC_APB2ENR_IOPAEN_Msk            /*!< I/O port A clock enable */
1597
#define RCC_APB2ENR_IOPBEN_Pos               (3U)                              
1598
#define RCC_APB2ENR_IOPBEN_Msk               (0x1U << RCC_APB2ENR_IOPBEN_Pos)  /*!< 0x00000008 */
1599
#define RCC_APB2ENR_IOPBEN                   RCC_APB2ENR_IOPBEN_Msk            /*!< I/O port B clock enable */
1600
#define RCC_APB2ENR_IOPCEN_Pos               (4U)                              
1601
#define RCC_APB2ENR_IOPCEN_Msk               (0x1U << RCC_APB2ENR_IOPCEN_Pos)  /*!< 0x00000010 */
1602
#define RCC_APB2ENR_IOPCEN                   RCC_APB2ENR_IOPCEN_Msk            /*!< I/O port C clock enable */
1603
#define RCC_APB2ENR_IOPDEN_Pos               (5U)                              
1604
#define RCC_APB2ENR_IOPDEN_Msk               (0x1U << RCC_APB2ENR_IOPDEN_Pos)  /*!< 0x00000020 */
1605
#define RCC_APB2ENR_IOPDEN                   RCC_APB2ENR_IOPDEN_Msk            /*!< I/O port D clock enable */
1606
#define RCC_APB2ENR_ADC1EN_Pos               (9U)                              
1607
#define RCC_APB2ENR_ADC1EN_Msk               (0x1U << RCC_APB2ENR_ADC1EN_Pos)  /*!< 0x00000200 */
1608
#define RCC_APB2ENR_ADC1EN                   RCC_APB2ENR_ADC1EN_Msk            /*!< ADC 1 interface clock enable */
2 mjames 1609
 
5 mjames 1610
#define RCC_APB2ENR_ADC2EN_Pos               (10U)                             
1611
#define RCC_APB2ENR_ADC2EN_Msk               (0x1U << RCC_APB2ENR_ADC2EN_Pos)  /*!< 0x00000400 */
1612
#define RCC_APB2ENR_ADC2EN                   RCC_APB2ENR_ADC2EN_Msk            /*!< ADC 2 interface clock enable */
2 mjames 1613
 
5 mjames 1614
#define RCC_APB2ENR_TIM1EN_Pos               (11U)                             
1615
#define RCC_APB2ENR_TIM1EN_Msk               (0x1U << RCC_APB2ENR_TIM1EN_Pos)  /*!< 0x00000800 */
1616
#define RCC_APB2ENR_TIM1EN                   RCC_APB2ENR_TIM1EN_Msk            /*!< TIM1 Timer clock enable */
1617
#define RCC_APB2ENR_SPI1EN_Pos               (12U)                             
1618
#define RCC_APB2ENR_SPI1EN_Msk               (0x1U << RCC_APB2ENR_SPI1EN_Pos)  /*!< 0x00001000 */
1619
#define RCC_APB2ENR_SPI1EN                   RCC_APB2ENR_SPI1EN_Msk            /*!< SPI 1 clock enable */
1620
#define RCC_APB2ENR_USART1EN_Pos             (14U)                             
1621
#define RCC_APB2ENR_USART1EN_Msk             (0x1U << RCC_APB2ENR_USART1EN_Pos) /*!< 0x00004000 */
1622
#define RCC_APB2ENR_USART1EN                 RCC_APB2ENR_USART1EN_Msk          /*!< USART1 clock enable */
2 mjames 1623
 
1624
 
5 mjames 1625
#define RCC_APB2ENR_IOPEEN_Pos               (6U)                              
1626
#define RCC_APB2ENR_IOPEEN_Msk               (0x1U << RCC_APB2ENR_IOPEEN_Pos)  /*!< 0x00000040 */
1627
#define RCC_APB2ENR_IOPEEN                   RCC_APB2ENR_IOPEEN_Msk            /*!< I/O port E clock enable */
2 mjames 1628
 
5 mjames 1629
#define RCC_APB2ENR_IOPFEN_Pos               (7U)                              
1630
#define RCC_APB2ENR_IOPFEN_Msk               (0x1U << RCC_APB2ENR_IOPFEN_Pos)  /*!< 0x00000080 */
1631
#define RCC_APB2ENR_IOPFEN                   RCC_APB2ENR_IOPFEN_Msk            /*!< I/O port F clock enable */
1632
#define RCC_APB2ENR_IOPGEN_Pos               (8U)                              
1633
#define RCC_APB2ENR_IOPGEN_Msk               (0x1U << RCC_APB2ENR_IOPGEN_Pos)  /*!< 0x00000100 */
1634
#define RCC_APB2ENR_IOPGEN                   RCC_APB2ENR_IOPGEN_Msk            /*!< I/O port G clock enable */
2 mjames 1635
 
1636
 
5 mjames 1637
#define RCC_APB2ENR_TIM9EN_Pos               (19U)                             
1638
#define RCC_APB2ENR_TIM9EN_Msk               (0x1U << RCC_APB2ENR_TIM9EN_Pos)  /*!< 0x00080000 */
1639
#define RCC_APB2ENR_TIM9EN                   RCC_APB2ENR_TIM9EN_Msk            /*!< TIM9 Timer clock enable  */
1640
#define RCC_APB2ENR_TIM10EN_Pos              (20U)                             
1641
#define RCC_APB2ENR_TIM10EN_Msk              (0x1U << RCC_APB2ENR_TIM10EN_Pos) /*!< 0x00100000 */
1642
#define RCC_APB2ENR_TIM10EN                  RCC_APB2ENR_TIM10EN_Msk           /*!< TIM10 Timer clock enable  */
1643
#define RCC_APB2ENR_TIM11EN_Pos              (21U)                             
1644
#define RCC_APB2ENR_TIM11EN_Msk              (0x1U << RCC_APB2ENR_TIM11EN_Pos) /*!< 0x00200000 */
1645
#define RCC_APB2ENR_TIM11EN                  RCC_APB2ENR_TIM11EN_Msk           /*!< TIM11 Timer clock enable */
2 mjames 1646
 
1647
/*****************  Bit definition for RCC_APB1ENR register  ******************/
5 mjames 1648
#define RCC_APB1ENR_TIM2EN_Pos               (0U)                              
1649
#define RCC_APB1ENR_TIM2EN_Msk               (0x1U << RCC_APB1ENR_TIM2EN_Pos)  /*!< 0x00000001 */
1650
#define RCC_APB1ENR_TIM2EN                   RCC_APB1ENR_TIM2EN_Msk            /*!< Timer 2 clock enabled*/
1651
#define RCC_APB1ENR_TIM3EN_Pos               (1U)                              
1652
#define RCC_APB1ENR_TIM3EN_Msk               (0x1U << RCC_APB1ENR_TIM3EN_Pos)  /*!< 0x00000002 */
1653
#define RCC_APB1ENR_TIM3EN                   RCC_APB1ENR_TIM3EN_Msk            /*!< Timer 3 clock enable */
1654
#define RCC_APB1ENR_WWDGEN_Pos               (11U)                             
1655
#define RCC_APB1ENR_WWDGEN_Msk               (0x1U << RCC_APB1ENR_WWDGEN_Pos)  /*!< 0x00000800 */
1656
#define RCC_APB1ENR_WWDGEN                   RCC_APB1ENR_WWDGEN_Msk            /*!< Window Watchdog clock enable */
1657
#define RCC_APB1ENR_USART2EN_Pos             (17U)                             
1658
#define RCC_APB1ENR_USART2EN_Msk             (0x1U << RCC_APB1ENR_USART2EN_Pos) /*!< 0x00020000 */
1659
#define RCC_APB1ENR_USART2EN                 RCC_APB1ENR_USART2EN_Msk          /*!< USART 2 clock enable */
1660
#define RCC_APB1ENR_I2C1EN_Pos               (21U)                             
1661
#define RCC_APB1ENR_I2C1EN_Msk               (0x1U << RCC_APB1ENR_I2C1EN_Pos)  /*!< 0x00200000 */
1662
#define RCC_APB1ENR_I2C1EN                   RCC_APB1ENR_I2C1EN_Msk            /*!< I2C 1 clock enable */
2 mjames 1663
 
1664
 
5 mjames 1665
#define RCC_APB1ENR_BKPEN_Pos                (27U)                             
1666
#define RCC_APB1ENR_BKPEN_Msk                (0x1U << RCC_APB1ENR_BKPEN_Pos)   /*!< 0x08000000 */
1667
#define RCC_APB1ENR_BKPEN                    RCC_APB1ENR_BKPEN_Msk             /*!< Backup interface clock enable */
1668
#define RCC_APB1ENR_PWREN_Pos                (28U)                             
1669
#define RCC_APB1ENR_PWREN_Msk                (0x1U << RCC_APB1ENR_PWREN_Pos)   /*!< 0x10000000 */
1670
#define RCC_APB1ENR_PWREN                    RCC_APB1ENR_PWREN_Msk             /*!< Power interface clock enable */
2 mjames 1671
 
5 mjames 1672
#define RCC_APB1ENR_TIM4EN_Pos               (2U)                              
1673
#define RCC_APB1ENR_TIM4EN_Msk               (0x1U << RCC_APB1ENR_TIM4EN_Pos)  /*!< 0x00000004 */
1674
#define RCC_APB1ENR_TIM4EN                   RCC_APB1ENR_TIM4EN_Msk            /*!< Timer 4 clock enable */
1675
#define RCC_APB1ENR_SPI2EN_Pos               (14U)                             
1676
#define RCC_APB1ENR_SPI2EN_Msk               (0x1U << RCC_APB1ENR_SPI2EN_Pos)  /*!< 0x00004000 */
1677
#define RCC_APB1ENR_SPI2EN                   RCC_APB1ENR_SPI2EN_Msk            /*!< SPI 2 clock enable */
1678
#define RCC_APB1ENR_USART3EN_Pos             (18U)                             
1679
#define RCC_APB1ENR_USART3EN_Msk             (0x1U << RCC_APB1ENR_USART3EN_Pos) /*!< 0x00040000 */
1680
#define RCC_APB1ENR_USART3EN                 RCC_APB1ENR_USART3EN_Msk          /*!< USART 3 clock enable */
1681
#define RCC_APB1ENR_I2C2EN_Pos               (22U)                             
1682
#define RCC_APB1ENR_I2C2EN_Msk               (0x1U << RCC_APB1ENR_I2C2EN_Pos)  /*!< 0x00400000 */
1683
#define RCC_APB1ENR_I2C2EN                   RCC_APB1ENR_I2C2EN_Msk            /*!< I2C 2 clock enable */
2 mjames 1684
 
1685
 
5 mjames 1686
#define RCC_APB1ENR_TIM5EN_Pos               (3U)                              
1687
#define RCC_APB1ENR_TIM5EN_Msk               (0x1U << RCC_APB1ENR_TIM5EN_Pos)  /*!< 0x00000008 */
1688
#define RCC_APB1ENR_TIM5EN                   RCC_APB1ENR_TIM5EN_Msk            /*!< Timer 5 clock enable */
1689
#define RCC_APB1ENR_TIM6EN_Pos               (4U)                              
1690
#define RCC_APB1ENR_TIM6EN_Msk               (0x1U << RCC_APB1ENR_TIM6EN_Pos)  /*!< 0x00000010 */
1691
#define RCC_APB1ENR_TIM6EN                   RCC_APB1ENR_TIM6EN_Msk            /*!< Timer 6 clock enable */
1692
#define RCC_APB1ENR_TIM7EN_Pos               (5U)                              
1693
#define RCC_APB1ENR_TIM7EN_Msk               (0x1U << RCC_APB1ENR_TIM7EN_Pos)  /*!< 0x00000020 */
1694
#define RCC_APB1ENR_TIM7EN                   RCC_APB1ENR_TIM7EN_Msk            /*!< Timer 7 clock enable */
1695
#define RCC_APB1ENR_SPI3EN_Pos               (15U)                             
1696
#define RCC_APB1ENR_SPI3EN_Msk               (0x1U << RCC_APB1ENR_SPI3EN_Pos)  /*!< 0x00008000 */
1697
#define RCC_APB1ENR_SPI3EN                   RCC_APB1ENR_SPI3EN_Msk            /*!< SPI 3 clock enable */
1698
#define RCC_APB1ENR_UART4EN_Pos              (19U)                             
1699
#define RCC_APB1ENR_UART4EN_Msk              (0x1U << RCC_APB1ENR_UART4EN_Pos) /*!< 0x00080000 */
1700
#define RCC_APB1ENR_UART4EN                  RCC_APB1ENR_UART4EN_Msk           /*!< UART 4 clock enable */
1701
#define RCC_APB1ENR_UART5EN_Pos              (20U)                             
1702
#define RCC_APB1ENR_UART5EN_Msk              (0x1U << RCC_APB1ENR_UART5EN_Pos) /*!< 0x00100000 */
1703
#define RCC_APB1ENR_UART5EN                  RCC_APB1ENR_UART5EN_Msk           /*!< UART 5 clock enable */
2 mjames 1704
 
1705
 
1706
 
1707
 
5 mjames 1708
#define RCC_APB1ENR_TIM12EN_Pos              (6U)                              
1709
#define RCC_APB1ENR_TIM12EN_Msk              (0x1U << RCC_APB1ENR_TIM12EN_Pos) /*!< 0x00000040 */
1710
#define RCC_APB1ENR_TIM12EN                  RCC_APB1ENR_TIM12EN_Msk           /*!< TIM12 Timer clock enable  */
1711
#define RCC_APB1ENR_TIM13EN_Pos              (7U)                              
1712
#define RCC_APB1ENR_TIM13EN_Msk              (0x1U << RCC_APB1ENR_TIM13EN_Pos) /*!< 0x00000080 */
1713
#define RCC_APB1ENR_TIM13EN                  RCC_APB1ENR_TIM13EN_Msk           /*!< TIM13 Timer clock enable  */
1714
#define RCC_APB1ENR_TIM14EN_Pos              (8U)                              
1715
#define RCC_APB1ENR_TIM14EN_Msk              (0x1U << RCC_APB1ENR_TIM14EN_Pos) /*!< 0x00000100 */
1716
#define RCC_APB1ENR_TIM14EN                  RCC_APB1ENR_TIM14EN_Msk           /*!< TIM14 Timer clock enable */
1717
#define RCC_APB1ENR_DACEN_Pos                (29U)                             
1718
#define RCC_APB1ENR_DACEN_Msk                (0x1U << RCC_APB1ENR_DACEN_Pos)   /*!< 0x20000000 */
1719
#define RCC_APB1ENR_DACEN                    RCC_APB1ENR_DACEN_Msk             /*!< DAC interface clock enable */
2 mjames 1720
 
1721
/*******************  Bit definition for RCC_BDCR register  *******************/
5 mjames 1722
#define RCC_BDCR_LSEON_Pos                   (0U)                              
1723
#define RCC_BDCR_LSEON_Msk                   (0x1U << RCC_BDCR_LSEON_Pos)      /*!< 0x00000001 */
1724
#define RCC_BDCR_LSEON                       RCC_BDCR_LSEON_Msk                /*!< External Low Speed oscillator enable */
1725
#define RCC_BDCR_LSERDY_Pos                  (1U)                              
1726
#define RCC_BDCR_LSERDY_Msk                  (0x1U << RCC_BDCR_LSERDY_Pos)     /*!< 0x00000002 */
1727
#define RCC_BDCR_LSERDY                      RCC_BDCR_LSERDY_Msk               /*!< External Low Speed oscillator Ready */
1728
#define RCC_BDCR_LSEBYP_Pos                  (2U)                              
1729
#define RCC_BDCR_LSEBYP_Msk                  (0x1U << RCC_BDCR_LSEBYP_Pos)     /*!< 0x00000004 */
1730
#define RCC_BDCR_LSEBYP                      RCC_BDCR_LSEBYP_Msk               /*!< External Low Speed oscillator Bypass */
2 mjames 1731
 
5 mjames 1732
#define RCC_BDCR_RTCSEL_Pos                  (8U)                              
1733
#define RCC_BDCR_RTCSEL_Msk                  (0x3U << RCC_BDCR_RTCSEL_Pos)     /*!< 0x00000300 */
1734
#define RCC_BDCR_RTCSEL                      RCC_BDCR_RTCSEL_Msk               /*!< RTCSEL[1:0] bits (RTC clock source selection) */
1735
#define RCC_BDCR_RTCSEL_0                    (0x1U << RCC_BDCR_RTCSEL_Pos)     /*!< 0x00000100 */
1736
#define RCC_BDCR_RTCSEL_1                    (0x2U << RCC_BDCR_RTCSEL_Pos)     /*!< 0x00000200 */
2 mjames 1737
 
1738
/*!< RTC congiguration */
5 mjames 1739
#define RCC_BDCR_RTCSEL_NOCLOCK              ((uint32_t)0x00000000)            /*!< No clock */
1740
#define RCC_BDCR_RTCSEL_LSE                  ((uint32_t)0x00000100)            /*!< LSE oscillator clock used as RTC clock */
1741
#define RCC_BDCR_RTCSEL_LSI                  ((uint32_t)0x00000200)            /*!< LSI oscillator clock used as RTC clock */
1742
#define RCC_BDCR_RTCSEL_HSE                  ((uint32_t)0x00000300)            /*!< HSE oscillator clock divided by 128 used as RTC clock */
2 mjames 1743
 
5 mjames 1744
#define RCC_BDCR_RTCEN_Pos                   (15U)                             
1745
#define RCC_BDCR_RTCEN_Msk                   (0x1U << RCC_BDCR_RTCEN_Pos)      /*!< 0x00008000 */
1746
#define RCC_BDCR_RTCEN                       RCC_BDCR_RTCEN_Msk                /*!< RTC clock enable */
1747
#define RCC_BDCR_BDRST_Pos                   (16U)                             
1748
#define RCC_BDCR_BDRST_Msk                   (0x1U << RCC_BDCR_BDRST_Pos)      /*!< 0x00010000 */
1749
#define RCC_BDCR_BDRST                       RCC_BDCR_BDRST_Msk                /*!< Backup domain software reset  */
2 mjames 1750
 
1751
/*******************  Bit definition for RCC_CSR register  ********************/  
5 mjames 1752
#define RCC_CSR_LSION_Pos                    (0U)                              
1753
#define RCC_CSR_LSION_Msk                    (0x1U << RCC_CSR_LSION_Pos)       /*!< 0x00000001 */
1754
#define RCC_CSR_LSION                        RCC_CSR_LSION_Msk                 /*!< Internal Low Speed oscillator enable */
1755
#define RCC_CSR_LSIRDY_Pos                   (1U)                              
1756
#define RCC_CSR_LSIRDY_Msk                   (0x1U << RCC_CSR_LSIRDY_Pos)      /*!< 0x00000002 */
1757
#define RCC_CSR_LSIRDY                       RCC_CSR_LSIRDY_Msk                /*!< Internal Low Speed oscillator Ready */
1758
#define RCC_CSR_RMVF_Pos                     (24U)                             
1759
#define RCC_CSR_RMVF_Msk                     (0x1U << RCC_CSR_RMVF_Pos)        /*!< 0x01000000 */
1760
#define RCC_CSR_RMVF                         RCC_CSR_RMVF_Msk                  /*!< Remove reset flag */
1761
#define RCC_CSR_PINRSTF_Pos                  (26U)                             
1762
#define RCC_CSR_PINRSTF_Msk                  (0x1U << RCC_CSR_PINRSTF_Pos)     /*!< 0x04000000 */
1763
#define RCC_CSR_PINRSTF                      RCC_CSR_PINRSTF_Msk               /*!< PIN reset flag */
1764
#define RCC_CSR_PORRSTF_Pos                  (27U)                             
1765
#define RCC_CSR_PORRSTF_Msk                  (0x1U << RCC_CSR_PORRSTF_Pos)     /*!< 0x08000000 */
1766
#define RCC_CSR_PORRSTF                      RCC_CSR_PORRSTF_Msk               /*!< POR/PDR reset flag */
1767
#define RCC_CSR_SFTRSTF_Pos                  (28U)                             
1768
#define RCC_CSR_SFTRSTF_Msk                  (0x1U << RCC_CSR_SFTRSTF_Pos)     /*!< 0x10000000 */
1769
#define RCC_CSR_SFTRSTF                      RCC_CSR_SFTRSTF_Msk               /*!< Software Reset flag */
1770
#define RCC_CSR_IWDGRSTF_Pos                 (29U)                             
1771
#define RCC_CSR_IWDGRSTF_Msk                 (0x1U << RCC_CSR_IWDGRSTF_Pos)    /*!< 0x20000000 */
1772
#define RCC_CSR_IWDGRSTF                     RCC_CSR_IWDGRSTF_Msk              /*!< Independent Watchdog reset flag */
1773
#define RCC_CSR_WWDGRSTF_Pos                 (30U)                             
1774
#define RCC_CSR_WWDGRSTF_Msk                 (0x1U << RCC_CSR_WWDGRSTF_Pos)    /*!< 0x40000000 */
1775
#define RCC_CSR_WWDGRSTF                     RCC_CSR_WWDGRSTF_Msk              /*!< Window watchdog reset flag */
1776
#define RCC_CSR_LPWRRSTF_Pos                 (31U)                             
1777
#define RCC_CSR_LPWRRSTF_Msk                 (0x1U << RCC_CSR_LPWRRSTF_Pos)    /*!< 0x80000000 */
1778
#define RCC_CSR_LPWRRSTF                     RCC_CSR_LPWRRSTF_Msk              /*!< Low-Power reset flag */
2 mjames 1779
 
1780
 
1781
 
1782
/******************************************************************************/
1783
/*                                                                            */
1784
/*                General Purpose and Alternate Function I/O                  */
1785
/*                                                                            */
1786
/******************************************************************************/
1787
 
1788
/*******************  Bit definition for GPIO_CRL register  *******************/
5 mjames 1789
#define GPIO_CRL_MODE_Pos                    (0U)                              
1790
#define GPIO_CRL_MODE_Msk                    (0x33333333U << GPIO_CRL_MODE_Pos) /*!< 0x33333333 */
1791
#define GPIO_CRL_MODE                        GPIO_CRL_MODE_Msk                 /*!< Port x mode bits */
2 mjames 1792
 
5 mjames 1793
#define GPIO_CRL_MODE0_Pos                   (0U)                              
1794
#define GPIO_CRL_MODE0_Msk                   (0x3U << GPIO_CRL_MODE0_Pos)      /*!< 0x00000003 */
1795
#define GPIO_CRL_MODE0                       GPIO_CRL_MODE0_Msk                /*!< MODE0[1:0] bits (Port x mode bits, pin 0) */
1796
#define GPIO_CRL_MODE0_0                     (0x1U << GPIO_CRL_MODE0_Pos)      /*!< 0x00000001 */
1797
#define GPIO_CRL_MODE0_1                     (0x2U << GPIO_CRL_MODE0_Pos)      /*!< 0x00000002 */
2 mjames 1798
 
5 mjames 1799
#define GPIO_CRL_MODE1_Pos                   (4U)                              
1800
#define GPIO_CRL_MODE1_Msk                   (0x3U << GPIO_CRL_MODE1_Pos)      /*!< 0x00000030 */
1801
#define GPIO_CRL_MODE1                       GPIO_CRL_MODE1_Msk                /*!< MODE1[1:0] bits (Port x mode bits, pin 1) */
1802
#define GPIO_CRL_MODE1_0                     (0x1U << GPIO_CRL_MODE1_Pos)      /*!< 0x00000010 */
1803
#define GPIO_CRL_MODE1_1                     (0x2U << GPIO_CRL_MODE1_Pos)      /*!< 0x00000020 */
2 mjames 1804
 
5 mjames 1805
#define GPIO_CRL_MODE2_Pos                   (8U)                              
1806
#define GPIO_CRL_MODE2_Msk                   (0x3U << GPIO_CRL_MODE2_Pos)      /*!< 0x00000300 */
1807
#define GPIO_CRL_MODE2                       GPIO_CRL_MODE2_Msk                /*!< MODE2[1:0] bits (Port x mode bits, pin 2) */
1808
#define GPIO_CRL_MODE2_0                     (0x1U << GPIO_CRL_MODE2_Pos)      /*!< 0x00000100 */
1809
#define GPIO_CRL_MODE2_1                     (0x2U << GPIO_CRL_MODE2_Pos)      /*!< 0x00000200 */
2 mjames 1810
 
5 mjames 1811
#define GPIO_CRL_MODE3_Pos                   (12U)                             
1812
#define GPIO_CRL_MODE3_Msk                   (0x3U << GPIO_CRL_MODE3_Pos)      /*!< 0x00003000 */
1813
#define GPIO_CRL_MODE3                       GPIO_CRL_MODE3_Msk                /*!< MODE3[1:0] bits (Port x mode bits, pin 3) */
1814
#define GPIO_CRL_MODE3_0                     (0x1U << GPIO_CRL_MODE3_Pos)      /*!< 0x00001000 */
1815
#define GPIO_CRL_MODE3_1                     (0x2U << GPIO_CRL_MODE3_Pos)      /*!< 0x00002000 */
2 mjames 1816
 
5 mjames 1817
#define GPIO_CRL_MODE4_Pos                   (16U)                             
1818
#define GPIO_CRL_MODE4_Msk                   (0x3U << GPIO_CRL_MODE4_Pos)      /*!< 0x00030000 */
1819
#define GPIO_CRL_MODE4                       GPIO_CRL_MODE4_Msk                /*!< MODE4[1:0] bits (Port x mode bits, pin 4) */
1820
#define GPIO_CRL_MODE4_0                     (0x1U << GPIO_CRL_MODE4_Pos)      /*!< 0x00010000 */
1821
#define GPIO_CRL_MODE4_1                     (0x2U << GPIO_CRL_MODE4_Pos)      /*!< 0x00020000 */
2 mjames 1822
 
5 mjames 1823
#define GPIO_CRL_MODE5_Pos                   (20U)                             
1824
#define GPIO_CRL_MODE5_Msk                   (0x3U << GPIO_CRL_MODE5_Pos)      /*!< 0x00300000 */
1825
#define GPIO_CRL_MODE5                       GPIO_CRL_MODE5_Msk                /*!< MODE5[1:0] bits (Port x mode bits, pin 5) */
1826
#define GPIO_CRL_MODE5_0                     (0x1U << GPIO_CRL_MODE5_Pos)      /*!< 0x00100000 */
1827
#define GPIO_CRL_MODE5_1                     (0x2U << GPIO_CRL_MODE5_Pos)      /*!< 0x00200000 */
2 mjames 1828
 
5 mjames 1829
#define GPIO_CRL_MODE6_Pos                   (24U)                             
1830
#define GPIO_CRL_MODE6_Msk                   (0x3U << GPIO_CRL_MODE6_Pos)      /*!< 0x03000000 */
1831
#define GPIO_CRL_MODE6                       GPIO_CRL_MODE6_Msk                /*!< MODE6[1:0] bits (Port x mode bits, pin 6) */
1832
#define GPIO_CRL_MODE6_0                     (0x1U << GPIO_CRL_MODE6_Pos)      /*!< 0x01000000 */
1833
#define GPIO_CRL_MODE6_1                     (0x2U << GPIO_CRL_MODE6_Pos)      /*!< 0x02000000 */
2 mjames 1834
 
5 mjames 1835
#define GPIO_CRL_MODE7_Pos                   (28U)                             
1836
#define GPIO_CRL_MODE7_Msk                   (0x3U << GPIO_CRL_MODE7_Pos)      /*!< 0x30000000 */
1837
#define GPIO_CRL_MODE7                       GPIO_CRL_MODE7_Msk                /*!< MODE7[1:0] bits (Port x mode bits, pin 7) */
1838
#define GPIO_CRL_MODE7_0                     (0x1U << GPIO_CRL_MODE7_Pos)      /*!< 0x10000000 */
1839
#define GPIO_CRL_MODE7_1                     (0x2U << GPIO_CRL_MODE7_Pos)      /*!< 0x20000000 */
2 mjames 1840
 
5 mjames 1841
#define GPIO_CRL_CNF_Pos                     (2U)                              
1842
#define GPIO_CRL_CNF_Msk                     (0x33333333U << GPIO_CRL_CNF_Pos) /*!< 0xCCCCCCCC */
1843
#define GPIO_CRL_CNF                         GPIO_CRL_CNF_Msk                  /*!< Port x configuration bits */
2 mjames 1844
 
5 mjames 1845
#define GPIO_CRL_CNF0_Pos                    (2U)                              
1846
#define GPIO_CRL_CNF0_Msk                    (0x3U << GPIO_CRL_CNF0_Pos)       /*!< 0x0000000C */
1847
#define GPIO_CRL_CNF0                        GPIO_CRL_CNF0_Msk                 /*!< CNF0[1:0] bits (Port x configuration bits, pin 0) */
1848
#define GPIO_CRL_CNF0_0                      (0x1U << GPIO_CRL_CNF0_Pos)       /*!< 0x00000004 */
1849
#define GPIO_CRL_CNF0_1                      (0x2U << GPIO_CRL_CNF0_Pos)       /*!< 0x00000008 */
2 mjames 1850
 
5 mjames 1851
#define GPIO_CRL_CNF1_Pos                    (6U)                              
1852
#define GPIO_CRL_CNF1_Msk                    (0x3U << GPIO_CRL_CNF1_Pos)       /*!< 0x000000C0 */
1853
#define GPIO_CRL_CNF1                        GPIO_CRL_CNF1_Msk                 /*!< CNF1[1:0] bits (Port x configuration bits, pin 1) */
1854
#define GPIO_CRL_CNF1_0                      (0x1U << GPIO_CRL_CNF1_Pos)       /*!< 0x00000040 */
1855
#define GPIO_CRL_CNF1_1                      (0x2U << GPIO_CRL_CNF1_Pos)       /*!< 0x00000080 */
2 mjames 1856
 
5 mjames 1857
#define GPIO_CRL_CNF2_Pos                    (10U)                             
1858
#define GPIO_CRL_CNF2_Msk                    (0x3U << GPIO_CRL_CNF2_Pos)       /*!< 0x00000C00 */
1859
#define GPIO_CRL_CNF2                        GPIO_CRL_CNF2_Msk                 /*!< CNF2[1:0] bits (Port x configuration bits, pin 2) */
1860
#define GPIO_CRL_CNF2_0                      (0x1U << GPIO_CRL_CNF2_Pos)       /*!< 0x00000400 */
1861
#define GPIO_CRL_CNF2_1                      (0x2U << GPIO_CRL_CNF2_Pos)       /*!< 0x00000800 */
2 mjames 1862
 
5 mjames 1863
#define GPIO_CRL_CNF3_Pos                    (14U)                             
1864
#define GPIO_CRL_CNF3_Msk                    (0x3U << GPIO_CRL_CNF3_Pos)       /*!< 0x0000C000 */
1865
#define GPIO_CRL_CNF3                        GPIO_CRL_CNF3_Msk                 /*!< CNF3[1:0] bits (Port x configuration bits, pin 3) */
1866
#define GPIO_CRL_CNF3_0                      (0x1U << GPIO_CRL_CNF3_Pos)       /*!< 0x00004000 */
1867
#define GPIO_CRL_CNF3_1                      (0x2U << GPIO_CRL_CNF3_Pos)       /*!< 0x00008000 */
2 mjames 1868
 
5 mjames 1869
#define GPIO_CRL_CNF4_Pos                    (18U)                             
1870
#define GPIO_CRL_CNF4_Msk                    (0x3U << GPIO_CRL_CNF4_Pos)       /*!< 0x000C0000 */
1871
#define GPIO_CRL_CNF4                        GPIO_CRL_CNF4_Msk                 /*!< CNF4[1:0] bits (Port x configuration bits, pin 4) */
1872
#define GPIO_CRL_CNF4_0                      (0x1U << GPIO_CRL_CNF4_Pos)       /*!< 0x00040000 */
1873
#define GPIO_CRL_CNF4_1                      (0x2U << GPIO_CRL_CNF4_Pos)       /*!< 0x00080000 */
2 mjames 1874
 
5 mjames 1875
#define GPIO_CRL_CNF5_Pos                    (22U)                             
1876
#define GPIO_CRL_CNF5_Msk                    (0x3U << GPIO_CRL_CNF5_Pos)       /*!< 0x00C00000 */
1877
#define GPIO_CRL_CNF5                        GPIO_CRL_CNF5_Msk                 /*!< CNF5[1:0] bits (Port x configuration bits, pin 5) */
1878
#define GPIO_CRL_CNF5_0                      (0x1U << GPIO_CRL_CNF5_Pos)       /*!< 0x00400000 */
1879
#define GPIO_CRL_CNF5_1                      (0x2U << GPIO_CRL_CNF5_Pos)       /*!< 0x00800000 */
2 mjames 1880
 
5 mjames 1881
#define GPIO_CRL_CNF6_Pos                    (26U)                             
1882
#define GPIO_CRL_CNF6_Msk                    (0x3U << GPIO_CRL_CNF6_Pos)       /*!< 0x0C000000 */
1883
#define GPIO_CRL_CNF6                        GPIO_CRL_CNF6_Msk                 /*!< CNF6[1:0] bits (Port x configuration bits, pin 6) */
1884
#define GPIO_CRL_CNF6_0                      (0x1U << GPIO_CRL_CNF6_Pos)       /*!< 0x04000000 */
1885
#define GPIO_CRL_CNF6_1                      (0x2U << GPIO_CRL_CNF6_Pos)       /*!< 0x08000000 */
2 mjames 1886
 
5 mjames 1887
#define GPIO_CRL_CNF7_Pos                    (30U)                             
1888
#define GPIO_CRL_CNF7_Msk                    (0x3U << GPIO_CRL_CNF7_Pos)       /*!< 0xC0000000 */
1889
#define GPIO_CRL_CNF7                        GPIO_CRL_CNF7_Msk                 /*!< CNF7[1:0] bits (Port x configuration bits, pin 7) */
1890
#define GPIO_CRL_CNF7_0                      (0x1U << GPIO_CRL_CNF7_Pos)       /*!< 0x40000000 */
1891
#define GPIO_CRL_CNF7_1                      (0x2U << GPIO_CRL_CNF7_Pos)       /*!< 0x80000000 */
2 mjames 1892
 
1893
/*******************  Bit definition for GPIO_CRH register  *******************/
5 mjames 1894
#define GPIO_CRH_MODE_Pos                    (0U)                              
1895
#define GPIO_CRH_MODE_Msk                    (0x33333333U << GPIO_CRH_MODE_Pos) /*!< 0x33333333 */
1896
#define GPIO_CRH_MODE                        GPIO_CRH_MODE_Msk                 /*!< Port x mode bits */
2 mjames 1897
 
5 mjames 1898
#define GPIO_CRH_MODE8_Pos                   (0U)                              
1899
#define GPIO_CRH_MODE8_Msk                   (0x3U << GPIO_CRH_MODE8_Pos)      /*!< 0x00000003 */
1900
#define GPIO_CRH_MODE8                       GPIO_CRH_MODE8_Msk                /*!< MODE8[1:0] bits (Port x mode bits, pin 8) */
1901
#define GPIO_CRH_MODE8_0                     (0x1U << GPIO_CRH_MODE8_Pos)      /*!< 0x00000001 */
1902
#define GPIO_CRH_MODE8_1                     (0x2U << GPIO_CRH_MODE8_Pos)      /*!< 0x00000002 */
2 mjames 1903
 
5 mjames 1904
#define GPIO_CRH_MODE9_Pos                   (4U)                              
1905
#define GPIO_CRH_MODE9_Msk                   (0x3U << GPIO_CRH_MODE9_Pos)      /*!< 0x00000030 */
1906
#define GPIO_CRH_MODE9                       GPIO_CRH_MODE9_Msk                /*!< MODE9[1:0] bits (Port x mode bits, pin 9) */
1907
#define GPIO_CRH_MODE9_0                     (0x1U << GPIO_CRH_MODE9_Pos)      /*!< 0x00000010 */
1908
#define GPIO_CRH_MODE9_1                     (0x2U << GPIO_CRH_MODE9_Pos)      /*!< 0x00000020 */
2 mjames 1909
 
5 mjames 1910
#define GPIO_CRH_MODE10_Pos                  (8U)                              
1911
#define GPIO_CRH_MODE10_Msk                  (0x3U << GPIO_CRH_MODE10_Pos)     /*!< 0x00000300 */
1912
#define GPIO_CRH_MODE10                      GPIO_CRH_MODE10_Msk               /*!< MODE10[1:0] bits (Port x mode bits, pin 10) */
1913
#define GPIO_CRH_MODE10_0                    (0x1U << GPIO_CRH_MODE10_Pos)     /*!< 0x00000100 */
1914
#define GPIO_CRH_MODE10_1                    (0x2U << GPIO_CRH_MODE10_Pos)     /*!< 0x00000200 */
2 mjames 1915
 
5 mjames 1916
#define GPIO_CRH_MODE11_Pos                  (12U)                             
1917
#define GPIO_CRH_MODE11_Msk                  (0x3U << GPIO_CRH_MODE11_Pos)     /*!< 0x00003000 */
1918
#define GPIO_CRH_MODE11                      GPIO_CRH_MODE11_Msk               /*!< MODE11[1:0] bits (Port x mode bits, pin 11) */
1919
#define GPIO_CRH_MODE11_0                    (0x1U << GPIO_CRH_MODE11_Pos)     /*!< 0x00001000 */
1920
#define GPIO_CRH_MODE11_1                    (0x2U << GPIO_CRH_MODE11_Pos)     /*!< 0x00002000 */
2 mjames 1921
 
5 mjames 1922
#define GPIO_CRH_MODE12_Pos                  (16U)                             
1923
#define GPIO_CRH_MODE12_Msk                  (0x3U << GPIO_CRH_MODE12_Pos)     /*!< 0x00030000 */
1924
#define GPIO_CRH_MODE12                      GPIO_CRH_MODE12_Msk               /*!< MODE12[1:0] bits (Port x mode bits, pin 12) */
1925
#define GPIO_CRH_MODE12_0                    (0x1U << GPIO_CRH_MODE12_Pos)     /*!< 0x00010000 */
1926
#define GPIO_CRH_MODE12_1                    (0x2U << GPIO_CRH_MODE12_Pos)     /*!< 0x00020000 */
2 mjames 1927
 
5 mjames 1928
#define GPIO_CRH_MODE13_Pos                  (20U)                             
1929
#define GPIO_CRH_MODE13_Msk                  (0x3U << GPIO_CRH_MODE13_Pos)     /*!< 0x00300000 */
1930
#define GPIO_CRH_MODE13                      GPIO_CRH_MODE13_Msk               /*!< MODE13[1:0] bits (Port x mode bits, pin 13) */
1931
#define GPIO_CRH_MODE13_0                    (0x1U << GPIO_CRH_MODE13_Pos)     /*!< 0x00100000 */
1932
#define GPIO_CRH_MODE13_1                    (0x2U << GPIO_CRH_MODE13_Pos)     /*!< 0x00200000 */
2 mjames 1933
 
5 mjames 1934
#define GPIO_CRH_MODE14_Pos                  (24U)                             
1935
#define GPIO_CRH_MODE14_Msk                  (0x3U << GPIO_CRH_MODE14_Pos)     /*!< 0x03000000 */
1936
#define GPIO_CRH_MODE14                      GPIO_CRH_MODE14_Msk               /*!< MODE14[1:0] bits (Port x mode bits, pin 14) */
1937
#define GPIO_CRH_MODE14_0                    (0x1U << GPIO_CRH_MODE14_Pos)     /*!< 0x01000000 */
1938
#define GPIO_CRH_MODE14_1                    (0x2U << GPIO_CRH_MODE14_Pos)     /*!< 0x02000000 */
2 mjames 1939
 
5 mjames 1940
#define GPIO_CRH_MODE15_Pos                  (28U)                             
1941
#define GPIO_CRH_MODE15_Msk                  (0x3U << GPIO_CRH_MODE15_Pos)     /*!< 0x30000000 */
1942
#define GPIO_CRH_MODE15                      GPIO_CRH_MODE15_Msk               /*!< MODE15[1:0] bits (Port x mode bits, pin 15) */
1943
#define GPIO_CRH_MODE15_0                    (0x1U << GPIO_CRH_MODE15_Pos)     /*!< 0x10000000 */
1944
#define GPIO_CRH_MODE15_1                    (0x2U << GPIO_CRH_MODE15_Pos)     /*!< 0x20000000 */
2 mjames 1945
 
5 mjames 1946
#define GPIO_CRH_CNF_Pos                     (2U)                              
1947
#define GPIO_CRH_CNF_Msk                     (0x33333333U << GPIO_CRH_CNF_Pos) /*!< 0xCCCCCCCC */
1948
#define GPIO_CRH_CNF                         GPIO_CRH_CNF_Msk                  /*!< Port x configuration bits */
2 mjames 1949
 
5 mjames 1950
#define GPIO_CRH_CNF8_Pos                    (2U)                              
1951
#define GPIO_CRH_CNF8_Msk                    (0x3U << GPIO_CRH_CNF8_Pos)       /*!< 0x0000000C */
1952
#define GPIO_CRH_CNF8                        GPIO_CRH_CNF8_Msk                 /*!< CNF8[1:0] bits (Port x configuration bits, pin 8) */
1953
#define GPIO_CRH_CNF8_0                      (0x1U << GPIO_CRH_CNF8_Pos)       /*!< 0x00000004 */
1954
#define GPIO_CRH_CNF8_1                      (0x2U << GPIO_CRH_CNF8_Pos)       /*!< 0x00000008 */
2 mjames 1955
 
5 mjames 1956
#define GPIO_CRH_CNF9_Pos                    (6U)                              
1957
#define GPIO_CRH_CNF9_Msk                    (0x3U << GPIO_CRH_CNF9_Pos)       /*!< 0x000000C0 */
1958
#define GPIO_CRH_CNF9                        GPIO_CRH_CNF9_Msk                 /*!< CNF9[1:0] bits (Port x configuration bits, pin 9) */
1959
#define GPIO_CRH_CNF9_0                      (0x1U << GPIO_CRH_CNF9_Pos)       /*!< 0x00000040 */
1960
#define GPIO_CRH_CNF9_1                      (0x2U << GPIO_CRH_CNF9_Pos)       /*!< 0x00000080 */
2 mjames 1961
 
5 mjames 1962
#define GPIO_CRH_CNF10_Pos                   (10U)                             
1963
#define GPIO_CRH_CNF10_Msk                   (0x3U << GPIO_CRH_CNF10_Pos)      /*!< 0x00000C00 */
1964
#define GPIO_CRH_CNF10                       GPIO_CRH_CNF10_Msk                /*!< CNF10[1:0] bits (Port x configuration bits, pin 10) */
1965
#define GPIO_CRH_CNF10_0                     (0x1U << GPIO_CRH_CNF10_Pos)      /*!< 0x00000400 */
1966
#define GPIO_CRH_CNF10_1                     (0x2U << GPIO_CRH_CNF10_Pos)      /*!< 0x00000800 */
2 mjames 1967
 
5 mjames 1968
#define GPIO_CRH_CNF11_Pos                   (14U)                             
1969
#define GPIO_CRH_CNF11_Msk                   (0x3U << GPIO_CRH_CNF11_Pos)      /*!< 0x0000C000 */
1970
#define GPIO_CRH_CNF11                       GPIO_CRH_CNF11_Msk                /*!< CNF11[1:0] bits (Port x configuration bits, pin 11) */
1971
#define GPIO_CRH_CNF11_0                     (0x1U << GPIO_CRH_CNF11_Pos)      /*!< 0x00004000 */
1972
#define GPIO_CRH_CNF11_1                     (0x2U << GPIO_CRH_CNF11_Pos)      /*!< 0x00008000 */
2 mjames 1973
 
5 mjames 1974
#define GPIO_CRH_CNF12_Pos                   (18U)                             
1975
#define GPIO_CRH_CNF12_Msk                   (0x3U << GPIO_CRH_CNF12_Pos)      /*!< 0x000C0000 */
1976
#define GPIO_CRH_CNF12                       GPIO_CRH_CNF12_Msk                /*!< CNF12[1:0] bits (Port x configuration bits, pin 12) */
1977
#define GPIO_CRH_CNF12_0                     (0x1U << GPIO_CRH_CNF12_Pos)      /*!< 0x00040000 */
1978
#define GPIO_CRH_CNF12_1                     (0x2U << GPIO_CRH_CNF12_Pos)      /*!< 0x00080000 */
2 mjames 1979
 
5 mjames 1980
#define GPIO_CRH_CNF13_Pos                   (22U)                             
1981
#define GPIO_CRH_CNF13_Msk                   (0x3U << GPIO_CRH_CNF13_Pos)      /*!< 0x00C00000 */
1982
#define GPIO_CRH_CNF13                       GPIO_CRH_CNF13_Msk                /*!< CNF13[1:0] bits (Port x configuration bits, pin 13) */
1983
#define GPIO_CRH_CNF13_0                     (0x1U << GPIO_CRH_CNF13_Pos)      /*!< 0x00400000 */
1984
#define GPIO_CRH_CNF13_1                     (0x2U << GPIO_CRH_CNF13_Pos)      /*!< 0x00800000 */
2 mjames 1985
 
5 mjames 1986
#define GPIO_CRH_CNF14_Pos                   (26U)                             
1987
#define GPIO_CRH_CNF14_Msk                   (0x3U << GPIO_CRH_CNF14_Pos)      /*!< 0x0C000000 */
1988
#define GPIO_CRH_CNF14                       GPIO_CRH_CNF14_Msk                /*!< CNF14[1:0] bits (Port x configuration bits, pin 14) */
1989
#define GPIO_CRH_CNF14_0                     (0x1U << GPIO_CRH_CNF14_Pos)      /*!< 0x04000000 */
1990
#define GPIO_CRH_CNF14_1                     (0x2U << GPIO_CRH_CNF14_Pos)      /*!< 0x08000000 */
2 mjames 1991
 
5 mjames 1992
#define GPIO_CRH_CNF15_Pos                   (30U)                             
1993
#define GPIO_CRH_CNF15_Msk                   (0x3U << GPIO_CRH_CNF15_Pos)      /*!< 0xC0000000 */
1994
#define GPIO_CRH_CNF15                       GPIO_CRH_CNF15_Msk                /*!< CNF15[1:0] bits (Port x configuration bits, pin 15) */
1995
#define GPIO_CRH_CNF15_0                     (0x1U << GPIO_CRH_CNF15_Pos)      /*!< 0x40000000 */
1996
#define GPIO_CRH_CNF15_1                     (0x2U << GPIO_CRH_CNF15_Pos)      /*!< 0x80000000 */
2 mjames 1997
 
1998
/*!<******************  Bit definition for GPIO_IDR register  *******************/
5 mjames 1999
#define GPIO_IDR_IDR0_Pos                    (0U)                              
2000
#define GPIO_IDR_IDR0_Msk                    (0x1U << GPIO_IDR_IDR0_Pos)       /*!< 0x00000001 */
2001
#define GPIO_IDR_IDR0                        GPIO_IDR_IDR0_Msk                 /*!< Port input data, bit 0 */
2002
#define GPIO_IDR_IDR1_Pos                    (1U)                              
2003
#define GPIO_IDR_IDR1_Msk                    (0x1U << GPIO_IDR_IDR1_Pos)       /*!< 0x00000002 */
2004
#define GPIO_IDR_IDR1                        GPIO_IDR_IDR1_Msk                 /*!< Port input data, bit 1 */
2005
#define GPIO_IDR_IDR2_Pos                    (2U)                              
2006
#define GPIO_IDR_IDR2_Msk                    (0x1U << GPIO_IDR_IDR2_Pos)       /*!< 0x00000004 */
2007
#define GPIO_IDR_IDR2                        GPIO_IDR_IDR2_Msk                 /*!< Port input data, bit 2 */
2008
#define GPIO_IDR_IDR3_Pos                    (3U)                              
2009
#define GPIO_IDR_IDR3_Msk                    (0x1U << GPIO_IDR_IDR3_Pos)       /*!< 0x00000008 */
2010
#define GPIO_IDR_IDR3                        GPIO_IDR_IDR3_Msk                 /*!< Port input data, bit 3 */
2011
#define GPIO_IDR_IDR4_Pos                    (4U)                              
2012
#define GPIO_IDR_IDR4_Msk                    (0x1U << GPIO_IDR_IDR4_Pos)       /*!< 0x00000010 */
2013
#define GPIO_IDR_IDR4                        GPIO_IDR_IDR4_Msk                 /*!< Port input data, bit 4 */
2014
#define GPIO_IDR_IDR5_Pos                    (5U)                              
2015
#define GPIO_IDR_IDR5_Msk                    (0x1U << GPIO_IDR_IDR5_Pos)       /*!< 0x00000020 */
2016
#define GPIO_IDR_IDR5                        GPIO_IDR_IDR5_Msk                 /*!< Port input data, bit 5 */
2017
#define GPIO_IDR_IDR6_Pos                    (6U)                              
2018
#define GPIO_IDR_IDR6_Msk                    (0x1U << GPIO_IDR_IDR6_Pos)       /*!< 0x00000040 */
2019
#define GPIO_IDR_IDR6                        GPIO_IDR_IDR6_Msk                 /*!< Port input data, bit 6 */
2020
#define GPIO_IDR_IDR7_Pos                    (7U)                              
2021
#define GPIO_IDR_IDR7_Msk                    (0x1U << GPIO_IDR_IDR7_Pos)       /*!< 0x00000080 */
2022
#define GPIO_IDR_IDR7                        GPIO_IDR_IDR7_Msk                 /*!< Port input data, bit 7 */
2023
#define GPIO_IDR_IDR8_Pos                    (8U)                              
2024
#define GPIO_IDR_IDR8_Msk                    (0x1U << GPIO_IDR_IDR8_Pos)       /*!< 0x00000100 */
2025
#define GPIO_IDR_IDR8                        GPIO_IDR_IDR8_Msk                 /*!< Port input data, bit 8 */
2026
#define GPIO_IDR_IDR9_Pos                    (9U)                              
2027
#define GPIO_IDR_IDR9_Msk                    (0x1U << GPIO_IDR_IDR9_Pos)       /*!< 0x00000200 */
2028
#define GPIO_IDR_IDR9                        GPIO_IDR_IDR9_Msk                 /*!< Port input data, bit 9 */
2029
#define GPIO_IDR_IDR10_Pos                   (10U)                             
2030
#define GPIO_IDR_IDR10_Msk                   (0x1U << GPIO_IDR_IDR10_Pos)      /*!< 0x00000400 */
2031
#define GPIO_IDR_IDR10                       GPIO_IDR_IDR10_Msk                /*!< Port input data, bit 10 */
2032
#define GPIO_IDR_IDR11_Pos                   (11U)                             
2033
#define GPIO_IDR_IDR11_Msk                   (0x1U << GPIO_IDR_IDR11_Pos)      /*!< 0x00000800 */
2034
#define GPIO_IDR_IDR11                       GPIO_IDR_IDR11_Msk                /*!< Port input data, bit 11 */
2035
#define GPIO_IDR_IDR12_Pos                   (12U)                             
2036
#define GPIO_IDR_IDR12_Msk                   (0x1U << GPIO_IDR_IDR12_Pos)      /*!< 0x00001000 */
2037
#define GPIO_IDR_IDR12                       GPIO_IDR_IDR12_Msk                /*!< Port input data, bit 12 */
2038
#define GPIO_IDR_IDR13_Pos                   (13U)                             
2039
#define GPIO_IDR_IDR13_Msk                   (0x1U << GPIO_IDR_IDR13_Pos)      /*!< 0x00002000 */
2040
#define GPIO_IDR_IDR13                       GPIO_IDR_IDR13_Msk                /*!< Port input data, bit 13 */
2041
#define GPIO_IDR_IDR14_Pos                   (14U)                             
2042
#define GPIO_IDR_IDR14_Msk                   (0x1U << GPIO_IDR_IDR14_Pos)      /*!< 0x00004000 */
2043
#define GPIO_IDR_IDR14                       GPIO_IDR_IDR14_Msk                /*!< Port input data, bit 14 */
2044
#define GPIO_IDR_IDR15_Pos                   (15U)                             
2045
#define GPIO_IDR_IDR15_Msk                   (0x1U << GPIO_IDR_IDR15_Pos)      /*!< 0x00008000 */
2046
#define GPIO_IDR_IDR15                       GPIO_IDR_IDR15_Msk                /*!< Port input data, bit 15 */
2 mjames 2047
 
2048
/*******************  Bit definition for GPIO_ODR register  *******************/
5 mjames 2049
#define GPIO_ODR_ODR0_Pos                    (0U)                              
2050
#define GPIO_ODR_ODR0_Msk                    (0x1U << GPIO_ODR_ODR0_Pos)       /*!< 0x00000001 */
2051
#define GPIO_ODR_ODR0                        GPIO_ODR_ODR0_Msk                 /*!< Port output data, bit 0 */
2052
#define GPIO_ODR_ODR1_Pos                    (1U)                              
2053
#define GPIO_ODR_ODR1_Msk                    (0x1U << GPIO_ODR_ODR1_Pos)       /*!< 0x00000002 */
2054
#define GPIO_ODR_ODR1                        GPIO_ODR_ODR1_Msk                 /*!< Port output data, bit 1 */
2055
#define GPIO_ODR_ODR2_Pos                    (2U)                              
2056
#define GPIO_ODR_ODR2_Msk                    (0x1U << GPIO_ODR_ODR2_Pos)       /*!< 0x00000004 */
2057
#define GPIO_ODR_ODR2                        GPIO_ODR_ODR2_Msk                 /*!< Port output data, bit 2 */
2058
#define GPIO_ODR_ODR3_Pos                    (3U)                              
2059
#define GPIO_ODR_ODR3_Msk                    (0x1U << GPIO_ODR_ODR3_Pos)       /*!< 0x00000008 */
2060
#define GPIO_ODR_ODR3                        GPIO_ODR_ODR3_Msk                 /*!< Port output data, bit 3 */
2061
#define GPIO_ODR_ODR4_Pos                    (4U)                              
2062
#define GPIO_ODR_ODR4_Msk                    (0x1U << GPIO_ODR_ODR4_Pos)       /*!< 0x00000010 */
2063
#define GPIO_ODR_ODR4                        GPIO_ODR_ODR4_Msk                 /*!< Port output data, bit 4 */
2064
#define GPIO_ODR_ODR5_Pos                    (5U)                              
2065
#define GPIO_ODR_ODR5_Msk                    (0x1U << GPIO_ODR_ODR5_Pos)       /*!< 0x00000020 */
2066
#define GPIO_ODR_ODR5                        GPIO_ODR_ODR5_Msk                 /*!< Port output data, bit 5 */
2067
#define GPIO_ODR_ODR6_Pos                    (6U)                              
2068
#define GPIO_ODR_ODR6_Msk                    (0x1U << GPIO_ODR_ODR6_Pos)       /*!< 0x00000040 */
2069
#define GPIO_ODR_ODR6                        GPIO_ODR_ODR6_Msk                 /*!< Port output data, bit 6 */
2070
#define GPIO_ODR_ODR7_Pos                    (7U)                              
2071
#define GPIO_ODR_ODR7_Msk                    (0x1U << GPIO_ODR_ODR7_Pos)       /*!< 0x00000080 */
2072
#define GPIO_ODR_ODR7                        GPIO_ODR_ODR7_Msk                 /*!< Port output data, bit 7 */
2073
#define GPIO_ODR_ODR8_Pos                    (8U)                              
2074
#define GPIO_ODR_ODR8_Msk                    (0x1U << GPIO_ODR_ODR8_Pos)       /*!< 0x00000100 */
2075
#define GPIO_ODR_ODR8                        GPIO_ODR_ODR8_Msk                 /*!< Port output data, bit 8 */
2076
#define GPIO_ODR_ODR9_Pos                    (9U)                              
2077
#define GPIO_ODR_ODR9_Msk                    (0x1U << GPIO_ODR_ODR9_Pos)       /*!< 0x00000200 */
2078
#define GPIO_ODR_ODR9                        GPIO_ODR_ODR9_Msk                 /*!< Port output data, bit 9 */
2079
#define GPIO_ODR_ODR10_Pos                   (10U)                             
2080
#define GPIO_ODR_ODR10_Msk                   (0x1U << GPIO_ODR_ODR10_Pos)      /*!< 0x00000400 */
2081
#define GPIO_ODR_ODR10                       GPIO_ODR_ODR10_Msk                /*!< Port output data, bit 10 */
2082
#define GPIO_ODR_ODR11_Pos                   (11U)                             
2083
#define GPIO_ODR_ODR11_Msk                   (0x1U << GPIO_ODR_ODR11_Pos)      /*!< 0x00000800 */
2084
#define GPIO_ODR_ODR11                       GPIO_ODR_ODR11_Msk                /*!< Port output data, bit 11 */
2085
#define GPIO_ODR_ODR12_Pos                   (12U)                             
2086
#define GPIO_ODR_ODR12_Msk                   (0x1U << GPIO_ODR_ODR12_Pos)      /*!< 0x00001000 */
2087
#define GPIO_ODR_ODR12                       GPIO_ODR_ODR12_Msk                /*!< Port output data, bit 12 */
2088
#define GPIO_ODR_ODR13_Pos                   (13U)                             
2089
#define GPIO_ODR_ODR13_Msk                   (0x1U << GPIO_ODR_ODR13_Pos)      /*!< 0x00002000 */
2090
#define GPIO_ODR_ODR13                       GPIO_ODR_ODR13_Msk                /*!< Port output data, bit 13 */
2091
#define GPIO_ODR_ODR14_Pos                   (14U)                             
2092
#define GPIO_ODR_ODR14_Msk                   (0x1U << GPIO_ODR_ODR14_Pos)      /*!< 0x00004000 */
2093
#define GPIO_ODR_ODR14                       GPIO_ODR_ODR14_Msk                /*!< Port output data, bit 14 */
2094
#define GPIO_ODR_ODR15_Pos                   (15U)                             
2095
#define GPIO_ODR_ODR15_Msk                   (0x1U << GPIO_ODR_ODR15_Pos)      /*!< 0x00008000 */
2096
#define GPIO_ODR_ODR15                       GPIO_ODR_ODR15_Msk                /*!< Port output data, bit 15 */
2 mjames 2097
 
2098
/******************  Bit definition for GPIO_BSRR register  *******************/
5 mjames 2099
#define GPIO_BSRR_BS0_Pos                    (0U)                              
2100
#define GPIO_BSRR_BS0_Msk                    (0x1U << GPIO_BSRR_BS0_Pos)       /*!< 0x00000001 */
2101
#define GPIO_BSRR_BS0                        GPIO_BSRR_BS0_Msk                 /*!< Port x Set bit 0 */
2102
#define GPIO_BSRR_BS1_Pos                    (1U)                              
2103
#define GPIO_BSRR_BS1_Msk                    (0x1U << GPIO_BSRR_BS1_Pos)       /*!< 0x00000002 */
2104
#define GPIO_BSRR_BS1                        GPIO_BSRR_BS1_Msk                 /*!< Port x Set bit 1 */
2105
#define GPIO_BSRR_BS2_Pos                    (2U)                              
2106
#define GPIO_BSRR_BS2_Msk                    (0x1U << GPIO_BSRR_BS2_Pos)       /*!< 0x00000004 */
2107
#define GPIO_BSRR_BS2                        GPIO_BSRR_BS2_Msk                 /*!< Port x Set bit 2 */
2108
#define GPIO_BSRR_BS3_Pos                    (3U)                              
2109
#define GPIO_BSRR_BS3_Msk                    (0x1U << GPIO_BSRR_BS3_Pos)       /*!< 0x00000008 */
2110
#define GPIO_BSRR_BS3                        GPIO_BSRR_BS3_Msk                 /*!< Port x Set bit 3 */
2111
#define GPIO_BSRR_BS4_Pos                    (4U)                              
2112
#define GPIO_BSRR_BS4_Msk                    (0x1U << GPIO_BSRR_BS4_Pos)       /*!< 0x00000010 */
2113
#define GPIO_BSRR_BS4                        GPIO_BSRR_BS4_Msk                 /*!< Port x Set bit 4 */
2114
#define GPIO_BSRR_BS5_Pos                    (5U)                              
2115
#define GPIO_BSRR_BS5_Msk                    (0x1U << GPIO_BSRR_BS5_Pos)       /*!< 0x00000020 */
2116
#define GPIO_BSRR_BS5                        GPIO_BSRR_BS5_Msk                 /*!< Port x Set bit 5 */
2117
#define GPIO_BSRR_BS6_Pos                    (6U)                              
2118
#define GPIO_BSRR_BS6_Msk                    (0x1U << GPIO_BSRR_BS6_Pos)       /*!< 0x00000040 */
2119
#define GPIO_BSRR_BS6                        GPIO_BSRR_BS6_Msk                 /*!< Port x Set bit 6 */
2120
#define GPIO_BSRR_BS7_Pos                    (7U)                              
2121
#define GPIO_BSRR_BS7_Msk                    (0x1U << GPIO_BSRR_BS7_Pos)       /*!< 0x00000080 */
2122
#define GPIO_BSRR_BS7                        GPIO_BSRR_BS7_Msk                 /*!< Port x Set bit 7 */
2123
#define GPIO_BSRR_BS8_Pos                    (8U)                              
2124
#define GPIO_BSRR_BS8_Msk                    (0x1U << GPIO_BSRR_BS8_Pos)       /*!< 0x00000100 */
2125
#define GPIO_BSRR_BS8                        GPIO_BSRR_BS8_Msk                 /*!< Port x Set bit 8 */
2126
#define GPIO_BSRR_BS9_Pos                    (9U)                              
2127
#define GPIO_BSRR_BS9_Msk                    (0x1U << GPIO_BSRR_BS9_Pos)       /*!< 0x00000200 */
2128
#define GPIO_BSRR_BS9                        GPIO_BSRR_BS9_Msk                 /*!< Port x Set bit 9 */
2129
#define GPIO_BSRR_BS10_Pos                   (10U)                             
2130
#define GPIO_BSRR_BS10_Msk                   (0x1U << GPIO_BSRR_BS10_Pos)      /*!< 0x00000400 */
2131
#define GPIO_BSRR_BS10                       GPIO_BSRR_BS10_Msk                /*!< Port x Set bit 10 */
2132
#define GPIO_BSRR_BS11_Pos                   (11U)                             
2133
#define GPIO_BSRR_BS11_Msk                   (0x1U << GPIO_BSRR_BS11_Pos)      /*!< 0x00000800 */
2134
#define GPIO_BSRR_BS11                       GPIO_BSRR_BS11_Msk                /*!< Port x Set bit 11 */
2135
#define GPIO_BSRR_BS12_Pos                   (12U)                             
2136
#define GPIO_BSRR_BS12_Msk                   (0x1U << GPIO_BSRR_BS12_Pos)      /*!< 0x00001000 */
2137
#define GPIO_BSRR_BS12                       GPIO_BSRR_BS12_Msk                /*!< Port x Set bit 12 */
2138
#define GPIO_BSRR_BS13_Pos                   (13U)                             
2139
#define GPIO_BSRR_BS13_Msk                   (0x1U << GPIO_BSRR_BS13_Pos)      /*!< 0x00002000 */
2140
#define GPIO_BSRR_BS13                       GPIO_BSRR_BS13_Msk                /*!< Port x Set bit 13 */
2141
#define GPIO_BSRR_BS14_Pos                   (14U)                             
2142
#define GPIO_BSRR_BS14_Msk                   (0x1U << GPIO_BSRR_BS14_Pos)      /*!< 0x00004000 */
2143
#define GPIO_BSRR_BS14                       GPIO_BSRR_BS14_Msk                /*!< Port x Set bit 14 */
2144
#define GPIO_BSRR_BS15_Pos                   (15U)                             
2145
#define GPIO_BSRR_BS15_Msk                   (0x1U << GPIO_BSRR_BS15_Pos)      /*!< 0x00008000 */
2146
#define GPIO_BSRR_BS15                       GPIO_BSRR_BS15_Msk                /*!< Port x Set bit 15 */
2 mjames 2147
 
5 mjames 2148
#define GPIO_BSRR_BR0_Pos                    (16U)                             
2149
#define GPIO_BSRR_BR0_Msk                    (0x1U << GPIO_BSRR_BR0_Pos)       /*!< 0x00010000 */
2150
#define GPIO_BSRR_BR0                        GPIO_BSRR_BR0_Msk                 /*!< Port x Reset bit 0 */
2151
#define GPIO_BSRR_BR1_Pos                    (17U)                             
2152
#define GPIO_BSRR_BR1_Msk                    (0x1U << GPIO_BSRR_BR1_Pos)       /*!< 0x00020000 */
2153
#define GPIO_BSRR_BR1                        GPIO_BSRR_BR1_Msk                 /*!< Port x Reset bit 1 */
2154
#define GPIO_BSRR_BR2_Pos                    (18U)                             
2155
#define GPIO_BSRR_BR2_Msk                    (0x1U << GPIO_BSRR_BR2_Pos)       /*!< 0x00040000 */
2156
#define GPIO_BSRR_BR2                        GPIO_BSRR_BR2_Msk                 /*!< Port x Reset bit 2 */
2157
#define GPIO_BSRR_BR3_Pos                    (19U)                             
2158
#define GPIO_BSRR_BR3_Msk                    (0x1U << GPIO_BSRR_BR3_Pos)       /*!< 0x00080000 */
2159
#define GPIO_BSRR_BR3                        GPIO_BSRR_BR3_Msk                 /*!< Port x Reset bit 3 */
2160
#define GPIO_BSRR_BR4_Pos                    (20U)                             
2161
#define GPIO_BSRR_BR4_Msk                    (0x1U << GPIO_BSRR_BR4_Pos)       /*!< 0x00100000 */
2162
#define GPIO_BSRR_BR4                        GPIO_BSRR_BR4_Msk                 /*!< Port x Reset bit 4 */
2163
#define GPIO_BSRR_BR5_Pos                    (21U)                             
2164
#define GPIO_BSRR_BR5_Msk                    (0x1U << GPIO_BSRR_BR5_Pos)       /*!< 0x00200000 */
2165
#define GPIO_BSRR_BR5                        GPIO_BSRR_BR5_Msk                 /*!< Port x Reset bit 5 */
2166
#define GPIO_BSRR_BR6_Pos                    (22U)                             
2167
#define GPIO_BSRR_BR6_Msk                    (0x1U << GPIO_BSRR_BR6_Pos)       /*!< 0x00400000 */
2168
#define GPIO_BSRR_BR6                        GPIO_BSRR_BR6_Msk                 /*!< Port x Reset bit 6 */
2169
#define GPIO_BSRR_BR7_Pos                    (23U)                             
2170
#define GPIO_BSRR_BR7_Msk                    (0x1U << GPIO_BSRR_BR7_Pos)       /*!< 0x00800000 */
2171
#define GPIO_BSRR_BR7                        GPIO_BSRR_BR7_Msk                 /*!< Port x Reset bit 7 */
2172
#define GPIO_BSRR_BR8_Pos                    (24U)                             
2173
#define GPIO_BSRR_BR8_Msk                    (0x1U << GPIO_BSRR_BR8_Pos)       /*!< 0x01000000 */
2174
#define GPIO_BSRR_BR8                        GPIO_BSRR_BR8_Msk                 /*!< Port x Reset bit 8 */
2175
#define GPIO_BSRR_BR9_Pos                    (25U)                             
2176
#define GPIO_BSRR_BR9_Msk                    (0x1U << GPIO_BSRR_BR9_Pos)       /*!< 0x02000000 */
2177
#define GPIO_BSRR_BR9                        GPIO_BSRR_BR9_Msk                 /*!< Port x Reset bit 9 */
2178
#define GPIO_BSRR_BR10_Pos                   (26U)                             
2179
#define GPIO_BSRR_BR10_Msk                   (0x1U << GPIO_BSRR_BR10_Pos)      /*!< 0x04000000 */
2180
#define GPIO_BSRR_BR10                       GPIO_BSRR_BR10_Msk                /*!< Port x Reset bit 10 */
2181
#define GPIO_BSRR_BR11_Pos                   (27U)                             
2182
#define GPIO_BSRR_BR11_Msk                   (0x1U << GPIO_BSRR_BR11_Pos)      /*!< 0x08000000 */
2183
#define GPIO_BSRR_BR11                       GPIO_BSRR_BR11_Msk                /*!< Port x Reset bit 11 */
2184
#define GPIO_BSRR_BR12_Pos                   (28U)                             
2185
#define GPIO_BSRR_BR12_Msk                   (0x1U << GPIO_BSRR_BR12_Pos)      /*!< 0x10000000 */
2186
#define GPIO_BSRR_BR12                       GPIO_BSRR_BR12_Msk                /*!< Port x Reset bit 12 */
2187
#define GPIO_BSRR_BR13_Pos                   (29U)                             
2188
#define GPIO_BSRR_BR13_Msk                   (0x1U << GPIO_BSRR_BR13_Pos)      /*!< 0x20000000 */
2189
#define GPIO_BSRR_BR13                       GPIO_BSRR_BR13_Msk                /*!< Port x Reset bit 13 */
2190
#define GPIO_BSRR_BR14_Pos                   (30U)                             
2191
#define GPIO_BSRR_BR14_Msk                   (0x1U << GPIO_BSRR_BR14_Pos)      /*!< 0x40000000 */
2192
#define GPIO_BSRR_BR14                       GPIO_BSRR_BR14_Msk                /*!< Port x Reset bit 14 */
2193
#define GPIO_BSRR_BR15_Pos                   (31U)                             
2194
#define GPIO_BSRR_BR15_Msk                   (0x1U << GPIO_BSRR_BR15_Pos)      /*!< 0x80000000 */
2195
#define GPIO_BSRR_BR15                       GPIO_BSRR_BR15_Msk                /*!< Port x Reset bit 15 */
2 mjames 2196
 
2197
/*******************  Bit definition for GPIO_BRR register  *******************/
5 mjames 2198
#define GPIO_BRR_BR0_Pos                     (0U)                              
2199
#define GPIO_BRR_BR0_Msk                     (0x1U << GPIO_BRR_BR0_Pos)        /*!< 0x00000001 */
2200
#define GPIO_BRR_BR0                         GPIO_BRR_BR0_Msk                  /*!< Port x Reset bit 0 */
2201
#define GPIO_BRR_BR1_Pos                     (1U)                              
2202
#define GPIO_BRR_BR1_Msk                     (0x1U << GPIO_BRR_BR1_Pos)        /*!< 0x00000002 */
2203
#define GPIO_BRR_BR1                         GPIO_BRR_BR1_Msk                  /*!< Port x Reset bit 1 */
2204
#define GPIO_BRR_BR2_Pos                     (2U)                              
2205
#define GPIO_BRR_BR2_Msk                     (0x1U << GPIO_BRR_BR2_Pos)        /*!< 0x00000004 */
2206
#define GPIO_BRR_BR2                         GPIO_BRR_BR2_Msk                  /*!< Port x Reset bit 2 */
2207
#define GPIO_BRR_BR3_Pos                     (3U)                              
2208
#define GPIO_BRR_BR3_Msk                     (0x1U << GPIO_BRR_BR3_Pos)        /*!< 0x00000008 */
2209
#define GPIO_BRR_BR3                         GPIO_BRR_BR3_Msk                  /*!< Port x Reset bit 3 */
2210
#define GPIO_BRR_BR4_Pos                     (4U)                              
2211
#define GPIO_BRR_BR4_Msk                     (0x1U << GPIO_BRR_BR4_Pos)        /*!< 0x00000010 */
2212
#define GPIO_BRR_BR4                         GPIO_BRR_BR4_Msk                  /*!< Port x Reset bit 4 */
2213
#define GPIO_BRR_BR5_Pos                     (5U)                              
2214
#define GPIO_BRR_BR5_Msk                     (0x1U << GPIO_BRR_BR5_Pos)        /*!< 0x00000020 */
2215
#define GPIO_BRR_BR5                         GPIO_BRR_BR5_Msk                  /*!< Port x Reset bit 5 */
2216
#define GPIO_BRR_BR6_Pos                     (6U)                              
2217
#define GPIO_BRR_BR6_Msk                     (0x1U << GPIO_BRR_BR6_Pos)        /*!< 0x00000040 */
2218
#define GPIO_BRR_BR6                         GPIO_BRR_BR6_Msk                  /*!< Port x Reset bit 6 */
2219
#define GPIO_BRR_BR7_Pos                     (7U)                              
2220
#define GPIO_BRR_BR7_Msk                     (0x1U << GPIO_BRR_BR7_Pos)        /*!< 0x00000080 */
2221
#define GPIO_BRR_BR7                         GPIO_BRR_BR7_Msk                  /*!< Port x Reset bit 7 */
2222
#define GPIO_BRR_BR8_Pos                     (8U)                              
2223
#define GPIO_BRR_BR8_Msk                     (0x1U << GPIO_BRR_BR8_Pos)        /*!< 0x00000100 */
2224
#define GPIO_BRR_BR8                         GPIO_BRR_BR8_Msk                  /*!< Port x Reset bit 8 */
2225
#define GPIO_BRR_BR9_Pos                     (9U)                              
2226
#define GPIO_BRR_BR9_Msk                     (0x1U << GPIO_BRR_BR9_Pos)        /*!< 0x00000200 */
2227
#define GPIO_BRR_BR9                         GPIO_BRR_BR9_Msk                  /*!< Port x Reset bit 9 */
2228
#define GPIO_BRR_BR10_Pos                    (10U)                             
2229
#define GPIO_BRR_BR10_Msk                    (0x1U << GPIO_BRR_BR10_Pos)       /*!< 0x00000400 */
2230
#define GPIO_BRR_BR10                        GPIO_BRR_BR10_Msk                 /*!< Port x Reset bit 10 */
2231
#define GPIO_BRR_BR11_Pos                    (11U)                             
2232
#define GPIO_BRR_BR11_Msk                    (0x1U << GPIO_BRR_BR11_Pos)       /*!< 0x00000800 */
2233
#define GPIO_BRR_BR11                        GPIO_BRR_BR11_Msk                 /*!< Port x Reset bit 11 */
2234
#define GPIO_BRR_BR12_Pos                    (12U)                             
2235
#define GPIO_BRR_BR12_Msk                    (0x1U << GPIO_BRR_BR12_Pos)       /*!< 0x00001000 */
2236
#define GPIO_BRR_BR12                        GPIO_BRR_BR12_Msk                 /*!< Port x Reset bit 12 */
2237
#define GPIO_BRR_BR13_Pos                    (13U)                             
2238
#define GPIO_BRR_BR13_Msk                    (0x1U << GPIO_BRR_BR13_Pos)       /*!< 0x00002000 */
2239
#define GPIO_BRR_BR13                        GPIO_BRR_BR13_Msk                 /*!< Port x Reset bit 13 */
2240
#define GPIO_BRR_BR14_Pos                    (14U)                             
2241
#define GPIO_BRR_BR14_Msk                    (0x1U << GPIO_BRR_BR14_Pos)       /*!< 0x00004000 */
2242
#define GPIO_BRR_BR14                        GPIO_BRR_BR14_Msk                 /*!< Port x Reset bit 14 */
2243
#define GPIO_BRR_BR15_Pos                    (15U)                             
2244
#define GPIO_BRR_BR15_Msk                    (0x1U << GPIO_BRR_BR15_Pos)       /*!< 0x00008000 */
2245
#define GPIO_BRR_BR15                        GPIO_BRR_BR15_Msk                 /*!< Port x Reset bit 15 */
2 mjames 2246
 
2247
/******************  Bit definition for GPIO_LCKR register  *******************/
5 mjames 2248
#define GPIO_LCKR_LCK0_Pos                   (0U)                              
2249
#define GPIO_LCKR_LCK0_Msk                   (0x1U << GPIO_LCKR_LCK0_Pos)      /*!< 0x00000001 */
2250
#define GPIO_LCKR_LCK0                       GPIO_LCKR_LCK0_Msk                /*!< Port x Lock bit 0 */
2251
#define GPIO_LCKR_LCK1_Pos                   (1U)                              
2252
#define GPIO_LCKR_LCK1_Msk                   (0x1U << GPIO_LCKR_LCK1_Pos)      /*!< 0x00000002 */
2253
#define GPIO_LCKR_LCK1                       GPIO_LCKR_LCK1_Msk                /*!< Port x Lock bit 1 */
2254
#define GPIO_LCKR_LCK2_Pos                   (2U)                              
2255
#define GPIO_LCKR_LCK2_Msk                   (0x1U << GPIO_LCKR_LCK2_Pos)      /*!< 0x00000004 */
2256
#define GPIO_LCKR_LCK2                       GPIO_LCKR_LCK2_Msk                /*!< Port x Lock bit 2 */
2257
#define GPIO_LCKR_LCK3_Pos                   (3U)                              
2258
#define GPIO_LCKR_LCK3_Msk                   (0x1U << GPIO_LCKR_LCK3_Pos)      /*!< 0x00000008 */
2259
#define GPIO_LCKR_LCK3                       GPIO_LCKR_LCK3_Msk                /*!< Port x Lock bit 3 */
2260
#define GPIO_LCKR_LCK4_Pos                   (4U)                              
2261
#define GPIO_LCKR_LCK4_Msk                   (0x1U << GPIO_LCKR_LCK4_Pos)      /*!< 0x00000010 */
2262
#define GPIO_LCKR_LCK4                       GPIO_LCKR_LCK4_Msk                /*!< Port x Lock bit 4 */
2263
#define GPIO_LCKR_LCK5_Pos                   (5U)                              
2264
#define GPIO_LCKR_LCK5_Msk                   (0x1U << GPIO_LCKR_LCK5_Pos)      /*!< 0x00000020 */
2265
#define GPIO_LCKR_LCK5                       GPIO_LCKR_LCK5_Msk                /*!< Port x Lock bit 5 */
2266
#define GPIO_LCKR_LCK6_Pos                   (6U)                              
2267
#define GPIO_LCKR_LCK6_Msk                   (0x1U << GPIO_LCKR_LCK6_Pos)      /*!< 0x00000040 */
2268
#define GPIO_LCKR_LCK6                       GPIO_LCKR_LCK6_Msk                /*!< Port x Lock bit 6 */
2269
#define GPIO_LCKR_LCK7_Pos                   (7U)                              
2270
#define GPIO_LCKR_LCK7_Msk                   (0x1U << GPIO_LCKR_LCK7_Pos)      /*!< 0x00000080 */
2271
#define GPIO_LCKR_LCK7                       GPIO_LCKR_LCK7_Msk                /*!< Port x Lock bit 7 */
2272
#define GPIO_LCKR_LCK8_Pos                   (8U)                              
2273
#define GPIO_LCKR_LCK8_Msk                   (0x1U << GPIO_LCKR_LCK8_Pos)      /*!< 0x00000100 */
2274
#define GPIO_LCKR_LCK8                       GPIO_LCKR_LCK8_Msk                /*!< Port x Lock bit 8 */
2275
#define GPIO_LCKR_LCK9_Pos                   (9U)                              
2276
#define GPIO_LCKR_LCK9_Msk                   (0x1U << GPIO_LCKR_LCK9_Pos)      /*!< 0x00000200 */
2277
#define GPIO_LCKR_LCK9                       GPIO_LCKR_LCK9_Msk                /*!< Port x Lock bit 9 */
2278
#define GPIO_LCKR_LCK10_Pos                  (10U)                             
2279
#define GPIO_LCKR_LCK10_Msk                  (0x1U << GPIO_LCKR_LCK10_Pos)     /*!< 0x00000400 */
2280
#define GPIO_LCKR_LCK10                      GPIO_LCKR_LCK10_Msk               /*!< Port x Lock bit 10 */
2281
#define GPIO_LCKR_LCK11_Pos                  (11U)                             
2282
#define GPIO_LCKR_LCK11_Msk                  (0x1U << GPIO_LCKR_LCK11_Pos)     /*!< 0x00000800 */
2283
#define GPIO_LCKR_LCK11                      GPIO_LCKR_LCK11_Msk               /*!< Port x Lock bit 11 */
2284
#define GPIO_LCKR_LCK12_Pos                  (12U)                             
2285
#define GPIO_LCKR_LCK12_Msk                  (0x1U << GPIO_LCKR_LCK12_Pos)     /*!< 0x00001000 */
2286
#define GPIO_LCKR_LCK12                      GPIO_LCKR_LCK12_Msk               /*!< Port x Lock bit 12 */
2287
#define GPIO_LCKR_LCK13_Pos                  (13U)                             
2288
#define GPIO_LCKR_LCK13_Msk                  (0x1U << GPIO_LCKR_LCK13_Pos)     /*!< 0x00002000 */
2289
#define GPIO_LCKR_LCK13                      GPIO_LCKR_LCK13_Msk               /*!< Port x Lock bit 13 */
2290
#define GPIO_LCKR_LCK14_Pos                  (14U)                             
2291
#define GPIO_LCKR_LCK14_Msk                  (0x1U << GPIO_LCKR_LCK14_Pos)     /*!< 0x00004000 */
2292
#define GPIO_LCKR_LCK14                      GPIO_LCKR_LCK14_Msk               /*!< Port x Lock bit 14 */
2293
#define GPIO_LCKR_LCK15_Pos                  (15U)                             
2294
#define GPIO_LCKR_LCK15_Msk                  (0x1U << GPIO_LCKR_LCK15_Pos)     /*!< 0x00008000 */
2295
#define GPIO_LCKR_LCK15                      GPIO_LCKR_LCK15_Msk               /*!< Port x Lock bit 15 */
2296
#define GPIO_LCKR_LCKK_Pos                   (16U)                             
2297
#define GPIO_LCKR_LCKK_Msk                   (0x1U << GPIO_LCKR_LCKK_Pos)      /*!< 0x00010000 */
2298
#define GPIO_LCKR_LCKK                       GPIO_LCKR_LCKK_Msk                /*!< Lock key */
2 mjames 2299
 
2300
/*----------------------------------------------------------------------------*/
2301
 
2302
/******************  Bit definition for AFIO_EVCR register  *******************/
5 mjames 2303
#define AFIO_EVCR_PIN_Pos                    (0U)                              
2304
#define AFIO_EVCR_PIN_Msk                    (0xFU << AFIO_EVCR_PIN_Pos)       /*!< 0x0000000F */
2305
#define AFIO_EVCR_PIN                        AFIO_EVCR_PIN_Msk                 /*!< PIN[3:0] bits (Pin selection) */
2306
#define AFIO_EVCR_PIN_0                      (0x1U << AFIO_EVCR_PIN_Pos)       /*!< 0x00000001 */
2307
#define AFIO_EVCR_PIN_1                      (0x2U << AFIO_EVCR_PIN_Pos)       /*!< 0x00000002 */
2308
#define AFIO_EVCR_PIN_2                      (0x4U << AFIO_EVCR_PIN_Pos)       /*!< 0x00000004 */
2309
#define AFIO_EVCR_PIN_3                      (0x8U << AFIO_EVCR_PIN_Pos)       /*!< 0x00000008 */
2 mjames 2310
 
2311
/*!< PIN configuration */
5 mjames 2312
#define AFIO_EVCR_PIN_PX0                    ((uint32_t)0x00000000)            /*!< Pin 0 selected */
2313
#define AFIO_EVCR_PIN_PX1_Pos                (0U)                              
2314
#define AFIO_EVCR_PIN_PX1_Msk                (0x1U << AFIO_EVCR_PIN_PX1_Pos)   /*!< 0x00000001 */
2315
#define AFIO_EVCR_PIN_PX1                    AFIO_EVCR_PIN_PX1_Msk             /*!< Pin 1 selected */
2316
#define AFIO_EVCR_PIN_PX2_Pos                (1U)                              
2317
#define AFIO_EVCR_PIN_PX2_Msk                (0x1U << AFIO_EVCR_PIN_PX2_Pos)   /*!< 0x00000002 */
2318
#define AFIO_EVCR_PIN_PX2                    AFIO_EVCR_PIN_PX2_Msk             /*!< Pin 2 selected */
2319
#define AFIO_EVCR_PIN_PX3_Pos                (0U)                              
2320
#define AFIO_EVCR_PIN_PX3_Msk                (0x3U << AFIO_EVCR_PIN_PX3_Pos)   /*!< 0x00000003 */
2321
#define AFIO_EVCR_PIN_PX3                    AFIO_EVCR_PIN_PX3_Msk             /*!< Pin 3 selected */
2322
#define AFIO_EVCR_PIN_PX4_Pos                (2U)                              
2323
#define AFIO_EVCR_PIN_PX4_Msk                (0x1U << AFIO_EVCR_PIN_PX4_Pos)   /*!< 0x00000004 */
2324
#define AFIO_EVCR_PIN_PX4                    AFIO_EVCR_PIN_PX4_Msk             /*!< Pin 4 selected */
2325
#define AFIO_EVCR_PIN_PX5_Pos                (0U)                              
2326
#define AFIO_EVCR_PIN_PX5_Msk                (0x5U << AFIO_EVCR_PIN_PX5_Pos)   /*!< 0x00000005 */
2327
#define AFIO_EVCR_PIN_PX5                    AFIO_EVCR_PIN_PX5_Msk             /*!< Pin 5 selected */
2328
#define AFIO_EVCR_PIN_PX6_Pos                (1U)                              
2329
#define AFIO_EVCR_PIN_PX6_Msk                (0x3U << AFIO_EVCR_PIN_PX6_Pos)   /*!< 0x00000006 */
2330
#define AFIO_EVCR_PIN_PX6                    AFIO_EVCR_PIN_PX6_Msk             /*!< Pin 6 selected */
2331
#define AFIO_EVCR_PIN_PX7_Pos                (0U)                              
2332
#define AFIO_EVCR_PIN_PX7_Msk                (0x7U << AFIO_EVCR_PIN_PX7_Pos)   /*!< 0x00000007 */
2333
#define AFIO_EVCR_PIN_PX7                    AFIO_EVCR_PIN_PX7_Msk             /*!< Pin 7 selected */
2334
#define AFIO_EVCR_PIN_PX8_Pos                (3U)                              
2335
#define AFIO_EVCR_PIN_PX8_Msk                (0x1U << AFIO_EVCR_PIN_PX8_Pos)   /*!< 0x00000008 */
2336
#define AFIO_EVCR_PIN_PX8                    AFIO_EVCR_PIN_PX8_Msk             /*!< Pin 8 selected */
2337
#define AFIO_EVCR_PIN_PX9_Pos                (0U)                              
2338
#define AFIO_EVCR_PIN_PX9_Msk                (0x9U << AFIO_EVCR_PIN_PX9_Pos)   /*!< 0x00000009 */
2339
#define AFIO_EVCR_PIN_PX9                    AFIO_EVCR_PIN_PX9_Msk             /*!< Pin 9 selected */
2340
#define AFIO_EVCR_PIN_PX10_Pos               (1U)                              
2341
#define AFIO_EVCR_PIN_PX10_Msk               (0x5U << AFIO_EVCR_PIN_PX10_Pos)  /*!< 0x0000000A */
2342
#define AFIO_EVCR_PIN_PX10                   AFIO_EVCR_PIN_PX10_Msk            /*!< Pin 10 selected */
2343
#define AFIO_EVCR_PIN_PX11_Pos               (0U)                              
2344
#define AFIO_EVCR_PIN_PX11_Msk               (0xBU << AFIO_EVCR_PIN_PX11_Pos)  /*!< 0x0000000B */
2345
#define AFIO_EVCR_PIN_PX11                   AFIO_EVCR_PIN_PX11_Msk            /*!< Pin 11 selected */
2346
#define AFIO_EVCR_PIN_PX12_Pos               (2U)                              
2347
#define AFIO_EVCR_PIN_PX12_Msk               (0x3U << AFIO_EVCR_PIN_PX12_Pos)  /*!< 0x0000000C */
2348
#define AFIO_EVCR_PIN_PX12                   AFIO_EVCR_PIN_PX12_Msk            /*!< Pin 12 selected */
2349
#define AFIO_EVCR_PIN_PX13_Pos               (0U)                              
2350
#define AFIO_EVCR_PIN_PX13_Msk               (0xDU << AFIO_EVCR_PIN_PX13_Pos)  /*!< 0x0000000D */
2351
#define AFIO_EVCR_PIN_PX13                   AFIO_EVCR_PIN_PX13_Msk            /*!< Pin 13 selected */
2352
#define AFIO_EVCR_PIN_PX14_Pos               (1U)                              
2353
#define AFIO_EVCR_PIN_PX14_Msk               (0x7U << AFIO_EVCR_PIN_PX14_Pos)  /*!< 0x0000000E */
2354
#define AFIO_EVCR_PIN_PX14                   AFIO_EVCR_PIN_PX14_Msk            /*!< Pin 14 selected */
2355
#define AFIO_EVCR_PIN_PX15_Pos               (0U)                              
2356
#define AFIO_EVCR_PIN_PX15_Msk               (0xFU << AFIO_EVCR_PIN_PX15_Pos)  /*!< 0x0000000F */
2357
#define AFIO_EVCR_PIN_PX15                   AFIO_EVCR_PIN_PX15_Msk            /*!< Pin 15 selected */
2 mjames 2358
 
5 mjames 2359
#define AFIO_EVCR_PORT_Pos                   (4U)                              
2360
#define AFIO_EVCR_PORT_Msk                   (0x7U << AFIO_EVCR_PORT_Pos)      /*!< 0x00000070 */
2361
#define AFIO_EVCR_PORT                       AFIO_EVCR_PORT_Msk                /*!< PORT[2:0] bits (Port selection) */
2362
#define AFIO_EVCR_PORT_0                     (0x1U << AFIO_EVCR_PORT_Pos)      /*!< 0x00000010 */
2363
#define AFIO_EVCR_PORT_1                     (0x2U << AFIO_EVCR_PORT_Pos)      /*!< 0x00000020 */
2364
#define AFIO_EVCR_PORT_2                     (0x4U << AFIO_EVCR_PORT_Pos)      /*!< 0x00000040 */
2 mjames 2365
 
2366
/*!< PORT configuration */
5 mjames 2367
#define AFIO_EVCR_PORT_PA                    ((uint32_t)0x00000000)            /*!< Port A selected */
2368
#define AFIO_EVCR_PORT_PB_Pos                (4U)                              
2369
#define AFIO_EVCR_PORT_PB_Msk                (0x1U << AFIO_EVCR_PORT_PB_Pos)   /*!< 0x00000010 */
2370
#define AFIO_EVCR_PORT_PB                    AFIO_EVCR_PORT_PB_Msk             /*!< Port B selected */
2371
#define AFIO_EVCR_PORT_PC_Pos                (5U)                              
2372
#define AFIO_EVCR_PORT_PC_Msk                (0x1U << AFIO_EVCR_PORT_PC_Pos)   /*!< 0x00000020 */
2373
#define AFIO_EVCR_PORT_PC                    AFIO_EVCR_PORT_PC_Msk             /*!< Port C selected */
2374
#define AFIO_EVCR_PORT_PD_Pos                (4U)                              
2375
#define AFIO_EVCR_PORT_PD_Msk                (0x3U << AFIO_EVCR_PORT_PD_Pos)   /*!< 0x00000030 */
2376
#define AFIO_EVCR_PORT_PD                    AFIO_EVCR_PORT_PD_Msk             /*!< Port D selected */
2377
#define AFIO_EVCR_PORT_PE_Pos                (6U)                              
2378
#define AFIO_EVCR_PORT_PE_Msk                (0x1U << AFIO_EVCR_PORT_PE_Pos)   /*!< 0x00000040 */
2379
#define AFIO_EVCR_PORT_PE                    AFIO_EVCR_PORT_PE_Msk             /*!< Port E selected */
2 mjames 2380
 
5 mjames 2381
#define AFIO_EVCR_EVOE_Pos                   (7U)                              
2382
#define AFIO_EVCR_EVOE_Msk                   (0x1U << AFIO_EVCR_EVOE_Pos)      /*!< 0x00000080 */
2383
#define AFIO_EVCR_EVOE                       AFIO_EVCR_EVOE_Msk                /*!< Event Output Enable */
2 mjames 2384
 
2385
/******************  Bit definition for AFIO_MAPR register  *******************/
5 mjames 2386
#define AFIO_MAPR_SPI1_REMAP_Pos             (0U)                              
2387
#define AFIO_MAPR_SPI1_REMAP_Msk             (0x1U << AFIO_MAPR_SPI1_REMAP_Pos) /*!< 0x00000001 */
2388
#define AFIO_MAPR_SPI1_REMAP                 AFIO_MAPR_SPI1_REMAP_Msk          /*!< SPI1 remapping */
2389
#define AFIO_MAPR_I2C1_REMAP_Pos             (1U)                              
2390
#define AFIO_MAPR_I2C1_REMAP_Msk             (0x1U << AFIO_MAPR_I2C1_REMAP_Pos) /*!< 0x00000002 */
2391
#define AFIO_MAPR_I2C1_REMAP                 AFIO_MAPR_I2C1_REMAP_Msk          /*!< I2C1 remapping */
2392
#define AFIO_MAPR_USART1_REMAP_Pos           (2U)                              
2393
#define AFIO_MAPR_USART1_REMAP_Msk           (0x1U << AFIO_MAPR_USART1_REMAP_Pos) /*!< 0x00000004 */
2394
#define AFIO_MAPR_USART1_REMAP               AFIO_MAPR_USART1_REMAP_Msk        /*!< USART1 remapping */
2395
#define AFIO_MAPR_USART2_REMAP_Pos           (3U)                              
2396
#define AFIO_MAPR_USART2_REMAP_Msk           (0x1U << AFIO_MAPR_USART2_REMAP_Pos) /*!< 0x00000008 */
2397
#define AFIO_MAPR_USART2_REMAP               AFIO_MAPR_USART2_REMAP_Msk        /*!< USART2 remapping */
2 mjames 2398
 
5 mjames 2399
#define AFIO_MAPR_USART3_REMAP_Pos           (4U)                              
2400
#define AFIO_MAPR_USART3_REMAP_Msk           (0x3U << AFIO_MAPR_USART3_REMAP_Pos) /*!< 0x00000030 */
2401
#define AFIO_MAPR_USART3_REMAP               AFIO_MAPR_USART3_REMAP_Msk        /*!< USART3_REMAP[1:0] bits (USART3 remapping) */
2402
#define AFIO_MAPR_USART3_REMAP_0             (0x1U << AFIO_MAPR_USART3_REMAP_Pos) /*!< 0x00000010 */
2403
#define AFIO_MAPR_USART3_REMAP_1             (0x2U << AFIO_MAPR_USART3_REMAP_Pos) /*!< 0x00000020 */
2 mjames 2404
 
2405
/* USART3_REMAP configuration */
5 mjames 2406
#define AFIO_MAPR_USART3_REMAP_NOREMAP       ((uint32_t)0x00000000)            /*!< No remap (TX/PB10, RX/PB11, CK/PB12, CTS/PB13, RTS/PB14) */
2407
#define AFIO_MAPR_USART3_REMAP_PARTIALREMAP_Pos (4U)                           
2408
#define AFIO_MAPR_USART3_REMAP_PARTIALREMAP_Msk (0x1U << AFIO_MAPR_USART3_REMAP_PARTIALREMAP_Pos) /*!< 0x00000010 */
2409
#define AFIO_MAPR_USART3_REMAP_PARTIALREMAP  AFIO_MAPR_USART3_REMAP_PARTIALREMAP_Msk /*!< Partial remap (TX/PC10, RX/PC11, CK/PC12, CTS/PB13, RTS/PB14) */
2410
#define AFIO_MAPR_USART3_REMAP_FULLREMAP_Pos (4U)                              
2411
#define AFIO_MAPR_USART3_REMAP_FULLREMAP_Msk (0x3U << AFIO_MAPR_USART3_REMAP_FULLREMAP_Pos) /*!< 0x00000030 */
2412
#define AFIO_MAPR_USART3_REMAP_FULLREMAP     AFIO_MAPR_USART3_REMAP_FULLREMAP_Msk /*!< Full remap (TX/PD8, RX/PD9, CK/PD10, CTS/PD11, RTS/PD12) */
2 mjames 2413
 
5 mjames 2414
#define AFIO_MAPR_TIM1_REMAP_Pos             (6U)                              
2415
#define AFIO_MAPR_TIM1_REMAP_Msk             (0x3U << AFIO_MAPR_TIM1_REMAP_Pos) /*!< 0x000000C0 */
2416
#define AFIO_MAPR_TIM1_REMAP                 AFIO_MAPR_TIM1_REMAP_Msk          /*!< TIM1_REMAP[1:0] bits (TIM1 remapping) */
2417
#define AFIO_MAPR_TIM1_REMAP_0               (0x1U << AFIO_MAPR_TIM1_REMAP_Pos) /*!< 0x00000040 */
2418
#define AFIO_MAPR_TIM1_REMAP_1               (0x2U << AFIO_MAPR_TIM1_REMAP_Pos) /*!< 0x00000080 */
2 mjames 2419
 
2420
/*!< TIM1_REMAP configuration */
5 mjames 2421
#define AFIO_MAPR_TIM1_REMAP_NOREMAP         ((uint32_t)0x00000000)            /*!< No remap (ETR/PA12, CH1/PA8, CH2/PA9, CH3/PA10, CH4/PA11, BKIN/PB12, CH1N/PB13, CH2N/PB14, CH3N/PB15) */
2422
#define AFIO_MAPR_TIM1_REMAP_PARTIALREMAP_Pos (6U)                             
2423
#define AFIO_MAPR_TIM1_REMAP_PARTIALREMAP_Msk (0x1U << AFIO_MAPR_TIM1_REMAP_PARTIALREMAP_Pos) /*!< 0x00000040 */
2424
#define AFIO_MAPR_TIM1_REMAP_PARTIALREMAP    AFIO_MAPR_TIM1_REMAP_PARTIALREMAP_Msk /*!< Partial remap (ETR/PA12, CH1/PA8, CH2/PA9, CH3/PA10, CH4/PA11, BKIN/PA6, CH1N/PA7, CH2N/PB0, CH3N/PB1) */
2425
#define AFIO_MAPR_TIM1_REMAP_FULLREMAP_Pos   (6U)                              
2426
#define AFIO_MAPR_TIM1_REMAP_FULLREMAP_Msk   (0x3U << AFIO_MAPR_TIM1_REMAP_FULLREMAP_Pos) /*!< 0x000000C0 */
2427
#define AFIO_MAPR_TIM1_REMAP_FULLREMAP       AFIO_MAPR_TIM1_REMAP_FULLREMAP_Msk /*!< Full remap (ETR/PE7, CH1/PE9, CH2/PE11, CH3/PE13, CH4/PE14, BKIN/PE15, CH1N/PE8, CH2N/PE10, CH3N/PE12) */
2 mjames 2428
 
5 mjames 2429
#define AFIO_MAPR_TIM2_REMAP_Pos             (8U)                              
2430
#define AFIO_MAPR_TIM2_REMAP_Msk             (0x3U << AFIO_MAPR_TIM2_REMAP_Pos) /*!< 0x00000300 */
2431
#define AFIO_MAPR_TIM2_REMAP                 AFIO_MAPR_TIM2_REMAP_Msk          /*!< TIM2_REMAP[1:0] bits (TIM2 remapping) */
2432
#define AFIO_MAPR_TIM2_REMAP_0               (0x1U << AFIO_MAPR_TIM2_REMAP_Pos) /*!< 0x00000100 */
2433
#define AFIO_MAPR_TIM2_REMAP_1               (0x2U << AFIO_MAPR_TIM2_REMAP_Pos) /*!< 0x00000200 */
2 mjames 2434
 
2435
/*!< TIM2_REMAP configuration */
5 mjames 2436
#define AFIO_MAPR_TIM2_REMAP_NOREMAP         ((uint32_t)0x00000000)            /*!< No remap (CH1/ETR/PA0, CH2/PA1, CH3/PA2, CH4/PA3) */
2437
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1_Pos (8U)                            
2438
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1_Msk (0x1U << AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1_Pos) /*!< 0x00000100 */
2439
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1   AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1_Msk /*!< Partial remap (CH1/ETR/PA15, CH2/PB3, CH3/PA2, CH4/PA3) */
2440
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2_Pos (9U)                            
2441
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2_Msk (0x1U << AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2_Pos) /*!< 0x00000200 */
2442
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2   AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2_Msk /*!< Partial remap (CH1/ETR/PA0, CH2/PA1, CH3/PB10, CH4/PB11) */
2443
#define AFIO_MAPR_TIM2_REMAP_FULLREMAP_Pos   (8U)                              
2444
#define AFIO_MAPR_TIM2_REMAP_FULLREMAP_Msk   (0x3U << AFIO_MAPR_TIM2_REMAP_FULLREMAP_Pos) /*!< 0x00000300 */
2445
#define AFIO_MAPR_TIM2_REMAP_FULLREMAP       AFIO_MAPR_TIM2_REMAP_FULLREMAP_Msk /*!< Full remap (CH1/ETR/PA15, CH2/PB3, CH3/PB10, CH4/PB11) */
2 mjames 2446
 
5 mjames 2447
#define AFIO_MAPR_TIM3_REMAP_Pos             (10U)                             
2448
#define AFIO_MAPR_TIM3_REMAP_Msk             (0x3U << AFIO_MAPR_TIM3_REMAP_Pos) /*!< 0x00000C00 */
2449
#define AFIO_MAPR_TIM3_REMAP                 AFIO_MAPR_TIM3_REMAP_Msk          /*!< TIM3_REMAP[1:0] bits (TIM3 remapping) */
2450
#define AFIO_MAPR_TIM3_REMAP_0               (0x1U << AFIO_MAPR_TIM3_REMAP_Pos) /*!< 0x00000400 */
2451
#define AFIO_MAPR_TIM3_REMAP_1               (0x2U << AFIO_MAPR_TIM3_REMAP_Pos) /*!< 0x00000800 */
2 mjames 2452
 
2453
/*!< TIM3_REMAP configuration */
5 mjames 2454
#define AFIO_MAPR_TIM3_REMAP_NOREMAP         ((uint32_t)0x00000000)            /*!< No remap (CH1/PA6, CH2/PA7, CH3/PB0, CH4/PB1) */
2455
#define AFIO_MAPR_TIM3_REMAP_PARTIALREMAP_Pos (11U)                            
2456
#define AFIO_MAPR_TIM3_REMAP_PARTIALREMAP_Msk (0x1U << AFIO_MAPR_TIM3_REMAP_PARTIALREMAP_Pos) /*!< 0x00000800 */
2457
#define AFIO_MAPR_TIM3_REMAP_PARTIALREMAP    AFIO_MAPR_TIM3_REMAP_PARTIALREMAP_Msk /*!< Partial remap (CH1/PB4, CH2/PB5, CH3/PB0, CH4/PB1) */
2458
#define AFIO_MAPR_TIM3_REMAP_FULLREMAP_Pos   (10U)                             
2459
#define AFIO_MAPR_TIM3_REMAP_FULLREMAP_Msk   (0x3U << AFIO_MAPR_TIM3_REMAP_FULLREMAP_Pos) /*!< 0x00000C00 */
2460
#define AFIO_MAPR_TIM3_REMAP_FULLREMAP       AFIO_MAPR_TIM3_REMAP_FULLREMAP_Msk /*!< Full remap (CH1/PC6, CH2/PC7, CH3/PC8, CH4/PC9) */
2 mjames 2461
 
5 mjames 2462
#define AFIO_MAPR_TIM4_REMAP_Pos             (12U)                             
2463
#define AFIO_MAPR_TIM4_REMAP_Msk             (0x1U << AFIO_MAPR_TIM4_REMAP_Pos) /*!< 0x00001000 */
2464
#define AFIO_MAPR_TIM4_REMAP                 AFIO_MAPR_TIM4_REMAP_Msk          /*!< TIM4_REMAP bit (TIM4 remapping) */
2 mjames 2465
 
2466
 
5 mjames 2467
#define AFIO_MAPR_PD01_REMAP_Pos             (15U)                             
2468
#define AFIO_MAPR_PD01_REMAP_Msk             (0x1U << AFIO_MAPR_PD01_REMAP_Pos) /*!< 0x00008000 */
2469
#define AFIO_MAPR_PD01_REMAP                 AFIO_MAPR_PD01_REMAP_Msk          /*!< Port D0/Port D1 mapping on OSC_IN/OSC_OUT */
2470
#define AFIO_MAPR_TIM5CH4_IREMAP_Pos         (16U)                             
2471
#define AFIO_MAPR_TIM5CH4_IREMAP_Msk         (0x1U << AFIO_MAPR_TIM5CH4_IREMAP_Pos) /*!< 0x00010000 */
2472
#define AFIO_MAPR_TIM5CH4_IREMAP             AFIO_MAPR_TIM5CH4_IREMAP_Msk      /*!< TIM5 Channel4 Internal Remap */
2 mjames 2473
 
2474
/*!< SWJ_CFG configuration */
5 mjames 2475
#define AFIO_MAPR_SWJ_CFG_Pos                (24U)                             
2476
#define AFIO_MAPR_SWJ_CFG_Msk                (0x7U << AFIO_MAPR_SWJ_CFG_Pos)   /*!< 0x07000000 */
2477
#define AFIO_MAPR_SWJ_CFG                    AFIO_MAPR_SWJ_CFG_Msk             /*!< SWJ_CFG[2:0] bits (Serial Wire JTAG configuration) */
2478
#define AFIO_MAPR_SWJ_CFG_0                  (0x1U << AFIO_MAPR_SWJ_CFG_Pos)   /*!< 0x01000000 */
2479
#define AFIO_MAPR_SWJ_CFG_1                  (0x2U << AFIO_MAPR_SWJ_CFG_Pos)   /*!< 0x02000000 */
2480
#define AFIO_MAPR_SWJ_CFG_2                  (0x4U << AFIO_MAPR_SWJ_CFG_Pos)   /*!< 0x04000000 */
2 mjames 2481
 
5 mjames 2482
#define AFIO_MAPR_SWJ_CFG_RESET              ((uint32_t)0x00000000)            /*!< Full SWJ (JTAG-DP + SW-DP) : Reset State */
2483
#define AFIO_MAPR_SWJ_CFG_NOJNTRST_Pos       (24U)                             
2484
#define AFIO_MAPR_SWJ_CFG_NOJNTRST_Msk       (0x1U << AFIO_MAPR_SWJ_CFG_NOJNTRST_Pos) /*!< 0x01000000 */
2485
#define AFIO_MAPR_SWJ_CFG_NOJNTRST           AFIO_MAPR_SWJ_CFG_NOJNTRST_Msk    /*!< Full SWJ (JTAG-DP + SW-DP) but without JNTRST */
2486
#define AFIO_MAPR_SWJ_CFG_JTAGDISABLE_Pos    (25U)                             
2487
#define AFIO_MAPR_SWJ_CFG_JTAGDISABLE_Msk    (0x1U << AFIO_MAPR_SWJ_CFG_JTAGDISABLE_Pos) /*!< 0x02000000 */
2488
#define AFIO_MAPR_SWJ_CFG_JTAGDISABLE        AFIO_MAPR_SWJ_CFG_JTAGDISABLE_Msk /*!< JTAG-DP Disabled and SW-DP Enabled */
2489
#define AFIO_MAPR_SWJ_CFG_DISABLE_Pos        (26U)                             
2490
#define AFIO_MAPR_SWJ_CFG_DISABLE_Msk        (0x1U << AFIO_MAPR_SWJ_CFG_DISABLE_Pos) /*!< 0x04000000 */
2491
#define AFIO_MAPR_SWJ_CFG_DISABLE            AFIO_MAPR_SWJ_CFG_DISABLE_Msk     /*!< JTAG-DP Disabled and SW-DP Disabled */
2 mjames 2492
 
2493
 
2494
/*****************  Bit definition for AFIO_EXTICR1 register  *****************/
5 mjames 2495
#define AFIO_EXTICR1_EXTI0_Pos               (0U)                              
2496
#define AFIO_EXTICR1_EXTI0_Msk               (0xFU << AFIO_EXTICR1_EXTI0_Pos)  /*!< 0x0000000F */
2497
#define AFIO_EXTICR1_EXTI0                   AFIO_EXTICR1_EXTI0_Msk            /*!< EXTI 0 configuration */
2498
#define AFIO_EXTICR1_EXTI1_Pos               (4U)                              
2499
#define AFIO_EXTICR1_EXTI1_Msk               (0xFU << AFIO_EXTICR1_EXTI1_Pos)  /*!< 0x000000F0 */
2500
#define AFIO_EXTICR1_EXTI1                   AFIO_EXTICR1_EXTI1_Msk            /*!< EXTI 1 configuration */
2501
#define AFIO_EXTICR1_EXTI2_Pos               (8U)                              
2502
#define AFIO_EXTICR1_EXTI2_Msk               (0xFU << AFIO_EXTICR1_EXTI2_Pos)  /*!< 0x00000F00 */
2503
#define AFIO_EXTICR1_EXTI2                   AFIO_EXTICR1_EXTI2_Msk            /*!< EXTI 2 configuration */
2504
#define AFIO_EXTICR1_EXTI3_Pos               (12U)                             
2505
#define AFIO_EXTICR1_EXTI3_Msk               (0xFU << AFIO_EXTICR1_EXTI3_Pos)  /*!< 0x0000F000 */
2506
#define AFIO_EXTICR1_EXTI3                   AFIO_EXTICR1_EXTI3_Msk            /*!< EXTI 3 configuration */
2 mjames 2507
 
2508
/*!< EXTI0 configuration */
2509
#define AFIO_EXTICR1_EXTI0_PA                ((uint32_t)0x00000000)            /*!< PA[0] pin */
5 mjames 2510
#define AFIO_EXTICR1_EXTI0_PB_Pos            (0U)                              
2511
#define AFIO_EXTICR1_EXTI0_PB_Msk            (0x1U << AFIO_EXTICR1_EXTI0_PB_Pos) /*!< 0x00000001 */
2512
#define AFIO_EXTICR1_EXTI0_PB                AFIO_EXTICR1_EXTI0_PB_Msk         /*!< PB[0] pin */
2513
#define AFIO_EXTICR1_EXTI0_PC_Pos            (1U)                              
2514
#define AFIO_EXTICR1_EXTI0_PC_Msk            (0x1U << AFIO_EXTICR1_EXTI0_PC_Pos) /*!< 0x00000002 */
2515
#define AFIO_EXTICR1_EXTI0_PC                AFIO_EXTICR1_EXTI0_PC_Msk         /*!< PC[0] pin */
2516
#define AFIO_EXTICR1_EXTI0_PD_Pos            (0U)                              
2517
#define AFIO_EXTICR1_EXTI0_PD_Msk            (0x3U << AFIO_EXTICR1_EXTI0_PD_Pos) /*!< 0x00000003 */
2518
#define AFIO_EXTICR1_EXTI0_PD                AFIO_EXTICR1_EXTI0_PD_Msk         /*!< PD[0] pin */
2519
#define AFIO_EXTICR1_EXTI0_PE_Pos            (2U)                              
2520
#define AFIO_EXTICR1_EXTI0_PE_Msk            (0x1U << AFIO_EXTICR1_EXTI0_PE_Pos) /*!< 0x00000004 */
2521
#define AFIO_EXTICR1_EXTI0_PE                AFIO_EXTICR1_EXTI0_PE_Msk         /*!< PE[0] pin */
2522
#define AFIO_EXTICR1_EXTI0_PF_Pos            (0U)                              
2523
#define AFIO_EXTICR1_EXTI0_PF_Msk            (0x5U << AFIO_EXTICR1_EXTI0_PF_Pos) /*!< 0x00000005 */
2524
#define AFIO_EXTICR1_EXTI0_PF                AFIO_EXTICR1_EXTI0_PF_Msk         /*!< PF[0] pin */
2525
#define AFIO_EXTICR1_EXTI0_PG_Pos            (1U)                              
2526
#define AFIO_EXTICR1_EXTI0_PG_Msk            (0x3U << AFIO_EXTICR1_EXTI0_PG_Pos) /*!< 0x00000006 */
2527
#define AFIO_EXTICR1_EXTI0_PG                AFIO_EXTICR1_EXTI0_PG_Msk         /*!< PG[0] pin */
2 mjames 2528
 
2529
/*!< EXTI1 configuration */
2530
#define AFIO_EXTICR1_EXTI1_PA                ((uint32_t)0x00000000)            /*!< PA[1] pin */
5 mjames 2531
#define AFIO_EXTICR1_EXTI1_PB_Pos            (4U)                              
2532
#define AFIO_EXTICR1_EXTI1_PB_Msk            (0x1U << AFIO_EXTICR1_EXTI1_PB_Pos) /*!< 0x00000010 */
2533
#define AFIO_EXTICR1_EXTI1_PB                AFIO_EXTICR1_EXTI1_PB_Msk         /*!< PB[1] pin */
2534
#define AFIO_EXTICR1_EXTI1_PC_Pos            (5U)                              
2535
#define AFIO_EXTICR1_EXTI1_PC_Msk            (0x1U << AFIO_EXTICR1_EXTI1_PC_Pos) /*!< 0x00000020 */
2536
#define AFIO_EXTICR1_EXTI1_PC                AFIO_EXTICR1_EXTI1_PC_Msk         /*!< PC[1] pin */
2537
#define AFIO_EXTICR1_EXTI1_PD_Pos            (4U)                              
2538
#define AFIO_EXTICR1_EXTI1_PD_Msk            (0x3U << AFIO_EXTICR1_EXTI1_PD_Pos) /*!< 0x00000030 */
2539
#define AFIO_EXTICR1_EXTI1_PD                AFIO_EXTICR1_EXTI1_PD_Msk         /*!< PD[1] pin */
2540
#define AFIO_EXTICR1_EXTI1_PE_Pos            (6U)                              
2541
#define AFIO_EXTICR1_EXTI1_PE_Msk            (0x1U << AFIO_EXTICR1_EXTI1_PE_Pos) /*!< 0x00000040 */
2542
#define AFIO_EXTICR1_EXTI1_PE                AFIO_EXTICR1_EXTI1_PE_Msk         /*!< PE[1] pin */
2543
#define AFIO_EXTICR1_EXTI1_PF_Pos            (4U)                              
2544
#define AFIO_EXTICR1_EXTI1_PF_Msk            (0x5U << AFIO_EXTICR1_EXTI1_PF_Pos) /*!< 0x00000050 */
2545
#define AFIO_EXTICR1_EXTI1_PF                AFIO_EXTICR1_EXTI1_PF_Msk         /*!< PF[1] pin */
2546
#define AFIO_EXTICR1_EXTI1_PG_Pos            (5U)                              
2547
#define AFIO_EXTICR1_EXTI1_PG_Msk            (0x3U << AFIO_EXTICR1_EXTI1_PG_Pos) /*!< 0x00000060 */
2548
#define AFIO_EXTICR1_EXTI1_PG                AFIO_EXTICR1_EXTI1_PG_Msk         /*!< PG[1] pin */
2 mjames 2549
 
2550
/*!< EXTI2 configuration */  
2551
#define AFIO_EXTICR1_EXTI2_PA                ((uint32_t)0x00000000)            /*!< PA[2] pin */
5 mjames 2552
#define AFIO_EXTICR1_EXTI2_PB_Pos            (8U)                              
2553
#define AFIO_EXTICR1_EXTI2_PB_Msk            (0x1U << AFIO_EXTICR1_EXTI2_PB_Pos) /*!< 0x00000100 */
2554
#define AFIO_EXTICR1_EXTI2_PB                AFIO_EXTICR1_EXTI2_PB_Msk         /*!< PB[2] pin */
2555
#define AFIO_EXTICR1_EXTI2_PC_Pos            (9U)                              
2556
#define AFIO_EXTICR1_EXTI2_PC_Msk            (0x1U << AFIO_EXTICR1_EXTI2_PC_Pos) /*!< 0x00000200 */
2557
#define AFIO_EXTICR1_EXTI2_PC                AFIO_EXTICR1_EXTI2_PC_Msk         /*!< PC[2] pin */
2558
#define AFIO_EXTICR1_EXTI2_PD_Pos            (8U)                              
2559
#define AFIO_EXTICR1_EXTI2_PD_Msk            (0x3U << AFIO_EXTICR1_EXTI2_PD_Pos) /*!< 0x00000300 */
2560
#define AFIO_EXTICR1_EXTI2_PD                AFIO_EXTICR1_EXTI2_PD_Msk         /*!< PD[2] pin */
2561
#define AFIO_EXTICR1_EXTI2_PE_Pos            (10U)                             
2562
#define AFIO_EXTICR1_EXTI2_PE_Msk            (0x1U << AFIO_EXTICR1_EXTI2_PE_Pos) /*!< 0x00000400 */
2563
#define AFIO_EXTICR1_EXTI2_PE                AFIO_EXTICR1_EXTI2_PE_Msk         /*!< PE[2] pin */
2564
#define AFIO_EXTICR1_EXTI2_PF_Pos            (8U)                              
2565
#define AFIO_EXTICR1_EXTI2_PF_Msk            (0x5U << AFIO_EXTICR1_EXTI2_PF_Pos) /*!< 0x00000500 */
2566
#define AFIO_EXTICR1_EXTI2_PF                AFIO_EXTICR1_EXTI2_PF_Msk         /*!< PF[2] pin */
2567
#define AFIO_EXTICR1_EXTI2_PG_Pos            (9U)                              
2568
#define AFIO_EXTICR1_EXTI2_PG_Msk            (0x3U << AFIO_EXTICR1_EXTI2_PG_Pos) /*!< 0x00000600 */
2569
#define AFIO_EXTICR1_EXTI2_PG                AFIO_EXTICR1_EXTI2_PG_Msk         /*!< PG[2] pin */
2 mjames 2570
 
2571
/*!< EXTI3 configuration */
2572
#define AFIO_EXTICR1_EXTI3_PA                ((uint32_t)0x00000000)            /*!< PA[3] pin */
5 mjames 2573
#define AFIO_EXTICR1_EXTI3_PB_Pos            (12U)                             
2574
#define AFIO_EXTICR1_EXTI3_PB_Msk            (0x1U << AFIO_EXTICR1_EXTI3_PB_Pos) /*!< 0x00001000 */
2575
#define AFIO_EXTICR1_EXTI3_PB                AFIO_EXTICR1_EXTI3_PB_Msk         /*!< PB[3] pin */
2576
#define AFIO_EXTICR1_EXTI3_PC_Pos            (13U)                             
2577
#define AFIO_EXTICR1_EXTI3_PC_Msk            (0x1U << AFIO_EXTICR1_EXTI3_PC_Pos) /*!< 0x00002000 */
2578
#define AFIO_EXTICR1_EXTI3_PC                AFIO_EXTICR1_EXTI3_PC_Msk         /*!< PC[3] pin */
2579
#define AFIO_EXTICR1_EXTI3_PD_Pos            (12U)                             
2580
#define AFIO_EXTICR1_EXTI3_PD_Msk            (0x3U << AFIO_EXTICR1_EXTI3_PD_Pos) /*!< 0x00003000 */
2581
#define AFIO_EXTICR1_EXTI3_PD                AFIO_EXTICR1_EXTI3_PD_Msk         /*!< PD[3] pin */
2582
#define AFIO_EXTICR1_EXTI3_PE_Pos            (14U)                             
2583
#define AFIO_EXTICR1_EXTI3_PE_Msk            (0x1U << AFIO_EXTICR1_EXTI3_PE_Pos) /*!< 0x00004000 */
2584
#define AFIO_EXTICR1_EXTI3_PE                AFIO_EXTICR1_EXTI3_PE_Msk         /*!< PE[3] pin */
2585
#define AFIO_EXTICR1_EXTI3_PF_Pos            (12U)                             
2586
#define AFIO_EXTICR1_EXTI3_PF_Msk            (0x5U << AFIO_EXTICR1_EXTI3_PF_Pos) /*!< 0x00005000 */
2587
#define AFIO_EXTICR1_EXTI3_PF                AFIO_EXTICR1_EXTI3_PF_Msk         /*!< PF[3] pin */
2588
#define AFIO_EXTICR1_EXTI3_PG_Pos            (13U)                             
2589
#define AFIO_EXTICR1_EXTI3_PG_Msk            (0x3U << AFIO_EXTICR1_EXTI3_PG_Pos) /*!< 0x00006000 */
2590
#define AFIO_EXTICR1_EXTI3_PG                AFIO_EXTICR1_EXTI3_PG_Msk         /*!< PG[3] pin */
2 mjames 2591
 
2592
/*****************  Bit definition for AFIO_EXTICR2 register  *****************/
5 mjames 2593
#define AFIO_EXTICR2_EXTI4_Pos               (0U)                              
2594
#define AFIO_EXTICR2_EXTI4_Msk               (0xFU << AFIO_EXTICR2_EXTI4_Pos)  /*!< 0x0000000F */
2595
#define AFIO_EXTICR2_EXTI4                   AFIO_EXTICR2_EXTI4_Msk            /*!< EXTI 4 configuration */
2596
#define AFIO_EXTICR2_EXTI5_Pos               (4U)                              
2597
#define AFIO_EXTICR2_EXTI5_Msk               (0xFU << AFIO_EXTICR2_EXTI5_Pos)  /*!< 0x000000F0 */
2598
#define AFIO_EXTICR2_EXTI5                   AFIO_EXTICR2_EXTI5_Msk            /*!< EXTI 5 configuration */
2599
#define AFIO_EXTICR2_EXTI6_Pos               (8U)                              
2600
#define AFIO_EXTICR2_EXTI6_Msk               (0xFU << AFIO_EXTICR2_EXTI6_Pos)  /*!< 0x00000F00 */
2601
#define AFIO_EXTICR2_EXTI6                   AFIO_EXTICR2_EXTI6_Msk            /*!< EXTI 6 configuration */
2602
#define AFIO_EXTICR2_EXTI7_Pos               (12U)                             
2603
#define AFIO_EXTICR2_EXTI7_Msk               (0xFU << AFIO_EXTICR2_EXTI7_Pos)  /*!< 0x0000F000 */
2604
#define AFIO_EXTICR2_EXTI7                   AFIO_EXTICR2_EXTI7_Msk            /*!< EXTI 7 configuration */
2 mjames 2605
 
2606
/*!< EXTI4 configuration */
2607
#define AFIO_EXTICR2_EXTI4_PA                ((uint32_t)0x00000000)            /*!< PA[4] pin */
5 mjames 2608
#define AFIO_EXTICR2_EXTI4_PB_Pos            (0U)                              
2609
#define AFIO_EXTICR2_EXTI4_PB_Msk            (0x1U << AFIO_EXTICR2_EXTI4_PB_Pos) /*!< 0x00000001 */
2610
#define AFIO_EXTICR2_EXTI4_PB                AFIO_EXTICR2_EXTI4_PB_Msk         /*!< PB[4] pin */
2611
#define AFIO_EXTICR2_EXTI4_PC_Pos            (1U)                              
2612
#define AFIO_EXTICR2_EXTI4_PC_Msk            (0x1U << AFIO_EXTICR2_EXTI4_PC_Pos) /*!< 0x00000002 */
2613
#define AFIO_EXTICR2_EXTI4_PC                AFIO_EXTICR2_EXTI4_PC_Msk         /*!< PC[4] pin */
2614
#define AFIO_EXTICR2_EXTI4_PD_Pos            (0U)                              
2615
#define AFIO_EXTICR2_EXTI4_PD_Msk            (0x3U << AFIO_EXTICR2_EXTI4_PD_Pos) /*!< 0x00000003 */
2616
#define AFIO_EXTICR2_EXTI4_PD                AFIO_EXTICR2_EXTI4_PD_Msk         /*!< PD[4] pin */
2617
#define AFIO_EXTICR2_EXTI4_PE_Pos            (2U)                              
2618
#define AFIO_EXTICR2_EXTI4_PE_Msk            (0x1U << AFIO_EXTICR2_EXTI4_PE_Pos) /*!< 0x00000004 */
2619
#define AFIO_EXTICR2_EXTI4_PE                AFIO_EXTICR2_EXTI4_PE_Msk         /*!< PE[4] pin */
2620
#define AFIO_EXTICR2_EXTI4_PF_Pos            (0U)                              
2621
#define AFIO_EXTICR2_EXTI4_PF_Msk            (0x5U << AFIO_EXTICR2_EXTI4_PF_Pos) /*!< 0x00000005 */
2622
#define AFIO_EXTICR2_EXTI4_PF                AFIO_EXTICR2_EXTI4_PF_Msk         /*!< PF[4] pin */
2623
#define AFIO_EXTICR2_EXTI4_PG_Pos            (1U)                              
2624
#define AFIO_EXTICR2_EXTI4_PG_Msk            (0x3U << AFIO_EXTICR2_EXTI4_PG_Pos) /*!< 0x00000006 */
2625
#define AFIO_EXTICR2_EXTI4_PG                AFIO_EXTICR2_EXTI4_PG_Msk         /*!< PG[4] pin */
2 mjames 2626
 
2627
/* EXTI5 configuration */
2628
#define AFIO_EXTICR2_EXTI5_PA                ((uint32_t)0x00000000)            /*!< PA[5] pin */
5 mjames 2629
#define AFIO_EXTICR2_EXTI5_PB_Pos            (4U)                              
2630
#define AFIO_EXTICR2_EXTI5_PB_Msk            (0x1U << AFIO_EXTICR2_EXTI5_PB_Pos) /*!< 0x00000010 */
2631
#define AFIO_EXTICR2_EXTI5_PB                AFIO_EXTICR2_EXTI5_PB_Msk         /*!< PB[5] pin */
2632
#define AFIO_EXTICR2_EXTI5_PC_Pos            (5U)                              
2633
#define AFIO_EXTICR2_EXTI5_PC_Msk            (0x1U << AFIO_EXTICR2_EXTI5_PC_Pos) /*!< 0x00000020 */
2634
#define AFIO_EXTICR2_EXTI5_PC                AFIO_EXTICR2_EXTI5_PC_Msk         /*!< PC[5] pin */
2635
#define AFIO_EXTICR2_EXTI5_PD_Pos            (4U)                              
2636
#define AFIO_EXTICR2_EXTI5_PD_Msk            (0x3U << AFIO_EXTICR2_EXTI5_PD_Pos) /*!< 0x00000030 */
2637
#define AFIO_EXTICR2_EXTI5_PD                AFIO_EXTICR2_EXTI5_PD_Msk         /*!< PD[5] pin */
2638
#define AFIO_EXTICR2_EXTI5_PE_Pos            (6U)                              
2639
#define AFIO_EXTICR2_EXTI5_PE_Msk            (0x1U << AFIO_EXTICR2_EXTI5_PE_Pos) /*!< 0x00000040 */
2640
#define AFIO_EXTICR2_EXTI5_PE                AFIO_EXTICR2_EXTI5_PE_Msk         /*!< PE[5] pin */
2641
#define AFIO_EXTICR2_EXTI5_PF_Pos            (4U)                              
2642
#define AFIO_EXTICR2_EXTI5_PF_Msk            (0x5U << AFIO_EXTICR2_EXTI5_PF_Pos) /*!< 0x00000050 */
2643
#define AFIO_EXTICR2_EXTI5_PF                AFIO_EXTICR2_EXTI5_PF_Msk         /*!< PF[5] pin */
2644
#define AFIO_EXTICR2_EXTI5_PG_Pos            (5U)                              
2645
#define AFIO_EXTICR2_EXTI5_PG_Msk            (0x3U << AFIO_EXTICR2_EXTI5_PG_Pos) /*!< 0x00000060 */
2646
#define AFIO_EXTICR2_EXTI5_PG                AFIO_EXTICR2_EXTI5_PG_Msk         /*!< PG[5] pin */
2 mjames 2647
 
2648
/*!< EXTI6 configuration */  
2649
#define AFIO_EXTICR2_EXTI6_PA                ((uint32_t)0x00000000)            /*!< PA[6] pin */
5 mjames 2650
#define AFIO_EXTICR2_EXTI6_PB_Pos            (8U)                              
2651
#define AFIO_EXTICR2_EXTI6_PB_Msk            (0x1U << AFIO_EXTICR2_EXTI6_PB_Pos) /*!< 0x00000100 */
2652
#define AFIO_EXTICR2_EXTI6_PB                AFIO_EXTICR2_EXTI6_PB_Msk         /*!< PB[6] pin */
2653
#define AFIO_EXTICR2_EXTI6_PC_Pos            (9U)                              
2654
#define AFIO_EXTICR2_EXTI6_PC_Msk            (0x1U << AFIO_EXTICR2_EXTI6_PC_Pos) /*!< 0x00000200 */
2655
#define AFIO_EXTICR2_EXTI6_PC                AFIO_EXTICR2_EXTI6_PC_Msk         /*!< PC[6] pin */
2656
#define AFIO_EXTICR2_EXTI6_PD_Pos            (8U)                              
2657
#define AFIO_EXTICR2_EXTI6_PD_Msk            (0x3U << AFIO_EXTICR2_EXTI6_PD_Pos) /*!< 0x00000300 */
2658
#define AFIO_EXTICR2_EXTI6_PD                AFIO_EXTICR2_EXTI6_PD_Msk         /*!< PD[6] pin */
2659
#define AFIO_EXTICR2_EXTI6_PE_Pos            (10U)                             
2660
#define AFIO_EXTICR2_EXTI6_PE_Msk            (0x1U << AFIO_EXTICR2_EXTI6_PE_Pos) /*!< 0x00000400 */
2661
#define AFIO_EXTICR2_EXTI6_PE                AFIO_EXTICR2_EXTI6_PE_Msk         /*!< PE[6] pin */
2662
#define AFIO_EXTICR2_EXTI6_PF_Pos            (8U)                              
2663
#define AFIO_EXTICR2_EXTI6_PF_Msk            (0x5U << AFIO_EXTICR2_EXTI6_PF_Pos) /*!< 0x00000500 */
2664
#define AFIO_EXTICR2_EXTI6_PF                AFIO_EXTICR2_EXTI6_PF_Msk         /*!< PF[6] pin */
2665
#define AFIO_EXTICR2_EXTI6_PG_Pos            (9U)                              
2666
#define AFIO_EXTICR2_EXTI6_PG_Msk            (0x3U << AFIO_EXTICR2_EXTI6_PG_Pos) /*!< 0x00000600 */
2667
#define AFIO_EXTICR2_EXTI6_PG                AFIO_EXTICR2_EXTI6_PG_Msk         /*!< PG[6] pin */
2 mjames 2668
 
2669
/*!< EXTI7 configuration */
2670
#define AFIO_EXTICR2_EXTI7_PA                ((uint32_t)0x00000000)            /*!< PA[7] pin */
5 mjames 2671
#define AFIO_EXTICR2_EXTI7_PB_Pos            (12U)                             
2672
#define AFIO_EXTICR2_EXTI7_PB_Msk            (0x1U << AFIO_EXTICR2_EXTI7_PB_Pos) /*!< 0x00001000 */
2673
#define AFIO_EXTICR2_EXTI7_PB                AFIO_EXTICR2_EXTI7_PB_Msk         /*!< PB[7] pin */
2674
#define AFIO_EXTICR2_EXTI7_PC_Pos            (13U)                             
2675
#define AFIO_EXTICR2_EXTI7_PC_Msk            (0x1U << AFIO_EXTICR2_EXTI7_PC_Pos) /*!< 0x00002000 */
2676
#define AFIO_EXTICR2_EXTI7_PC                AFIO_EXTICR2_EXTI7_PC_Msk         /*!< PC[7] pin */
2677
#define AFIO_EXTICR2_EXTI7_PD_Pos            (12U)                             
2678
#define AFIO_EXTICR2_EXTI7_PD_Msk            (0x3U << AFIO_EXTICR2_EXTI7_PD_Pos) /*!< 0x00003000 */
2679
#define AFIO_EXTICR2_EXTI7_PD                AFIO_EXTICR2_EXTI7_PD_Msk         /*!< PD[7] pin */
2680
#define AFIO_EXTICR2_EXTI7_PE_Pos            (14U)                             
2681
#define AFIO_EXTICR2_EXTI7_PE_Msk            (0x1U << AFIO_EXTICR2_EXTI7_PE_Pos) /*!< 0x00004000 */
2682
#define AFIO_EXTICR2_EXTI7_PE                AFIO_EXTICR2_EXTI7_PE_Msk         /*!< PE[7] pin */
2683
#define AFIO_EXTICR2_EXTI7_PF_Pos            (12U)                             
2684
#define AFIO_EXTICR2_EXTI7_PF_Msk            (0x5U << AFIO_EXTICR2_EXTI7_PF_Pos) /*!< 0x00005000 */
2685
#define AFIO_EXTICR2_EXTI7_PF                AFIO_EXTICR2_EXTI7_PF_Msk         /*!< PF[7] pin */
2686
#define AFIO_EXTICR2_EXTI7_PG_Pos            (13U)                             
2687
#define AFIO_EXTICR2_EXTI7_PG_Msk            (0x3U << AFIO_EXTICR2_EXTI7_PG_Pos) /*!< 0x00006000 */
2688
#define AFIO_EXTICR2_EXTI7_PG                AFIO_EXTICR2_EXTI7_PG_Msk         /*!< PG[7] pin */
2 mjames 2689
 
2690
/*****************  Bit definition for AFIO_EXTICR3 register  *****************/
5 mjames 2691
#define AFIO_EXTICR3_EXTI8_Pos               (0U)                              
2692
#define AFIO_EXTICR3_EXTI8_Msk               (0xFU << AFIO_EXTICR3_EXTI8_Pos)  /*!< 0x0000000F */
2693
#define AFIO_EXTICR3_EXTI8                   AFIO_EXTICR3_EXTI8_Msk            /*!< EXTI 8 configuration */
2694
#define AFIO_EXTICR3_EXTI9_Pos               (4U)                              
2695
#define AFIO_EXTICR3_EXTI9_Msk               (0xFU << AFIO_EXTICR3_EXTI9_Pos)  /*!< 0x000000F0 */
2696
#define AFIO_EXTICR3_EXTI9                   AFIO_EXTICR3_EXTI9_Msk            /*!< EXTI 9 configuration */
2697
#define AFIO_EXTICR3_EXTI10_Pos              (8U)                              
2698
#define AFIO_EXTICR3_EXTI10_Msk              (0xFU << AFIO_EXTICR3_EXTI10_Pos) /*!< 0x00000F00 */
2699
#define AFIO_EXTICR3_EXTI10                  AFIO_EXTICR3_EXTI10_Msk           /*!< EXTI 10 configuration */
2700
#define AFIO_EXTICR3_EXTI11_Pos              (12U)                             
2701
#define AFIO_EXTICR3_EXTI11_Msk              (0xFU << AFIO_EXTICR3_EXTI11_Pos) /*!< 0x0000F000 */
2702
#define AFIO_EXTICR3_EXTI11                  AFIO_EXTICR3_EXTI11_Msk           /*!< EXTI 11 configuration */
2 mjames 2703
 
2704
/*!< EXTI8 configuration */
2705
#define AFIO_EXTICR3_EXTI8_PA                ((uint32_t)0x00000000)            /*!< PA[8] pin */
5 mjames 2706
#define AFIO_EXTICR3_EXTI8_PB_Pos            (0U)                              
2707
#define AFIO_EXTICR3_EXTI8_PB_Msk            (0x1U << AFIO_EXTICR3_EXTI8_PB_Pos) /*!< 0x00000001 */
2708
#define AFIO_EXTICR3_EXTI8_PB                AFIO_EXTICR3_EXTI8_PB_Msk         /*!< PB[8] pin */
2709
#define AFIO_EXTICR3_EXTI8_PC_Pos            (1U)                              
2710
#define AFIO_EXTICR3_EXTI8_PC_Msk            (0x1U << AFIO_EXTICR3_EXTI8_PC_Pos) /*!< 0x00000002 */
2711
#define AFIO_EXTICR3_EXTI8_PC                AFIO_EXTICR3_EXTI8_PC_Msk         /*!< PC[8] pin */
2712
#define AFIO_EXTICR3_EXTI8_PD_Pos            (0U)                              
2713
#define AFIO_EXTICR3_EXTI8_PD_Msk            (0x3U << AFIO_EXTICR3_EXTI8_PD_Pos) /*!< 0x00000003 */
2714
#define AFIO_EXTICR3_EXTI8_PD                AFIO_EXTICR3_EXTI8_PD_Msk         /*!< PD[8] pin */
2715
#define AFIO_EXTICR3_EXTI8_PE_Pos            (2U)                              
2716
#define AFIO_EXTICR3_EXTI8_PE_Msk            (0x1U << AFIO_EXTICR3_EXTI8_PE_Pos) /*!< 0x00000004 */
2717
#define AFIO_EXTICR3_EXTI8_PE                AFIO_EXTICR3_EXTI8_PE_Msk         /*!< PE[8] pin */
2718
#define AFIO_EXTICR3_EXTI8_PF_Pos            (0U)                              
2719
#define AFIO_EXTICR3_EXTI8_PF_Msk            (0x5U << AFIO_EXTICR3_EXTI8_PF_Pos) /*!< 0x00000005 */
2720
#define AFIO_EXTICR3_EXTI8_PF                AFIO_EXTICR3_EXTI8_PF_Msk         /*!< PF[8] pin */
2721
#define AFIO_EXTICR3_EXTI8_PG_Pos            (1U)                              
2722
#define AFIO_EXTICR3_EXTI8_PG_Msk            (0x3U << AFIO_EXTICR3_EXTI8_PG_Pos) /*!< 0x00000006 */
2723
#define AFIO_EXTICR3_EXTI8_PG                AFIO_EXTICR3_EXTI8_PG_Msk         /*!< PG[8] pin */
2 mjames 2724
 
2725
/*!< EXTI9 configuration */
2726
#define AFIO_EXTICR3_EXTI9_PA                ((uint32_t)0x00000000)            /*!< PA[9] pin */
5 mjames 2727
#define AFIO_EXTICR3_EXTI9_PB_Pos            (4U)                              
2728
#define AFIO_EXTICR3_EXTI9_PB_Msk            (0x1U << AFIO_EXTICR3_EXTI9_PB_Pos) /*!< 0x00000010 */
2729
#define AFIO_EXTICR3_EXTI9_PB                AFIO_EXTICR3_EXTI9_PB_Msk         /*!< PB[9] pin */
2730
#define AFIO_EXTICR3_EXTI9_PC_Pos            (5U)                              
2731
#define AFIO_EXTICR3_EXTI9_PC_Msk            (0x1U << AFIO_EXTICR3_EXTI9_PC_Pos) /*!< 0x00000020 */
2732
#define AFIO_EXTICR3_EXTI9_PC                AFIO_EXTICR3_EXTI9_PC_Msk         /*!< PC[9] pin */
2733
#define AFIO_EXTICR3_EXTI9_PD_Pos            (4U)                              
2734
#define AFIO_EXTICR3_EXTI9_PD_Msk            (0x3U << AFIO_EXTICR3_EXTI9_PD_Pos) /*!< 0x00000030 */
2735
#define AFIO_EXTICR3_EXTI9_PD                AFIO_EXTICR3_EXTI9_PD_Msk         /*!< PD[9] pin */
2736
#define AFIO_EXTICR3_EXTI9_PE_Pos            (6U)                              
2737
#define AFIO_EXTICR3_EXTI9_PE_Msk            (0x1U << AFIO_EXTICR3_EXTI9_PE_Pos) /*!< 0x00000040 */
2738
#define AFIO_EXTICR3_EXTI9_PE                AFIO_EXTICR3_EXTI9_PE_Msk         /*!< PE[9] pin */
2739
#define AFIO_EXTICR3_EXTI9_PF_Pos            (4U)                              
2740
#define AFIO_EXTICR3_EXTI9_PF_Msk            (0x5U << AFIO_EXTICR3_EXTI9_PF_Pos) /*!< 0x00000050 */
2741
#define AFIO_EXTICR3_EXTI9_PF                AFIO_EXTICR3_EXTI9_PF_Msk         /*!< PF[9] pin */
2742
#define AFIO_EXTICR3_EXTI9_PG_Pos            (5U)                              
2743
#define AFIO_EXTICR3_EXTI9_PG_Msk            (0x3U << AFIO_EXTICR3_EXTI9_PG_Pos) /*!< 0x00000060 */
2744
#define AFIO_EXTICR3_EXTI9_PG                AFIO_EXTICR3_EXTI9_PG_Msk         /*!< PG[9] pin */
2 mjames 2745
 
2746
/*!< EXTI10 configuration */  
2747
#define AFIO_EXTICR3_EXTI10_PA               ((uint32_t)0x00000000)            /*!< PA[10] pin */
5 mjames 2748
#define AFIO_EXTICR3_EXTI10_PB_Pos           (8U)                              
2749
#define AFIO_EXTICR3_EXTI10_PB_Msk           (0x1U << AFIO_EXTICR3_EXTI10_PB_Pos) /*!< 0x00000100 */
2750
#define AFIO_EXTICR3_EXTI10_PB               AFIO_EXTICR3_EXTI10_PB_Msk        /*!< PB[10] pin */
2751
#define AFIO_EXTICR3_EXTI10_PC_Pos           (9U)                              
2752
#define AFIO_EXTICR3_EXTI10_PC_Msk           (0x1U << AFIO_EXTICR3_EXTI10_PC_Pos) /*!< 0x00000200 */
2753
#define AFIO_EXTICR3_EXTI10_PC               AFIO_EXTICR3_EXTI10_PC_Msk        /*!< PC[10] pin */
2754
#define AFIO_EXTICR3_EXTI10_PD_Pos           (8U)                              
2755
#define AFIO_EXTICR3_EXTI10_PD_Msk           (0x3U << AFIO_EXTICR3_EXTI10_PD_Pos) /*!< 0x00000300 */
2756
#define AFIO_EXTICR3_EXTI10_PD               AFIO_EXTICR3_EXTI10_PD_Msk        /*!< PD[10] pin */
2757
#define AFIO_EXTICR3_EXTI10_PE_Pos           (10U)                             
2758
#define AFIO_EXTICR3_EXTI10_PE_Msk           (0x1U << AFIO_EXTICR3_EXTI10_PE_Pos) /*!< 0x00000400 */
2759
#define AFIO_EXTICR3_EXTI10_PE               AFIO_EXTICR3_EXTI10_PE_Msk        /*!< PE[10] pin */
2760
#define AFIO_EXTICR3_EXTI10_PF_Pos           (8U)                              
2761
#define AFIO_EXTICR3_EXTI10_PF_Msk           (0x5U << AFIO_EXTICR3_EXTI10_PF_Pos) /*!< 0x00000500 */
2762
#define AFIO_EXTICR3_EXTI10_PF               AFIO_EXTICR3_EXTI10_PF_Msk        /*!< PF[10] pin */
2763
#define AFIO_EXTICR3_EXTI10_PG_Pos           (9U)                              
2764
#define AFIO_EXTICR3_EXTI10_PG_Msk           (0x3U << AFIO_EXTICR3_EXTI10_PG_Pos) /*!< 0x00000600 */
2765
#define AFIO_EXTICR3_EXTI10_PG               AFIO_EXTICR3_EXTI10_PG_Msk        /*!< PG[10] pin */
2 mjames 2766
 
2767
/*!< EXTI11 configuration */
2768
#define AFIO_EXTICR3_EXTI11_PA               ((uint32_t)0x00000000)            /*!< PA[11] pin */
5 mjames 2769
#define AFIO_EXTICR3_EXTI11_PB_Pos           (12U)                             
2770
#define AFIO_EXTICR3_EXTI11_PB_Msk           (0x1U << AFIO_EXTICR3_EXTI11_PB_Pos) /*!< 0x00001000 */
2771
#define AFIO_EXTICR3_EXTI11_PB               AFIO_EXTICR3_EXTI11_PB_Msk        /*!< PB[11] pin */
2772
#define AFIO_EXTICR3_EXTI11_PC_Pos           (13U)                             
2773
#define AFIO_EXTICR3_EXTI11_PC_Msk           (0x1U << AFIO_EXTICR3_EXTI11_PC_Pos) /*!< 0x00002000 */
2774
#define AFIO_EXTICR3_EXTI11_PC               AFIO_EXTICR3_EXTI11_PC_Msk        /*!< PC[11] pin */
2775
#define AFIO_EXTICR3_EXTI11_PD_Pos           (12U)                             
2776
#define AFIO_EXTICR3_EXTI11_PD_Msk           (0x3U << AFIO_EXTICR3_EXTI11_PD_Pos) /*!< 0x00003000 */
2777
#define AFIO_EXTICR3_EXTI11_PD               AFIO_EXTICR3_EXTI11_PD_Msk        /*!< PD[11] pin */
2778
#define AFIO_EXTICR3_EXTI11_PE_Pos           (14U)                             
2779
#define AFIO_EXTICR3_EXTI11_PE_Msk           (0x1U << AFIO_EXTICR3_EXTI11_PE_Pos) /*!< 0x00004000 */
2780
#define AFIO_EXTICR3_EXTI11_PE               AFIO_EXTICR3_EXTI11_PE_Msk        /*!< PE[11] pin */
2781
#define AFIO_EXTICR3_EXTI11_PF_Pos           (12U)                             
2782
#define AFIO_EXTICR3_EXTI11_PF_Msk           (0x5U << AFIO_EXTICR3_EXTI11_PF_Pos) /*!< 0x00005000 */
2783
#define AFIO_EXTICR3_EXTI11_PF               AFIO_EXTICR3_EXTI11_PF_Msk        /*!< PF[11] pin */
2784
#define AFIO_EXTICR3_EXTI11_PG_Pos           (13U)                             
2785
#define AFIO_EXTICR3_EXTI11_PG_Msk           (0x3U << AFIO_EXTICR3_EXTI11_PG_Pos) /*!< 0x00006000 */
2786
#define AFIO_EXTICR3_EXTI11_PG               AFIO_EXTICR3_EXTI11_PG_Msk        /*!< PG[11] pin */
2 mjames 2787
 
2788
/*****************  Bit definition for AFIO_EXTICR4 register  *****************/
5 mjames 2789
#define AFIO_EXTICR4_EXTI12_Pos              (0U)                              
2790
#define AFIO_EXTICR4_EXTI12_Msk              (0xFU << AFIO_EXTICR4_EXTI12_Pos) /*!< 0x0000000F */
2791
#define AFIO_EXTICR4_EXTI12                  AFIO_EXTICR4_EXTI12_Msk           /*!< EXTI 12 configuration */
2792
#define AFIO_EXTICR4_EXTI13_Pos              (4U)                              
2793
#define AFIO_EXTICR4_EXTI13_Msk              (0xFU << AFIO_EXTICR4_EXTI13_Pos) /*!< 0x000000F0 */
2794
#define AFIO_EXTICR4_EXTI13                  AFIO_EXTICR4_EXTI13_Msk           /*!< EXTI 13 configuration */
2795
#define AFIO_EXTICR4_EXTI14_Pos              (8U)                              
2796
#define AFIO_EXTICR4_EXTI14_Msk              (0xFU << AFIO_EXTICR4_EXTI14_Pos) /*!< 0x00000F00 */
2797
#define AFIO_EXTICR4_EXTI14                  AFIO_EXTICR4_EXTI14_Msk           /*!< EXTI 14 configuration */
2798
#define AFIO_EXTICR4_EXTI15_Pos              (12U)                             
2799
#define AFIO_EXTICR4_EXTI15_Msk              (0xFU << AFIO_EXTICR4_EXTI15_Pos) /*!< 0x0000F000 */
2800
#define AFIO_EXTICR4_EXTI15                  AFIO_EXTICR4_EXTI15_Msk           /*!< EXTI 15 configuration */
2 mjames 2801
 
2802
/* EXTI12 configuration */
2803
#define AFIO_EXTICR4_EXTI12_PA               ((uint32_t)0x00000000)            /*!< PA[12] pin */
5 mjames 2804
#define AFIO_EXTICR4_EXTI12_PB_Pos           (0U)                              
2805
#define AFIO_EXTICR4_EXTI12_PB_Msk           (0x1U << AFIO_EXTICR4_EXTI12_PB_Pos) /*!< 0x00000001 */
2806
#define AFIO_EXTICR4_EXTI12_PB               AFIO_EXTICR4_EXTI12_PB_Msk        /*!< PB[12] pin */
2807
#define AFIO_EXTICR4_EXTI12_PC_Pos           (1U)                              
2808
#define AFIO_EXTICR4_EXTI12_PC_Msk           (0x1U << AFIO_EXTICR4_EXTI12_PC_Pos) /*!< 0x00000002 */
2809
#define AFIO_EXTICR4_EXTI12_PC               AFIO_EXTICR4_EXTI12_PC_Msk        /*!< PC[12] pin */
2810
#define AFIO_EXTICR4_EXTI12_PD_Pos           (0U)                              
2811
#define AFIO_EXTICR4_EXTI12_PD_Msk           (0x3U << AFIO_EXTICR4_EXTI12_PD_Pos) /*!< 0x00000003 */
2812
#define AFIO_EXTICR4_EXTI12_PD               AFIO_EXTICR4_EXTI12_PD_Msk        /*!< PD[12] pin */
2813
#define AFIO_EXTICR4_EXTI12_PE_Pos           (2U)                              
2814
#define AFIO_EXTICR4_EXTI12_PE_Msk           (0x1U << AFIO_EXTICR4_EXTI12_PE_Pos) /*!< 0x00000004 */
2815
#define AFIO_EXTICR4_EXTI12_PE               AFIO_EXTICR4_EXTI12_PE_Msk        /*!< PE[12] pin */
2816
#define AFIO_EXTICR4_EXTI12_PF_Pos           (0U)                              
2817
#define AFIO_EXTICR4_EXTI12_PF_Msk           (0x5U << AFIO_EXTICR4_EXTI12_PF_Pos) /*!< 0x00000005 */
2818
#define AFIO_EXTICR4_EXTI12_PF               AFIO_EXTICR4_EXTI12_PF_Msk        /*!< PF[12] pin */
2819
#define AFIO_EXTICR4_EXTI12_PG_Pos           (1U)                              
2820
#define AFIO_EXTICR4_EXTI12_PG_Msk           (0x3U << AFIO_EXTICR4_EXTI12_PG_Pos) /*!< 0x00000006 */
2821
#define AFIO_EXTICR4_EXTI12_PG               AFIO_EXTICR4_EXTI12_PG_Msk        /*!< PG[12] pin */
2 mjames 2822
 
2823
/* EXTI13 configuration */
2824
#define AFIO_EXTICR4_EXTI13_PA               ((uint32_t)0x00000000)            /*!< PA[13] pin */
5 mjames 2825
#define AFIO_EXTICR4_EXTI13_PB_Pos           (4U)                              
2826
#define AFIO_EXTICR4_EXTI13_PB_Msk           (0x1U << AFIO_EXTICR4_EXTI13_PB_Pos) /*!< 0x00000010 */
2827
#define AFIO_EXTICR4_EXTI13_PB               AFIO_EXTICR4_EXTI13_PB_Msk        /*!< PB[13] pin */
2828
#define AFIO_EXTICR4_EXTI13_PC_Pos           (5U)                              
2829
#define AFIO_EXTICR4_EXTI13_PC_Msk           (0x1U << AFIO_EXTICR4_EXTI13_PC_Pos) /*!< 0x00000020 */
2830
#define AFIO_EXTICR4_EXTI13_PC               AFIO_EXTICR4_EXTI13_PC_Msk        /*!< PC[13] pin */
2831
#define AFIO_EXTICR4_EXTI13_PD_Pos           (4U)                              
2832
#define AFIO_EXTICR4_EXTI13_PD_Msk           (0x3U << AFIO_EXTICR4_EXTI13_PD_Pos) /*!< 0x00000030 */
2833
#define AFIO_EXTICR4_EXTI13_PD               AFIO_EXTICR4_EXTI13_PD_Msk        /*!< PD[13] pin */
2834
#define AFIO_EXTICR4_EXTI13_PE_Pos           (6U)                              
2835
#define AFIO_EXTICR4_EXTI13_PE_Msk           (0x1U << AFIO_EXTICR4_EXTI13_PE_Pos) /*!< 0x00000040 */
2836
#define AFIO_EXTICR4_EXTI13_PE               AFIO_EXTICR4_EXTI13_PE_Msk        /*!< PE[13] pin */
2837
#define AFIO_EXTICR4_EXTI13_PF_Pos           (4U)                              
2838
#define AFIO_EXTICR4_EXTI13_PF_Msk           (0x5U << AFIO_EXTICR4_EXTI13_PF_Pos) /*!< 0x00000050 */
2839
#define AFIO_EXTICR4_EXTI13_PF               AFIO_EXTICR4_EXTI13_PF_Msk        /*!< PF[13] pin */
2840
#define AFIO_EXTICR4_EXTI13_PG_Pos           (5U)                              
2841
#define AFIO_EXTICR4_EXTI13_PG_Msk           (0x3U << AFIO_EXTICR4_EXTI13_PG_Pos) /*!< 0x00000060 */
2842
#define AFIO_EXTICR4_EXTI13_PG               AFIO_EXTICR4_EXTI13_PG_Msk        /*!< PG[13] pin */
2 mjames 2843
 
2844
/*!< EXTI14 configuration */  
2845
#define AFIO_EXTICR4_EXTI14_PA               ((uint32_t)0x00000000)            /*!< PA[14] pin */
5 mjames 2846
#define AFIO_EXTICR4_EXTI14_PB_Pos           (8U)                              
2847
#define AFIO_EXTICR4_EXTI14_PB_Msk           (0x1U << AFIO_EXTICR4_EXTI14_PB_Pos) /*!< 0x00000100 */
2848
#define AFIO_EXTICR4_EXTI14_PB               AFIO_EXTICR4_EXTI14_PB_Msk        /*!< PB[14] pin */
2849
#define AFIO_EXTICR4_EXTI14_PC_Pos           (9U)                              
2850
#define AFIO_EXTICR4_EXTI14_PC_Msk           (0x1U << AFIO_EXTICR4_EXTI14_PC_Pos) /*!< 0x00000200 */
2851
#define AFIO_EXTICR4_EXTI14_PC               AFIO_EXTICR4_EXTI14_PC_Msk        /*!< PC[14] pin */
2852
#define AFIO_EXTICR4_EXTI14_PD_Pos           (8U)                              
2853
#define AFIO_EXTICR4_EXTI14_PD_Msk           (0x3U << AFIO_EXTICR4_EXTI14_PD_Pos) /*!< 0x00000300 */
2854
#define AFIO_EXTICR4_EXTI14_PD               AFIO_EXTICR4_EXTI14_PD_Msk        /*!< PD[14] pin */
2855
#define AFIO_EXTICR4_EXTI14_PE_Pos           (10U)                             
2856
#define AFIO_EXTICR4_EXTI14_PE_Msk           (0x1U << AFIO_EXTICR4_EXTI14_PE_Pos) /*!< 0x00000400 */
2857
#define AFIO_EXTICR4_EXTI14_PE               AFIO_EXTICR4_EXTI14_PE_Msk        /*!< PE[14] pin */
2858
#define AFIO_EXTICR4_EXTI14_PF_Pos           (8U)                              
2859
#define AFIO_EXTICR4_EXTI14_PF_Msk           (0x5U << AFIO_EXTICR4_EXTI14_PF_Pos) /*!< 0x00000500 */
2860
#define AFIO_EXTICR4_EXTI14_PF               AFIO_EXTICR4_EXTI14_PF_Msk        /*!< PF[14] pin */
2861
#define AFIO_EXTICR4_EXTI14_PG_Pos           (9U)                              
2862
#define AFIO_EXTICR4_EXTI14_PG_Msk           (0x3U << AFIO_EXTICR4_EXTI14_PG_Pos) /*!< 0x00000600 */
2863
#define AFIO_EXTICR4_EXTI14_PG               AFIO_EXTICR4_EXTI14_PG_Msk        /*!< PG[14] pin */
2 mjames 2864
 
2865
/*!< EXTI15 configuration */
2866
#define AFIO_EXTICR4_EXTI15_PA               ((uint32_t)0x00000000)            /*!< PA[15] pin */
5 mjames 2867
#define AFIO_EXTICR4_EXTI15_PB_Pos           (12U)                             
2868
#define AFIO_EXTICR4_EXTI15_PB_Msk           (0x1U << AFIO_EXTICR4_EXTI15_PB_Pos) /*!< 0x00001000 */
2869
#define AFIO_EXTICR4_EXTI15_PB               AFIO_EXTICR4_EXTI15_PB_Msk        /*!< PB[15] pin */
2870
#define AFIO_EXTICR4_EXTI15_PC_Pos           (13U)                             
2871
#define AFIO_EXTICR4_EXTI15_PC_Msk           (0x1U << AFIO_EXTICR4_EXTI15_PC_Pos) /*!< 0x00002000 */
2872
#define AFIO_EXTICR4_EXTI15_PC               AFIO_EXTICR4_EXTI15_PC_Msk        /*!< PC[15] pin */
2873
#define AFIO_EXTICR4_EXTI15_PD_Pos           (12U)                             
2874
#define AFIO_EXTICR4_EXTI15_PD_Msk           (0x3U << AFIO_EXTICR4_EXTI15_PD_Pos) /*!< 0x00003000 */
2875
#define AFIO_EXTICR4_EXTI15_PD               AFIO_EXTICR4_EXTI15_PD_Msk        /*!< PD[15] pin */
2876
#define AFIO_EXTICR4_EXTI15_PE_Pos           (14U)                             
2877
#define AFIO_EXTICR4_EXTI15_PE_Msk           (0x1U << AFIO_EXTICR4_EXTI15_PE_Pos) /*!< 0x00004000 */
2878
#define AFIO_EXTICR4_EXTI15_PE               AFIO_EXTICR4_EXTI15_PE_Msk        /*!< PE[15] pin */
2879
#define AFIO_EXTICR4_EXTI15_PF_Pos           (12U)                             
2880
#define AFIO_EXTICR4_EXTI15_PF_Msk           (0x5U << AFIO_EXTICR4_EXTI15_PF_Pos) /*!< 0x00005000 */
2881
#define AFIO_EXTICR4_EXTI15_PF               AFIO_EXTICR4_EXTI15_PF_Msk        /*!< PF[15] pin */
2882
#define AFIO_EXTICR4_EXTI15_PG_Pos           (13U)                             
2883
#define AFIO_EXTICR4_EXTI15_PG_Msk           (0x3U << AFIO_EXTICR4_EXTI15_PG_Pos) /*!< 0x00006000 */
2884
#define AFIO_EXTICR4_EXTI15_PG               AFIO_EXTICR4_EXTI15_PG_Msk        /*!< PG[15] pin */
2 mjames 2885
 
2886
/******************  Bit definition for AFIO_MAPR2 register  ******************/
2887
 
2888
 
5 mjames 2889
#define AFIO_MAPR2_TIM9_REMAP_Pos            (5U)                              
2890
#define AFIO_MAPR2_TIM9_REMAP_Msk            (0x1U << AFIO_MAPR2_TIM9_REMAP_Pos) /*!< 0x00000020 */
2891
#define AFIO_MAPR2_TIM9_REMAP                AFIO_MAPR2_TIM9_REMAP_Msk         /*!< TIM9 remapping */
2892
#define AFIO_MAPR2_TIM10_REMAP_Pos           (6U)                              
2893
#define AFIO_MAPR2_TIM10_REMAP_Msk           (0x1U << AFIO_MAPR2_TIM10_REMAP_Pos) /*!< 0x00000040 */
2894
#define AFIO_MAPR2_TIM10_REMAP               AFIO_MAPR2_TIM10_REMAP_Msk        /*!< TIM10 remapping */
2895
#define AFIO_MAPR2_TIM11_REMAP_Pos           (7U)                              
2896
#define AFIO_MAPR2_TIM11_REMAP_Msk           (0x1U << AFIO_MAPR2_TIM11_REMAP_Pos) /*!< 0x00000080 */
2897
#define AFIO_MAPR2_TIM11_REMAP               AFIO_MAPR2_TIM11_REMAP_Msk        /*!< TIM11 remapping */
2898
#define AFIO_MAPR2_TIM13_REMAP_Pos           (8U)                              
2899
#define AFIO_MAPR2_TIM13_REMAP_Msk           (0x1U << AFIO_MAPR2_TIM13_REMAP_Pos) /*!< 0x00000100 */
2900
#define AFIO_MAPR2_TIM13_REMAP               AFIO_MAPR2_TIM13_REMAP_Msk        /*!< TIM13 remapping */
2901
#define AFIO_MAPR2_TIM14_REMAP_Pos           (9U)                              
2902
#define AFIO_MAPR2_TIM14_REMAP_Msk           (0x1U << AFIO_MAPR2_TIM14_REMAP_Pos) /*!< 0x00000200 */
2903
#define AFIO_MAPR2_TIM14_REMAP               AFIO_MAPR2_TIM14_REMAP_Msk        /*!< TIM14 remapping */
2904
#define AFIO_MAPR2_FSMC_NADV_REMAP_Pos       (10U)                             
2905
#define AFIO_MAPR2_FSMC_NADV_REMAP_Msk       (0x1U << AFIO_MAPR2_FSMC_NADV_REMAP_Pos) /*!< 0x00000400 */
2906
#define AFIO_MAPR2_FSMC_NADV_REMAP           AFIO_MAPR2_FSMC_NADV_REMAP_Msk    /*!< FSMC NADV remapping */
2 mjames 2907
 
2908
/******************************************************************************/
2909
/*                                                                            */
2910
/*                               SystemTick                                   */
2911
/*                                                                            */
2912
/******************************************************************************/
2913
 
2914
/*****************  Bit definition for SysTick_CTRL register  *****************/
5 mjames 2915
#define SysTick_CTRL_ENABLE                 ((uint32_t)0x00000001)             /*!< Counter enable */
2916
#define SysTick_CTRL_TICKINT                ((uint32_t)0x00000002)             /*!< Counting down to 0 pends the SysTick handler */
2917
#define SysTick_CTRL_CLKSOURCE              ((uint32_t)0x00000004)             /*!< Clock source */
2918
#define SysTick_CTRL_COUNTFLAG              ((uint32_t)0x00010000)             /*!< Count Flag */
2 mjames 2919
 
2920
/*****************  Bit definition for SysTick_LOAD register  *****************/
5 mjames 2921
#define SysTick_LOAD_RELOAD                 ((uint32_t)0x00FFFFFF)             /*!< Value to load into the SysTick Current Value Register when the counter reaches 0 */
2 mjames 2922
 
2923
/*****************  Bit definition for SysTick_VAL register  ******************/
5 mjames 2924
#define SysTick_VAL_CURRENT                 ((uint32_t)0x00FFFFFF)             /*!< Current value at the time the register is accessed */
2 mjames 2925
 
2926
/*****************  Bit definition for SysTick_CALIB register  ****************/
5 mjames 2927
#define SysTick_CALIB_TENMS                 ((uint32_t)0x00FFFFFF)             /*!< Reload value to use for 10ms timing */
2928
#define SysTick_CALIB_SKEW                  ((uint32_t)0x40000000)             /*!< Calibration value is not exactly 10 ms */
2929
#define SysTick_CALIB_NOREF                 ((uint32_t)0x80000000)             /*!< The reference clock is not provided */
2 mjames 2930
 
2931
/******************************************************************************/
2932
/*                                                                            */
2933
/*                  Nested Vectored Interrupt Controller                      */
2934
/*                                                                            */
2935
/******************************************************************************/
2936
 
2937
/******************  Bit definition for NVIC_ISER register  *******************/
5 mjames 2938
#define NVIC_ISER_SETENA_Pos                (0U)                               
2939
#define NVIC_ISER_SETENA_Msk                (0xFFFFFFFFU << NVIC_ISER_SETENA_Pos) /*!< 0xFFFFFFFF */
2940
#define NVIC_ISER_SETENA                    NVIC_ISER_SETENA_Msk               /*!< Interrupt set enable bits */
2941
#define NVIC_ISER_SETENA_0                  (0x00000001U << NVIC_ISER_SETENA_Pos) /*!< 0x00000001 */
2942
#define NVIC_ISER_SETENA_1                  (0x00000002U << NVIC_ISER_SETENA_Pos) /*!< 0x00000002 */
2943
#define NVIC_ISER_SETENA_2                  (0x00000004U << NVIC_ISER_SETENA_Pos) /*!< 0x00000004 */
2944
#define NVIC_ISER_SETENA_3                  (0x00000008U << NVIC_ISER_SETENA_Pos) /*!< 0x00000008 */
2945
#define NVIC_ISER_SETENA_4                  (0x00000010U << NVIC_ISER_SETENA_Pos) /*!< 0x00000010 */
2946
#define NVIC_ISER_SETENA_5                  (0x00000020U << NVIC_ISER_SETENA_Pos) /*!< 0x00000020 */
2947
#define NVIC_ISER_SETENA_6                  (0x00000040U << NVIC_ISER_SETENA_Pos) /*!< 0x00000040 */
2948
#define NVIC_ISER_SETENA_7                  (0x00000080U << NVIC_ISER_SETENA_Pos) /*!< 0x00000080 */
2949
#define NVIC_ISER_SETENA_8                  (0x00000100U << NVIC_ISER_SETENA_Pos) /*!< 0x00000100 */
2950
#define NVIC_ISER_SETENA_9                  (0x00000200U << NVIC_ISER_SETENA_Pos) /*!< 0x00000200 */
2951
#define NVIC_ISER_SETENA_10                 (0x00000400U << NVIC_ISER_SETENA_Pos) /*!< 0x00000400 */
2952
#define NVIC_ISER_SETENA_11                 (0x00000800U << NVIC_ISER_SETENA_Pos) /*!< 0x00000800 */
2953
#define NVIC_ISER_SETENA_12                 (0x00001000U << NVIC_ISER_SETENA_Pos) /*!< 0x00001000 */
2954
#define NVIC_ISER_SETENA_13                 (0x00002000U << NVIC_ISER_SETENA_Pos) /*!< 0x00002000 */
2955
#define NVIC_ISER_SETENA_14                 (0x00004000U << NVIC_ISER_SETENA_Pos) /*!< 0x00004000 */
2956
#define NVIC_ISER_SETENA_15                 (0x00008000U << NVIC_ISER_SETENA_Pos) /*!< 0x00008000 */
2957
#define NVIC_ISER_SETENA_16                 (0x00010000U << NVIC_ISER_SETENA_Pos) /*!< 0x00010000 */
2958
#define NVIC_ISER_SETENA_17                 (0x00020000U << NVIC_ISER_SETENA_Pos) /*!< 0x00020000 */
2959
#define NVIC_ISER_SETENA_18                 (0x00040000U << NVIC_ISER_SETENA_Pos) /*!< 0x00040000 */
2960
#define NVIC_ISER_SETENA_19                 (0x00080000U << NVIC_ISER_SETENA_Pos) /*!< 0x00080000 */
2961
#define NVIC_ISER_SETENA_20                 (0x00100000U << NVIC_ISER_SETENA_Pos) /*!< 0x00100000 */
2962
#define NVIC_ISER_SETENA_21                 (0x00200000U << NVIC_ISER_SETENA_Pos) /*!< 0x00200000 */
2963
#define NVIC_ISER_SETENA_22                 (0x00400000U << NVIC_ISER_SETENA_Pos) /*!< 0x00400000 */
2964
#define NVIC_ISER_SETENA_23                 (0x00800000U << NVIC_ISER_SETENA_Pos) /*!< 0x00800000 */
2965
#define NVIC_ISER_SETENA_24                 (0x01000000U << NVIC_ISER_SETENA_Pos) /*!< 0x01000000 */
2966
#define NVIC_ISER_SETENA_25                 (0x02000000U << NVIC_ISER_SETENA_Pos) /*!< 0x02000000 */
2967
#define NVIC_ISER_SETENA_26                 (0x04000000U << NVIC_ISER_SETENA_Pos) /*!< 0x04000000 */
2968
#define NVIC_ISER_SETENA_27                 (0x08000000U << NVIC_ISER_SETENA_Pos) /*!< 0x08000000 */
2969
#define NVIC_ISER_SETENA_28                 (0x10000000U << NVIC_ISER_SETENA_Pos) /*!< 0x10000000 */
2970
#define NVIC_ISER_SETENA_29                 (0x20000000U << NVIC_ISER_SETENA_Pos) /*!< 0x20000000 */
2971
#define NVIC_ISER_SETENA_30                 (0x40000000U << NVIC_ISER_SETENA_Pos) /*!< 0x40000000 */
2972
#define NVIC_ISER_SETENA_31                 (0x80000000U << NVIC_ISER_SETENA_Pos) /*!< 0x80000000 */
2 mjames 2973
 
2974
/******************  Bit definition for NVIC_ICER register  *******************/
5 mjames 2975
#define NVIC_ICER_CLRENA_Pos                (0U)                               
2976
#define NVIC_ICER_CLRENA_Msk                (0xFFFFFFFFU << NVIC_ICER_CLRENA_Pos) /*!< 0xFFFFFFFF */
2977
#define NVIC_ICER_CLRENA                    NVIC_ICER_CLRENA_Msk               /*!< Interrupt clear-enable bits */
2978
#define NVIC_ICER_CLRENA_0                  (0x00000001U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000001 */
2979
#define NVIC_ICER_CLRENA_1                  (0x00000002U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000002 */
2980
#define NVIC_ICER_CLRENA_2                  (0x00000004U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000004 */
2981
#define NVIC_ICER_CLRENA_3                  (0x00000008U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000008 */
2982
#define NVIC_ICER_CLRENA_4                  (0x00000010U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000010 */
2983
#define NVIC_ICER_CLRENA_5                  (0x00000020U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000020 */
2984
#define NVIC_ICER_CLRENA_6                  (0x00000040U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000040 */
2985
#define NVIC_ICER_CLRENA_7                  (0x00000080U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000080 */
2986
#define NVIC_ICER_CLRENA_8                  (0x00000100U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000100 */
2987
#define NVIC_ICER_CLRENA_9                  (0x00000200U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000200 */
2988
#define NVIC_ICER_CLRENA_10                 (0x00000400U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000400 */
2989
#define NVIC_ICER_CLRENA_11                 (0x00000800U << NVIC_ICER_CLRENA_Pos) /*!< 0x00000800 */
2990
#define NVIC_ICER_CLRENA_12                 (0x00001000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00001000 */
2991
#define NVIC_ICER_CLRENA_13                 (0x00002000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00002000 */
2992
#define NVIC_ICER_CLRENA_14                 (0x00004000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00004000 */
2993
#define NVIC_ICER_CLRENA_15                 (0x00008000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00008000 */
2994
#define NVIC_ICER_CLRENA_16                 (0x00010000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00010000 */
2995
#define NVIC_ICER_CLRENA_17                 (0x00020000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00020000 */
2996
#define NVIC_ICER_CLRENA_18                 (0x00040000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00040000 */
2997
#define NVIC_ICER_CLRENA_19                 (0x00080000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00080000 */
2998
#define NVIC_ICER_CLRENA_20                 (0x00100000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00100000 */
2999
#define NVIC_ICER_CLRENA_21                 (0x00200000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00200000 */
3000
#define NVIC_ICER_CLRENA_22                 (0x00400000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00400000 */
3001
#define NVIC_ICER_CLRENA_23                 (0x00800000U << NVIC_ICER_CLRENA_Pos) /*!< 0x00800000 */
3002
#define NVIC_ICER_CLRENA_24                 (0x01000000U << NVIC_ICER_CLRENA_Pos) /*!< 0x01000000 */
3003
#define NVIC_ICER_CLRENA_25                 (0x02000000U << NVIC_ICER_CLRENA_Pos) /*!< 0x02000000 */
3004
#define NVIC_ICER_CLRENA_26                 (0x04000000U << NVIC_ICER_CLRENA_Pos) /*!< 0x04000000 */
3005
#define NVIC_ICER_CLRENA_27                 (0x08000000U << NVIC_ICER_CLRENA_Pos) /*!< 0x08000000 */
3006
#define NVIC_ICER_CLRENA_28                 (0x10000000U << NVIC_ICER_CLRENA_Pos) /*!< 0x10000000 */
3007
#define NVIC_ICER_CLRENA_29                 (0x20000000U << NVIC_ICER_CLRENA_Pos) /*!< 0x20000000 */
3008
#define NVIC_ICER_CLRENA_30                 (0x40000000U << NVIC_ICER_CLRENA_Pos) /*!< 0x40000000 */
3009
#define NVIC_ICER_CLRENA_31                 (0x80000000U << NVIC_ICER_CLRENA_Pos) /*!< 0x80000000 */
2 mjames 3010
 
3011
/******************  Bit definition for NVIC_ISPR register  *******************/
5 mjames 3012
#define NVIC_ISPR_SETPEND_Pos               (0U)                               
3013
#define NVIC_ISPR_SETPEND_Msk               (0xFFFFFFFFU << NVIC_ISPR_SETPEND_Pos) /*!< 0xFFFFFFFF */
3014
#define NVIC_ISPR_SETPEND                   NVIC_ISPR_SETPEND_Msk              /*!< Interrupt set-pending bits */
3015
#define NVIC_ISPR_SETPEND_0                 (0x00000001U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000001 */
3016
#define NVIC_ISPR_SETPEND_1                 (0x00000002U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000002 */
3017
#define NVIC_ISPR_SETPEND_2                 (0x00000004U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000004 */
3018
#define NVIC_ISPR_SETPEND_3                 (0x00000008U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000008 */
3019
#define NVIC_ISPR_SETPEND_4                 (0x00000010U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000010 */
3020
#define NVIC_ISPR_SETPEND_5                 (0x00000020U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000020 */
3021
#define NVIC_ISPR_SETPEND_6                 (0x00000040U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000040 */
3022
#define NVIC_ISPR_SETPEND_7                 (0x00000080U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000080 */
3023
#define NVIC_ISPR_SETPEND_8                 (0x00000100U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000100 */
3024
#define NVIC_ISPR_SETPEND_9                 (0x00000200U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000200 */
3025
#define NVIC_ISPR_SETPEND_10                (0x00000400U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000400 */
3026
#define NVIC_ISPR_SETPEND_11                (0x00000800U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00000800 */
3027
#define NVIC_ISPR_SETPEND_12                (0x00001000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00001000 */
3028
#define NVIC_ISPR_SETPEND_13                (0x00002000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00002000 */
3029
#define NVIC_ISPR_SETPEND_14                (0x00004000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00004000 */
3030
#define NVIC_ISPR_SETPEND_15                (0x00008000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00008000 */
3031
#define NVIC_ISPR_SETPEND_16                (0x00010000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00010000 */
3032
#define NVIC_ISPR_SETPEND_17                (0x00020000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00020000 */
3033
#define NVIC_ISPR_SETPEND_18                (0x00040000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00040000 */
3034
#define NVIC_ISPR_SETPEND_19                (0x00080000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00080000 */
3035
#define NVIC_ISPR_SETPEND_20                (0x00100000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00100000 */
3036
#define NVIC_ISPR_SETPEND_21                (0x00200000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00200000 */
3037
#define NVIC_ISPR_SETPEND_22                (0x00400000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00400000 */
3038
#define NVIC_ISPR_SETPEND_23                (0x00800000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x00800000 */
3039
#define NVIC_ISPR_SETPEND_24                (0x01000000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x01000000 */
3040
#define NVIC_ISPR_SETPEND_25                (0x02000000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x02000000 */
3041
#define NVIC_ISPR_SETPEND_26                (0x04000000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x04000000 */
3042
#define NVIC_ISPR_SETPEND_27                (0x08000000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x08000000 */
3043
#define NVIC_ISPR_SETPEND_28                (0x10000000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x10000000 */
3044
#define NVIC_ISPR_SETPEND_29                (0x20000000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x20000000 */
3045
#define NVIC_ISPR_SETPEND_30                (0x40000000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x40000000 */
3046
#define NVIC_ISPR_SETPEND_31                (0x80000000U << NVIC_ISPR_SETPEND_Pos) /*!< 0x80000000 */
2 mjames 3047
 
3048
/******************  Bit definition for NVIC_ICPR register  *******************/
5 mjames 3049
#define NVIC_ICPR_CLRPEND_Pos               (0U)                               
3050
#define NVIC_ICPR_CLRPEND_Msk               (0xFFFFFFFFU << NVIC_ICPR_CLRPEND_Pos) /*!< 0xFFFFFFFF */
3051
#define NVIC_ICPR_CLRPEND                   NVIC_ICPR_CLRPEND_Msk              /*!< Interrupt clear-pending bits */
3052
#define NVIC_ICPR_CLRPEND_0                 (0x00000001U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000001 */
3053
#define NVIC_ICPR_CLRPEND_1                 (0x00000002U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000002 */
3054
#define NVIC_ICPR_CLRPEND_2                 (0x00000004U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000004 */
3055
#define NVIC_ICPR_CLRPEND_3                 (0x00000008U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000008 */
3056
#define NVIC_ICPR_CLRPEND_4                 (0x00000010U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000010 */
3057
#define NVIC_ICPR_CLRPEND_5                 (0x00000020U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000020 */
3058
#define NVIC_ICPR_CLRPEND_6                 (0x00000040U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000040 */
3059
#define NVIC_ICPR_CLRPEND_7                 (0x00000080U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000080 */
3060
#define NVIC_ICPR_CLRPEND_8                 (0x00000100U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000100 */
3061
#define NVIC_ICPR_CLRPEND_9                 (0x00000200U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000200 */
3062
#define NVIC_ICPR_CLRPEND_10                (0x00000400U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000400 */
3063
#define NVIC_ICPR_CLRPEND_11                (0x00000800U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00000800 */
3064
#define NVIC_ICPR_CLRPEND_12                (0x00001000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00001000 */
3065
#define NVIC_ICPR_CLRPEND_13                (0x00002000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00002000 */
3066
#define NVIC_ICPR_CLRPEND_14                (0x00004000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00004000 */
3067
#define NVIC_ICPR_CLRPEND_15                (0x00008000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00008000 */
3068
#define NVIC_ICPR_CLRPEND_16                (0x00010000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00010000 */
3069
#define NVIC_ICPR_CLRPEND_17                (0x00020000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00020000 */
3070
#define NVIC_ICPR_CLRPEND_18                (0x00040000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00040000 */
3071
#define NVIC_ICPR_CLRPEND_19                (0x00080000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00080000 */
3072
#define NVIC_ICPR_CLRPEND_20                (0x00100000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00100000 */
3073
#define NVIC_ICPR_CLRPEND_21                (0x00200000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00200000 */
3074
#define NVIC_ICPR_CLRPEND_22                (0x00400000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00400000 */
3075
#define NVIC_ICPR_CLRPEND_23                (0x00800000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x00800000 */
3076
#define NVIC_ICPR_CLRPEND_24                (0x01000000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x01000000 */
3077
#define NVIC_ICPR_CLRPEND_25                (0x02000000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x02000000 */
3078
#define NVIC_ICPR_CLRPEND_26                (0x04000000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x04000000 */
3079
#define NVIC_ICPR_CLRPEND_27                (0x08000000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x08000000 */
3080
#define NVIC_ICPR_CLRPEND_28                (0x10000000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x10000000 */
3081
#define NVIC_ICPR_CLRPEND_29                (0x20000000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x20000000 */
3082
#define NVIC_ICPR_CLRPEND_30                (0x40000000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x40000000 */
3083
#define NVIC_ICPR_CLRPEND_31                (0x80000000U << NVIC_ICPR_CLRPEND_Pos) /*!< 0x80000000 */
2 mjames 3084
 
3085
/******************  Bit definition for NVIC_IABR register  *******************/
5 mjames 3086
#define NVIC_IABR_ACTIVE_Pos                (0U)                               
3087
#define NVIC_IABR_ACTIVE_Msk                (0xFFFFFFFFU << NVIC_IABR_ACTIVE_Pos) /*!< 0xFFFFFFFF */
3088
#define NVIC_IABR_ACTIVE                    NVIC_IABR_ACTIVE_Msk               /*!< Interrupt active flags */
3089
#define NVIC_IABR_ACTIVE_0                  (0x00000001U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000001 */
3090
#define NVIC_IABR_ACTIVE_1                  (0x00000002U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000002 */
3091
#define NVIC_IABR_ACTIVE_2                  (0x00000004U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000004 */
3092
#define NVIC_IABR_ACTIVE_3                  (0x00000008U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000008 */
3093
#define NVIC_IABR_ACTIVE_4                  (0x00000010U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000010 */
3094
#define NVIC_IABR_ACTIVE_5                  (0x00000020U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000020 */
3095
#define NVIC_IABR_ACTIVE_6                  (0x00000040U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000040 */
3096
#define NVIC_IABR_ACTIVE_7                  (0x00000080U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000080 */
3097
#define NVIC_IABR_ACTIVE_8                  (0x00000100U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000100 */
3098
#define NVIC_IABR_ACTIVE_9                  (0x00000200U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000200 */
3099
#define NVIC_IABR_ACTIVE_10                 (0x00000400U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000400 */
3100
#define NVIC_IABR_ACTIVE_11                 (0x00000800U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00000800 */
3101
#define NVIC_IABR_ACTIVE_12                 (0x00001000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00001000 */
3102
#define NVIC_IABR_ACTIVE_13                 (0x00002000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00002000 */
3103
#define NVIC_IABR_ACTIVE_14                 (0x00004000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00004000 */
3104
#define NVIC_IABR_ACTIVE_15                 (0x00008000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00008000 */
3105
#define NVIC_IABR_ACTIVE_16                 (0x00010000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00010000 */
3106
#define NVIC_IABR_ACTIVE_17                 (0x00020000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00020000 */
3107
#define NVIC_IABR_ACTIVE_18                 (0x00040000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00040000 */
3108
#define NVIC_IABR_ACTIVE_19                 (0x00080000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00080000 */
3109
#define NVIC_IABR_ACTIVE_20                 (0x00100000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00100000 */
3110
#define NVIC_IABR_ACTIVE_21                 (0x00200000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00200000 */
3111
#define NVIC_IABR_ACTIVE_22                 (0x00400000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00400000 */
3112
#define NVIC_IABR_ACTIVE_23                 (0x00800000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x00800000 */
3113
#define NVIC_IABR_ACTIVE_24                 (0x01000000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x01000000 */
3114
#define NVIC_IABR_ACTIVE_25                 (0x02000000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x02000000 */
3115
#define NVIC_IABR_ACTIVE_26                 (0x04000000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x04000000 */
3116
#define NVIC_IABR_ACTIVE_27                 (0x08000000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x08000000 */
3117
#define NVIC_IABR_ACTIVE_28                 (0x10000000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x10000000 */
3118
#define NVIC_IABR_ACTIVE_29                 (0x20000000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x20000000 */
3119
#define NVIC_IABR_ACTIVE_30                 (0x40000000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x40000000 */
3120
#define NVIC_IABR_ACTIVE_31                 (0x80000000U << NVIC_IABR_ACTIVE_Pos) /*!< 0x80000000 */
2 mjames 3121
 
3122
/******************  Bit definition for NVIC_PRI0 register  *******************/
5 mjames 3123
#define NVIC_IPR0_PRI_0                     ((uint32_t)0x000000FF)             /*!< Priority of interrupt 0 */
3124
#define NVIC_IPR0_PRI_1                     ((uint32_t)0x0000FF00)             /*!< Priority of interrupt 1 */
3125
#define NVIC_IPR0_PRI_2                     ((uint32_t)0x00FF0000)             /*!< Priority of interrupt 2 */
3126
#define NVIC_IPR0_PRI_3                     ((uint32_t)0xFF000000)             /*!< Priority of interrupt 3 */
2 mjames 3127
 
3128
/******************  Bit definition for NVIC_PRI1 register  *******************/
5 mjames 3129
#define NVIC_IPR1_PRI_4                     ((uint32_t)0x000000FF)             /*!< Priority of interrupt 4 */
3130
#define NVIC_IPR1_PRI_5                     ((uint32_t)0x0000FF00)             /*!< Priority of interrupt 5 */
3131
#define NVIC_IPR1_PRI_6                     ((uint32_t)0x00FF0000)             /*!< Priority of interrupt 6 */
3132
#define NVIC_IPR1_PRI_7                     ((uint32_t)0xFF000000)             /*!< Priority of interrupt 7 */
2 mjames 3133
 
3134
/******************  Bit definition for NVIC_PRI2 register  *******************/
5 mjames 3135
#define NVIC_IPR2_PRI_8                     ((uint32_t)0x000000FF)             /*!< Priority of interrupt 8 */
3136
#define NVIC_IPR2_PRI_9                     ((uint32_t)0x0000FF00)             /*!< Priority of interrupt 9 */
3137
#define NVIC_IPR2_PRI_10                    ((uint32_t)0x00FF0000)             /*!< Priority of interrupt 10 */
3138
#define NVIC_IPR2_PRI_11                    ((uint32_t)0xFF000000)             /*!< Priority of interrupt 11 */
2 mjames 3139
 
3140
/******************  Bit definition for NVIC_PRI3 register  *******************/
5 mjames 3141
#define NVIC_IPR3_PRI_12                    ((uint32_t)0x000000FF)             /*!< Priority of interrupt 12 */
3142
#define NVIC_IPR3_PRI_13                    ((uint32_t)0x0000FF00)             /*!< Priority of interrupt 13 */
3143
#define NVIC_IPR3_PRI_14                    ((uint32_t)0x00FF0000)             /*!< Priority of interrupt 14 */
3144
#define NVIC_IPR3_PRI_15                    ((uint32_t)0xFF000000)             /*!< Priority of interrupt 15 */
2 mjames 3145
 
3146
/******************  Bit definition for NVIC_PRI4 register  *******************/
5 mjames 3147
#define NVIC_IPR4_PRI_16                    ((uint32_t)0x000000FF)             /*!< Priority of interrupt 16 */
3148
#define NVIC_IPR4_PRI_17                    ((uint32_t)0x0000FF00)             /*!< Priority of interrupt 17 */
3149
#define NVIC_IPR4_PRI_18                    ((uint32_t)0x00FF0000)             /*!< Priority of interrupt 18 */
3150
#define NVIC_IPR4_PRI_19                    ((uint32_t)0xFF000000)             /*!< Priority of interrupt 19 */
2 mjames 3151
 
3152
/******************  Bit definition for NVIC_PRI5 register  *******************/
5 mjames 3153
#define NVIC_IPR5_PRI_20                    ((uint32_t)0x000000FF)             /*!< Priority of interrupt 20 */
3154
#define NVIC_IPR5_PRI_21                    ((uint32_t)0x0000FF00)             /*!< Priority of interrupt 21 */
3155
#define NVIC_IPR5_PRI_22                    ((uint32_t)0x00FF0000)             /*!< Priority of interrupt 22 */
3156
#define NVIC_IPR5_PRI_23                    ((uint32_t)0xFF000000)             /*!< Priority of interrupt 23 */
2 mjames 3157
 
3158
/******************  Bit definition for NVIC_PRI6 register  *******************/
5 mjames 3159
#define NVIC_IPR6_PRI_24                    ((uint32_t)0x000000FF)             /*!< Priority of interrupt 24 */
3160
#define NVIC_IPR6_PRI_25                    ((uint32_t)0x0000FF00)             /*!< Priority of interrupt 25 */
3161
#define NVIC_IPR6_PRI_26                    ((uint32_t)0x00FF0000)             /*!< Priority of interrupt 26 */
3162
#define NVIC_IPR6_PRI_27                    ((uint32_t)0xFF000000)             /*!< Priority of interrupt 27 */
2 mjames 3163
 
3164
/******************  Bit definition for NVIC_PRI7 register  *******************/
5 mjames 3165
#define NVIC_IPR7_PRI_28                    ((uint32_t)0x000000FF)             /*!< Priority of interrupt 28 */
3166
#define NVIC_IPR7_PRI_29                    ((uint32_t)0x0000FF00)             /*!< Priority of interrupt 29 */
3167
#define NVIC_IPR7_PRI_30                    ((uint32_t)0x00FF0000)             /*!< Priority of interrupt 30 */
3168
#define NVIC_IPR7_PRI_31                    ((uint32_t)0xFF000000)             /*!< Priority of interrupt 31 */
2 mjames 3169
 
3170
/******************  Bit definition for SCB_CPUID register  *******************/
5 mjames 3171
#define SCB_CPUID_REVISION                  ((uint32_t)0x0000000F)             /*!< Implementation defined revision number */
3172
#define SCB_CPUID_PARTNO                    ((uint32_t)0x0000FFF0)             /*!< Number of processor within family */
3173
#define SCB_CPUID_Constant                  ((uint32_t)0x000F0000)             /*!< Reads as 0x0F */
3174
#define SCB_CPUID_VARIANT                   ((uint32_t)0x00F00000)             /*!< Implementation defined variant number */
3175
#define SCB_CPUID_IMPLEMENTER               ((uint32_t)0xFF000000)             /*!< Implementer code. ARM is 0x41 */
2 mjames 3176
 
3177
/*******************  Bit definition for SCB_ICSR register  *******************/
5 mjames 3178
#define SCB_ICSR_VECTACTIVE                 ((uint32_t)0x000001FF)             /*!< Active ISR number field */
3179
#define SCB_ICSR_RETTOBASE                  ((uint32_t)0x00000800)             /*!< All active exceptions minus the IPSR_current_exception yields the empty set */
3180
#define SCB_ICSR_VECTPENDING                ((uint32_t)0x003FF000)             /*!< Pending ISR number field */
3181
#define SCB_ICSR_ISRPENDING                 ((uint32_t)0x00400000)             /*!< Interrupt pending flag */
3182
#define SCB_ICSR_ISRPREEMPT                 ((uint32_t)0x00800000)             /*!< It indicates that a pending interrupt becomes active in the next running cycle */
3183
#define SCB_ICSR_PENDSTCLR                  ((uint32_t)0x02000000)             /*!< Clear pending SysTick bit */
3184
#define SCB_ICSR_PENDSTSET                  ((uint32_t)0x04000000)             /*!< Set pending SysTick bit */
3185
#define SCB_ICSR_PENDSVCLR                  ((uint32_t)0x08000000)             /*!< Clear pending pendSV bit */
3186
#define SCB_ICSR_PENDSVSET                  ((uint32_t)0x10000000)             /*!< Set pending pendSV bit */
3187
#define SCB_ICSR_NMIPENDSET                 ((uint32_t)0x80000000)             /*!< Set pending NMI bit */
2 mjames 3188
 
3189
/*******************  Bit definition for SCB_VTOR register  *******************/
5 mjames 3190
#define SCB_VTOR_TBLOFF                     ((uint32_t)0x1FFFFF80)             /*!< Vector table base offset field */
3191
#define SCB_VTOR_TBLBASE                    ((uint32_t)0x20000000)             /*!< Table base in code(0) or RAM(1) */
2 mjames 3192
 
3193
/*!<*****************  Bit definition for SCB_AIRCR register  *******************/
5 mjames 3194
#define SCB_AIRCR_VECTRESET                 ((uint32_t)0x00000001)             /*!< System Reset bit */
3195
#define SCB_AIRCR_VECTCLRACTIVE             ((uint32_t)0x00000002)             /*!< Clear active vector bit */
3196
#define SCB_AIRCR_SYSRESETREQ               ((uint32_t)0x00000004)             /*!< Requests chip control logic to generate a reset */
2 mjames 3197
 
5 mjames 3198
#define SCB_AIRCR_PRIGROUP                  ((uint32_t)0x00000700)             /*!< PRIGROUP[2:0] bits (Priority group) */
3199
#define SCB_AIRCR_PRIGROUP_0                ((uint32_t)0x00000100)             /*!< Bit 0 */
3200
#define SCB_AIRCR_PRIGROUP_1                ((uint32_t)0x00000200)             /*!< Bit 1 */
3201
#define SCB_AIRCR_PRIGROUP_2                ((uint32_t)0x00000400)             /*!< Bit 2  */
2 mjames 3202
 
3203
/* prority group configuration */
5 mjames 3204
#define SCB_AIRCR_PRIGROUP0                 ((uint32_t)0x00000000)             /*!< Priority group=0 (7 bits of pre-emption priority, 1 bit of subpriority) */
3205
#define SCB_AIRCR_PRIGROUP1                 ((uint32_t)0x00000100)             /*!< Priority group=1 (6 bits of pre-emption priority, 2 bits of subpriority) */
3206
#define SCB_AIRCR_PRIGROUP2                 ((uint32_t)0x00000200)             /*!< Priority group=2 (5 bits of pre-emption priority, 3 bits of subpriority) */
3207
#define SCB_AIRCR_PRIGROUP3                 ((uint32_t)0x00000300)             /*!< Priority group=3 (4 bits of pre-emption priority, 4 bits of subpriority) */
3208
#define SCB_AIRCR_PRIGROUP4                 ((uint32_t)0x00000400)             /*!< Priority group=4 (3 bits of pre-emption priority, 5 bits of subpriority) */
3209
#define SCB_AIRCR_PRIGROUP5                 ((uint32_t)0x00000500)             /*!< Priority group=5 (2 bits of pre-emption priority, 6 bits of subpriority) */
3210
#define SCB_AIRCR_PRIGROUP6                 ((uint32_t)0x00000600)             /*!< Priority group=6 (1 bit of pre-emption priority, 7 bits of subpriority) */
3211
#define SCB_AIRCR_PRIGROUP7                 ((uint32_t)0x00000700)             /*!< Priority group=7 (no pre-emption priority, 8 bits of subpriority) */
2 mjames 3212
 
5 mjames 3213
#define SCB_AIRCR_ENDIANESS                 ((uint32_t)0x00008000)             /*!< Data endianness bit */
3214
#define SCB_AIRCR_VECTKEY                   ((uint32_t)0xFFFF0000)             /*!< Register key (VECTKEY) - Reads as 0xFA05 (VECTKEYSTAT) */
2 mjames 3215
 
3216
/*******************  Bit definition for SCB_SCR register  ********************/
5 mjames 3217
#define SCB_SCR_SLEEPONEXIT                 ((uint32_t)0x00000002)             /*!< Sleep on exit bit */
3218
#define SCB_SCR_SLEEPDEEP                   ((uint32_t)0x00000004)             /*!< Sleep deep bit */
3219
#define SCB_SCR_SEVONPEND                   ((uint32_t)0x00000010)             /*!< Wake up from WFE */
2 mjames 3220
 
3221
/********************  Bit definition for SCB_CCR register  *******************/
5 mjames 3222
#define SCB_CCR_NONBASETHRDENA              ((uint32_t)0x00000001)             /*!< Thread mode can be entered from any level in Handler mode by controlled return value */
3223
#define SCB_CCR_USERSETMPEND                ((uint32_t)0x00000002)             /*!< Enables user code to write the Software Trigger Interrupt register to trigger (pend) a Main exception */
3224
#define SCB_CCR_UNALIGN_TRP                 ((uint32_t)0x00000008)             /*!< Trap for unaligned access */
3225
#define SCB_CCR_DIV_0_TRP                   ((uint32_t)0x00000010)             /*!< Trap on Divide by 0 */
3226
#define SCB_CCR_BFHFNMIGN                   ((uint32_t)0x00000100)             /*!< Handlers running at priority -1 and -2 */
3227
#define SCB_CCR_STKALIGN                    ((uint32_t)0x00000200)             /*!< On exception entry, the SP used prior to the exception is adjusted to be 8-byte aligned */
2 mjames 3228
 
3229
/*******************  Bit definition for SCB_SHPR register ********************/
5 mjames 3230
#define SCB_SHPR_PRI_N_Pos                  (0U)                               
3231
#define SCB_SHPR_PRI_N_Msk                  (0xFFU << SCB_SHPR_PRI_N_Pos)      /*!< 0x000000FF */
3232
#define SCB_SHPR_PRI_N                      SCB_SHPR_PRI_N_Msk                 /*!< Priority of system handler 4,8, and 12. Mem Manage, reserved and Debug Monitor */
3233
#define SCB_SHPR_PRI_N1_Pos                 (8U)                               
3234
#define SCB_SHPR_PRI_N1_Msk                 (0xFFU << SCB_SHPR_PRI_N1_Pos)     /*!< 0x0000FF00 */
3235
#define SCB_SHPR_PRI_N1                     SCB_SHPR_PRI_N1_Msk                /*!< Priority of system handler 5,9, and 13. Bus Fault, reserved and reserved */
3236
#define SCB_SHPR_PRI_N2_Pos                 (16U)                              
3237
#define SCB_SHPR_PRI_N2_Msk                 (0xFFU << SCB_SHPR_PRI_N2_Pos)     /*!< 0x00FF0000 */
3238
#define SCB_SHPR_PRI_N2                     SCB_SHPR_PRI_N2_Msk                /*!< Priority of system handler 6,10, and 14. Usage Fault, reserved and PendSV */
3239
#define SCB_SHPR_PRI_N3_Pos                 (24U)                              
3240
#define SCB_SHPR_PRI_N3_Msk                 (0xFFU << SCB_SHPR_PRI_N3_Pos)     /*!< 0xFF000000 */
3241
#define SCB_SHPR_PRI_N3                     SCB_SHPR_PRI_N3_Msk                /*!< Priority of system handler 7,11, and 15. Reserved, SVCall and SysTick */
2 mjames 3242
 
3243
/******************  Bit definition for SCB_SHCSR register  *******************/
5 mjames 3244
#define SCB_SHCSR_MEMFAULTACT               ((uint32_t)0x00000001)             /*!< MemManage is active */
3245
#define SCB_SHCSR_BUSFAULTACT               ((uint32_t)0x00000002)             /*!< BusFault is active */
3246
#define SCB_SHCSR_USGFAULTACT               ((uint32_t)0x00000008)             /*!< UsageFault is active */
3247
#define SCB_SHCSR_SVCALLACT                 ((uint32_t)0x00000080)             /*!< SVCall is active */
3248
#define SCB_SHCSR_MONITORACT                ((uint32_t)0x00000100)             /*!< Monitor is active */
3249
#define SCB_SHCSR_PENDSVACT                 ((uint32_t)0x00000400)             /*!< PendSV is active */
3250
#define SCB_SHCSR_SYSTICKACT                ((uint32_t)0x00000800)             /*!< SysTick is active */
3251
#define SCB_SHCSR_USGFAULTPENDED            ((uint32_t)0x00001000)             /*!< Usage Fault is pended */
3252
#define SCB_SHCSR_MEMFAULTPENDED            ((uint32_t)0x00002000)             /*!< MemManage is pended */
3253
#define SCB_SHCSR_BUSFAULTPENDED            ((uint32_t)0x00004000)             /*!< Bus Fault is pended */
3254
#define SCB_SHCSR_SVCALLPENDED              ((uint32_t)0x00008000)             /*!< SVCall is pended */
3255
#define SCB_SHCSR_MEMFAULTENA               ((uint32_t)0x00010000)             /*!< MemManage enable */
3256
#define SCB_SHCSR_BUSFAULTENA               ((uint32_t)0x00020000)             /*!< Bus Fault enable */
3257
#define SCB_SHCSR_USGFAULTENA               ((uint32_t)0x00040000)             /*!< UsageFault enable */
2 mjames 3258
 
3259
/*******************  Bit definition for SCB_CFSR register  *******************/
3260
/*!< MFSR */
5 mjames 3261
#define SCB_CFSR_IACCVIOL_Pos               (0U)                               
3262
#define SCB_CFSR_IACCVIOL_Msk               (0x1U << SCB_CFSR_IACCVIOL_Pos)    /*!< 0x00000001 */
3263
#define SCB_CFSR_IACCVIOL                   SCB_CFSR_IACCVIOL_Msk              /*!< Instruction access violation */
3264
#define SCB_CFSR_DACCVIOL_Pos               (1U)                               
3265
#define SCB_CFSR_DACCVIOL_Msk               (0x1U << SCB_CFSR_DACCVIOL_Pos)    /*!< 0x00000002 */
3266
#define SCB_CFSR_DACCVIOL                   SCB_CFSR_DACCVIOL_Msk              /*!< Data access violation */
3267
#define SCB_CFSR_MUNSTKERR_Pos              (3U)                               
3268
#define SCB_CFSR_MUNSTKERR_Msk              (0x1U << SCB_CFSR_MUNSTKERR_Pos)   /*!< 0x00000008 */
3269
#define SCB_CFSR_MUNSTKERR                  SCB_CFSR_MUNSTKERR_Msk             /*!< Unstacking error */
3270
#define SCB_CFSR_MSTKERR_Pos                (4U)                               
3271
#define SCB_CFSR_MSTKERR_Msk                (0x1U << SCB_CFSR_MSTKERR_Pos)     /*!< 0x00000010 */
3272
#define SCB_CFSR_MSTKERR                    SCB_CFSR_MSTKERR_Msk               /*!< Stacking error */
3273
#define SCB_CFSR_MMARVALID_Pos              (7U)                               
3274
#define SCB_CFSR_MMARVALID_Msk              (0x1U << SCB_CFSR_MMARVALID_Pos)   /*!< 0x00000080 */
3275
#define SCB_CFSR_MMARVALID                  SCB_CFSR_MMARVALID_Msk             /*!< Memory Manage Address Register address valid flag */
2 mjames 3276
/*!< BFSR */
5 mjames 3277
#define SCB_CFSR_IBUSERR_Pos                (8U)                               
3278
#define SCB_CFSR_IBUSERR_Msk                (0x1U << SCB_CFSR_IBUSERR_Pos)     /*!< 0x00000100 */
3279
#define SCB_CFSR_IBUSERR                    SCB_CFSR_IBUSERR_Msk               /*!< Instruction bus error flag */
3280
#define SCB_CFSR_PRECISERR_Pos              (9U)                               
3281
#define SCB_CFSR_PRECISERR_Msk              (0x1U << SCB_CFSR_PRECISERR_Pos)   /*!< 0x00000200 */
3282
#define SCB_CFSR_PRECISERR                  SCB_CFSR_PRECISERR_Msk             /*!< Precise data bus error */
3283
#define SCB_CFSR_IMPRECISERR_Pos            (10U)                              
3284
#define SCB_CFSR_IMPRECISERR_Msk            (0x1U << SCB_CFSR_IMPRECISERR_Pos) /*!< 0x00000400 */
3285
#define SCB_CFSR_IMPRECISERR                SCB_CFSR_IMPRECISERR_Msk           /*!< Imprecise data bus error */
3286
#define SCB_CFSR_UNSTKERR_Pos               (11U)                              
3287
#define SCB_CFSR_UNSTKERR_Msk               (0x1U << SCB_CFSR_UNSTKERR_Pos)    /*!< 0x00000800 */
3288
#define SCB_CFSR_UNSTKERR                   SCB_CFSR_UNSTKERR_Msk              /*!< Unstacking error */
3289
#define SCB_CFSR_STKERR_Pos                 (12U)                              
3290
#define SCB_CFSR_STKERR_Msk                 (0x1U << SCB_CFSR_STKERR_Pos)      /*!< 0x00001000 */
3291
#define SCB_CFSR_STKERR                     SCB_CFSR_STKERR_Msk                /*!< Stacking error */
3292
#define SCB_CFSR_BFARVALID_Pos              (15U)                              
3293
#define SCB_CFSR_BFARVALID_Msk              (0x1U << SCB_CFSR_BFARVALID_Pos)   /*!< 0x00008000 */
3294
#define SCB_CFSR_BFARVALID                  SCB_CFSR_BFARVALID_Msk             /*!< Bus Fault Address Register address valid flag */
2 mjames 3295
/*!< UFSR */
5 mjames 3296
#define SCB_CFSR_UNDEFINSTR_Pos             (16U)                              
3297
#define SCB_CFSR_UNDEFINSTR_Msk             (0x1U << SCB_CFSR_UNDEFINSTR_Pos)  /*!< 0x00010000 */
3298
#define SCB_CFSR_UNDEFINSTR                 SCB_CFSR_UNDEFINSTR_Msk            /*!< The processor attempt to execute an undefined instruction */
3299
#define SCB_CFSR_INVSTATE_Pos               (17U)                              
3300
#define SCB_CFSR_INVSTATE_Msk               (0x1U << SCB_CFSR_INVSTATE_Pos)    /*!< 0x00020000 */
3301
#define SCB_CFSR_INVSTATE                   SCB_CFSR_INVSTATE_Msk              /*!< Invalid combination of EPSR and instruction */
3302
#define SCB_CFSR_INVPC_Pos                  (18U)                              
3303
#define SCB_CFSR_INVPC_Msk                  (0x1U << SCB_CFSR_INVPC_Pos)       /*!< 0x00040000 */
3304
#define SCB_CFSR_INVPC                      SCB_CFSR_INVPC_Msk                 /*!< Attempt to load EXC_RETURN into pc illegally */
3305
#define SCB_CFSR_NOCP_Pos                   (19U)                              
3306
#define SCB_CFSR_NOCP_Msk                   (0x1U << SCB_CFSR_NOCP_Pos)        /*!< 0x00080000 */
3307
#define SCB_CFSR_NOCP                       SCB_CFSR_NOCP_Msk                  /*!< Attempt to use a coprocessor instruction */
3308
#define SCB_CFSR_UNALIGNED_Pos              (24U)                              
3309
#define SCB_CFSR_UNALIGNED_Msk              (0x1U << SCB_CFSR_UNALIGNED_Pos)   /*!< 0x01000000 */
3310
#define SCB_CFSR_UNALIGNED                  SCB_CFSR_UNALIGNED_Msk             /*!< Fault occurs when there is an attempt to make an unaligned memory access */
3311
#define SCB_CFSR_DIVBYZERO_Pos              (25U)                              
3312
#define SCB_CFSR_DIVBYZERO_Msk              (0x1U << SCB_CFSR_DIVBYZERO_Pos)   /*!< 0x02000000 */
3313
#define SCB_CFSR_DIVBYZERO                  SCB_CFSR_DIVBYZERO_Msk             /*!< Fault occurs when SDIV or DIV instruction is used with a divisor of 0 */
2 mjames 3314
 
3315
/*******************  Bit definition for SCB_HFSR register  *******************/
5 mjames 3316
#define SCB_HFSR_VECTTBL                    ((uint32_t)0x00000002)             /*!< Fault occurs because of vector table read on exception processing */
3317
#define SCB_HFSR_FORCED                     ((uint32_t)0x40000000)             /*!< Hard Fault activated when a configurable Fault was received and cannot activate */
3318
#define SCB_HFSR_DEBUGEVT                   ((uint32_t)0x80000000)             /*!< Fault related to debug */
2 mjames 3319
 
3320
/*******************  Bit definition for SCB_DFSR register  *******************/
5 mjames 3321
#define SCB_DFSR_HALTED                     ((uint32_t)0x00000001)             /*!< Halt request flag */
3322
#define SCB_DFSR_BKPT                       ((uint32_t)0x00000002)             /*!< BKPT flag */
3323
#define SCB_DFSR_DWTTRAP                    ((uint32_t)0x00000004)             /*!< Data Watchpoint and Trace (DWT) flag */
3324
#define SCB_DFSR_VCATCH                     ((uint32_t)0x00000008)             /*!< Vector catch flag */
3325
#define SCB_DFSR_EXTERNAL                   ((uint32_t)0x00000010)             /*!< External debug request flag */
2 mjames 3326
 
3327
/*******************  Bit definition for SCB_MMFAR register  ******************/
5 mjames 3328
#define SCB_MMFAR_ADDRESS_Pos               (0U)                               
3329
#define SCB_MMFAR_ADDRESS_Msk               (0xFFFFFFFFU << SCB_MMFAR_ADDRESS_Pos) /*!< 0xFFFFFFFF */
3330
#define SCB_MMFAR_ADDRESS                   SCB_MMFAR_ADDRESS_Msk              /*!< Mem Manage fault address field */
2 mjames 3331
 
3332
/*******************  Bit definition for SCB_BFAR register  *******************/
5 mjames 3333
#define SCB_BFAR_ADDRESS_Pos                (0U)                               
3334
#define SCB_BFAR_ADDRESS_Msk                (0xFFFFFFFFU << SCB_BFAR_ADDRESS_Pos) /*!< 0xFFFFFFFF */
3335
#define SCB_BFAR_ADDRESS                    SCB_BFAR_ADDRESS_Msk               /*!< Bus fault address field */
2 mjames 3336
 
3337
/*******************  Bit definition for SCB_afsr register  *******************/
5 mjames 3338
#define SCB_AFSR_IMPDEF_Pos                 (0U)                               
3339
#define SCB_AFSR_IMPDEF_Msk                 (0xFFFFFFFFU << SCB_AFSR_IMPDEF_Pos) /*!< 0xFFFFFFFF */
3340
#define SCB_AFSR_IMPDEF                     SCB_AFSR_IMPDEF_Msk                /*!< Implementation defined */
2 mjames 3341
 
3342
/******************************************************************************/
3343
/*                                                                            */
3344
/*                    External Interrupt/Event Controller                     */
3345
/*                                                                            */
3346
/******************************************************************************/
3347
 
3348
/*******************  Bit definition for EXTI_IMR register  *******************/
5 mjames 3349
#define EXTI_IMR_MR0_Pos                    (0U)                               
3350
#define EXTI_IMR_MR0_Msk                    (0x1U << EXTI_IMR_MR0_Pos)         /*!< 0x00000001 */
3351
#define EXTI_IMR_MR0                        EXTI_IMR_MR0_Msk                   /*!< Interrupt Mask on line 0 */
3352
#define EXTI_IMR_MR1_Pos                    (1U)                               
3353
#define EXTI_IMR_MR1_Msk                    (0x1U << EXTI_IMR_MR1_Pos)         /*!< 0x00000002 */
3354
#define EXTI_IMR_MR1                        EXTI_IMR_MR1_Msk                   /*!< Interrupt Mask on line 1 */
3355
#define EXTI_IMR_MR2_Pos                    (2U)                               
3356
#define EXTI_IMR_MR2_Msk                    (0x1U << EXTI_IMR_MR2_Pos)         /*!< 0x00000004 */
3357
#define EXTI_IMR_MR2                        EXTI_IMR_MR2_Msk                   /*!< Interrupt Mask on line 2 */
3358
#define EXTI_IMR_MR3_Pos                    (3U)                               
3359
#define EXTI_IMR_MR3_Msk                    (0x1U << EXTI_IMR_MR3_Pos)         /*!< 0x00000008 */
3360
#define EXTI_IMR_MR3                        EXTI_IMR_MR3_Msk                   /*!< Interrupt Mask on line 3 */
3361
#define EXTI_IMR_MR4_Pos                    (4U)                               
3362
#define EXTI_IMR_MR4_Msk                    (0x1U << EXTI_IMR_MR4_Pos)         /*!< 0x00000010 */
3363
#define EXTI_IMR_MR4                        EXTI_IMR_MR4_Msk                   /*!< Interrupt Mask on line 4 */
3364
#define EXTI_IMR_MR5_Pos                    (5U)                               
3365
#define EXTI_IMR_MR5_Msk                    (0x1U << EXTI_IMR_MR5_Pos)         /*!< 0x00000020 */
3366
#define EXTI_IMR_MR5                        EXTI_IMR_MR5_Msk                   /*!< Interrupt Mask on line 5 */
3367
#define EXTI_IMR_MR6_Pos                    (6U)                               
3368
#define EXTI_IMR_MR6_Msk                    (0x1U << EXTI_IMR_MR6_Pos)         /*!< 0x00000040 */
3369
#define EXTI_IMR_MR6                        EXTI_IMR_MR6_Msk                   /*!< Interrupt Mask on line 6 */
3370
#define EXTI_IMR_MR7_Pos                    (7U)                               
3371
#define EXTI_IMR_MR7_Msk                    (0x1U << EXTI_IMR_MR7_Pos)         /*!< 0x00000080 */
3372
#define EXTI_IMR_MR7                        EXTI_IMR_MR7_Msk                   /*!< Interrupt Mask on line 7 */
3373
#define EXTI_IMR_MR8_Pos                    (8U)                               
3374
#define EXTI_IMR_MR8_Msk                    (0x1U << EXTI_IMR_MR8_Pos)         /*!< 0x00000100 */
3375
#define EXTI_IMR_MR8                        EXTI_IMR_MR8_Msk                   /*!< Interrupt Mask on line 8 */
3376
#define EXTI_IMR_MR9_Pos                    (9U)                               
3377
#define EXTI_IMR_MR9_Msk                    (0x1U << EXTI_IMR_MR9_Pos)         /*!< 0x00000200 */
3378
#define EXTI_IMR_MR9                        EXTI_IMR_MR9_Msk                   /*!< Interrupt Mask on line 9 */
3379
#define EXTI_IMR_MR10_Pos                   (10U)                              
3380
#define EXTI_IMR_MR10_Msk                   (0x1U << EXTI_IMR_MR10_Pos)        /*!< 0x00000400 */
3381
#define EXTI_IMR_MR10                       EXTI_IMR_MR10_Msk                  /*!< Interrupt Mask on line 10 */
3382
#define EXTI_IMR_MR11_Pos                   (11U)                              
3383
#define EXTI_IMR_MR11_Msk                   (0x1U << EXTI_IMR_MR11_Pos)        /*!< 0x00000800 */
3384
#define EXTI_IMR_MR11                       EXTI_IMR_MR11_Msk                  /*!< Interrupt Mask on line 11 */
3385
#define EXTI_IMR_MR12_Pos                   (12U)                              
3386
#define EXTI_IMR_MR12_Msk                   (0x1U << EXTI_IMR_MR12_Pos)        /*!< 0x00001000 */
3387
#define EXTI_IMR_MR12                       EXTI_IMR_MR12_Msk                  /*!< Interrupt Mask on line 12 */
3388
#define EXTI_IMR_MR13_Pos                   (13U)                              
3389
#define EXTI_IMR_MR13_Msk                   (0x1U << EXTI_IMR_MR13_Pos)        /*!< 0x00002000 */
3390
#define EXTI_IMR_MR13                       EXTI_IMR_MR13_Msk                  /*!< Interrupt Mask on line 13 */
3391
#define EXTI_IMR_MR14_Pos                   (14U)                              
3392
#define EXTI_IMR_MR14_Msk                   (0x1U << EXTI_IMR_MR14_Pos)        /*!< 0x00004000 */
3393
#define EXTI_IMR_MR14                       EXTI_IMR_MR14_Msk                  /*!< Interrupt Mask on line 14 */
3394
#define EXTI_IMR_MR15_Pos                   (15U)                              
3395
#define EXTI_IMR_MR15_Msk                   (0x1U << EXTI_IMR_MR15_Pos)        /*!< 0x00008000 */
3396
#define EXTI_IMR_MR15                       EXTI_IMR_MR15_Msk                  /*!< Interrupt Mask on line 15 */
3397
#define EXTI_IMR_MR16_Pos                   (16U)                              
3398
#define EXTI_IMR_MR16_Msk                   (0x1U << EXTI_IMR_MR16_Pos)        /*!< 0x00010000 */
3399
#define EXTI_IMR_MR16                       EXTI_IMR_MR16_Msk                  /*!< Interrupt Mask on line 16 */
3400
#define EXTI_IMR_MR17_Pos                   (17U)                              
3401
#define EXTI_IMR_MR17_Msk                   (0x1U << EXTI_IMR_MR17_Pos)        /*!< 0x00020000 */
3402
#define EXTI_IMR_MR17                       EXTI_IMR_MR17_Msk                  /*!< Interrupt Mask on line 17 */
3403
#define EXTI_IMR_MR18_Pos                   (18U)                              
3404
#define EXTI_IMR_MR18_Msk                   (0x1U << EXTI_IMR_MR18_Pos)        /*!< 0x00040000 */
3405
#define EXTI_IMR_MR18                       EXTI_IMR_MR18_Msk                  /*!< Interrupt Mask on line 18 */
3406
#define EXTI_IMR_MR19_Pos                   (19U)                              
3407
#define EXTI_IMR_MR19_Msk                   (0x1U << EXTI_IMR_MR19_Pos)        /*!< 0x00080000 */
3408
#define EXTI_IMR_MR19                       EXTI_IMR_MR19_Msk                  /*!< Interrupt Mask on line 19 */
2 mjames 3409
 
5 mjames 3410
/* References Defines */
3411
#define  EXTI_IMR_IM0 EXTI_IMR_MR0
3412
#define  EXTI_IMR_IM1 EXTI_IMR_MR1
3413
#define  EXTI_IMR_IM2 EXTI_IMR_MR2
3414
#define  EXTI_IMR_IM3 EXTI_IMR_MR3
3415
#define  EXTI_IMR_IM4 EXTI_IMR_MR4
3416
#define  EXTI_IMR_IM5 EXTI_IMR_MR5
3417
#define  EXTI_IMR_IM6 EXTI_IMR_MR6
3418
#define  EXTI_IMR_IM7 EXTI_IMR_MR7
3419
#define  EXTI_IMR_IM8 EXTI_IMR_MR8
3420
#define  EXTI_IMR_IM9 EXTI_IMR_MR9
3421
#define  EXTI_IMR_IM10 EXTI_IMR_MR10
3422
#define  EXTI_IMR_IM11 EXTI_IMR_MR11
3423
#define  EXTI_IMR_IM12 EXTI_IMR_MR12
3424
#define  EXTI_IMR_IM13 EXTI_IMR_MR13
3425
#define  EXTI_IMR_IM14 EXTI_IMR_MR14
3426
#define  EXTI_IMR_IM15 EXTI_IMR_MR15
3427
#define  EXTI_IMR_IM16 EXTI_IMR_MR16
3428
#define  EXTI_IMR_IM17 EXTI_IMR_MR17
3429
#define  EXTI_IMR_IM18 EXTI_IMR_MR18
3430
#define  EXTI_IMR_IM19 EXTI_IMR_MR19
3431
 
2 mjames 3432
/*******************  Bit definition for EXTI_EMR register  *******************/
5 mjames 3433
#define EXTI_EMR_MR0_Pos                    (0U)                               
3434
#define EXTI_EMR_MR0_Msk                    (0x1U << EXTI_EMR_MR0_Pos)         /*!< 0x00000001 */
3435
#define EXTI_EMR_MR0                        EXTI_EMR_MR0_Msk                   /*!< Event Mask on line 0 */
3436
#define EXTI_EMR_MR1_Pos                    (1U)                               
3437
#define EXTI_EMR_MR1_Msk                    (0x1U << EXTI_EMR_MR1_Pos)         /*!< 0x00000002 */
3438
#define EXTI_EMR_MR1                        EXTI_EMR_MR1_Msk                   /*!< Event Mask on line 1 */
3439
#define EXTI_EMR_MR2_Pos                    (2U)                               
3440
#define EXTI_EMR_MR2_Msk                    (0x1U << EXTI_EMR_MR2_Pos)         /*!< 0x00000004 */
3441
#define EXTI_EMR_MR2                        EXTI_EMR_MR2_Msk                   /*!< Event Mask on line 2 */
3442
#define EXTI_EMR_MR3_Pos                    (3U)                               
3443
#define EXTI_EMR_MR3_Msk                    (0x1U << EXTI_EMR_MR3_Pos)         /*!< 0x00000008 */
3444
#define EXTI_EMR_MR3                        EXTI_EMR_MR3_Msk                   /*!< Event Mask on line 3 */
3445
#define EXTI_EMR_MR4_Pos                    (4U)                               
3446
#define EXTI_EMR_MR4_Msk                    (0x1U << EXTI_EMR_MR4_Pos)         /*!< 0x00000010 */
3447
#define EXTI_EMR_MR4                        EXTI_EMR_MR4_Msk                   /*!< Event Mask on line 4 */
3448
#define EXTI_EMR_MR5_Pos                    (5U)                               
3449
#define EXTI_EMR_MR5_Msk                    (0x1U << EXTI_EMR_MR5_Pos)         /*!< 0x00000020 */
3450
#define EXTI_EMR_MR5                        EXTI_EMR_MR5_Msk                   /*!< Event Mask on line 5 */
3451
#define EXTI_EMR_MR6_Pos                    (6U)                               
3452
#define EXTI_EMR_MR6_Msk                    (0x1U << EXTI_EMR_MR6_Pos)         /*!< 0x00000040 */
3453
#define EXTI_EMR_MR6                        EXTI_EMR_MR6_Msk                   /*!< Event Mask on line 6 */
3454
#define EXTI_EMR_MR7_Pos                    (7U)                               
3455
#define EXTI_EMR_MR7_Msk                    (0x1U << EXTI_EMR_MR7_Pos)         /*!< 0x00000080 */
3456
#define EXTI_EMR_MR7                        EXTI_EMR_MR7_Msk                   /*!< Event Mask on line 7 */
3457
#define EXTI_EMR_MR8_Pos                    (8U)                               
3458
#define EXTI_EMR_MR8_Msk                    (0x1U << EXTI_EMR_MR8_Pos)         /*!< 0x00000100 */
3459
#define EXTI_EMR_MR8                        EXTI_EMR_MR8_Msk                   /*!< Event Mask on line 8 */
3460
#define EXTI_EMR_MR9_Pos                    (9U)                               
3461
#define EXTI_EMR_MR9_Msk                    (0x1U << EXTI_EMR_MR9_Pos)         /*!< 0x00000200 */
3462
#define EXTI_EMR_MR9                        EXTI_EMR_MR9_Msk                   /*!< Event Mask on line 9 */
3463
#define EXTI_EMR_MR10_Pos                   (10U)                              
3464
#define EXTI_EMR_MR10_Msk                   (0x1U << EXTI_EMR_MR10_Pos)        /*!< 0x00000400 */
3465
#define EXTI_EMR_MR10                       EXTI_EMR_MR10_Msk                  /*!< Event Mask on line 10 */
3466
#define EXTI_EMR_MR11_Pos                   (11U)                              
3467
#define EXTI_EMR_MR11_Msk                   (0x1U << EXTI_EMR_MR11_Pos)        /*!< 0x00000800 */
3468
#define EXTI_EMR_MR11                       EXTI_EMR_MR11_Msk                  /*!< Event Mask on line 11 */
3469
#define EXTI_EMR_MR12_Pos                   (12U)                              
3470
#define EXTI_EMR_MR12_Msk                   (0x1U << EXTI_EMR_MR12_Pos)        /*!< 0x00001000 */
3471
#define EXTI_EMR_MR12                       EXTI_EMR_MR12_Msk                  /*!< Event Mask on line 12 */
3472
#define EXTI_EMR_MR13_Pos                   (13U)                              
3473
#define EXTI_EMR_MR13_Msk                   (0x1U << EXTI_EMR_MR13_Pos)        /*!< 0x00002000 */
3474
#define EXTI_EMR_MR13                       EXTI_EMR_MR13_Msk                  /*!< Event Mask on line 13 */
3475
#define EXTI_EMR_MR14_Pos                   (14U)                              
3476
#define EXTI_EMR_MR14_Msk                   (0x1U << EXTI_EMR_MR14_Pos)        /*!< 0x00004000 */
3477
#define EXTI_EMR_MR14                       EXTI_EMR_MR14_Msk                  /*!< Event Mask on line 14 */
3478
#define EXTI_EMR_MR15_Pos                   (15U)                              
3479
#define EXTI_EMR_MR15_Msk                   (0x1U << EXTI_EMR_MR15_Pos)        /*!< 0x00008000 */
3480
#define EXTI_EMR_MR15                       EXTI_EMR_MR15_Msk                  /*!< Event Mask on line 15 */
3481
#define EXTI_EMR_MR16_Pos                   (16U)                              
3482
#define EXTI_EMR_MR16_Msk                   (0x1U << EXTI_EMR_MR16_Pos)        /*!< 0x00010000 */
3483
#define EXTI_EMR_MR16                       EXTI_EMR_MR16_Msk                  /*!< Event Mask on line 16 */
3484
#define EXTI_EMR_MR17_Pos                   (17U)                              
3485
#define EXTI_EMR_MR17_Msk                   (0x1U << EXTI_EMR_MR17_Pos)        /*!< 0x00020000 */
3486
#define EXTI_EMR_MR17                       EXTI_EMR_MR17_Msk                  /*!< Event Mask on line 17 */
3487
#define EXTI_EMR_MR18_Pos                   (18U)                              
3488
#define EXTI_EMR_MR18_Msk                   (0x1U << EXTI_EMR_MR18_Pos)        /*!< 0x00040000 */
3489
#define EXTI_EMR_MR18                       EXTI_EMR_MR18_Msk                  /*!< Event Mask on line 18 */
3490
#define EXTI_EMR_MR19_Pos                   (19U)                              
3491
#define EXTI_EMR_MR19_Msk                   (0x1U << EXTI_EMR_MR19_Pos)        /*!< 0x00080000 */
3492
#define EXTI_EMR_MR19                       EXTI_EMR_MR19_Msk                  /*!< Event Mask on line 19 */
2 mjames 3493
 
5 mjames 3494
/* References Defines */
3495
#define  EXTI_EMR_EM0 EXTI_EMR_MR0
3496
#define  EXTI_EMR_EM1 EXTI_EMR_MR1
3497
#define  EXTI_EMR_EM2 EXTI_EMR_MR2
3498
#define  EXTI_EMR_EM3 EXTI_EMR_MR3
3499
#define  EXTI_EMR_EM4 EXTI_EMR_MR4
3500
#define  EXTI_EMR_EM5 EXTI_EMR_MR5
3501
#define  EXTI_EMR_EM6 EXTI_EMR_MR6
3502
#define  EXTI_EMR_EM7 EXTI_EMR_MR7
3503
#define  EXTI_EMR_EM8 EXTI_EMR_MR8
3504
#define  EXTI_EMR_EM9 EXTI_EMR_MR9
3505
#define  EXTI_EMR_EM10 EXTI_EMR_MR10
3506
#define  EXTI_EMR_EM11 EXTI_EMR_MR11
3507
#define  EXTI_EMR_EM12 EXTI_EMR_MR12
3508
#define  EXTI_EMR_EM13 EXTI_EMR_MR13
3509
#define  EXTI_EMR_EM14 EXTI_EMR_MR14
3510
#define  EXTI_EMR_EM15 EXTI_EMR_MR15
3511
#define  EXTI_EMR_EM16 EXTI_EMR_MR16
3512
#define  EXTI_EMR_EM17 EXTI_EMR_MR17
3513
#define  EXTI_EMR_EM18 EXTI_EMR_MR18
3514
#define  EXTI_EMR_EM19 EXTI_EMR_MR19
3515
 
2 mjames 3516
/******************  Bit definition for EXTI_RTSR register  *******************/
5 mjames 3517
#define EXTI_RTSR_TR0_Pos                   (0U)                               
3518
#define EXTI_RTSR_TR0_Msk                   (0x1U << EXTI_RTSR_TR0_Pos)        /*!< 0x00000001 */
3519
#define EXTI_RTSR_TR0                       EXTI_RTSR_TR0_Msk                  /*!< Rising trigger event configuration bit of line 0 */
3520
#define EXTI_RTSR_TR1_Pos                   (1U)                               
3521
#define EXTI_RTSR_TR1_Msk                   (0x1U << EXTI_RTSR_TR1_Pos)        /*!< 0x00000002 */
3522
#define EXTI_RTSR_TR1                       EXTI_RTSR_TR1_Msk                  /*!< Rising trigger event configuration bit of line 1 */
3523
#define EXTI_RTSR_TR2_Pos                   (2U)                               
3524
#define EXTI_RTSR_TR2_Msk                   (0x1U << EXTI_RTSR_TR2_Pos)        /*!< 0x00000004 */
3525
#define EXTI_RTSR_TR2                       EXTI_RTSR_TR2_Msk                  /*!< Rising trigger event configuration bit of line 2 */
3526
#define EXTI_RTSR_TR3_Pos                   (3U)                               
3527
#define EXTI_RTSR_TR3_Msk                   (0x1U << EXTI_RTSR_TR3_Pos)        /*!< 0x00000008 */
3528
#define EXTI_RTSR_TR3                       EXTI_RTSR_TR3_Msk                  /*!< Rising trigger event configuration bit of line 3 */
3529
#define EXTI_RTSR_TR4_Pos                   (4U)                               
3530
#define EXTI_RTSR_TR4_Msk                   (0x1U << EXTI_RTSR_TR4_Pos)        /*!< 0x00000010 */
3531
#define EXTI_RTSR_TR4                       EXTI_RTSR_TR4_Msk                  /*!< Rising trigger event configuration bit of line 4 */
3532
#define EXTI_RTSR_TR5_Pos                   (5U)                               
3533
#define EXTI_RTSR_TR5_Msk                   (0x1U << EXTI_RTSR_TR5_Pos)        /*!< 0x00000020 */
3534
#define EXTI_RTSR_TR5                       EXTI_RTSR_TR5_Msk                  /*!< Rising trigger event configuration bit of line 5 */
3535
#define EXTI_RTSR_TR6_Pos                   (6U)                               
3536
#define EXTI_RTSR_TR6_Msk                   (0x1U << EXTI_RTSR_TR6_Pos)        /*!< 0x00000040 */
3537
#define EXTI_RTSR_TR6                       EXTI_RTSR_TR6_Msk                  /*!< Rising trigger event configuration bit of line 6 */
3538
#define EXTI_RTSR_TR7_Pos                   (7U)                               
3539
#define EXTI_RTSR_TR7_Msk                   (0x1U << EXTI_RTSR_TR7_Pos)        /*!< 0x00000080 */
3540
#define EXTI_RTSR_TR7                       EXTI_RTSR_TR7_Msk                  /*!< Rising trigger event configuration bit of line 7 */
3541
#define EXTI_RTSR_TR8_Pos                   (8U)                               
3542
#define EXTI_RTSR_TR8_Msk                   (0x1U << EXTI_RTSR_TR8_Pos)        /*!< 0x00000100 */
3543
#define EXTI_RTSR_TR8                       EXTI_RTSR_TR8_Msk                  /*!< Rising trigger event configuration bit of line 8 */
3544
#define EXTI_RTSR_TR9_Pos                   (9U)                               
3545
#define EXTI_RTSR_TR9_Msk                   (0x1U << EXTI_RTSR_TR9_Pos)        /*!< 0x00000200 */
3546
#define EXTI_RTSR_TR9                       EXTI_RTSR_TR9_Msk                  /*!< Rising trigger event configuration bit of line 9 */
3547
#define EXTI_RTSR_TR10_Pos                  (10U)                              
3548
#define EXTI_RTSR_TR10_Msk                  (0x1U << EXTI_RTSR_TR10_Pos)       /*!< 0x00000400 */
3549
#define EXTI_RTSR_TR10                      EXTI_RTSR_TR10_Msk                 /*!< Rising trigger event configuration bit of line 10 */
3550
#define EXTI_RTSR_TR11_Pos                  (11U)                              
3551
#define EXTI_RTSR_TR11_Msk                  (0x1U << EXTI_RTSR_TR11_Pos)       /*!< 0x00000800 */
3552
#define EXTI_RTSR_TR11                      EXTI_RTSR_TR11_Msk                 /*!< Rising trigger event configuration bit of line 11 */
3553
#define EXTI_RTSR_TR12_Pos                  (12U)                              
3554
#define EXTI_RTSR_TR12_Msk                  (0x1U << EXTI_RTSR_TR12_Pos)       /*!< 0x00001000 */
3555
#define EXTI_RTSR_TR12                      EXTI_RTSR_TR12_Msk                 /*!< Rising trigger event configuration bit of line 12 */
3556
#define EXTI_RTSR_TR13_Pos                  (13U)                              
3557
#define EXTI_RTSR_TR13_Msk                  (0x1U << EXTI_RTSR_TR13_Pos)       /*!< 0x00002000 */
3558
#define EXTI_RTSR_TR13                      EXTI_RTSR_TR13_Msk                 /*!< Rising trigger event configuration bit of line 13 */
3559
#define EXTI_RTSR_TR14_Pos                  (14U)                              
3560
#define EXTI_RTSR_TR14_Msk                  (0x1U << EXTI_RTSR_TR14_Pos)       /*!< 0x00004000 */
3561
#define EXTI_RTSR_TR14                      EXTI_RTSR_TR14_Msk                 /*!< Rising trigger event configuration bit of line 14 */
3562
#define EXTI_RTSR_TR15_Pos                  (15U)                              
3563
#define EXTI_RTSR_TR15_Msk                  (0x1U << EXTI_RTSR_TR15_Pos)       /*!< 0x00008000 */
3564
#define EXTI_RTSR_TR15                      EXTI_RTSR_TR15_Msk                 /*!< Rising trigger event configuration bit of line 15 */
3565
#define EXTI_RTSR_TR16_Pos                  (16U)                              
3566
#define EXTI_RTSR_TR16_Msk                  (0x1U << EXTI_RTSR_TR16_Pos)       /*!< 0x00010000 */
3567
#define EXTI_RTSR_TR16                      EXTI_RTSR_TR16_Msk                 /*!< Rising trigger event configuration bit of line 16 */
3568
#define EXTI_RTSR_TR17_Pos                  (17U)                              
3569
#define EXTI_RTSR_TR17_Msk                  (0x1U << EXTI_RTSR_TR17_Pos)       /*!< 0x00020000 */
3570
#define EXTI_RTSR_TR17                      EXTI_RTSR_TR17_Msk                 /*!< Rising trigger event configuration bit of line 17 */
3571
#define EXTI_RTSR_TR18_Pos                  (18U)                              
3572
#define EXTI_RTSR_TR18_Msk                  (0x1U << EXTI_RTSR_TR18_Pos)       /*!< 0x00040000 */
3573
#define EXTI_RTSR_TR18                      EXTI_RTSR_TR18_Msk                 /*!< Rising trigger event configuration bit of line 18 */
3574
#define EXTI_RTSR_TR19_Pos                  (19U)                              
3575
#define EXTI_RTSR_TR19_Msk                  (0x1U << EXTI_RTSR_TR19_Pos)       /*!< 0x00080000 */
3576
#define EXTI_RTSR_TR19                      EXTI_RTSR_TR19_Msk                 /*!< Rising trigger event configuration bit of line 19 */
2 mjames 3577
 
5 mjames 3578
/* References Defines */
3579
#define  EXTI_RTSR_RT0 EXTI_RTSR_TR0
3580
#define  EXTI_RTSR_RT1 EXTI_RTSR_TR1
3581
#define  EXTI_RTSR_RT2 EXTI_RTSR_TR2
3582
#define  EXTI_RTSR_RT3 EXTI_RTSR_TR3
3583
#define  EXTI_RTSR_RT4 EXTI_RTSR_TR4
3584
#define  EXTI_RTSR_RT5 EXTI_RTSR_TR5
3585
#define  EXTI_RTSR_RT6 EXTI_RTSR_TR6
3586
#define  EXTI_RTSR_RT7 EXTI_RTSR_TR7
3587
#define  EXTI_RTSR_RT8 EXTI_RTSR_TR8
3588
#define  EXTI_RTSR_RT9 EXTI_RTSR_TR9
3589
#define  EXTI_RTSR_RT10 EXTI_RTSR_TR10
3590
#define  EXTI_RTSR_RT11 EXTI_RTSR_TR11
3591
#define  EXTI_RTSR_RT12 EXTI_RTSR_TR12
3592
#define  EXTI_RTSR_RT13 EXTI_RTSR_TR13
3593
#define  EXTI_RTSR_RT14 EXTI_RTSR_TR14
3594
#define  EXTI_RTSR_RT15 EXTI_RTSR_TR15
3595
#define  EXTI_RTSR_RT16 EXTI_RTSR_TR16
3596
#define  EXTI_RTSR_RT17 EXTI_RTSR_TR17
3597
#define  EXTI_RTSR_RT18 EXTI_RTSR_TR18
3598
#define  EXTI_RTSR_RT19 EXTI_RTSR_TR19
3599
 
2 mjames 3600
/******************  Bit definition for EXTI_FTSR register  *******************/
5 mjames 3601
#define EXTI_FTSR_TR0_Pos                   (0U)                               
3602
#define EXTI_FTSR_TR0_Msk                   (0x1U << EXTI_FTSR_TR0_Pos)        /*!< 0x00000001 */
3603
#define EXTI_FTSR_TR0                       EXTI_FTSR_TR0_Msk                  /*!< Falling trigger event configuration bit of line 0 */
3604
#define EXTI_FTSR_TR1_Pos                   (1U)                               
3605
#define EXTI_FTSR_TR1_Msk                   (0x1U << EXTI_FTSR_TR1_Pos)        /*!< 0x00000002 */
3606
#define EXTI_FTSR_TR1                       EXTI_FTSR_TR1_Msk                  /*!< Falling trigger event configuration bit of line 1 */
3607
#define EXTI_FTSR_TR2_Pos                   (2U)                               
3608
#define EXTI_FTSR_TR2_Msk                   (0x1U << EXTI_FTSR_TR2_Pos)        /*!< 0x00000004 */
3609
#define EXTI_FTSR_TR2                       EXTI_FTSR_TR2_Msk                  /*!< Falling trigger event configuration bit of line 2 */
3610
#define EXTI_FTSR_TR3_Pos                   (3U)                               
3611
#define EXTI_FTSR_TR3_Msk                   (0x1U << EXTI_FTSR_TR3_Pos)        /*!< 0x00000008 */
3612
#define EXTI_FTSR_TR3                       EXTI_FTSR_TR3_Msk                  /*!< Falling trigger event configuration bit of line 3 */
3613
#define EXTI_FTSR_TR4_Pos                   (4U)                               
3614
#define EXTI_FTSR_TR4_Msk                   (0x1U << EXTI_FTSR_TR4_Pos)        /*!< 0x00000010 */
3615
#define EXTI_FTSR_TR4                       EXTI_FTSR_TR4_Msk                  /*!< Falling trigger event configuration bit of line 4 */
3616
#define EXTI_FTSR_TR5_Pos                   (5U)                               
3617
#define EXTI_FTSR_TR5_Msk                   (0x1U << EXTI_FTSR_TR5_Pos)        /*!< 0x00000020 */
3618
#define EXTI_FTSR_TR5                       EXTI_FTSR_TR5_Msk                  /*!< Falling trigger event configuration bit of line 5 */
3619
#define EXTI_FTSR_TR6_Pos                   (6U)                               
3620
#define EXTI_FTSR_TR6_Msk                   (0x1U << EXTI_FTSR_TR6_Pos)        /*!< 0x00000040 */
3621
#define EXTI_FTSR_TR6                       EXTI_FTSR_TR6_Msk                  /*!< Falling trigger event configuration bit of line 6 */
3622
#define EXTI_FTSR_TR7_Pos                   (7U)                               
3623
#define EXTI_FTSR_TR7_Msk                   (0x1U << EXTI_FTSR_TR7_Pos)        /*!< 0x00000080 */
3624
#define EXTI_FTSR_TR7                       EXTI_FTSR_TR7_Msk                  /*!< Falling trigger event configuration bit of line 7 */
3625
#define EXTI_FTSR_TR8_Pos                   (8U)                               
3626
#define EXTI_FTSR_TR8_Msk                   (0x1U << EXTI_FTSR_TR8_Pos)        /*!< 0x00000100 */
3627
#define EXTI_FTSR_TR8                       EXTI_FTSR_TR8_Msk                  /*!< Falling trigger event configuration bit of line 8 */
3628
#define EXTI_FTSR_TR9_Pos                   (9U)                               
3629
#define EXTI_FTSR_TR9_Msk                   (0x1U << EXTI_FTSR_TR9_Pos)        /*!< 0x00000200 */
3630
#define EXTI_FTSR_TR9                       EXTI_FTSR_TR9_Msk                  /*!< Falling trigger event configuration bit of line 9 */
3631
#define EXTI_FTSR_TR10_Pos                  (10U)                              
3632
#define EXTI_FTSR_TR10_Msk                  (0x1U << EXTI_FTSR_TR10_Pos)       /*!< 0x00000400 */
3633
#define EXTI_FTSR_TR10                      EXTI_FTSR_TR10_Msk                 /*!< Falling trigger event configuration bit of line 10 */
3634
#define EXTI_FTSR_TR11_Pos                  (11U)                              
3635
#define EXTI_FTSR_TR11_Msk                  (0x1U << EXTI_FTSR_TR11_Pos)       /*!< 0x00000800 */
3636
#define EXTI_FTSR_TR11                      EXTI_FTSR_TR11_Msk                 /*!< Falling trigger event configuration bit of line 11 */
3637
#define EXTI_FTSR_TR12_Pos                  (12U)                              
3638
#define EXTI_FTSR_TR12_Msk                  (0x1U << EXTI_FTSR_TR12_Pos)       /*!< 0x00001000 */
3639
#define EXTI_FTSR_TR12                      EXTI_FTSR_TR12_Msk                 /*!< Falling trigger event configuration bit of line 12 */
3640
#define EXTI_FTSR_TR13_Pos                  (13U)                              
3641
#define EXTI_FTSR_TR13_Msk                  (0x1U << EXTI_FTSR_TR13_Pos)       /*!< 0x00002000 */
3642
#define EXTI_FTSR_TR13                      EXTI_FTSR_TR13_Msk                 /*!< Falling trigger event configuration bit of line 13 */
3643
#define EXTI_FTSR_TR14_Pos                  (14U)                              
3644
#define EXTI_FTSR_TR14_Msk                  (0x1U << EXTI_FTSR_TR14_Pos)       /*!< 0x00004000 */
3645
#define EXTI_FTSR_TR14                      EXTI_FTSR_TR14_Msk                 /*!< Falling trigger event configuration bit of line 14 */
3646
#define EXTI_FTSR_TR15_Pos                  (15U)                              
3647
#define EXTI_FTSR_TR15_Msk                  (0x1U << EXTI_FTSR_TR15_Pos)       /*!< 0x00008000 */
3648
#define EXTI_FTSR_TR15                      EXTI_FTSR_TR15_Msk                 /*!< Falling trigger event configuration bit of line 15 */
3649
#define EXTI_FTSR_TR16_Pos                  (16U)                              
3650
#define EXTI_FTSR_TR16_Msk                  (0x1U << EXTI_FTSR_TR16_Pos)       /*!< 0x00010000 */
3651
#define EXTI_FTSR_TR16                      EXTI_FTSR_TR16_Msk                 /*!< Falling trigger event configuration bit of line 16 */
3652
#define EXTI_FTSR_TR17_Pos                  (17U)                              
3653
#define EXTI_FTSR_TR17_Msk                  (0x1U << EXTI_FTSR_TR17_Pos)       /*!< 0x00020000 */
3654
#define EXTI_FTSR_TR17                      EXTI_FTSR_TR17_Msk                 /*!< Falling trigger event configuration bit of line 17 */
3655
#define EXTI_FTSR_TR18_Pos                  (18U)                              
3656
#define EXTI_FTSR_TR18_Msk                  (0x1U << EXTI_FTSR_TR18_Pos)       /*!< 0x00040000 */
3657
#define EXTI_FTSR_TR18                      EXTI_FTSR_TR18_Msk                 /*!< Falling trigger event configuration bit of line 18 */
3658
#define EXTI_FTSR_TR19_Pos                  (19U)                              
3659
#define EXTI_FTSR_TR19_Msk                  (0x1U << EXTI_FTSR_TR19_Pos)       /*!< 0x00080000 */
3660
#define EXTI_FTSR_TR19                      EXTI_FTSR_TR19_Msk                 /*!< Falling trigger event configuration bit of line 19 */
2 mjames 3661
 
5 mjames 3662
/* References Defines */
3663
#define  EXTI_FTSR_FT0 EXTI_FTSR_TR0
3664
#define  EXTI_FTSR_FT1 EXTI_FTSR_TR1
3665
#define  EXTI_FTSR_FT2 EXTI_FTSR_TR2
3666
#define  EXTI_FTSR_FT3 EXTI_FTSR_TR3
3667
#define  EXTI_FTSR_FT4 EXTI_FTSR_TR4
3668
#define  EXTI_FTSR_FT5 EXTI_FTSR_TR5
3669
#define  EXTI_FTSR_FT6 EXTI_FTSR_TR6
3670
#define  EXTI_FTSR_FT7 EXTI_FTSR_TR7
3671
#define  EXTI_FTSR_FT8 EXTI_FTSR_TR8
3672
#define  EXTI_FTSR_FT9 EXTI_FTSR_TR9
3673
#define  EXTI_FTSR_FT10 EXTI_FTSR_TR10
3674
#define  EXTI_FTSR_FT11 EXTI_FTSR_TR11
3675
#define  EXTI_FTSR_FT12 EXTI_FTSR_TR12
3676
#define  EXTI_FTSR_FT13 EXTI_FTSR_TR13
3677
#define  EXTI_FTSR_FT14 EXTI_FTSR_TR14
3678
#define  EXTI_FTSR_FT15 EXTI_FTSR_TR15
3679
#define  EXTI_FTSR_FT16 EXTI_FTSR_TR16
3680
#define  EXTI_FTSR_FT17 EXTI_FTSR_TR17
3681
#define  EXTI_FTSR_FT18 EXTI_FTSR_TR18
3682
#define  EXTI_FTSR_FT19 EXTI_FTSR_TR19
3683
 
2 mjames 3684
/******************  Bit definition for EXTI_SWIER register  ******************/
5 mjames 3685
#define EXTI_SWIER_SWIER0_Pos               (0U)                               
3686
#define EXTI_SWIER_SWIER0_Msk               (0x1U << EXTI_SWIER_SWIER0_Pos)    /*!< 0x00000001 */
3687
#define EXTI_SWIER_SWIER0                   EXTI_SWIER_SWIER0_Msk              /*!< Software Interrupt on line 0 */
3688
#define EXTI_SWIER_SWIER1_Pos               (1U)                               
3689
#define EXTI_SWIER_SWIER1_Msk               (0x1U << EXTI_SWIER_SWIER1_Pos)    /*!< 0x00000002 */
3690
#define EXTI_SWIER_SWIER1                   EXTI_SWIER_SWIER1_Msk              /*!< Software Interrupt on line 1 */
3691
#define EXTI_SWIER_SWIER2_Pos               (2U)                               
3692
#define EXTI_SWIER_SWIER2_Msk               (0x1U << EXTI_SWIER_SWIER2_Pos)    /*!< 0x00000004 */
3693
#define EXTI_SWIER_SWIER2                   EXTI_SWIER_SWIER2_Msk              /*!< Software Interrupt on line 2 */
3694
#define EXTI_SWIER_SWIER3_Pos               (3U)                               
3695
#define EXTI_SWIER_SWIER3_Msk               (0x1U << EXTI_SWIER_SWIER3_Pos)    /*!< 0x00000008 */
3696
#define EXTI_SWIER_SWIER3                   EXTI_SWIER_SWIER3_Msk              /*!< Software Interrupt on line 3 */
3697
#define EXTI_SWIER_SWIER4_Pos               (4U)                               
3698
#define EXTI_SWIER_SWIER4_Msk               (0x1U << EXTI_SWIER_SWIER4_Pos)    /*!< 0x00000010 */
3699
#define EXTI_SWIER_SWIER4                   EXTI_SWIER_SWIER4_Msk              /*!< Software Interrupt on line 4 */
3700
#define EXTI_SWIER_SWIER5_Pos               (5U)                               
3701
#define EXTI_SWIER_SWIER5_Msk               (0x1U << EXTI_SWIER_SWIER5_Pos)    /*!< 0x00000020 */
3702
#define EXTI_SWIER_SWIER5                   EXTI_SWIER_SWIER5_Msk              /*!< Software Interrupt on line 5 */
3703
#define EXTI_SWIER_SWIER6_Pos               (6U)                               
3704
#define EXTI_SWIER_SWIER6_Msk               (0x1U << EXTI_SWIER_SWIER6_Pos)    /*!< 0x00000040 */
3705
#define EXTI_SWIER_SWIER6                   EXTI_SWIER_SWIER6_Msk              /*!< Software Interrupt on line 6 */
3706
#define EXTI_SWIER_SWIER7_Pos               (7U)                               
3707
#define EXTI_SWIER_SWIER7_Msk               (0x1U << EXTI_SWIER_SWIER7_Pos)    /*!< 0x00000080 */
3708
#define EXTI_SWIER_SWIER7                   EXTI_SWIER_SWIER7_Msk              /*!< Software Interrupt on line 7 */
3709
#define EXTI_SWIER_SWIER8_Pos               (8U)                               
3710
#define EXTI_SWIER_SWIER8_Msk               (0x1U << EXTI_SWIER_SWIER8_Pos)    /*!< 0x00000100 */
3711
#define EXTI_SWIER_SWIER8                   EXTI_SWIER_SWIER8_Msk              /*!< Software Interrupt on line 8 */
3712
#define EXTI_SWIER_SWIER9_Pos               (9U)                               
3713
#define EXTI_SWIER_SWIER9_Msk               (0x1U << EXTI_SWIER_SWIER9_Pos)    /*!< 0x00000200 */
3714
#define EXTI_SWIER_SWIER9                   EXTI_SWIER_SWIER9_Msk              /*!< Software Interrupt on line 9 */
3715
#define EXTI_SWIER_SWIER10_Pos              (10U)                              
3716
#define EXTI_SWIER_SWIER10_Msk              (0x1U << EXTI_SWIER_SWIER10_Pos)   /*!< 0x00000400 */
3717
#define EXTI_SWIER_SWIER10                  EXTI_SWIER_SWIER10_Msk             /*!< Software Interrupt on line 10 */
3718
#define EXTI_SWIER_SWIER11_Pos              (11U)                              
3719
#define EXTI_SWIER_SWIER11_Msk              (0x1U << EXTI_SWIER_SWIER11_Pos)   /*!< 0x00000800 */
3720
#define EXTI_SWIER_SWIER11                  EXTI_SWIER_SWIER11_Msk             /*!< Software Interrupt on line 11 */
3721
#define EXTI_SWIER_SWIER12_Pos              (12U)                              
3722
#define EXTI_SWIER_SWIER12_Msk              (0x1U << EXTI_SWIER_SWIER12_Pos)   /*!< 0x00001000 */
3723
#define EXTI_SWIER_SWIER12                  EXTI_SWIER_SWIER12_Msk             /*!< Software Interrupt on line 12 */
3724
#define EXTI_SWIER_SWIER13_Pos              (13U)                              
3725
#define EXTI_SWIER_SWIER13_Msk              (0x1U << EXTI_SWIER_SWIER13_Pos)   /*!< 0x00002000 */
3726
#define EXTI_SWIER_SWIER13                  EXTI_SWIER_SWIER13_Msk             /*!< Software Interrupt on line 13 */
3727
#define EXTI_SWIER_SWIER14_Pos              (14U)                              
3728
#define EXTI_SWIER_SWIER14_Msk              (0x1U << EXTI_SWIER_SWIER14_Pos)   /*!< 0x00004000 */
3729
#define EXTI_SWIER_SWIER14                  EXTI_SWIER_SWIER14_Msk             /*!< Software Interrupt on line 14 */
3730
#define EXTI_SWIER_SWIER15_Pos              (15U)                              
3731
#define EXTI_SWIER_SWIER15_Msk              (0x1U << EXTI_SWIER_SWIER15_Pos)   /*!< 0x00008000 */
3732
#define EXTI_SWIER_SWIER15                  EXTI_SWIER_SWIER15_Msk             /*!< Software Interrupt on line 15 */
3733
#define EXTI_SWIER_SWIER16_Pos              (16U)                              
3734
#define EXTI_SWIER_SWIER16_Msk              (0x1U << EXTI_SWIER_SWIER16_Pos)   /*!< 0x00010000 */
3735
#define EXTI_SWIER_SWIER16                  EXTI_SWIER_SWIER16_Msk             /*!< Software Interrupt on line 16 */
3736
#define EXTI_SWIER_SWIER17_Pos              (17U)                              
3737
#define EXTI_SWIER_SWIER17_Msk              (0x1U << EXTI_SWIER_SWIER17_Pos)   /*!< 0x00020000 */
3738
#define EXTI_SWIER_SWIER17                  EXTI_SWIER_SWIER17_Msk             /*!< Software Interrupt on line 17 */
3739
#define EXTI_SWIER_SWIER18_Pos              (18U)                              
3740
#define EXTI_SWIER_SWIER18_Msk              (0x1U << EXTI_SWIER_SWIER18_Pos)   /*!< 0x00040000 */
3741
#define EXTI_SWIER_SWIER18                  EXTI_SWIER_SWIER18_Msk             /*!< Software Interrupt on line 18 */
3742
#define EXTI_SWIER_SWIER19_Pos              (19U)                              
3743
#define EXTI_SWIER_SWIER19_Msk              (0x1U << EXTI_SWIER_SWIER19_Pos)   /*!< 0x00080000 */
3744
#define EXTI_SWIER_SWIER19                  EXTI_SWIER_SWIER19_Msk             /*!< Software Interrupt on line 19 */
2 mjames 3745
 
5 mjames 3746
/* References Defines */
3747
#define  EXTI_SWIER_SWI0 EXTI_SWIER_SWIER0
3748
#define  EXTI_SWIER_SWI1 EXTI_SWIER_SWIER1
3749
#define  EXTI_SWIER_SWI2 EXTI_SWIER_SWIER2
3750
#define  EXTI_SWIER_SWI3 EXTI_SWIER_SWIER3
3751
#define  EXTI_SWIER_SWI4 EXTI_SWIER_SWIER4
3752
#define  EXTI_SWIER_SWI5 EXTI_SWIER_SWIER5
3753
#define  EXTI_SWIER_SWI6 EXTI_SWIER_SWIER6
3754
#define  EXTI_SWIER_SWI7 EXTI_SWIER_SWIER7
3755
#define  EXTI_SWIER_SWI8 EXTI_SWIER_SWIER8
3756
#define  EXTI_SWIER_SWI9 EXTI_SWIER_SWIER9
3757
#define  EXTI_SWIER_SWI10 EXTI_SWIER_SWIER10
3758
#define  EXTI_SWIER_SWI11 EXTI_SWIER_SWIER11
3759
#define  EXTI_SWIER_SWI12 EXTI_SWIER_SWIER12
3760
#define  EXTI_SWIER_SWI13 EXTI_SWIER_SWIER13
3761
#define  EXTI_SWIER_SWI14 EXTI_SWIER_SWIER14
3762
#define  EXTI_SWIER_SWI15 EXTI_SWIER_SWIER15
3763
#define  EXTI_SWIER_SWI16 EXTI_SWIER_SWIER16
3764
#define  EXTI_SWIER_SWI17 EXTI_SWIER_SWIER17
3765
#define  EXTI_SWIER_SWI18 EXTI_SWIER_SWIER18
3766
#define  EXTI_SWIER_SWI19 EXTI_SWIER_SWIER19
3767
 
2 mjames 3768
/*******************  Bit definition for EXTI_PR register  ********************/
5 mjames 3769
#define EXTI_PR_PR0_Pos                     (0U)                               
3770
#define EXTI_PR_PR0_Msk                     (0x1U << EXTI_PR_PR0_Pos)          /*!< 0x00000001 */
3771
#define EXTI_PR_PR0                         EXTI_PR_PR0_Msk                    /*!< Pending bit for line 0 */
3772
#define EXTI_PR_PR1_Pos                     (1U)                               
3773
#define EXTI_PR_PR1_Msk                     (0x1U << EXTI_PR_PR1_Pos)          /*!< 0x00000002 */
3774
#define EXTI_PR_PR1                         EXTI_PR_PR1_Msk                    /*!< Pending bit for line 1 */
3775
#define EXTI_PR_PR2_Pos                     (2U)                               
3776
#define EXTI_PR_PR2_Msk                     (0x1U << EXTI_PR_PR2_Pos)          /*!< 0x00000004 */
3777
#define EXTI_PR_PR2                         EXTI_PR_PR2_Msk                    /*!< Pending bit for line 2 */
3778
#define EXTI_PR_PR3_Pos                     (3U)                               
3779
#define EXTI_PR_PR3_Msk                     (0x1U << EXTI_PR_PR3_Pos)          /*!< 0x00000008 */
3780
#define EXTI_PR_PR3                         EXTI_PR_PR3_Msk                    /*!< Pending bit for line 3 */
3781
#define EXTI_PR_PR4_Pos                     (4U)                               
3782
#define EXTI_PR_PR4_Msk                     (0x1U << EXTI_PR_PR4_Pos)          /*!< 0x00000010 */
3783
#define EXTI_PR_PR4                         EXTI_PR_PR4_Msk                    /*!< Pending bit for line 4 */
3784
#define EXTI_PR_PR5_Pos                     (5U)                               
3785
#define EXTI_PR_PR5_Msk                     (0x1U << EXTI_PR_PR5_Pos)          /*!< 0x00000020 */
3786
#define EXTI_PR_PR5                         EXTI_PR_PR5_Msk                    /*!< Pending bit for line 5 */
3787
#define EXTI_PR_PR6_Pos                     (6U)                               
3788
#define EXTI_PR_PR6_Msk                     (0x1U << EXTI_PR_PR6_Pos)          /*!< 0x00000040 */
3789
#define EXTI_PR_PR6                         EXTI_PR_PR6_Msk                    /*!< Pending bit for line 6 */
3790
#define EXTI_PR_PR7_Pos                     (7U)                               
3791
#define EXTI_PR_PR7_Msk                     (0x1U << EXTI_PR_PR7_Pos)          /*!< 0x00000080 */
3792
#define EXTI_PR_PR7                         EXTI_PR_PR7_Msk                    /*!< Pending bit for line 7 */
3793
#define EXTI_PR_PR8_Pos                     (8U)                               
3794
#define EXTI_PR_PR8_Msk                     (0x1U << EXTI_PR_PR8_Pos)          /*!< 0x00000100 */
3795
#define EXTI_PR_PR8                         EXTI_PR_PR8_Msk                    /*!< Pending bit for line 8 */
3796
#define EXTI_PR_PR9_Pos                     (9U)                               
3797
#define EXTI_PR_PR9_Msk                     (0x1U << EXTI_PR_PR9_Pos)          /*!< 0x00000200 */
3798
#define EXTI_PR_PR9                         EXTI_PR_PR9_Msk                    /*!< Pending bit for line 9 */
3799
#define EXTI_PR_PR10_Pos                    (10U)                              
3800
#define EXTI_PR_PR10_Msk                    (0x1U << EXTI_PR_PR10_Pos)         /*!< 0x00000400 */
3801
#define EXTI_PR_PR10                        EXTI_PR_PR10_Msk                   /*!< Pending bit for line 10 */
3802
#define EXTI_PR_PR11_Pos                    (11U)                              
3803
#define EXTI_PR_PR11_Msk                    (0x1U << EXTI_PR_PR11_Pos)         /*!< 0x00000800 */
3804
#define EXTI_PR_PR11                        EXTI_PR_PR11_Msk                   /*!< Pending bit for line 11 */
3805
#define EXTI_PR_PR12_Pos                    (12U)                              
3806
#define EXTI_PR_PR12_Msk                    (0x1U << EXTI_PR_PR12_Pos)         /*!< 0x00001000 */
3807
#define EXTI_PR_PR12                        EXTI_PR_PR12_Msk                   /*!< Pending bit for line 12 */
3808
#define EXTI_PR_PR13_Pos                    (13U)                              
3809
#define EXTI_PR_PR13_Msk                    (0x1U << EXTI_PR_PR13_Pos)         /*!< 0x00002000 */
3810
#define EXTI_PR_PR13                        EXTI_PR_PR13_Msk                   /*!< Pending bit for line 13 */
3811
#define EXTI_PR_PR14_Pos                    (14U)                              
3812
#define EXTI_PR_PR14_Msk                    (0x1U << EXTI_PR_PR14_Pos)         /*!< 0x00004000 */
3813
#define EXTI_PR_PR14                        EXTI_PR_PR14_Msk                   /*!< Pending bit for line 14 */
3814
#define EXTI_PR_PR15_Pos                    (15U)                              
3815
#define EXTI_PR_PR15_Msk                    (0x1U << EXTI_PR_PR15_Pos)         /*!< 0x00008000 */
3816
#define EXTI_PR_PR15                        EXTI_PR_PR15_Msk                   /*!< Pending bit for line 15 */
3817
#define EXTI_PR_PR16_Pos                    (16U)                              
3818
#define EXTI_PR_PR16_Msk                    (0x1U << EXTI_PR_PR16_Pos)         /*!< 0x00010000 */
3819
#define EXTI_PR_PR16                        EXTI_PR_PR16_Msk                   /*!< Pending bit for line 16 */
3820
#define EXTI_PR_PR17_Pos                    (17U)                              
3821
#define EXTI_PR_PR17_Msk                    (0x1U << EXTI_PR_PR17_Pos)         /*!< 0x00020000 */
3822
#define EXTI_PR_PR17                        EXTI_PR_PR17_Msk                   /*!< Pending bit for line 17 */
3823
#define EXTI_PR_PR18_Pos                    (18U)                              
3824
#define EXTI_PR_PR18_Msk                    (0x1U << EXTI_PR_PR18_Pos)         /*!< 0x00040000 */
3825
#define EXTI_PR_PR18                        EXTI_PR_PR18_Msk                   /*!< Pending bit for line 18 */
3826
#define EXTI_PR_PR19_Pos                    (19U)                              
3827
#define EXTI_PR_PR19_Msk                    (0x1U << EXTI_PR_PR19_Pos)         /*!< 0x00080000 */
3828
#define EXTI_PR_PR19                        EXTI_PR_PR19_Msk                   /*!< Pending bit for line 19 */
2 mjames 3829
 
5 mjames 3830
/* References Defines */
3831
#define  EXTI_PR_PIF0 EXTI_PR_PR0
3832
#define  EXTI_PR_PIF1 EXTI_PR_PR1
3833
#define  EXTI_PR_PIF2 EXTI_PR_PR2
3834
#define  EXTI_PR_PIF3 EXTI_PR_PR3
3835
#define  EXTI_PR_PIF4 EXTI_PR_PR4
3836
#define  EXTI_PR_PIF5 EXTI_PR_PR5
3837
#define  EXTI_PR_PIF6 EXTI_PR_PR6
3838
#define  EXTI_PR_PIF7 EXTI_PR_PR7
3839
#define  EXTI_PR_PIF8 EXTI_PR_PR8
3840
#define  EXTI_PR_PIF9 EXTI_PR_PR9
3841
#define  EXTI_PR_PIF10 EXTI_PR_PR10
3842
#define  EXTI_PR_PIF11 EXTI_PR_PR11
3843
#define  EXTI_PR_PIF12 EXTI_PR_PR12
3844
#define  EXTI_PR_PIF13 EXTI_PR_PR13
3845
#define  EXTI_PR_PIF14 EXTI_PR_PR14
3846
#define  EXTI_PR_PIF15 EXTI_PR_PR15
3847
#define  EXTI_PR_PIF16 EXTI_PR_PR16
3848
#define  EXTI_PR_PIF17 EXTI_PR_PR17
3849
#define  EXTI_PR_PIF18 EXTI_PR_PR18
3850
#define  EXTI_PR_PIF19 EXTI_PR_PR19
3851
 
2 mjames 3852
/******************************************************************************/
3853
/*                                                                            */
3854
/*                             DMA Controller                                 */
3855
/*                                                                            */
3856
/******************************************************************************/
3857
 
3858
/*******************  Bit definition for DMA_ISR register  ********************/
5 mjames 3859
#define DMA_ISR_GIF1_Pos                    (0U)                               
3860
#define DMA_ISR_GIF1_Msk                    (0x1U << DMA_ISR_GIF1_Pos)         /*!< 0x00000001 */
3861
#define DMA_ISR_GIF1                        DMA_ISR_GIF1_Msk                   /*!< Channel 1 Global interrupt flag */
3862
#define DMA_ISR_TCIF1_Pos                   (1U)                               
3863
#define DMA_ISR_TCIF1_Msk                   (0x1U << DMA_ISR_TCIF1_Pos)        /*!< 0x00000002 */
3864
#define DMA_ISR_TCIF1                       DMA_ISR_TCIF1_Msk                  /*!< Channel 1 Transfer Complete flag */
3865
#define DMA_ISR_HTIF1_Pos                   (2U)                               
3866
#define DMA_ISR_HTIF1_Msk                   (0x1U << DMA_ISR_HTIF1_Pos)        /*!< 0x00000004 */
3867
#define DMA_ISR_HTIF1                       DMA_ISR_HTIF1_Msk                  /*!< Channel 1 Half Transfer flag */
3868
#define DMA_ISR_TEIF1_Pos                   (3U)                               
3869
#define DMA_ISR_TEIF1_Msk                   (0x1U << DMA_ISR_TEIF1_Pos)        /*!< 0x00000008 */
3870
#define DMA_ISR_TEIF1                       DMA_ISR_TEIF1_Msk                  /*!< Channel 1 Transfer Error flag */
3871
#define DMA_ISR_GIF2_Pos                    (4U)                               
3872
#define DMA_ISR_GIF2_Msk                    (0x1U << DMA_ISR_GIF2_Pos)         /*!< 0x00000010 */
3873
#define DMA_ISR_GIF2                        DMA_ISR_GIF2_Msk                   /*!< Channel 2 Global interrupt flag */
3874
#define DMA_ISR_TCIF2_Pos                   (5U)                               
3875
#define DMA_ISR_TCIF2_Msk                   (0x1U << DMA_ISR_TCIF2_Pos)        /*!< 0x00000020 */
3876
#define DMA_ISR_TCIF2                       DMA_ISR_TCIF2_Msk                  /*!< Channel 2 Transfer Complete flag */
3877
#define DMA_ISR_HTIF2_Pos                   (6U)                               
3878
#define DMA_ISR_HTIF2_Msk                   (0x1U << DMA_ISR_HTIF2_Pos)        /*!< 0x00000040 */
3879
#define DMA_ISR_HTIF2                       DMA_ISR_HTIF2_Msk                  /*!< Channel 2 Half Transfer flag */
3880
#define DMA_ISR_TEIF2_Pos                   (7U)                               
3881
#define DMA_ISR_TEIF2_Msk                   (0x1U << DMA_ISR_TEIF2_Pos)        /*!< 0x00000080 */
3882
#define DMA_ISR_TEIF2                       DMA_ISR_TEIF2_Msk                  /*!< Channel 2 Transfer Error flag */
3883
#define DMA_ISR_GIF3_Pos                    (8U)                               
3884
#define DMA_ISR_GIF3_Msk                    (0x1U << DMA_ISR_GIF3_Pos)         /*!< 0x00000100 */
3885
#define DMA_ISR_GIF3                        DMA_ISR_GIF3_Msk                   /*!< Channel 3 Global interrupt flag */
3886
#define DMA_ISR_TCIF3_Pos                   (9U)                               
3887
#define DMA_ISR_TCIF3_Msk                   (0x1U << DMA_ISR_TCIF3_Pos)        /*!< 0x00000200 */
3888
#define DMA_ISR_TCIF3                       DMA_ISR_TCIF3_Msk                  /*!< Channel 3 Transfer Complete flag */
3889
#define DMA_ISR_HTIF3_Pos                   (10U)                              
3890
#define DMA_ISR_HTIF3_Msk                   (0x1U << DMA_ISR_HTIF3_Pos)        /*!< 0x00000400 */
3891
#define DMA_ISR_HTIF3                       DMA_ISR_HTIF3_Msk                  /*!< Channel 3 Half Transfer flag */
3892
#define DMA_ISR_TEIF3_Pos                   (11U)                              
3893
#define DMA_ISR_TEIF3_Msk                   (0x1U << DMA_ISR_TEIF3_Pos)        /*!< 0x00000800 */
3894
#define DMA_ISR_TEIF3                       DMA_ISR_TEIF3_Msk                  /*!< Channel 3 Transfer Error flag */
3895
#define DMA_ISR_GIF4_Pos                    (12U)                              
3896
#define DMA_ISR_GIF4_Msk                    (0x1U << DMA_ISR_GIF4_Pos)         /*!< 0x00001000 */
3897
#define DMA_ISR_GIF4                        DMA_ISR_GIF4_Msk                   /*!< Channel 4 Global interrupt flag */
3898
#define DMA_ISR_TCIF4_Pos                   (13U)                              
3899
#define DMA_ISR_TCIF4_Msk                   (0x1U << DMA_ISR_TCIF4_Pos)        /*!< 0x00002000 */
3900
#define DMA_ISR_TCIF4                       DMA_ISR_TCIF4_Msk                  /*!< Channel 4 Transfer Complete flag */
3901
#define DMA_ISR_HTIF4_Pos                   (14U)                              
3902
#define DMA_ISR_HTIF4_Msk                   (0x1U << DMA_ISR_HTIF4_Pos)        /*!< 0x00004000 */
3903
#define DMA_ISR_HTIF4                       DMA_ISR_HTIF4_Msk                  /*!< Channel 4 Half Transfer flag */
3904
#define DMA_ISR_TEIF4_Pos                   (15U)                              
3905
#define DMA_ISR_TEIF4_Msk                   (0x1U << DMA_ISR_TEIF4_Pos)        /*!< 0x00008000 */
3906
#define DMA_ISR_TEIF4                       DMA_ISR_TEIF4_Msk                  /*!< Channel 4 Transfer Error flag */
3907
#define DMA_ISR_GIF5_Pos                    (16U)                              
3908
#define DMA_ISR_GIF5_Msk                    (0x1U << DMA_ISR_GIF5_Pos)         /*!< 0x00010000 */
3909
#define DMA_ISR_GIF5                        DMA_ISR_GIF5_Msk                   /*!< Channel 5 Global interrupt flag */
3910
#define DMA_ISR_TCIF5_Pos                   (17U)                              
3911
#define DMA_ISR_TCIF5_Msk                   (0x1U << DMA_ISR_TCIF5_Pos)        /*!< 0x00020000 */
3912
#define DMA_ISR_TCIF5                       DMA_ISR_TCIF5_Msk                  /*!< Channel 5 Transfer Complete flag */
3913
#define DMA_ISR_HTIF5_Pos                   (18U)                              
3914
#define DMA_ISR_HTIF5_Msk                   (0x1U << DMA_ISR_HTIF5_Pos)        /*!< 0x00040000 */
3915
#define DMA_ISR_HTIF5                       DMA_ISR_HTIF5_Msk                  /*!< Channel 5 Half Transfer flag */
3916
#define DMA_ISR_TEIF5_Pos                   (19U)                              
3917
#define DMA_ISR_TEIF5_Msk                   (0x1U << DMA_ISR_TEIF5_Pos)        /*!< 0x00080000 */
3918
#define DMA_ISR_TEIF5                       DMA_ISR_TEIF5_Msk                  /*!< Channel 5 Transfer Error flag */
3919
#define DMA_ISR_GIF6_Pos                    (20U)                              
3920
#define DMA_ISR_GIF6_Msk                    (0x1U << DMA_ISR_GIF6_Pos)         /*!< 0x00100000 */
3921
#define DMA_ISR_GIF6                        DMA_ISR_GIF6_Msk                   /*!< Channel 6 Global interrupt flag */
3922
#define DMA_ISR_TCIF6_Pos                   (21U)                              
3923
#define DMA_ISR_TCIF6_Msk                   (0x1U << DMA_ISR_TCIF6_Pos)        /*!< 0x00200000 */
3924
#define DMA_ISR_TCIF6                       DMA_ISR_TCIF6_Msk                  /*!< Channel 6 Transfer Complete flag */
3925
#define DMA_ISR_HTIF6_Pos                   (22U)                              
3926
#define DMA_ISR_HTIF6_Msk                   (0x1U << DMA_ISR_HTIF6_Pos)        /*!< 0x00400000 */
3927
#define DMA_ISR_HTIF6                       DMA_ISR_HTIF6_Msk                  /*!< Channel 6 Half Transfer flag */
3928
#define DMA_ISR_TEIF6_Pos                   (23U)                              
3929
#define DMA_ISR_TEIF6_Msk                   (0x1U << DMA_ISR_TEIF6_Pos)        /*!< 0x00800000 */
3930
#define DMA_ISR_TEIF6                       DMA_ISR_TEIF6_Msk                  /*!< Channel 6 Transfer Error flag */
3931
#define DMA_ISR_GIF7_Pos                    (24U)                              
3932
#define DMA_ISR_GIF7_Msk                    (0x1U << DMA_ISR_GIF7_Pos)         /*!< 0x01000000 */
3933
#define DMA_ISR_GIF7                        DMA_ISR_GIF7_Msk                   /*!< Channel 7 Global interrupt flag */
3934
#define DMA_ISR_TCIF7_Pos                   (25U)                              
3935
#define DMA_ISR_TCIF7_Msk                   (0x1U << DMA_ISR_TCIF7_Pos)        /*!< 0x02000000 */
3936
#define DMA_ISR_TCIF7                       DMA_ISR_TCIF7_Msk                  /*!< Channel 7 Transfer Complete flag */
3937
#define DMA_ISR_HTIF7_Pos                   (26U)                              
3938
#define DMA_ISR_HTIF7_Msk                   (0x1U << DMA_ISR_HTIF7_Pos)        /*!< 0x04000000 */
3939
#define DMA_ISR_HTIF7                       DMA_ISR_HTIF7_Msk                  /*!< Channel 7 Half Transfer flag */
3940
#define DMA_ISR_TEIF7_Pos                   (27U)                              
3941
#define DMA_ISR_TEIF7_Msk                   (0x1U << DMA_ISR_TEIF7_Pos)        /*!< 0x08000000 */
3942
#define DMA_ISR_TEIF7                       DMA_ISR_TEIF7_Msk                  /*!< Channel 7 Transfer Error flag */
2 mjames 3943
 
3944
/*******************  Bit definition for DMA_IFCR register  *******************/
5 mjames 3945
#define DMA_IFCR_CGIF1_Pos                  (0U)                               
3946
#define DMA_IFCR_CGIF1_Msk                  (0x1U << DMA_IFCR_CGIF1_Pos)       /*!< 0x00000001 */
3947
#define DMA_IFCR_CGIF1                      DMA_IFCR_CGIF1_Msk                 /*!< Channel 1 Global interrupt clear */
3948
#define DMA_IFCR_CTCIF1_Pos                 (1U)                               
3949
#define DMA_IFCR_CTCIF1_Msk                 (0x1U << DMA_IFCR_CTCIF1_Pos)      /*!< 0x00000002 */
3950
#define DMA_IFCR_CTCIF1                     DMA_IFCR_CTCIF1_Msk                /*!< Channel 1 Transfer Complete clear */
3951
#define DMA_IFCR_CHTIF1_Pos                 (2U)                               
3952
#define DMA_IFCR_CHTIF1_Msk                 (0x1U << DMA_IFCR_CHTIF1_Pos)      /*!< 0x00000004 */
3953
#define DMA_IFCR_CHTIF1                     DMA_IFCR_CHTIF1_Msk                /*!< Channel 1 Half Transfer clear */
3954
#define DMA_IFCR_CTEIF1_Pos                 (3U)                               
3955
#define DMA_IFCR_CTEIF1_Msk                 (0x1U << DMA_IFCR_CTEIF1_Pos)      /*!< 0x00000008 */
3956
#define DMA_IFCR_CTEIF1                     DMA_IFCR_CTEIF1_Msk                /*!< Channel 1 Transfer Error clear */
3957
#define DMA_IFCR_CGIF2_Pos                  (4U)                               
3958
#define DMA_IFCR_CGIF2_Msk                  (0x1U << DMA_IFCR_CGIF2_Pos)       /*!< 0x00000010 */
3959
#define DMA_IFCR_CGIF2                      DMA_IFCR_CGIF2_Msk                 /*!< Channel 2 Global interrupt clear */
3960
#define DMA_IFCR_CTCIF2_Pos                 (5U)                               
3961
#define DMA_IFCR_CTCIF2_Msk                 (0x1U << DMA_IFCR_CTCIF2_Pos)      /*!< 0x00000020 */
3962
#define DMA_IFCR_CTCIF2                     DMA_IFCR_CTCIF2_Msk                /*!< Channel 2 Transfer Complete clear */
3963
#define DMA_IFCR_CHTIF2_Pos                 (6U)                               
3964
#define DMA_IFCR_CHTIF2_Msk                 (0x1U << DMA_IFCR_CHTIF2_Pos)      /*!< 0x00000040 */
3965
#define DMA_IFCR_CHTIF2                     DMA_IFCR_CHTIF2_Msk                /*!< Channel 2 Half Transfer clear */
3966
#define DMA_IFCR_CTEIF2_Pos                 (7U)                               
3967
#define DMA_IFCR_CTEIF2_Msk                 (0x1U << DMA_IFCR_CTEIF2_Pos)      /*!< 0x00000080 */
3968
#define DMA_IFCR_CTEIF2                     DMA_IFCR_CTEIF2_Msk                /*!< Channel 2 Transfer Error clear */
3969
#define DMA_IFCR_CGIF3_Pos                  (8U)                               
3970
#define DMA_IFCR_CGIF3_Msk                  (0x1U << DMA_IFCR_CGIF3_Pos)       /*!< 0x00000100 */
3971
#define DMA_IFCR_CGIF3                      DMA_IFCR_CGIF3_Msk                 /*!< Channel 3 Global interrupt clear */
3972
#define DMA_IFCR_CTCIF3_Pos                 (9U)                               
3973
#define DMA_IFCR_CTCIF3_Msk                 (0x1U << DMA_IFCR_CTCIF3_Pos)      /*!< 0x00000200 */
3974
#define DMA_IFCR_CTCIF3                     DMA_IFCR_CTCIF3_Msk                /*!< Channel 3 Transfer Complete clear */
3975
#define DMA_IFCR_CHTIF3_Pos                 (10U)                              
3976
#define DMA_IFCR_CHTIF3_Msk                 (0x1U << DMA_IFCR_CHTIF3_Pos)      /*!< 0x00000400 */
3977
#define DMA_IFCR_CHTIF3                     DMA_IFCR_CHTIF3_Msk                /*!< Channel 3 Half Transfer clear */
3978
#define DMA_IFCR_CTEIF3_Pos                 (11U)                              
3979
#define DMA_IFCR_CTEIF3_Msk                 (0x1U << DMA_IFCR_CTEIF3_Pos)      /*!< 0x00000800 */
3980
#define DMA_IFCR_CTEIF3                     DMA_IFCR_CTEIF3_Msk                /*!< Channel 3 Transfer Error clear */
3981
#define DMA_IFCR_CGIF4_Pos                  (12U)                              
3982
#define DMA_IFCR_CGIF4_Msk                  (0x1U << DMA_IFCR_CGIF4_Pos)       /*!< 0x00001000 */
3983
#define DMA_IFCR_CGIF4                      DMA_IFCR_CGIF4_Msk                 /*!< Channel 4 Global interrupt clear */
3984
#define DMA_IFCR_CTCIF4_Pos                 (13U)                              
3985
#define DMA_IFCR_CTCIF4_Msk                 (0x1U << DMA_IFCR_CTCIF4_Pos)      /*!< 0x00002000 */
3986
#define DMA_IFCR_CTCIF4                     DMA_IFCR_CTCIF4_Msk                /*!< Channel 4 Transfer Complete clear */
3987
#define DMA_IFCR_CHTIF4_Pos                 (14U)                              
3988
#define DMA_IFCR_CHTIF4_Msk                 (0x1U << DMA_IFCR_CHTIF4_Pos)      /*!< 0x00004000 */
3989
#define DMA_IFCR_CHTIF4                     DMA_IFCR_CHTIF4_Msk                /*!< Channel 4 Half Transfer clear */
3990
#define DMA_IFCR_CTEIF4_Pos                 (15U)                              
3991
#define DMA_IFCR_CTEIF4_Msk                 (0x1U << DMA_IFCR_CTEIF4_Pos)      /*!< 0x00008000 */
3992
#define DMA_IFCR_CTEIF4                     DMA_IFCR_CTEIF4_Msk                /*!< Channel 4 Transfer Error clear */
3993
#define DMA_IFCR_CGIF5_Pos                  (16U)                              
3994
#define DMA_IFCR_CGIF5_Msk                  (0x1U << DMA_IFCR_CGIF5_Pos)       /*!< 0x00010000 */
3995
#define DMA_IFCR_CGIF5                      DMA_IFCR_CGIF5_Msk                 /*!< Channel 5 Global interrupt clear */
3996
#define DMA_IFCR_CTCIF5_Pos                 (17U)                              
3997
#define DMA_IFCR_CTCIF5_Msk                 (0x1U << DMA_IFCR_CTCIF5_Pos)      /*!< 0x00020000 */
3998
#define DMA_IFCR_CTCIF5                     DMA_IFCR_CTCIF5_Msk                /*!< Channel 5 Transfer Complete clear */
3999
#define DMA_IFCR_CHTIF5_Pos                 (18U)                              
4000
#define DMA_IFCR_CHTIF5_Msk                 (0x1U << DMA_IFCR_CHTIF5_Pos)      /*!< 0x00040000 */
4001
#define DMA_IFCR_CHTIF5                     DMA_IFCR_CHTIF5_Msk                /*!< Channel 5 Half Transfer clear */
4002
#define DMA_IFCR_CTEIF5_Pos                 (19U)                              
4003
#define DMA_IFCR_CTEIF5_Msk                 (0x1U << DMA_IFCR_CTEIF5_Pos)      /*!< 0x00080000 */
4004
#define DMA_IFCR_CTEIF5                     DMA_IFCR_CTEIF5_Msk                /*!< Channel 5 Transfer Error clear */
4005
#define DMA_IFCR_CGIF6_Pos                  (20U)                              
4006
#define DMA_IFCR_CGIF6_Msk                  (0x1U << DMA_IFCR_CGIF6_Pos)       /*!< 0x00100000 */
4007
#define DMA_IFCR_CGIF6                      DMA_IFCR_CGIF6_Msk                 /*!< Channel 6 Global interrupt clear */
4008
#define DMA_IFCR_CTCIF6_Pos                 (21U)                              
4009
#define DMA_IFCR_CTCIF6_Msk                 (0x1U << DMA_IFCR_CTCIF6_Pos)      /*!< 0x00200000 */
4010
#define DMA_IFCR_CTCIF6                     DMA_IFCR_CTCIF6_Msk                /*!< Channel 6 Transfer Complete clear */
4011
#define DMA_IFCR_CHTIF6_Pos                 (22U)                              
4012
#define DMA_IFCR_CHTIF6_Msk                 (0x1U << DMA_IFCR_CHTIF6_Pos)      /*!< 0x00400000 */
4013
#define DMA_IFCR_CHTIF6                     DMA_IFCR_CHTIF6_Msk                /*!< Channel 6 Half Transfer clear */
4014
#define DMA_IFCR_CTEIF6_Pos                 (23U)                              
4015
#define DMA_IFCR_CTEIF6_Msk                 (0x1U << DMA_IFCR_CTEIF6_Pos)      /*!< 0x00800000 */
4016
#define DMA_IFCR_CTEIF6                     DMA_IFCR_CTEIF6_Msk                /*!< Channel 6 Transfer Error clear */
4017
#define DMA_IFCR_CGIF7_Pos                  (24U)                              
4018
#define DMA_IFCR_CGIF7_Msk                  (0x1U << DMA_IFCR_CGIF7_Pos)       /*!< 0x01000000 */
4019
#define DMA_IFCR_CGIF7                      DMA_IFCR_CGIF7_Msk                 /*!< Channel 7 Global interrupt clear */
4020
#define DMA_IFCR_CTCIF7_Pos                 (25U)                              
4021
#define DMA_IFCR_CTCIF7_Msk                 (0x1U << DMA_IFCR_CTCIF7_Pos)      /*!< 0x02000000 */
4022
#define DMA_IFCR_CTCIF7                     DMA_IFCR_CTCIF7_Msk                /*!< Channel 7 Transfer Complete clear */
4023
#define DMA_IFCR_CHTIF7_Pos                 (26U)                              
4024
#define DMA_IFCR_CHTIF7_Msk                 (0x1U << DMA_IFCR_CHTIF7_Pos)      /*!< 0x04000000 */
4025
#define DMA_IFCR_CHTIF7                     DMA_IFCR_CHTIF7_Msk                /*!< Channel 7 Half Transfer clear */
4026
#define DMA_IFCR_CTEIF7_Pos                 (27U)                              
4027
#define DMA_IFCR_CTEIF7_Msk                 (0x1U << DMA_IFCR_CTEIF7_Pos)      /*!< 0x08000000 */
4028
#define DMA_IFCR_CTEIF7                     DMA_IFCR_CTEIF7_Msk                /*!< Channel 7 Transfer Error clear */
2 mjames 4029
 
4030
/*******************  Bit definition for DMA_CCR register   *******************/
5 mjames 4031
#define DMA_CCR_EN_Pos                      (0U)                               
4032
#define DMA_CCR_EN_Msk                      (0x1U << DMA_CCR_EN_Pos)           /*!< 0x00000001 */
4033
#define DMA_CCR_EN                          DMA_CCR_EN_Msk                     /*!< Channel enable */
4034
#define DMA_CCR_TCIE_Pos                    (1U)                               
4035
#define DMA_CCR_TCIE_Msk                    (0x1U << DMA_CCR_TCIE_Pos)         /*!< 0x00000002 */
4036
#define DMA_CCR_TCIE                        DMA_CCR_TCIE_Msk                   /*!< Transfer complete interrupt enable */
4037
#define DMA_CCR_HTIE_Pos                    (2U)                               
4038
#define DMA_CCR_HTIE_Msk                    (0x1U << DMA_CCR_HTIE_Pos)         /*!< 0x00000004 */
4039
#define DMA_CCR_HTIE                        DMA_CCR_HTIE_Msk                   /*!< Half Transfer interrupt enable */
4040
#define DMA_CCR_TEIE_Pos                    (3U)                               
4041
#define DMA_CCR_TEIE_Msk                    (0x1U << DMA_CCR_TEIE_Pos)         /*!< 0x00000008 */
4042
#define DMA_CCR_TEIE                        DMA_CCR_TEIE_Msk                   /*!< Transfer error interrupt enable */
4043
#define DMA_CCR_DIR_Pos                     (4U)                               
4044
#define DMA_CCR_DIR_Msk                     (0x1U << DMA_CCR_DIR_Pos)          /*!< 0x00000010 */
4045
#define DMA_CCR_DIR                         DMA_CCR_DIR_Msk                    /*!< Data transfer direction */
4046
#define DMA_CCR_CIRC_Pos                    (5U)                               
4047
#define DMA_CCR_CIRC_Msk                    (0x1U << DMA_CCR_CIRC_Pos)         /*!< 0x00000020 */
4048
#define DMA_CCR_CIRC                        DMA_CCR_CIRC_Msk                   /*!< Circular mode */
4049
#define DMA_CCR_PINC_Pos                    (6U)                               
4050
#define DMA_CCR_PINC_Msk                    (0x1U << DMA_CCR_PINC_Pos)         /*!< 0x00000040 */
4051
#define DMA_CCR_PINC                        DMA_CCR_PINC_Msk                   /*!< Peripheral increment mode */
4052
#define DMA_CCR_MINC_Pos                    (7U)                               
4053
#define DMA_CCR_MINC_Msk                    (0x1U << DMA_CCR_MINC_Pos)         /*!< 0x00000080 */
4054
#define DMA_CCR_MINC                        DMA_CCR_MINC_Msk                   /*!< Memory increment mode */
2 mjames 4055
 
5 mjames 4056
#define DMA_CCR_PSIZE_Pos                   (8U)                               
4057
#define DMA_CCR_PSIZE_Msk                   (0x3U << DMA_CCR_PSIZE_Pos)        /*!< 0x00000300 */
4058
#define DMA_CCR_PSIZE                       DMA_CCR_PSIZE_Msk                  /*!< PSIZE[1:0] bits (Peripheral size) */
4059
#define DMA_CCR_PSIZE_0                     (0x1U << DMA_CCR_PSIZE_Pos)        /*!< 0x00000100 */
4060
#define DMA_CCR_PSIZE_1                     (0x2U << DMA_CCR_PSIZE_Pos)        /*!< 0x00000200 */
2 mjames 4061
 
5 mjames 4062
#define DMA_CCR_MSIZE_Pos                   (10U)                              
4063
#define DMA_CCR_MSIZE_Msk                   (0x3U << DMA_CCR_MSIZE_Pos)        /*!< 0x00000C00 */
4064
#define DMA_CCR_MSIZE                       DMA_CCR_MSIZE_Msk                  /*!< MSIZE[1:0] bits (Memory size) */
4065
#define DMA_CCR_MSIZE_0                     (0x1U << DMA_CCR_MSIZE_Pos)        /*!< 0x00000400 */
4066
#define DMA_CCR_MSIZE_1                     (0x2U << DMA_CCR_MSIZE_Pos)        /*!< 0x00000800 */
2 mjames 4067
 
5 mjames 4068
#define DMA_CCR_PL_Pos                      (12U)                              
4069
#define DMA_CCR_PL_Msk                      (0x3U << DMA_CCR_PL_Pos)           /*!< 0x00003000 */
4070
#define DMA_CCR_PL                          DMA_CCR_PL_Msk                     /*!< PL[1:0] bits(Channel Priority level) */
4071
#define DMA_CCR_PL_0                        (0x1U << DMA_CCR_PL_Pos)           /*!< 0x00001000 */
4072
#define DMA_CCR_PL_1                        (0x2U << DMA_CCR_PL_Pos)           /*!< 0x00002000 */
2 mjames 4073
 
5 mjames 4074
#define DMA_CCR_MEM2MEM_Pos                 (14U)                              
4075
#define DMA_CCR_MEM2MEM_Msk                 (0x1U << DMA_CCR_MEM2MEM_Pos)      /*!< 0x00004000 */
4076
#define DMA_CCR_MEM2MEM                     DMA_CCR_MEM2MEM_Msk                /*!< Memory to memory mode */
2 mjames 4077
 
4078
/******************  Bit definition for DMA_CNDTR  register  ******************/
5 mjames 4079
#define DMA_CNDTR_NDT_Pos                   (0U)                               
4080
#define DMA_CNDTR_NDT_Msk                   (0xFFFFU << DMA_CNDTR_NDT_Pos)     /*!< 0x0000FFFF */
4081
#define DMA_CNDTR_NDT                       DMA_CNDTR_NDT_Msk                  /*!< Number of data to Transfer */
2 mjames 4082
 
4083
/******************  Bit definition for DMA_CPAR  register  *******************/
5 mjames 4084
#define DMA_CPAR_PA_Pos                     (0U)                               
4085
#define DMA_CPAR_PA_Msk                     (0xFFFFFFFFU << DMA_CPAR_PA_Pos)   /*!< 0xFFFFFFFF */
4086
#define DMA_CPAR_PA                         DMA_CPAR_PA_Msk                    /*!< Peripheral Address */
2 mjames 4087
 
4088
/******************  Bit definition for DMA_CMAR  register  *******************/
5 mjames 4089
#define DMA_CMAR_MA_Pos                     (0U)                               
4090
#define DMA_CMAR_MA_Msk                     (0xFFFFFFFFU << DMA_CMAR_MA_Pos)   /*!< 0xFFFFFFFF */
4091
#define DMA_CMAR_MA                         DMA_CMAR_MA_Msk                    /*!< Memory Address */
2 mjames 4092
 
4093
/******************************************************************************/
4094
/*                                                                            */
5 mjames 4095
/*                      Analog to Digital Converter (ADC)                     */
2 mjames 4096
/*                                                                            */
4097
/******************************************************************************/
4098
 
5 mjames 4099
/*
4100
 * @brief Specific device feature definitions (not present on all devices in the STM32F1 family)
4101
 */
4102
#define ADC_MULTIMODE_SUPPORT                          /*!< ADC feature available only on specific devices: multimode available on devices with several ADC instances */
4103
 
2 mjames 4104
/********************  Bit definition for ADC_SR register  ********************/
5 mjames 4105
#define ADC_SR_AWD_Pos                      (0U)                               
4106
#define ADC_SR_AWD_Msk                      (0x1U << ADC_SR_AWD_Pos)           /*!< 0x00000001 */
4107
#define ADC_SR_AWD                          ADC_SR_AWD_Msk                     /*!< ADC analog watchdog 1 flag */
4108
#define ADC_SR_EOS_Pos                      (1U)                               
4109
#define ADC_SR_EOS_Msk                      (0x1U << ADC_SR_EOS_Pos)           /*!< 0x00000002 */
4110
#define ADC_SR_EOS                          ADC_SR_EOS_Msk                     /*!< ADC group regular end of sequence conversions flag */
4111
#define ADC_SR_JEOS_Pos                     (2U)                               
4112
#define ADC_SR_JEOS_Msk                     (0x1U << ADC_SR_JEOS_Pos)          /*!< 0x00000004 */
4113
#define ADC_SR_JEOS                         ADC_SR_JEOS_Msk                    /*!< ADC group injected end of sequence conversions flag */
4114
#define ADC_SR_JSTRT_Pos                    (3U)                               
4115
#define ADC_SR_JSTRT_Msk                    (0x1U << ADC_SR_JSTRT_Pos)         /*!< 0x00000008 */
4116
#define ADC_SR_JSTRT                        ADC_SR_JSTRT_Msk                   /*!< ADC group injected conversion start flag */
4117
#define ADC_SR_STRT_Pos                     (4U)                               
4118
#define ADC_SR_STRT_Msk                     (0x1U << ADC_SR_STRT_Pos)          /*!< 0x00000010 */
4119
#define ADC_SR_STRT                         ADC_SR_STRT_Msk                    /*!< ADC group regular conversion start flag */
2 mjames 4120
 
5 mjames 4121
/* Legacy defines */
4122
#define  ADC_SR_EOC                          (ADC_SR_EOS)
4123
#define  ADC_SR_JEOC                         (ADC_SR_JEOS)
4124
 
2 mjames 4125
/*******************  Bit definition for ADC_CR1 register  ********************/
5 mjames 4126
#define ADC_CR1_AWDCH_Pos                   (0U)                               
4127
#define ADC_CR1_AWDCH_Msk                   (0x1FU << ADC_CR1_AWDCH_Pos)       /*!< 0x0000001F */
4128
#define ADC_CR1_AWDCH                       ADC_CR1_AWDCH_Msk                  /*!< ADC analog watchdog 1 monitored channel selection */
4129
#define ADC_CR1_AWDCH_0                     (0x01U << ADC_CR1_AWDCH_Pos)       /*!< 0x00000001 */
4130
#define ADC_CR1_AWDCH_1                     (0x02U << ADC_CR1_AWDCH_Pos)       /*!< 0x00000002 */
4131
#define ADC_CR1_AWDCH_2                     (0x04U << ADC_CR1_AWDCH_Pos)       /*!< 0x00000004 */
4132
#define ADC_CR1_AWDCH_3                     (0x08U << ADC_CR1_AWDCH_Pos)       /*!< 0x00000008 */
4133
#define ADC_CR1_AWDCH_4                     (0x10U << ADC_CR1_AWDCH_Pos)       /*!< 0x00000010 */
2 mjames 4134
 
5 mjames 4135
#define ADC_CR1_EOSIE_Pos                   (5U)                               
4136
#define ADC_CR1_EOSIE_Msk                   (0x1U << ADC_CR1_EOSIE_Pos)        /*!< 0x00000020 */
4137
#define ADC_CR1_EOSIE                       ADC_CR1_EOSIE_Msk                  /*!< ADC group regular end of sequence conversions interrupt */
4138
#define ADC_CR1_AWDIE_Pos                   (6U)                               
4139
#define ADC_CR1_AWDIE_Msk                   (0x1U << ADC_CR1_AWDIE_Pos)        /*!< 0x00000040 */
4140
#define ADC_CR1_AWDIE                       ADC_CR1_AWDIE_Msk                  /*!< ADC analog watchdog 1 interrupt */
4141
#define ADC_CR1_JEOSIE_Pos                  (7U)                               
4142
#define ADC_CR1_JEOSIE_Msk                  (0x1U << ADC_CR1_JEOSIE_Pos)       /*!< 0x00000080 */
4143
#define ADC_CR1_JEOSIE                      ADC_CR1_JEOSIE_Msk                 /*!< ADC group injected end of sequence conversions interrupt */
4144
#define ADC_CR1_SCAN_Pos                    (8U)                               
4145
#define ADC_CR1_SCAN_Msk                    (0x1U << ADC_CR1_SCAN_Pos)         /*!< 0x00000100 */
4146
#define ADC_CR1_SCAN                        ADC_CR1_SCAN_Msk                   /*!< ADC scan mode */
4147
#define ADC_CR1_AWDSGL_Pos                  (9U)                               
4148
#define ADC_CR1_AWDSGL_Msk                  (0x1U << ADC_CR1_AWDSGL_Pos)       /*!< 0x00000200 */
4149
#define ADC_CR1_AWDSGL                      ADC_CR1_AWDSGL_Msk                 /*!< ADC analog watchdog 1 monitoring a single channel or all channels */
4150
#define ADC_CR1_JAUTO_Pos                   (10U)                              
4151
#define ADC_CR1_JAUTO_Msk                   (0x1U << ADC_CR1_JAUTO_Pos)        /*!< 0x00000400 */
4152
#define ADC_CR1_JAUTO                       ADC_CR1_JAUTO_Msk                  /*!< ADC group injected automatic trigger mode */
4153
#define ADC_CR1_DISCEN_Pos                  (11U)                              
4154
#define ADC_CR1_DISCEN_Msk                  (0x1U << ADC_CR1_DISCEN_Pos)       /*!< 0x00000800 */
4155
#define ADC_CR1_DISCEN                      ADC_CR1_DISCEN_Msk                 /*!< ADC group regular sequencer discontinuous mode */
4156
#define ADC_CR1_JDISCEN_Pos                 (12U)                              
4157
#define ADC_CR1_JDISCEN_Msk                 (0x1U << ADC_CR1_JDISCEN_Pos)      /*!< 0x00001000 */
4158
#define ADC_CR1_JDISCEN                     ADC_CR1_JDISCEN_Msk                /*!< ADC group injected sequencer discontinuous mode */
2 mjames 4159
 
5 mjames 4160
#define ADC_CR1_DISCNUM_Pos                 (13U)                              
4161
#define ADC_CR1_DISCNUM_Msk                 (0x7U << ADC_CR1_DISCNUM_Pos)      /*!< 0x0000E000 */
4162
#define ADC_CR1_DISCNUM                     ADC_CR1_DISCNUM_Msk                /*!< ADC group regular sequencer discontinuous number of ranks */
4163
#define ADC_CR1_DISCNUM_0                   (0x1U << ADC_CR1_DISCNUM_Pos)      /*!< 0x00002000 */
4164
#define ADC_CR1_DISCNUM_1                   (0x2U << ADC_CR1_DISCNUM_Pos)      /*!< 0x00004000 */
4165
#define ADC_CR1_DISCNUM_2                   (0x4U << ADC_CR1_DISCNUM_Pos)      /*!< 0x00008000 */
2 mjames 4166
 
5 mjames 4167
#define ADC_CR1_DUALMOD_Pos                 (16U)                              
4168
#define ADC_CR1_DUALMOD_Msk                 (0xFU << ADC_CR1_DUALMOD_Pos)      /*!< 0x000F0000 */
4169
#define ADC_CR1_DUALMOD                     ADC_CR1_DUALMOD_Msk                /*!< ADC multimode mode selection */
4170
#define ADC_CR1_DUALMOD_0                   (0x1U << ADC_CR1_DUALMOD_Pos)      /*!< 0x00010000 */
4171
#define ADC_CR1_DUALMOD_1                   (0x2U << ADC_CR1_DUALMOD_Pos)      /*!< 0x00020000 */
4172
#define ADC_CR1_DUALMOD_2                   (0x4U << ADC_CR1_DUALMOD_Pos)      /*!< 0x00040000 */
4173
#define ADC_CR1_DUALMOD_3                   (0x8U << ADC_CR1_DUALMOD_Pos)      /*!< 0x00080000 */
2 mjames 4174
 
5 mjames 4175
#define ADC_CR1_JAWDEN_Pos                  (22U)                              
4176
#define ADC_CR1_JAWDEN_Msk                  (0x1U << ADC_CR1_JAWDEN_Pos)       /*!< 0x00400000 */
4177
#define ADC_CR1_JAWDEN                      ADC_CR1_JAWDEN_Msk                 /*!< ADC analog watchdog 1 enable on scope ADC group injected */
4178
#define ADC_CR1_AWDEN_Pos                   (23U)                              
4179
#define ADC_CR1_AWDEN_Msk                   (0x1U << ADC_CR1_AWDEN_Pos)        /*!< 0x00800000 */
4180
#define ADC_CR1_AWDEN                       ADC_CR1_AWDEN_Msk                  /*!< ADC analog watchdog 1 enable on scope ADC group regular */
2 mjames 4181
 
5 mjames 4182
/* Legacy defines */
4183
#define  ADC_CR1_EOCIE                       (ADC_CR1_EOSIE)
4184
#define  ADC_CR1_JEOCIE                      (ADC_CR1_JEOSIE)
4185
 
2 mjames 4186
/*******************  Bit definition for ADC_CR2 register  ********************/
5 mjames 4187
#define ADC_CR2_ADON_Pos                    (0U)                               
4188
#define ADC_CR2_ADON_Msk                    (0x1U << ADC_CR2_ADON_Pos)         /*!< 0x00000001 */
4189
#define ADC_CR2_ADON                        ADC_CR2_ADON_Msk                   /*!< ADC enable */
4190
#define ADC_CR2_CONT_Pos                    (1U)                               
4191
#define ADC_CR2_CONT_Msk                    (0x1U << ADC_CR2_CONT_Pos)         /*!< 0x00000002 */
4192
#define ADC_CR2_CONT                        ADC_CR2_CONT_Msk                   /*!< ADC group regular continuous conversion mode */
4193
#define ADC_CR2_CAL_Pos                     (2U)                               
4194
#define ADC_CR2_CAL_Msk                     (0x1U << ADC_CR2_CAL_Pos)          /*!< 0x00000004 */
4195
#define ADC_CR2_CAL                         ADC_CR2_CAL_Msk                    /*!< ADC calibration start */
4196
#define ADC_CR2_RSTCAL_Pos                  (3U)                               
4197
#define ADC_CR2_RSTCAL_Msk                  (0x1U << ADC_CR2_RSTCAL_Pos)       /*!< 0x00000008 */
4198
#define ADC_CR2_RSTCAL                      ADC_CR2_RSTCAL_Msk                 /*!< ADC calibration reset */
4199
#define ADC_CR2_DMA_Pos                     (8U)                               
4200
#define ADC_CR2_DMA_Msk                     (0x1U << ADC_CR2_DMA_Pos)          /*!< 0x00000100 */
4201
#define ADC_CR2_DMA                         ADC_CR2_DMA_Msk                    /*!< ADC DMA transfer enable */
4202
#define ADC_CR2_ALIGN_Pos                   (11U)                              
4203
#define ADC_CR2_ALIGN_Msk                   (0x1U << ADC_CR2_ALIGN_Pos)        /*!< 0x00000800 */
4204
#define ADC_CR2_ALIGN                       ADC_CR2_ALIGN_Msk                  /*!< ADC data alignement */
2 mjames 4205
 
5 mjames 4206
#define ADC_CR2_JEXTSEL_Pos                 (12U)                              
4207
#define ADC_CR2_JEXTSEL_Msk                 (0x7U << ADC_CR2_JEXTSEL_Pos)      /*!< 0x00007000 */
4208
#define ADC_CR2_JEXTSEL                     ADC_CR2_JEXTSEL_Msk                /*!< ADC group injected external trigger source */
4209
#define ADC_CR2_JEXTSEL_0                   (0x1U << ADC_CR2_JEXTSEL_Pos)      /*!< 0x00001000 */
4210
#define ADC_CR2_JEXTSEL_1                   (0x2U << ADC_CR2_JEXTSEL_Pos)      /*!< 0x00002000 */
4211
#define ADC_CR2_JEXTSEL_2                   (0x4U << ADC_CR2_JEXTSEL_Pos)      /*!< 0x00004000 */
2 mjames 4212
 
5 mjames 4213
#define ADC_CR2_JEXTTRIG_Pos                (15U)                              
4214
#define ADC_CR2_JEXTTRIG_Msk                (0x1U << ADC_CR2_JEXTTRIG_Pos)     /*!< 0x00008000 */
4215
#define ADC_CR2_JEXTTRIG                    ADC_CR2_JEXTTRIG_Msk               /*!< ADC group injected external trigger enable */
2 mjames 4216
 
5 mjames 4217
#define ADC_CR2_EXTSEL_Pos                  (17U)                              
4218
#define ADC_CR2_EXTSEL_Msk                  (0x7U << ADC_CR2_EXTSEL_Pos)       /*!< 0x000E0000 */
4219
#define ADC_CR2_EXTSEL                      ADC_CR2_EXTSEL_Msk                 /*!< ADC group regular external trigger source */
4220
#define ADC_CR2_EXTSEL_0                    (0x1U << ADC_CR2_EXTSEL_Pos)       /*!< 0x00020000 */
4221
#define ADC_CR2_EXTSEL_1                    (0x2U << ADC_CR2_EXTSEL_Pos)       /*!< 0x00040000 */
4222
#define ADC_CR2_EXTSEL_2                    (0x4U << ADC_CR2_EXTSEL_Pos)       /*!< 0x00080000 */
2 mjames 4223
 
5 mjames 4224
#define ADC_CR2_EXTTRIG_Pos                 (20U)                              
4225
#define ADC_CR2_EXTTRIG_Msk                 (0x1U << ADC_CR2_EXTTRIG_Pos)      /*!< 0x00100000 */
4226
#define ADC_CR2_EXTTRIG                     ADC_CR2_EXTTRIG_Msk                /*!< ADC group regular external trigger enable */
4227
#define ADC_CR2_JSWSTART_Pos                (21U)                              
4228
#define ADC_CR2_JSWSTART_Msk                (0x1U << ADC_CR2_JSWSTART_Pos)     /*!< 0x00200000 */
4229
#define ADC_CR2_JSWSTART                    ADC_CR2_JSWSTART_Msk               /*!< ADC group injected conversion start */
4230
#define ADC_CR2_SWSTART_Pos                 (22U)                              
4231
#define ADC_CR2_SWSTART_Msk                 (0x1U << ADC_CR2_SWSTART_Pos)      /*!< 0x00400000 */
4232
#define ADC_CR2_SWSTART                     ADC_CR2_SWSTART_Msk                /*!< ADC group regular conversion start */
4233
#define ADC_CR2_TSVREFE_Pos                 (23U)                              
4234
#define ADC_CR2_TSVREFE_Msk                 (0x1U << ADC_CR2_TSVREFE_Pos)      /*!< 0x00800000 */
4235
#define ADC_CR2_TSVREFE                     ADC_CR2_TSVREFE_Msk                /*!< ADC internal path to VrefInt and temperature sensor enable */
2 mjames 4236
 
4237
/******************  Bit definition for ADC_SMPR1 register  *******************/
5 mjames 4238
#define ADC_SMPR1_SMP10_Pos                 (0U)                               
4239
#define ADC_SMPR1_SMP10_Msk                 (0x7U << ADC_SMPR1_SMP10_Pos)      /*!< 0x00000007 */
4240
#define ADC_SMPR1_SMP10                     ADC_SMPR1_SMP10_Msk                /*!< ADC channel 10 sampling time selection  */
4241
#define ADC_SMPR1_SMP10_0                   (0x1U << ADC_SMPR1_SMP10_Pos)      /*!< 0x00000001 */
4242
#define ADC_SMPR1_SMP10_1                   (0x2U << ADC_SMPR1_SMP10_Pos)      /*!< 0x00000002 */
4243
#define ADC_SMPR1_SMP10_2                   (0x4U << ADC_SMPR1_SMP10_Pos)      /*!< 0x00000004 */
2 mjames 4244
 
5 mjames 4245
#define ADC_SMPR1_SMP11_Pos                 (3U)                               
4246
#define ADC_SMPR1_SMP11_Msk                 (0x7U << ADC_SMPR1_SMP11_Pos)      /*!< 0x00000038 */
4247
#define ADC_SMPR1_SMP11                     ADC_SMPR1_SMP11_Msk                /*!< ADC channel 11 sampling time selection  */
4248
#define ADC_SMPR1_SMP11_0                   (0x1U << ADC_SMPR1_SMP11_Pos)      /*!< 0x00000008 */
4249
#define ADC_SMPR1_SMP11_1                   (0x2U << ADC_SMPR1_SMP11_Pos)      /*!< 0x00000010 */
4250
#define ADC_SMPR1_SMP11_2                   (0x4U << ADC_SMPR1_SMP11_Pos)      /*!< 0x00000020 */
2 mjames 4251
 
5 mjames 4252
#define ADC_SMPR1_SMP12_Pos                 (6U)                               
4253
#define ADC_SMPR1_SMP12_Msk                 (0x7U << ADC_SMPR1_SMP12_Pos)      /*!< 0x000001C0 */
4254
#define ADC_SMPR1_SMP12                     ADC_SMPR1_SMP12_Msk                /*!< ADC channel 12 sampling time selection  */
4255
#define ADC_SMPR1_SMP12_0                   (0x1U << ADC_SMPR1_SMP12_Pos)      /*!< 0x00000040 */
4256
#define ADC_SMPR1_SMP12_1                   (0x2U << ADC_SMPR1_SMP12_Pos)      /*!< 0x00000080 */
4257
#define ADC_SMPR1_SMP12_2                   (0x4U << ADC_SMPR1_SMP12_Pos)      /*!< 0x00000100 */
2 mjames 4258
 
5 mjames 4259
#define ADC_SMPR1_SMP13_Pos                 (9U)                               
4260
#define ADC_SMPR1_SMP13_Msk                 (0x7U << ADC_SMPR1_SMP13_Pos)      /*!< 0x00000E00 */
4261
#define ADC_SMPR1_SMP13                     ADC_SMPR1_SMP13_Msk                /*!< ADC channel 13 sampling time selection  */
4262
#define ADC_SMPR1_SMP13_0                   (0x1U << ADC_SMPR1_SMP13_Pos)      /*!< 0x00000200 */
4263
#define ADC_SMPR1_SMP13_1                   (0x2U << ADC_SMPR1_SMP13_Pos)      /*!< 0x00000400 */
4264
#define ADC_SMPR1_SMP13_2                   (0x4U << ADC_SMPR1_SMP13_Pos)      /*!< 0x00000800 */
2 mjames 4265
 
5 mjames 4266
#define ADC_SMPR1_SMP14_Pos                 (12U)                              
4267
#define ADC_SMPR1_SMP14_Msk                 (0x7U << ADC_SMPR1_SMP14_Pos)      /*!< 0x00007000 */
4268
#define ADC_SMPR1_SMP14                     ADC_SMPR1_SMP14_Msk                /*!< ADC channel 14 sampling time selection  */
4269
#define ADC_SMPR1_SMP14_0                   (0x1U << ADC_SMPR1_SMP14_Pos)      /*!< 0x00001000 */
4270
#define ADC_SMPR1_SMP14_1                   (0x2U << ADC_SMPR1_SMP14_Pos)      /*!< 0x00002000 */
4271
#define ADC_SMPR1_SMP14_2                   (0x4U << ADC_SMPR1_SMP14_Pos)      /*!< 0x00004000 */
2 mjames 4272
 
5 mjames 4273
#define ADC_SMPR1_SMP15_Pos                 (15U)                              
4274
#define ADC_SMPR1_SMP15_Msk                 (0x7U << ADC_SMPR1_SMP15_Pos)      /*!< 0x00038000 */
4275
#define ADC_SMPR1_SMP15                     ADC_SMPR1_SMP15_Msk                /*!< ADC channel 15 sampling time selection  */
4276
#define ADC_SMPR1_SMP15_0                   (0x1U << ADC_SMPR1_SMP15_Pos)      /*!< 0x00008000 */
4277
#define ADC_SMPR1_SMP15_1                   (0x2U << ADC_SMPR1_SMP15_Pos)      /*!< 0x00010000 */
4278
#define ADC_SMPR1_SMP15_2                   (0x4U << ADC_SMPR1_SMP15_Pos)      /*!< 0x00020000 */
2 mjames 4279
 
5 mjames 4280
#define ADC_SMPR1_SMP16_Pos                 (18U)                              
4281
#define ADC_SMPR1_SMP16_Msk                 (0x7U << ADC_SMPR1_SMP16_Pos)      /*!< 0x001C0000 */
4282
#define ADC_SMPR1_SMP16                     ADC_SMPR1_SMP16_Msk                /*!< ADC channel 16 sampling time selection  */
4283
#define ADC_SMPR1_SMP16_0                   (0x1U << ADC_SMPR1_SMP16_Pos)      /*!< 0x00040000 */
4284
#define ADC_SMPR1_SMP16_1                   (0x2U << ADC_SMPR1_SMP16_Pos)      /*!< 0x00080000 */
4285
#define ADC_SMPR1_SMP16_2                   (0x4U << ADC_SMPR1_SMP16_Pos)      /*!< 0x00100000 */
2 mjames 4286
 
5 mjames 4287
#define ADC_SMPR1_SMP17_Pos                 (21U)                              
4288
#define ADC_SMPR1_SMP17_Msk                 (0x7U << ADC_SMPR1_SMP17_Pos)      /*!< 0x00E00000 */
4289
#define ADC_SMPR1_SMP17                     ADC_SMPR1_SMP17_Msk                /*!< ADC channel 17 sampling time selection  */
4290
#define ADC_SMPR1_SMP17_0                   (0x1U << ADC_SMPR1_SMP17_Pos)      /*!< 0x00200000 */
4291
#define ADC_SMPR1_SMP17_1                   (0x2U << ADC_SMPR1_SMP17_Pos)      /*!< 0x00400000 */
4292
#define ADC_SMPR1_SMP17_2                   (0x4U << ADC_SMPR1_SMP17_Pos)      /*!< 0x00800000 */
2 mjames 4293
 
4294
/******************  Bit definition for ADC_SMPR2 register  *******************/
5 mjames 4295
#define ADC_SMPR2_SMP0_Pos                  (0U)                               
4296
#define ADC_SMPR2_SMP0_Msk                  (0x7U << ADC_SMPR2_SMP0_Pos)       /*!< 0x00000007 */
4297
#define ADC_SMPR2_SMP0                      ADC_SMPR2_SMP0_Msk                 /*!< ADC channel 0 sampling time selection  */
4298
#define ADC_SMPR2_SMP0_0                    (0x1U << ADC_SMPR2_SMP0_Pos)       /*!< 0x00000001 */
4299
#define ADC_SMPR2_SMP0_1                    (0x2U << ADC_SMPR2_SMP0_Pos)       /*!< 0x00000002 */
4300
#define ADC_SMPR2_SMP0_2                    (0x4U << ADC_SMPR2_SMP0_Pos)       /*!< 0x00000004 */
2 mjames 4301
 
5 mjames 4302
#define ADC_SMPR2_SMP1_Pos                  (3U)                               
4303
#define ADC_SMPR2_SMP1_Msk                  (0x7U << ADC_SMPR2_SMP1_Pos)       /*!< 0x00000038 */
4304
#define ADC_SMPR2_SMP1                      ADC_SMPR2_SMP1_Msk                 /*!< ADC channel 1 sampling time selection  */
4305
#define ADC_SMPR2_SMP1_0                    (0x1U << ADC_SMPR2_SMP1_Pos)       /*!< 0x00000008 */
4306
#define ADC_SMPR2_SMP1_1                    (0x2U << ADC_SMPR2_SMP1_Pos)       /*!< 0x00000010 */
4307
#define ADC_SMPR2_SMP1_2                    (0x4U << ADC_SMPR2_SMP1_Pos)       /*!< 0x00000020 */
2 mjames 4308
 
5 mjames 4309
#define ADC_SMPR2_SMP2_Pos                  (6U)                               
4310
#define ADC_SMPR2_SMP2_Msk                  (0x7U << ADC_SMPR2_SMP2_Pos)       /*!< 0x000001C0 */
4311
#define ADC_SMPR2_SMP2                      ADC_SMPR2_SMP2_Msk                 /*!< ADC channel 2 sampling time selection  */
4312
#define ADC_SMPR2_SMP2_0                    (0x1U << ADC_SMPR2_SMP2_Pos)       /*!< 0x00000040 */
4313
#define ADC_SMPR2_SMP2_1                    (0x2U << ADC_SMPR2_SMP2_Pos)       /*!< 0x00000080 */
4314
#define ADC_SMPR2_SMP2_2                    (0x4U << ADC_SMPR2_SMP2_Pos)       /*!< 0x00000100 */
2 mjames 4315
 
5 mjames 4316
#define ADC_SMPR2_SMP3_Pos                  (9U)                               
4317
#define ADC_SMPR2_SMP3_Msk                  (0x7U << ADC_SMPR2_SMP3_Pos)       /*!< 0x00000E00 */
4318
#define ADC_SMPR2_SMP3                      ADC_SMPR2_SMP3_Msk                 /*!< ADC channel 3 sampling time selection  */
4319
#define ADC_SMPR2_SMP3_0                    (0x1U << ADC_SMPR2_SMP3_Pos)       /*!< 0x00000200 */
4320
#define ADC_SMPR2_SMP3_1                    (0x2U << ADC_SMPR2_SMP3_Pos)       /*!< 0x00000400 */
4321
#define ADC_SMPR2_SMP3_2                    (0x4U << ADC_SMPR2_SMP3_Pos)       /*!< 0x00000800 */
2 mjames 4322
 
5 mjames 4323
#define ADC_SMPR2_SMP4_Pos                  (12U)                              
4324
#define ADC_SMPR2_SMP4_Msk                  (0x7U << ADC_SMPR2_SMP4_Pos)       /*!< 0x00007000 */
4325
#define ADC_SMPR2_SMP4                      ADC_SMPR2_SMP4_Msk                 /*!< ADC channel 4 sampling time selection  */
4326
#define ADC_SMPR2_SMP4_0                    (0x1U << ADC_SMPR2_SMP4_Pos)       /*!< 0x00001000 */
4327
#define ADC_SMPR2_SMP4_1                    (0x2U << ADC_SMPR2_SMP4_Pos)       /*!< 0x00002000 */
4328
#define ADC_SMPR2_SMP4_2                    (0x4U << ADC_SMPR2_SMP4_Pos)       /*!< 0x00004000 */
2 mjames 4329
 
5 mjames 4330
#define ADC_SMPR2_SMP5_Pos                  (15U)                              
4331
#define ADC_SMPR2_SMP5_Msk                  (0x7U << ADC_SMPR2_SMP5_Pos)       /*!< 0x00038000 */
4332
#define ADC_SMPR2_SMP5                      ADC_SMPR2_SMP5_Msk                 /*!< ADC channel 5 sampling time selection  */
4333
#define ADC_SMPR2_SMP5_0                    (0x1U << ADC_SMPR2_SMP5_Pos)       /*!< 0x00008000 */
4334
#define ADC_SMPR2_SMP5_1                    (0x2U << ADC_SMPR2_SMP5_Pos)       /*!< 0x00010000 */
4335
#define ADC_SMPR2_SMP5_2                    (0x4U << ADC_SMPR2_SMP5_Pos)       /*!< 0x00020000 */
2 mjames 4336
 
5 mjames 4337
#define ADC_SMPR2_SMP6_Pos                  (18U)                              
4338
#define ADC_SMPR2_SMP6_Msk                  (0x7U << ADC_SMPR2_SMP6_Pos)       /*!< 0x001C0000 */
4339
#define ADC_SMPR2_SMP6                      ADC_SMPR2_SMP6_Msk                 /*!< ADC channel 6 sampling time selection  */
4340
#define ADC_SMPR2_SMP6_0                    (0x1U << ADC_SMPR2_SMP6_Pos)       /*!< 0x00040000 */
4341
#define ADC_SMPR2_SMP6_1                    (0x2U << ADC_SMPR2_SMP6_Pos)       /*!< 0x00080000 */
4342
#define ADC_SMPR2_SMP6_2                    (0x4U << ADC_SMPR2_SMP6_Pos)       /*!< 0x00100000 */
2 mjames 4343
 
5 mjames 4344
#define ADC_SMPR2_SMP7_Pos                  (21U)                              
4345
#define ADC_SMPR2_SMP7_Msk                  (0x7U << ADC_SMPR2_SMP7_Pos)       /*!< 0x00E00000 */
4346
#define ADC_SMPR2_SMP7                      ADC_SMPR2_SMP7_Msk                 /*!< ADC channel 7 sampling time selection  */
4347
#define ADC_SMPR2_SMP7_0                    (0x1U << ADC_SMPR2_SMP7_Pos)       /*!< 0x00200000 */
4348
#define ADC_SMPR2_SMP7_1                    (0x2U << ADC_SMPR2_SMP7_Pos)       /*!< 0x00400000 */
4349
#define ADC_SMPR2_SMP7_2                    (0x4U << ADC_SMPR2_SMP7_Pos)       /*!< 0x00800000 */
2 mjames 4350
 
5 mjames 4351
#define ADC_SMPR2_SMP8_Pos                  (24U)                              
4352
#define ADC_SMPR2_SMP8_Msk                  (0x7U << ADC_SMPR2_SMP8_Pos)       /*!< 0x07000000 */
4353
#define ADC_SMPR2_SMP8                      ADC_SMPR2_SMP8_Msk                 /*!< ADC channel 8 sampling time selection  */
4354
#define ADC_SMPR2_SMP8_0                    (0x1U << ADC_SMPR2_SMP8_Pos)       /*!< 0x01000000 */
4355
#define ADC_SMPR2_SMP8_1                    (0x2U << ADC_SMPR2_SMP8_Pos)       /*!< 0x02000000 */
4356
#define ADC_SMPR2_SMP8_2                    (0x4U << ADC_SMPR2_SMP8_Pos)       /*!< 0x04000000 */
2 mjames 4357
 
5 mjames 4358
#define ADC_SMPR2_SMP9_Pos                  (27U)                              
4359
#define ADC_SMPR2_SMP9_Msk                  (0x7U << ADC_SMPR2_SMP9_Pos)       /*!< 0x38000000 */
4360
#define ADC_SMPR2_SMP9                      ADC_SMPR2_SMP9_Msk                 /*!< ADC channel 9 sampling time selection  */
4361
#define ADC_SMPR2_SMP9_0                    (0x1U << ADC_SMPR2_SMP9_Pos)       /*!< 0x08000000 */
4362
#define ADC_SMPR2_SMP9_1                    (0x2U << ADC_SMPR2_SMP9_Pos)       /*!< 0x10000000 */
4363
#define ADC_SMPR2_SMP9_2                    (0x4U << ADC_SMPR2_SMP9_Pos)       /*!< 0x20000000 */
2 mjames 4364
 
4365
/******************  Bit definition for ADC_JOFR1 register  *******************/
5 mjames 4366
#define ADC_JOFR1_JOFFSET1_Pos              (0U)                               
4367
#define ADC_JOFR1_JOFFSET1_Msk              (0xFFFU << ADC_JOFR1_JOFFSET1_Pos) /*!< 0x00000FFF */
4368
#define ADC_JOFR1_JOFFSET1                  ADC_JOFR1_JOFFSET1_Msk             /*!< ADC group injected sequencer rank 1 offset value */
2 mjames 4369
 
4370
/******************  Bit definition for ADC_JOFR2 register  *******************/
5 mjames 4371
#define ADC_JOFR2_JOFFSET2_Pos              (0U)                               
4372
#define ADC_JOFR2_JOFFSET2_Msk              (0xFFFU << ADC_JOFR2_JOFFSET2_Pos) /*!< 0x00000FFF */
4373
#define ADC_JOFR2_JOFFSET2                  ADC_JOFR2_JOFFSET2_Msk             /*!< ADC group injected sequencer rank 2 offset value */
2 mjames 4374
 
4375
/******************  Bit definition for ADC_JOFR3 register  *******************/
5 mjames 4376
#define ADC_JOFR3_JOFFSET3_Pos              (0U)                               
4377
#define ADC_JOFR3_JOFFSET3_Msk              (0xFFFU << ADC_JOFR3_JOFFSET3_Pos) /*!< 0x00000FFF */
4378
#define ADC_JOFR3_JOFFSET3                  ADC_JOFR3_JOFFSET3_Msk             /*!< ADC group injected sequencer rank 3 offset value */
2 mjames 4379
 
4380
/******************  Bit definition for ADC_JOFR4 register  *******************/
5 mjames 4381
#define ADC_JOFR4_JOFFSET4_Pos              (0U)                               
4382
#define ADC_JOFR4_JOFFSET4_Msk              (0xFFFU << ADC_JOFR4_JOFFSET4_Pos) /*!< 0x00000FFF */
4383
#define ADC_JOFR4_JOFFSET4                  ADC_JOFR4_JOFFSET4_Msk             /*!< ADC group injected sequencer rank 4 offset value */
2 mjames 4384
 
4385
/*******************  Bit definition for ADC_HTR register  ********************/
5 mjames 4386
#define ADC_HTR_HT_Pos                      (0U)                               
4387
#define ADC_HTR_HT_Msk                      (0xFFFU << ADC_HTR_HT_Pos)         /*!< 0x00000FFF */
4388
#define ADC_HTR_HT                          ADC_HTR_HT_Msk                     /*!< ADC analog watchdog 1 threshold high */
2 mjames 4389
 
4390
/*******************  Bit definition for ADC_LTR register  ********************/
5 mjames 4391
#define ADC_LTR_LT_Pos                      (0U)                               
4392
#define ADC_LTR_LT_Msk                      (0xFFFU << ADC_LTR_LT_Pos)         /*!< 0x00000FFF */
4393
#define ADC_LTR_LT                          ADC_LTR_LT_Msk                     /*!< ADC analog watchdog 1 threshold low */
2 mjames 4394
 
4395
/*******************  Bit definition for ADC_SQR1 register  *******************/
5 mjames 4396
#define ADC_SQR1_SQ13_Pos                   (0U)                               
4397
#define ADC_SQR1_SQ13_Msk                   (0x1FU << ADC_SQR1_SQ13_Pos)       /*!< 0x0000001F */
4398
#define ADC_SQR1_SQ13                       ADC_SQR1_SQ13_Msk                  /*!< ADC group regular sequencer rank 13 */
4399
#define ADC_SQR1_SQ13_0                     (0x01U << ADC_SQR1_SQ13_Pos)       /*!< 0x00000001 */
4400
#define ADC_SQR1_SQ13_1                     (0x02U << ADC_SQR1_SQ13_Pos)       /*!< 0x00000002 */
4401
#define ADC_SQR1_SQ13_2                     (0x04U << ADC_SQR1_SQ13_Pos)       /*!< 0x00000004 */
4402
#define ADC_SQR1_SQ13_3                     (0x08U << ADC_SQR1_SQ13_Pos)       /*!< 0x00000008 */
4403
#define ADC_SQR1_SQ13_4                     (0x10U << ADC_SQR1_SQ13_Pos)       /*!< 0x00000010 */
2 mjames 4404
 
5 mjames 4405
#define ADC_SQR1_SQ14_Pos                   (5U)                               
4406
#define ADC_SQR1_SQ14_Msk                   (0x1FU << ADC_SQR1_SQ14_Pos)       /*!< 0x000003E0 */
4407
#define ADC_SQR1_SQ14                       ADC_SQR1_SQ14_Msk                  /*!< ADC group regular sequencer rank 14 */
4408
#define ADC_SQR1_SQ14_0                     (0x01U << ADC_SQR1_SQ14_Pos)       /*!< 0x00000020 */
4409
#define ADC_SQR1_SQ14_1                     (0x02U << ADC_SQR1_SQ14_Pos)       /*!< 0x00000040 */
4410
#define ADC_SQR1_SQ14_2                     (0x04U << ADC_SQR1_SQ14_Pos)       /*!< 0x00000080 */
4411
#define ADC_SQR1_SQ14_3                     (0x08U << ADC_SQR1_SQ14_Pos)       /*!< 0x00000100 */
4412
#define ADC_SQR1_SQ14_4                     (0x10U << ADC_SQR1_SQ14_Pos)       /*!< 0x00000200 */
2 mjames 4413
 
5 mjames 4414
#define ADC_SQR1_SQ15_Pos                   (10U)                              
4415
#define ADC_SQR1_SQ15_Msk                   (0x1FU << ADC_SQR1_SQ15_Pos)       /*!< 0x00007C00 */
4416
#define ADC_SQR1_SQ15                       ADC_SQR1_SQ15_Msk                  /*!< ADC group regular sequencer rank 15 */
4417
#define ADC_SQR1_SQ15_0                     (0x01U << ADC_SQR1_SQ15_Pos)       /*!< 0x00000400 */
4418
#define ADC_SQR1_SQ15_1                     (0x02U << ADC_SQR1_SQ15_Pos)       /*!< 0x00000800 */
4419
#define ADC_SQR1_SQ15_2                     (0x04U << ADC_SQR1_SQ15_Pos)       /*!< 0x00001000 */
4420
#define ADC_SQR1_SQ15_3                     (0x08U << ADC_SQR1_SQ15_Pos)       /*!< 0x00002000 */
4421
#define ADC_SQR1_SQ15_4                     (0x10U << ADC_SQR1_SQ15_Pos)       /*!< 0x00004000 */
2 mjames 4422
 
5 mjames 4423
#define ADC_SQR1_SQ16_Pos                   (15U)                              
4424
#define ADC_SQR1_SQ16_Msk                   (0x1FU << ADC_SQR1_SQ16_Pos)       /*!< 0x000F8000 */
4425
#define ADC_SQR1_SQ16                       ADC_SQR1_SQ16_Msk                  /*!< ADC group regular sequencer rank 16 */
4426
#define ADC_SQR1_SQ16_0                     (0x01U << ADC_SQR1_SQ16_Pos)       /*!< 0x00008000 */
4427
#define ADC_SQR1_SQ16_1                     (0x02U << ADC_SQR1_SQ16_Pos)       /*!< 0x00010000 */
4428
#define ADC_SQR1_SQ16_2                     (0x04U << ADC_SQR1_SQ16_Pos)       /*!< 0x00020000 */
4429
#define ADC_SQR1_SQ16_3                     (0x08U << ADC_SQR1_SQ16_Pos)       /*!< 0x00040000 */
4430
#define ADC_SQR1_SQ16_4                     (0x10U << ADC_SQR1_SQ16_Pos)       /*!< 0x00080000 */
2 mjames 4431
 
5 mjames 4432
#define ADC_SQR1_L_Pos                      (20U)                              
4433
#define ADC_SQR1_L_Msk                      (0xFU << ADC_SQR1_L_Pos)           /*!< 0x00F00000 */
4434
#define ADC_SQR1_L                          ADC_SQR1_L_Msk                     /*!< ADC group regular sequencer scan length */
4435
#define ADC_SQR1_L_0                        (0x1U << ADC_SQR1_L_Pos)           /*!< 0x00100000 */
4436
#define ADC_SQR1_L_1                        (0x2U << ADC_SQR1_L_Pos)           /*!< 0x00200000 */
4437
#define ADC_SQR1_L_2                        (0x4U << ADC_SQR1_L_Pos)           /*!< 0x00400000 */
4438
#define ADC_SQR1_L_3                        (0x8U << ADC_SQR1_L_Pos)           /*!< 0x00800000 */
2 mjames 4439
 
4440
/*******************  Bit definition for ADC_SQR2 register  *******************/
5 mjames 4441
#define ADC_SQR2_SQ7_Pos                    (0U)                               
4442
#define ADC_SQR2_SQ7_Msk                    (0x1FU << ADC_SQR2_SQ7_Pos)        /*!< 0x0000001F */
4443
#define ADC_SQR2_SQ7                        ADC_SQR2_SQ7_Msk                   /*!< ADC group regular sequencer rank 7 */
4444
#define ADC_SQR2_SQ7_0                      (0x01U << ADC_SQR2_SQ7_Pos)        /*!< 0x00000001 */
4445
#define ADC_SQR2_SQ7_1                      (0x02U << ADC_SQR2_SQ7_Pos)        /*!< 0x00000002 */
4446
#define ADC_SQR2_SQ7_2                      (0x04U << ADC_SQR2_SQ7_Pos)        /*!< 0x00000004 */
4447
#define ADC_SQR2_SQ7_3                      (0x08U << ADC_SQR2_SQ7_Pos)        /*!< 0x00000008 */
4448
#define ADC_SQR2_SQ7_4                      (0x10U << ADC_SQR2_SQ7_Pos)        /*!< 0x00000010 */
2 mjames 4449
 
5 mjames 4450
#define ADC_SQR2_SQ8_Pos                    (5U)                               
4451
#define ADC_SQR2_SQ8_Msk                    (0x1FU << ADC_SQR2_SQ8_Pos)        /*!< 0x000003E0 */
4452
#define ADC_SQR2_SQ8                        ADC_SQR2_SQ8_Msk                   /*!< ADC group regular sequencer rank 8 */
4453
#define ADC_SQR2_SQ8_0                      (0x01U << ADC_SQR2_SQ8_Pos)        /*!< 0x00000020 */
4454
#define ADC_SQR2_SQ8_1                      (0x02U << ADC_SQR2_SQ8_Pos)        /*!< 0x00000040 */
4455
#define ADC_SQR2_SQ8_2                      (0x04U << ADC_SQR2_SQ8_Pos)        /*!< 0x00000080 */
4456
#define ADC_SQR2_SQ8_3                      (0x08U << ADC_SQR2_SQ8_Pos)        /*!< 0x00000100 */
4457
#define ADC_SQR2_SQ8_4                      (0x10U << ADC_SQR2_SQ8_Pos)        /*!< 0x00000200 */
2 mjames 4458
 
5 mjames 4459
#define ADC_SQR2_SQ9_Pos                    (10U)                              
4460
#define ADC_SQR2_SQ9_Msk                    (0x1FU << ADC_SQR2_SQ9_Pos)        /*!< 0x00007C00 */
4461
#define ADC_SQR2_SQ9                        ADC_SQR2_SQ9_Msk                   /*!< ADC group regular sequencer rank 9 */
4462
#define ADC_SQR2_SQ9_0                      (0x01U << ADC_SQR2_SQ9_Pos)        /*!< 0x00000400 */
4463
#define ADC_SQR2_SQ9_1                      (0x02U << ADC_SQR2_SQ9_Pos)        /*!< 0x00000800 */
4464
#define ADC_SQR2_SQ9_2                      (0x04U << ADC_SQR2_SQ9_Pos)        /*!< 0x00001000 */
4465
#define ADC_SQR2_SQ9_3                      (0x08U << ADC_SQR2_SQ9_Pos)        /*!< 0x00002000 */
4466
#define ADC_SQR2_SQ9_4                      (0x10U << ADC_SQR2_SQ9_Pos)        /*!< 0x00004000 */
2 mjames 4467
 
5 mjames 4468
#define ADC_SQR2_SQ10_Pos                   (15U)                              
4469
#define ADC_SQR2_SQ10_Msk                   (0x1FU << ADC_SQR2_SQ10_Pos)       /*!< 0x000F8000 */
4470
#define ADC_SQR2_SQ10                       ADC_SQR2_SQ10_Msk                  /*!< ADC group regular sequencer rank 10 */
4471
#define ADC_SQR2_SQ10_0                     (0x01U << ADC_SQR2_SQ10_Pos)       /*!< 0x00008000 */
4472
#define ADC_SQR2_SQ10_1                     (0x02U << ADC_SQR2_SQ10_Pos)       /*!< 0x00010000 */
4473
#define ADC_SQR2_SQ10_2                     (0x04U << ADC_SQR2_SQ10_Pos)       /*!< 0x00020000 */
4474
#define ADC_SQR2_SQ10_3                     (0x08U << ADC_SQR2_SQ10_Pos)       /*!< 0x00040000 */
4475
#define ADC_SQR2_SQ10_4                     (0x10U << ADC_SQR2_SQ10_Pos)       /*!< 0x00080000 */
2 mjames 4476
 
5 mjames 4477
#define ADC_SQR2_SQ11_Pos                   (20U)                              
4478
#define ADC_SQR2_SQ11_Msk                   (0x1FU << ADC_SQR2_SQ11_Pos)       /*!< 0x01F00000 */
4479
#define ADC_SQR2_SQ11                       ADC_SQR2_SQ11_Msk                  /*!< ADC group regular sequencer rank 1 */
4480
#define ADC_SQR2_SQ11_0                     (0x01U << ADC_SQR2_SQ11_Pos)       /*!< 0x00100000 */
4481
#define ADC_SQR2_SQ11_1                     (0x02U << ADC_SQR2_SQ11_Pos)       /*!< 0x00200000 */
4482
#define ADC_SQR2_SQ11_2                     (0x04U << ADC_SQR2_SQ11_Pos)       /*!< 0x00400000 */
4483
#define ADC_SQR2_SQ11_3                     (0x08U << ADC_SQR2_SQ11_Pos)       /*!< 0x00800000 */
4484
#define ADC_SQR2_SQ11_4                     (0x10U << ADC_SQR2_SQ11_Pos)       /*!< 0x01000000 */
2 mjames 4485
 
5 mjames 4486
#define ADC_SQR2_SQ12_Pos                   (25U)                              
4487
#define ADC_SQR2_SQ12_Msk                   (0x1FU << ADC_SQR2_SQ12_Pos)       /*!< 0x3E000000 */
4488
#define ADC_SQR2_SQ12                       ADC_SQR2_SQ12_Msk                  /*!< ADC group regular sequencer rank 12 */
4489
#define ADC_SQR2_SQ12_0                     (0x01U << ADC_SQR2_SQ12_Pos)       /*!< 0x02000000 */
4490
#define ADC_SQR2_SQ12_1                     (0x02U << ADC_SQR2_SQ12_Pos)       /*!< 0x04000000 */
4491
#define ADC_SQR2_SQ12_2                     (0x04U << ADC_SQR2_SQ12_Pos)       /*!< 0x08000000 */
4492
#define ADC_SQR2_SQ12_3                     (0x08U << ADC_SQR2_SQ12_Pos)       /*!< 0x10000000 */
4493
#define ADC_SQR2_SQ12_4                     (0x10U << ADC_SQR2_SQ12_Pos)       /*!< 0x20000000 */
2 mjames 4494
 
4495
/*******************  Bit definition for ADC_SQR3 register  *******************/
5 mjames 4496
#define ADC_SQR3_SQ1_Pos                    (0U)                               
4497
#define ADC_SQR3_SQ1_Msk                    (0x1FU << ADC_SQR3_SQ1_Pos)        /*!< 0x0000001F */
4498
#define ADC_SQR3_SQ1                        ADC_SQR3_SQ1_Msk                   /*!< ADC group regular sequencer rank 1 */
4499
#define ADC_SQR3_SQ1_0                      (0x01U << ADC_SQR3_SQ1_Pos)        /*!< 0x00000001 */
4500
#define ADC_SQR3_SQ1_1                      (0x02U << ADC_SQR3_SQ1_Pos)        /*!< 0x00000002 */
4501
#define ADC_SQR3_SQ1_2                      (0x04U << ADC_SQR3_SQ1_Pos)        /*!< 0x00000004 */
4502
#define ADC_SQR3_SQ1_3                      (0x08U << ADC_SQR3_SQ1_Pos)        /*!< 0x00000008 */
4503
#define ADC_SQR3_SQ1_4                      (0x10U << ADC_SQR3_SQ1_Pos)        /*!< 0x00000010 */
2 mjames 4504
 
5 mjames 4505
#define ADC_SQR3_SQ2_Pos                    (5U)                               
4506
#define ADC_SQR3_SQ2_Msk                    (0x1FU << ADC_SQR3_SQ2_Pos)        /*!< 0x000003E0 */
4507
#define ADC_SQR3_SQ2                        ADC_SQR3_SQ2_Msk                   /*!< ADC group regular sequencer rank 2 */
4508
#define ADC_SQR3_SQ2_0                      (0x01U << ADC_SQR3_SQ2_Pos)        /*!< 0x00000020 */
4509
#define ADC_SQR3_SQ2_1                      (0x02U << ADC_SQR3_SQ2_Pos)        /*!< 0x00000040 */
4510
#define ADC_SQR3_SQ2_2                      (0x04U << ADC_SQR3_SQ2_Pos)        /*!< 0x00000080 */
4511
#define ADC_SQR3_SQ2_3                      (0x08U << ADC_SQR3_SQ2_Pos)        /*!< 0x00000100 */
4512
#define ADC_SQR3_SQ2_4                      (0x10U << ADC_SQR3_SQ2_Pos)        /*!< 0x00000200 */
2 mjames 4513
 
5 mjames 4514
#define ADC_SQR3_SQ3_Pos                    (10U)                              
4515
#define ADC_SQR3_SQ3_Msk                    (0x1FU << ADC_SQR3_SQ3_Pos)        /*!< 0x00007C00 */
4516
#define ADC_SQR3_SQ3                        ADC_SQR3_SQ3_Msk                   /*!< ADC group regular sequencer rank 3 */
4517
#define ADC_SQR3_SQ3_0                      (0x01U << ADC_SQR3_SQ3_Pos)        /*!< 0x00000400 */
4518
#define ADC_SQR3_SQ3_1                      (0x02U << ADC_SQR3_SQ3_Pos)        /*!< 0x00000800 */
4519
#define ADC_SQR3_SQ3_2                      (0x04U << ADC_SQR3_SQ3_Pos)        /*!< 0x00001000 */
4520
#define ADC_SQR3_SQ3_3                      (0x08U << ADC_SQR3_SQ3_Pos)        /*!< 0x00002000 */
4521
#define ADC_SQR3_SQ3_4                      (0x10U << ADC_SQR3_SQ3_Pos)        /*!< 0x00004000 */
2 mjames 4522
 
5 mjames 4523
#define ADC_SQR3_SQ4_Pos                    (15U)                              
4524
#define ADC_SQR3_SQ4_Msk                    (0x1FU << ADC_SQR3_SQ4_Pos)        /*!< 0x000F8000 */
4525
#define ADC_SQR3_SQ4                        ADC_SQR3_SQ4_Msk                   /*!< ADC group regular sequencer rank 4 */
4526
#define ADC_SQR3_SQ4_0                      (0x01U << ADC_SQR3_SQ4_Pos)        /*!< 0x00008000 */
4527
#define ADC_SQR3_SQ4_1                      (0x02U << ADC_SQR3_SQ4_Pos)        /*!< 0x00010000 */
4528
#define ADC_SQR3_SQ4_2                      (0x04U << ADC_SQR3_SQ4_Pos)        /*!< 0x00020000 */
4529
#define ADC_SQR3_SQ4_3                      (0x08U << ADC_SQR3_SQ4_Pos)        /*!< 0x00040000 */
4530
#define ADC_SQR3_SQ4_4                      (0x10U << ADC_SQR3_SQ4_Pos)        /*!< 0x00080000 */
2 mjames 4531
 
5 mjames 4532
#define ADC_SQR3_SQ5_Pos                    (20U)                              
4533
#define ADC_SQR3_SQ5_Msk                    (0x1FU << ADC_SQR3_SQ5_Pos)        /*!< 0x01F00000 */
4534
#define ADC_SQR3_SQ5                        ADC_SQR3_SQ5_Msk                   /*!< ADC group regular sequencer rank 5 */
4535
#define ADC_SQR3_SQ5_0                      (0x01U << ADC_SQR3_SQ5_Pos)        /*!< 0x00100000 */
4536
#define ADC_SQR3_SQ5_1                      (0x02U << ADC_SQR3_SQ5_Pos)        /*!< 0x00200000 */
4537
#define ADC_SQR3_SQ5_2                      (0x04U << ADC_SQR3_SQ5_Pos)        /*!< 0x00400000 */
4538
#define ADC_SQR3_SQ5_3                      (0x08U << ADC_SQR3_SQ5_Pos)        /*!< 0x00800000 */
4539
#define ADC_SQR3_SQ5_4                      (0x10U << ADC_SQR3_SQ5_Pos)        /*!< 0x01000000 */
2 mjames 4540
 
5 mjames 4541
#define ADC_SQR3_SQ6_Pos                    (25U)                              
4542
#define ADC_SQR3_SQ6_Msk                    (0x1FU << ADC_SQR3_SQ6_Pos)        /*!< 0x3E000000 */
4543
#define ADC_SQR3_SQ6                        ADC_SQR3_SQ6_Msk                   /*!< ADC group regular sequencer rank 6 */
4544
#define ADC_SQR3_SQ6_0                      (0x01U << ADC_SQR3_SQ6_Pos)        /*!< 0x02000000 */
4545
#define ADC_SQR3_SQ6_1                      (0x02U << ADC_SQR3_SQ6_Pos)        /*!< 0x04000000 */
4546
#define ADC_SQR3_SQ6_2                      (0x04U << ADC_SQR3_SQ6_Pos)        /*!< 0x08000000 */
4547
#define ADC_SQR3_SQ6_3                      (0x08U << ADC_SQR3_SQ6_Pos)        /*!< 0x10000000 */
4548
#define ADC_SQR3_SQ6_4                      (0x10U << ADC_SQR3_SQ6_Pos)        /*!< 0x20000000 */
2 mjames 4549
 
4550
/*******************  Bit definition for ADC_JSQR register  *******************/
5 mjames 4551
#define ADC_JSQR_JSQ1_Pos                   (0U)                               
4552
#define ADC_JSQR_JSQ1_Msk                   (0x1FU << ADC_JSQR_JSQ1_Pos)       /*!< 0x0000001F */
4553
#define ADC_JSQR_JSQ1                       ADC_JSQR_JSQ1_Msk                  /*!< ADC group injected sequencer rank 1 */
4554
#define ADC_JSQR_JSQ1_0                     (0x01U << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000001 */
4555
#define ADC_JSQR_JSQ1_1                     (0x02U << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000002 */
4556
#define ADC_JSQR_JSQ1_2                     (0x04U << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000004 */
4557
#define ADC_JSQR_JSQ1_3                     (0x08U << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000008 */
4558
#define ADC_JSQR_JSQ1_4                     (0x10U << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000010 */
2 mjames 4559
 
5 mjames 4560
#define ADC_JSQR_JSQ2_Pos                   (5U)                               
4561
#define ADC_JSQR_JSQ2_Msk                   (0x1FU << ADC_JSQR_JSQ2_Pos)       /*!< 0x000003E0 */
4562
#define ADC_JSQR_JSQ2                       ADC_JSQR_JSQ2_Msk                  /*!< ADC group injected sequencer rank 2 */
4563
#define ADC_JSQR_JSQ2_0                     (0x01U << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000020 */
4564
#define ADC_JSQR_JSQ2_1                     (0x02U << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000040 */
4565
#define ADC_JSQR_JSQ2_2                     (0x04U << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000080 */
4566
#define ADC_JSQR_JSQ2_3                     (0x08U << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000100 */
4567
#define ADC_JSQR_JSQ2_4                     (0x10U << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000200 */
2 mjames 4568
 
5 mjames 4569
#define ADC_JSQR_JSQ3_Pos                   (10U)                              
4570
#define ADC_JSQR_JSQ3_Msk                   (0x1FU << ADC_JSQR_JSQ3_Pos)       /*!< 0x00007C00 */
4571
#define ADC_JSQR_JSQ3                       ADC_JSQR_JSQ3_Msk                  /*!< ADC group injected sequencer rank 3 */
4572
#define ADC_JSQR_JSQ3_0                     (0x01U << ADC_JSQR_JSQ3_Pos)       /*!< 0x00000400 */
4573
#define ADC_JSQR_JSQ3_1                     (0x02U << ADC_JSQR_JSQ3_Pos)       /*!< 0x00000800 */
4574
#define ADC_JSQR_JSQ3_2                     (0x04U << ADC_JSQR_JSQ3_Pos)       /*!< 0x00001000 */
4575
#define ADC_JSQR_JSQ3_3                     (0x08U << ADC_JSQR_JSQ3_Pos)       /*!< 0x00002000 */
4576
#define ADC_JSQR_JSQ3_4                     (0x10U << ADC_JSQR_JSQ3_Pos)       /*!< 0x00004000 */
2 mjames 4577
 
5 mjames 4578
#define ADC_JSQR_JSQ4_Pos                   (15U)                              
4579
#define ADC_JSQR_JSQ4_Msk                   (0x1FU << ADC_JSQR_JSQ4_Pos)       /*!< 0x000F8000 */
4580
#define ADC_JSQR_JSQ4                       ADC_JSQR_JSQ4_Msk                  /*!< ADC group injected sequencer rank 4 */
4581
#define ADC_JSQR_JSQ4_0                     (0x01U << ADC_JSQR_JSQ4_Pos)       /*!< 0x00008000 */
4582
#define ADC_JSQR_JSQ4_1                     (0x02U << ADC_JSQR_JSQ4_Pos)       /*!< 0x00010000 */
4583
#define ADC_JSQR_JSQ4_2                     (0x04U << ADC_JSQR_JSQ4_Pos)       /*!< 0x00020000 */
4584
#define ADC_JSQR_JSQ4_3                     (0x08U << ADC_JSQR_JSQ4_Pos)       /*!< 0x00040000 */
4585
#define ADC_JSQR_JSQ4_4                     (0x10U << ADC_JSQR_JSQ4_Pos)       /*!< 0x00080000 */
2 mjames 4586
 
5 mjames 4587
#define ADC_JSQR_JL_Pos                     (20U)                              
4588
#define ADC_JSQR_JL_Msk                     (0x3U << ADC_JSQR_JL_Pos)          /*!< 0x00300000 */
4589
#define ADC_JSQR_JL                         ADC_JSQR_JL_Msk                    /*!< ADC group injected sequencer scan length */
4590
#define ADC_JSQR_JL_0                       (0x1U << ADC_JSQR_JL_Pos)          /*!< 0x00100000 */
4591
#define ADC_JSQR_JL_1                       (0x2U << ADC_JSQR_JL_Pos)          /*!< 0x00200000 */
2 mjames 4592
 
4593
/*******************  Bit definition for ADC_JDR1 register  *******************/
5 mjames 4594
#define ADC_JDR1_JDATA_Pos                  (0U)                               
4595
#define ADC_JDR1_JDATA_Msk                  (0xFFFFU << ADC_JDR1_JDATA_Pos)    /*!< 0x0000FFFF */
4596
#define ADC_JDR1_JDATA                      ADC_JDR1_JDATA_Msk                 /*!< ADC group injected sequencer rank 1 conversion data */
2 mjames 4597
 
4598
/*******************  Bit definition for ADC_JDR2 register  *******************/
5 mjames 4599
#define ADC_JDR2_JDATA_Pos                  (0U)                               
4600
#define ADC_JDR2_JDATA_Msk                  (0xFFFFU << ADC_JDR2_JDATA_Pos)    /*!< 0x0000FFFF */
4601
#define ADC_JDR2_JDATA                      ADC_JDR2_JDATA_Msk                 /*!< ADC group injected sequencer rank 2 conversion data */
2 mjames 4602
 
4603
/*******************  Bit definition for ADC_JDR3 register  *******************/
5 mjames 4604
#define ADC_JDR3_JDATA_Pos                  (0U)                               
4605
#define ADC_JDR3_JDATA_Msk                  (0xFFFFU << ADC_JDR3_JDATA_Pos)    /*!< 0x0000FFFF */
4606
#define ADC_JDR3_JDATA                      ADC_JDR3_JDATA_Msk                 /*!< ADC group injected sequencer rank 3 conversion data */
2 mjames 4607
 
4608
/*******************  Bit definition for ADC_JDR4 register  *******************/
5 mjames 4609
#define ADC_JDR4_JDATA_Pos                  (0U)                               
4610
#define ADC_JDR4_JDATA_Msk                  (0xFFFFU << ADC_JDR4_JDATA_Pos)    /*!< 0x0000FFFF */
4611
#define ADC_JDR4_JDATA                      ADC_JDR4_JDATA_Msk                 /*!< ADC group injected sequencer rank 4 conversion data */
2 mjames 4612
 
4613
/********************  Bit definition for ADC_DR register  ********************/
5 mjames 4614
#define ADC_DR_DATA_Pos                     (0U)                               
4615
#define ADC_DR_DATA_Msk                     (0xFFFFU << ADC_DR_DATA_Pos)       /*!< 0x0000FFFF */
4616
#define ADC_DR_DATA                         ADC_DR_DATA_Msk                    /*!< ADC group regular conversion data */
4617
#define ADC_DR_ADC2DATA_Pos                 (16U)                              
4618
#define ADC_DR_ADC2DATA_Msk                 (0xFFFFU << ADC_DR_ADC2DATA_Pos)   /*!< 0xFFFF0000 */
4619
#define ADC_DR_ADC2DATA                     ADC_DR_ADC2DATA_Msk                /*!< ADC group regular conversion data for ADC slave, in multimode */
2 mjames 4620
/******************************************************************************/
4621
/*                                                                            */
4622
/*                      Digital to Analog Converter                           */
4623
/*                                                                            */
4624
/******************************************************************************/
4625
 
4626
/********************  Bit definition for DAC_CR register  ********************/
5 mjames 4627
#define DAC_CR_EN1_Pos                      (0U)                               
4628
#define DAC_CR_EN1_Msk                      (0x1U << DAC_CR_EN1_Pos)           /*!< 0x00000001 */
4629
#define DAC_CR_EN1                          DAC_CR_EN1_Msk                     /*!< DAC channel1 enable */
4630
#define DAC_CR_BOFF1_Pos                    (1U)                               
4631
#define DAC_CR_BOFF1_Msk                    (0x1U << DAC_CR_BOFF1_Pos)         /*!< 0x00000002 */
4632
#define DAC_CR_BOFF1                        DAC_CR_BOFF1_Msk                   /*!< DAC channel1 output buffer disable */
4633
#define DAC_CR_TEN1_Pos                     (2U)                               
4634
#define DAC_CR_TEN1_Msk                     (0x1U << DAC_CR_TEN1_Pos)          /*!< 0x00000004 */
4635
#define DAC_CR_TEN1                         DAC_CR_TEN1_Msk                    /*!< DAC channel1 Trigger enable */
2 mjames 4636
 
5 mjames 4637
#define DAC_CR_TSEL1_Pos                    (3U)                               
4638
#define DAC_CR_TSEL1_Msk                    (0x7U << DAC_CR_TSEL1_Pos)         /*!< 0x00000038 */
4639
#define DAC_CR_TSEL1                        DAC_CR_TSEL1_Msk                   /*!< TSEL1[2:0] (DAC channel1 Trigger selection) */
4640
#define DAC_CR_TSEL1_0                      (0x1U << DAC_CR_TSEL1_Pos)         /*!< 0x00000008 */
4641
#define DAC_CR_TSEL1_1                      (0x2U << DAC_CR_TSEL1_Pos)         /*!< 0x00000010 */
4642
#define DAC_CR_TSEL1_2                      (0x4U << DAC_CR_TSEL1_Pos)         /*!< 0x00000020 */
2 mjames 4643
 
5 mjames 4644
#define DAC_CR_WAVE1_Pos                    (6U)                               
4645
#define DAC_CR_WAVE1_Msk                    (0x3U << DAC_CR_WAVE1_Pos)         /*!< 0x000000C0 */
4646
#define DAC_CR_WAVE1                        DAC_CR_WAVE1_Msk                   /*!< WAVE1[1:0] (DAC channel1 noise/triangle wave generation enable) */
4647
#define DAC_CR_WAVE1_0                      (0x1U << DAC_CR_WAVE1_Pos)         /*!< 0x00000040 */
4648
#define DAC_CR_WAVE1_1                      (0x2U << DAC_CR_WAVE1_Pos)         /*!< 0x00000080 */
2 mjames 4649
 
5 mjames 4650
#define DAC_CR_MAMP1_Pos                    (8U)                               
4651
#define DAC_CR_MAMP1_Msk                    (0xFU << DAC_CR_MAMP1_Pos)         /*!< 0x00000F00 */
4652
#define DAC_CR_MAMP1                        DAC_CR_MAMP1_Msk                   /*!< MAMP1[3:0] (DAC channel1 Mask/Amplitude selector) */
4653
#define DAC_CR_MAMP1_0                      (0x1U << DAC_CR_MAMP1_Pos)         /*!< 0x00000100 */
4654
#define DAC_CR_MAMP1_1                      (0x2U << DAC_CR_MAMP1_Pos)         /*!< 0x00000200 */
4655
#define DAC_CR_MAMP1_2                      (0x4U << DAC_CR_MAMP1_Pos)         /*!< 0x00000400 */
4656
#define DAC_CR_MAMP1_3                      (0x8U << DAC_CR_MAMP1_Pos)         /*!< 0x00000800 */
2 mjames 4657
 
5 mjames 4658
#define DAC_CR_DMAEN1_Pos                   (12U)                              
4659
#define DAC_CR_DMAEN1_Msk                   (0x1U << DAC_CR_DMAEN1_Pos)        /*!< 0x00001000 */
4660
#define DAC_CR_DMAEN1                       DAC_CR_DMAEN1_Msk                  /*!< DAC channel1 DMA enable */
4661
#define DAC_CR_EN2_Pos                      (16U)                              
4662
#define DAC_CR_EN2_Msk                      (0x1U << DAC_CR_EN2_Pos)           /*!< 0x00010000 */
4663
#define DAC_CR_EN2                          DAC_CR_EN2_Msk                     /*!< DAC channel2 enable */
4664
#define DAC_CR_BOFF2_Pos                    (17U)                              
4665
#define DAC_CR_BOFF2_Msk                    (0x1U << DAC_CR_BOFF2_Pos)         /*!< 0x00020000 */
4666
#define DAC_CR_BOFF2                        DAC_CR_BOFF2_Msk                   /*!< DAC channel2 output buffer disable */
4667
#define DAC_CR_TEN2_Pos                     (18U)                              
4668
#define DAC_CR_TEN2_Msk                     (0x1U << DAC_CR_TEN2_Pos)          /*!< 0x00040000 */
4669
#define DAC_CR_TEN2                         DAC_CR_TEN2_Msk                    /*!< DAC channel2 Trigger enable */
2 mjames 4670
 
5 mjames 4671
#define DAC_CR_TSEL2_Pos                    (19U)                              
4672
#define DAC_CR_TSEL2_Msk                    (0x7U << DAC_CR_TSEL2_Pos)         /*!< 0x00380000 */
4673
#define DAC_CR_TSEL2                        DAC_CR_TSEL2_Msk                   /*!< TSEL2[2:0] (DAC channel2 Trigger selection) */
4674
#define DAC_CR_TSEL2_0                      (0x1U << DAC_CR_TSEL2_Pos)         /*!< 0x00080000 */
4675
#define DAC_CR_TSEL2_1                      (0x2U << DAC_CR_TSEL2_Pos)         /*!< 0x00100000 */
4676
#define DAC_CR_TSEL2_2                      (0x4U << DAC_CR_TSEL2_Pos)         /*!< 0x00200000 */
2 mjames 4677
 
5 mjames 4678
#define DAC_CR_WAVE2_Pos                    (22U)                              
4679
#define DAC_CR_WAVE2_Msk                    (0x3U << DAC_CR_WAVE2_Pos)         /*!< 0x00C00000 */
4680
#define DAC_CR_WAVE2                        DAC_CR_WAVE2_Msk                   /*!< WAVE2[1:0] (DAC channel2 noise/triangle wave generation enable) */
4681
#define DAC_CR_WAVE2_0                      (0x1U << DAC_CR_WAVE2_Pos)         /*!< 0x00400000 */
4682
#define DAC_CR_WAVE2_1                      (0x2U << DAC_CR_WAVE2_Pos)         /*!< 0x00800000 */
2 mjames 4683
 
5 mjames 4684
#define DAC_CR_MAMP2_Pos                    (24U)                              
4685
#define DAC_CR_MAMP2_Msk                    (0xFU << DAC_CR_MAMP2_Pos)         /*!< 0x0F000000 */
4686
#define DAC_CR_MAMP2                        DAC_CR_MAMP2_Msk                   /*!< MAMP2[3:0] (DAC channel2 Mask/Amplitude selector) */
4687
#define DAC_CR_MAMP2_0                      (0x1U << DAC_CR_MAMP2_Pos)         /*!< 0x01000000 */
4688
#define DAC_CR_MAMP2_1                      (0x2U << DAC_CR_MAMP2_Pos)         /*!< 0x02000000 */
4689
#define DAC_CR_MAMP2_2                      (0x4U << DAC_CR_MAMP2_Pos)         /*!< 0x04000000 */
4690
#define DAC_CR_MAMP2_3                      (0x8U << DAC_CR_MAMP2_Pos)         /*!< 0x08000000 */
2 mjames 4691
 
5 mjames 4692
#define DAC_CR_DMAEN2_Pos                   (28U)                              
4693
#define DAC_CR_DMAEN2_Msk                   (0x1U << DAC_CR_DMAEN2_Pos)        /*!< 0x10000000 */
4694
#define DAC_CR_DMAEN2                       DAC_CR_DMAEN2_Msk                  /*!< DAC channel2 DMA enabled */
2 mjames 4695
 
4696
 
4697
/*****************  Bit definition for DAC_SWTRIGR register  ******************/
5 mjames 4698
#define DAC_SWTRIGR_SWTRIG1_Pos             (0U)                               
4699
#define DAC_SWTRIGR_SWTRIG1_Msk             (0x1U << DAC_SWTRIGR_SWTRIG1_Pos)  /*!< 0x00000001 */
4700
#define DAC_SWTRIGR_SWTRIG1                 DAC_SWTRIGR_SWTRIG1_Msk            /*!< DAC channel1 software trigger */
4701
#define DAC_SWTRIGR_SWTRIG2_Pos             (1U)                               
4702
#define DAC_SWTRIGR_SWTRIG2_Msk             (0x1U << DAC_SWTRIGR_SWTRIG2_Pos)  /*!< 0x00000002 */
4703
#define DAC_SWTRIGR_SWTRIG2                 DAC_SWTRIGR_SWTRIG2_Msk            /*!< DAC channel2 software trigger */
2 mjames 4704
 
4705
/*****************  Bit definition for DAC_DHR12R1 register  ******************/
5 mjames 4706
#define DAC_DHR12R1_DACC1DHR_Pos            (0U)                               
4707
#define DAC_DHR12R1_DACC1DHR_Msk            (0xFFFU << DAC_DHR12R1_DACC1DHR_Pos) /*!< 0x00000FFF */
4708
#define DAC_DHR12R1_DACC1DHR                DAC_DHR12R1_DACC1DHR_Msk           /*!< DAC channel1 12-bit Right aligned data */
2 mjames 4709
 
4710
/*****************  Bit definition for DAC_DHR12L1 register  ******************/
5 mjames 4711
#define DAC_DHR12L1_DACC1DHR_Pos            (4U)                               
4712
#define DAC_DHR12L1_DACC1DHR_Msk            (0xFFFU << DAC_DHR12L1_DACC1DHR_Pos) /*!< 0x0000FFF0 */
4713
#define DAC_DHR12L1_DACC1DHR                DAC_DHR12L1_DACC1DHR_Msk           /*!< DAC channel1 12-bit Left aligned data */
2 mjames 4714
 
4715
/******************  Bit definition for DAC_DHR8R1 register  ******************/
5 mjames 4716
#define DAC_DHR8R1_DACC1DHR_Pos             (0U)                               
4717
#define DAC_DHR8R1_DACC1DHR_Msk             (0xFFU << DAC_DHR8R1_DACC1DHR_Pos) /*!< 0x000000FF */
4718
#define DAC_DHR8R1_DACC1DHR                 DAC_DHR8R1_DACC1DHR_Msk            /*!< DAC channel1 8-bit Right aligned data */
2 mjames 4719
 
4720
/*****************  Bit definition for DAC_DHR12R2 register  ******************/
5 mjames 4721
#define DAC_DHR12R2_DACC2DHR_Pos            (0U)                               
4722
#define DAC_DHR12R2_DACC2DHR_Msk            (0xFFFU << DAC_DHR12R2_DACC2DHR_Pos) /*!< 0x00000FFF */
4723
#define DAC_DHR12R2_DACC2DHR                DAC_DHR12R2_DACC2DHR_Msk           /*!< DAC channel2 12-bit Right aligned data */
2 mjames 4724
 
4725
/*****************  Bit definition for DAC_DHR12L2 register  ******************/
5 mjames 4726
#define DAC_DHR12L2_DACC2DHR_Pos            (4U)                               
4727
#define DAC_DHR12L2_DACC2DHR_Msk            (0xFFFU << DAC_DHR12L2_DACC2DHR_Pos) /*!< 0x0000FFF0 */
4728
#define DAC_DHR12L2_DACC2DHR                DAC_DHR12L2_DACC2DHR_Msk           /*!< DAC channel2 12-bit Left aligned data */
2 mjames 4729
 
4730
/******************  Bit definition for DAC_DHR8R2 register  ******************/
5 mjames 4731
#define DAC_DHR8R2_DACC2DHR_Pos             (0U)                               
4732
#define DAC_DHR8R2_DACC2DHR_Msk             (0xFFU << DAC_DHR8R2_DACC2DHR_Pos) /*!< 0x000000FF */
4733
#define DAC_DHR8R2_DACC2DHR                 DAC_DHR8R2_DACC2DHR_Msk            /*!< DAC channel2 8-bit Right aligned data */
2 mjames 4734
 
4735
/*****************  Bit definition for DAC_DHR12RD register  ******************/
5 mjames 4736
#define DAC_DHR12RD_DACC1DHR_Pos            (0U)                               
4737
#define DAC_DHR12RD_DACC1DHR_Msk            (0xFFFU << DAC_DHR12RD_DACC1DHR_Pos) /*!< 0x00000FFF */
4738
#define DAC_DHR12RD_DACC1DHR                DAC_DHR12RD_DACC1DHR_Msk           /*!< DAC channel1 12-bit Right aligned data */
4739
#define DAC_DHR12RD_DACC2DHR_Pos            (16U)                              
4740
#define DAC_DHR12RD_DACC2DHR_Msk            (0xFFFU << DAC_DHR12RD_DACC2DHR_Pos) /*!< 0x0FFF0000 */
4741
#define DAC_DHR12RD_DACC2DHR                DAC_DHR12RD_DACC2DHR_Msk           /*!< DAC channel2 12-bit Right aligned data */
2 mjames 4742
 
4743
/*****************  Bit definition for DAC_DHR12LD register  ******************/
5 mjames 4744
#define DAC_DHR12LD_DACC1DHR_Pos            (4U)                               
4745
#define DAC_DHR12LD_DACC1DHR_Msk            (0xFFFU << DAC_DHR12LD_DACC1DHR_Pos) /*!< 0x0000FFF0 */
4746
#define DAC_DHR12LD_DACC1DHR                DAC_DHR12LD_DACC1DHR_Msk           /*!< DAC channel1 12-bit Left aligned data */
4747
#define DAC_DHR12LD_DACC2DHR_Pos            (20U)                              
4748
#define DAC_DHR12LD_DACC2DHR_Msk            (0xFFFU << DAC_DHR12LD_DACC2DHR_Pos) /*!< 0xFFF00000 */
4749
#define DAC_DHR12LD_DACC2DHR                DAC_DHR12LD_DACC2DHR_Msk           /*!< DAC channel2 12-bit Left aligned data */
2 mjames 4750
 
4751
/******************  Bit definition for DAC_DHR8RD register  ******************/
5 mjames 4752
#define DAC_DHR8RD_DACC1DHR_Pos             (0U)                               
4753
#define DAC_DHR8RD_DACC1DHR_Msk             (0xFFU << DAC_DHR8RD_DACC1DHR_Pos) /*!< 0x000000FF */
4754
#define DAC_DHR8RD_DACC1DHR                 DAC_DHR8RD_DACC1DHR_Msk            /*!< DAC channel1 8-bit Right aligned data */
4755
#define DAC_DHR8RD_DACC2DHR_Pos             (8U)                               
4756
#define DAC_DHR8RD_DACC2DHR_Msk             (0xFFU << DAC_DHR8RD_DACC2DHR_Pos) /*!< 0x0000FF00 */
4757
#define DAC_DHR8RD_DACC2DHR                 DAC_DHR8RD_DACC2DHR_Msk            /*!< DAC channel2 8-bit Right aligned data */
2 mjames 4758
 
4759
/*******************  Bit definition for DAC_DOR1 register  *******************/
5 mjames 4760
#define DAC_DOR1_DACC1DOR_Pos               (0U)                               
4761
#define DAC_DOR1_DACC1DOR_Msk               (0xFFFU << DAC_DOR1_DACC1DOR_Pos)  /*!< 0x00000FFF */
4762
#define DAC_DOR1_DACC1DOR                   DAC_DOR1_DACC1DOR_Msk              /*!< DAC channel1 data output */
2 mjames 4763
 
4764
/*******************  Bit definition for DAC_DOR2 register  *******************/
5 mjames 4765
#define DAC_DOR2_DACC2DOR_Pos               (0U)                               
4766
#define DAC_DOR2_DACC2DOR_Msk               (0xFFFU << DAC_DOR2_DACC2DOR_Pos)  /*!< 0x00000FFF */
4767
#define DAC_DOR2_DACC2DOR                   DAC_DOR2_DACC2DOR_Msk              /*!< DAC channel2 data output */
2 mjames 4768
 
4769
 
4770
 
4771
/*****************************************************************************/
4772
/*                                                                           */
4773
/*                               Timers (TIM)                                */
4774
/*                                                                           */
4775
/*****************************************************************************/
4776
/*******************  Bit definition for TIM_CR1 register  *******************/
5 mjames 4777
#define TIM_CR1_CEN_Pos                     (0U)                               
4778
#define TIM_CR1_CEN_Msk                     (0x1U << TIM_CR1_CEN_Pos)          /*!< 0x00000001 */
4779
#define TIM_CR1_CEN                         TIM_CR1_CEN_Msk                    /*!<Counter enable */
4780
#define TIM_CR1_UDIS_Pos                    (1U)                               
4781
#define TIM_CR1_UDIS_Msk                    (0x1U << TIM_CR1_UDIS_Pos)         /*!< 0x00000002 */
4782
#define TIM_CR1_UDIS                        TIM_CR1_UDIS_Msk                   /*!<Update disable */
4783
#define TIM_CR1_URS_Pos                     (2U)                               
4784
#define TIM_CR1_URS_Msk                     (0x1U << TIM_CR1_URS_Pos)          /*!< 0x00000004 */
4785
#define TIM_CR1_URS                         TIM_CR1_URS_Msk                    /*!<Update request source */
4786
#define TIM_CR1_OPM_Pos                     (3U)                               
4787
#define TIM_CR1_OPM_Msk                     (0x1U << TIM_CR1_OPM_Pos)          /*!< 0x00000008 */
4788
#define TIM_CR1_OPM                         TIM_CR1_OPM_Msk                    /*!<One pulse mode */
4789
#define TIM_CR1_DIR_Pos                     (4U)                               
4790
#define TIM_CR1_DIR_Msk                     (0x1U << TIM_CR1_DIR_Pos)          /*!< 0x00000010 */
4791
#define TIM_CR1_DIR                         TIM_CR1_DIR_Msk                    /*!<Direction */
2 mjames 4792
 
5 mjames 4793
#define TIM_CR1_CMS_Pos                     (5U)                               
4794
#define TIM_CR1_CMS_Msk                     (0x3U << TIM_CR1_CMS_Pos)          /*!< 0x00000060 */
4795
#define TIM_CR1_CMS                         TIM_CR1_CMS_Msk                    /*!<CMS[1:0] bits (Center-aligned mode selection) */
4796
#define TIM_CR1_CMS_0                       (0x1U << TIM_CR1_CMS_Pos)          /*!< 0x00000020 */
4797
#define TIM_CR1_CMS_1                       (0x2U << TIM_CR1_CMS_Pos)          /*!< 0x00000040 */
2 mjames 4798
 
5 mjames 4799
#define TIM_CR1_ARPE_Pos                    (7U)                               
4800
#define TIM_CR1_ARPE_Msk                    (0x1U << TIM_CR1_ARPE_Pos)         /*!< 0x00000080 */
4801
#define TIM_CR1_ARPE                        TIM_CR1_ARPE_Msk                   /*!<Auto-reload preload enable */
2 mjames 4802
 
5 mjames 4803
#define TIM_CR1_CKD_Pos                     (8U)                               
4804
#define TIM_CR1_CKD_Msk                     (0x3U << TIM_CR1_CKD_Pos)          /*!< 0x00000300 */
4805
#define TIM_CR1_CKD                         TIM_CR1_CKD_Msk                    /*!<CKD[1:0] bits (clock division) */
4806
#define TIM_CR1_CKD_0                       (0x1U << TIM_CR1_CKD_Pos)          /*!< 0x00000100 */
4807
#define TIM_CR1_CKD_1                       (0x2U << TIM_CR1_CKD_Pos)          /*!< 0x00000200 */
2 mjames 4808
 
4809
/*******************  Bit definition for TIM_CR2 register  *******************/
5 mjames 4810
#define TIM_CR2_CCPC_Pos                    (0U)                               
4811
#define TIM_CR2_CCPC_Msk                    (0x1U << TIM_CR2_CCPC_Pos)         /*!< 0x00000001 */
4812
#define TIM_CR2_CCPC                        TIM_CR2_CCPC_Msk                   /*!<Capture/Compare Preloaded Control */
4813
#define TIM_CR2_CCUS_Pos                    (2U)                               
4814
#define TIM_CR2_CCUS_Msk                    (0x1U << TIM_CR2_CCUS_Pos)         /*!< 0x00000004 */
4815
#define TIM_CR2_CCUS                        TIM_CR2_CCUS_Msk                   /*!<Capture/Compare Control Update Selection */
4816
#define TIM_CR2_CCDS_Pos                    (3U)                               
4817
#define TIM_CR2_CCDS_Msk                    (0x1U << TIM_CR2_CCDS_Pos)         /*!< 0x00000008 */
4818
#define TIM_CR2_CCDS                        TIM_CR2_CCDS_Msk                   /*!<Capture/Compare DMA Selection */
2 mjames 4819
 
5 mjames 4820
#define TIM_CR2_MMS_Pos                     (4U)                               
4821
#define TIM_CR2_MMS_Msk                     (0x7U << TIM_CR2_MMS_Pos)          /*!< 0x00000070 */
4822
#define TIM_CR2_MMS                         TIM_CR2_MMS_Msk                    /*!<MMS[2:0] bits (Master Mode Selection) */
4823
#define TIM_CR2_MMS_0                       (0x1U << TIM_CR2_MMS_Pos)          /*!< 0x00000010 */
4824
#define TIM_CR2_MMS_1                       (0x2U << TIM_CR2_MMS_Pos)          /*!< 0x00000020 */
4825
#define TIM_CR2_MMS_2                       (0x4U << TIM_CR2_MMS_Pos)          /*!< 0x00000040 */
2 mjames 4826
 
5 mjames 4827
#define TIM_CR2_TI1S_Pos                    (7U)                               
4828
#define TIM_CR2_TI1S_Msk                    (0x1U << TIM_CR2_TI1S_Pos)         /*!< 0x00000080 */
4829
#define TIM_CR2_TI1S                        TIM_CR2_TI1S_Msk                   /*!<TI1 Selection */
4830
#define TIM_CR2_OIS1_Pos                    (8U)                               
4831
#define TIM_CR2_OIS1_Msk                    (0x1U << TIM_CR2_OIS1_Pos)         /*!< 0x00000100 */
4832
#define TIM_CR2_OIS1                        TIM_CR2_OIS1_Msk                   /*!<Output Idle state 1 (OC1 output) */
4833
#define TIM_CR2_OIS1N_Pos                   (9U)                               
4834
#define TIM_CR2_OIS1N_Msk                   (0x1U << TIM_CR2_OIS1N_Pos)        /*!< 0x00000200 */
4835
#define TIM_CR2_OIS1N                       TIM_CR2_OIS1N_Msk                  /*!<Output Idle state 1 (OC1N output) */
4836
#define TIM_CR2_OIS2_Pos                    (10U)                              
4837
#define TIM_CR2_OIS2_Msk                    (0x1U << TIM_CR2_OIS2_Pos)         /*!< 0x00000400 */
4838
#define TIM_CR2_OIS2                        TIM_CR2_OIS2_Msk                   /*!<Output Idle state 2 (OC2 output) */
4839
#define TIM_CR2_OIS2N_Pos                   (11U)                              
4840
#define TIM_CR2_OIS2N_Msk                   (0x1U << TIM_CR2_OIS2N_Pos)        /*!< 0x00000800 */
4841
#define TIM_CR2_OIS2N                       TIM_CR2_OIS2N_Msk                  /*!<Output Idle state 2 (OC2N output) */
4842
#define TIM_CR2_OIS3_Pos                    (12U)                              
4843
#define TIM_CR2_OIS3_Msk                    (0x1U << TIM_CR2_OIS3_Pos)         /*!< 0x00001000 */
4844
#define TIM_CR2_OIS3                        TIM_CR2_OIS3_Msk                   /*!<Output Idle state 3 (OC3 output) */
4845
#define TIM_CR2_OIS3N_Pos                   (13U)                              
4846
#define TIM_CR2_OIS3N_Msk                   (0x1U << TIM_CR2_OIS3N_Pos)        /*!< 0x00002000 */
4847
#define TIM_CR2_OIS3N                       TIM_CR2_OIS3N_Msk                  /*!<Output Idle state 3 (OC3N output) */
4848
#define TIM_CR2_OIS4_Pos                    (14U)                              
4849
#define TIM_CR2_OIS4_Msk                    (0x1U << TIM_CR2_OIS4_Pos)         /*!< 0x00004000 */
4850
#define TIM_CR2_OIS4                        TIM_CR2_OIS4_Msk                   /*!<Output Idle state 4 (OC4 output) */
2 mjames 4851
 
4852
/*******************  Bit definition for TIM_SMCR register  ******************/
5 mjames 4853
#define TIM_SMCR_SMS_Pos                    (0U)                               
4854
#define TIM_SMCR_SMS_Msk                    (0x7U << TIM_SMCR_SMS_Pos)         /*!< 0x00000007 */
4855
#define TIM_SMCR_SMS                        TIM_SMCR_SMS_Msk                   /*!<SMS[2:0] bits (Slave mode selection) */
4856
#define TIM_SMCR_SMS_0                      (0x1U << TIM_SMCR_SMS_Pos)         /*!< 0x00000001 */
4857
#define TIM_SMCR_SMS_1                      (0x2U << TIM_SMCR_SMS_Pos)         /*!< 0x00000002 */
4858
#define TIM_SMCR_SMS_2                      (0x4U << TIM_SMCR_SMS_Pos)         /*!< 0x00000004 */
2 mjames 4859
 
5 mjames 4860
#define TIM_SMCR_OCCS_Pos                   (3U)                               
4861
#define TIM_SMCR_OCCS_Msk                   (0x1U << TIM_SMCR_OCCS_Pos)        /*!< 0x00000008 */
4862
#define TIM_SMCR_OCCS                       TIM_SMCR_OCCS_Msk                  /*!< OCREF clear selection */
2 mjames 4863
 
5 mjames 4864
#define TIM_SMCR_TS_Pos                     (4U)                               
4865
#define TIM_SMCR_TS_Msk                     (0x7U << TIM_SMCR_TS_Pos)          /*!< 0x00000070 */
4866
#define TIM_SMCR_TS                         TIM_SMCR_TS_Msk                    /*!<TS[2:0] bits (Trigger selection) */
4867
#define TIM_SMCR_TS_0                       (0x1U << TIM_SMCR_TS_Pos)          /*!< 0x00000010 */
4868
#define TIM_SMCR_TS_1                       (0x2U << TIM_SMCR_TS_Pos)          /*!< 0x00000020 */
4869
#define TIM_SMCR_TS_2                       (0x4U << TIM_SMCR_TS_Pos)          /*!< 0x00000040 */
2 mjames 4870
 
5 mjames 4871
#define TIM_SMCR_MSM_Pos                    (7U)                               
4872
#define TIM_SMCR_MSM_Msk                    (0x1U << TIM_SMCR_MSM_Pos)         /*!< 0x00000080 */
4873
#define TIM_SMCR_MSM                        TIM_SMCR_MSM_Msk                   /*!<Master/slave mode */
2 mjames 4874
 
5 mjames 4875
#define TIM_SMCR_ETF_Pos                    (8U)                               
4876
#define TIM_SMCR_ETF_Msk                    (0xFU << TIM_SMCR_ETF_Pos)         /*!< 0x00000F00 */
4877
#define TIM_SMCR_ETF                        TIM_SMCR_ETF_Msk                   /*!<ETF[3:0] bits (External trigger filter) */
4878
#define TIM_SMCR_ETF_0                      (0x1U << TIM_SMCR_ETF_Pos)         /*!< 0x00000100 */
4879
#define TIM_SMCR_ETF_1                      (0x2U << TIM_SMCR_ETF_Pos)         /*!< 0x00000200 */
4880
#define TIM_SMCR_ETF_2                      (0x4U << TIM_SMCR_ETF_Pos)         /*!< 0x00000400 */
4881
#define TIM_SMCR_ETF_3                      (0x8U << TIM_SMCR_ETF_Pos)         /*!< 0x00000800 */
2 mjames 4882
 
5 mjames 4883
#define TIM_SMCR_ETPS_Pos                   (12U)                              
4884
#define TIM_SMCR_ETPS_Msk                   (0x3U << TIM_SMCR_ETPS_Pos)        /*!< 0x00003000 */
4885
#define TIM_SMCR_ETPS                       TIM_SMCR_ETPS_Msk                  /*!<ETPS[1:0] bits (External trigger prescaler) */
4886
#define TIM_SMCR_ETPS_0                     (0x1U << TIM_SMCR_ETPS_Pos)        /*!< 0x00001000 */
4887
#define TIM_SMCR_ETPS_1                     (0x2U << TIM_SMCR_ETPS_Pos)        /*!< 0x00002000 */
2 mjames 4888
 
5 mjames 4889
#define TIM_SMCR_ECE_Pos                    (14U)                              
4890
#define TIM_SMCR_ECE_Msk                    (0x1U << TIM_SMCR_ECE_Pos)         /*!< 0x00004000 */
4891
#define TIM_SMCR_ECE                        TIM_SMCR_ECE_Msk                   /*!<External clock enable */
4892
#define TIM_SMCR_ETP_Pos                    (15U)                              
4893
#define TIM_SMCR_ETP_Msk                    (0x1U << TIM_SMCR_ETP_Pos)         /*!< 0x00008000 */
4894
#define TIM_SMCR_ETP                        TIM_SMCR_ETP_Msk                   /*!<External trigger polarity */
2 mjames 4895
 
4896
/*******************  Bit definition for TIM_DIER register  ******************/
5 mjames 4897
#define TIM_DIER_UIE_Pos                    (0U)                               
4898
#define TIM_DIER_UIE_Msk                    (0x1U << TIM_DIER_UIE_Pos)         /*!< 0x00000001 */
4899
#define TIM_DIER_UIE                        TIM_DIER_UIE_Msk                   /*!<Update interrupt enable */
4900
#define TIM_DIER_CC1IE_Pos                  (1U)                               
4901
#define TIM_DIER_CC1IE_Msk                  (0x1U << TIM_DIER_CC1IE_Pos)       /*!< 0x00000002 */
4902
#define TIM_DIER_CC1IE                      TIM_DIER_CC1IE_Msk                 /*!<Capture/Compare 1 interrupt enable */
4903
#define TIM_DIER_CC2IE_Pos                  (2U)                               
4904
#define TIM_DIER_CC2IE_Msk                  (0x1U << TIM_DIER_CC2IE_Pos)       /*!< 0x00000004 */
4905
#define TIM_DIER_CC2IE                      TIM_DIER_CC2IE_Msk                 /*!<Capture/Compare 2 interrupt enable */
4906
#define TIM_DIER_CC3IE_Pos                  (3U)                               
4907
#define TIM_DIER_CC3IE_Msk                  (0x1U << TIM_DIER_CC3IE_Pos)       /*!< 0x00000008 */
4908
#define TIM_DIER_CC3IE                      TIM_DIER_CC3IE_Msk                 /*!<Capture/Compare 3 interrupt enable */
4909
#define TIM_DIER_CC4IE_Pos                  (4U)                               
4910
#define TIM_DIER_CC4IE_Msk                  (0x1U << TIM_DIER_CC4IE_Pos)       /*!< 0x00000010 */
4911
#define TIM_DIER_CC4IE                      TIM_DIER_CC4IE_Msk                 /*!<Capture/Compare 4 interrupt enable */
4912
#define TIM_DIER_COMIE_Pos                  (5U)                               
4913
#define TIM_DIER_COMIE_Msk                  (0x1U << TIM_DIER_COMIE_Pos)       /*!< 0x00000020 */
4914
#define TIM_DIER_COMIE                      TIM_DIER_COMIE_Msk                 /*!<COM interrupt enable */
4915
#define TIM_DIER_TIE_Pos                    (6U)                               
4916
#define TIM_DIER_TIE_Msk                    (0x1U << TIM_DIER_TIE_Pos)         /*!< 0x00000040 */
4917
#define TIM_DIER_TIE                        TIM_DIER_TIE_Msk                   /*!<Trigger interrupt enable */
4918
#define TIM_DIER_BIE_Pos                    (7U)                               
4919
#define TIM_DIER_BIE_Msk                    (0x1U << TIM_DIER_BIE_Pos)         /*!< 0x00000080 */
4920
#define TIM_DIER_BIE                        TIM_DIER_BIE_Msk                   /*!<Break interrupt enable */
4921
#define TIM_DIER_UDE_Pos                    (8U)                               
4922
#define TIM_DIER_UDE_Msk                    (0x1U << TIM_DIER_UDE_Pos)         /*!< 0x00000100 */
4923
#define TIM_DIER_UDE                        TIM_DIER_UDE_Msk                   /*!<Update DMA request enable */
4924
#define TIM_DIER_CC1DE_Pos                  (9U)                               
4925
#define TIM_DIER_CC1DE_Msk                  (0x1U << TIM_DIER_CC1DE_Pos)       /*!< 0x00000200 */
4926
#define TIM_DIER_CC1DE                      TIM_DIER_CC1DE_Msk                 /*!<Capture/Compare 1 DMA request enable */
4927
#define TIM_DIER_CC2DE_Pos                  (10U)                              
4928
#define TIM_DIER_CC2DE_Msk                  (0x1U << TIM_DIER_CC2DE_Pos)       /*!< 0x00000400 */
4929
#define TIM_DIER_CC2DE                      TIM_DIER_CC2DE_Msk                 /*!<Capture/Compare 2 DMA request enable */
4930
#define TIM_DIER_CC3DE_Pos                  (11U)                              
4931
#define TIM_DIER_CC3DE_Msk                  (0x1U << TIM_DIER_CC3DE_Pos)       /*!< 0x00000800 */
4932
#define TIM_DIER_CC3DE                      TIM_DIER_CC3DE_Msk                 /*!<Capture/Compare 3 DMA request enable */
4933
#define TIM_DIER_CC4DE_Pos                  (12U)                              
4934
#define TIM_DIER_CC4DE_Msk                  (0x1U << TIM_DIER_CC4DE_Pos)       /*!< 0x00001000 */
4935
#define TIM_DIER_CC4DE                      TIM_DIER_CC4DE_Msk                 /*!<Capture/Compare 4 DMA request enable */
4936
#define TIM_DIER_COMDE_Pos                  (13U)                              
4937
#define TIM_DIER_COMDE_Msk                  (0x1U << TIM_DIER_COMDE_Pos)       /*!< 0x00002000 */
4938
#define TIM_DIER_COMDE                      TIM_DIER_COMDE_Msk                 /*!<COM DMA request enable */
4939
#define TIM_DIER_TDE_Pos                    (14U)                              
4940
#define TIM_DIER_TDE_Msk                    (0x1U << TIM_DIER_TDE_Pos)         /*!< 0x00004000 */
4941
#define TIM_DIER_TDE                        TIM_DIER_TDE_Msk                   /*!<Trigger DMA request enable */
2 mjames 4942
 
4943
/********************  Bit definition for TIM_SR register  *******************/
5 mjames 4944
#define TIM_SR_UIF_Pos                      (0U)                               
4945
#define TIM_SR_UIF_Msk                      (0x1U << TIM_SR_UIF_Pos)           /*!< 0x00000001 */
4946
#define TIM_SR_UIF                          TIM_SR_UIF_Msk                     /*!<Update interrupt Flag */
4947
#define TIM_SR_CC1IF_Pos                    (1U)                               
4948
#define TIM_SR_CC1IF_Msk                    (0x1U << TIM_SR_CC1IF_Pos)         /*!< 0x00000002 */
4949
#define TIM_SR_CC1IF                        TIM_SR_CC1IF_Msk                   /*!<Capture/Compare 1 interrupt Flag */
4950
#define TIM_SR_CC2IF_Pos                    (2U)                               
4951
#define TIM_SR_CC2IF_Msk                    (0x1U << TIM_SR_CC2IF_Pos)         /*!< 0x00000004 */
4952
#define TIM_SR_CC2IF                        TIM_SR_CC2IF_Msk                   /*!<Capture/Compare 2 interrupt Flag */
4953
#define TIM_SR_CC3IF_Pos                    (3U)                               
4954
#define TIM_SR_CC3IF_Msk                    (0x1U << TIM_SR_CC3IF_Pos)         /*!< 0x00000008 */
4955
#define TIM_SR_CC3IF                        TIM_SR_CC3IF_Msk                   /*!<Capture/Compare 3 interrupt Flag */
4956
#define TIM_SR_CC4IF_Pos                    (4U)                               
4957
#define TIM_SR_CC4IF_Msk                    (0x1U << TIM_SR_CC4IF_Pos)         /*!< 0x00000010 */
4958
#define TIM_SR_CC4IF                        TIM_SR_CC4IF_Msk                   /*!<Capture/Compare 4 interrupt Flag */
4959
#define TIM_SR_COMIF_Pos                    (5U)                               
4960
#define TIM_SR_COMIF_Msk                    (0x1U << TIM_SR_COMIF_Pos)         /*!< 0x00000020 */
4961
#define TIM_SR_COMIF                        TIM_SR_COMIF_Msk                   /*!<COM interrupt Flag */
4962
#define TIM_SR_TIF_Pos                      (6U)                               
4963
#define TIM_SR_TIF_Msk                      (0x1U << TIM_SR_TIF_Pos)           /*!< 0x00000040 */
4964
#define TIM_SR_TIF                          TIM_SR_TIF_Msk                     /*!<Trigger interrupt Flag */
4965
#define TIM_SR_BIF_Pos                      (7U)                               
4966
#define TIM_SR_BIF_Msk                      (0x1U << TIM_SR_BIF_Pos)           /*!< 0x00000080 */
4967
#define TIM_SR_BIF                          TIM_SR_BIF_Msk                     /*!<Break interrupt Flag */
4968
#define TIM_SR_CC1OF_Pos                    (9U)                               
4969
#define TIM_SR_CC1OF_Msk                    (0x1U << TIM_SR_CC1OF_Pos)         /*!< 0x00000200 */
4970
#define TIM_SR_CC1OF                        TIM_SR_CC1OF_Msk                   /*!<Capture/Compare 1 Overcapture Flag */
4971
#define TIM_SR_CC2OF_Pos                    (10U)                              
4972
#define TIM_SR_CC2OF_Msk                    (0x1U << TIM_SR_CC2OF_Pos)         /*!< 0x00000400 */
4973
#define TIM_SR_CC2OF                        TIM_SR_CC2OF_Msk                   /*!<Capture/Compare 2 Overcapture Flag */
4974
#define TIM_SR_CC3OF_Pos                    (11U)                              
4975
#define TIM_SR_CC3OF_Msk                    (0x1U << TIM_SR_CC3OF_Pos)         /*!< 0x00000800 */
4976
#define TIM_SR_CC3OF                        TIM_SR_CC3OF_Msk                   /*!<Capture/Compare 3 Overcapture Flag */
4977
#define TIM_SR_CC4OF_Pos                    (12U)                              
4978
#define TIM_SR_CC4OF_Msk                    (0x1U << TIM_SR_CC4OF_Pos)         /*!< 0x00001000 */
4979
#define TIM_SR_CC4OF                        TIM_SR_CC4OF_Msk                   /*!<Capture/Compare 4 Overcapture Flag */
2 mjames 4980
 
4981
/*******************  Bit definition for TIM_EGR register  *******************/
5 mjames 4982
#define TIM_EGR_UG_Pos                      (0U)                               
4983
#define TIM_EGR_UG_Msk                      (0x1U << TIM_EGR_UG_Pos)           /*!< 0x00000001 */
4984
#define TIM_EGR_UG                          TIM_EGR_UG_Msk                     /*!<Update Generation */
4985
#define TIM_EGR_CC1G_Pos                    (1U)                               
4986
#define TIM_EGR_CC1G_Msk                    (0x1U << TIM_EGR_CC1G_Pos)         /*!< 0x00000002 */
4987
#define TIM_EGR_CC1G                        TIM_EGR_CC1G_Msk                   /*!<Capture/Compare 1 Generation */
4988
#define TIM_EGR_CC2G_Pos                    (2U)                               
4989
#define TIM_EGR_CC2G_Msk                    (0x1U << TIM_EGR_CC2G_Pos)         /*!< 0x00000004 */
4990
#define TIM_EGR_CC2G                        TIM_EGR_CC2G_Msk                   /*!<Capture/Compare 2 Generation */
4991
#define TIM_EGR_CC3G_Pos                    (3U)                               
4992
#define TIM_EGR_CC3G_Msk                    (0x1U << TIM_EGR_CC3G_Pos)         /*!< 0x00000008 */
4993
#define TIM_EGR_CC3G                        TIM_EGR_CC3G_Msk                   /*!<Capture/Compare 3 Generation */
4994
#define TIM_EGR_CC4G_Pos                    (4U)                               
4995
#define TIM_EGR_CC4G_Msk                    (0x1U << TIM_EGR_CC4G_Pos)         /*!< 0x00000010 */
4996
#define TIM_EGR_CC4G                        TIM_EGR_CC4G_Msk                   /*!<Capture/Compare 4 Generation */
4997
#define TIM_EGR_COMG_Pos                    (5U)                               
4998
#define TIM_EGR_COMG_Msk                    (0x1U << TIM_EGR_COMG_Pos)         /*!< 0x00000020 */
4999
#define TIM_EGR_COMG                        TIM_EGR_COMG_Msk                   /*!<Capture/Compare Control Update Generation */
5000
#define TIM_EGR_TG_Pos                      (6U)                               
5001
#define TIM_EGR_TG_Msk                      (0x1U << TIM_EGR_TG_Pos)           /*!< 0x00000040 */
5002
#define TIM_EGR_TG                          TIM_EGR_TG_Msk                     /*!<Trigger Generation */
5003
#define TIM_EGR_BG_Pos                      (7U)                               
5004
#define TIM_EGR_BG_Msk                      (0x1U << TIM_EGR_BG_Pos)           /*!< 0x00000080 */
5005
#define TIM_EGR_BG                          TIM_EGR_BG_Msk                     /*!<Break Generation */
2 mjames 5006
 
5007
/******************  Bit definition for TIM_CCMR1 register  ******************/
5 mjames 5008
#define TIM_CCMR1_CC1S_Pos                  (0U)                               
5009
#define TIM_CCMR1_CC1S_Msk                  (0x3U << TIM_CCMR1_CC1S_Pos)       /*!< 0x00000003 */
5010
#define TIM_CCMR1_CC1S                      TIM_CCMR1_CC1S_Msk                 /*!<CC1S[1:0] bits (Capture/Compare 1 Selection) */
5011
#define TIM_CCMR1_CC1S_0                    (0x1U << TIM_CCMR1_CC1S_Pos)       /*!< 0x00000001 */
5012
#define TIM_CCMR1_CC1S_1                    (0x2U << TIM_CCMR1_CC1S_Pos)       /*!< 0x00000002 */
2 mjames 5013
 
5 mjames 5014
#define TIM_CCMR1_OC1FE_Pos                 (2U)                               
5015
#define TIM_CCMR1_OC1FE_Msk                 (0x1U << TIM_CCMR1_OC1FE_Pos)      /*!< 0x00000004 */
5016
#define TIM_CCMR1_OC1FE                     TIM_CCMR1_OC1FE_Msk                /*!<Output Compare 1 Fast enable */
5017
#define TIM_CCMR1_OC1PE_Pos                 (3U)                               
5018
#define TIM_CCMR1_OC1PE_Msk                 (0x1U << TIM_CCMR1_OC1PE_Pos)      /*!< 0x00000008 */
5019
#define TIM_CCMR1_OC1PE                     TIM_CCMR1_OC1PE_Msk                /*!<Output Compare 1 Preload enable */
2 mjames 5020
 
5 mjames 5021
#define TIM_CCMR1_OC1M_Pos                  (4U)                               
5022
#define TIM_CCMR1_OC1M_Msk                  (0x7U << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000070 */
5023
#define TIM_CCMR1_OC1M                      TIM_CCMR1_OC1M_Msk                 /*!<OC1M[2:0] bits (Output Compare 1 Mode) */
5024
#define TIM_CCMR1_OC1M_0                    (0x1U << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000010 */
5025
#define TIM_CCMR1_OC1M_1                    (0x2U << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000020 */
5026
#define TIM_CCMR1_OC1M_2                    (0x4U << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000040 */
2 mjames 5027
 
5 mjames 5028
#define TIM_CCMR1_OC1CE_Pos                 (7U)                               
5029
#define TIM_CCMR1_OC1CE_Msk                 (0x1U << TIM_CCMR1_OC1CE_Pos)      /*!< 0x00000080 */
5030
#define TIM_CCMR1_OC1CE                     TIM_CCMR1_OC1CE_Msk                /*!<Output Compare 1Clear Enable */
2 mjames 5031
 
5 mjames 5032
#define TIM_CCMR1_CC2S_Pos                  (8U)                               
5033
#define TIM_CCMR1_CC2S_Msk                  (0x3U << TIM_CCMR1_CC2S_Pos)       /*!< 0x00000300 */
5034
#define TIM_CCMR1_CC2S                      TIM_CCMR1_CC2S_Msk                 /*!<CC2S[1:0] bits (Capture/Compare 2 Selection) */
5035
#define TIM_CCMR1_CC2S_0                    (0x1U << TIM_CCMR1_CC2S_Pos)       /*!< 0x00000100 */
5036
#define TIM_CCMR1_CC2S_1                    (0x2U << TIM_CCMR1_CC2S_Pos)       /*!< 0x00000200 */
2 mjames 5037
 
5 mjames 5038
#define TIM_CCMR1_OC2FE_Pos                 (10U)                              
5039
#define TIM_CCMR1_OC2FE_Msk                 (0x1U << TIM_CCMR1_OC2FE_Pos)      /*!< 0x00000400 */
5040
#define TIM_CCMR1_OC2FE                     TIM_CCMR1_OC2FE_Msk                /*!<Output Compare 2 Fast enable */
5041
#define TIM_CCMR1_OC2PE_Pos                 (11U)                              
5042
#define TIM_CCMR1_OC2PE_Msk                 (0x1U << TIM_CCMR1_OC2PE_Pos)      /*!< 0x00000800 */
5043
#define TIM_CCMR1_OC2PE                     TIM_CCMR1_OC2PE_Msk                /*!<Output Compare 2 Preload enable */
2 mjames 5044
 
5 mjames 5045
#define TIM_CCMR1_OC2M_Pos                  (12U)                              
5046
#define TIM_CCMR1_OC2M_Msk                  (0x7U << TIM_CCMR1_OC2M_Pos)       /*!< 0x00007000 */
5047
#define TIM_CCMR1_OC2M                      TIM_CCMR1_OC2M_Msk                 /*!<OC2M[2:0] bits (Output Compare 2 Mode) */
5048
#define TIM_CCMR1_OC2M_0                    (0x1U << TIM_CCMR1_OC2M_Pos)       /*!< 0x00001000 */
5049
#define TIM_CCMR1_OC2M_1                    (0x2U << TIM_CCMR1_OC2M_Pos)       /*!< 0x00002000 */
5050
#define TIM_CCMR1_OC2M_2                    (0x4U << TIM_CCMR1_OC2M_Pos)       /*!< 0x00004000 */
2 mjames 5051
 
5 mjames 5052
#define TIM_CCMR1_OC2CE_Pos                 (15U)                              
5053
#define TIM_CCMR1_OC2CE_Msk                 (0x1U << TIM_CCMR1_OC2CE_Pos)      /*!< 0x00008000 */
5054
#define TIM_CCMR1_OC2CE                     TIM_CCMR1_OC2CE_Msk                /*!<Output Compare 2 Clear Enable */
2 mjames 5055
 
5056
/*---------------------------------------------------------------------------*/
5057
 
5 mjames 5058
#define TIM_CCMR1_IC1PSC_Pos                (2U)                               
5059
#define TIM_CCMR1_IC1PSC_Msk                (0x3U << TIM_CCMR1_IC1PSC_Pos)     /*!< 0x0000000C */
5060
#define TIM_CCMR1_IC1PSC                    TIM_CCMR1_IC1PSC_Msk               /*!<IC1PSC[1:0] bits (Input Capture 1 Prescaler) */
5061
#define TIM_CCMR1_IC1PSC_0                  (0x1U << TIM_CCMR1_IC1PSC_Pos)     /*!< 0x00000004 */
5062
#define TIM_CCMR1_IC1PSC_1                  (0x2U << TIM_CCMR1_IC1PSC_Pos)     /*!< 0x00000008 */
2 mjames 5063
 
5 mjames 5064
#define TIM_CCMR1_IC1F_Pos                  (4U)                               
5065
#define TIM_CCMR1_IC1F_Msk                  (0xFU << TIM_CCMR1_IC1F_Pos)       /*!< 0x000000F0 */
5066
#define TIM_CCMR1_IC1F                      TIM_CCMR1_IC1F_Msk                 /*!<IC1F[3:0] bits (Input Capture 1 Filter) */
5067
#define TIM_CCMR1_IC1F_0                    (0x1U << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000010 */
5068
#define TIM_CCMR1_IC1F_1                    (0x2U << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000020 */
5069
#define TIM_CCMR1_IC1F_2                    (0x4U << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000040 */
5070
#define TIM_CCMR1_IC1F_3                    (0x8U << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000080 */
2 mjames 5071
 
5 mjames 5072
#define TIM_CCMR1_IC2PSC_Pos                (10U)                              
5073
#define TIM_CCMR1_IC2PSC_Msk                (0x3U << TIM_CCMR1_IC2PSC_Pos)     /*!< 0x00000C00 */
5074
#define TIM_CCMR1_IC2PSC                    TIM_CCMR1_IC2PSC_Msk               /*!<IC2PSC[1:0] bits (Input Capture 2 Prescaler) */
5075
#define TIM_CCMR1_IC2PSC_0                  (0x1U << TIM_CCMR1_IC2PSC_Pos)     /*!< 0x00000400 */
5076
#define TIM_CCMR1_IC2PSC_1                  (0x2U << TIM_CCMR1_IC2PSC_Pos)     /*!< 0x00000800 */
2 mjames 5077
 
5 mjames 5078
#define TIM_CCMR1_IC2F_Pos                  (12U)                              
5079
#define TIM_CCMR1_IC2F_Msk                  (0xFU << TIM_CCMR1_IC2F_Pos)       /*!< 0x0000F000 */
5080
#define TIM_CCMR1_IC2F                      TIM_CCMR1_IC2F_Msk                 /*!<IC2F[3:0] bits (Input Capture 2 Filter) */
5081
#define TIM_CCMR1_IC2F_0                    (0x1U << TIM_CCMR1_IC2F_Pos)       /*!< 0x00001000 */
5082
#define TIM_CCMR1_IC2F_1                    (0x2U << TIM_CCMR1_IC2F_Pos)       /*!< 0x00002000 */
5083
#define TIM_CCMR1_IC2F_2                    (0x4U << TIM_CCMR1_IC2F_Pos)       /*!< 0x00004000 */
5084
#define TIM_CCMR1_IC2F_3                    (0x8U << TIM_CCMR1_IC2F_Pos)       /*!< 0x00008000 */
2 mjames 5085
 
5086
/******************  Bit definition for TIM_CCMR2 register  ******************/
5 mjames 5087
#define TIM_CCMR2_CC3S_Pos                  (0U)                               
5088
#define TIM_CCMR2_CC3S_Msk                  (0x3U << TIM_CCMR2_CC3S_Pos)       /*!< 0x00000003 */
5089
#define TIM_CCMR2_CC3S                      TIM_CCMR2_CC3S_Msk                 /*!<CC3S[1:0] bits (Capture/Compare 3 Selection) */
5090
#define TIM_CCMR2_CC3S_0                    (0x1U << TIM_CCMR2_CC3S_Pos)       /*!< 0x00000001 */
5091
#define TIM_CCMR2_CC3S_1                    (0x2U << TIM_CCMR2_CC3S_Pos)       /*!< 0x00000002 */
2 mjames 5092
 
5 mjames 5093
#define TIM_CCMR2_OC3FE_Pos                 (2U)                               
5094
#define TIM_CCMR2_OC3FE_Msk                 (0x1U << TIM_CCMR2_OC3FE_Pos)      /*!< 0x00000004 */
5095
#define TIM_CCMR2_OC3FE                     TIM_CCMR2_OC3FE_Msk                /*!<Output Compare 3 Fast enable */
5096
#define TIM_CCMR2_OC3PE_Pos                 (3U)                               
5097
#define TIM_CCMR2_OC3PE_Msk                 (0x1U << TIM_CCMR2_OC3PE_Pos)      /*!< 0x00000008 */
5098
#define TIM_CCMR2_OC3PE                     TIM_CCMR2_OC3PE_Msk                /*!<Output Compare 3 Preload enable */
2 mjames 5099
 
5 mjames 5100
#define TIM_CCMR2_OC3M_Pos                  (4U)                               
5101
#define TIM_CCMR2_OC3M_Msk                  (0x7U << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000070 */
5102
#define TIM_CCMR2_OC3M                      TIM_CCMR2_OC3M_Msk                 /*!<OC3M[2:0] bits (Output Compare 3 Mode) */
5103
#define TIM_CCMR2_OC3M_0                    (0x1U << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000010 */
5104
#define TIM_CCMR2_OC3M_1                    (0x2U << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000020 */
5105
#define TIM_CCMR2_OC3M_2                    (0x4U << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000040 */
2 mjames 5106
 
5 mjames 5107
#define TIM_CCMR2_OC3CE_Pos                 (7U)                               
5108
#define TIM_CCMR2_OC3CE_Msk                 (0x1U << TIM_CCMR2_OC3CE_Pos)      /*!< 0x00000080 */
5109
#define TIM_CCMR2_OC3CE                     TIM_CCMR2_OC3CE_Msk                /*!<Output Compare 3 Clear Enable */
2 mjames 5110
 
5 mjames 5111
#define TIM_CCMR2_CC4S_Pos                  (8U)                               
5112
#define TIM_CCMR2_CC4S_Msk                  (0x3U << TIM_CCMR2_CC4S_Pos)       /*!< 0x00000300 */
5113
#define TIM_CCMR2_CC4S                      TIM_CCMR2_CC4S_Msk                 /*!<CC4S[1:0] bits (Capture/Compare 4 Selection) */
5114
#define TIM_CCMR2_CC4S_0                    (0x1U << TIM_CCMR2_CC4S_Pos)       /*!< 0x00000100 */
5115
#define TIM_CCMR2_CC4S_1                    (0x2U << TIM_CCMR2_CC4S_Pos)       /*!< 0x00000200 */
2 mjames 5116
 
5 mjames 5117
#define TIM_CCMR2_OC4FE_Pos                 (10U)                              
5118
#define TIM_CCMR2_OC4FE_Msk                 (0x1U << TIM_CCMR2_OC4FE_Pos)      /*!< 0x00000400 */
5119
#define TIM_CCMR2_OC4FE                     TIM_CCMR2_OC4FE_Msk                /*!<Output Compare 4 Fast enable */
5120
#define TIM_CCMR2_OC4PE_Pos                 (11U)                              
5121
#define TIM_CCMR2_OC4PE_Msk                 (0x1U << TIM_CCMR2_OC4PE_Pos)      /*!< 0x00000800 */
5122
#define TIM_CCMR2_OC4PE                     TIM_CCMR2_OC4PE_Msk                /*!<Output Compare 4 Preload enable */
2 mjames 5123
 
5 mjames 5124
#define TIM_CCMR2_OC4M_Pos                  (12U)                              
5125
#define TIM_CCMR2_OC4M_Msk                  (0x7U << TIM_CCMR2_OC4M_Pos)       /*!< 0x00007000 */
5126
#define TIM_CCMR2_OC4M                      TIM_CCMR2_OC4M_Msk                 /*!<OC4M[2:0] bits (Output Compare 4 Mode) */
5127
#define TIM_CCMR2_OC4M_0                    (0x1U << TIM_CCMR2_OC4M_Pos)       /*!< 0x00001000 */
5128
#define TIM_CCMR2_OC4M_1                    (0x2U << TIM_CCMR2_OC4M_Pos)       /*!< 0x00002000 */
5129
#define TIM_CCMR2_OC4M_2                    (0x4U << TIM_CCMR2_OC4M_Pos)       /*!< 0x00004000 */
2 mjames 5130
 
5 mjames 5131
#define TIM_CCMR2_OC4CE_Pos                 (15U)                              
5132
#define TIM_CCMR2_OC4CE_Msk                 (0x1U << TIM_CCMR2_OC4CE_Pos)      /*!< 0x00008000 */
5133
#define TIM_CCMR2_OC4CE                     TIM_CCMR2_OC4CE_Msk                /*!<Output Compare 4 Clear Enable */
2 mjames 5134
 
5135
/*---------------------------------------------------------------------------*/
5136
 
5 mjames 5137
#define TIM_CCMR2_IC3PSC_Pos                (2U)                               
5138
#define TIM_CCMR2_IC3PSC_Msk                (0x3U << TIM_CCMR2_IC3PSC_Pos)     /*!< 0x0000000C */
5139
#define TIM_CCMR2_IC3PSC                    TIM_CCMR2_IC3PSC_Msk               /*!<IC3PSC[1:0] bits (Input Capture 3 Prescaler) */
5140
#define TIM_CCMR2_IC3PSC_0                  (0x1U << TIM_CCMR2_IC3PSC_Pos)     /*!< 0x00000004 */
5141
#define TIM_CCMR2_IC3PSC_1                  (0x2U << TIM_CCMR2_IC3PSC_Pos)     /*!< 0x00000008 */
2 mjames 5142
 
5 mjames 5143
#define TIM_CCMR2_IC3F_Pos                  (4U)                               
5144
#define TIM_CCMR2_IC3F_Msk                  (0xFU << TIM_CCMR2_IC3F_Pos)       /*!< 0x000000F0 */
5145
#define TIM_CCMR2_IC3F                      TIM_CCMR2_IC3F_Msk                 /*!<IC3F[3:0] bits (Input Capture 3 Filter) */
5146
#define TIM_CCMR2_IC3F_0                    (0x1U << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000010 */
5147
#define TIM_CCMR2_IC3F_1                    (0x2U << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000020 */
5148
#define TIM_CCMR2_IC3F_2                    (0x4U << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000040 */
5149
#define TIM_CCMR2_IC3F_3                    (0x8U << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000080 */
2 mjames 5150
 
5 mjames 5151
#define TIM_CCMR2_IC4PSC_Pos                (10U)                              
5152
#define TIM_CCMR2_IC4PSC_Msk                (0x3U << TIM_CCMR2_IC4PSC_Pos)     /*!< 0x00000C00 */
5153
#define TIM_CCMR2_IC4PSC                    TIM_CCMR2_IC4PSC_Msk               /*!<IC4PSC[1:0] bits (Input Capture 4 Prescaler) */
5154
#define TIM_CCMR2_IC4PSC_0                  (0x1U << TIM_CCMR2_IC4PSC_Pos)     /*!< 0x00000400 */
5155
#define TIM_CCMR2_IC4PSC_1                  (0x2U << TIM_CCMR2_IC4PSC_Pos)     /*!< 0x00000800 */
2 mjames 5156
 
5 mjames 5157
#define TIM_CCMR2_IC4F_Pos                  (12U)                              
5158
#define TIM_CCMR2_IC4F_Msk                  (0xFU << TIM_CCMR2_IC4F_Pos)       /*!< 0x0000F000 */
5159
#define TIM_CCMR2_IC4F                      TIM_CCMR2_IC4F_Msk                 /*!<IC4F[3:0] bits (Input Capture 4 Filter) */
5160
#define TIM_CCMR2_IC4F_0                    (0x1U << TIM_CCMR2_IC4F_Pos)       /*!< 0x00001000 */
5161
#define TIM_CCMR2_IC4F_1                    (0x2U << TIM_CCMR2_IC4F_Pos)       /*!< 0x00002000 */
5162
#define TIM_CCMR2_IC4F_2                    (0x4U << TIM_CCMR2_IC4F_Pos)       /*!< 0x00004000 */
5163
#define TIM_CCMR2_IC4F_3                    (0x8U << TIM_CCMR2_IC4F_Pos)       /*!< 0x00008000 */
2 mjames 5164
 
5165
/*******************  Bit definition for TIM_CCER register  ******************/
5 mjames 5166
#define TIM_CCER_CC1E_Pos                   (0U)                               
5167
#define TIM_CCER_CC1E_Msk                   (0x1U << TIM_CCER_CC1E_Pos)        /*!< 0x00000001 */
5168
#define TIM_CCER_CC1E                       TIM_CCER_CC1E_Msk                  /*!<Capture/Compare 1 output enable */
5169
#define TIM_CCER_CC1P_Pos                   (1U)                               
5170
#define TIM_CCER_CC1P_Msk                   (0x1U << TIM_CCER_CC1P_Pos)        /*!< 0x00000002 */
5171
#define TIM_CCER_CC1P                       TIM_CCER_CC1P_Msk                  /*!<Capture/Compare 1 output Polarity */
5172
#define TIM_CCER_CC1NE_Pos                  (2U)                               
5173
#define TIM_CCER_CC1NE_Msk                  (0x1U << TIM_CCER_CC1NE_Pos)       /*!< 0x00000004 */
5174
#define TIM_CCER_CC1NE                      TIM_CCER_CC1NE_Msk                 /*!<Capture/Compare 1 Complementary output enable */
5175
#define TIM_CCER_CC1NP_Pos                  (3U)                               
5176
#define TIM_CCER_CC1NP_Msk                  (0x1U << TIM_CCER_CC1NP_Pos)       /*!< 0x00000008 */
5177
#define TIM_CCER_CC1NP                      TIM_CCER_CC1NP_Msk                 /*!<Capture/Compare 1 Complementary output Polarity */
5178
#define TIM_CCER_CC2E_Pos                   (4U)                               
5179
#define TIM_CCER_CC2E_Msk                   (0x1U << TIM_CCER_CC2E_Pos)        /*!< 0x00000010 */
5180
#define TIM_CCER_CC2E                       TIM_CCER_CC2E_Msk                  /*!<Capture/Compare 2 output enable */
5181
#define TIM_CCER_CC2P_Pos                   (5U)                               
5182
#define TIM_CCER_CC2P_Msk                   (0x1U << TIM_CCER_CC2P_Pos)        /*!< 0x00000020 */
5183
#define TIM_CCER_CC2P                       TIM_CCER_CC2P_Msk                  /*!<Capture/Compare 2 output Polarity */
5184
#define TIM_CCER_CC2NE_Pos                  (6U)                               
5185
#define TIM_CCER_CC2NE_Msk                  (0x1U << TIM_CCER_CC2NE_Pos)       /*!< 0x00000040 */
5186
#define TIM_CCER_CC2NE                      TIM_CCER_CC2NE_Msk                 /*!<Capture/Compare 2 Complementary output enable */
5187
#define TIM_CCER_CC2NP_Pos                  (7U)                               
5188
#define TIM_CCER_CC2NP_Msk                  (0x1U << TIM_CCER_CC2NP_Pos)       /*!< 0x00000080 */
5189
#define TIM_CCER_CC2NP                      TIM_CCER_CC2NP_Msk                 /*!<Capture/Compare 2 Complementary output Polarity */
5190
#define TIM_CCER_CC3E_Pos                   (8U)                               
5191
#define TIM_CCER_CC3E_Msk                   (0x1U << TIM_CCER_CC3E_Pos)        /*!< 0x00000100 */
5192
#define TIM_CCER_CC3E                       TIM_CCER_CC3E_Msk                  /*!<Capture/Compare 3 output enable */
5193
#define TIM_CCER_CC3P_Pos                   (9U)                               
5194
#define TIM_CCER_CC3P_Msk                   (0x1U << TIM_CCER_CC3P_Pos)        /*!< 0x00000200 */
5195
#define TIM_CCER_CC3P                       TIM_CCER_CC3P_Msk                  /*!<Capture/Compare 3 output Polarity */
5196
#define TIM_CCER_CC3NE_Pos                  (10U)                              
5197
#define TIM_CCER_CC3NE_Msk                  (0x1U << TIM_CCER_CC3NE_Pos)       /*!< 0x00000400 */
5198
#define TIM_CCER_CC3NE                      TIM_CCER_CC3NE_Msk                 /*!<Capture/Compare 3 Complementary output enable */
5199
#define TIM_CCER_CC3NP_Pos                  (11U)                              
5200
#define TIM_CCER_CC3NP_Msk                  (0x1U << TIM_CCER_CC3NP_Pos)       /*!< 0x00000800 */
5201
#define TIM_CCER_CC3NP                      TIM_CCER_CC3NP_Msk                 /*!<Capture/Compare 3 Complementary output Polarity */
5202
#define TIM_CCER_CC4E_Pos                   (12U)                              
5203
#define TIM_CCER_CC4E_Msk                   (0x1U << TIM_CCER_CC4E_Pos)        /*!< 0x00001000 */
5204
#define TIM_CCER_CC4E                       TIM_CCER_CC4E_Msk                  /*!<Capture/Compare 4 output enable */
5205
#define TIM_CCER_CC4P_Pos                   (13U)                              
5206
#define TIM_CCER_CC4P_Msk                   (0x1U << TIM_CCER_CC4P_Pos)        /*!< 0x00002000 */
5207
#define TIM_CCER_CC4P                       TIM_CCER_CC4P_Msk                  /*!<Capture/Compare 4 output Polarity */
5208
#define TIM_CCER_CC4NP_Pos                  (15U)                              
5209
#define TIM_CCER_CC4NP_Msk                  (0x1U << TIM_CCER_CC4NP_Pos)       /*!< 0x00008000 */
5210
#define TIM_CCER_CC4NP                      TIM_CCER_CC4NP_Msk                 /*!<Capture/Compare 4 Complementary output Polarity */
2 mjames 5211
 
5212
/*******************  Bit definition for TIM_CNT register  *******************/
5 mjames 5213
#define TIM_CNT_CNT_Pos                     (0U)                               
5214
#define TIM_CNT_CNT_Msk                     (0xFFFFFFFFU << TIM_CNT_CNT_Pos)   /*!< 0xFFFFFFFF */
5215
#define TIM_CNT_CNT                         TIM_CNT_CNT_Msk                    /*!<Counter Value */
2 mjames 5216
 
5217
/*******************  Bit definition for TIM_PSC register  *******************/
5 mjames 5218
#define TIM_PSC_PSC_Pos                     (0U)                               
5219
#define TIM_PSC_PSC_Msk                     (0xFFFFU << TIM_PSC_PSC_Pos)       /*!< 0x0000FFFF */
5220
#define TIM_PSC_PSC                         TIM_PSC_PSC_Msk                    /*!<Prescaler Value */
2 mjames 5221
 
5222
/*******************  Bit definition for TIM_ARR register  *******************/
5 mjames 5223
#define TIM_ARR_ARR_Pos                     (0U)                               
5224
#define TIM_ARR_ARR_Msk                     (0xFFFFFFFFU << TIM_ARR_ARR_Pos)   /*!< 0xFFFFFFFF */
5225
#define TIM_ARR_ARR                         TIM_ARR_ARR_Msk                    /*!<actual auto-reload Value */
2 mjames 5226
 
5227
/*******************  Bit definition for TIM_RCR register  *******************/
5 mjames 5228
#define TIM_RCR_REP_Pos                     (0U)                               
5229
#define TIM_RCR_REP_Msk                     (0xFFU << TIM_RCR_REP_Pos)         /*!< 0x000000FF */
5230
#define TIM_RCR_REP                         TIM_RCR_REP_Msk                    /*!<Repetition Counter Value */
2 mjames 5231
 
5232
/*******************  Bit definition for TIM_CCR1 register  ******************/
5 mjames 5233
#define TIM_CCR1_CCR1_Pos                   (0U)                               
5234
#define TIM_CCR1_CCR1_Msk                   (0xFFFFU << TIM_CCR1_CCR1_Pos)     /*!< 0x0000FFFF */
5235
#define TIM_CCR1_CCR1                       TIM_CCR1_CCR1_Msk                  /*!<Capture/Compare 1 Value */
2 mjames 5236
 
5237
/*******************  Bit definition for TIM_CCR2 register  ******************/
5 mjames 5238
#define TIM_CCR2_CCR2_Pos                   (0U)                               
5239
#define TIM_CCR2_CCR2_Msk                   (0xFFFFU << TIM_CCR2_CCR2_Pos)     /*!< 0x0000FFFF */
5240
#define TIM_CCR2_CCR2                       TIM_CCR2_CCR2_Msk                  /*!<Capture/Compare 2 Value */
2 mjames 5241
 
5242
/*******************  Bit definition for TIM_CCR3 register  ******************/
5 mjames 5243
#define TIM_CCR3_CCR3_Pos                   (0U)                               
5244
#define TIM_CCR3_CCR3_Msk                   (0xFFFFU << TIM_CCR3_CCR3_Pos)     /*!< 0x0000FFFF */
5245
#define TIM_CCR3_CCR3                       TIM_CCR3_CCR3_Msk                  /*!<Capture/Compare 3 Value */
2 mjames 5246
 
5247
/*******************  Bit definition for TIM_CCR4 register  ******************/
5 mjames 5248
#define TIM_CCR4_CCR4_Pos                   (0U)                               
5249
#define TIM_CCR4_CCR4_Msk                   (0xFFFFU << TIM_CCR4_CCR4_Pos)     /*!< 0x0000FFFF */
5250
#define TIM_CCR4_CCR4                       TIM_CCR4_CCR4_Msk                  /*!<Capture/Compare 4 Value */
2 mjames 5251
 
5252
/*******************  Bit definition for TIM_BDTR register  ******************/
5 mjames 5253
#define TIM_BDTR_DTG_Pos                    (0U)                               
5254
#define TIM_BDTR_DTG_Msk                    (0xFFU << TIM_BDTR_DTG_Pos)        /*!< 0x000000FF */
5255
#define TIM_BDTR_DTG                        TIM_BDTR_DTG_Msk                   /*!<DTG[0:7] bits (Dead-Time Generator set-up) */
5256
#define TIM_BDTR_DTG_0                      (0x01U << TIM_BDTR_DTG_Pos)        /*!< 0x00000001 */
5257
#define TIM_BDTR_DTG_1                      (0x02U << TIM_BDTR_DTG_Pos)        /*!< 0x00000002 */
5258
#define TIM_BDTR_DTG_2                      (0x04U << TIM_BDTR_DTG_Pos)        /*!< 0x00000004 */
5259
#define TIM_BDTR_DTG_3                      (0x08U << TIM_BDTR_DTG_Pos)        /*!< 0x00000008 */
5260
#define TIM_BDTR_DTG_4                      (0x10U << TIM_BDTR_DTG_Pos)        /*!< 0x00000010 */
5261
#define TIM_BDTR_DTG_5                      (0x20U << TIM_BDTR_DTG_Pos)        /*!< 0x00000020 */
5262
#define TIM_BDTR_DTG_6                      (0x40U << TIM_BDTR_DTG_Pos)        /*!< 0x00000040 */
5263
#define TIM_BDTR_DTG_7                      (0x80U << TIM_BDTR_DTG_Pos)        /*!< 0x00000080 */
2 mjames 5264
 
5 mjames 5265
#define TIM_BDTR_LOCK_Pos                   (8U)                               
5266
#define TIM_BDTR_LOCK_Msk                   (0x3U << TIM_BDTR_LOCK_Pos)        /*!< 0x00000300 */
5267
#define TIM_BDTR_LOCK                       TIM_BDTR_LOCK_Msk                  /*!<LOCK[1:0] bits (Lock Configuration) */
5268
#define TIM_BDTR_LOCK_0                     (0x1U << TIM_BDTR_LOCK_Pos)        /*!< 0x00000100 */
5269
#define TIM_BDTR_LOCK_1                     (0x2U << TIM_BDTR_LOCK_Pos)        /*!< 0x00000200 */
2 mjames 5270
 
5 mjames 5271
#define TIM_BDTR_OSSI_Pos                   (10U)                              
5272
#define TIM_BDTR_OSSI_Msk                   (0x1U << TIM_BDTR_OSSI_Pos)        /*!< 0x00000400 */
5273
#define TIM_BDTR_OSSI                       TIM_BDTR_OSSI_Msk                  /*!<Off-State Selection for Idle mode */
5274
#define TIM_BDTR_OSSR_Pos                   (11U)                              
5275
#define TIM_BDTR_OSSR_Msk                   (0x1U << TIM_BDTR_OSSR_Pos)        /*!< 0x00000800 */
5276
#define TIM_BDTR_OSSR                       TIM_BDTR_OSSR_Msk                  /*!<Off-State Selection for Run mode */
5277
#define TIM_BDTR_BKE_Pos                    (12U)                              
5278
#define TIM_BDTR_BKE_Msk                    (0x1U << TIM_BDTR_BKE_Pos)         /*!< 0x00001000 */
5279
#define TIM_BDTR_BKE                        TIM_BDTR_BKE_Msk                   /*!<Break enable */
5280
#define TIM_BDTR_BKP_Pos                    (13U)                              
5281
#define TIM_BDTR_BKP_Msk                    (0x1U << TIM_BDTR_BKP_Pos)         /*!< 0x00002000 */
5282
#define TIM_BDTR_BKP                        TIM_BDTR_BKP_Msk                   /*!<Break Polarity */
5283
#define TIM_BDTR_AOE_Pos                    (14U)                              
5284
#define TIM_BDTR_AOE_Msk                    (0x1U << TIM_BDTR_AOE_Pos)         /*!< 0x00004000 */
5285
#define TIM_BDTR_AOE                        TIM_BDTR_AOE_Msk                   /*!<Automatic Output enable */
5286
#define TIM_BDTR_MOE_Pos                    (15U)                              
5287
#define TIM_BDTR_MOE_Msk                    (0x1U << TIM_BDTR_MOE_Pos)         /*!< 0x00008000 */
5288
#define TIM_BDTR_MOE                        TIM_BDTR_MOE_Msk                   /*!<Main Output enable */
2 mjames 5289
 
5290
/*******************  Bit definition for TIM_DCR register  *******************/
5 mjames 5291
#define TIM_DCR_DBA_Pos                     (0U)                               
5292
#define TIM_DCR_DBA_Msk                     (0x1FU << TIM_DCR_DBA_Pos)         /*!< 0x0000001F */
5293
#define TIM_DCR_DBA                         TIM_DCR_DBA_Msk                    /*!<DBA[4:0] bits (DMA Base Address) */
5294
#define TIM_DCR_DBA_0                       (0x01U << TIM_DCR_DBA_Pos)         /*!< 0x00000001 */
5295
#define TIM_DCR_DBA_1                       (0x02U << TIM_DCR_DBA_Pos)         /*!< 0x00000002 */
5296
#define TIM_DCR_DBA_2                       (0x04U << TIM_DCR_DBA_Pos)         /*!< 0x00000004 */
5297
#define TIM_DCR_DBA_3                       (0x08U << TIM_DCR_DBA_Pos)         /*!< 0x00000008 */
5298
#define TIM_DCR_DBA_4                       (0x10U << TIM_DCR_DBA_Pos)         /*!< 0x00000010 */
2 mjames 5299
 
5 mjames 5300
#define TIM_DCR_DBL_Pos                     (8U)                               
5301
#define TIM_DCR_DBL_Msk                     (0x1FU << TIM_DCR_DBL_Pos)         /*!< 0x00001F00 */
5302
#define TIM_DCR_DBL                         TIM_DCR_DBL_Msk                    /*!<DBL[4:0] bits (DMA Burst Length) */
5303
#define TIM_DCR_DBL_0                       (0x01U << TIM_DCR_DBL_Pos)         /*!< 0x00000100 */
5304
#define TIM_DCR_DBL_1                       (0x02U << TIM_DCR_DBL_Pos)         /*!< 0x00000200 */
5305
#define TIM_DCR_DBL_2                       (0x04U << TIM_DCR_DBL_Pos)         /*!< 0x00000400 */
5306
#define TIM_DCR_DBL_3                       (0x08U << TIM_DCR_DBL_Pos)         /*!< 0x00000800 */
5307
#define TIM_DCR_DBL_4                       (0x10U << TIM_DCR_DBL_Pos)         /*!< 0x00001000 */
2 mjames 5308
 
5309
/*******************  Bit definition for TIM_DMAR register  ******************/
5 mjames 5310
#define TIM_DMAR_DMAB_Pos                   (0U)                               
5311
#define TIM_DMAR_DMAB_Msk                   (0xFFFFU << TIM_DMAR_DMAB_Pos)     /*!< 0x0000FFFF */
5312
#define TIM_DMAR_DMAB                       TIM_DMAR_DMAB_Msk                  /*!<DMA register for burst accesses */
2 mjames 5313
 
5314
/*******************  Bit definition for TIM_OR register  ********************/
5315
 
5316
/******************************************************************************/
5317
/*                                                                            */
5318
/*                             Real-Time Clock                                */
5319
/*                                                                            */
5320
/******************************************************************************/
5321
 
5322
/*******************  Bit definition for RTC_CRH register  ********************/
5 mjames 5323
#define RTC_CRH_SECIE_Pos                   (0U)                               
5324
#define RTC_CRH_SECIE_Msk                   (0x1U << RTC_CRH_SECIE_Pos)        /*!< 0x00000001 */
5325
#define RTC_CRH_SECIE                       RTC_CRH_SECIE_Msk                  /*!< Second Interrupt Enable */
5326
#define RTC_CRH_ALRIE_Pos                   (1U)                               
5327
#define RTC_CRH_ALRIE_Msk                   (0x1U << RTC_CRH_ALRIE_Pos)        /*!< 0x00000002 */
5328
#define RTC_CRH_ALRIE                       RTC_CRH_ALRIE_Msk                  /*!< Alarm Interrupt Enable */
5329
#define RTC_CRH_OWIE_Pos                    (2U)                               
5330
#define RTC_CRH_OWIE_Msk                    (0x1U << RTC_CRH_OWIE_Pos)         /*!< 0x00000004 */
5331
#define RTC_CRH_OWIE                        RTC_CRH_OWIE_Msk                   /*!< OverfloW Interrupt Enable */
2 mjames 5332
 
5333
/*******************  Bit definition for RTC_CRL register  ********************/
5 mjames 5334
#define RTC_CRL_SECF_Pos                    (0U)                               
5335
#define RTC_CRL_SECF_Msk                    (0x1U << RTC_CRL_SECF_Pos)         /*!< 0x00000001 */
5336
#define RTC_CRL_SECF                        RTC_CRL_SECF_Msk                   /*!< Second Flag */
5337
#define RTC_CRL_ALRF_Pos                    (1U)                               
5338
#define RTC_CRL_ALRF_Msk                    (0x1U << RTC_CRL_ALRF_Pos)         /*!< 0x00000002 */
5339
#define RTC_CRL_ALRF                        RTC_CRL_ALRF_Msk                   /*!< Alarm Flag */
5340
#define RTC_CRL_OWF_Pos                     (2U)                               
5341
#define RTC_CRL_OWF_Msk                     (0x1U << RTC_CRL_OWF_Pos)          /*!< 0x00000004 */
5342
#define RTC_CRL_OWF                         RTC_CRL_OWF_Msk                    /*!< OverfloW Flag */
5343
#define RTC_CRL_RSF_Pos                     (3U)                               
5344
#define RTC_CRL_RSF_Msk                     (0x1U << RTC_CRL_RSF_Pos)          /*!< 0x00000008 */
5345
#define RTC_CRL_RSF                         RTC_CRL_RSF_Msk                    /*!< Registers Synchronized Flag */
5346
#define RTC_CRL_CNF_Pos                     (4U)                               
5347
#define RTC_CRL_CNF_Msk                     (0x1U << RTC_CRL_CNF_Pos)          /*!< 0x00000010 */
5348
#define RTC_CRL_CNF                         RTC_CRL_CNF_Msk                    /*!< Configuration Flag */
5349
#define RTC_CRL_RTOFF_Pos                   (5U)                               
5350
#define RTC_CRL_RTOFF_Msk                   (0x1U << RTC_CRL_RTOFF_Pos)        /*!< 0x00000020 */
5351
#define RTC_CRL_RTOFF                       RTC_CRL_RTOFF_Msk                  /*!< RTC operation OFF */
2 mjames 5352
 
5353
/*******************  Bit definition for RTC_PRLH register  *******************/
5 mjames 5354
#define RTC_PRLH_PRL_Pos                    (0U)                               
5355
#define RTC_PRLH_PRL_Msk                    (0xFU << RTC_PRLH_PRL_Pos)         /*!< 0x0000000F */
5356
#define RTC_PRLH_PRL                        RTC_PRLH_PRL_Msk                   /*!< RTC Prescaler Reload Value High */
2 mjames 5357
 
5358
/*******************  Bit definition for RTC_PRLL register  *******************/
5 mjames 5359
#define RTC_PRLL_PRL_Pos                    (0U)                               
5360
#define RTC_PRLL_PRL_Msk                    (0xFFFFU << RTC_PRLL_PRL_Pos)      /*!< 0x0000FFFF */
5361
#define RTC_PRLL_PRL                        RTC_PRLL_PRL_Msk                   /*!< RTC Prescaler Reload Value Low */
2 mjames 5362
 
5363
/*******************  Bit definition for RTC_DIVH register  *******************/
5 mjames 5364
#define RTC_DIVH_RTC_DIV_Pos                (0U)                               
5365
#define RTC_DIVH_RTC_DIV_Msk                (0xFU << RTC_DIVH_RTC_DIV_Pos)     /*!< 0x0000000F */
5366
#define RTC_DIVH_RTC_DIV                    RTC_DIVH_RTC_DIV_Msk               /*!< RTC Clock Divider High */
2 mjames 5367
 
5368
/*******************  Bit definition for RTC_DIVL register  *******************/
5 mjames 5369
#define RTC_DIVL_RTC_DIV_Pos                (0U)                               
5370
#define RTC_DIVL_RTC_DIV_Msk                (0xFFFFU << RTC_DIVL_RTC_DIV_Pos)  /*!< 0x0000FFFF */
5371
#define RTC_DIVL_RTC_DIV                    RTC_DIVL_RTC_DIV_Msk               /*!< RTC Clock Divider Low */
2 mjames 5372
 
5373
/*******************  Bit definition for RTC_CNTH register  *******************/
5 mjames 5374
#define RTC_CNTH_RTC_CNT_Pos                (0U)                               
5375
#define RTC_CNTH_RTC_CNT_Msk                (0xFFFFU << RTC_CNTH_RTC_CNT_Pos)  /*!< 0x0000FFFF */
5376
#define RTC_CNTH_RTC_CNT                    RTC_CNTH_RTC_CNT_Msk               /*!< RTC Counter High */
2 mjames 5377
 
5378
/*******************  Bit definition for RTC_CNTL register  *******************/
5 mjames 5379
#define RTC_CNTL_RTC_CNT_Pos                (0U)                               
5380
#define RTC_CNTL_RTC_CNT_Msk                (0xFFFFU << RTC_CNTL_RTC_CNT_Pos)  /*!< 0x0000FFFF */
5381
#define RTC_CNTL_RTC_CNT                    RTC_CNTL_RTC_CNT_Msk               /*!< RTC Counter Low */
2 mjames 5382
 
5383
/*******************  Bit definition for RTC_ALRH register  *******************/
5 mjames 5384
#define RTC_ALRH_RTC_ALR_Pos                (0U)                               
5385
#define RTC_ALRH_RTC_ALR_Msk                (0xFFFFU << RTC_ALRH_RTC_ALR_Pos)  /*!< 0x0000FFFF */
5386
#define RTC_ALRH_RTC_ALR                    RTC_ALRH_RTC_ALR_Msk               /*!< RTC Alarm High */
2 mjames 5387
 
5388
/*******************  Bit definition for RTC_ALRL register  *******************/
5 mjames 5389
#define RTC_ALRL_RTC_ALR_Pos                (0U)                               
5390
#define RTC_ALRL_RTC_ALR_Msk                (0xFFFFU << RTC_ALRL_RTC_ALR_Pos)  /*!< 0x0000FFFF */
5391
#define RTC_ALRL_RTC_ALR                    RTC_ALRL_RTC_ALR_Msk               /*!< RTC Alarm Low */
2 mjames 5392
 
5393
/******************************************************************************/
5394
/*                                                                            */
5395
/*                        Independent WATCHDOG (IWDG)                         */
5396
/*                                                                            */
5397
/******************************************************************************/
5398
 
5399
/*******************  Bit definition for IWDG_KR register  ********************/
5 mjames 5400
#define IWDG_KR_KEY_Pos                     (0U)                               
5401
#define IWDG_KR_KEY_Msk                     (0xFFFFU << IWDG_KR_KEY_Pos)       /*!< 0x0000FFFF */
5402
#define IWDG_KR_KEY                         IWDG_KR_KEY_Msk                    /*!< Key value (write only, read 0000h) */
2 mjames 5403
 
5404
/*******************  Bit definition for IWDG_PR register  ********************/
5 mjames 5405
#define IWDG_PR_PR_Pos                      (0U)                               
5406
#define IWDG_PR_PR_Msk                      (0x7U << IWDG_PR_PR_Pos)           /*!< 0x00000007 */
5407
#define IWDG_PR_PR                          IWDG_PR_PR_Msk                     /*!< PR[2:0] (Prescaler divider) */
5408
#define IWDG_PR_PR_0                        (0x1U << IWDG_PR_PR_Pos)           /*!< 0x00000001 */
5409
#define IWDG_PR_PR_1                        (0x2U << IWDG_PR_PR_Pos)           /*!< 0x00000002 */
5410
#define IWDG_PR_PR_2                        (0x4U << IWDG_PR_PR_Pos)           /*!< 0x00000004 */
2 mjames 5411
 
5412
/*******************  Bit definition for IWDG_RLR register  *******************/
5 mjames 5413
#define IWDG_RLR_RL_Pos                     (0U)                               
5414
#define IWDG_RLR_RL_Msk                     (0xFFFU << IWDG_RLR_RL_Pos)        /*!< 0x00000FFF */
5415
#define IWDG_RLR_RL                         IWDG_RLR_RL_Msk                    /*!< Watchdog counter reload value */
2 mjames 5416
 
5417
/*******************  Bit definition for IWDG_SR register  ********************/
5 mjames 5418
#define IWDG_SR_PVU_Pos                     (0U)                               
5419
#define IWDG_SR_PVU_Msk                     (0x1U << IWDG_SR_PVU_Pos)          /*!< 0x00000001 */
5420
#define IWDG_SR_PVU                         IWDG_SR_PVU_Msk                    /*!< Watchdog prescaler value update */
5421
#define IWDG_SR_RVU_Pos                     (1U)                               
5422
#define IWDG_SR_RVU_Msk                     (0x1U << IWDG_SR_RVU_Pos)          /*!< 0x00000002 */
5423
#define IWDG_SR_RVU                         IWDG_SR_RVU_Msk                    /*!< Watchdog counter reload value update */
2 mjames 5424
 
5425
/******************************************************************************/
5426
/*                                                                            */
5 mjames 5427
/*                         Window WATCHDOG (WWDG)                             */
2 mjames 5428
/*                                                                            */
5429
/******************************************************************************/
5430
 
5431
/*******************  Bit definition for WWDG_CR register  ********************/
5 mjames 5432
#define WWDG_CR_T_Pos                       (0U)                               
5433
#define WWDG_CR_T_Msk                       (0x7FU << WWDG_CR_T_Pos)           /*!< 0x0000007F */
5434
#define WWDG_CR_T                           WWDG_CR_T_Msk                      /*!< T[6:0] bits (7-Bit counter (MSB to LSB)) */
5435
#define WWDG_CR_T_0                         (0x01U << WWDG_CR_T_Pos)           /*!< 0x00000001 */
5436
#define WWDG_CR_T_1                         (0x02U << WWDG_CR_T_Pos)           /*!< 0x00000002 */
5437
#define WWDG_CR_T_2                         (0x04U << WWDG_CR_T_Pos)           /*!< 0x00000004 */
5438
#define WWDG_CR_T_3                         (0x08U << WWDG_CR_T_Pos)           /*!< 0x00000008 */
5439
#define WWDG_CR_T_4                         (0x10U << WWDG_CR_T_Pos)           /*!< 0x00000010 */
5440
#define WWDG_CR_T_5                         (0x20U << WWDG_CR_T_Pos)           /*!< 0x00000020 */
5441
#define WWDG_CR_T_6                         (0x40U << WWDG_CR_T_Pos)           /*!< 0x00000040 */
2 mjames 5442
 
5 mjames 5443
/* Legacy defines */
5444
#define  WWDG_CR_T0 WWDG_CR_T_0
5445
#define  WWDG_CR_T1 WWDG_CR_T_1
5446
#define  WWDG_CR_T2 WWDG_CR_T_2
5447
#define  WWDG_CR_T3 WWDG_CR_T_3
5448
#define  WWDG_CR_T4 WWDG_CR_T_4
5449
#define  WWDG_CR_T5 WWDG_CR_T_5
5450
#define  WWDG_CR_T6 WWDG_CR_T_6
2 mjames 5451
 
5 mjames 5452
#define WWDG_CR_WDGA_Pos                    (7U)                               
5453
#define WWDG_CR_WDGA_Msk                    (0x1U << WWDG_CR_WDGA_Pos)         /*!< 0x00000080 */
5454
#define WWDG_CR_WDGA                        WWDG_CR_WDGA_Msk                   /*!< Activation bit */
5455
 
2 mjames 5456
/*******************  Bit definition for WWDG_CFR register  *******************/
5 mjames 5457
#define WWDG_CFR_W_Pos                      (0U)                               
5458
#define WWDG_CFR_W_Msk                      (0x7FU << WWDG_CFR_W_Pos)          /*!< 0x0000007F */
5459
#define WWDG_CFR_W                          WWDG_CFR_W_Msk                     /*!< W[6:0] bits (7-bit window value) */
5460
#define WWDG_CFR_W_0                        (0x01U << WWDG_CFR_W_Pos)          /*!< 0x00000001 */
5461
#define WWDG_CFR_W_1                        (0x02U << WWDG_CFR_W_Pos)          /*!< 0x00000002 */
5462
#define WWDG_CFR_W_2                        (0x04U << WWDG_CFR_W_Pos)          /*!< 0x00000004 */
5463
#define WWDG_CFR_W_3                        (0x08U << WWDG_CFR_W_Pos)          /*!< 0x00000008 */
5464
#define WWDG_CFR_W_4                        (0x10U << WWDG_CFR_W_Pos)          /*!< 0x00000010 */
5465
#define WWDG_CFR_W_5                        (0x20U << WWDG_CFR_W_Pos)          /*!< 0x00000020 */
5466
#define WWDG_CFR_W_6                        (0x40U << WWDG_CFR_W_Pos)          /*!< 0x00000040 */
2 mjames 5467
 
5 mjames 5468
/* Legacy defines */
5469
#define  WWDG_CFR_W0 WWDG_CFR_W_0
5470
#define  WWDG_CFR_W1 WWDG_CFR_W_1
5471
#define  WWDG_CFR_W2 WWDG_CFR_W_2
5472
#define  WWDG_CFR_W3 WWDG_CFR_W_3
5473
#define  WWDG_CFR_W4 WWDG_CFR_W_4
5474
#define  WWDG_CFR_W5 WWDG_CFR_W_5
5475
#define  WWDG_CFR_W6 WWDG_CFR_W_6
2 mjames 5476
 
5 mjames 5477
#define WWDG_CFR_WDGTB_Pos                  (7U)                               
5478
#define WWDG_CFR_WDGTB_Msk                  (0x3U << WWDG_CFR_WDGTB_Pos)       /*!< 0x00000180 */
5479
#define WWDG_CFR_WDGTB                      WWDG_CFR_WDGTB_Msk                 /*!< WDGTB[1:0] bits (Timer Base) */
5480
#define WWDG_CFR_WDGTB_0                    (0x1U << WWDG_CFR_WDGTB_Pos)       /*!< 0x00000080 */
5481
#define WWDG_CFR_WDGTB_1                    (0x2U << WWDG_CFR_WDGTB_Pos)       /*!< 0x00000100 */
2 mjames 5482
 
5 mjames 5483
/* Legacy defines */
5484
#define  WWDG_CFR_WDGTB0 WWDG_CFR_WDGTB_0
5485
#define  WWDG_CFR_WDGTB1 WWDG_CFR_WDGTB_1
5486
 
5487
#define WWDG_CFR_EWI_Pos                    (9U)                               
5488
#define WWDG_CFR_EWI_Msk                    (0x1U << WWDG_CFR_EWI_Pos)         /*!< 0x00000200 */
5489
#define WWDG_CFR_EWI                        WWDG_CFR_EWI_Msk                   /*!< Early Wakeup Interrupt */
5490
 
2 mjames 5491
/*******************  Bit definition for WWDG_SR register  ********************/
5 mjames 5492
#define WWDG_SR_EWIF_Pos                    (0U)                               
5493
#define WWDG_SR_EWIF_Msk                    (0x1U << WWDG_SR_EWIF_Pos)         /*!< 0x00000001 */
5494
#define WWDG_SR_EWIF                        WWDG_SR_EWIF_Msk                   /*!< Early Wakeup Interrupt Flag */
2 mjames 5495
 
5496
/******************************************************************************/
5497
/*                                                                            */
5498
/*                       Flexible Static Memory Controller                    */
5499
/*                                                                            */
5500
/******************************************************************************/
5501
 
5502
/******************  Bit definition for FSMC_BCRx (x=1..4) register  **********/
5 mjames 5503
#define FSMC_BCRx_MBKEN_Pos                 (0U)                               
5504
#define FSMC_BCRx_MBKEN_Msk                 (0x1U << FSMC_BCRx_MBKEN_Pos)      /*!< 0x00000001 */
5505
#define FSMC_BCRx_MBKEN                     FSMC_BCRx_MBKEN_Msk                /*!< Memory bank enable bit */
5506
#define FSMC_BCRx_MUXEN_Pos                 (1U)                               
5507
#define FSMC_BCRx_MUXEN_Msk                 (0x1U << FSMC_BCRx_MUXEN_Pos)      /*!< 0x00000002 */
5508
#define FSMC_BCRx_MUXEN                     FSMC_BCRx_MUXEN_Msk                /*!< Address/data multiplexing enable bit */
2 mjames 5509
 
5 mjames 5510
#define FSMC_BCRx_MTYP_Pos                  (2U)                               
5511
#define FSMC_BCRx_MTYP_Msk                  (0x3U << FSMC_BCRx_MTYP_Pos)       /*!< 0x0000000C */
5512
#define FSMC_BCRx_MTYP                      FSMC_BCRx_MTYP_Msk                 /*!< MTYP[1:0] bits (Memory type) */
5513
#define FSMC_BCRx_MTYP_0                    (0x1U << FSMC_BCRx_MTYP_Pos)       /*!< 0x00000004 */
5514
#define FSMC_BCRx_MTYP_1                    (0x2U << FSMC_BCRx_MTYP_Pos)       /*!< 0x00000008 */
2 mjames 5515
 
5 mjames 5516
#define FSMC_BCRx_MWID_Pos                  (4U)                               
5517
#define FSMC_BCRx_MWID_Msk                  (0x3U << FSMC_BCRx_MWID_Pos)       /*!< 0x00000030 */
5518
#define FSMC_BCRx_MWID                      FSMC_BCRx_MWID_Msk                 /*!< MWID[1:0] bits (Memory data bus width) */
5519
#define FSMC_BCRx_MWID_0                    (0x1U << FSMC_BCRx_MWID_Pos)       /*!< 0x00000010 */
5520
#define FSMC_BCRx_MWID_1                    (0x2U << FSMC_BCRx_MWID_Pos)       /*!< 0x00000020 */
2 mjames 5521
 
5 mjames 5522
#define FSMC_BCRx_FACCEN_Pos                (6U)                               
5523
#define FSMC_BCRx_FACCEN_Msk                (0x1U << FSMC_BCRx_FACCEN_Pos)     /*!< 0x00000040 */
5524
#define FSMC_BCRx_FACCEN                    FSMC_BCRx_FACCEN_Msk               /*!< Flash access enable */
5525
#define FSMC_BCRx_BURSTEN_Pos               (8U)                               
5526
#define FSMC_BCRx_BURSTEN_Msk               (0x1U << FSMC_BCRx_BURSTEN_Pos)    /*!< 0x00000100 */
5527
#define FSMC_BCRx_BURSTEN                   FSMC_BCRx_BURSTEN_Msk              /*!< Burst enable bit */
5528
#define FSMC_BCRx_WAITPOL_Pos               (9U)                               
5529
#define FSMC_BCRx_WAITPOL_Msk               (0x1U << FSMC_BCRx_WAITPOL_Pos)    /*!< 0x00000200 */
5530
#define FSMC_BCRx_WAITPOL                   FSMC_BCRx_WAITPOL_Msk              /*!< Wait signal polarity bit */
5531
#define FSMC_BCRx_WRAPMOD_Pos               (10U)                              
5532
#define FSMC_BCRx_WRAPMOD_Msk               (0x1U << FSMC_BCRx_WRAPMOD_Pos)    /*!< 0x00000400 */
5533
#define FSMC_BCRx_WRAPMOD                   FSMC_BCRx_WRAPMOD_Msk              /*!< Wrapped burst mode support */
5534
#define FSMC_BCRx_WAITCFG_Pos               (11U)                              
5535
#define FSMC_BCRx_WAITCFG_Msk               (0x1U << FSMC_BCRx_WAITCFG_Pos)    /*!< 0x00000800 */
5536
#define FSMC_BCRx_WAITCFG                   FSMC_BCRx_WAITCFG_Msk              /*!< Wait timing configuration */
5537
#define FSMC_BCRx_WREN_Pos                  (12U)                              
5538
#define FSMC_BCRx_WREN_Msk                  (0x1U << FSMC_BCRx_WREN_Pos)       /*!< 0x00001000 */
5539
#define FSMC_BCRx_WREN                      FSMC_BCRx_WREN_Msk                 /*!< Write enable bit */
5540
#define FSMC_BCRx_WAITEN_Pos                (13U)                              
5541
#define FSMC_BCRx_WAITEN_Msk                (0x1U << FSMC_BCRx_WAITEN_Pos)     /*!< 0x00002000 */
5542
#define FSMC_BCRx_WAITEN                    FSMC_BCRx_WAITEN_Msk               /*!< Wait enable bit */
5543
#define FSMC_BCRx_EXTMOD_Pos                (14U)                              
5544
#define FSMC_BCRx_EXTMOD_Msk                (0x1U << FSMC_BCRx_EXTMOD_Pos)     /*!< 0x00004000 */
5545
#define FSMC_BCRx_EXTMOD                    FSMC_BCRx_EXTMOD_Msk               /*!< Extended mode enable */
5546
#define FSMC_BCRx_ASYNCWAIT_Pos             (15U)                              
5547
#define FSMC_BCRx_ASYNCWAIT_Msk             (0x1U << FSMC_BCRx_ASYNCWAIT_Pos)  /*!< 0x00008000 */
5548
#define FSMC_BCRx_ASYNCWAIT                 FSMC_BCRx_ASYNCWAIT_Msk            /*!< Asynchronous wait */
5549
#define FSMC_BCRx_CBURSTRW_Pos              (19U)                              
5550
#define FSMC_BCRx_CBURSTRW_Msk              (0x1U << FSMC_BCRx_CBURSTRW_Pos)   /*!< 0x00080000 */
5551
#define FSMC_BCRx_CBURSTRW                  FSMC_BCRx_CBURSTRW_Msk             /*!< Write burst enable */
2 mjames 5552
 
5553
/******************  Bit definition for FSMC_BTRx (x=1..4) register  ******/
5 mjames 5554
#define FSMC_BTRx_ADDSET_Pos                (0U)                               
5555
#define FSMC_BTRx_ADDSET_Msk                (0xFU << FSMC_BTRx_ADDSET_Pos)     /*!< 0x0000000F */
5556
#define FSMC_BTRx_ADDSET                    FSMC_BTRx_ADDSET_Msk               /*!< ADDSET[3:0] bits (Address setup phase duration) */
5557
#define FSMC_BTRx_ADDSET_0                  (0x1U << FSMC_BTRx_ADDSET_Pos)     /*!< 0x00000001 */
5558
#define FSMC_BTRx_ADDSET_1                  (0x2U << FSMC_BTRx_ADDSET_Pos)     /*!< 0x00000002 */
5559
#define FSMC_BTRx_ADDSET_2                  (0x4U << FSMC_BTRx_ADDSET_Pos)     /*!< 0x00000004 */
5560
#define FSMC_BTRx_ADDSET_3                  (0x8U << FSMC_BTRx_ADDSET_Pos)     /*!< 0x00000008 */
2 mjames 5561
 
5 mjames 5562
#define FSMC_BTRx_ADDHLD_Pos                (4U)                               
5563
#define FSMC_BTRx_ADDHLD_Msk                (0xFU << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x000000F0 */
5564
#define FSMC_BTRx_ADDHLD                    FSMC_BTRx_ADDHLD_Msk               /*!< ADDHLD[3:0] bits (Address-hold phase duration) */
5565
#define FSMC_BTRx_ADDHLD_0                  (0x1U << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x00000010 */
5566
#define FSMC_BTRx_ADDHLD_1                  (0x2U << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x00000020 */
5567
#define FSMC_BTRx_ADDHLD_2                  (0x4U << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x00000040 */
5568
#define FSMC_BTRx_ADDHLD_3                  (0x8U << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x00000080 */
2 mjames 5569
 
5 mjames 5570
#define FSMC_BTRx_DATAST_Pos                (8U)                               
5571
#define FSMC_BTRx_DATAST_Msk                (0xFFU << FSMC_BTRx_DATAST_Pos)    /*!< 0x0000FF00 */
5572
#define FSMC_BTRx_DATAST                    FSMC_BTRx_DATAST_Msk               /*!< DATAST [3:0] bits (Data-phase duration) */
5573
#define FSMC_BTRx_DATAST_0                  (0x01U << FSMC_BTRx_DATAST_Pos)    /*!< 0x00000100 */
5574
#define FSMC_BTRx_DATAST_1                  (0x02U << FSMC_BTRx_DATAST_Pos)    /*!< 0x00000200 */
5575
#define FSMC_BTRx_DATAST_2                  (0x04U << FSMC_BTRx_DATAST_Pos)    /*!< 0x00000400 */
5576
#define FSMC_BTRx_DATAST_3                  (0x08U << FSMC_BTRx_DATAST_Pos)    /*!< 0x00000800 */
5577
#define FSMC_BTRx_DATAST_4                  (0x10U << FSMC_BTRx_DATAST_Pos)    /*!< 0x00001000 */
5578
#define FSMC_BTRx_DATAST_5                  (0x20U << FSMC_BTRx_DATAST_Pos)    /*!< 0x00002000 */
5579
#define FSMC_BTRx_DATAST_6                  (0x40U << FSMC_BTRx_DATAST_Pos)    /*!< 0x00004000 */
5580
#define FSMC_BTRx_DATAST_7                  (0x80U << FSMC_BTRx_DATAST_Pos)    /*!< 0x00008000 */
2 mjames 5581
 
5 mjames 5582
#define FSMC_BTRx_BUSTURN_Pos               (16U)                              
5583
#define FSMC_BTRx_BUSTURN_Msk               (0xFU << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x000F0000 */
5584
#define FSMC_BTRx_BUSTURN                   FSMC_BTRx_BUSTURN_Msk              /*!< BUSTURN[3:0] bits (Bus turnaround phase duration) */
5585
#define FSMC_BTRx_BUSTURN_0                 (0x1U << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x00010000 */
5586
#define FSMC_BTRx_BUSTURN_1                 (0x2U << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x00020000 */
5587
#define FSMC_BTRx_BUSTURN_2                 (0x4U << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x00040000 */
5588
#define FSMC_BTRx_BUSTURN_3                 (0x8U << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x00080000 */
2 mjames 5589
 
5 mjames 5590
#define FSMC_BTRx_CLKDIV_Pos                (20U)                              
5591
#define FSMC_BTRx_CLKDIV_Msk                (0xFU << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00F00000 */
5592
#define FSMC_BTRx_CLKDIV                    FSMC_BTRx_CLKDIV_Msk               /*!< CLKDIV[3:0] bits (Clock divide ratio) */
5593
#define FSMC_BTRx_CLKDIV_0                  (0x1U << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00100000 */
5594
#define FSMC_BTRx_CLKDIV_1                  (0x2U << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00200000 */
5595
#define FSMC_BTRx_CLKDIV_2                  (0x4U << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00400000 */
5596
#define FSMC_BTRx_CLKDIV_3                  (0x8U << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00800000 */
2 mjames 5597
 
5 mjames 5598
#define FSMC_BTRx_DATLAT_Pos                (24U)                              
5599
#define FSMC_BTRx_DATLAT_Msk                (0xFU << FSMC_BTRx_DATLAT_Pos)     /*!< 0x0F000000 */
5600
#define FSMC_BTRx_DATLAT                    FSMC_BTRx_DATLAT_Msk               /*!< DATLA[3:0] bits (Data latency) */
5601
#define FSMC_BTRx_DATLAT_0                  (0x1U << FSMC_BTRx_DATLAT_Pos)     /*!< 0x01000000 */
5602
#define FSMC_BTRx_DATLAT_1                  (0x2U << FSMC_BTRx_DATLAT_Pos)     /*!< 0x02000000 */
5603
#define FSMC_BTRx_DATLAT_2                  (0x4U << FSMC_BTRx_DATLAT_Pos)     /*!< 0x04000000 */
5604
#define FSMC_BTRx_DATLAT_3                  (0x8U << FSMC_BTRx_DATLAT_Pos)     /*!< 0x08000000 */
2 mjames 5605
 
5 mjames 5606
#define FSMC_BTRx_ACCMOD_Pos                (28U)                              
5607
#define FSMC_BTRx_ACCMOD_Msk                (0x3U << FSMC_BTRx_ACCMOD_Pos)     /*!< 0x30000000 */
5608
#define FSMC_BTRx_ACCMOD                    FSMC_BTRx_ACCMOD_Msk               /*!< ACCMOD[1:0] bits (Access mode) */
5609
#define FSMC_BTRx_ACCMOD_0                  (0x1U << FSMC_BTRx_ACCMOD_Pos)     /*!< 0x10000000 */
5610
#define FSMC_BTRx_ACCMOD_1                  (0x2U << FSMC_BTRx_ACCMOD_Pos)     /*!< 0x20000000 */
2 mjames 5611
 
5612
/******************  Bit definition for FSMC_BWTRx (x=1..4) register  ******/
5 mjames 5613
#define FSMC_BWTRx_ADDSET_Pos               (0U)                               
5614
#define FSMC_BWTRx_ADDSET_Msk               (0xFU << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x0000000F */
5615
#define FSMC_BWTRx_ADDSET                   FSMC_BWTRx_ADDSET_Msk              /*!< ADDSET[3:0] bits (Address setup phase duration) */
5616
#define FSMC_BWTRx_ADDSET_0                 (0x1U << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x00000001 */
5617
#define FSMC_BWTRx_ADDSET_1                 (0x2U << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x00000002 */
5618
#define FSMC_BWTRx_ADDSET_2                 (0x4U << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x00000004 */
5619
#define FSMC_BWTRx_ADDSET_3                 (0x8U << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x00000008 */
2 mjames 5620
 
5 mjames 5621
#define FSMC_BWTRx_ADDHLD_Pos               (4U)                               
5622
#define FSMC_BWTRx_ADDHLD_Msk               (0xFU << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x000000F0 */
5623
#define FSMC_BWTRx_ADDHLD                   FSMC_BWTRx_ADDHLD_Msk              /*!< ADDHLD[3:0] bits (Address-hold phase duration) */
5624
#define FSMC_BWTRx_ADDHLD_0                 (0x1U << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x00000010 */
5625
#define FSMC_BWTRx_ADDHLD_1                 (0x2U << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x00000020 */
5626
#define FSMC_BWTRx_ADDHLD_2                 (0x4U << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x00000040 */
5627
#define FSMC_BWTRx_ADDHLD_3                 (0x8U << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x00000080 */
2 mjames 5628
 
5 mjames 5629
#define FSMC_BWTRx_DATAST_Pos               (8U)                               
5630
#define FSMC_BWTRx_DATAST_Msk               (0xFFU << FSMC_BWTRx_DATAST_Pos)   /*!< 0x0000FF00 */
5631
#define FSMC_BWTRx_DATAST                   FSMC_BWTRx_DATAST_Msk              /*!< DATAST [3:0] bits (Data-phase duration) */
5632
#define FSMC_BWTRx_DATAST_0                 (0x01U << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00000100 */
5633
#define FSMC_BWTRx_DATAST_1                 (0x02U << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00000200 */
5634
#define FSMC_BWTRx_DATAST_2                 (0x04U << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00000400 */
5635
#define FSMC_BWTRx_DATAST_3                 (0x08U << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00000800 */
5636
#define FSMC_BWTRx_DATAST_4                 (0x10U << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00001000 */
5637
#define FSMC_BWTRx_DATAST_5                 (0x20U << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00002000 */
5638
#define FSMC_BWTRx_DATAST_6                 (0x40U << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00004000 */
5639
#define FSMC_BWTRx_DATAST_7                 (0x80U << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00008000 */
2 mjames 5640
 
5 mjames 5641
#define FSMC_BWTRx_BUSTURN_Pos              (16U)                              
5642
#define FSMC_BWTRx_BUSTURN_Msk              (0xFU << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x000F0000 */
5643
#define FSMC_BWTRx_BUSTURN                  FSMC_BWTRx_BUSTURN_Msk             /*!< BUSTURN[3:0] bits (Bus turnaround phase duration) */
5644
#define FSMC_BWTRx_BUSTURN_0                (0x1U << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x00010000 */
5645
#define FSMC_BWTRx_BUSTURN_1                (0x2U << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x00020000 */
5646
#define FSMC_BWTRx_BUSTURN_2                (0x4U << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x00040000 */
5647
#define FSMC_BWTRx_BUSTURN_3                (0x8U << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x00080000 */
2 mjames 5648
 
5 mjames 5649
#define FSMC_BWTRx_ACCMOD_Pos               (28U)                              
5650
#define FSMC_BWTRx_ACCMOD_Msk               (0x3U << FSMC_BWTRx_ACCMOD_Pos)    /*!< 0x30000000 */
5651
#define FSMC_BWTRx_ACCMOD                   FSMC_BWTRx_ACCMOD_Msk              /*!< ACCMOD[1:0] bits (Access mode) */
5652
#define FSMC_BWTRx_ACCMOD_0                 (0x1U << FSMC_BWTRx_ACCMOD_Pos)    /*!< 0x10000000 */
5653
#define FSMC_BWTRx_ACCMOD_1                 (0x2U << FSMC_BWTRx_ACCMOD_Pos)    /*!< 0x20000000 */
2 mjames 5654
 
5655
/******************  Bit definition for FSMC_PCRx (x = 2 to 4) register  *******************/
5 mjames 5656
#define FSMC_PCRx_PWAITEN_Pos               (1U)                               
5657
#define FSMC_PCRx_PWAITEN_Msk               (0x1U << FSMC_PCRx_PWAITEN_Pos)    /*!< 0x00000002 */
5658
#define FSMC_PCRx_PWAITEN                   FSMC_PCRx_PWAITEN_Msk              /*!< Wait feature enable bit */
5659
#define FSMC_PCRx_PBKEN_Pos                 (2U)                               
5660
#define FSMC_PCRx_PBKEN_Msk                 (0x1U << FSMC_PCRx_PBKEN_Pos)      /*!< 0x00000004 */
5661
#define FSMC_PCRx_PBKEN                     FSMC_PCRx_PBKEN_Msk                /*!< PC Card/NAND Flash memory bank enable bit */
5662
#define FSMC_PCRx_PTYP_Pos                  (3U)                               
5663
#define FSMC_PCRx_PTYP_Msk                  (0x1U << FSMC_PCRx_PTYP_Pos)       /*!< 0x00000008 */
5664
#define FSMC_PCRx_PTYP                      FSMC_PCRx_PTYP_Msk                 /*!< Memory type */
2 mjames 5665
 
5 mjames 5666
#define FSMC_PCRx_PWID_Pos                  (4U)                               
5667
#define FSMC_PCRx_PWID_Msk                  (0x3U << FSMC_PCRx_PWID_Pos)       /*!< 0x00000030 */
5668
#define FSMC_PCRx_PWID                      FSMC_PCRx_PWID_Msk                 /*!< PWID[1:0] bits (NAND Flash databus width) */
5669
#define FSMC_PCRx_PWID_0                    (0x1U << FSMC_PCRx_PWID_Pos)       /*!< 0x00000010 */
5670
#define FSMC_PCRx_PWID_1                    (0x2U << FSMC_PCRx_PWID_Pos)       /*!< 0x00000020 */
2 mjames 5671
 
5 mjames 5672
#define FSMC_PCRx_ECCEN_Pos                 (6U)                               
5673
#define FSMC_PCRx_ECCEN_Msk                 (0x1U << FSMC_PCRx_ECCEN_Pos)      /*!< 0x00000040 */
5674
#define FSMC_PCRx_ECCEN                     FSMC_PCRx_ECCEN_Msk                /*!< ECC computation logic enable bit */
2 mjames 5675
 
5 mjames 5676
#define FSMC_PCRx_TCLR_Pos                  (9U)                               
5677
#define FSMC_PCRx_TCLR_Msk                  (0xFU << FSMC_PCRx_TCLR_Pos)       /*!< 0x00001E00 */
5678
#define FSMC_PCRx_TCLR                      FSMC_PCRx_TCLR_Msk                 /*!< TCLR[3:0] bits (CLE to RE delay) */
5679
#define FSMC_PCRx_TCLR_0                    (0x1U << FSMC_PCRx_TCLR_Pos)       /*!< 0x00000200 */
5680
#define FSMC_PCRx_TCLR_1                    (0x2U << FSMC_PCRx_TCLR_Pos)       /*!< 0x00000400 */
5681
#define FSMC_PCRx_TCLR_2                    (0x4U << FSMC_PCRx_TCLR_Pos)       /*!< 0x00000800 */
5682
#define FSMC_PCRx_TCLR_3                    (0x8U << FSMC_PCRx_TCLR_Pos)       /*!< 0x00001000 */
2 mjames 5683
 
5 mjames 5684
#define FSMC_PCRx_TAR_Pos                   (13U)                              
5685
#define FSMC_PCRx_TAR_Msk                   (0xFU << FSMC_PCRx_TAR_Pos)        /*!< 0x0001E000 */
5686
#define FSMC_PCRx_TAR                       FSMC_PCRx_TAR_Msk                  /*!< TAR[3:0] bits (ALE to RE delay) */
5687
#define FSMC_PCRx_TAR_0                     (0x1U << FSMC_PCRx_TAR_Pos)        /*!< 0x00002000 */
5688
#define FSMC_PCRx_TAR_1                     (0x2U << FSMC_PCRx_TAR_Pos)        /*!< 0x00004000 */
5689
#define FSMC_PCRx_TAR_2                     (0x4U << FSMC_PCRx_TAR_Pos)        /*!< 0x00008000 */
5690
#define FSMC_PCRx_TAR_3                     (0x8U << FSMC_PCRx_TAR_Pos)        /*!< 0x00010000 */
2 mjames 5691
 
5 mjames 5692
#define FSMC_PCRx_ECCPS_Pos                 (17U)                              
5693
#define FSMC_PCRx_ECCPS_Msk                 (0x7U << FSMC_PCRx_ECCPS_Pos)      /*!< 0x000E0000 */
5694
#define FSMC_PCRx_ECCPS                     FSMC_PCRx_ECCPS_Msk                /*!< ECCPS[1:0] bits (ECC page size) */
5695
#define FSMC_PCRx_ECCPS_0                   (0x1U << FSMC_PCRx_ECCPS_Pos)      /*!< 0x00020000 */
5696
#define FSMC_PCRx_ECCPS_1                   (0x2U << FSMC_PCRx_ECCPS_Pos)      /*!< 0x00040000 */
5697
#define FSMC_PCRx_ECCPS_2                   (0x4U << FSMC_PCRx_ECCPS_Pos)      /*!< 0x00080000 */
2 mjames 5698
 
5699
/*******************  Bit definition for FSMC_SRx (x = 2 to 4) register  *******************/
5 mjames 5700
#define FSMC_SRx_IRS_Pos                    (0U)                               
5701
#define FSMC_SRx_IRS_Msk                    (0x1U << FSMC_SRx_IRS_Pos)         /*!< 0x00000001 */
5702
#define FSMC_SRx_IRS                        FSMC_SRx_IRS_Msk                   /*!< Interrupt Rising Edge status */
5703
#define FSMC_SRx_ILS_Pos                    (1U)                               
5704
#define FSMC_SRx_ILS_Msk                    (0x1U << FSMC_SRx_ILS_Pos)         /*!< 0x00000002 */
5705
#define FSMC_SRx_ILS                        FSMC_SRx_ILS_Msk                   /*!< Interrupt Level status */
5706
#define FSMC_SRx_IFS_Pos                    (2U)                               
5707
#define FSMC_SRx_IFS_Msk                    (0x1U << FSMC_SRx_IFS_Pos)         /*!< 0x00000004 */
5708
#define FSMC_SRx_IFS                        FSMC_SRx_IFS_Msk                   /*!< Interrupt Falling Edge status */
5709
#define FSMC_SRx_IREN_Pos                   (3U)                               
5710
#define FSMC_SRx_IREN_Msk                   (0x1U << FSMC_SRx_IREN_Pos)        /*!< 0x00000008 */
5711
#define FSMC_SRx_IREN                       FSMC_SRx_IREN_Msk                  /*!< Interrupt Rising Edge detection Enable bit */
5712
#define FSMC_SRx_ILEN_Pos                   (4U)                               
5713
#define FSMC_SRx_ILEN_Msk                   (0x1U << FSMC_SRx_ILEN_Pos)        /*!< 0x00000010 */
5714
#define FSMC_SRx_ILEN                       FSMC_SRx_ILEN_Msk                  /*!< Interrupt Level detection Enable bit */
5715
#define FSMC_SRx_IFEN_Pos                   (5U)                               
5716
#define FSMC_SRx_IFEN_Msk                   (0x1U << FSMC_SRx_IFEN_Pos)        /*!< 0x00000020 */
5717
#define FSMC_SRx_IFEN                       FSMC_SRx_IFEN_Msk                  /*!< Interrupt Falling Edge detection Enable bit */
5718
#define FSMC_SRx_FEMPT_Pos                  (6U)                               
5719
#define FSMC_SRx_FEMPT_Msk                  (0x1U << FSMC_SRx_FEMPT_Pos)       /*!< 0x00000040 */
5720
#define FSMC_SRx_FEMPT                      FSMC_SRx_FEMPT_Msk                 /*!< FIFO empty */
2 mjames 5721
 
5722
/******************  Bit definition for FSMC_PMEMx (x = 2 to 4) register  ******************/
5 mjames 5723
#define FSMC_PMEMx_MEMSETx_Pos              (0U)                               
5724
#define FSMC_PMEMx_MEMSETx_Msk              (0xFFU << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x000000FF */
5725
#define FSMC_PMEMx_MEMSETx                  FSMC_PMEMx_MEMSETx_Msk             /*!< MEMSETx[7:0] bits (Common memory x setup time) */
5726
#define FSMC_PMEMx_MEMSETx_0                (0x01U << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000001 */
5727
#define FSMC_PMEMx_MEMSETx_1                (0x02U << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000002 */
5728
#define FSMC_PMEMx_MEMSETx_2                (0x04U << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000004 */
5729
#define FSMC_PMEMx_MEMSETx_3                (0x08U << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000008 */
5730
#define FSMC_PMEMx_MEMSETx_4                (0x10U << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000010 */
5731
#define FSMC_PMEMx_MEMSETx_5                (0x20U << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000020 */
5732
#define FSMC_PMEMx_MEMSETx_6                (0x40U << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000040 */
5733
#define FSMC_PMEMx_MEMSETx_7                (0x80U << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000080 */
2 mjames 5734
 
5 mjames 5735
#define FSMC_PMEMx_MEMWAITx_Pos             (8U)                               
5736
#define FSMC_PMEMx_MEMWAITx_Msk             (0xFFU << FSMC_PMEMx_MEMWAITx_Pos) /*!< 0x0000FF00 */
5737
#define FSMC_PMEMx_MEMWAITx                 FSMC_PMEMx_MEMWAITx_Msk            /*!< MEMWAITx[7:0] bits (Common memory x wait time) */
5738
#define FSMC_PMEMx_MEMWAIT2_0               ((uint32_t)0x00000100)             /*!< Bit 0 */
5739
#define FSMC_PMEMx_MEMWAITx_1               ((uint32_t)0x00000200)             /*!< Bit 1 */
5740
#define FSMC_PMEMx_MEMWAITx_2               ((uint32_t)0x00000400)             /*!< Bit 2 */
5741
#define FSMC_PMEMx_MEMWAITx_3               ((uint32_t)0x00000800)             /*!< Bit 3 */
5742
#define FSMC_PMEMx_MEMWAITx_4               ((uint32_t)0x00001000)             /*!< Bit 4 */
5743
#define FSMC_PMEMx_MEMWAITx_5               ((uint32_t)0x00002000)             /*!< Bit 5 */
5744
#define FSMC_PMEMx_MEMWAITx_6               ((uint32_t)0x00004000)             /*!< Bit 6 */
5745
#define FSMC_PMEMx_MEMWAITx_7               ((uint32_t)0x00008000)             /*!< Bit 7 */
2 mjames 5746
 
5 mjames 5747
#define FSMC_PMEMx_MEMHOLDx_Pos             (16U)                              
5748
#define FSMC_PMEMx_MEMHOLDx_Msk             (0xFFU << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00FF0000 */
5749
#define FSMC_PMEMx_MEMHOLDx                 FSMC_PMEMx_MEMHOLDx_Msk            /*!< MEMHOLDx[7:0] bits (Common memory x hold time) */
5750
#define FSMC_PMEMx_MEMHOLDx_0               (0x01U << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00010000 */
5751
#define FSMC_PMEMx_MEMHOLDx_1               (0x02U << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00020000 */
5752
#define FSMC_PMEMx_MEMHOLDx_2               (0x04U << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00040000 */
5753
#define FSMC_PMEMx_MEMHOLDx_3               (0x08U << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00080000 */
5754
#define FSMC_PMEMx_MEMHOLDx_4               (0x10U << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00100000 */
5755
#define FSMC_PMEMx_MEMHOLDx_5               (0x20U << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00200000 */
5756
#define FSMC_PMEMx_MEMHOLDx_6               (0x40U << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00400000 */
5757
#define FSMC_PMEMx_MEMHOLDx_7               (0x80U << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00800000 */
2 mjames 5758
 
5 mjames 5759
#define FSMC_PMEMx_MEMHIZx_Pos              (24U)                              
5760
#define FSMC_PMEMx_MEMHIZx_Msk              (0xFFU << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0xFF000000 */
5761
#define FSMC_PMEMx_MEMHIZx                  FSMC_PMEMx_MEMHIZx_Msk             /*!< MEMHIZx[7:0] bits (Common memory x databus HiZ time) */
5762
#define FSMC_PMEMx_MEMHIZx_0                (0x01U << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x01000000 */
5763
#define FSMC_PMEMx_MEMHIZx_1                (0x02U << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x02000000 */
5764
#define FSMC_PMEMx_MEMHIZx_2                (0x04U << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x04000000 */
5765
#define FSMC_PMEMx_MEMHIZx_3                (0x08U << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x08000000 */
5766
#define FSMC_PMEMx_MEMHIZx_4                (0x10U << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x10000000 */
5767
#define FSMC_PMEMx_MEMHIZx_5                (0x20U << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x20000000 */
5768
#define FSMC_PMEMx_MEMHIZx_6                (0x40U << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x40000000 */
5769
#define FSMC_PMEMx_MEMHIZx_7                (0x80U << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x80000000 */
2 mjames 5770
 
5771
/******************  Bit definition for FSMC_PATTx (x = 2 to 4) register  ******************/
5 mjames 5772
#define FSMC_PATTx_ATTSETx_Pos              (0U)                               
5773
#define FSMC_PATTx_ATTSETx_Msk              (0xFFU << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x000000FF */
5774
#define FSMC_PATTx_ATTSETx                  FSMC_PATTx_ATTSETx_Msk             /*!< ATTSETx[7:0] bits (Attribute memory x setup time) */
5775
#define FSMC_PATTx_ATTSETx_0                (0x01U << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000001 */
5776
#define FSMC_PATTx_ATTSETx_1                (0x02U << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000002 */
5777
#define FSMC_PATTx_ATTSETx_2                (0x04U << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000004 */
5778
#define FSMC_PATTx_ATTSETx_3                (0x08U << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000008 */
5779
#define FSMC_PATTx_ATTSETx_4                (0x10U << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000010 */
5780
#define FSMC_PATTx_ATTSETx_5                (0x20U << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000020 */
5781
#define FSMC_PATTx_ATTSETx_6                (0x40U << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000040 */
5782
#define FSMC_PATTx_ATTSETx_7                (0x80U << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000080 */
2 mjames 5783
 
5 mjames 5784
#define FSMC_PATTx_ATTWAITx_Pos             (8U)                               
5785
#define FSMC_PATTx_ATTWAITx_Msk             (0xFFU << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x0000FF00 */
5786
#define FSMC_PATTx_ATTWAITx                 FSMC_PATTx_ATTWAITx_Msk            /*!< ATTWAITx[7:0] bits (Attribute memory x wait time) */
5787
#define FSMC_PATTx_ATTWAITx_0               (0x01U << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00000100 */
5788
#define FSMC_PATTx_ATTWAITx_1               (0x02U << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00000200 */
5789
#define FSMC_PATTx_ATTWAITx_2               (0x04U << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00000400 */
5790
#define FSMC_PATTx_ATTWAITx_3               (0x08U << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00000800 */
5791
#define FSMC_PATTx_ATTWAITx_4               (0x10U << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00001000 */
5792
#define FSMC_PATTx_ATTWAITx_5               (0x20U << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00002000 */
5793
#define FSMC_PATTx_ATTWAITx_6               (0x40U << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00004000 */
5794
#define FSMC_PATTx_ATTWAITx_7               (0x80U << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00008000 */
2 mjames 5795
 
5 mjames 5796
#define FSMC_PATTx_ATTHOLDx_Pos             (16U)                              
5797
#define FSMC_PATTx_ATTHOLDx_Msk             (0xFFU << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00FF0000 */
5798
#define FSMC_PATTx_ATTHOLDx                 FSMC_PATTx_ATTHOLDx_Msk            /*!< ATTHOLDx[7:0] bits (Attribute memory x hold time) */
5799
#define FSMC_PATTx_ATTHOLDx_0               (0x01U << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00010000 */
5800
#define FSMC_PATTx_ATTHOLDx_1               (0x02U << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00020000 */
5801
#define FSMC_PATTx_ATTHOLDx_2               (0x04U << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00040000 */
5802
#define FSMC_PATTx_ATTHOLDx_3               (0x08U << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00080000 */
5803
#define FSMC_PATTx_ATTHOLDx_4               (0x10U << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00100000 */
5804
#define FSMC_PATTx_ATTHOLDx_5               (0x20U << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00200000 */
5805
#define FSMC_PATTx_ATTHOLDx_6               (0x40U << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00400000 */
5806
#define FSMC_PATTx_ATTHOLDx_7               (0x80U << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00800000 */
2 mjames 5807
 
5 mjames 5808
#define FSMC_PATTx_ATTHIZx_Pos              (24U)                              
5809
#define FSMC_PATTx_ATTHIZx_Msk              (0xFFU << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0xFF000000 */
5810
#define FSMC_PATTx_ATTHIZx                  FSMC_PATTx_ATTHIZx_Msk             /*!< ATTHIZx[7:0] bits (Attribute memory x databus HiZ time) */
5811
#define FSMC_PATTx_ATTHIZx_0                (0x01U << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x01000000 */
5812
#define FSMC_PATTx_ATTHIZx_1                (0x02U << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x02000000 */
5813
#define FSMC_PATTx_ATTHIZx_2                (0x04U << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x04000000 */
5814
#define FSMC_PATTx_ATTHIZx_3                (0x08U << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x08000000 */
5815
#define FSMC_PATTx_ATTHIZx_4                (0x10U << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x10000000 */
5816
#define FSMC_PATTx_ATTHIZx_5                (0x20U << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x20000000 */
5817
#define FSMC_PATTx_ATTHIZx_6                (0x40U << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x40000000 */
5818
#define FSMC_PATTx_ATTHIZx_7                (0x80U << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x80000000 */
2 mjames 5819
 
5820
/******************  Bit definition for FSMC_PIO4 register  *******************/
5 mjames 5821
#define FSMC_PIO4_IOSET4_Pos                (0U)                               
5822
#define FSMC_PIO4_IOSET4_Msk                (0xFFU << FSMC_PIO4_IOSET4_Pos)    /*!< 0x000000FF */
5823
#define FSMC_PIO4_IOSET4                    FSMC_PIO4_IOSET4_Msk               /*!< IOSET4[7:0] bits (I/O 4 setup time) */
5824
#define FSMC_PIO4_IOSET4_0                  (0x01U << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000001 */
5825
#define FSMC_PIO4_IOSET4_1                  (0x02U << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000002 */
5826
#define FSMC_PIO4_IOSET4_2                  (0x04U << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000004 */
5827
#define FSMC_PIO4_IOSET4_3                  (0x08U << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000008 */
5828
#define FSMC_PIO4_IOSET4_4                  (0x10U << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000010 */
5829
#define FSMC_PIO4_IOSET4_5                  (0x20U << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000020 */
5830
#define FSMC_PIO4_IOSET4_6                  (0x40U << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000040 */
5831
#define FSMC_PIO4_IOSET4_7                  (0x80U << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000080 */
2 mjames 5832
 
5 mjames 5833
#define FSMC_PIO4_IOWAIT4_Pos               (8U)                               
5834
#define FSMC_PIO4_IOWAIT4_Msk               (0xFFU << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x0000FF00 */
5835
#define FSMC_PIO4_IOWAIT4                   FSMC_PIO4_IOWAIT4_Msk              /*!< IOWAIT4[7:0] bits (I/O 4 wait time) */
5836
#define FSMC_PIO4_IOWAIT4_0                 (0x01U << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00000100 */
5837
#define FSMC_PIO4_IOWAIT4_1                 (0x02U << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00000200 */
5838
#define FSMC_PIO4_IOWAIT4_2                 (0x04U << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00000400 */
5839
#define FSMC_PIO4_IOWAIT4_3                 (0x08U << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00000800 */
5840
#define FSMC_PIO4_IOWAIT4_4                 (0x10U << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00001000 */
5841
#define FSMC_PIO4_IOWAIT4_5                 (0x20U << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00002000 */
5842
#define FSMC_PIO4_IOWAIT4_6                 (0x40U << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00004000 */
5843
#define FSMC_PIO4_IOWAIT4_7                 (0x80U << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00008000 */
2 mjames 5844
 
5 mjames 5845
#define FSMC_PIO4_IOHOLD4_Pos               (16U)                              
5846
#define FSMC_PIO4_IOHOLD4_Msk               (0xFFU << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00FF0000 */
5847
#define FSMC_PIO4_IOHOLD4                   FSMC_PIO4_IOHOLD4_Msk              /*!< IOHOLD4[7:0] bits (I/O 4 hold time) */
5848
#define FSMC_PIO4_IOHOLD4_0                 (0x01U << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00010000 */
5849
#define FSMC_PIO4_IOHOLD4_1                 (0x02U << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00020000 */
5850
#define FSMC_PIO4_IOHOLD4_2                 (0x04U << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00040000 */
5851
#define FSMC_PIO4_IOHOLD4_3                 (0x08U << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00080000 */
5852
#define FSMC_PIO4_IOHOLD4_4                 (0x10U << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00100000 */
5853
#define FSMC_PIO4_IOHOLD4_5                 (0x20U << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00200000 */
5854
#define FSMC_PIO4_IOHOLD4_6                 (0x40U << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00400000 */
5855
#define FSMC_PIO4_IOHOLD4_7                 (0x80U << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00800000 */
2 mjames 5856
 
5 mjames 5857
#define FSMC_PIO4_IOHIZ4_Pos                (24U)                              
5858
#define FSMC_PIO4_IOHIZ4_Msk                (0xFFU << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0xFF000000 */
5859
#define FSMC_PIO4_IOHIZ4                    FSMC_PIO4_IOHIZ4_Msk               /*!< IOHIZ4[7:0] bits (I/O 4 databus HiZ time) */
5860
#define FSMC_PIO4_IOHIZ4_0                  (0x01U << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x01000000 */
5861
#define FSMC_PIO4_IOHIZ4_1                  (0x02U << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x02000000 */
5862
#define FSMC_PIO4_IOHIZ4_2                  (0x04U << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x04000000 */
5863
#define FSMC_PIO4_IOHIZ4_3                  (0x08U << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x08000000 */
5864
#define FSMC_PIO4_IOHIZ4_4                  (0x10U << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x10000000 */
5865
#define FSMC_PIO4_IOHIZ4_5                  (0x20U << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x20000000 */
5866
#define FSMC_PIO4_IOHIZ4_6                  (0x40U << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x40000000 */
5867
#define FSMC_PIO4_IOHIZ4_7                  (0x80U << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x80000000 */
2 mjames 5868
 
5869
/******************  Bit definition for FSMC_ECCR2 register  ******************/
5 mjames 5870
#define FSMC_ECCR2_ECC2_Pos                 (0U)                               
5871
#define FSMC_ECCR2_ECC2_Msk                 (0xFFFFFFFFU << FSMC_ECCR2_ECC2_Pos) /*!< 0xFFFFFFFF */
5872
#define FSMC_ECCR2_ECC2                     FSMC_ECCR2_ECC2_Msk                /*!< ECC result */
2 mjames 5873
 
5874
/******************  Bit definition for FSMC_ECCR3 register  ******************/
5 mjames 5875
#define FSMC_ECCR3_ECC3_Pos                 (0U)                               
5876
#define FSMC_ECCR3_ECC3_Msk                 (0xFFFFFFFFU << FSMC_ECCR3_ECC3_Pos) /*!< 0xFFFFFFFF */
5877
#define FSMC_ECCR3_ECC3                     FSMC_ECCR3_ECC3_Msk                /*!< ECC result */
2 mjames 5878
 
5879
/******************************************************************************/
5880
/*                                                                            */
5881
/*                          SD host Interface                                 */
5882
/*                                                                            */
5883
/******************************************************************************/
5884
 
5885
/******************  Bit definition for SDIO_POWER register  ******************/
5 mjames 5886
#define SDIO_POWER_PWRCTRL_Pos              (0U)                               
5887
#define SDIO_POWER_PWRCTRL_Msk              (0x3U << SDIO_POWER_PWRCTRL_Pos)   /*!< 0x00000003 */
5888
#define SDIO_POWER_PWRCTRL                  SDIO_POWER_PWRCTRL_Msk             /*!< PWRCTRL[1:0] bits (Power supply control bits) */
5889
#define SDIO_POWER_PWRCTRL_0                (0x1U << SDIO_POWER_PWRCTRL_Pos)   /*!< 0x01 */
5890
#define SDIO_POWER_PWRCTRL_1                (0x2U << SDIO_POWER_PWRCTRL_Pos)   /*!< 0x02 */
2 mjames 5891
 
5892
/******************  Bit definition for SDIO_CLKCR register  ******************/
5 mjames 5893
#define SDIO_CLKCR_CLKDIV_Pos               (0U)                               
5894
#define SDIO_CLKCR_CLKDIV_Msk               (0xFFU << SDIO_CLKCR_CLKDIV_Pos)   /*!< 0x000000FF */
5895
#define SDIO_CLKCR_CLKDIV                   SDIO_CLKCR_CLKDIV_Msk              /*!< Clock divide factor */
5896
#define SDIO_CLKCR_CLKEN_Pos                (8U)                               
5897
#define SDIO_CLKCR_CLKEN_Msk                (0x1U << SDIO_CLKCR_CLKEN_Pos)     /*!< 0x00000100 */
5898
#define SDIO_CLKCR_CLKEN                    SDIO_CLKCR_CLKEN_Msk               /*!< Clock enable bit */
5899
#define SDIO_CLKCR_PWRSAV_Pos               (9U)                               
5900
#define SDIO_CLKCR_PWRSAV_Msk               (0x1U << SDIO_CLKCR_PWRSAV_Pos)    /*!< 0x00000200 */
5901
#define SDIO_CLKCR_PWRSAV                   SDIO_CLKCR_PWRSAV_Msk              /*!< Power saving configuration bit */
5902
#define SDIO_CLKCR_BYPASS_Pos               (10U)                              
5903
#define SDIO_CLKCR_BYPASS_Msk               (0x1U << SDIO_CLKCR_BYPASS_Pos)    /*!< 0x00000400 */
5904
#define SDIO_CLKCR_BYPASS                   SDIO_CLKCR_BYPASS_Msk              /*!< Clock divider bypass enable bit */
2 mjames 5905
 
5 mjames 5906
#define SDIO_CLKCR_WIDBUS_Pos               (11U)                              
5907
#define SDIO_CLKCR_WIDBUS_Msk               (0x3U << SDIO_CLKCR_WIDBUS_Pos)    /*!< 0x00001800 */
5908
#define SDIO_CLKCR_WIDBUS                   SDIO_CLKCR_WIDBUS_Msk              /*!< WIDBUS[1:0] bits (Wide bus mode enable bit) */
5909
#define SDIO_CLKCR_WIDBUS_0                 (0x1U << SDIO_CLKCR_WIDBUS_Pos)    /*!< 0x0800 */
5910
#define SDIO_CLKCR_WIDBUS_1                 (0x2U << SDIO_CLKCR_WIDBUS_Pos)    /*!< 0x1000 */
2 mjames 5911
 
5 mjames 5912
#define SDIO_CLKCR_NEGEDGE_Pos              (13U)                              
5913
#define SDIO_CLKCR_NEGEDGE_Msk              (0x1U << SDIO_CLKCR_NEGEDGE_Pos)   /*!< 0x00002000 */
5914
#define SDIO_CLKCR_NEGEDGE                  SDIO_CLKCR_NEGEDGE_Msk             /*!< SDIO_CK dephasing selection bit */
5915
#define SDIO_CLKCR_HWFC_EN_Pos              (14U)                              
5916
#define SDIO_CLKCR_HWFC_EN_Msk              (0x1U << SDIO_CLKCR_HWFC_EN_Pos)   /*!< 0x00004000 */
5917
#define SDIO_CLKCR_HWFC_EN                  SDIO_CLKCR_HWFC_EN_Msk             /*!< HW Flow Control enable */
2 mjames 5918
 
5919
/*******************  Bit definition for SDIO_ARG register  *******************/
5 mjames 5920
#define SDIO_ARG_CMDARG_Pos                 (0U)                               
5921
#define SDIO_ARG_CMDARG_Msk                 (0xFFFFFFFFU << SDIO_ARG_CMDARG_Pos) /*!< 0xFFFFFFFF */
5922
#define SDIO_ARG_CMDARG                     SDIO_ARG_CMDARG_Msk                /*!< Command argument */
2 mjames 5923
 
5924
/*******************  Bit definition for SDIO_CMD register  *******************/
5 mjames 5925
#define SDIO_CMD_CMDINDEX_Pos               (0U)                               
5926
#define SDIO_CMD_CMDINDEX_Msk               (0x3FU << SDIO_CMD_CMDINDEX_Pos)   /*!< 0x0000003F */
5927
#define SDIO_CMD_CMDINDEX                   SDIO_CMD_CMDINDEX_Msk              /*!< Command Index */
2 mjames 5928
 
5 mjames 5929
#define SDIO_CMD_WAITRESP_Pos               (6U)                               
5930
#define SDIO_CMD_WAITRESP_Msk               (0x3U << SDIO_CMD_WAITRESP_Pos)    /*!< 0x000000C0 */
5931
#define SDIO_CMD_WAITRESP                   SDIO_CMD_WAITRESP_Msk              /*!< WAITRESP[1:0] bits (Wait for response bits) */
5932
#define SDIO_CMD_WAITRESP_0                 (0x1U << SDIO_CMD_WAITRESP_Pos)    /*!< 0x0040 */
5933
#define SDIO_CMD_WAITRESP_1                 (0x2U << SDIO_CMD_WAITRESP_Pos)    /*!< 0x0080 */
2 mjames 5934
 
5 mjames 5935
#define SDIO_CMD_WAITINT_Pos                (8U)                               
5936
#define SDIO_CMD_WAITINT_Msk                (0x1U << SDIO_CMD_WAITINT_Pos)     /*!< 0x00000100 */
5937
#define SDIO_CMD_WAITINT                    SDIO_CMD_WAITINT_Msk               /*!< CPSM Waits for Interrupt Request */
5938
#define SDIO_CMD_WAITPEND_Pos               (9U)                               
5939
#define SDIO_CMD_WAITPEND_Msk               (0x1U << SDIO_CMD_WAITPEND_Pos)    /*!< 0x00000200 */
5940
#define SDIO_CMD_WAITPEND                   SDIO_CMD_WAITPEND_Msk              /*!< CPSM Waits for ends of data transfer (CmdPend internal signal) */
5941
#define SDIO_CMD_CPSMEN_Pos                 (10U)                              
5942
#define SDIO_CMD_CPSMEN_Msk                 (0x1U << SDIO_CMD_CPSMEN_Pos)      /*!< 0x00000400 */
5943
#define SDIO_CMD_CPSMEN                     SDIO_CMD_CPSMEN_Msk                /*!< Command path state machine (CPSM) Enable bit */
5944
#define SDIO_CMD_SDIOSUSPEND_Pos            (11U)                              
5945
#define SDIO_CMD_SDIOSUSPEND_Msk            (0x1U << SDIO_CMD_SDIOSUSPEND_Pos) /*!< 0x00000800 */
5946
#define SDIO_CMD_SDIOSUSPEND                SDIO_CMD_SDIOSUSPEND_Msk           /*!< SD I/O suspend command */
5947
#define SDIO_CMD_ENCMDCOMPL_Pos             (12U)                              
5948
#define SDIO_CMD_ENCMDCOMPL_Msk             (0x1U << SDIO_CMD_ENCMDCOMPL_Pos)  /*!< 0x00001000 */
5949
#define SDIO_CMD_ENCMDCOMPL                 SDIO_CMD_ENCMDCOMPL_Msk            /*!< Enable CMD completion */
5950
#define SDIO_CMD_NIEN_Pos                   (13U)                              
5951
#define SDIO_CMD_NIEN_Msk                   (0x1U << SDIO_CMD_NIEN_Pos)        /*!< 0x00002000 */
5952
#define SDIO_CMD_NIEN                       SDIO_CMD_NIEN_Msk                  /*!< Not Interrupt Enable */
5953
#define SDIO_CMD_CEATACMD_Pos               (14U)                              
5954
#define SDIO_CMD_CEATACMD_Msk               (0x1U << SDIO_CMD_CEATACMD_Pos)    /*!< 0x00004000 */
5955
#define SDIO_CMD_CEATACMD                   SDIO_CMD_CEATACMD_Msk              /*!< CE-ATA command */
2 mjames 5956
 
5957
/*****************  Bit definition for SDIO_RESPCMD register  *****************/
5 mjames 5958
#define SDIO_RESPCMD_RESPCMD_Pos            (0U)                               
5959
#define SDIO_RESPCMD_RESPCMD_Msk            (0x3FU << SDIO_RESPCMD_RESPCMD_Pos) /*!< 0x0000003F */
5960
#define SDIO_RESPCMD_RESPCMD                SDIO_RESPCMD_RESPCMD_Msk           /*!< Response command index */
2 mjames 5961
 
5962
/******************  Bit definition for SDIO_RESP0 register  ******************/
5 mjames 5963
#define SDIO_RESP0_CARDSTATUS0_Pos          (0U)                               
5964
#define SDIO_RESP0_CARDSTATUS0_Msk          (0xFFFFFFFFU << SDIO_RESP0_CARDSTATUS0_Pos) /*!< 0xFFFFFFFF */
5965
#define SDIO_RESP0_CARDSTATUS0              SDIO_RESP0_CARDSTATUS0_Msk         /*!< Card Status */
2 mjames 5966
 
5967
/******************  Bit definition for SDIO_RESP1 register  ******************/
5 mjames 5968
#define SDIO_RESP1_CARDSTATUS1_Pos          (0U)                               
5969
#define SDIO_RESP1_CARDSTATUS1_Msk          (0xFFFFFFFFU << SDIO_RESP1_CARDSTATUS1_Pos) /*!< 0xFFFFFFFF */
5970
#define SDIO_RESP1_CARDSTATUS1              SDIO_RESP1_CARDSTATUS1_Msk         /*!< Card Status */
2 mjames 5971
 
5972
/******************  Bit definition for SDIO_RESP2 register  ******************/
5 mjames 5973
#define SDIO_RESP2_CARDSTATUS2_Pos          (0U)                               
5974
#define SDIO_RESP2_CARDSTATUS2_Msk          (0xFFFFFFFFU << SDIO_RESP2_CARDSTATUS2_Pos) /*!< 0xFFFFFFFF */
5975
#define SDIO_RESP2_CARDSTATUS2              SDIO_RESP2_CARDSTATUS2_Msk         /*!< Card Status */
2 mjames 5976
 
5977
/******************  Bit definition for SDIO_RESP3 register  ******************/
5 mjames 5978
#define SDIO_RESP3_CARDSTATUS3_Pos          (0U)                               
5979
#define SDIO_RESP3_CARDSTATUS3_Msk          (0xFFFFFFFFU << SDIO_RESP3_CARDSTATUS3_Pos) /*!< 0xFFFFFFFF */
5980
#define SDIO_RESP3_CARDSTATUS3              SDIO_RESP3_CARDSTATUS3_Msk         /*!< Card Status */
2 mjames 5981
 
5982
/******************  Bit definition for SDIO_RESP4 register  ******************/
5 mjames 5983
#define SDIO_RESP4_CARDSTATUS4_Pos          (0U)                               
5984
#define SDIO_RESP4_CARDSTATUS4_Msk          (0xFFFFFFFFU << SDIO_RESP4_CARDSTATUS4_Pos) /*!< 0xFFFFFFFF */
5985
#define SDIO_RESP4_CARDSTATUS4              SDIO_RESP4_CARDSTATUS4_Msk         /*!< Card Status */
2 mjames 5986
 
5987
/******************  Bit definition for SDIO_DTIMER register  *****************/
5 mjames 5988
#define SDIO_DTIMER_DATATIME_Pos            (0U)                               
5989
#define SDIO_DTIMER_DATATIME_Msk            (0xFFFFFFFFU << SDIO_DTIMER_DATATIME_Pos) /*!< 0xFFFFFFFF */
5990
#define SDIO_DTIMER_DATATIME                SDIO_DTIMER_DATATIME_Msk           /*!< Data timeout period. */
2 mjames 5991
 
5992
/******************  Bit definition for SDIO_DLEN register  *******************/
5 mjames 5993
#define SDIO_DLEN_DATALENGTH_Pos            (0U)                               
5994
#define SDIO_DLEN_DATALENGTH_Msk            (0x1FFFFFFU << SDIO_DLEN_DATALENGTH_Pos) /*!< 0x01FFFFFF */
5995
#define SDIO_DLEN_DATALENGTH                SDIO_DLEN_DATALENGTH_Msk           /*!< Data length value */
2 mjames 5996
 
5997
/******************  Bit definition for SDIO_DCTRL register  ******************/
5 mjames 5998
#define SDIO_DCTRL_DTEN_Pos                 (0U)                               
5999
#define SDIO_DCTRL_DTEN_Msk                 (0x1U << SDIO_DCTRL_DTEN_Pos)      /*!< 0x00000001 */
6000
#define SDIO_DCTRL_DTEN                     SDIO_DCTRL_DTEN_Msk                /*!< Data transfer enabled bit */
6001
#define SDIO_DCTRL_DTDIR_Pos                (1U)                               
6002
#define SDIO_DCTRL_DTDIR_Msk                (0x1U << SDIO_DCTRL_DTDIR_Pos)     /*!< 0x00000002 */
6003
#define SDIO_DCTRL_DTDIR                    SDIO_DCTRL_DTDIR_Msk               /*!< Data transfer direction selection */
6004
#define SDIO_DCTRL_DTMODE_Pos               (2U)                               
6005
#define SDIO_DCTRL_DTMODE_Msk               (0x1U << SDIO_DCTRL_DTMODE_Pos)    /*!< 0x00000004 */
6006
#define SDIO_DCTRL_DTMODE                   SDIO_DCTRL_DTMODE_Msk              /*!< Data transfer mode selection */
6007
#define SDIO_DCTRL_DMAEN_Pos                (3U)                               
6008
#define SDIO_DCTRL_DMAEN_Msk                (0x1U << SDIO_DCTRL_DMAEN_Pos)     /*!< 0x00000008 */
6009
#define SDIO_DCTRL_DMAEN                    SDIO_DCTRL_DMAEN_Msk               /*!< DMA enabled bit */
2 mjames 6010
 
5 mjames 6011
#define SDIO_DCTRL_DBLOCKSIZE_Pos           (4U)                               
6012
#define SDIO_DCTRL_DBLOCKSIZE_Msk           (0xFU << SDIO_DCTRL_DBLOCKSIZE_Pos) /*!< 0x000000F0 */
6013
#define SDIO_DCTRL_DBLOCKSIZE               SDIO_DCTRL_DBLOCKSIZE_Msk          /*!< DBLOCKSIZE[3:0] bits (Data block size) */
6014
#define SDIO_DCTRL_DBLOCKSIZE_0             (0x1U << SDIO_DCTRL_DBLOCKSIZE_Pos) /*!< 0x0010 */
6015
#define SDIO_DCTRL_DBLOCKSIZE_1             (0x2U << SDIO_DCTRL_DBLOCKSIZE_Pos) /*!< 0x0020 */
6016
#define SDIO_DCTRL_DBLOCKSIZE_2             (0x4U << SDIO_DCTRL_DBLOCKSIZE_Pos) /*!< 0x0040 */
6017
#define SDIO_DCTRL_DBLOCKSIZE_3             (0x8U << SDIO_DCTRL_DBLOCKSIZE_Pos) /*!< 0x0080 */
2 mjames 6018
 
5 mjames 6019
#define SDIO_DCTRL_RWSTART_Pos              (8U)                               
6020
#define SDIO_DCTRL_RWSTART_Msk              (0x1U << SDIO_DCTRL_RWSTART_Pos)   /*!< 0x00000100 */
6021
#define SDIO_DCTRL_RWSTART                  SDIO_DCTRL_RWSTART_Msk             /*!< Read wait start */
6022
#define SDIO_DCTRL_RWSTOP_Pos               (9U)                               
6023
#define SDIO_DCTRL_RWSTOP_Msk               (0x1U << SDIO_DCTRL_RWSTOP_Pos)    /*!< 0x00000200 */
6024
#define SDIO_DCTRL_RWSTOP                   SDIO_DCTRL_RWSTOP_Msk              /*!< Read wait stop */
6025
#define SDIO_DCTRL_RWMOD_Pos                (10U)                              
6026
#define SDIO_DCTRL_RWMOD_Msk                (0x1U << SDIO_DCTRL_RWMOD_Pos)     /*!< 0x00000400 */
6027
#define SDIO_DCTRL_RWMOD                    SDIO_DCTRL_RWMOD_Msk               /*!< Read wait mode */
6028
#define SDIO_DCTRL_SDIOEN_Pos               (11U)                              
6029
#define SDIO_DCTRL_SDIOEN_Msk               (0x1U << SDIO_DCTRL_SDIOEN_Pos)    /*!< 0x00000800 */
6030
#define SDIO_DCTRL_SDIOEN                   SDIO_DCTRL_SDIOEN_Msk              /*!< SD I/O enable functions */
2 mjames 6031
 
6032
/******************  Bit definition for SDIO_DCOUNT register  *****************/
5 mjames 6033
#define SDIO_DCOUNT_DATACOUNT_Pos           (0U)                               
6034
#define SDIO_DCOUNT_DATACOUNT_Msk           (0x1FFFFFFU << SDIO_DCOUNT_DATACOUNT_Pos) /*!< 0x01FFFFFF */
6035
#define SDIO_DCOUNT_DATACOUNT               SDIO_DCOUNT_DATACOUNT_Msk          /*!< Data count value */
2 mjames 6036
 
6037
/******************  Bit definition for SDIO_STA register  ********************/
5 mjames 6038
#define SDIO_STA_CCRCFAIL_Pos               (0U)                               
6039
#define SDIO_STA_CCRCFAIL_Msk               (0x1U << SDIO_STA_CCRCFAIL_Pos)    /*!< 0x00000001 */
6040
#define SDIO_STA_CCRCFAIL                   SDIO_STA_CCRCFAIL_Msk              /*!< Command response received (CRC check failed) */
6041
#define SDIO_STA_DCRCFAIL_Pos               (1U)                               
6042
#define SDIO_STA_DCRCFAIL_Msk               (0x1U << SDIO_STA_DCRCFAIL_Pos)    /*!< 0x00000002 */
6043
#define SDIO_STA_DCRCFAIL                   SDIO_STA_DCRCFAIL_Msk              /*!< Data block sent/received (CRC check failed) */
6044
#define SDIO_STA_CTIMEOUT_Pos               (2U)                               
6045
#define SDIO_STA_CTIMEOUT_Msk               (0x1U << SDIO_STA_CTIMEOUT_Pos)    /*!< 0x00000004 */
6046
#define SDIO_STA_CTIMEOUT                   SDIO_STA_CTIMEOUT_Msk              /*!< Command response timeout */
6047
#define SDIO_STA_DTIMEOUT_Pos               (3U)                               
6048
#define SDIO_STA_DTIMEOUT_Msk               (0x1U << SDIO_STA_DTIMEOUT_Pos)    /*!< 0x00000008 */
6049
#define SDIO_STA_DTIMEOUT                   SDIO_STA_DTIMEOUT_Msk              /*!< Data timeout */
6050
#define SDIO_STA_TXUNDERR_Pos               (4U)                               
6051
#define SDIO_STA_TXUNDERR_Msk               (0x1U << SDIO_STA_TXUNDERR_Pos)    /*!< 0x00000010 */
6052
#define SDIO_STA_TXUNDERR                   SDIO_STA_TXUNDERR_Msk              /*!< Transmit FIFO underrun error */
6053
#define SDIO_STA_RXOVERR_Pos                (5U)                               
6054
#define SDIO_STA_RXOVERR_Msk                (0x1U << SDIO_STA_RXOVERR_Pos)     /*!< 0x00000020 */
6055
#define SDIO_STA_RXOVERR                    SDIO_STA_RXOVERR_Msk               /*!< Received FIFO overrun error */
6056
#define SDIO_STA_CMDREND_Pos                (6U)                               
6057
#define SDIO_STA_CMDREND_Msk                (0x1U << SDIO_STA_CMDREND_Pos)     /*!< 0x00000040 */
6058
#define SDIO_STA_CMDREND                    SDIO_STA_CMDREND_Msk               /*!< Command response received (CRC check passed) */
6059
#define SDIO_STA_CMDSENT_Pos                (7U)                               
6060
#define SDIO_STA_CMDSENT_Msk                (0x1U << SDIO_STA_CMDSENT_Pos)     /*!< 0x00000080 */
6061
#define SDIO_STA_CMDSENT                    SDIO_STA_CMDSENT_Msk               /*!< Command sent (no response required) */
6062
#define SDIO_STA_DATAEND_Pos                (8U)                               
6063
#define SDIO_STA_DATAEND_Msk                (0x1U << SDIO_STA_DATAEND_Pos)     /*!< 0x00000100 */
6064
#define SDIO_STA_DATAEND                    SDIO_STA_DATAEND_Msk               /*!< Data end (data counter, SDIDCOUNT, is zero) */
6065
#define SDIO_STA_STBITERR_Pos               (9U)                               
6066
#define SDIO_STA_STBITERR_Msk               (0x1U << SDIO_STA_STBITERR_Pos)    /*!< 0x00000200 */
6067
#define SDIO_STA_STBITERR                   SDIO_STA_STBITERR_Msk              /*!< Start bit not detected on all data signals in wide bus mode */
6068
#define SDIO_STA_DBCKEND_Pos                (10U)                              
6069
#define SDIO_STA_DBCKEND_Msk                (0x1U << SDIO_STA_DBCKEND_Pos)     /*!< 0x00000400 */
6070
#define SDIO_STA_DBCKEND                    SDIO_STA_DBCKEND_Msk               /*!< Data block sent/received (CRC check passed) */
6071
#define SDIO_STA_CMDACT_Pos                 (11U)                              
6072
#define SDIO_STA_CMDACT_Msk                 (0x1U << SDIO_STA_CMDACT_Pos)      /*!< 0x00000800 */
6073
#define SDIO_STA_CMDACT                     SDIO_STA_CMDACT_Msk                /*!< Command transfer in progress */
6074
#define SDIO_STA_TXACT_Pos                  (12U)                              
6075
#define SDIO_STA_TXACT_Msk                  (0x1U << SDIO_STA_TXACT_Pos)       /*!< 0x00001000 */
6076
#define SDIO_STA_TXACT                      SDIO_STA_TXACT_Msk                 /*!< Data transmit in progress */
6077
#define SDIO_STA_RXACT_Pos                  (13U)                              
6078
#define SDIO_STA_RXACT_Msk                  (0x1U << SDIO_STA_RXACT_Pos)       /*!< 0x00002000 */
6079
#define SDIO_STA_RXACT                      SDIO_STA_RXACT_Msk                 /*!< Data receive in progress */
6080
#define SDIO_STA_TXFIFOHE_Pos               (14U)                              
6081
#define SDIO_STA_TXFIFOHE_Msk               (0x1U << SDIO_STA_TXFIFOHE_Pos)    /*!< 0x00004000 */
6082
#define SDIO_STA_TXFIFOHE                   SDIO_STA_TXFIFOHE_Msk              /*!< Transmit FIFO Half Empty: at least 8 words can be written into the FIFO */
6083
#define SDIO_STA_RXFIFOHF_Pos               (15U)                              
6084
#define SDIO_STA_RXFIFOHF_Msk               (0x1U << SDIO_STA_RXFIFOHF_Pos)    /*!< 0x00008000 */
6085
#define SDIO_STA_RXFIFOHF                   SDIO_STA_RXFIFOHF_Msk              /*!< Receive FIFO Half Full: there are at least 8 words in the FIFO */
6086
#define SDIO_STA_TXFIFOF_Pos                (16U)                              
6087
#define SDIO_STA_TXFIFOF_Msk                (0x1U << SDIO_STA_TXFIFOF_Pos)     /*!< 0x00010000 */
6088
#define SDIO_STA_TXFIFOF                    SDIO_STA_TXFIFOF_Msk               /*!< Transmit FIFO full */
6089
#define SDIO_STA_RXFIFOF_Pos                (17U)                              
6090
#define SDIO_STA_RXFIFOF_Msk                (0x1U << SDIO_STA_RXFIFOF_Pos)     /*!< 0x00020000 */
6091
#define SDIO_STA_RXFIFOF                    SDIO_STA_RXFIFOF_Msk               /*!< Receive FIFO full */
6092
#define SDIO_STA_TXFIFOE_Pos                (18U)                              
6093
#define SDIO_STA_TXFIFOE_Msk                (0x1U << SDIO_STA_TXFIFOE_Pos)     /*!< 0x00040000 */
6094
#define SDIO_STA_TXFIFOE                    SDIO_STA_TXFIFOE_Msk               /*!< Transmit FIFO empty */
6095
#define SDIO_STA_RXFIFOE_Pos                (19U)                              
6096
#define SDIO_STA_RXFIFOE_Msk                (0x1U << SDIO_STA_RXFIFOE_Pos)     /*!< 0x00080000 */
6097
#define SDIO_STA_RXFIFOE                    SDIO_STA_RXFIFOE_Msk               /*!< Receive FIFO empty */
6098
#define SDIO_STA_TXDAVL_Pos                 (20U)                              
6099
#define SDIO_STA_TXDAVL_Msk                 (0x1U << SDIO_STA_TXDAVL_Pos)      /*!< 0x00100000 */
6100
#define SDIO_STA_TXDAVL                     SDIO_STA_TXDAVL_Msk                /*!< Data available in transmit FIFO */
6101
#define SDIO_STA_RXDAVL_Pos                 (21U)                              
6102
#define SDIO_STA_RXDAVL_Msk                 (0x1U << SDIO_STA_RXDAVL_Pos)      /*!< 0x00200000 */
6103
#define SDIO_STA_RXDAVL                     SDIO_STA_RXDAVL_Msk                /*!< Data available in receive FIFO */
6104
#define SDIO_STA_SDIOIT_Pos                 (22U)                              
6105
#define SDIO_STA_SDIOIT_Msk                 (0x1U << SDIO_STA_SDIOIT_Pos)      /*!< 0x00400000 */
6106
#define SDIO_STA_SDIOIT                     SDIO_STA_SDIOIT_Msk                /*!< SDIO interrupt received */
6107
#define SDIO_STA_CEATAEND_Pos               (23U)                              
6108
#define SDIO_STA_CEATAEND_Msk               (0x1U << SDIO_STA_CEATAEND_Pos)    /*!< 0x00800000 */
6109
#define SDIO_STA_CEATAEND                   SDIO_STA_CEATAEND_Msk              /*!< CE-ATA command completion signal received for CMD61 */
2 mjames 6110
 
6111
/*******************  Bit definition for SDIO_ICR register  *******************/
5 mjames 6112
#define SDIO_ICR_CCRCFAILC_Pos              (0U)                               
6113
#define SDIO_ICR_CCRCFAILC_Msk              (0x1U << SDIO_ICR_CCRCFAILC_Pos)   /*!< 0x00000001 */
6114
#define SDIO_ICR_CCRCFAILC                  SDIO_ICR_CCRCFAILC_Msk             /*!< CCRCFAIL flag clear bit */
6115
#define SDIO_ICR_DCRCFAILC_Pos              (1U)                               
6116
#define SDIO_ICR_DCRCFAILC_Msk              (0x1U << SDIO_ICR_DCRCFAILC_Pos)   /*!< 0x00000002 */
6117
#define SDIO_ICR_DCRCFAILC                  SDIO_ICR_DCRCFAILC_Msk             /*!< DCRCFAIL flag clear bit */
6118
#define SDIO_ICR_CTIMEOUTC_Pos              (2U)                               
6119
#define SDIO_ICR_CTIMEOUTC_Msk              (0x1U << SDIO_ICR_CTIMEOUTC_Pos)   /*!< 0x00000004 */
6120
#define SDIO_ICR_CTIMEOUTC                  SDIO_ICR_CTIMEOUTC_Msk             /*!< CTIMEOUT flag clear bit */
6121
#define SDIO_ICR_DTIMEOUTC_Pos              (3U)                               
6122
#define SDIO_ICR_DTIMEOUTC_Msk              (0x1U << SDIO_ICR_DTIMEOUTC_Pos)   /*!< 0x00000008 */
6123
#define SDIO_ICR_DTIMEOUTC                  SDIO_ICR_DTIMEOUTC_Msk             /*!< DTIMEOUT flag clear bit */
6124
#define SDIO_ICR_TXUNDERRC_Pos              (4U)                               
6125
#define SDIO_ICR_TXUNDERRC_Msk              (0x1U << SDIO_ICR_TXUNDERRC_Pos)   /*!< 0x00000010 */
6126
#define SDIO_ICR_TXUNDERRC                  SDIO_ICR_TXUNDERRC_Msk             /*!< TXUNDERR flag clear bit */
6127
#define SDIO_ICR_RXOVERRC_Pos               (5U)                               
6128
#define SDIO_ICR_RXOVERRC_Msk               (0x1U << SDIO_ICR_RXOVERRC_Pos)    /*!< 0x00000020 */
6129
#define SDIO_ICR_RXOVERRC                   SDIO_ICR_RXOVERRC_Msk              /*!< RXOVERR flag clear bit */
6130
#define SDIO_ICR_CMDRENDC_Pos               (6U)                               
6131
#define SDIO_ICR_CMDRENDC_Msk               (0x1U << SDIO_ICR_CMDRENDC_Pos)    /*!< 0x00000040 */
6132
#define SDIO_ICR_CMDRENDC                   SDIO_ICR_CMDRENDC_Msk              /*!< CMDREND flag clear bit */
6133
#define SDIO_ICR_CMDSENTC_Pos               (7U)                               
6134
#define SDIO_ICR_CMDSENTC_Msk               (0x1U << SDIO_ICR_CMDSENTC_Pos)    /*!< 0x00000080 */
6135
#define SDIO_ICR_CMDSENTC                   SDIO_ICR_CMDSENTC_Msk              /*!< CMDSENT flag clear bit */
6136
#define SDIO_ICR_DATAENDC_Pos               (8U)                               
6137
#define SDIO_ICR_DATAENDC_Msk               (0x1U << SDIO_ICR_DATAENDC_Pos)    /*!< 0x00000100 */
6138
#define SDIO_ICR_DATAENDC                   SDIO_ICR_DATAENDC_Msk              /*!< DATAEND flag clear bit */
6139
#define SDIO_ICR_STBITERRC_Pos              (9U)                               
6140
#define SDIO_ICR_STBITERRC_Msk              (0x1U << SDIO_ICR_STBITERRC_Pos)   /*!< 0x00000200 */
6141
#define SDIO_ICR_STBITERRC                  SDIO_ICR_STBITERRC_Msk             /*!< STBITERR flag clear bit */
6142
#define SDIO_ICR_DBCKENDC_Pos               (10U)                              
6143
#define SDIO_ICR_DBCKENDC_Msk               (0x1U << SDIO_ICR_DBCKENDC_Pos)    /*!< 0x00000400 */
6144
#define SDIO_ICR_DBCKENDC                   SDIO_ICR_DBCKENDC_Msk              /*!< DBCKEND flag clear bit */
6145
#define SDIO_ICR_SDIOITC_Pos                (22U)                              
6146
#define SDIO_ICR_SDIOITC_Msk                (0x1U << SDIO_ICR_SDIOITC_Pos)     /*!< 0x00400000 */
6147
#define SDIO_ICR_SDIOITC                    SDIO_ICR_SDIOITC_Msk               /*!< SDIOIT flag clear bit */
6148
#define SDIO_ICR_CEATAENDC_Pos              (23U)                              
6149
#define SDIO_ICR_CEATAENDC_Msk              (0x1U << SDIO_ICR_CEATAENDC_Pos)   /*!< 0x00800000 */
6150
#define SDIO_ICR_CEATAENDC                  SDIO_ICR_CEATAENDC_Msk             /*!< CEATAEND flag clear bit */
2 mjames 6151
 
6152
/******************  Bit definition for SDIO_MASK register  *******************/
5 mjames 6153
#define SDIO_MASK_CCRCFAILIE_Pos            (0U)                               
6154
#define SDIO_MASK_CCRCFAILIE_Msk            (0x1U << SDIO_MASK_CCRCFAILIE_Pos) /*!< 0x00000001 */
6155
#define SDIO_MASK_CCRCFAILIE                SDIO_MASK_CCRCFAILIE_Msk           /*!< Command CRC Fail Interrupt Enable */
6156
#define SDIO_MASK_DCRCFAILIE_Pos            (1U)                               
6157
#define SDIO_MASK_DCRCFAILIE_Msk            (0x1U << SDIO_MASK_DCRCFAILIE_Pos) /*!< 0x00000002 */
6158
#define SDIO_MASK_DCRCFAILIE                SDIO_MASK_DCRCFAILIE_Msk           /*!< Data CRC Fail Interrupt Enable */
6159
#define SDIO_MASK_CTIMEOUTIE_Pos            (2U)                               
6160
#define SDIO_MASK_CTIMEOUTIE_Msk            (0x1U << SDIO_MASK_CTIMEOUTIE_Pos) /*!< 0x00000004 */
6161
#define SDIO_MASK_CTIMEOUTIE                SDIO_MASK_CTIMEOUTIE_Msk           /*!< Command TimeOut Interrupt Enable */
6162
#define SDIO_MASK_DTIMEOUTIE_Pos            (3U)                               
6163
#define SDIO_MASK_DTIMEOUTIE_Msk            (0x1U << SDIO_MASK_DTIMEOUTIE_Pos) /*!< 0x00000008 */
6164
#define SDIO_MASK_DTIMEOUTIE                SDIO_MASK_DTIMEOUTIE_Msk           /*!< Data TimeOut Interrupt Enable */
6165
#define SDIO_MASK_TXUNDERRIE_Pos            (4U)                               
6166
#define SDIO_MASK_TXUNDERRIE_Msk            (0x1U << SDIO_MASK_TXUNDERRIE_Pos) /*!< 0x00000010 */
6167
#define SDIO_MASK_TXUNDERRIE                SDIO_MASK_TXUNDERRIE_Msk           /*!< Tx FIFO UnderRun Error Interrupt Enable */
6168
#define SDIO_MASK_RXOVERRIE_Pos             (5U)                               
6169
#define SDIO_MASK_RXOVERRIE_Msk             (0x1U << SDIO_MASK_RXOVERRIE_Pos)  /*!< 0x00000020 */
6170
#define SDIO_MASK_RXOVERRIE                 SDIO_MASK_RXOVERRIE_Msk            /*!< Rx FIFO OverRun Error Interrupt Enable */
6171
#define SDIO_MASK_CMDRENDIE_Pos             (6U)                               
6172
#define SDIO_MASK_CMDRENDIE_Msk             (0x1U << SDIO_MASK_CMDRENDIE_Pos)  /*!< 0x00000040 */
6173
#define SDIO_MASK_CMDRENDIE                 SDIO_MASK_CMDRENDIE_Msk            /*!< Command Response Received Interrupt Enable */
6174
#define SDIO_MASK_CMDSENTIE_Pos             (7U)                               
6175
#define SDIO_MASK_CMDSENTIE_Msk             (0x1U << SDIO_MASK_CMDSENTIE_Pos)  /*!< 0x00000080 */
6176
#define SDIO_MASK_CMDSENTIE                 SDIO_MASK_CMDSENTIE_Msk            /*!< Command Sent Interrupt Enable */
6177
#define SDIO_MASK_DATAENDIE_Pos             (8U)                               
6178
#define SDIO_MASK_DATAENDIE_Msk             (0x1U << SDIO_MASK_DATAENDIE_Pos)  /*!< 0x00000100 */
6179
#define SDIO_MASK_DATAENDIE                 SDIO_MASK_DATAENDIE_Msk            /*!< Data End Interrupt Enable */
6180
#define SDIO_MASK_STBITERRIE_Pos            (9U)                               
6181
#define SDIO_MASK_STBITERRIE_Msk            (0x1U << SDIO_MASK_STBITERRIE_Pos) /*!< 0x00000200 */
6182
#define SDIO_MASK_STBITERRIE                SDIO_MASK_STBITERRIE_Msk           /*!< Start Bit Error Interrupt Enable */
6183
#define SDIO_MASK_DBCKENDIE_Pos             (10U)                              
6184
#define SDIO_MASK_DBCKENDIE_Msk             (0x1U << SDIO_MASK_DBCKENDIE_Pos)  /*!< 0x00000400 */
6185
#define SDIO_MASK_DBCKENDIE                 SDIO_MASK_DBCKENDIE_Msk            /*!< Data Block End Interrupt Enable */
6186
#define SDIO_MASK_CMDACTIE_Pos              (11U)                              
6187
#define SDIO_MASK_CMDACTIE_Msk              (0x1U << SDIO_MASK_CMDACTIE_Pos)   /*!< 0x00000800 */
6188
#define SDIO_MASK_CMDACTIE                  SDIO_MASK_CMDACTIE_Msk             /*!< Command Acting Interrupt Enable */
6189
#define SDIO_MASK_TXACTIE_Pos               (12U)                              
6190
#define SDIO_MASK_TXACTIE_Msk               (0x1U << SDIO_MASK_TXACTIE_Pos)    /*!< 0x00001000 */
6191
#define SDIO_MASK_TXACTIE                   SDIO_MASK_TXACTIE_Msk              /*!< Data Transmit Acting Interrupt Enable */
6192
#define SDIO_MASK_RXACTIE_Pos               (13U)                              
6193
#define SDIO_MASK_RXACTIE_Msk               (0x1U << SDIO_MASK_RXACTIE_Pos)    /*!< 0x00002000 */
6194
#define SDIO_MASK_RXACTIE                   SDIO_MASK_RXACTIE_Msk              /*!< Data receive acting interrupt enabled */
6195
#define SDIO_MASK_TXFIFOHEIE_Pos            (14U)                              
6196
#define SDIO_MASK_TXFIFOHEIE_Msk            (0x1U << SDIO_MASK_TXFIFOHEIE_Pos) /*!< 0x00004000 */
6197
#define SDIO_MASK_TXFIFOHEIE                SDIO_MASK_TXFIFOHEIE_Msk           /*!< Tx FIFO Half Empty interrupt Enable */
6198
#define SDIO_MASK_RXFIFOHFIE_Pos            (15U)                              
6199
#define SDIO_MASK_RXFIFOHFIE_Msk            (0x1U << SDIO_MASK_RXFIFOHFIE_Pos) /*!< 0x00008000 */
6200
#define SDIO_MASK_RXFIFOHFIE                SDIO_MASK_RXFIFOHFIE_Msk           /*!< Rx FIFO Half Full interrupt Enable */
6201
#define SDIO_MASK_TXFIFOFIE_Pos             (16U)                              
6202
#define SDIO_MASK_TXFIFOFIE_Msk             (0x1U << SDIO_MASK_TXFIFOFIE_Pos)  /*!< 0x00010000 */
6203
#define SDIO_MASK_TXFIFOFIE                 SDIO_MASK_TXFIFOFIE_Msk            /*!< Tx FIFO Full interrupt Enable */
6204
#define SDIO_MASK_RXFIFOFIE_Pos             (17U)                              
6205
#define SDIO_MASK_RXFIFOFIE_Msk             (0x1U << SDIO_MASK_RXFIFOFIE_Pos)  /*!< 0x00020000 */
6206
#define SDIO_MASK_RXFIFOFIE                 SDIO_MASK_RXFIFOFIE_Msk            /*!< Rx FIFO Full interrupt Enable */
6207
#define SDIO_MASK_TXFIFOEIE_Pos             (18U)                              
6208
#define SDIO_MASK_TXFIFOEIE_Msk             (0x1U << SDIO_MASK_TXFIFOEIE_Pos)  /*!< 0x00040000 */
6209
#define SDIO_MASK_TXFIFOEIE                 SDIO_MASK_TXFIFOEIE_Msk            /*!< Tx FIFO Empty interrupt Enable */
6210
#define SDIO_MASK_RXFIFOEIE_Pos             (19U)                              
6211
#define SDIO_MASK_RXFIFOEIE_Msk             (0x1U << SDIO_MASK_RXFIFOEIE_Pos)  /*!< 0x00080000 */
6212
#define SDIO_MASK_RXFIFOEIE                 SDIO_MASK_RXFIFOEIE_Msk            /*!< Rx FIFO Empty interrupt Enable */
6213
#define SDIO_MASK_TXDAVLIE_Pos              (20U)                              
6214
#define SDIO_MASK_TXDAVLIE_Msk              (0x1U << SDIO_MASK_TXDAVLIE_Pos)   /*!< 0x00100000 */
6215
#define SDIO_MASK_TXDAVLIE                  SDIO_MASK_TXDAVLIE_Msk             /*!< Data available in Tx FIFO interrupt Enable */
6216
#define SDIO_MASK_RXDAVLIE_Pos              (21U)                              
6217
#define SDIO_MASK_RXDAVLIE_Msk              (0x1U << SDIO_MASK_RXDAVLIE_Pos)   /*!< 0x00200000 */
6218
#define SDIO_MASK_RXDAVLIE                  SDIO_MASK_RXDAVLIE_Msk             /*!< Data available in Rx FIFO interrupt Enable */
6219
#define SDIO_MASK_SDIOITIE_Pos              (22U)                              
6220
#define SDIO_MASK_SDIOITIE_Msk              (0x1U << SDIO_MASK_SDIOITIE_Pos)   /*!< 0x00400000 */
6221
#define SDIO_MASK_SDIOITIE                  SDIO_MASK_SDIOITIE_Msk             /*!< SDIO Mode Interrupt Received interrupt Enable */
6222
#define SDIO_MASK_CEATAENDIE_Pos            (23U)                              
6223
#define SDIO_MASK_CEATAENDIE_Msk            (0x1U << SDIO_MASK_CEATAENDIE_Pos) /*!< 0x00800000 */
6224
#define SDIO_MASK_CEATAENDIE                SDIO_MASK_CEATAENDIE_Msk           /*!< CE-ATA command completion signal received Interrupt Enable */
2 mjames 6225
 
6226
/*****************  Bit definition for SDIO_FIFOCNT register  *****************/
5 mjames 6227
#define SDIO_FIFOCNT_FIFOCOUNT_Pos          (0U)                               
6228
#define SDIO_FIFOCNT_FIFOCOUNT_Msk          (0xFFFFFFU << SDIO_FIFOCNT_FIFOCOUNT_Pos) /*!< 0x00FFFFFF */
6229
#define SDIO_FIFOCNT_FIFOCOUNT              SDIO_FIFOCNT_FIFOCOUNT_Msk         /*!< Remaining number of words to be written to or read from the FIFO */
2 mjames 6230
 
6231
/******************  Bit definition for SDIO_FIFO register  *******************/
5 mjames 6232
#define SDIO_FIFO_FIFODATA_Pos              (0U)                               
6233
#define SDIO_FIFO_FIFODATA_Msk              (0xFFFFFFFFU << SDIO_FIFO_FIFODATA_Pos) /*!< 0xFFFFFFFF */
6234
#define SDIO_FIFO_FIFODATA                  SDIO_FIFO_FIFODATA_Msk             /*!< Receive and transmit FIFO data */
2 mjames 6235
 
6236
 
6237
 
6238
/******************************************************************************/
6239
/*                                                                            */
6240
/*                        Serial Peripheral Interface                         */
6241
/*                                                                            */
6242
/******************************************************************************/
6243
 
6244
/*******************  Bit definition for SPI_CR1 register  ********************/
5 mjames 6245
#define SPI_CR1_CPHA_Pos                    (0U)                               
6246
#define SPI_CR1_CPHA_Msk                    (0x1U << SPI_CR1_CPHA_Pos)         /*!< 0x00000001 */
6247
#define SPI_CR1_CPHA                        SPI_CR1_CPHA_Msk                   /*!< Clock Phase */
6248
#define SPI_CR1_CPOL_Pos                    (1U)                               
6249
#define SPI_CR1_CPOL_Msk                    (0x1U << SPI_CR1_CPOL_Pos)         /*!< 0x00000002 */
6250
#define SPI_CR1_CPOL                        SPI_CR1_CPOL_Msk                   /*!< Clock Polarity */
6251
#define SPI_CR1_MSTR_Pos                    (2U)                               
6252
#define SPI_CR1_MSTR_Msk                    (0x1U << SPI_CR1_MSTR_Pos)         /*!< 0x00000004 */
6253
#define SPI_CR1_MSTR                        SPI_CR1_MSTR_Msk                   /*!< Master Selection */
2 mjames 6254
 
5 mjames 6255
#define SPI_CR1_BR_Pos                      (3U)                               
6256
#define SPI_CR1_BR_Msk                      (0x7U << SPI_CR1_BR_Pos)           /*!< 0x00000038 */
6257
#define SPI_CR1_BR                          SPI_CR1_BR_Msk                     /*!< BR[2:0] bits (Baud Rate Control) */
6258
#define SPI_CR1_BR_0                        (0x1U << SPI_CR1_BR_Pos)           /*!< 0x00000008 */
6259
#define SPI_CR1_BR_1                        (0x2U << SPI_CR1_BR_Pos)           /*!< 0x00000010 */
6260
#define SPI_CR1_BR_2                        (0x4U << SPI_CR1_BR_Pos)           /*!< 0x00000020 */
2 mjames 6261
 
5 mjames 6262
#define SPI_CR1_SPE_Pos                     (6U)                               
6263
#define SPI_CR1_SPE_Msk                     (0x1U << SPI_CR1_SPE_Pos)          /*!< 0x00000040 */
6264
#define SPI_CR1_SPE                         SPI_CR1_SPE_Msk                    /*!< SPI Enable */
6265
#define SPI_CR1_LSBFIRST_Pos                (7U)                               
6266
#define SPI_CR1_LSBFIRST_Msk                (0x1U << SPI_CR1_LSBFIRST_Pos)     /*!< 0x00000080 */
6267
#define SPI_CR1_LSBFIRST                    SPI_CR1_LSBFIRST_Msk               /*!< Frame Format */
6268
#define SPI_CR1_SSI_Pos                     (8U)                               
6269
#define SPI_CR1_SSI_Msk                     (0x1U << SPI_CR1_SSI_Pos)          /*!< 0x00000100 */
6270
#define SPI_CR1_SSI                         SPI_CR1_SSI_Msk                    /*!< Internal slave select */
6271
#define SPI_CR1_SSM_Pos                     (9U)                               
6272
#define SPI_CR1_SSM_Msk                     (0x1U << SPI_CR1_SSM_Pos)          /*!< 0x00000200 */
6273
#define SPI_CR1_SSM                         SPI_CR1_SSM_Msk                    /*!< Software slave management */
6274
#define SPI_CR1_RXONLY_Pos                  (10U)                              
6275
#define SPI_CR1_RXONLY_Msk                  (0x1U << SPI_CR1_RXONLY_Pos)       /*!< 0x00000400 */
6276
#define SPI_CR1_RXONLY                      SPI_CR1_RXONLY_Msk                 /*!< Receive only */
6277
#define SPI_CR1_DFF_Pos                     (11U)                              
6278
#define SPI_CR1_DFF_Msk                     (0x1U << SPI_CR1_DFF_Pos)          /*!< 0x00000800 */
6279
#define SPI_CR1_DFF                         SPI_CR1_DFF_Msk                    /*!< Data Frame Format */
6280
#define SPI_CR1_CRCNEXT_Pos                 (12U)                              
6281
#define SPI_CR1_CRCNEXT_Msk                 (0x1U << SPI_CR1_CRCNEXT_Pos)      /*!< 0x00001000 */
6282
#define SPI_CR1_CRCNEXT                     SPI_CR1_CRCNEXT_Msk                /*!< Transmit CRC next */
6283
#define SPI_CR1_CRCEN_Pos                   (13U)                              
6284
#define SPI_CR1_CRCEN_Msk                   (0x1U << SPI_CR1_CRCEN_Pos)        /*!< 0x00002000 */
6285
#define SPI_CR1_CRCEN                       SPI_CR1_CRCEN_Msk                  /*!< Hardware CRC calculation enable */
6286
#define SPI_CR1_BIDIOE_Pos                  (14U)                              
6287
#define SPI_CR1_BIDIOE_Msk                  (0x1U << SPI_CR1_BIDIOE_Pos)       /*!< 0x00004000 */
6288
#define SPI_CR1_BIDIOE                      SPI_CR1_BIDIOE_Msk                 /*!< Output enable in bidirectional mode */
6289
#define SPI_CR1_BIDIMODE_Pos                (15U)                              
6290
#define SPI_CR1_BIDIMODE_Msk                (0x1U << SPI_CR1_BIDIMODE_Pos)     /*!< 0x00008000 */
6291
#define SPI_CR1_BIDIMODE                    SPI_CR1_BIDIMODE_Msk               /*!< Bidirectional data mode enable */
2 mjames 6292
 
6293
/*******************  Bit definition for SPI_CR2 register  ********************/
5 mjames 6294
#define SPI_CR2_RXDMAEN_Pos                 (0U)                               
6295
#define SPI_CR2_RXDMAEN_Msk                 (0x1U << SPI_CR2_RXDMAEN_Pos)      /*!< 0x00000001 */
6296
#define SPI_CR2_RXDMAEN                     SPI_CR2_RXDMAEN_Msk                /*!< Rx Buffer DMA Enable */
6297
#define SPI_CR2_TXDMAEN_Pos                 (1U)                               
6298
#define SPI_CR2_TXDMAEN_Msk                 (0x1U << SPI_CR2_TXDMAEN_Pos)      /*!< 0x00000002 */
6299
#define SPI_CR2_TXDMAEN                     SPI_CR2_TXDMAEN_Msk                /*!< Tx Buffer DMA Enable */
6300
#define SPI_CR2_SSOE_Pos                    (2U)                               
6301
#define SPI_CR2_SSOE_Msk                    (0x1U << SPI_CR2_SSOE_Pos)         /*!< 0x00000004 */
6302
#define SPI_CR2_SSOE                        SPI_CR2_SSOE_Msk                   /*!< SS Output Enable */
6303
#define SPI_CR2_ERRIE_Pos                   (5U)                               
6304
#define SPI_CR2_ERRIE_Msk                   (0x1U << SPI_CR2_ERRIE_Pos)        /*!< 0x00000020 */
6305
#define SPI_CR2_ERRIE                       SPI_CR2_ERRIE_Msk                  /*!< Error Interrupt Enable */
6306
#define SPI_CR2_RXNEIE_Pos                  (6U)                               
6307
#define SPI_CR2_RXNEIE_Msk                  (0x1U << SPI_CR2_RXNEIE_Pos)       /*!< 0x00000040 */
6308
#define SPI_CR2_RXNEIE                      SPI_CR2_RXNEIE_Msk                 /*!< RX buffer Not Empty Interrupt Enable */
6309
#define SPI_CR2_TXEIE_Pos                   (7U)                               
6310
#define SPI_CR2_TXEIE_Msk                   (0x1U << SPI_CR2_TXEIE_Pos)        /*!< 0x00000080 */
6311
#define SPI_CR2_TXEIE                       SPI_CR2_TXEIE_Msk                  /*!< Tx buffer Empty Interrupt Enable */
2 mjames 6312
 
6313
/********************  Bit definition for SPI_SR register  ********************/
5 mjames 6314
#define SPI_SR_RXNE_Pos                     (0U)                               
6315
#define SPI_SR_RXNE_Msk                     (0x1U << SPI_SR_RXNE_Pos)          /*!< 0x00000001 */
6316
#define SPI_SR_RXNE                         SPI_SR_RXNE_Msk                    /*!< Receive buffer Not Empty */
6317
#define SPI_SR_TXE_Pos                      (1U)                               
6318
#define SPI_SR_TXE_Msk                      (0x1U << SPI_SR_TXE_Pos)           /*!< 0x00000002 */
6319
#define SPI_SR_TXE                          SPI_SR_TXE_Msk                     /*!< Transmit buffer Empty */
6320
#define SPI_SR_CHSIDE_Pos                   (2U)                               
6321
#define SPI_SR_CHSIDE_Msk                   (0x1U << SPI_SR_CHSIDE_Pos)        /*!< 0x00000004 */
6322
#define SPI_SR_CHSIDE                       SPI_SR_CHSIDE_Msk                  /*!< Channel side */
6323
#define SPI_SR_UDR_Pos                      (3U)                               
6324
#define SPI_SR_UDR_Msk                      (0x1U << SPI_SR_UDR_Pos)           /*!< 0x00000008 */
6325
#define SPI_SR_UDR                          SPI_SR_UDR_Msk                     /*!< Underrun flag */
6326
#define SPI_SR_CRCERR_Pos                   (4U)                               
6327
#define SPI_SR_CRCERR_Msk                   (0x1U << SPI_SR_CRCERR_Pos)        /*!< 0x00000010 */
6328
#define SPI_SR_CRCERR                       SPI_SR_CRCERR_Msk                  /*!< CRC Error flag */
6329
#define SPI_SR_MODF_Pos                     (5U)                               
6330
#define SPI_SR_MODF_Msk                     (0x1U << SPI_SR_MODF_Pos)          /*!< 0x00000020 */
6331
#define SPI_SR_MODF                         SPI_SR_MODF_Msk                    /*!< Mode fault */
6332
#define SPI_SR_OVR_Pos                      (6U)                               
6333
#define SPI_SR_OVR_Msk                      (0x1U << SPI_SR_OVR_Pos)           /*!< 0x00000040 */
6334
#define SPI_SR_OVR                          SPI_SR_OVR_Msk                     /*!< Overrun flag */
6335
#define SPI_SR_BSY_Pos                      (7U)                               
6336
#define SPI_SR_BSY_Msk                      (0x1U << SPI_SR_BSY_Pos)           /*!< 0x00000080 */
6337
#define SPI_SR_BSY                          SPI_SR_BSY_Msk                     /*!< Busy flag */
2 mjames 6338
 
6339
/********************  Bit definition for SPI_DR register  ********************/
5 mjames 6340
#define SPI_DR_DR_Pos                       (0U)                               
6341
#define SPI_DR_DR_Msk                       (0xFFFFU << SPI_DR_DR_Pos)         /*!< 0x0000FFFF */
6342
#define SPI_DR_DR                           SPI_DR_DR_Msk                      /*!< Data Register */
2 mjames 6343
 
6344
/*******************  Bit definition for SPI_CRCPR register  ******************/
5 mjames 6345
#define SPI_CRCPR_CRCPOLY_Pos               (0U)                               
6346
#define SPI_CRCPR_CRCPOLY_Msk               (0xFFFFU << SPI_CRCPR_CRCPOLY_Pos) /*!< 0x0000FFFF */
6347
#define SPI_CRCPR_CRCPOLY                   SPI_CRCPR_CRCPOLY_Msk              /*!< CRC polynomial register */
2 mjames 6348
 
6349
/******************  Bit definition for SPI_RXCRCR register  ******************/
5 mjames 6350
#define SPI_RXCRCR_RXCRC_Pos                (0U)                               
6351
#define SPI_RXCRCR_RXCRC_Msk                (0xFFFFU << SPI_RXCRCR_RXCRC_Pos)  /*!< 0x0000FFFF */
6352
#define SPI_RXCRCR_RXCRC                    SPI_RXCRCR_RXCRC_Msk               /*!< Rx CRC Register */
2 mjames 6353
 
6354
/******************  Bit definition for SPI_TXCRCR register  ******************/
5 mjames 6355
#define SPI_TXCRCR_TXCRC_Pos                (0U)                               
6356
#define SPI_TXCRCR_TXCRC_Msk                (0xFFFFU << SPI_TXCRCR_TXCRC_Pos)  /*!< 0x0000FFFF */
6357
#define SPI_TXCRCR_TXCRC                    SPI_TXCRCR_TXCRC_Msk               /*!< Tx CRC Register */
2 mjames 6358
 
6359
/******************  Bit definition for SPI_I2SCFGR register  *****************/
5 mjames 6360
#define SPI_I2SCFGR_I2SMOD_Pos              (11U)                              
6361
#define SPI_I2SCFGR_I2SMOD_Msk              (0x1U << SPI_I2SCFGR_I2SMOD_Pos)   /*!< 0x00000800 */
6362
#define SPI_I2SCFGR_I2SMOD                  SPI_I2SCFGR_I2SMOD_Msk             /*!< I2S mode selection */
2 mjames 6363
 
6364
 
6365
/******************************************************************************/
6366
/*                                                                            */
6367
/*                      Inter-integrated Circuit Interface                    */
6368
/*                                                                            */
6369
/******************************************************************************/
6370
 
6371
/*******************  Bit definition for I2C_CR1 register  ********************/
5 mjames 6372
#define I2C_CR1_PE_Pos                      (0U)                               
6373
#define I2C_CR1_PE_Msk                      (0x1U << I2C_CR1_PE_Pos)           /*!< 0x00000001 */
6374
#define I2C_CR1_PE                          I2C_CR1_PE_Msk                     /*!< Peripheral Enable */
6375
#define I2C_CR1_SMBUS_Pos                   (1U)                               
6376
#define I2C_CR1_SMBUS_Msk                   (0x1U << I2C_CR1_SMBUS_Pos)        /*!< 0x00000002 */
6377
#define I2C_CR1_SMBUS                       I2C_CR1_SMBUS_Msk                  /*!< SMBus Mode */
6378
#define I2C_CR1_SMBTYPE_Pos                 (3U)                               
6379
#define I2C_CR1_SMBTYPE_Msk                 (0x1U << I2C_CR1_SMBTYPE_Pos)      /*!< 0x00000008 */
6380
#define I2C_CR1_SMBTYPE                     I2C_CR1_SMBTYPE_Msk                /*!< SMBus Type */
6381
#define I2C_CR1_ENARP_Pos                   (4U)                               
6382
#define I2C_CR1_ENARP_Msk                   (0x1U << I2C_CR1_ENARP_Pos)        /*!< 0x00000010 */
6383
#define I2C_CR1_ENARP                       I2C_CR1_ENARP_Msk                  /*!< ARP Enable */
6384
#define I2C_CR1_ENPEC_Pos                   (5U)                               
6385
#define I2C_CR1_ENPEC_Msk                   (0x1U << I2C_CR1_ENPEC_Pos)        /*!< 0x00000020 */
6386
#define I2C_CR1_ENPEC                       I2C_CR1_ENPEC_Msk                  /*!< PEC Enable */
6387
#define I2C_CR1_ENGC_Pos                    (6U)                               
6388
#define I2C_CR1_ENGC_Msk                    (0x1U << I2C_CR1_ENGC_Pos)         /*!< 0x00000040 */
6389
#define I2C_CR1_ENGC                        I2C_CR1_ENGC_Msk                   /*!< General Call Enable */
6390
#define I2C_CR1_NOSTRETCH_Pos               (7U)                               
6391
#define I2C_CR1_NOSTRETCH_Msk               (0x1U << I2C_CR1_NOSTRETCH_Pos)    /*!< 0x00000080 */
6392
#define I2C_CR1_NOSTRETCH                   I2C_CR1_NOSTRETCH_Msk              /*!< Clock Stretching Disable (Slave mode) */
6393
#define I2C_CR1_START_Pos                   (8U)                               
6394
#define I2C_CR1_START_Msk                   (0x1U << I2C_CR1_START_Pos)        /*!< 0x00000100 */
6395
#define I2C_CR1_START                       I2C_CR1_START_Msk                  /*!< Start Generation */
6396
#define I2C_CR1_STOP_Pos                    (9U)                               
6397
#define I2C_CR1_STOP_Msk                    (0x1U << I2C_CR1_STOP_Pos)         /*!< 0x00000200 */
6398
#define I2C_CR1_STOP                        I2C_CR1_STOP_Msk                   /*!< Stop Generation */
6399
#define I2C_CR1_ACK_Pos                     (10U)                              
6400
#define I2C_CR1_ACK_Msk                     (0x1U << I2C_CR1_ACK_Pos)          /*!< 0x00000400 */
6401
#define I2C_CR1_ACK                         I2C_CR1_ACK_Msk                    /*!< Acknowledge Enable */
6402
#define I2C_CR1_POS_Pos                     (11U)                              
6403
#define I2C_CR1_POS_Msk                     (0x1U << I2C_CR1_POS_Pos)          /*!< 0x00000800 */
6404
#define I2C_CR1_POS                         I2C_CR1_POS_Msk                    /*!< Acknowledge/PEC Position (for data reception) */
6405
#define I2C_CR1_PEC_Pos                     (12U)                              
6406
#define I2C_CR1_PEC_Msk                     (0x1U << I2C_CR1_PEC_Pos)          /*!< 0x00001000 */
6407
#define I2C_CR1_PEC                         I2C_CR1_PEC_Msk                    /*!< Packet Error Checking */
6408
#define I2C_CR1_ALERT_Pos                   (13U)                              
6409
#define I2C_CR1_ALERT_Msk                   (0x1U << I2C_CR1_ALERT_Pos)        /*!< 0x00002000 */
6410
#define I2C_CR1_ALERT                       I2C_CR1_ALERT_Msk                  /*!< SMBus Alert */
6411
#define I2C_CR1_SWRST_Pos                   (15U)                              
6412
#define I2C_CR1_SWRST_Msk                   (0x1U << I2C_CR1_SWRST_Pos)        /*!< 0x00008000 */
6413
#define I2C_CR1_SWRST                       I2C_CR1_SWRST_Msk                  /*!< Software Reset */
2 mjames 6414
 
6415
/*******************  Bit definition for I2C_CR2 register  ********************/
5 mjames 6416
#define I2C_CR2_FREQ_Pos                    (0U)                               
6417
#define I2C_CR2_FREQ_Msk                    (0x3FU << I2C_CR2_FREQ_Pos)        /*!< 0x0000003F */
6418
#define I2C_CR2_FREQ                        I2C_CR2_FREQ_Msk                   /*!< FREQ[5:0] bits (Peripheral Clock Frequency) */
6419
#define I2C_CR2_FREQ_0                      (0x01U << I2C_CR2_FREQ_Pos)        /*!< 0x00000001 */
6420
#define I2C_CR2_FREQ_1                      (0x02U << I2C_CR2_FREQ_Pos)        /*!< 0x00000002 */
6421
#define I2C_CR2_FREQ_2                      (0x04U << I2C_CR2_FREQ_Pos)        /*!< 0x00000004 */
6422
#define I2C_CR2_FREQ_3                      (0x08U << I2C_CR2_FREQ_Pos)        /*!< 0x00000008 */
6423
#define I2C_CR2_FREQ_4                      (0x10U << I2C_CR2_FREQ_Pos)        /*!< 0x00000010 */
6424
#define I2C_CR2_FREQ_5                      (0x20U << I2C_CR2_FREQ_Pos)        /*!< 0x00000020 */
2 mjames 6425
 
5 mjames 6426
#define I2C_CR2_ITERREN_Pos                 (8U)                               
6427
#define I2C_CR2_ITERREN_Msk                 (0x1U << I2C_CR2_ITERREN_Pos)      /*!< 0x00000100 */
6428
#define I2C_CR2_ITERREN                     I2C_CR2_ITERREN_Msk                /*!< Error Interrupt Enable */
6429
#define I2C_CR2_ITEVTEN_Pos                 (9U)                               
6430
#define I2C_CR2_ITEVTEN_Msk                 (0x1U << I2C_CR2_ITEVTEN_Pos)      /*!< 0x00000200 */
6431
#define I2C_CR2_ITEVTEN                     I2C_CR2_ITEVTEN_Msk                /*!< Event Interrupt Enable */
6432
#define I2C_CR2_ITBUFEN_Pos                 (10U)                              
6433
#define I2C_CR2_ITBUFEN_Msk                 (0x1U << I2C_CR2_ITBUFEN_Pos)      /*!< 0x00000400 */
6434
#define I2C_CR2_ITBUFEN                     I2C_CR2_ITBUFEN_Msk                /*!< Buffer Interrupt Enable */
6435
#define I2C_CR2_DMAEN_Pos                   (11U)                              
6436
#define I2C_CR2_DMAEN_Msk                   (0x1U << I2C_CR2_DMAEN_Pos)        /*!< 0x00000800 */
6437
#define I2C_CR2_DMAEN                       I2C_CR2_DMAEN_Msk                  /*!< DMA Requests Enable */
6438
#define I2C_CR2_LAST_Pos                    (12U)                              
6439
#define I2C_CR2_LAST_Msk                    (0x1U << I2C_CR2_LAST_Pos)         /*!< 0x00001000 */
6440
#define I2C_CR2_LAST                        I2C_CR2_LAST_Msk                   /*!< DMA Last Transfer */
2 mjames 6441
 
6442
/*******************  Bit definition for I2C_OAR1 register  *******************/
5 mjames 6443
#define I2C_OAR1_ADD1_7                     ((uint32_t)0x000000FE)             /*!< Interface Address */
6444
#define I2C_OAR1_ADD8_9                     ((uint32_t)0x00000300)             /*!< Interface Address */
2 mjames 6445
 
5 mjames 6446
#define I2C_OAR1_ADD0_Pos                   (0U)                               
6447
#define I2C_OAR1_ADD0_Msk                   (0x1U << I2C_OAR1_ADD0_Pos)        /*!< 0x00000001 */
6448
#define I2C_OAR1_ADD0                       I2C_OAR1_ADD0_Msk                  /*!< Bit 0 */
6449
#define I2C_OAR1_ADD1_Pos                   (1U)                               
6450
#define I2C_OAR1_ADD1_Msk                   (0x1U << I2C_OAR1_ADD1_Pos)        /*!< 0x00000002 */
6451
#define I2C_OAR1_ADD1                       I2C_OAR1_ADD1_Msk                  /*!< Bit 1 */
6452
#define I2C_OAR1_ADD2_Pos                   (2U)                               
6453
#define I2C_OAR1_ADD2_Msk                   (0x1U << I2C_OAR1_ADD2_Pos)        /*!< 0x00000004 */
6454
#define I2C_OAR1_ADD2                       I2C_OAR1_ADD2_Msk                  /*!< Bit 2 */
6455
#define I2C_OAR1_ADD3_Pos                   (3U)                               
6456
#define I2C_OAR1_ADD3_Msk                   (0x1U << I2C_OAR1_ADD3_Pos)        /*!< 0x00000008 */
6457
#define I2C_OAR1_ADD3                       I2C_OAR1_ADD3_Msk                  /*!< Bit 3 */
6458
#define I2C_OAR1_ADD4_Pos                   (4U)                               
6459
#define I2C_OAR1_ADD4_Msk                   (0x1U << I2C_OAR1_ADD4_Pos)        /*!< 0x00000010 */
6460
#define I2C_OAR1_ADD4                       I2C_OAR1_ADD4_Msk                  /*!< Bit 4 */
6461
#define I2C_OAR1_ADD5_Pos                   (5U)                               
6462
#define I2C_OAR1_ADD5_Msk                   (0x1U << I2C_OAR1_ADD5_Pos)        /*!< 0x00000020 */
6463
#define I2C_OAR1_ADD5                       I2C_OAR1_ADD5_Msk                  /*!< Bit 5 */
6464
#define I2C_OAR1_ADD6_Pos                   (6U)                               
6465
#define I2C_OAR1_ADD6_Msk                   (0x1U << I2C_OAR1_ADD6_Pos)        /*!< 0x00000040 */
6466
#define I2C_OAR1_ADD6                       I2C_OAR1_ADD6_Msk                  /*!< Bit 6 */
6467
#define I2C_OAR1_ADD7_Pos                   (7U)                               
6468
#define I2C_OAR1_ADD7_Msk                   (0x1U << I2C_OAR1_ADD7_Pos)        /*!< 0x00000080 */
6469
#define I2C_OAR1_ADD7                       I2C_OAR1_ADD7_Msk                  /*!< Bit 7 */
6470
#define I2C_OAR1_ADD8_Pos                   (8U)                               
6471
#define I2C_OAR1_ADD8_Msk                   (0x1U << I2C_OAR1_ADD8_Pos)        /*!< 0x00000100 */
6472
#define I2C_OAR1_ADD8                       I2C_OAR1_ADD8_Msk                  /*!< Bit 8 */
6473
#define I2C_OAR1_ADD9_Pos                   (9U)                               
6474
#define I2C_OAR1_ADD9_Msk                   (0x1U << I2C_OAR1_ADD9_Pos)        /*!< 0x00000200 */
6475
#define I2C_OAR1_ADD9                       I2C_OAR1_ADD9_Msk                  /*!< Bit 9 */
2 mjames 6476
 
5 mjames 6477
#define I2C_OAR1_ADDMODE_Pos                (15U)                              
6478
#define I2C_OAR1_ADDMODE_Msk                (0x1U << I2C_OAR1_ADDMODE_Pos)     /*!< 0x00008000 */
6479
#define I2C_OAR1_ADDMODE                    I2C_OAR1_ADDMODE_Msk               /*!< Addressing Mode (Slave mode) */
2 mjames 6480
 
6481
/*******************  Bit definition for I2C_OAR2 register  *******************/
5 mjames 6482
#define I2C_OAR2_ENDUAL_Pos                 (0U)                               
6483
#define I2C_OAR2_ENDUAL_Msk                 (0x1U << I2C_OAR2_ENDUAL_Pos)      /*!< 0x00000001 */
6484
#define I2C_OAR2_ENDUAL                     I2C_OAR2_ENDUAL_Msk                /*!< Dual addressing mode enable */
6485
#define I2C_OAR2_ADD2_Pos                   (1U)                               
6486
#define I2C_OAR2_ADD2_Msk                   (0x7FU << I2C_OAR2_ADD2_Pos)       /*!< 0x000000FE */
6487
#define I2C_OAR2_ADD2                       I2C_OAR2_ADD2_Msk                  /*!< Interface address */
2 mjames 6488
 
6489
/*******************  Bit definition for I2C_SR1 register  ********************/
5 mjames 6490
#define I2C_SR1_SB_Pos                      (0U)                               
6491
#define I2C_SR1_SB_Msk                      (0x1U << I2C_SR1_SB_Pos)           /*!< 0x00000001 */
6492
#define I2C_SR1_SB                          I2C_SR1_SB_Msk                     /*!< Start Bit (Master mode) */
6493
#define I2C_SR1_ADDR_Pos                    (1U)                               
6494
#define I2C_SR1_ADDR_Msk                    (0x1U << I2C_SR1_ADDR_Pos)         /*!< 0x00000002 */
6495
#define I2C_SR1_ADDR                        I2C_SR1_ADDR_Msk                   /*!< Address sent (master mode)/matched (slave mode) */
6496
#define I2C_SR1_BTF_Pos                     (2U)                               
6497
#define I2C_SR1_BTF_Msk                     (0x1U << I2C_SR1_BTF_Pos)          /*!< 0x00000004 */
6498
#define I2C_SR1_BTF                         I2C_SR1_BTF_Msk                    /*!< Byte Transfer Finished */
6499
#define I2C_SR1_ADD10_Pos                   (3U)                               
6500
#define I2C_SR1_ADD10_Msk                   (0x1U << I2C_SR1_ADD10_Pos)        /*!< 0x00000008 */
6501
#define I2C_SR1_ADD10                       I2C_SR1_ADD10_Msk                  /*!< 10-bit header sent (Master mode) */
6502
#define I2C_SR1_STOPF_Pos                   (4U)                               
6503
#define I2C_SR1_STOPF_Msk                   (0x1U << I2C_SR1_STOPF_Pos)        /*!< 0x00000010 */
6504
#define I2C_SR1_STOPF                       I2C_SR1_STOPF_Msk                  /*!< Stop detection (Slave mode) */
6505
#define I2C_SR1_RXNE_Pos                    (6U)                               
6506
#define I2C_SR1_RXNE_Msk                    (0x1U << I2C_SR1_RXNE_Pos)         /*!< 0x00000040 */
6507
#define I2C_SR1_RXNE                        I2C_SR1_RXNE_Msk                   /*!< Data Register not Empty (receivers) */
6508
#define I2C_SR1_TXE_Pos                     (7U)                               
6509
#define I2C_SR1_TXE_Msk                     (0x1U << I2C_SR1_TXE_Pos)          /*!< 0x00000080 */
6510
#define I2C_SR1_TXE                         I2C_SR1_TXE_Msk                    /*!< Data Register Empty (transmitters) */
6511
#define I2C_SR1_BERR_Pos                    (8U)                               
6512
#define I2C_SR1_BERR_Msk                    (0x1U << I2C_SR1_BERR_Pos)         /*!< 0x00000100 */
6513
#define I2C_SR1_BERR                        I2C_SR1_BERR_Msk                   /*!< Bus Error */
6514
#define I2C_SR1_ARLO_Pos                    (9U)                               
6515
#define I2C_SR1_ARLO_Msk                    (0x1U << I2C_SR1_ARLO_Pos)         /*!< 0x00000200 */
6516
#define I2C_SR1_ARLO                        I2C_SR1_ARLO_Msk                   /*!< Arbitration Lost (master mode) */
6517
#define I2C_SR1_AF_Pos                      (10U)                              
6518
#define I2C_SR1_AF_Msk                      (0x1U << I2C_SR1_AF_Pos)           /*!< 0x00000400 */
6519
#define I2C_SR1_AF                          I2C_SR1_AF_Msk                     /*!< Acknowledge Failure */
6520
#define I2C_SR1_OVR_Pos                     (11U)                              
6521
#define I2C_SR1_OVR_Msk                     (0x1U << I2C_SR1_OVR_Pos)          /*!< 0x00000800 */
6522
#define I2C_SR1_OVR                         I2C_SR1_OVR_Msk                    /*!< Overrun/Underrun */
6523
#define I2C_SR1_PECERR_Pos                  (12U)                              
6524
#define I2C_SR1_PECERR_Msk                  (0x1U << I2C_SR1_PECERR_Pos)       /*!< 0x00001000 */
6525
#define I2C_SR1_PECERR                      I2C_SR1_PECERR_Msk                 /*!< PEC Error in reception */
6526
#define I2C_SR1_TIMEOUT_Pos                 (14U)                              
6527
#define I2C_SR1_TIMEOUT_Msk                 (0x1U << I2C_SR1_TIMEOUT_Pos)      /*!< 0x00004000 */
6528
#define I2C_SR1_TIMEOUT                     I2C_SR1_TIMEOUT_Msk                /*!< Timeout or Tlow Error */
6529
#define I2C_SR1_SMBALERT_Pos                (15U)                              
6530
#define I2C_SR1_SMBALERT_Msk                (0x1U << I2C_SR1_SMBALERT_Pos)     /*!< 0x00008000 */
6531
#define I2C_SR1_SMBALERT                    I2C_SR1_SMBALERT_Msk               /*!< SMBus Alert */
2 mjames 6532
 
6533
/*******************  Bit definition for I2C_SR2 register  ********************/
5 mjames 6534
#define I2C_SR2_MSL_Pos                     (0U)                               
6535
#define I2C_SR2_MSL_Msk                     (0x1U << I2C_SR2_MSL_Pos)          /*!< 0x00000001 */
6536
#define I2C_SR2_MSL                         I2C_SR2_MSL_Msk                    /*!< Master/Slave */
6537
#define I2C_SR2_BUSY_Pos                    (1U)                               
6538
#define I2C_SR2_BUSY_Msk                    (0x1U << I2C_SR2_BUSY_Pos)         /*!< 0x00000002 */
6539
#define I2C_SR2_BUSY                        I2C_SR2_BUSY_Msk                   /*!< Bus Busy */
6540
#define I2C_SR2_TRA_Pos                     (2U)                               
6541
#define I2C_SR2_TRA_Msk                     (0x1U << I2C_SR2_TRA_Pos)          /*!< 0x00000004 */
6542
#define I2C_SR2_TRA                         I2C_SR2_TRA_Msk                    /*!< Transmitter/Receiver */
6543
#define I2C_SR2_GENCALL_Pos                 (4U)                               
6544
#define I2C_SR2_GENCALL_Msk                 (0x1U << I2C_SR2_GENCALL_Pos)      /*!< 0x00000010 */
6545
#define I2C_SR2_GENCALL                     I2C_SR2_GENCALL_Msk                /*!< General Call Address (Slave mode) */
6546
#define I2C_SR2_SMBDEFAULT_Pos              (5U)                               
6547
#define I2C_SR2_SMBDEFAULT_Msk              (0x1U << I2C_SR2_SMBDEFAULT_Pos)   /*!< 0x00000020 */
6548
#define I2C_SR2_SMBDEFAULT                  I2C_SR2_SMBDEFAULT_Msk             /*!< SMBus Device Default Address (Slave mode) */
6549
#define I2C_SR2_SMBHOST_Pos                 (6U)                               
6550
#define I2C_SR2_SMBHOST_Msk                 (0x1U << I2C_SR2_SMBHOST_Pos)      /*!< 0x00000040 */
6551
#define I2C_SR2_SMBHOST                     I2C_SR2_SMBHOST_Msk                /*!< SMBus Host Header (Slave mode) */
6552
#define I2C_SR2_DUALF_Pos                   (7U)                               
6553
#define I2C_SR2_DUALF_Msk                   (0x1U << I2C_SR2_DUALF_Pos)        /*!< 0x00000080 */
6554
#define I2C_SR2_DUALF                       I2C_SR2_DUALF_Msk                  /*!< Dual Flag (Slave mode) */
6555
#define I2C_SR2_PEC_Pos                     (8U)                               
6556
#define I2C_SR2_PEC_Msk                     (0xFFU << I2C_SR2_PEC_Pos)         /*!< 0x0000FF00 */
6557
#define I2C_SR2_PEC                         I2C_SR2_PEC_Msk                    /*!< Packet Error Checking Register */
2 mjames 6558
 
6559
/*******************  Bit definition for I2C_CCR register  ********************/
5 mjames 6560
#define I2C_CCR_CCR_Pos                     (0U)                               
6561
#define I2C_CCR_CCR_Msk                     (0xFFFU << I2C_CCR_CCR_Pos)        /*!< 0x00000FFF */
6562
#define I2C_CCR_CCR                         I2C_CCR_CCR_Msk                    /*!< Clock Control Register in Fast/Standard mode (Master mode) */
6563
#define I2C_CCR_DUTY_Pos                    (14U)                              
6564
#define I2C_CCR_DUTY_Msk                    (0x1U << I2C_CCR_DUTY_Pos)         /*!< 0x00004000 */
6565
#define I2C_CCR_DUTY                        I2C_CCR_DUTY_Msk                   /*!< Fast Mode Duty Cycle */
6566
#define I2C_CCR_FS_Pos                      (15U)                              
6567
#define I2C_CCR_FS_Msk                      (0x1U << I2C_CCR_FS_Pos)           /*!< 0x00008000 */
6568
#define I2C_CCR_FS                          I2C_CCR_FS_Msk                     /*!< I2C Master Mode Selection */
2 mjames 6569
 
6570
/******************  Bit definition for I2C_TRISE register  *******************/
5 mjames 6571
#define I2C_TRISE_TRISE_Pos                 (0U)                               
6572
#define I2C_TRISE_TRISE_Msk                 (0x3FU << I2C_TRISE_TRISE_Pos)     /*!< 0x0000003F */
6573
#define I2C_TRISE_TRISE                     I2C_TRISE_TRISE_Msk                /*!< Maximum Rise Time in Fast/Standard mode (Master mode) */
2 mjames 6574
 
6575
/******************************************************************************/
6576
/*                                                                            */
6577
/*         Universal Synchronous Asynchronous Receiver Transmitter            */
6578
/*                                                                            */
6579
/******************************************************************************/
6580
 
6581
/*******************  Bit definition for USART_SR register  *******************/
5 mjames 6582
#define USART_SR_PE_Pos                     (0U)                               
6583
#define USART_SR_PE_Msk                     (0x1U << USART_SR_PE_Pos)          /*!< 0x00000001 */
6584
#define USART_SR_PE                         USART_SR_PE_Msk                    /*!< Parity Error */
6585
#define USART_SR_FE_Pos                     (1U)                               
6586
#define USART_SR_FE_Msk                     (0x1U << USART_SR_FE_Pos)          /*!< 0x00000002 */
6587
#define USART_SR_FE                         USART_SR_FE_Msk                    /*!< Framing Error */
6588
#define USART_SR_NE_Pos                     (2U)                               
6589
#define USART_SR_NE_Msk                     (0x1U << USART_SR_NE_Pos)          /*!< 0x00000004 */
6590
#define USART_SR_NE                         USART_SR_NE_Msk                    /*!< Noise Error Flag */
6591
#define USART_SR_ORE_Pos                    (3U)                               
6592
#define USART_SR_ORE_Msk                    (0x1U << USART_SR_ORE_Pos)         /*!< 0x00000008 */
6593
#define USART_SR_ORE                        USART_SR_ORE_Msk                   /*!< OverRun Error */
6594
#define USART_SR_IDLE_Pos                   (4U)                               
6595
#define USART_SR_IDLE_Msk                   (0x1U << USART_SR_IDLE_Pos)        /*!< 0x00000010 */
6596
#define USART_SR_IDLE                       USART_SR_IDLE_Msk                  /*!< IDLE line detected */
6597
#define USART_SR_RXNE_Pos                   (5U)                               
6598
#define USART_SR_RXNE_Msk                   (0x1U << USART_SR_RXNE_Pos)        /*!< 0x00000020 */
6599
#define USART_SR_RXNE                       USART_SR_RXNE_Msk                  /*!< Read Data Register Not Empty */
6600
#define USART_SR_TC_Pos                     (6U)                               
6601
#define USART_SR_TC_Msk                     (0x1U << USART_SR_TC_Pos)          /*!< 0x00000040 */
6602
#define USART_SR_TC                         USART_SR_TC_Msk                    /*!< Transmission Complete */
6603
#define USART_SR_TXE_Pos                    (7U)                               
6604
#define USART_SR_TXE_Msk                    (0x1U << USART_SR_TXE_Pos)         /*!< 0x00000080 */
6605
#define USART_SR_TXE                        USART_SR_TXE_Msk                   /*!< Transmit Data Register Empty */
6606
#define USART_SR_LBD_Pos                    (8U)                               
6607
#define USART_SR_LBD_Msk                    (0x1U << USART_SR_LBD_Pos)         /*!< 0x00000100 */
6608
#define USART_SR_LBD                        USART_SR_LBD_Msk                   /*!< LIN Break Detection Flag */
6609
#define USART_SR_CTS_Pos                    (9U)                               
6610
#define USART_SR_CTS_Msk                    (0x1U << USART_SR_CTS_Pos)         /*!< 0x00000200 */
6611
#define USART_SR_CTS                        USART_SR_CTS_Msk                   /*!< CTS Flag */
2 mjames 6612
 
6613
/*******************  Bit definition for USART_DR register  *******************/
5 mjames 6614
#define USART_DR_DR_Pos                     (0U)                               
6615
#define USART_DR_DR_Msk                     (0x1FFU << USART_DR_DR_Pos)        /*!< 0x000001FF */
6616
#define USART_DR_DR                         USART_DR_DR_Msk                    /*!< Data value */
2 mjames 6617
 
6618
/******************  Bit definition for USART_BRR register  *******************/
5 mjames 6619
#define USART_BRR_DIV_Fraction_Pos          (0U)                               
6620
#define USART_BRR_DIV_Fraction_Msk          (0xFU << USART_BRR_DIV_Fraction_Pos) /*!< 0x0000000F */
6621
#define USART_BRR_DIV_Fraction              USART_BRR_DIV_Fraction_Msk         /*!< Fraction of USARTDIV */
6622
#define USART_BRR_DIV_Mantissa_Pos          (4U)                               
6623
#define USART_BRR_DIV_Mantissa_Msk          (0xFFFU << USART_BRR_DIV_Mantissa_Pos) /*!< 0x0000FFF0 */
6624
#define USART_BRR_DIV_Mantissa              USART_BRR_DIV_Mantissa_Msk         /*!< Mantissa of USARTDIV */
2 mjames 6625
 
6626
/******************  Bit definition for USART_CR1 register  *******************/
5 mjames 6627
#define USART_CR1_SBK_Pos                   (0U)                               
6628
#define USART_CR1_SBK_Msk                   (0x1U << USART_CR1_SBK_Pos)        /*!< 0x00000001 */
6629
#define USART_CR1_SBK                       USART_CR1_SBK_Msk                  /*!< Send Break */
6630
#define USART_CR1_RWU_Pos                   (1U)                               
6631
#define USART_CR1_RWU_Msk                   (0x1U << USART_CR1_RWU_Pos)        /*!< 0x00000002 */
6632
#define USART_CR1_RWU                       USART_CR1_RWU_Msk                  /*!< Receiver wakeup */
6633
#define USART_CR1_RE_Pos                    (2U)                               
6634
#define USART_CR1_RE_Msk                    (0x1U << USART_CR1_RE_Pos)         /*!< 0x00000004 */
6635
#define USART_CR1_RE                        USART_CR1_RE_Msk                   /*!< Receiver Enable */
6636
#define USART_CR1_TE_Pos                    (3U)                               
6637
#define USART_CR1_TE_Msk                    (0x1U << USART_CR1_TE_Pos)         /*!< 0x00000008 */
6638
#define USART_CR1_TE                        USART_CR1_TE_Msk                   /*!< Transmitter Enable */
6639
#define USART_CR1_IDLEIE_Pos                (4U)                               
6640
#define USART_CR1_IDLEIE_Msk                (0x1U << USART_CR1_IDLEIE_Pos)     /*!< 0x00000010 */
6641
#define USART_CR1_IDLEIE                    USART_CR1_IDLEIE_Msk               /*!< IDLE Interrupt Enable */
6642
#define USART_CR1_RXNEIE_Pos                (5U)                               
6643
#define USART_CR1_RXNEIE_Msk                (0x1U << USART_CR1_RXNEIE_Pos)     /*!< 0x00000020 */
6644
#define USART_CR1_RXNEIE                    USART_CR1_RXNEIE_Msk               /*!< RXNE Interrupt Enable */
6645
#define USART_CR1_TCIE_Pos                  (6U)                               
6646
#define USART_CR1_TCIE_Msk                  (0x1U << USART_CR1_TCIE_Pos)       /*!< 0x00000040 */
6647
#define USART_CR1_TCIE                      USART_CR1_TCIE_Msk                 /*!< Transmission Complete Interrupt Enable */
6648
#define USART_CR1_TXEIE_Pos                 (7U)                               
6649
#define USART_CR1_TXEIE_Msk                 (0x1U << USART_CR1_TXEIE_Pos)      /*!< 0x00000080 */
6650
#define USART_CR1_TXEIE                     USART_CR1_TXEIE_Msk                /*!< PE Interrupt Enable */
6651
#define USART_CR1_PEIE_Pos                  (8U)                               
6652
#define USART_CR1_PEIE_Msk                  (0x1U << USART_CR1_PEIE_Pos)       /*!< 0x00000100 */
6653
#define USART_CR1_PEIE                      USART_CR1_PEIE_Msk                 /*!< PE Interrupt Enable */
6654
#define USART_CR1_PS_Pos                    (9U)                               
6655
#define USART_CR1_PS_Msk                    (0x1U << USART_CR1_PS_Pos)         /*!< 0x00000200 */
6656
#define USART_CR1_PS                        USART_CR1_PS_Msk                   /*!< Parity Selection */
6657
#define USART_CR1_PCE_Pos                   (10U)                              
6658
#define USART_CR1_PCE_Msk                   (0x1U << USART_CR1_PCE_Pos)        /*!< 0x00000400 */
6659
#define USART_CR1_PCE                       USART_CR1_PCE_Msk                  /*!< Parity Control Enable */
6660
#define USART_CR1_WAKE_Pos                  (11U)                              
6661
#define USART_CR1_WAKE_Msk                  (0x1U << USART_CR1_WAKE_Pos)       /*!< 0x00000800 */
6662
#define USART_CR1_WAKE                      USART_CR1_WAKE_Msk                 /*!< Wakeup method */
6663
#define USART_CR1_M_Pos                     (12U)                              
6664
#define USART_CR1_M_Msk                     (0x1U << USART_CR1_M_Pos)          /*!< 0x00001000 */
6665
#define USART_CR1_M                         USART_CR1_M_Msk                    /*!< Word length */
6666
#define USART_CR1_UE_Pos                    (13U)                              
6667
#define USART_CR1_UE_Msk                    (0x1U << USART_CR1_UE_Pos)         /*!< 0x00002000 */
6668
#define USART_CR1_UE                        USART_CR1_UE_Msk                   /*!< USART Enable */
2 mjames 6669
 
6670
/******************  Bit definition for USART_CR2 register  *******************/
5 mjames 6671
#define USART_CR2_ADD_Pos                   (0U)                               
6672
#define USART_CR2_ADD_Msk                   (0xFU << USART_CR2_ADD_Pos)        /*!< 0x0000000F */
6673
#define USART_CR2_ADD                       USART_CR2_ADD_Msk                  /*!< Address of the USART node */
6674
#define USART_CR2_LBDL_Pos                  (5U)                               
6675
#define USART_CR2_LBDL_Msk                  (0x1U << USART_CR2_LBDL_Pos)       /*!< 0x00000020 */
6676
#define USART_CR2_LBDL                      USART_CR2_LBDL_Msk                 /*!< LIN Break Detection Length */
6677
#define USART_CR2_LBDIE_Pos                 (6U)                               
6678
#define USART_CR2_LBDIE_Msk                 (0x1U << USART_CR2_LBDIE_Pos)      /*!< 0x00000040 */
6679
#define USART_CR2_LBDIE                     USART_CR2_LBDIE_Msk                /*!< LIN Break Detection Interrupt Enable */
6680
#define USART_CR2_LBCL_Pos                  (8U)                               
6681
#define USART_CR2_LBCL_Msk                  (0x1U << USART_CR2_LBCL_Pos)       /*!< 0x00000100 */
6682
#define USART_CR2_LBCL                      USART_CR2_LBCL_Msk                 /*!< Last Bit Clock pulse */
6683
#define USART_CR2_CPHA_Pos                  (9U)                               
6684
#define USART_CR2_CPHA_Msk                  (0x1U << USART_CR2_CPHA_Pos)       /*!< 0x00000200 */
6685
#define USART_CR2_CPHA                      USART_CR2_CPHA_Msk                 /*!< Clock Phase */
6686
#define USART_CR2_CPOL_Pos                  (10U)                              
6687
#define USART_CR2_CPOL_Msk                  (0x1U << USART_CR2_CPOL_Pos)       /*!< 0x00000400 */
6688
#define USART_CR2_CPOL                      USART_CR2_CPOL_Msk                 /*!< Clock Polarity */
6689
#define USART_CR2_CLKEN_Pos                 (11U)                              
6690
#define USART_CR2_CLKEN_Msk                 (0x1U << USART_CR2_CLKEN_Pos)      /*!< 0x00000800 */
6691
#define USART_CR2_CLKEN                     USART_CR2_CLKEN_Msk                /*!< Clock Enable */
2 mjames 6692
 
5 mjames 6693
#define USART_CR2_STOP_Pos                  (12U)                              
6694
#define USART_CR2_STOP_Msk                  (0x3U << USART_CR2_STOP_Pos)       /*!< 0x00003000 */
6695
#define USART_CR2_STOP                      USART_CR2_STOP_Msk                 /*!< STOP[1:0] bits (STOP bits) */
6696
#define USART_CR2_STOP_0                    (0x1U << USART_CR2_STOP_Pos)       /*!< 0x00001000 */
6697
#define USART_CR2_STOP_1                    (0x2U << USART_CR2_STOP_Pos)       /*!< 0x00002000 */
2 mjames 6698
 
5 mjames 6699
#define USART_CR2_LINEN_Pos                 (14U)                              
6700
#define USART_CR2_LINEN_Msk                 (0x1U << USART_CR2_LINEN_Pos)      /*!< 0x00004000 */
6701
#define USART_CR2_LINEN                     USART_CR2_LINEN_Msk                /*!< LIN mode enable */
2 mjames 6702
 
6703
/******************  Bit definition for USART_CR3 register  *******************/
5 mjames 6704
#define USART_CR3_EIE_Pos                   (0U)                               
6705
#define USART_CR3_EIE_Msk                   (0x1U << USART_CR3_EIE_Pos)        /*!< 0x00000001 */
6706
#define USART_CR3_EIE                       USART_CR3_EIE_Msk                  /*!< Error Interrupt Enable */
6707
#define USART_CR3_IREN_Pos                  (1U)                               
6708
#define USART_CR3_IREN_Msk                  (0x1U << USART_CR3_IREN_Pos)       /*!< 0x00000002 */
6709
#define USART_CR3_IREN                      USART_CR3_IREN_Msk                 /*!< IrDA mode Enable */
6710
#define USART_CR3_IRLP_Pos                  (2U)                               
6711
#define USART_CR3_IRLP_Msk                  (0x1U << USART_CR3_IRLP_Pos)       /*!< 0x00000004 */
6712
#define USART_CR3_IRLP                      USART_CR3_IRLP_Msk                 /*!< IrDA Low-Power */
6713
#define USART_CR3_HDSEL_Pos                 (3U)                               
6714
#define USART_CR3_HDSEL_Msk                 (0x1U << USART_CR3_HDSEL_Pos)      /*!< 0x00000008 */
6715
#define USART_CR3_HDSEL                     USART_CR3_HDSEL_Msk                /*!< Half-Duplex Selection */
6716
#define USART_CR3_NACK_Pos                  (4U)                               
6717
#define USART_CR3_NACK_Msk                  (0x1U << USART_CR3_NACK_Pos)       /*!< 0x00000010 */
6718
#define USART_CR3_NACK                      USART_CR3_NACK_Msk                 /*!< Smartcard NACK enable */
6719
#define USART_CR3_SCEN_Pos                  (5U)                               
6720
#define USART_CR3_SCEN_Msk                  (0x1U << USART_CR3_SCEN_Pos)       /*!< 0x00000020 */
6721
#define USART_CR3_SCEN                      USART_CR3_SCEN_Msk                 /*!< Smartcard mode enable */
6722
#define USART_CR3_DMAR_Pos                  (6U)                               
6723
#define USART_CR3_DMAR_Msk                  (0x1U << USART_CR3_DMAR_Pos)       /*!< 0x00000040 */
6724
#define USART_CR3_DMAR                      USART_CR3_DMAR_Msk                 /*!< DMA Enable Receiver */
6725
#define USART_CR3_DMAT_Pos                  (7U)                               
6726
#define USART_CR3_DMAT_Msk                  (0x1U << USART_CR3_DMAT_Pos)       /*!< 0x00000080 */
6727
#define USART_CR3_DMAT                      USART_CR3_DMAT_Msk                 /*!< DMA Enable Transmitter */
6728
#define USART_CR3_RTSE_Pos                  (8U)                               
6729
#define USART_CR3_RTSE_Msk                  (0x1U << USART_CR3_RTSE_Pos)       /*!< 0x00000100 */
6730
#define USART_CR3_RTSE                      USART_CR3_RTSE_Msk                 /*!< RTS Enable */
6731
#define USART_CR3_CTSE_Pos                  (9U)                               
6732
#define USART_CR3_CTSE_Msk                  (0x1U << USART_CR3_CTSE_Pos)       /*!< 0x00000200 */
6733
#define USART_CR3_CTSE                      USART_CR3_CTSE_Msk                 /*!< CTS Enable */
6734
#define USART_CR3_CTSIE_Pos                 (10U)                              
6735
#define USART_CR3_CTSIE_Msk                 (0x1U << USART_CR3_CTSIE_Pos)      /*!< 0x00000400 */
6736
#define USART_CR3_CTSIE                     USART_CR3_CTSIE_Msk                /*!< CTS Interrupt Enable */
2 mjames 6737
 
6738
/******************  Bit definition for USART_GTPR register  ******************/
5 mjames 6739
#define USART_GTPR_PSC_Pos                  (0U)                               
6740
#define USART_GTPR_PSC_Msk                  (0xFFU << USART_GTPR_PSC_Pos)      /*!< 0x000000FF */
6741
#define USART_GTPR_PSC                      USART_GTPR_PSC_Msk                 /*!< PSC[7:0] bits (Prescaler value) */
6742
#define USART_GTPR_PSC_0                    (0x01U << USART_GTPR_PSC_Pos)      /*!< 0x00000001 */
6743
#define USART_GTPR_PSC_1                    (0x02U << USART_GTPR_PSC_Pos)      /*!< 0x00000002 */
6744
#define USART_GTPR_PSC_2                    (0x04U << USART_GTPR_PSC_Pos)      /*!< 0x00000004 */
6745
#define USART_GTPR_PSC_3                    (0x08U << USART_GTPR_PSC_Pos)      /*!< 0x00000008 */
6746
#define USART_GTPR_PSC_4                    (0x10U << USART_GTPR_PSC_Pos)      /*!< 0x00000010 */
6747
#define USART_GTPR_PSC_5                    (0x20U << USART_GTPR_PSC_Pos)      /*!< 0x00000020 */
6748
#define USART_GTPR_PSC_6                    (0x40U << USART_GTPR_PSC_Pos)      /*!< 0x00000040 */
6749
#define USART_GTPR_PSC_7                    (0x80U << USART_GTPR_PSC_Pos)      /*!< 0x00000080 */
2 mjames 6750
 
5 mjames 6751
#define USART_GTPR_GT_Pos                   (8U)                               
6752
#define USART_GTPR_GT_Msk                   (0xFFU << USART_GTPR_GT_Pos)       /*!< 0x0000FF00 */
6753
#define USART_GTPR_GT                       USART_GTPR_GT_Msk                  /*!< Guard time value */
2 mjames 6754
 
6755
/******************************************************************************/
6756
/*                                                                            */
6757
/*                                 Debug MCU                                  */
6758
/*                                                                            */
6759
/******************************************************************************/
6760
 
6761
/****************  Bit definition for DBGMCU_IDCODE register  *****************/
5 mjames 6762
#define DBGMCU_IDCODE_DEV_ID_Pos            (0U)                               
6763
#define DBGMCU_IDCODE_DEV_ID_Msk            (0xFFFU << DBGMCU_IDCODE_DEV_ID_Pos) /*!< 0x00000FFF */
6764
#define DBGMCU_IDCODE_DEV_ID                DBGMCU_IDCODE_DEV_ID_Msk           /*!< Device Identifier */
2 mjames 6765
 
5 mjames 6766
#define DBGMCU_IDCODE_REV_ID_Pos            (16U)                              
6767
#define DBGMCU_IDCODE_REV_ID_Msk            (0xFFFFU << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0xFFFF0000 */
6768
#define DBGMCU_IDCODE_REV_ID                DBGMCU_IDCODE_REV_ID_Msk           /*!< REV_ID[15:0] bits (Revision Identifier) */
6769
#define DBGMCU_IDCODE_REV_ID_0              (0x0001U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00010000 */
6770
#define DBGMCU_IDCODE_REV_ID_1              (0x0002U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00020000 */
6771
#define DBGMCU_IDCODE_REV_ID_2              (0x0004U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00040000 */
6772
#define DBGMCU_IDCODE_REV_ID_3              (0x0008U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00080000 */
6773
#define DBGMCU_IDCODE_REV_ID_4              (0x0010U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00100000 */
6774
#define DBGMCU_IDCODE_REV_ID_5              (0x0020U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00200000 */
6775
#define DBGMCU_IDCODE_REV_ID_6              (0x0040U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00400000 */
6776
#define DBGMCU_IDCODE_REV_ID_7              (0x0080U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00800000 */
6777
#define DBGMCU_IDCODE_REV_ID_8              (0x0100U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x01000000 */
6778
#define DBGMCU_IDCODE_REV_ID_9              (0x0200U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x02000000 */
6779
#define DBGMCU_IDCODE_REV_ID_10             (0x0400U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x04000000 */
6780
#define DBGMCU_IDCODE_REV_ID_11             (0x0800U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x08000000 */
6781
#define DBGMCU_IDCODE_REV_ID_12             (0x1000U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x10000000 */
6782
#define DBGMCU_IDCODE_REV_ID_13             (0x2000U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x20000000 */
6783
#define DBGMCU_IDCODE_REV_ID_14             (0x4000U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x40000000 */
6784
#define DBGMCU_IDCODE_REV_ID_15             (0x8000U << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x80000000 */
2 mjames 6785
 
6786
/******************  Bit definition for DBGMCU_CR register  *******************/
5 mjames 6787
#define DBGMCU_CR_DBG_SLEEP_Pos             (0U)                               
6788
#define DBGMCU_CR_DBG_SLEEP_Msk             (0x1U << DBGMCU_CR_DBG_SLEEP_Pos)  /*!< 0x00000001 */
6789
#define DBGMCU_CR_DBG_SLEEP                 DBGMCU_CR_DBG_SLEEP_Msk            /*!< Debug Sleep Mode */
6790
#define DBGMCU_CR_DBG_STOP_Pos              (1U)                               
6791
#define DBGMCU_CR_DBG_STOP_Msk              (0x1U << DBGMCU_CR_DBG_STOP_Pos)   /*!< 0x00000002 */
6792
#define DBGMCU_CR_DBG_STOP                  DBGMCU_CR_DBG_STOP_Msk             /*!< Debug Stop Mode */
6793
#define DBGMCU_CR_DBG_STANDBY_Pos           (2U)                               
6794
#define DBGMCU_CR_DBG_STANDBY_Msk           (0x1U << DBGMCU_CR_DBG_STANDBY_Pos) /*!< 0x00000004 */
6795
#define DBGMCU_CR_DBG_STANDBY               DBGMCU_CR_DBG_STANDBY_Msk          /*!< Debug Standby mode */
6796
#define DBGMCU_CR_TRACE_IOEN_Pos            (5U)                               
6797
#define DBGMCU_CR_TRACE_IOEN_Msk            (0x1U << DBGMCU_CR_TRACE_IOEN_Pos) /*!< 0x00000020 */
6798
#define DBGMCU_CR_TRACE_IOEN                DBGMCU_CR_TRACE_IOEN_Msk           /*!< Trace Pin Assignment Control */
2 mjames 6799
 
5 mjames 6800
#define DBGMCU_CR_TRACE_MODE_Pos            (6U)                               
6801
#define DBGMCU_CR_TRACE_MODE_Msk            (0x3U << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x000000C0 */
6802
#define DBGMCU_CR_TRACE_MODE                DBGMCU_CR_TRACE_MODE_Msk           /*!< TRACE_MODE[1:0] bits (Trace Pin Assignment Control) */
6803
#define DBGMCU_CR_TRACE_MODE_0              (0x1U << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x00000040 */
6804
#define DBGMCU_CR_TRACE_MODE_1              (0x2U << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x00000080 */
2 mjames 6805
 
5 mjames 6806
#define DBGMCU_CR_DBG_IWDG_STOP_Pos         (8U)                               
6807
#define DBGMCU_CR_DBG_IWDG_STOP_Msk         (0x1U << DBGMCU_CR_DBG_IWDG_STOP_Pos) /*!< 0x00000100 */
6808
#define DBGMCU_CR_DBG_IWDG_STOP             DBGMCU_CR_DBG_IWDG_STOP_Msk        /*!< Debug Independent Watchdog stopped when Core is halted */
6809
#define DBGMCU_CR_DBG_WWDG_STOP_Pos         (9U)                               
6810
#define DBGMCU_CR_DBG_WWDG_STOP_Msk         (0x1U << DBGMCU_CR_DBG_WWDG_STOP_Pos) /*!< 0x00000200 */
6811
#define DBGMCU_CR_DBG_WWDG_STOP             DBGMCU_CR_DBG_WWDG_STOP_Msk        /*!< Debug Window Watchdog stopped when Core is halted */
6812
#define DBGMCU_CR_DBG_TIM1_STOP_Pos         (10U)                              
6813
#define DBGMCU_CR_DBG_TIM1_STOP_Msk         (0x1U << DBGMCU_CR_DBG_TIM1_STOP_Pos) /*!< 0x00000400 */
6814
#define DBGMCU_CR_DBG_TIM1_STOP             DBGMCU_CR_DBG_TIM1_STOP_Msk        /*!< TIM1 counter stopped when core is halted */
6815
#define DBGMCU_CR_DBG_TIM2_STOP_Pos         (11U)                              
6816
#define DBGMCU_CR_DBG_TIM2_STOP_Msk         (0x1U << DBGMCU_CR_DBG_TIM2_STOP_Pos) /*!< 0x00000800 */
6817
#define DBGMCU_CR_DBG_TIM2_STOP             DBGMCU_CR_DBG_TIM2_STOP_Msk        /*!< TIM2 counter stopped when core is halted */
6818
#define DBGMCU_CR_DBG_TIM3_STOP_Pos         (12U)                              
6819
#define DBGMCU_CR_DBG_TIM3_STOP_Msk         (0x1U << DBGMCU_CR_DBG_TIM3_STOP_Pos) /*!< 0x00001000 */
6820
#define DBGMCU_CR_DBG_TIM3_STOP             DBGMCU_CR_DBG_TIM3_STOP_Msk        /*!< TIM3 counter stopped when core is halted */
6821
#define DBGMCU_CR_DBG_TIM4_STOP_Pos         (13U)                              
6822
#define DBGMCU_CR_DBG_TIM4_STOP_Msk         (0x1U << DBGMCU_CR_DBG_TIM4_STOP_Pos) /*!< 0x00002000 */
6823
#define DBGMCU_CR_DBG_TIM4_STOP             DBGMCU_CR_DBG_TIM4_STOP_Msk        /*!< TIM4 counter stopped when core is halted */
6824
#define DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT_Pos (15U)                             
6825
#define DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT_Msk (0x1U << DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT_Pos) /*!< 0x00008000 */
6826
#define DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT    DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT_Msk /*!< SMBUS timeout mode stopped when Core is halted */
6827
#define DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT_Pos (16U)                             
6828
#define DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT_Msk (0x1U << DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT_Pos) /*!< 0x00010000 */
6829
#define DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT    DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT_Msk /*!< SMBUS timeout mode stopped when Core is halted */
6830
#define DBGMCU_CR_DBG_TIM5_STOP_Pos         (18U)                              
6831
#define DBGMCU_CR_DBG_TIM5_STOP_Msk         (0x1U << DBGMCU_CR_DBG_TIM5_STOP_Pos) /*!< 0x00040000 */
6832
#define DBGMCU_CR_DBG_TIM5_STOP             DBGMCU_CR_DBG_TIM5_STOP_Msk        /*!< TIM5 counter stopped when core is halted */
6833
#define DBGMCU_CR_DBG_TIM6_STOP_Pos         (19U)                              
6834
#define DBGMCU_CR_DBG_TIM6_STOP_Msk         (0x1U << DBGMCU_CR_DBG_TIM6_STOP_Pos) /*!< 0x00080000 */
6835
#define DBGMCU_CR_DBG_TIM6_STOP             DBGMCU_CR_DBG_TIM6_STOP_Msk        /*!< TIM6 counter stopped when core is halted */
6836
#define DBGMCU_CR_DBG_TIM7_STOP_Pos         (20U)                              
6837
#define DBGMCU_CR_DBG_TIM7_STOP_Msk         (0x1U << DBGMCU_CR_DBG_TIM7_STOP_Pos) /*!< 0x00100000 */
6838
#define DBGMCU_CR_DBG_TIM7_STOP             DBGMCU_CR_DBG_TIM7_STOP_Msk        /*!< TIM7 counter stopped when core is halted */
6839
#define DBGMCU_CR_DBG_TIM12_STOP_Pos        (25U)                              
6840
#define DBGMCU_CR_DBG_TIM12_STOP_Msk        (0x1U << DBGMCU_CR_DBG_TIM12_STOP_Pos) /*!< 0x02000000 */
6841
#define DBGMCU_CR_DBG_TIM12_STOP            DBGMCU_CR_DBG_TIM12_STOP_Msk       /*!< Debug TIM12 stopped when Core is halted */
6842
#define DBGMCU_CR_DBG_TIM13_STOP_Pos        (26U)                              
6843
#define DBGMCU_CR_DBG_TIM13_STOP_Msk        (0x1U << DBGMCU_CR_DBG_TIM13_STOP_Pos) /*!< 0x04000000 */
6844
#define DBGMCU_CR_DBG_TIM13_STOP            DBGMCU_CR_DBG_TIM13_STOP_Msk       /*!< Debug TIM13 stopped when Core is halted */
6845
#define DBGMCU_CR_DBG_TIM14_STOP_Pos        (27U)                              
6846
#define DBGMCU_CR_DBG_TIM14_STOP_Msk        (0x1U << DBGMCU_CR_DBG_TIM14_STOP_Pos) /*!< 0x08000000 */
6847
#define DBGMCU_CR_DBG_TIM14_STOP            DBGMCU_CR_DBG_TIM14_STOP_Msk       /*!< Debug TIM14 stopped when Core is halted */
6848
#define DBGMCU_CR_DBG_TIM9_STOP_Pos         (28U)                              
6849
#define DBGMCU_CR_DBG_TIM9_STOP_Msk         (0x1U << DBGMCU_CR_DBG_TIM9_STOP_Pos) /*!< 0x10000000 */
6850
#define DBGMCU_CR_DBG_TIM9_STOP             DBGMCU_CR_DBG_TIM9_STOP_Msk        /*!< Debug TIM9 stopped when Core is halted */
6851
#define DBGMCU_CR_DBG_TIM10_STOP_Pos        (29U)                              
6852
#define DBGMCU_CR_DBG_TIM10_STOP_Msk        (0x1U << DBGMCU_CR_DBG_TIM10_STOP_Pos) /*!< 0x20000000 */
6853
#define DBGMCU_CR_DBG_TIM10_STOP            DBGMCU_CR_DBG_TIM10_STOP_Msk       /*!< Debug TIM10 stopped when Core is halted */
6854
#define DBGMCU_CR_DBG_TIM11_STOP_Pos        (30U)                              
6855
#define DBGMCU_CR_DBG_TIM11_STOP_Msk        (0x1U << DBGMCU_CR_DBG_TIM11_STOP_Pos) /*!< 0x40000000 */
6856
#define DBGMCU_CR_DBG_TIM11_STOP            DBGMCU_CR_DBG_TIM11_STOP_Msk       /*!< Debug TIM11 stopped when Core is halted */
2 mjames 6857
 
6858
/******************************************************************************/
6859
/*                                                                            */
6860
/*                      FLASH and Option Bytes Registers                      */
6861
/*                                                                            */
6862
/******************************************************************************/
6863
/*******************  Bit definition for FLASH_ACR register  ******************/
5 mjames 6864
#define FLASH_ACR_LATENCY_Pos               (0U)                               
6865
#define FLASH_ACR_LATENCY_Msk               (0x7U << FLASH_ACR_LATENCY_Pos)    /*!< 0x00000007 */
6866
#define FLASH_ACR_LATENCY                   FLASH_ACR_LATENCY_Msk              /*!< LATENCY[2:0] bits (Latency) */
6867
#define FLASH_ACR_LATENCY_0                 (0x1U << FLASH_ACR_LATENCY_Pos)    /*!< 0x00000001 */
6868
#define FLASH_ACR_LATENCY_1                 (0x2U << FLASH_ACR_LATENCY_Pos)    /*!< 0x00000002 */
6869
#define FLASH_ACR_LATENCY_2                 (0x4U << FLASH_ACR_LATENCY_Pos)    /*!< 0x00000004 */
2 mjames 6870
 
5 mjames 6871
#define FLASH_ACR_HLFCYA_Pos                (3U)                               
6872
#define FLASH_ACR_HLFCYA_Msk                (0x1U << FLASH_ACR_HLFCYA_Pos)     /*!< 0x00000008 */
6873
#define FLASH_ACR_HLFCYA                    FLASH_ACR_HLFCYA_Msk               /*!< Flash Half Cycle Access Enable */
6874
#define FLASH_ACR_PRFTBE_Pos                (4U)                               
6875
#define FLASH_ACR_PRFTBE_Msk                (0x1U << FLASH_ACR_PRFTBE_Pos)     /*!< 0x00000010 */
6876
#define FLASH_ACR_PRFTBE                    FLASH_ACR_PRFTBE_Msk               /*!< Prefetch Buffer Enable */
6877
#define FLASH_ACR_PRFTBS_Pos                (5U)                               
6878
#define FLASH_ACR_PRFTBS_Msk                (0x1U << FLASH_ACR_PRFTBS_Pos)     /*!< 0x00000020 */
6879
#define FLASH_ACR_PRFTBS                    FLASH_ACR_PRFTBS_Msk               /*!< Prefetch Buffer Status */
2 mjames 6880
 
6881
/******************  Bit definition for FLASH_KEYR register  ******************/
5 mjames 6882
#define FLASH_KEYR_FKEYR_Pos                (0U)                               
6883
#define FLASH_KEYR_FKEYR_Msk                (0xFFFFFFFFU << FLASH_KEYR_FKEYR_Pos) /*!< 0xFFFFFFFF */
6884
#define FLASH_KEYR_FKEYR                    FLASH_KEYR_FKEYR_Msk               /*!< FPEC Key */
2 mjames 6885
 
5 mjames 6886
#define RDP_KEY_Pos                         (0U)                               
6887
#define RDP_KEY_Msk                         (0xA5U << RDP_KEY_Pos)             /*!< 0x000000A5 */
6888
#define RDP_KEY                             RDP_KEY_Msk                        /*!< RDP Key */
6889
#define FLASH_KEY1_Pos                      (0U)                               
6890
#define FLASH_KEY1_Msk                      (0x45670123U << FLASH_KEY1_Pos)    /*!< 0x45670123 */
6891
#define FLASH_KEY1                          FLASH_KEY1_Msk                     /*!< FPEC Key1 */
6892
#define FLASH_KEY2_Pos                      (0U)                               
6893
#define FLASH_KEY2_Msk                      (0xCDEF89ABU << FLASH_KEY2_Pos)    /*!< 0xCDEF89AB */
6894
#define FLASH_KEY2                          FLASH_KEY2_Msk                     /*!< FPEC Key2 */
2 mjames 6895
 
6896
/*****************  Bit definition for FLASH_OPTKEYR register  ****************/
5 mjames 6897
#define FLASH_OPTKEYR_OPTKEYR_Pos           (0U)                               
6898
#define FLASH_OPTKEYR_OPTKEYR_Msk           (0xFFFFFFFFU << FLASH_OPTKEYR_OPTKEYR_Pos) /*!< 0xFFFFFFFF */
6899
#define FLASH_OPTKEYR_OPTKEYR               FLASH_OPTKEYR_OPTKEYR_Msk          /*!< Option Byte Key */
2 mjames 6900
 
6901
#define  FLASH_OPTKEY1                       FLASH_KEY1                    /*!< Option Byte Key1 */
6902
#define  FLASH_OPTKEY2                       FLASH_KEY2                    /*!< Option Byte Key2 */
6903
 
6904
/******************  Bit definition for FLASH_SR register  ********************/
5 mjames 6905
#define FLASH_SR_BSY_Pos                    (0U)                               
6906
#define FLASH_SR_BSY_Msk                    (0x1U << FLASH_SR_BSY_Pos)         /*!< 0x00000001 */
6907
#define FLASH_SR_BSY                        FLASH_SR_BSY_Msk                   /*!< Busy */
6908
#define FLASH_SR_PGERR_Pos                  (2U)                               
6909
#define FLASH_SR_PGERR_Msk                  (0x1U << FLASH_SR_PGERR_Pos)       /*!< 0x00000004 */
6910
#define FLASH_SR_PGERR                      FLASH_SR_PGERR_Msk                 /*!< Programming Error */
6911
#define FLASH_SR_WRPRTERR_Pos               (4U)                               
6912
#define FLASH_SR_WRPRTERR_Msk               (0x1U << FLASH_SR_WRPRTERR_Pos)    /*!< 0x00000010 */
6913
#define FLASH_SR_WRPRTERR                   FLASH_SR_WRPRTERR_Msk              /*!< Write Protection Error */
6914
#define FLASH_SR_EOP_Pos                    (5U)                               
6915
#define FLASH_SR_EOP_Msk                    (0x1U << FLASH_SR_EOP_Pos)         /*!< 0x00000020 */
6916
#define FLASH_SR_EOP                        FLASH_SR_EOP_Msk                   /*!< End of operation */
2 mjames 6917
 
6918
/*******************  Bit definition for FLASH_CR register  *******************/
5 mjames 6919
#define FLASH_CR_PG_Pos                     (0U)                               
6920
#define FLASH_CR_PG_Msk                     (0x1U << FLASH_CR_PG_Pos)          /*!< 0x00000001 */
6921
#define FLASH_CR_PG                         FLASH_CR_PG_Msk                    /*!< Programming */
6922
#define FLASH_CR_PER_Pos                    (1U)                               
6923
#define FLASH_CR_PER_Msk                    (0x1U << FLASH_CR_PER_Pos)         /*!< 0x00000002 */
6924
#define FLASH_CR_PER                        FLASH_CR_PER_Msk                   /*!< Page Erase */
6925
#define FLASH_CR_MER_Pos                    (2U)                               
6926
#define FLASH_CR_MER_Msk                    (0x1U << FLASH_CR_MER_Pos)         /*!< 0x00000004 */
6927
#define FLASH_CR_MER                        FLASH_CR_MER_Msk                   /*!< Mass Erase */
6928
#define FLASH_CR_OPTPG_Pos                  (4U)                               
6929
#define FLASH_CR_OPTPG_Msk                  (0x1U << FLASH_CR_OPTPG_Pos)       /*!< 0x00000010 */
6930
#define FLASH_CR_OPTPG                      FLASH_CR_OPTPG_Msk                 /*!< Option Byte Programming */
6931
#define FLASH_CR_OPTER_Pos                  (5U)                               
6932
#define FLASH_CR_OPTER_Msk                  (0x1U << FLASH_CR_OPTER_Pos)       /*!< 0x00000020 */
6933
#define FLASH_CR_OPTER                      FLASH_CR_OPTER_Msk                 /*!< Option Byte Erase */
6934
#define FLASH_CR_STRT_Pos                   (6U)                               
6935
#define FLASH_CR_STRT_Msk                   (0x1U << FLASH_CR_STRT_Pos)        /*!< 0x00000040 */
6936
#define FLASH_CR_STRT                       FLASH_CR_STRT_Msk                  /*!< Start */
6937
#define FLASH_CR_LOCK_Pos                   (7U)                               
6938
#define FLASH_CR_LOCK_Msk                   (0x1U << FLASH_CR_LOCK_Pos)        /*!< 0x00000080 */
6939
#define FLASH_CR_LOCK                       FLASH_CR_LOCK_Msk                  /*!< Lock */
6940
#define FLASH_CR_OPTWRE_Pos                 (9U)                               
6941
#define FLASH_CR_OPTWRE_Msk                 (0x1U << FLASH_CR_OPTWRE_Pos)      /*!< 0x00000200 */
6942
#define FLASH_CR_OPTWRE                     FLASH_CR_OPTWRE_Msk                /*!< Option Bytes Write Enable */
6943
#define FLASH_CR_ERRIE_Pos                  (10U)                              
6944
#define FLASH_CR_ERRIE_Msk                  (0x1U << FLASH_CR_ERRIE_Pos)       /*!< 0x00000400 */
6945
#define FLASH_CR_ERRIE                      FLASH_CR_ERRIE_Msk                 /*!< Error Interrupt Enable */
6946
#define FLASH_CR_EOPIE_Pos                  (12U)                              
6947
#define FLASH_CR_EOPIE_Msk                  (0x1U << FLASH_CR_EOPIE_Pos)       /*!< 0x00001000 */
6948
#define FLASH_CR_EOPIE                      FLASH_CR_EOPIE_Msk                 /*!< End of operation interrupt enable */
2 mjames 6949
 
6950
/*******************  Bit definition for FLASH_AR register  *******************/
5 mjames 6951
#define FLASH_AR_FAR_Pos                    (0U)                               
6952
#define FLASH_AR_FAR_Msk                    (0xFFFFFFFFU << FLASH_AR_FAR_Pos)  /*!< 0xFFFFFFFF */
6953
#define FLASH_AR_FAR                        FLASH_AR_FAR_Msk                   /*!< Flash Address */
2 mjames 6954
 
6955
/******************  Bit definition for FLASH_OBR register  *******************/
5 mjames 6956
#define FLASH_OBR_OPTERR_Pos                (0U)                               
6957
#define FLASH_OBR_OPTERR_Msk                (0x1U << FLASH_OBR_OPTERR_Pos)     /*!< 0x00000001 */
6958
#define FLASH_OBR_OPTERR                    FLASH_OBR_OPTERR_Msk               /*!< Option Byte Error */
6959
#define FLASH_OBR_RDPRT_Pos                 (1U)                               
6960
#define FLASH_OBR_RDPRT_Msk                 (0x1U << FLASH_OBR_RDPRT_Pos)      /*!< 0x00000002 */
6961
#define FLASH_OBR_RDPRT                     FLASH_OBR_RDPRT_Msk                /*!< Read protection */
2 mjames 6962
 
5 mjames 6963
#define FLASH_OBR_IWDG_SW_Pos               (2U)                               
6964
#define FLASH_OBR_IWDG_SW_Msk               (0x1U << FLASH_OBR_IWDG_SW_Pos)    /*!< 0x00000004 */
6965
#define FLASH_OBR_IWDG_SW                   FLASH_OBR_IWDG_SW_Msk              /*!< IWDG SW */
6966
#define FLASH_OBR_nRST_STOP_Pos             (3U)                               
6967
#define FLASH_OBR_nRST_STOP_Msk             (0x1U << FLASH_OBR_nRST_STOP_Pos)  /*!< 0x00000008 */
6968
#define FLASH_OBR_nRST_STOP                 FLASH_OBR_nRST_STOP_Msk            /*!< nRST_STOP */
6969
#define FLASH_OBR_nRST_STDBY_Pos            (4U)                               
6970
#define FLASH_OBR_nRST_STDBY_Msk            (0x1U << FLASH_OBR_nRST_STDBY_Pos) /*!< 0x00000010 */
6971
#define FLASH_OBR_nRST_STDBY                FLASH_OBR_nRST_STDBY_Msk           /*!< nRST_STDBY */
6972
#define FLASH_OBR_BFB2_Pos                  (5U)                               
6973
#define FLASH_OBR_BFB2_Msk                  (0x1U << FLASH_OBR_BFB2_Pos)       /*!< 0x00000020 */
6974
#define FLASH_OBR_BFB2                      FLASH_OBR_BFB2_Msk                 /*!< BFB2 */
6975
#define FLASH_OBR_USER_Pos                  (2U)                               
6976
#define FLASH_OBR_USER_Msk                  (0xFU << FLASH_OBR_USER_Pos)       /*!< 0x0000003C */
6977
#define FLASH_OBR_USER                      FLASH_OBR_USER_Msk                 /*!< User Option Bytes */
6978
#define FLASH_OBR_DATA0_Pos                 (10U)                              
6979
#define FLASH_OBR_DATA0_Msk                 (0xFFU << FLASH_OBR_DATA0_Pos)     /*!< 0x0003FC00 */
6980
#define FLASH_OBR_DATA0                     FLASH_OBR_DATA0_Msk                /*!< Data0 */
6981
#define FLASH_OBR_DATA1_Pos                 (18U)                              
6982
#define FLASH_OBR_DATA1_Msk                 (0xFFU << FLASH_OBR_DATA1_Pos)     /*!< 0x03FC0000 */
6983
#define FLASH_OBR_DATA1                     FLASH_OBR_DATA1_Msk                /*!< Data1 */
2 mjames 6984
 
6985
/******************  Bit definition for FLASH_WRPR register  ******************/
5 mjames 6986
#define FLASH_WRPR_WRP_Pos                  (0U)                               
6987
#define FLASH_WRPR_WRP_Msk                  (0xFFFFFFFFU << FLASH_WRPR_WRP_Pos) /*!< 0xFFFFFFFF */
6988
#define FLASH_WRPR_WRP                      FLASH_WRPR_WRP_Msk                 /*!< Write Protect */
2 mjames 6989
 
6990
/*****************  Bit definition for FLASH_OPTKEYR2 register ****************/
5 mjames 6991
#define FLASH_OPTKEYR_OPTKEYR2_Pos          (0U)                               
6992
#define FLASH_OPTKEYR_OPTKEYR2_Msk          (0xFFFFFFFFU << FLASH_OPTKEYR_OPTKEYR2_Pos) /*!< 0xFFFFFFFF */
6993
#define FLASH_OPTKEYR_OPTKEYR2              FLASH_OPTKEYR_OPTKEYR2_Msk         /*!< Option Byte Key */
2 mjames 6994
 
6995
/******************  Bit definition for FLASH_SR2 register ********************/
5 mjames 6996
#define FLASH_SR2_BSY_Pos                   (0U)                               
6997
#define FLASH_SR2_BSY_Msk                   (0x1U << FLASH_SR2_BSY_Pos)        /*!< 0x00000001 */
6998
#define FLASH_SR2_BSY                       FLASH_SR2_BSY_Msk                  /*!< Busy */
6999
#define FLASH_SR2_PGERR_Pos                 (2U)                               
7000
#define FLASH_SR2_PGERR_Msk                 (0x1U << FLASH_SR2_PGERR_Pos)      /*!< 0x00000004 */
7001
#define FLASH_SR2_PGERR                     FLASH_SR2_PGERR_Msk                /*!< Programming Error */
7002
#define FLASH_SR2_WRPRTERR_Pos              (4U)                               
7003
#define FLASH_SR2_WRPRTERR_Msk              (0x1U << FLASH_SR2_WRPRTERR_Pos)   /*!< 0x00000010 */
7004
#define FLASH_SR2_WRPRTERR                  FLASH_SR2_WRPRTERR_Msk             /*!< Write Protection Error */
7005
#define FLASH_SR2_EOP_Pos                   (5U)                               
7006
#define FLASH_SR2_EOP_Msk                   (0x1U << FLASH_SR2_EOP_Pos)        /*!< 0x00000020 */
7007
#define FLASH_SR2_EOP                       FLASH_SR2_EOP_Msk                  /*!< End of operation */
2 mjames 7008
 
7009
/*******************  Bit definition for FLASH_CR2 register *******************/
5 mjames 7010
#define FLASH_CR2_PG_Pos                    (0U)                               
7011
#define FLASH_CR2_PG_Msk                    (0x1U << FLASH_CR2_PG_Pos)         /*!< 0x00000001 */
7012
#define FLASH_CR2_PG                        FLASH_CR2_PG_Msk                   /*!< Programming */
7013
#define FLASH_CR2_PER_Pos                   (1U)                               
7014
#define FLASH_CR2_PER_Msk                   (0x1U << FLASH_CR2_PER_Pos)        /*!< 0x00000002 */
7015
#define FLASH_CR2_PER                       FLASH_CR2_PER_Msk                  /*!< Page Erase */
7016
#define FLASH_CR2_MER_Pos                   (2U)                               
7017
#define FLASH_CR2_MER_Msk                   (0x1U << FLASH_CR2_MER_Pos)        /*!< 0x00000004 */
7018
#define FLASH_CR2_MER                       FLASH_CR2_MER_Msk                  /*!< Mass Erase */
7019
#define FLASH_CR2_STRT_Pos                  (6U)                               
7020
#define FLASH_CR2_STRT_Msk                  (0x1U << FLASH_CR2_STRT_Pos)       /*!< 0x00000040 */
7021
#define FLASH_CR2_STRT                      FLASH_CR2_STRT_Msk                 /*!< Start */
7022
#define FLASH_CR2_LOCK_Pos                  (7U)                               
7023
#define FLASH_CR2_LOCK_Msk                  (0x1U << FLASH_CR2_LOCK_Pos)       /*!< 0x00000080 */
7024
#define FLASH_CR2_LOCK                      FLASH_CR2_LOCK_Msk                 /*!< Lock */
7025
#define FLASH_CR2_ERRIE_Pos                 (10U)                              
7026
#define FLASH_CR2_ERRIE_Msk                 (0x1U << FLASH_CR2_ERRIE_Pos)      /*!< 0x00000400 */
7027
#define FLASH_CR2_ERRIE                     FLASH_CR2_ERRIE_Msk                /*!< Error Interrupt Enable */
7028
#define FLASH_CR2_EOPIE_Pos                 (12U)                              
7029
#define FLASH_CR2_EOPIE_Msk                 (0x1U << FLASH_CR2_EOPIE_Pos)      /*!< 0x00001000 */
7030
#define FLASH_CR2_EOPIE                     FLASH_CR2_EOPIE_Msk                /*!< End of operation interrupt enable */
2 mjames 7031
 
7032
/*******************  Bit definition for FLASH_AR2 register *******************/
5 mjames 7033
#define FLASH_AR_FAR2_Pos                   (0U)                               
7034
#define FLASH_AR_FAR2_Msk                   (0xFFFFFFFFU << FLASH_AR_FAR2_Pos) /*!< 0xFFFFFFFF */
7035
#define FLASH_AR_FAR2                       FLASH_AR_FAR2_Msk                  /*!< Flash Address */
2 mjames 7036
 
7037
/*----------------------------------------------------------------------------*/
7038
 
7039
/******************  Bit definition for FLASH_RDP register  *******************/
5 mjames 7040
#define FLASH_RDP_RDP_Pos                   (0U)                               
7041
#define FLASH_RDP_RDP_Msk                   (0xFFU << FLASH_RDP_RDP_Pos)       /*!< 0x000000FF */
7042
#define FLASH_RDP_RDP                       FLASH_RDP_RDP_Msk                  /*!< Read protection option byte */
7043
#define FLASH_RDP_nRDP_Pos                  (8U)                               
7044
#define FLASH_RDP_nRDP_Msk                  (0xFFU << FLASH_RDP_nRDP_Pos)      /*!< 0x0000FF00 */
7045
#define FLASH_RDP_nRDP                      FLASH_RDP_nRDP_Msk                 /*!< Read protection complemented option byte */
2 mjames 7046
 
7047
/******************  Bit definition for FLASH_USER register  ******************/
5 mjames 7048
#define FLASH_USER_USER_Pos                 (16U)                              
7049
#define FLASH_USER_USER_Msk                 (0xFFU << FLASH_USER_USER_Pos)     /*!< 0x00FF0000 */
7050
#define FLASH_USER_USER                     FLASH_USER_USER_Msk                /*!< User option byte */
7051
#define FLASH_USER_nUSER_Pos                (24U)                              
7052
#define FLASH_USER_nUSER_Msk                (0xFFU << FLASH_USER_nUSER_Pos)    /*!< 0xFF000000 */
7053
#define FLASH_USER_nUSER                    FLASH_USER_nUSER_Msk               /*!< User complemented option byte */
2 mjames 7054
 
7055
/******************  Bit definition for FLASH_Data0 register  *****************/
5 mjames 7056
#define FLASH_DATA0_DATA0_Pos               (0U)                               
7057
#define FLASH_DATA0_DATA0_Msk               (0xFFU << FLASH_DATA0_DATA0_Pos)   /*!< 0x000000FF */
7058
#define FLASH_DATA0_DATA0                   FLASH_DATA0_DATA0_Msk              /*!< User data storage option byte */
7059
#define FLASH_DATA0_nDATA0_Pos              (8U)                               
7060
#define FLASH_DATA0_nDATA0_Msk              (0xFFU << FLASH_DATA0_nDATA0_Pos)  /*!< 0x0000FF00 */
7061
#define FLASH_DATA0_nDATA0                  FLASH_DATA0_nDATA0_Msk             /*!< User data storage complemented option byte */
2 mjames 7062
 
7063
/******************  Bit definition for FLASH_Data1 register  *****************/
5 mjames 7064
#define FLASH_DATA1_DATA1_Pos               (16U)                              
7065
#define FLASH_DATA1_DATA1_Msk               (0xFFU << FLASH_DATA1_DATA1_Pos)   /*!< 0x00FF0000 */
7066
#define FLASH_DATA1_DATA1                   FLASH_DATA1_DATA1_Msk              /*!< User data storage option byte */
7067
#define FLASH_DATA1_nDATA1_Pos              (24U)                              
7068
#define FLASH_DATA1_nDATA1_Msk              (0xFFU << FLASH_DATA1_nDATA1_Pos)  /*!< 0xFF000000 */
7069
#define FLASH_DATA1_nDATA1                  FLASH_DATA1_nDATA1_Msk             /*!< User data storage complemented option byte */
2 mjames 7070
 
7071
/******************  Bit definition for FLASH_WRP0 register  ******************/
5 mjames 7072
#define FLASH_WRP0_WRP0_Pos                 (0U)                               
7073
#define FLASH_WRP0_WRP0_Msk                 (0xFFU << FLASH_WRP0_WRP0_Pos)     /*!< 0x000000FF */
7074
#define FLASH_WRP0_WRP0                     FLASH_WRP0_WRP0_Msk                /*!< Flash memory write protection option bytes */
7075
#define FLASH_WRP0_nWRP0_Pos                (8U)                               
7076
#define FLASH_WRP0_nWRP0_Msk                (0xFFU << FLASH_WRP0_nWRP0_Pos)    /*!< 0x0000FF00 */
7077
#define FLASH_WRP0_nWRP0                    FLASH_WRP0_nWRP0_Msk               /*!< Flash memory write protection complemented option bytes */
2 mjames 7078
 
7079
/******************  Bit definition for FLASH_WRP1 register  ******************/
5 mjames 7080
#define FLASH_WRP1_WRP1_Pos                 (16U)                              
7081
#define FLASH_WRP1_WRP1_Msk                 (0xFFU << FLASH_WRP1_WRP1_Pos)     /*!< 0x00FF0000 */
7082
#define FLASH_WRP1_WRP1                     FLASH_WRP1_WRP1_Msk                /*!< Flash memory write protection option bytes */
7083
#define FLASH_WRP1_nWRP1_Pos                (24U)                              
7084
#define FLASH_WRP1_nWRP1_Msk                (0xFFU << FLASH_WRP1_nWRP1_Pos)    /*!< 0xFF000000 */
7085
#define FLASH_WRP1_nWRP1                    FLASH_WRP1_nWRP1_Msk               /*!< Flash memory write protection complemented option bytes */
2 mjames 7086
 
7087
/******************  Bit definition for FLASH_WRP2 register  ******************/
5 mjames 7088
#define FLASH_WRP2_WRP2_Pos                 (0U)                               
7089
#define FLASH_WRP2_WRP2_Msk                 (0xFFU << FLASH_WRP2_WRP2_Pos)     /*!< 0x000000FF */
7090
#define FLASH_WRP2_WRP2                     FLASH_WRP2_WRP2_Msk                /*!< Flash memory write protection option bytes */
7091
#define FLASH_WRP2_nWRP2_Pos                (8U)                               
7092
#define FLASH_WRP2_nWRP2_Msk                (0xFFU << FLASH_WRP2_nWRP2_Pos)    /*!< 0x0000FF00 */
7093
#define FLASH_WRP2_nWRP2                    FLASH_WRP2_nWRP2_Msk               /*!< Flash memory write protection complemented option bytes */
2 mjames 7094
 
7095
/******************  Bit definition for FLASH_WRP3 register  ******************/
5 mjames 7096
#define FLASH_WRP3_WRP3_Pos                 (16U)                              
7097
#define FLASH_WRP3_WRP3_Msk                 (0xFFU << FLASH_WRP3_WRP3_Pos)     /*!< 0x00FF0000 */
7098
#define FLASH_WRP3_WRP3                     FLASH_WRP3_WRP3_Msk                /*!< Flash memory write protection option bytes */
7099
#define FLASH_WRP3_nWRP3_Pos                (24U)                              
7100
#define FLASH_WRP3_nWRP3_Msk                (0xFFU << FLASH_WRP3_nWRP3_Pos)    /*!< 0xFF000000 */
7101
#define FLASH_WRP3_nWRP3                    FLASH_WRP3_nWRP3_Msk               /*!< Flash memory write protection complemented option bytes */
2 mjames 7102
 
7103
 
7104
 
7105
/**
7106
  * @}
7107
*/
7108
 
7109
/**
7110
  * @}
7111
*/
7112
 
7113
/** @addtogroup Exported_macro
7114
  * @{
7115
  */
7116
 
7117
/****************************** ADC Instances *********************************/
7118
#define IS_ADC_ALL_INSTANCE(INSTANCE) (((INSTANCE) == ADC1) || \
7119
                                       ((INSTANCE) == ADC2))
7120
 
5 mjames 7121
#define IS_ADC_COMMON_INSTANCE(INSTANCE) ((INSTANCE) == ADC12_COMMON)
7122
 
2 mjames 7123
#define IS_ADC_MULTIMODE_MASTER_INSTANCE(INSTANCE) ((INSTANCE) == ADC1)
7124
 
7125
#define IS_ADC_DMA_CAPABILITY_INSTANCE(INSTANCE) ((INSTANCE) == ADC1)
7126
 
7127
/****************************** CRC Instances *********************************/
7128
#define IS_CRC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == CRC)
7129
 
7130
/****************************** DAC Instances *********************************/
7131
#define IS_DAC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == DAC)
7132
 
7133
/****************************** DMA Instances *********************************/
7134
#define IS_DMA_ALL_INSTANCE(INSTANCE) (((INSTANCE) == DMA1_Channel1) || \
7135
                                       ((INSTANCE) == DMA1_Channel2) || \
7136
                                       ((INSTANCE) == DMA1_Channel3) || \
7137
                                       ((INSTANCE) == DMA1_Channel4) || \
7138
                                       ((INSTANCE) == DMA1_Channel5) || \
7139
                                       ((INSTANCE) == DMA1_Channel6) || \
7140
                                       ((INSTANCE) == DMA1_Channel7) || \
7141
                                       ((INSTANCE) == DMA2_Channel1) || \
7142
                                       ((INSTANCE) == DMA2_Channel2) || \
7143
                                       ((INSTANCE) == DMA2_Channel3) || \
7144
                                       ((INSTANCE) == DMA2_Channel4) || \
7145
                                       ((INSTANCE) == DMA2_Channel5))
7146
 
7147
/******************************* GPIO Instances *******************************/
7148
#define IS_GPIO_ALL_INSTANCE(INSTANCE) (((INSTANCE) == GPIOA) || \
7149
                                        ((INSTANCE) == GPIOB) || \
7150
                                        ((INSTANCE) == GPIOC) || \
7151
                                        ((INSTANCE) == GPIOD) || \
7152
                                        ((INSTANCE) == GPIOE) || \
7153
                                        ((INSTANCE) == GPIOF) || \
7154
                                        ((INSTANCE) == GPIOG))
7155
 
7156
/**************************** GPIO Alternate Function Instances ***************/
7157
#define IS_GPIO_AF_INSTANCE(INSTANCE) IS_GPIO_ALL_INSTANCE(INSTANCE)
7158
 
7159
/**************************** GPIO Lock Instances *****************************/
7160
#define IS_GPIO_LOCK_INSTANCE(INSTANCE) IS_GPIO_ALL_INSTANCE(INSTANCE)
7161
 
7162
/******************************** I2C Instances *******************************/
7163
#define IS_I2C_ALL_INSTANCE(INSTANCE) (((INSTANCE) == I2C1) || \
7164
                                       ((INSTANCE) == I2C2))
7165
 
7166
/****************************** IWDG Instances ********************************/
7167
#define IS_IWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == IWDG)
7168
 
7169
/******************************** SPI Instances *******************************/
7170
#define IS_SPI_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SPI1) || \
7171
                                       ((INSTANCE) == SPI2) || \
7172
                                       ((INSTANCE) == SPI3))
7173
 
7174
/****************************** START TIM Instances ***************************/
7175
/****************************** TIM Instances *********************************/
7176
#define IS_TIM_INSTANCE(INSTANCE)\
7177
  (((INSTANCE) == TIM2)    || \
7178
   ((INSTANCE) == TIM3)    || \
7179
   ((INSTANCE) == TIM4)    || \
7180
   ((INSTANCE) == TIM5)    || \
7181
   ((INSTANCE) == TIM6)    || \
7182
   ((INSTANCE) == TIM7)    || \
7183
   ((INSTANCE) == TIM9)    || \
7184
   ((INSTANCE) == TIM10)   || \
7185
   ((INSTANCE) == TIM11)   || \
7186
   ((INSTANCE) == TIM12)   || \
7187
   ((INSTANCE) == TIM13)   || \
7188
   ((INSTANCE) == TIM14))
7189
 
7190
#define IS_TIM_CC1_INSTANCE(INSTANCE)\
7191
  (((INSTANCE) == TIM2)    || \
7192
   ((INSTANCE) == TIM3)    || \
7193
   ((INSTANCE) == TIM4)    || \
7194
   ((INSTANCE) == TIM5)    || \
7195
   ((INSTANCE) == TIM9)    || \
7196
   ((INSTANCE) == TIM10)   || \
7197
   ((INSTANCE) == TIM11)   || \
7198
   ((INSTANCE) == TIM12)   || \
7199
   ((INSTANCE) == TIM13)   || \
7200
   ((INSTANCE) == TIM14))
7201
 
7202
#define IS_TIM_CC2_INSTANCE(INSTANCE)\
7203
  (((INSTANCE) == TIM2)    || \
7204
   ((INSTANCE) == TIM3)    || \
7205
   ((INSTANCE) == TIM4)    || \
7206
   ((INSTANCE) == TIM5)    || \
7207
   ((INSTANCE) == TIM9)    || \
7208
   ((INSTANCE) == TIM12))
7209
 
7210
#define IS_TIM_CC3_INSTANCE(INSTANCE)\
7211
  (((INSTANCE) == TIM2)    || \
7212
   ((INSTANCE) == TIM3)    || \
7213
   ((INSTANCE) == TIM4)    || \
7214
   ((INSTANCE) == TIM5))
7215
 
7216
#define IS_TIM_CC4_INSTANCE(INSTANCE)\
7217
  (((INSTANCE) == TIM2)    || \
7218
   ((INSTANCE) == TIM3)    || \
7219
   ((INSTANCE) == TIM4)    || \
7220
   ((INSTANCE) == TIM5))
7221
 
7222
#define IS_TIM_CLOCKSOURCE_ETRMODE1_INSTANCE(INSTANCE)\
7223
  (((INSTANCE) == TIM2)    || \
7224
   ((INSTANCE) == TIM3)    || \
7225
   ((INSTANCE) == TIM4)    || \
7226
   ((INSTANCE) == TIM5))
7227
 
7228
#define IS_TIM_CLOCKSOURCE_ETRMODE2_INSTANCE(INSTANCE)\
7229
  (((INSTANCE) == TIM2)    || \
7230
   ((INSTANCE) == TIM3)    || \
7231
   ((INSTANCE) == TIM4)    || \
7232
   ((INSTANCE) == TIM5))
7233
 
7234
#define IS_TIM_CLOCKSOURCE_TIX_INSTANCE(INSTANCE)\
7235
  (((INSTANCE) == TIM2)    || \
7236
   ((INSTANCE) == TIM3)    || \
7237
   ((INSTANCE) == TIM4)    || \
7238
   ((INSTANCE) == TIM5)    || \
7239
   ((INSTANCE) == TIM9)    || \
7240
   ((INSTANCE) == TIM12))
7241
 
7242
#define IS_TIM_CLOCKSOURCE_ITRX_INSTANCE(INSTANCE)\
7243
  (((INSTANCE) == TIM2)    || \
7244
   ((INSTANCE) == TIM3)    || \
7245
   ((INSTANCE) == TIM4)    || \
7246
   ((INSTANCE) == TIM5)    || \
7247
   ((INSTANCE) == TIM9)    || \
7248
   ((INSTANCE) == TIM12))
7249
 
7250
#define IS_TIM_OCXREF_CLEAR_INSTANCE(INSTANCE)\
7251
  (((INSTANCE) == TIM2)    || \
7252
   ((INSTANCE) == TIM3)    || \
7253
   ((INSTANCE) == TIM4)    || \
7254
   ((INSTANCE) == TIM5))
7255
 
7256
#define IS_TIM_ENCODER_INTERFACE_INSTANCE(INSTANCE)\
7257
  (((INSTANCE) == TIM2)    || \
7258
   ((INSTANCE) == TIM3)    || \
7259
   ((INSTANCE) == TIM4)    || \
7260
   ((INSTANCE) == TIM5))
7261
 
7262
#define IS_TIM_XOR_INSTANCE(INSTANCE)\
7263
  (((INSTANCE) == TIM2)    || \
7264
   ((INSTANCE) == TIM3)    || \
7265
   ((INSTANCE) == TIM4)    || \
7266
   ((INSTANCE) == TIM5))
7267
 
7268
#define IS_TIM_MASTER_INSTANCE(INSTANCE)\
7269
  (((INSTANCE) == TIM2)    || \
7270
   ((INSTANCE) == TIM3)    || \
7271
   ((INSTANCE) == TIM4)    || \
7272
   ((INSTANCE) == TIM5)    || \
7273
   ((INSTANCE) == TIM6)    || \
7274
   ((INSTANCE) == TIM7)    || \
7275
   ((INSTANCE) == TIM12))
7276
 
7277
#define IS_TIM_SLAVE_INSTANCE(INSTANCE)\
7278
  (((INSTANCE) == TIM2)    || \
7279
   ((INSTANCE) == TIM3)    || \
7280
   ((INSTANCE) == TIM4)    || \
7281
   ((INSTANCE) == TIM5)    || \
7282
   ((INSTANCE) == TIM12))
7283
 
7284
#define IS_TIM_DMABURST_INSTANCE(INSTANCE)\
7285
  (((INSTANCE) == TIM2)    || \
7286
   ((INSTANCE) == TIM3)    || \
7287
   ((INSTANCE) == TIM4)    || \
7288
   ((INSTANCE) == TIM5))
7289
 
7290
#define IS_TIM_BREAK_INSTANCE(INSTANCE) (0)
7291
 
7292
#define IS_TIM_CCX_INSTANCE(INSTANCE, CHANNEL) \
7293
   ((((INSTANCE) == TIM2) &&                   \
7294
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
7295
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
7296
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
7297
      ((CHANNEL) == TIM_CHANNEL_4)))           \
7298
    ||                                         \
7299
    (((INSTANCE) == TIM3) &&                   \
7300
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
7301
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
7302
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
7303
      ((CHANNEL) == TIM_CHANNEL_4)))           \
7304
    ||                                         \
7305
    (((INSTANCE) == TIM4) &&                   \
7306
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
7307
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
7308
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
7309
      ((CHANNEL) == TIM_CHANNEL_4)))           \
7310
    ||                                         \
7311
    (((INSTANCE) == TIM5) &&                   \
7312
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
7313
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
7314
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
7315
      ((CHANNEL) == TIM_CHANNEL_4)))           \
7316
    ||                                         \
7317
    (((INSTANCE) == TIM9) &&                   \
7318
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
7319
      ((CHANNEL) == TIM_CHANNEL_2)))           \
7320
    ||                                         \
7321
    (((INSTANCE) == TIM10) &&                  \
7322
     (((CHANNEL) == TIM_CHANNEL_1)))           \
7323
    ||                                         \
7324
    (((INSTANCE) == TIM11) &&                  \
7325
     (((CHANNEL) == TIM_CHANNEL_1)))           \
7326
    ||                                         \
7327
    (((INSTANCE) == TIM12) &&                  \
7328
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
7329
      ((CHANNEL) == TIM_CHANNEL_2)))           \
7330
    ||                                         \
7331
    (((INSTANCE) == TIM13) &&                  \
7332
     (((CHANNEL) == TIM_CHANNEL_1)))           \
7333
    ||                                         \
7334
    (((INSTANCE) == TIM14) &&                  \
7335
     (((CHANNEL) == TIM_CHANNEL_1))))
7336
 
7337
#define IS_TIM_CCXN_INSTANCE(INSTANCE, CHANNEL) (0)
7338
 
7339
#define IS_TIM_COUNTER_MODE_SELECT_INSTANCE(INSTANCE)\
7340
  (((INSTANCE) == TIM2)    || \
7341
   ((INSTANCE) == TIM3)    || \
7342
   ((INSTANCE) == TIM4)    || \
7343
   ((INSTANCE) == TIM5))
7344
 
7345
#define IS_TIM_REPETITION_COUNTER_INSTANCE(INSTANCE) (0)
7346
 
7347
#define IS_TIM_CLOCK_DIVISION_INSTANCE(INSTANCE)\
7348
  (((INSTANCE) == TIM2)    || \
7349
   ((INSTANCE) == TIM3)    || \
7350
   ((INSTANCE) == TIM4)    || \
7351
   ((INSTANCE) == TIM5)    || \
7352
   ((INSTANCE) == TIM9)    || \
7353
   ((INSTANCE) == TIM10)   || \
7354
   ((INSTANCE) == TIM11)   || \
7355
   ((INSTANCE) == TIM12)   || \
7356
   ((INSTANCE) == TIM13)   || \
7357
   ((INSTANCE) == TIM14))
7358
 
7359
#define IS_TIM_DMA_INSTANCE(INSTANCE)\
7360
  (((INSTANCE) == TIM2)    || \
7361
   ((INSTANCE) == TIM3)    || \
7362
   ((INSTANCE) == TIM4)    || \
7363
   ((INSTANCE) == TIM5)    || \
7364
   ((INSTANCE) == TIM6)    || \
7365
   ((INSTANCE) == TIM7))
7366
 
7367
#define IS_TIM_DMA_CC_INSTANCE(INSTANCE)\
7368
  (((INSTANCE) == TIM2)    || \
7369
   ((INSTANCE) == TIM3)    || \
7370
   ((INSTANCE) == TIM4)    || \
7371
   ((INSTANCE) == TIM5))
7372
 
7373
#define IS_TIM_COMMUTATION_EVENT_INSTANCE(INSTANCE) (0)
7374
 
7375
/****************************** END TIM Instances *****************************/
7376
 
7377
 
7378
/******************** USART Instances : Synchronous mode **********************/                                          
7379
#define IS_USART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
7380
                                     ((INSTANCE) == USART2) || \
7381
                                     ((INSTANCE) == USART3))
7382
 
7383
/******************** UART Instances : Asynchronous mode **********************/
7384
#define IS_UART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
7385
                                    ((INSTANCE) == USART2) || \
7386
                                    ((INSTANCE) == USART3) || \
7387
                                    ((INSTANCE) == UART4)  || \
7388
                                    ((INSTANCE) == UART5))
7389
 
7390
/******************** UART Instances : Half-Duplex mode **********************/
7391
#define IS_UART_HALFDUPLEX_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
7392
                                               ((INSTANCE) == USART2) || \
7393
                                               ((INSTANCE) == USART3) || \
7394
                                               ((INSTANCE) == UART4)  || \
7395
                                               ((INSTANCE) == UART5))
7396
 
7397
/******************** UART Instances : LIN mode **********************/
7398
#define IS_UART_LIN_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
7399
                                        ((INSTANCE) == USART2) || \
7400
                                        ((INSTANCE) == USART3) || \
7401
                                        ((INSTANCE) == UART4)  || \
7402
                                        ((INSTANCE) == UART5))
7403
 
7404
/****************** UART Instances : Hardware Flow control ********************/                                    
7405
#define IS_UART_HWFLOW_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
7406
                                           ((INSTANCE) == USART2) || \
7407
                                           ((INSTANCE) == USART3))
7408
 
7409
/********************* UART Instances : Smard card mode ***********************/
7410
#define IS_SMARTCARD_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
7411
                                         ((INSTANCE) == USART2) || \
7412
                                         ((INSTANCE) == USART3))
7413
 
7414
/*********************** UART Instances : IRDA mode ***************************/
7415
#define IS_IRDA_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
7416
                                    ((INSTANCE) == USART2) || \
7417
                                    ((INSTANCE) == USART3) || \
7418
                                    ((INSTANCE) == UART4)  || \
7419
                                    ((INSTANCE) == UART5))
7420
 
7421
/***************** UART Instances : Multi-Processor mode **********************/
7422
#define IS_UART_MULTIPROCESSOR_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
7423
                                                   ((INSTANCE) == USART2) || \
7424
                                                   ((INSTANCE) == USART3) || \
7425
                                                   ((INSTANCE) == UART4)  || \
7426
                                                   ((INSTANCE) == UART5))
7427
 
7428
/***************** UART Instances : DMA mode available **********************/
7429
#define IS_UART_DMA_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
7430
                                        ((INSTANCE) == USART2) || \
7431
                                        ((INSTANCE) == USART3) || \
7432
                                        ((INSTANCE) == UART4))
7433
 
7434
/****************************** RTC Instances *********************************/
7435
#define IS_RTC_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == RTC)
7436
 
7437
/**************************** WWDG Instances *****************************/
7438
#define IS_WWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == WWDG)
7439
 
7440
 
7441
 
7442
 
7443
 
7444
/**
7445
  * @}
7446
*/
7447
/******************************************************************************/
7448
/*  For a painless codes migration between the STM32F1xx device product       */
7449
/*  lines, the aliases defined below are put in place to overcome the         */
7450
/*  differences in the interrupt handlers and IRQn definitions.               */
7451
/*  No need to update developed interrupt code when moving across             */
7452
/*  product lines within the same STM32F1 Family                              */
7453
/******************************************************************************/
7454
 
7455
/* Aliases for __IRQn */
7456
#define ADC1_IRQn               ADC1_2_IRQn
7457
#define DMA2_Channel4_IRQn      DMA2_Channel4_5_IRQn
7458
#define TIM1_UP_TIM16_IRQn      TIM10_IRQn
7459
#define TIM1_UP_IRQn            TIM10_IRQn
7460
#define TIM1_UP_TIM10_IRQn      TIM10_IRQn
7461
#define TIM1_TRG_COM_TIM11_IRQn TIM11_IRQn
7462
#define TIM1_TRG_COM_TIM17_IRQn TIM11_IRQn
7463
#define TIM1_TRG_COM_IRQn       TIM11_IRQn
7464
#define TIM8_BRK_TIM12_IRQn     TIM12_IRQn
7465
#define TIM8_BRK_IRQn           TIM12_IRQn
7466
#define TIM8_UP_IRQn            TIM13_IRQn
7467
#define TIM8_UP_TIM13_IRQn      TIM13_IRQn
7468
#define TIM8_TRG_COM_IRQn       TIM14_IRQn
7469
#define TIM8_TRG_COM_TIM14_IRQn TIM14_IRQn
7470
#define TIM6_DAC_IRQn           TIM6_IRQn
7471
#define TIM1_BRK_TIM15_IRQn     TIM9_IRQn
7472
#define TIM1_BRK_IRQn           TIM9_IRQn
7473
#define TIM1_BRK_TIM9_IRQn      TIM9_IRQn
7474
 
7475
 
7476
/* Aliases for __IRQHandler */
7477
#define ADC1_IRQHandler               ADC1_2_IRQHandler
7478
#define DMA2_Channel4_IRQHandler      DMA2_Channel4_5_IRQHandler
7479
#define TIM1_UP_TIM16_IRQHandler      TIM10_IRQHandler
7480
#define TIM1_UP_IRQHandler            TIM10_IRQHandler
7481
#define TIM1_UP_TIM10_IRQHandler      TIM10_IRQHandler
7482
#define TIM1_TRG_COM_TIM11_IRQHandler TIM11_IRQHandler
7483
#define TIM1_TRG_COM_TIM17_IRQHandler TIM11_IRQHandler
7484
#define TIM1_TRG_COM_IRQHandler       TIM11_IRQHandler
7485
#define TIM8_BRK_TIM12_IRQHandler     TIM12_IRQHandler
7486
#define TIM8_BRK_IRQHandler           TIM12_IRQHandler
7487
#define TIM8_UP_IRQHandler            TIM13_IRQHandler
7488
#define TIM8_UP_TIM13_IRQHandler      TIM13_IRQHandler
7489
#define TIM8_TRG_COM_IRQHandler       TIM14_IRQHandler
7490
#define TIM8_TRG_COM_TIM14_IRQHandler TIM14_IRQHandler
7491
#define TIM6_DAC_IRQHandler           TIM6_IRQHandler
7492
#define TIM1_BRK_TIM15_IRQHandler     TIM9_IRQHandler
7493
#define TIM1_BRK_IRQHandler           TIM9_IRQHandler
7494
#define TIM1_BRK_TIM9_IRQHandler      TIM9_IRQHandler
7495
 
7496
 
7497
/**
7498
  * @}
7499
  */
7500
 
7501
/**
7502
  * @}
7503
  */
7504
 
7505
 
7506
#ifdef __cplusplus
7507
  }
7508
#endif /* __cplusplus */
7509
 
7510
#endif /* __STM32F101xG_H */
7511
 
7512
 
7513
 
7514
  /************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/