Subversion Repositories LedShow

Rev

Rev 2 | Details | Compare with Previous | Last modification | View Log | RSS feed

Rev Author Line No. Line
2 mjames 1
/**
2
  ******************************************************************************
3
  * @file    stm32f101xe.h
4
  * @author  MCD Application Team
5
  * @brief   CMSIS Cortex-M3 Device Peripheral Access Layer Header File.
6
  *          This file contains all the peripheral register's definitions, bits
7
  *          definitions and memory mapping for STM32F1xx devices.            
8
  *            
9
  *          This file contains:
10
  *           - Data structures and the address mapping for all peripherals
11
  *           - Peripheral's registers declarations and bits definition
12
  *           - Macros to access peripheral’s registers hardware
13
  *  
14
  ******************************************************************************
15
  * @attention
16
  *
9 mjames 17
  * <h2><center>&copy; Copyright (c) 2017 STMicroelectronics.
18
  * All rights reserved.</center></h2>
2 mjames 19
  *
9 mjames 20
  * This software component is licensed by ST under BSD 3-Clause license,
21
  * the "License"; You may not use this file except in compliance with the
22
  * License. You may obtain a copy of the License at:
23
  *                        opensource.org/licenses/BSD-3-Clause
2 mjames 24
  *
25
  ******************************************************************************
26
  */
27
 
28
 
29
/** @addtogroup CMSIS
30
  * @{
31
  */
32
 
33
/** @addtogroup stm32f101xe
34
  * @{
35
  */
36
 
37
#ifndef __STM32F101xE_H
38
#define __STM32F101xE_H
39
 
40
#ifdef __cplusplus
41
 extern "C" {
42
#endif 
43
 
44
/** @addtogroup Configuration_section_for_CMSIS
45
  * @{
46
  */
47
/**
48
  * @brief Configuration of the Cortex-M3 Processor and Core Peripherals
49
 */
50
#define __CM3_REV                  0x0200U  /*!< Core Revision r2p0                           */
51
 #define __MPU_PRESENT             0U       /*!< Other STM32 devices does not provide an MPU  */
52
#define __NVIC_PRIO_BITS           4U       /*!< STM32 uses 4 Bits for the Priority Levels    */
53
#define __Vendor_SysTickConfig     0U       /*!< Set to 1 if different SysTick Config is used */
54
 
55
/**
56
  * @}
57
  */
58
 
59
/** @addtogroup Peripheral_interrupt_number_definition
60
  * @{
61
  */
62
 
63
/**
64
 * @brief STM32F10x Interrupt Number Definition, according to the selected device
65
 *        in @ref Library_configuration_section
66
 */
67
 
68
 /*!< Interrupt Number Definition */
69
typedef enum
70
{
71
/******  Cortex-M3 Processor Exceptions Numbers ***************************************************/
72
  NonMaskableInt_IRQn         = -14,    /*!< 2 Non Maskable Interrupt                             */
73
  HardFault_IRQn              = -13,    /*!< 3 Cortex-M3 Hard Fault Interrupt                     */
74
  MemoryManagement_IRQn       = -12,    /*!< 4 Cortex-M3 Memory Management Interrupt              */
75
  BusFault_IRQn               = -11,    /*!< 5 Cortex-M3 Bus Fault Interrupt                      */
76
  UsageFault_IRQn             = -10,    /*!< 6 Cortex-M3 Usage Fault Interrupt                    */
77
  SVCall_IRQn                 = -5,     /*!< 11 Cortex-M3 SV Call Interrupt                       */
78
  DebugMonitor_IRQn           = -4,     /*!< 12 Cortex-M3 Debug Monitor Interrupt                 */
79
  PendSV_IRQn                 = -2,     /*!< 14 Cortex-M3 Pend SV Interrupt                       */
80
  SysTick_IRQn                = -1,     /*!< 15 Cortex-M3 System Tick Interrupt                   */
81
 
82
/******  STM32 specific Interrupt Numbers *********************************************************/
83
  WWDG_IRQn                   = 0,      /*!< Window WatchDog Interrupt                            */
84
  PVD_IRQn                    = 1,      /*!< PVD through EXTI Line detection Interrupt            */
85
  TAMPER_IRQn                 = 2,      /*!< Tamper Interrupt                                     */
86
  RTC_IRQn                    = 3,      /*!< RTC global Interrupt                                 */
87
  FLASH_IRQn                  = 4,      /*!< FLASH global Interrupt                               */
88
  RCC_IRQn                    = 5,      /*!< RCC global Interrupt                                 */
89
  EXTI0_IRQn                  = 6,      /*!< EXTI Line0 Interrupt                                 */
90
  EXTI1_IRQn                  = 7,      /*!< EXTI Line1 Interrupt                                 */
91
  EXTI2_IRQn                  = 8,      /*!< EXTI Line2 Interrupt                                 */
92
  EXTI3_IRQn                  = 9,      /*!< EXTI Line3 Interrupt                                 */
93
  EXTI4_IRQn                  = 10,     /*!< EXTI Line4 Interrupt                                 */
94
  DMA1_Channel1_IRQn          = 11,     /*!< DMA1 Channel 1 global Interrupt                      */
95
  DMA1_Channel2_IRQn          = 12,     /*!< DMA1 Channel 2 global Interrupt                      */
96
  DMA1_Channel3_IRQn          = 13,     /*!< DMA1 Channel 3 global Interrupt                      */
97
  DMA1_Channel4_IRQn          = 14,     /*!< DMA1 Channel 4 global Interrupt                      */
98
  DMA1_Channel5_IRQn          = 15,     /*!< DMA1 Channel 5 global Interrupt                      */
99
  DMA1_Channel6_IRQn          = 16,     /*!< DMA1 Channel 6 global Interrupt                      */
100
  DMA1_Channel7_IRQn          = 17,     /*!< DMA1 Channel 7 global Interrupt                      */
101
  ADC1_IRQn                   = 18,     /*!< ADC1 global Interrupt                                */
102
  EXTI9_5_IRQn                = 23,     /*!< External Line[9:5] Interrupts                        */
103
  TIM2_IRQn                   = 28,     /*!< TIM2 global Interrupt                                */
104
  TIM3_IRQn                   = 29,     /*!< TIM3 global Interrupt                                */
105
  TIM4_IRQn                   = 30,     /*!< TIM4 global Interrupt                                */
106
  I2C1_EV_IRQn                = 31,     /*!< I2C1 Event Interrupt                                 */
107
  I2C1_ER_IRQn                = 32,     /*!< I2C1 Error Interrupt                                 */
108
  I2C2_EV_IRQn                = 33,     /*!< I2C2 Event Interrupt                                 */
109
  I2C2_ER_IRQn                = 34,     /*!< I2C2 Error Interrupt                                 */
110
  SPI1_IRQn                   = 35,     /*!< SPI1 global Interrupt                                */
111
  SPI2_IRQn                   = 36,     /*!< SPI2 global Interrupt                                */
112
  USART1_IRQn                 = 37,     /*!< USART1 global Interrupt                              */
113
  USART2_IRQn                 = 38,     /*!< USART2 global Interrupt                              */
114
  USART3_IRQn                 = 39,     /*!< USART3 global Interrupt                              */
115
  EXTI15_10_IRQn              = 40,     /*!< External Line[15:10] Interrupts                      */
116
  RTC_Alarm_IRQn              = 41,     /*!< RTC Alarm through EXTI Line Interrupt                */
117
  FSMC_IRQn                   = 48,     /*!< FSMC global Interrupt                                */
118
  TIM5_IRQn                   = 50,     /*!< TIM5 global Interrupt                                */
119
  SPI3_IRQn                   = 51,     /*!< SPI3 global Interrupt                                */
120
  UART4_IRQn                  = 52,     /*!< UART4 global Interrupt                               */
121
  UART5_IRQn                  = 53,     /*!< UART5 global Interrupt                               */
122
  TIM6_IRQn                   = 54,     /*!< TIM6 global Interrupt                                */
123
  TIM7_IRQn                   = 55,     /*!< TIM7 global Interrupt                                */
124
  DMA2_Channel1_IRQn          = 56,     /*!< DMA2 Channel 1 global Interrupt                      */
125
  DMA2_Channel2_IRQn          = 57,     /*!< DMA2 Channel 2 global Interrupt                      */
126
  DMA2_Channel3_IRQn          = 58,     /*!< DMA2 Channel 3 global Interrupt                      */
127
  DMA2_Channel4_5_IRQn        = 59,     /*!< DMA2 Channel 4 and Channel 5 global Interrupt        */
128
} IRQn_Type;
129
 
130
/**
131
  * @}
132
  */
133
 
134
#include "core_cm3.h"
135
#include "system_stm32f1xx.h"
136
#include <stdint.h>
137
 
138
/** @addtogroup Peripheral_registers_structures
139
  * @{
140
  */  
141
 
142
/**
143
  * @brief Analog to Digital Converter  
144
  */
145
 
146
typedef struct
147
{
148
  __IO uint32_t SR;
149
  __IO uint32_t CR1;
150
  __IO uint32_t CR2;
151
  __IO uint32_t SMPR1;
152
  __IO uint32_t SMPR2;
153
  __IO uint32_t JOFR1;
154
  __IO uint32_t JOFR2;
155
  __IO uint32_t JOFR3;
156
  __IO uint32_t JOFR4;
157
  __IO uint32_t HTR;
158
  __IO uint32_t LTR;
159
  __IO uint32_t SQR1;
160
  __IO uint32_t SQR2;
161
  __IO uint32_t SQR3;
162
  __IO uint32_t JSQR;
163
  __IO uint32_t JDR1;
164
  __IO uint32_t JDR2;
165
  __IO uint32_t JDR3;
166
  __IO uint32_t JDR4;
167
  __IO uint32_t DR;
168
} ADC_TypeDef;
169
 
170
typedef struct
171
{
172
  __IO uint32_t SR;               /*!< ADC status register,    used for ADC multimode (bits common to several ADC instances). Address offset: ADC1 base address         */
173
  __IO uint32_t CR1;              /*!< ADC control register 1, used for ADC multimode (bits common to several ADC instances). Address offset: ADC1 base address + 0x04  */
174
  __IO uint32_t CR2;              /*!< ADC control register 2, used for ADC multimode (bits common to several ADC instances). Address offset: ADC1 base address + 0x08  */
175
  uint32_t  RESERVED[16];
176
  __IO uint32_t DR;               /*!< ADC data register,      used for ADC multimode (bits common to several ADC instances). Address offset: ADC1 base address + 0x4C  */
177
} ADC_Common_TypeDef;
178
 
179
/**
180
  * @brief Backup Registers  
181
  */
182
 
183
typedef struct
184
{
185
  uint32_t  RESERVED0;
186
  __IO uint32_t DR1;
187
  __IO uint32_t DR2;
188
  __IO uint32_t DR3;
189
  __IO uint32_t DR4;
190
  __IO uint32_t DR5;
191
  __IO uint32_t DR6;
192
  __IO uint32_t DR7;
193
  __IO uint32_t DR8;
194
  __IO uint32_t DR9;
195
  __IO uint32_t DR10;
196
  __IO uint32_t RTCCR;
197
  __IO uint32_t CR;
198
  __IO uint32_t CSR;
199
  uint32_t  RESERVED13[2];
200
  __IO uint32_t DR11;
201
  __IO uint32_t DR12;
202
  __IO uint32_t DR13;
203
  __IO uint32_t DR14;
204
  __IO uint32_t DR15;
205
  __IO uint32_t DR16;
206
  __IO uint32_t DR17;
207
  __IO uint32_t DR18;
208
  __IO uint32_t DR19;
209
  __IO uint32_t DR20;
210
  __IO uint32_t DR21;
211
  __IO uint32_t DR22;
212
  __IO uint32_t DR23;
213
  __IO uint32_t DR24;
214
  __IO uint32_t DR25;
215
  __IO uint32_t DR26;
216
  __IO uint32_t DR27;
217
  __IO uint32_t DR28;
218
  __IO uint32_t DR29;
219
  __IO uint32_t DR30;
220
  __IO uint32_t DR31;
221
  __IO uint32_t DR32;
222
  __IO uint32_t DR33;
223
  __IO uint32_t DR34;
224
  __IO uint32_t DR35;
225
  __IO uint32_t DR36;
226
  __IO uint32_t DR37;
227
  __IO uint32_t DR38;
228
  __IO uint32_t DR39;
229
  __IO uint32_t DR40;
230
  __IO uint32_t DR41;
231
  __IO uint32_t DR42;
232
} BKP_TypeDef;
233
 
234
 
235
/**
236
  * @brief CRC calculation unit
237
  */
238
 
239
typedef struct
240
{
241
  __IO uint32_t DR;           /*!< CRC Data register,                           Address offset: 0x00 */
242
  __IO uint8_t  IDR;          /*!< CRC Independent data register,               Address offset: 0x04 */
243
  uint8_t       RESERVED0;    /*!< Reserved,                                    Address offset: 0x05 */
244
  uint16_t      RESERVED1;    /*!< Reserved,                                    Address offset: 0x06 */  
245
  __IO uint32_t CR;           /*!< CRC Control register,                        Address offset: 0x08 */
246
} CRC_TypeDef;
247
 
248
/**
249
  * @brief Digital to Analog Converter
250
  */
251
 
252
typedef struct
253
{
254
  __IO uint32_t CR;
255
  __IO uint32_t SWTRIGR;
256
  __IO uint32_t DHR12R1;
257
  __IO uint32_t DHR12L1;
258
  __IO uint32_t DHR8R1;
259
  __IO uint32_t DHR12R2;
260
  __IO uint32_t DHR12L2;
261
  __IO uint32_t DHR8R2;
262
  __IO uint32_t DHR12RD;
263
  __IO uint32_t DHR12LD;
264
  __IO uint32_t DHR8RD;
265
  __IO uint32_t DOR1;
266
  __IO uint32_t DOR2;
267
} DAC_TypeDef;
268
 
269
/**
270
  * @brief Debug MCU
271
  */
272
 
273
typedef struct
274
{
275
  __IO uint32_t IDCODE;
276
  __IO uint32_t CR;
277
}DBGMCU_TypeDef;
278
 
279
/**
280
  * @brief DMA Controller
281
  */
282
 
283
typedef struct
284
{
285
  __IO uint32_t CCR;
286
  __IO uint32_t CNDTR;
287
  __IO uint32_t CPAR;
288
  __IO uint32_t CMAR;
289
} DMA_Channel_TypeDef;
290
 
291
typedef struct
292
{
293
  __IO uint32_t ISR;
294
  __IO uint32_t IFCR;
295
} DMA_TypeDef;
296
 
297
 
298
 
299
/**
300
  * @brief External Interrupt/Event Controller
301
  */
302
 
303
typedef struct
304
{
305
  __IO uint32_t IMR;
306
  __IO uint32_t EMR;
307
  __IO uint32_t RTSR;
308
  __IO uint32_t FTSR;
309
  __IO uint32_t SWIER;
310
  __IO uint32_t PR;
311
} EXTI_TypeDef;
312
 
313
/**
314
  * @brief FLASH Registers
315
  */
316
 
317
typedef struct
318
{
319
  __IO uint32_t ACR;
320
  __IO uint32_t KEYR;
321
  __IO uint32_t OPTKEYR;
322
  __IO uint32_t SR;
323
  __IO uint32_t CR;
324
  __IO uint32_t AR;
325
  __IO uint32_t RESERVED;
326
  __IO uint32_t OBR;
327
  __IO uint32_t WRPR;
328
} FLASH_TypeDef;
329
 
330
/**
331
  * @brief Option Bytes Registers
332
  */
333
 
334
typedef struct
335
{
336
  __IO uint16_t RDP;
337
  __IO uint16_t USER;
338
  __IO uint16_t Data0;
339
  __IO uint16_t Data1;
340
  __IO uint16_t WRP0;
341
  __IO uint16_t WRP1;
342
  __IO uint16_t WRP2;
343
  __IO uint16_t WRP3;
344
} OB_TypeDef;
345
 
346
/**
347
  * @brief Flexible Static Memory Controller
348
  */
349
 
350
typedef struct
351
{
352
  __IO uint32_t BTCR[8];  
353
} FSMC_Bank1_TypeDef;
354
 
355
/**
356
  * @brief Flexible Static Memory Controller Bank1E
357
  */
358
 
359
typedef struct
360
{
361
  __IO uint32_t BWTR[7];
362
} FSMC_Bank1E_TypeDef;
363
 
364
/**
365
  * @brief Flexible Static Memory Controller Bank2
366
  */
367
 
368
typedef struct
369
{
370
  __IO uint32_t PCR2;       /*!< NAND Flash control register 2,                       Address offset: 0x60 */
371
  __IO uint32_t SR2;        /*!< NAND Flash FIFO status and interrupt register 2,     Address offset: 0x64 */
372
  __IO uint32_t PMEM2;      /*!< NAND Flash Common memory space timing register 2,    Address offset: 0x68 */
373
  __IO uint32_t PATT2;      /*!< NAND Flash Attribute memory space timing register 2, Address offset: 0x6C */
374
  uint32_t      RESERVED0;  /*!< Reserved, 0x70                                                            */
375
  __IO uint32_t ECCR2;      /*!< NAND Flash ECC result registers 2,                   Address offset: 0x74 */
376
  uint32_t      RESERVED1;  /*!< Reserved, 0x78                                                            */
377
  uint32_t      RESERVED2;  /*!< Reserved, 0x7C                                                            */
378
  __IO uint32_t PCR3;       /*!< NAND Flash control register 3,                       Address offset: 0x80 */
379
  __IO uint32_t SR3;        /*!< NAND Flash FIFO status and interrupt register 3,     Address offset: 0x84 */
380
  __IO uint32_t PMEM3;      /*!< NAND Flash Common memory space timing register 3,    Address offset: 0x88 */
381
  __IO uint32_t PATT3;      /*!< NAND Flash Attribute memory space timing register 3, Address offset: 0x8C */
382
  uint32_t      RESERVED3;  /*!< Reserved, 0x90                                                            */
383
  __IO uint32_t ECCR3;      /*!< NAND Flash ECC result registers 3,                   Address offset: 0x94 */
384
} FSMC_Bank2_3_TypeDef;  
385
 
386
/**
387
  * @brief Flexible Static Memory Controller Bank4
388
  */
389
 
390
typedef struct
391
{
392
  __IO uint32_t PCR4;
393
  __IO uint32_t SR4;
394
  __IO uint32_t PMEM4;
395
  __IO uint32_t PATT4;
396
  __IO uint32_t PIO4;
397
} FSMC_Bank4_TypeDef;
398
 
399
/**
400
  * @brief General Purpose I/O
401
  */
402
 
403
typedef struct
404
{
405
  __IO uint32_t CRL;
406
  __IO uint32_t CRH;
407
  __IO uint32_t IDR;
408
  __IO uint32_t ODR;
409
  __IO uint32_t BSRR;
410
  __IO uint32_t BRR;
411
  __IO uint32_t LCKR;
412
} GPIO_TypeDef;
413
 
414
/**
415
  * @brief Alternate Function I/O
416
  */
417
 
418
typedef struct
419
{
420
  __IO uint32_t EVCR;
421
  __IO uint32_t MAPR;
422
  __IO uint32_t EXTICR[4];
423
  uint32_t RESERVED0;
424
  __IO uint32_t MAPR2;  
425
} AFIO_TypeDef;
426
/**
427
  * @brief Inter Integrated Circuit Interface
428
  */
429
 
430
typedef struct
431
{
432
  __IO uint32_t CR1;
433
  __IO uint32_t CR2;
434
  __IO uint32_t OAR1;
435
  __IO uint32_t OAR2;
436
  __IO uint32_t DR;
437
  __IO uint32_t SR1;
438
  __IO uint32_t SR2;
439
  __IO uint32_t CCR;
440
  __IO uint32_t TRISE;
441
} I2C_TypeDef;
442
 
443
/**
444
  * @brief Independent WATCHDOG
445
  */
446
 
447
typedef struct
448
{
449
  __IO uint32_t KR;           /*!< Key register,                                Address offset: 0x00 */
450
  __IO uint32_t PR;           /*!< Prescaler register,                          Address offset: 0x04 */
451
  __IO uint32_t RLR;          /*!< Reload register,                             Address offset: 0x08 */
452
  __IO uint32_t SR;           /*!< Status register,                             Address offset: 0x0C */
453
} IWDG_TypeDef;
454
 
455
/**
456
  * @brief Power Control
457
  */
458
 
459
typedef struct
460
{
461
  __IO uint32_t CR;
462
  __IO uint32_t CSR;
463
} PWR_TypeDef;
464
 
465
/**
466
  * @brief Reset and Clock Control
467
  */
468
 
469
typedef struct
470
{
471
  __IO uint32_t CR;
472
  __IO uint32_t CFGR;
473
  __IO uint32_t CIR;
474
  __IO uint32_t APB2RSTR;
475
  __IO uint32_t APB1RSTR;
476
  __IO uint32_t AHBENR;
477
  __IO uint32_t APB2ENR;
478
  __IO uint32_t APB1ENR;
479
  __IO uint32_t BDCR;
480
  __IO uint32_t CSR;
481
 
482
 
483
} RCC_TypeDef;
484
 
485
/**
486
  * @brief Real-Time Clock
487
  */
488
 
489
typedef struct
490
{
491
  __IO uint32_t CRH;
492
  __IO uint32_t CRL;
493
  __IO uint32_t PRLH;
494
  __IO uint32_t PRLL;
495
  __IO uint32_t DIVH;
496
  __IO uint32_t DIVL;
497
  __IO uint32_t CNTH;
498
  __IO uint32_t CNTL;
499
  __IO uint32_t ALRH;
500
  __IO uint32_t ALRL;
501
} RTC_TypeDef;
502
 
503
/**
504
  * @brief Serial Peripheral Interface
505
  */
506
 
507
typedef struct
508
{
509
  __IO uint32_t CR1;
510
  __IO uint32_t CR2;
511
  __IO uint32_t SR;
512
  __IO uint32_t DR;
513
  __IO uint32_t CRCPR;
514
  __IO uint32_t RXCRCR;
515
  __IO uint32_t TXCRCR;
516
  __IO uint32_t I2SCFGR;
9 mjames 517
  __IO uint32_t I2SPR;
2 mjames 518
} SPI_TypeDef;
519
 
520
/**
521
  * @brief TIM Timers
522
  */
523
typedef struct
524
{
525
  __IO uint32_t CR1;             /*!< TIM control register 1,                      Address offset: 0x00 */
526
  __IO uint32_t CR2;             /*!< TIM control register 2,                      Address offset: 0x04 */
527
  __IO uint32_t SMCR;            /*!< TIM slave Mode Control register,             Address offset: 0x08 */
528
  __IO uint32_t DIER;            /*!< TIM DMA/interrupt enable register,           Address offset: 0x0C */
529
  __IO uint32_t SR;              /*!< TIM status register,                         Address offset: 0x10 */
530
  __IO uint32_t EGR;             /*!< TIM event generation register,               Address offset: 0x14 */
531
  __IO uint32_t CCMR1;           /*!< TIM  capture/compare mode register 1,        Address offset: 0x18 */
532
  __IO uint32_t CCMR2;           /*!< TIM  capture/compare mode register 2,        Address offset: 0x1C */
533
  __IO uint32_t CCER;            /*!< TIM capture/compare enable register,         Address offset: 0x20 */
534
  __IO uint32_t CNT;             /*!< TIM counter register,                        Address offset: 0x24 */
535
  __IO uint32_t PSC;             /*!< TIM prescaler register,                      Address offset: 0x28 */
536
  __IO uint32_t ARR;             /*!< TIM auto-reload register,                    Address offset: 0x2C */
537
  __IO uint32_t RCR;             /*!< TIM  repetition counter register,            Address offset: 0x30 */
538
  __IO uint32_t CCR1;            /*!< TIM capture/compare register 1,              Address offset: 0x34 */
539
  __IO uint32_t CCR2;            /*!< TIM capture/compare register 2,              Address offset: 0x38 */
540
  __IO uint32_t CCR3;            /*!< TIM capture/compare register 3,              Address offset: 0x3C */
541
  __IO uint32_t CCR4;            /*!< TIM capture/compare register 4,              Address offset: 0x40 */
542
  __IO uint32_t BDTR;            /*!< TIM break and dead-time register,            Address offset: 0x44 */
543
  __IO uint32_t DCR;             /*!< TIM DMA control register,                    Address offset: 0x48 */
544
  __IO uint32_t DMAR;            /*!< TIM DMA address for full transfer register,  Address offset: 0x4C */
545
  __IO uint32_t OR;              /*!< TIM option register,                         Address offset: 0x50 */
546
}TIM_TypeDef;
547
 
548
 
549
/**
550
  * @brief Universal Synchronous Asynchronous Receiver Transmitter
551
  */
552
 
553
typedef struct
554
{
555
  __IO uint32_t SR;         /*!< USART Status register,                   Address offset: 0x00 */
556
  __IO uint32_t DR;         /*!< USART Data register,                     Address offset: 0x04 */
557
  __IO uint32_t BRR;        /*!< USART Baud rate register,                Address offset: 0x08 */
558
  __IO uint32_t CR1;        /*!< USART Control register 1,                Address offset: 0x0C */
559
  __IO uint32_t CR2;        /*!< USART Control register 2,                Address offset: 0x10 */
560
  __IO uint32_t CR3;        /*!< USART Control register 3,                Address offset: 0x14 */
561
  __IO uint32_t GTPR;       /*!< USART Guard time and prescaler register, Address offset: 0x18 */
562
} USART_TypeDef;
563
 
564
 
565
 
566
/**
567
  * @brief Window WATCHDOG
568
  */
569
 
570
typedef struct
571
{
572
  __IO uint32_t CR;   /*!< WWDG Control register,       Address offset: 0x00 */
573
  __IO uint32_t CFR;  /*!< WWDG Configuration register, Address offset: 0x04 */
574
  __IO uint32_t SR;   /*!< WWDG Status register,        Address offset: 0x08 */
575
} WWDG_TypeDef;
576
 
577
/**
578
  * @}
579
  */
580
 
581
/** @addtogroup Peripheral_memory_map
582
  * @{
583
  */
584
 
585
 
9 mjames 586
#define FLASH_BASE            0x08000000UL /*!< FLASH base address in the alias region */
587
#define FLASH_BANK1_END       0x0807FFFFUL /*!< FLASH END address of bank1 */
588
#define SRAM_BASE             0x20000000UL /*!< SRAM base address in the alias region */
589
#define PERIPH_BASE           0x40000000UL /*!< Peripheral base address in the alias region */
2 mjames 590
 
9 mjames 591
#define SRAM_BB_BASE          0x22000000UL /*!< SRAM base address in the bit-band region */
592
#define PERIPH_BB_BASE        0x42000000UL /*!< Peripheral base address in the bit-band region */
2 mjames 593
 
9 mjames 594
#define FSMC_BASE             0x60000000UL /*!< FSMC base address */
595
#define FSMC_R_BASE           0xA0000000UL /*!< FSMC registers base address */
2 mjames 596
 
597
/*!< Peripheral memory map */
598
#define APB1PERIPH_BASE       PERIPH_BASE
9 mjames 599
#define APB2PERIPH_BASE       (PERIPH_BASE + 0x00010000UL)
600
#define AHBPERIPH_BASE        (PERIPH_BASE + 0x00020000UL)
2 mjames 601
 
9 mjames 602
#define TIM2_BASE             (APB1PERIPH_BASE + 0x00000000UL)
603
#define TIM3_BASE             (APB1PERIPH_BASE + 0x00000400UL)
604
#define TIM4_BASE             (APB1PERIPH_BASE + 0x00000800UL)
605
#define TIM5_BASE             (APB1PERIPH_BASE + 0x00000C00UL)
606
#define TIM6_BASE             (APB1PERIPH_BASE + 0x00001000UL)
607
#define TIM7_BASE             (APB1PERIPH_BASE + 0x00001400UL)
608
#define RTC_BASE              (APB1PERIPH_BASE + 0x00002800UL)
609
#define WWDG_BASE             (APB1PERIPH_BASE + 0x00002C00UL)
610
#define IWDG_BASE             (APB1PERIPH_BASE + 0x00003000UL)
611
#define SPI2_BASE             (APB1PERIPH_BASE + 0x00003800UL)
612
#define SPI3_BASE             (APB1PERIPH_BASE + 0x00003C00UL)
613
#define USART2_BASE           (APB1PERIPH_BASE + 0x00004400UL)
614
#define USART3_BASE           (APB1PERIPH_BASE + 0x00004800UL)
615
#define UART4_BASE            (APB1PERIPH_BASE + 0x00004C00UL)
616
#define UART5_BASE            (APB1PERIPH_BASE + 0x00005000UL)
617
#define I2C1_BASE             (APB1PERIPH_BASE + 0x00005400UL)
618
#define I2C2_BASE             (APB1PERIPH_BASE + 0x00005800UL)
619
#define BKP_BASE              (APB1PERIPH_BASE + 0x00006C00UL)
620
#define PWR_BASE              (APB1PERIPH_BASE + 0x00007000UL)
621
#define DAC_BASE              (APB1PERIPH_BASE + 0x00007400UL)
622
#define AFIO_BASE             (APB2PERIPH_BASE + 0x00000000UL)
623
#define EXTI_BASE             (APB2PERIPH_BASE + 0x00000400UL)
624
#define GPIOA_BASE            (APB2PERIPH_BASE + 0x00000800UL)
625
#define GPIOB_BASE            (APB2PERIPH_BASE + 0x00000C00UL)
626
#define GPIOC_BASE            (APB2PERIPH_BASE + 0x00001000UL)
627
#define GPIOD_BASE            (APB2PERIPH_BASE + 0x00001400UL)
628
#define GPIOE_BASE            (APB2PERIPH_BASE + 0x00001800UL)
629
#define GPIOF_BASE            (APB2PERIPH_BASE + 0x00001C00UL)
630
#define GPIOG_BASE            (APB2PERIPH_BASE + 0x00002000UL)
631
#define ADC1_BASE             (APB2PERIPH_BASE + 0x00002400UL)
632
#define SPI1_BASE             (APB2PERIPH_BASE + 0x00003000UL)
633
#define USART1_BASE           (APB2PERIPH_BASE + 0x00003800UL)
2 mjames 634
 
635
 
9 mjames 636
#define DMA1_BASE             (AHBPERIPH_BASE + 0x00000000UL)
637
#define DMA1_Channel1_BASE    (AHBPERIPH_BASE + 0x00000008UL)
638
#define DMA1_Channel2_BASE    (AHBPERIPH_BASE + 0x0000001CUL)
639
#define DMA1_Channel3_BASE    (AHBPERIPH_BASE + 0x00000030UL)
640
#define DMA1_Channel4_BASE    (AHBPERIPH_BASE + 0x00000044UL)
641
#define DMA1_Channel5_BASE    (AHBPERIPH_BASE + 0x00000058UL)
642
#define DMA1_Channel6_BASE    (AHBPERIPH_BASE + 0x0000006CUL)
643
#define DMA1_Channel7_BASE    (AHBPERIPH_BASE + 0x00000080UL)
644
#define DMA2_BASE             (AHBPERIPH_BASE + 0x00000400UL)
645
#define DMA2_Channel1_BASE    (AHBPERIPH_BASE + 0x00000408UL)
646
#define DMA2_Channel2_BASE    (AHBPERIPH_BASE + 0x0000041CUL)
647
#define DMA2_Channel3_BASE    (AHBPERIPH_BASE + 0x00000430UL)
648
#define DMA2_Channel4_BASE    (AHBPERIPH_BASE + 0x00000444UL)
649
#define DMA2_Channel5_BASE    (AHBPERIPH_BASE + 0x00000458UL)
650
#define RCC_BASE              (AHBPERIPH_BASE + 0x00001000UL)
651
#define CRC_BASE              (AHBPERIPH_BASE + 0x00003000UL)
2 mjames 652
 
9 mjames 653
#define FLASH_R_BASE          (AHBPERIPH_BASE + 0x00002000UL) /*!< Flash registers base address */
654
#define FLASHSIZE_BASE        0x1FFFF7E0UL    /*!< FLASH Size register base address */
655
#define UID_BASE              0x1FFFF7E8UL    /*!< Unique device ID register base address */
656
#define OB_BASE               0x1FFFF800UL    /*!< Flash Option Bytes base address */
2 mjames 657
 
658
 
659
#define FSMC_BANK1            (FSMC_BASE)               /*!< FSMC Bank1 base address */
660
#define FSMC_BANK1_1          (FSMC_BANK1)              /*!< FSMC Bank1_1 base address */
9 mjames 661
#define FSMC_BANK1_2          (FSMC_BANK1 + 0x04000000UL) /*!< FSMC Bank1_2 base address */
662
#define FSMC_BANK1_3          (FSMC_BANK1 + 0x08000000UL) /*!< FSMC Bank1_3 base address */
663
#define FSMC_BANK1_4          (FSMC_BANK1 + 0x0C000000UL) /*!< FSMC Bank1_4 base address */
2 mjames 664
 
9 mjames 665
#define FSMC_BANK2            (FSMC_BASE + 0x10000000UL)  /*!< FSMC Bank2 base address */
666
#define FSMC_BANK3            (FSMC_BASE + 0x20000000UL)  /*!< FSMC Bank3 base address */
667
#define FSMC_BANK4            (FSMC_BASE + 0x30000000UL)  /*!< FSMC Bank4 base address */
2 mjames 668
 
9 mjames 669
#define FSMC_BANK1_R_BASE     (FSMC_R_BASE + 0x00000000UL)    /*!< FSMC Bank1 registers base address */
670
#define FSMC_BANK1E_R_BASE    (FSMC_R_BASE + 0x00000104UL)    /*!< FSMC Bank1E registers base address */
671
#define FSMC_BANK2_3_R_BASE   (FSMC_R_BASE + 0x00000060UL)    /*!< FSMC Bank2/Bank3 registers base address */
672
#define FSMC_BANK4_R_BASE     (FSMC_R_BASE + 0x000000A0UL)    /*!< FSMC Bank4 registers base address */
2 mjames 673
 
9 mjames 674
#define DBGMCU_BASE          0xE0042000UL /*!< Debug MCU registers base address */
2 mjames 675
 
676
 
677
 
678
/**
679
  * @}
680
  */
681
 
682
/** @addtogroup Peripheral_declaration
683
  * @{
684
  */  
685
 
686
#define TIM2                ((TIM_TypeDef *)TIM2_BASE)
687
#define TIM3                ((TIM_TypeDef *)TIM3_BASE)
688
#define TIM4                ((TIM_TypeDef *)TIM4_BASE)
689
#define TIM5                ((TIM_TypeDef *)TIM5_BASE)
690
#define TIM6                ((TIM_TypeDef *)TIM6_BASE)
691
#define TIM7                ((TIM_TypeDef *)TIM7_BASE)
692
#define RTC                 ((RTC_TypeDef *)RTC_BASE)
693
#define WWDG                ((WWDG_TypeDef *)WWDG_BASE)
694
#define IWDG                ((IWDG_TypeDef *)IWDG_BASE)
695
#define SPI2                ((SPI_TypeDef *)SPI2_BASE)
696
#define SPI3                ((SPI_TypeDef *)SPI3_BASE)
697
#define USART2              ((USART_TypeDef *)USART2_BASE)
698
#define USART3              ((USART_TypeDef *)USART3_BASE)
699
#define UART4               ((USART_TypeDef *)UART4_BASE)
700
#define UART5               ((USART_TypeDef *)UART5_BASE)
701
#define I2C1                ((I2C_TypeDef *)I2C1_BASE)
702
#define I2C2                ((I2C_TypeDef *)I2C2_BASE)
703
#define BKP                 ((BKP_TypeDef *)BKP_BASE)
704
#define PWR                 ((PWR_TypeDef *)PWR_BASE)
705
#define DAC1                ((DAC_TypeDef *)DAC_BASE)
706
#define DAC                 ((DAC_TypeDef *)DAC_BASE) /* Kept for legacy purpose */
707
#define AFIO                ((AFIO_TypeDef *)AFIO_BASE)
708
#define EXTI                ((EXTI_TypeDef *)EXTI_BASE)
709
#define GPIOA               ((GPIO_TypeDef *)GPIOA_BASE)
710
#define GPIOB               ((GPIO_TypeDef *)GPIOB_BASE)
711
#define GPIOC               ((GPIO_TypeDef *)GPIOC_BASE)
712
#define GPIOD               ((GPIO_TypeDef *)GPIOD_BASE)
713
#define GPIOE               ((GPIO_TypeDef *)GPIOE_BASE)
714
#define GPIOF               ((GPIO_TypeDef *)GPIOF_BASE)
715
#define GPIOG               ((GPIO_TypeDef *)GPIOG_BASE)
716
#define ADC1                ((ADC_TypeDef *)ADC1_BASE)
717
#define ADC1_COMMON         ((ADC_Common_TypeDef *)ADC1_BASE)
718
#define SPI1                ((SPI_TypeDef *)SPI1_BASE)
719
#define USART1              ((USART_TypeDef *)USART1_BASE)
720
#define DMA1                ((DMA_TypeDef *)DMA1_BASE)
721
#define DMA2                ((DMA_TypeDef *)DMA2_BASE)
722
#define DMA1_Channel1       ((DMA_Channel_TypeDef *)DMA1_Channel1_BASE)
723
#define DMA1_Channel2       ((DMA_Channel_TypeDef *)DMA1_Channel2_BASE)
724
#define DMA1_Channel3       ((DMA_Channel_TypeDef *)DMA1_Channel3_BASE)
725
#define DMA1_Channel4       ((DMA_Channel_TypeDef *)DMA1_Channel4_BASE)
726
#define DMA1_Channel5       ((DMA_Channel_TypeDef *)DMA1_Channel5_BASE)
727
#define DMA1_Channel6       ((DMA_Channel_TypeDef *)DMA1_Channel6_BASE)
728
#define DMA1_Channel7       ((DMA_Channel_TypeDef *)DMA1_Channel7_BASE)
729
#define DMA2_Channel1       ((DMA_Channel_TypeDef *)DMA2_Channel1_BASE)
730
#define DMA2_Channel2       ((DMA_Channel_TypeDef *)DMA2_Channel2_BASE)
731
#define DMA2_Channel3       ((DMA_Channel_TypeDef *)DMA2_Channel3_BASE)
732
#define DMA2_Channel4       ((DMA_Channel_TypeDef *)DMA2_Channel4_BASE)
733
#define DMA2_Channel5       ((DMA_Channel_TypeDef *)DMA2_Channel5_BASE)
734
#define RCC                 ((RCC_TypeDef *)RCC_BASE)
735
#define CRC                 ((CRC_TypeDef *)CRC_BASE)
736
#define FLASH               ((FLASH_TypeDef *)FLASH_R_BASE)
737
#define OB                  ((OB_TypeDef *)OB_BASE)
738
#define FSMC_Bank1          ((FSMC_Bank1_TypeDef *)FSMC_BANK1_R_BASE)
739
#define FSMC_Bank1E         ((FSMC_Bank1E_TypeDef *)FSMC_BANK1E_R_BASE)
740
#define FSMC_Bank2_3        ((FSMC_Bank2_3_TypeDef *)FSMC_BANK2_3_R_BASE)
741
#define FSMC_Bank4          ((FSMC_Bank4_TypeDef *)FSMC_BANK4_R_BASE)
742
#define DBGMCU              ((DBGMCU_TypeDef *)DBGMCU_BASE)
743
 
744
 
745
/**
746
  * @}
747
  */
748
 
749
/** @addtogroup Exported_constants
750
  * @{
751
  */
752
 
753
  /** @addtogroup Peripheral_Registers_Bits_Definition
754
  * @{
755
  */
756
 
757
/******************************************************************************/
758
/*                         Peripheral Registers_Bits_Definition               */
759
/******************************************************************************/
760
 
761
/******************************************************************************/
762
/*                                                                            */
763
/*                       CRC calculation unit (CRC)                           */
764
/*                                                                            */
765
/******************************************************************************/
766
 
767
/*******************  Bit definition for CRC_DR register  *********************/
768
#define CRC_DR_DR_Pos                       (0U)                               
9 mjames 769
#define CRC_DR_DR_Msk                       (0xFFFFFFFFUL << CRC_DR_DR_Pos)     /*!< 0xFFFFFFFF */
2 mjames 770
#define CRC_DR_DR                           CRC_DR_DR_Msk                      /*!< Data register bits */
771
 
772
/*******************  Bit definition for CRC_IDR register  ********************/
773
#define CRC_IDR_IDR_Pos                     (0U)                               
9 mjames 774
#define CRC_IDR_IDR_Msk                     (0xFFUL << CRC_IDR_IDR_Pos)         /*!< 0x000000FF */
2 mjames 775
#define CRC_IDR_IDR                         CRC_IDR_IDR_Msk                    /*!< General-purpose 8-bit data register bits */
776
 
777
/********************  Bit definition for CRC_CR register  ********************/
778
#define CRC_CR_RESET_Pos                    (0U)                               
9 mjames 779
#define CRC_CR_RESET_Msk                    (0x1UL << CRC_CR_RESET_Pos)         /*!< 0x00000001 */
2 mjames 780
#define CRC_CR_RESET                        CRC_CR_RESET_Msk                   /*!< RESET bit */
781
 
782
/******************************************************************************/
783
/*                                                                            */
784
/*                             Power Control                                  */
785
/*                                                                            */
786
/******************************************************************************/
787
 
788
/********************  Bit definition for PWR_CR register  ********************/
789
#define PWR_CR_LPDS_Pos                     (0U)                               
9 mjames 790
#define PWR_CR_LPDS_Msk                     (0x1UL << PWR_CR_LPDS_Pos)          /*!< 0x00000001 */
2 mjames 791
#define PWR_CR_LPDS                         PWR_CR_LPDS_Msk                    /*!< Low-Power Deepsleep */
792
#define PWR_CR_PDDS_Pos                     (1U)                               
9 mjames 793
#define PWR_CR_PDDS_Msk                     (0x1UL << PWR_CR_PDDS_Pos)          /*!< 0x00000002 */
2 mjames 794
#define PWR_CR_PDDS                         PWR_CR_PDDS_Msk                    /*!< Power Down Deepsleep */
795
#define PWR_CR_CWUF_Pos                     (2U)                               
9 mjames 796
#define PWR_CR_CWUF_Msk                     (0x1UL << PWR_CR_CWUF_Pos)          /*!< 0x00000004 */
2 mjames 797
#define PWR_CR_CWUF                         PWR_CR_CWUF_Msk                    /*!< Clear Wakeup Flag */
798
#define PWR_CR_CSBF_Pos                     (3U)                               
9 mjames 799
#define PWR_CR_CSBF_Msk                     (0x1UL << PWR_CR_CSBF_Pos)          /*!< 0x00000008 */
2 mjames 800
#define PWR_CR_CSBF                         PWR_CR_CSBF_Msk                    /*!< Clear Standby Flag */
801
#define PWR_CR_PVDE_Pos                     (4U)                               
9 mjames 802
#define PWR_CR_PVDE_Msk                     (0x1UL << PWR_CR_PVDE_Pos)          /*!< 0x00000010 */
2 mjames 803
#define PWR_CR_PVDE                         PWR_CR_PVDE_Msk                    /*!< Power Voltage Detector Enable */
804
 
805
#define PWR_CR_PLS_Pos                      (5U)                               
9 mjames 806
#define PWR_CR_PLS_Msk                      (0x7UL << PWR_CR_PLS_Pos)           /*!< 0x000000E0 */
2 mjames 807
#define PWR_CR_PLS                          PWR_CR_PLS_Msk                     /*!< PLS[2:0] bits (PVD Level Selection) */
9 mjames 808
#define PWR_CR_PLS_0                        (0x1UL << PWR_CR_PLS_Pos)           /*!< 0x00000020 */
809
#define PWR_CR_PLS_1                        (0x2UL << PWR_CR_PLS_Pos)           /*!< 0x00000040 */
810
#define PWR_CR_PLS_2                        (0x4UL << PWR_CR_PLS_Pos)           /*!< 0x00000080 */
2 mjames 811
 
812
/*!< PVD level configuration */
813
#define PWR_CR_PLS_LEV0                      0x00000000U                           /*!< PVD level 2.2V */
814
#define PWR_CR_PLS_LEV1                      0x00000020U                           /*!< PVD level 2.3V */
815
#define PWR_CR_PLS_LEV2                      0x00000040U                           /*!< PVD level 2.4V */
816
#define PWR_CR_PLS_LEV3                      0x00000060U                           /*!< PVD level 2.5V */
817
#define PWR_CR_PLS_LEV4                      0x00000080U                           /*!< PVD level 2.6V */
818
#define PWR_CR_PLS_LEV5                      0x000000A0U                           /*!< PVD level 2.7V */
819
#define PWR_CR_PLS_LEV6                      0x000000C0U                           /*!< PVD level 2.8V */
820
#define PWR_CR_PLS_LEV7                      0x000000E0U                           /*!< PVD level 2.9V */
821
 
822
/* Legacy defines */
823
#define PWR_CR_PLS_2V2                       PWR_CR_PLS_LEV0
824
#define PWR_CR_PLS_2V3                       PWR_CR_PLS_LEV1
825
#define PWR_CR_PLS_2V4                       PWR_CR_PLS_LEV2
826
#define PWR_CR_PLS_2V5                       PWR_CR_PLS_LEV3
827
#define PWR_CR_PLS_2V6                       PWR_CR_PLS_LEV4
828
#define PWR_CR_PLS_2V7                       PWR_CR_PLS_LEV5
829
#define PWR_CR_PLS_2V8                       PWR_CR_PLS_LEV6
830
#define PWR_CR_PLS_2V9                       PWR_CR_PLS_LEV7
831
 
832
#define PWR_CR_DBP_Pos                      (8U)                               
9 mjames 833
#define PWR_CR_DBP_Msk                      (0x1UL << PWR_CR_DBP_Pos)           /*!< 0x00000100 */
2 mjames 834
#define PWR_CR_DBP                          PWR_CR_DBP_Msk                     /*!< Disable Backup Domain write protection */
835
 
836
 
837
/*******************  Bit definition for PWR_CSR register  ********************/
838
#define PWR_CSR_WUF_Pos                     (0U)                               
9 mjames 839
#define PWR_CSR_WUF_Msk                     (0x1UL << PWR_CSR_WUF_Pos)          /*!< 0x00000001 */
2 mjames 840
#define PWR_CSR_WUF                         PWR_CSR_WUF_Msk                    /*!< Wakeup Flag */
841
#define PWR_CSR_SBF_Pos                     (1U)                               
9 mjames 842
#define PWR_CSR_SBF_Msk                     (0x1UL << PWR_CSR_SBF_Pos)          /*!< 0x00000002 */
2 mjames 843
#define PWR_CSR_SBF                         PWR_CSR_SBF_Msk                    /*!< Standby Flag */
844
#define PWR_CSR_PVDO_Pos                    (2U)                               
9 mjames 845
#define PWR_CSR_PVDO_Msk                    (0x1UL << PWR_CSR_PVDO_Pos)         /*!< 0x00000004 */
2 mjames 846
#define PWR_CSR_PVDO                        PWR_CSR_PVDO_Msk                   /*!< PVD Output */
847
#define PWR_CSR_EWUP_Pos                    (8U)                               
9 mjames 848
#define PWR_CSR_EWUP_Msk                    (0x1UL << PWR_CSR_EWUP_Pos)         /*!< 0x00000100 */
2 mjames 849
#define PWR_CSR_EWUP                        PWR_CSR_EWUP_Msk                   /*!< Enable WKUP pin */
850
 
851
/******************************************************************************/
852
/*                                                                            */
853
/*                            Backup registers                                */
854
/*                                                                            */
855
/******************************************************************************/
856
 
857
/*******************  Bit definition for BKP_DR1 register  ********************/
858
#define BKP_DR1_D_Pos                       (0U)                               
9 mjames 859
#define BKP_DR1_D_Msk                       (0xFFFFUL << BKP_DR1_D_Pos)         /*!< 0x0000FFFF */
2 mjames 860
#define BKP_DR1_D                           BKP_DR1_D_Msk                      /*!< Backup data */
861
 
862
/*******************  Bit definition for BKP_DR2 register  ********************/
863
#define BKP_DR2_D_Pos                       (0U)                               
9 mjames 864
#define BKP_DR2_D_Msk                       (0xFFFFUL << BKP_DR2_D_Pos)         /*!< 0x0000FFFF */
2 mjames 865
#define BKP_DR2_D                           BKP_DR2_D_Msk                      /*!< Backup data */
866
 
867
/*******************  Bit definition for BKP_DR3 register  ********************/
868
#define BKP_DR3_D_Pos                       (0U)                               
9 mjames 869
#define BKP_DR3_D_Msk                       (0xFFFFUL << BKP_DR3_D_Pos)         /*!< 0x0000FFFF */
2 mjames 870
#define BKP_DR3_D                           BKP_DR3_D_Msk                      /*!< Backup data */
871
 
872
/*******************  Bit definition for BKP_DR4 register  ********************/
873
#define BKP_DR4_D_Pos                       (0U)                               
9 mjames 874
#define BKP_DR4_D_Msk                       (0xFFFFUL << BKP_DR4_D_Pos)         /*!< 0x0000FFFF */
2 mjames 875
#define BKP_DR4_D                           BKP_DR4_D_Msk                      /*!< Backup data */
876
 
877
/*******************  Bit definition for BKP_DR5 register  ********************/
878
#define BKP_DR5_D_Pos                       (0U)                               
9 mjames 879
#define BKP_DR5_D_Msk                       (0xFFFFUL << BKP_DR5_D_Pos)         /*!< 0x0000FFFF */
2 mjames 880
#define BKP_DR5_D                           BKP_DR5_D_Msk                      /*!< Backup data */
881
 
882
/*******************  Bit definition for BKP_DR6 register  ********************/
883
#define BKP_DR6_D_Pos                       (0U)                               
9 mjames 884
#define BKP_DR6_D_Msk                       (0xFFFFUL << BKP_DR6_D_Pos)         /*!< 0x0000FFFF */
2 mjames 885
#define BKP_DR6_D                           BKP_DR6_D_Msk                      /*!< Backup data */
886
 
887
/*******************  Bit definition for BKP_DR7 register  ********************/
888
#define BKP_DR7_D_Pos                       (0U)                               
9 mjames 889
#define BKP_DR7_D_Msk                       (0xFFFFUL << BKP_DR7_D_Pos)         /*!< 0x0000FFFF */
2 mjames 890
#define BKP_DR7_D                           BKP_DR7_D_Msk                      /*!< Backup data */
891
 
892
/*******************  Bit definition for BKP_DR8 register  ********************/
893
#define BKP_DR8_D_Pos                       (0U)                               
9 mjames 894
#define BKP_DR8_D_Msk                       (0xFFFFUL << BKP_DR8_D_Pos)         /*!< 0x0000FFFF */
2 mjames 895
#define BKP_DR8_D                           BKP_DR8_D_Msk                      /*!< Backup data */
896
 
897
/*******************  Bit definition for BKP_DR9 register  ********************/
898
#define BKP_DR9_D_Pos                       (0U)                               
9 mjames 899
#define BKP_DR9_D_Msk                       (0xFFFFUL << BKP_DR9_D_Pos)         /*!< 0x0000FFFF */
2 mjames 900
#define BKP_DR9_D                           BKP_DR9_D_Msk                      /*!< Backup data */
901
 
902
/*******************  Bit definition for BKP_DR10 register  *******************/
903
#define BKP_DR10_D_Pos                      (0U)                               
9 mjames 904
#define BKP_DR10_D_Msk                      (0xFFFFUL << BKP_DR10_D_Pos)        /*!< 0x0000FFFF */
2 mjames 905
#define BKP_DR10_D                          BKP_DR10_D_Msk                     /*!< Backup data */
906
 
907
/*******************  Bit definition for BKP_DR11 register  *******************/
908
#define BKP_DR11_D_Pos                      (0U)                               
9 mjames 909
#define BKP_DR11_D_Msk                      (0xFFFFUL << BKP_DR11_D_Pos)        /*!< 0x0000FFFF */
2 mjames 910
#define BKP_DR11_D                          BKP_DR11_D_Msk                     /*!< Backup data */
911
 
912
/*******************  Bit definition for BKP_DR12 register  *******************/
913
#define BKP_DR12_D_Pos                      (0U)                               
9 mjames 914
#define BKP_DR12_D_Msk                      (0xFFFFUL << BKP_DR12_D_Pos)        /*!< 0x0000FFFF */
2 mjames 915
#define BKP_DR12_D                          BKP_DR12_D_Msk                     /*!< Backup data */
916
 
917
/*******************  Bit definition for BKP_DR13 register  *******************/
918
#define BKP_DR13_D_Pos                      (0U)                               
9 mjames 919
#define BKP_DR13_D_Msk                      (0xFFFFUL << BKP_DR13_D_Pos)        /*!< 0x0000FFFF */
2 mjames 920
#define BKP_DR13_D                          BKP_DR13_D_Msk                     /*!< Backup data */
921
 
922
/*******************  Bit definition for BKP_DR14 register  *******************/
923
#define BKP_DR14_D_Pos                      (0U)                               
9 mjames 924
#define BKP_DR14_D_Msk                      (0xFFFFUL << BKP_DR14_D_Pos)        /*!< 0x0000FFFF */
2 mjames 925
#define BKP_DR14_D                          BKP_DR14_D_Msk                     /*!< Backup data */
926
 
927
/*******************  Bit definition for BKP_DR15 register  *******************/
928
#define BKP_DR15_D_Pos                      (0U)                               
9 mjames 929
#define BKP_DR15_D_Msk                      (0xFFFFUL << BKP_DR15_D_Pos)        /*!< 0x0000FFFF */
2 mjames 930
#define BKP_DR15_D                          BKP_DR15_D_Msk                     /*!< Backup data */
931
 
932
/*******************  Bit definition for BKP_DR16 register  *******************/
933
#define BKP_DR16_D_Pos                      (0U)                               
9 mjames 934
#define BKP_DR16_D_Msk                      (0xFFFFUL << BKP_DR16_D_Pos)        /*!< 0x0000FFFF */
2 mjames 935
#define BKP_DR16_D                          BKP_DR16_D_Msk                     /*!< Backup data */
936
 
937
/*******************  Bit definition for BKP_DR17 register  *******************/
938
#define BKP_DR17_D_Pos                      (0U)                               
9 mjames 939
#define BKP_DR17_D_Msk                      (0xFFFFUL << BKP_DR17_D_Pos)        /*!< 0x0000FFFF */
2 mjames 940
#define BKP_DR17_D                          BKP_DR17_D_Msk                     /*!< Backup data */
941
 
942
/******************  Bit definition for BKP_DR18 register  ********************/
943
#define BKP_DR18_D_Pos                      (0U)                               
9 mjames 944
#define BKP_DR18_D_Msk                      (0xFFFFUL << BKP_DR18_D_Pos)        /*!< 0x0000FFFF */
2 mjames 945
#define BKP_DR18_D                          BKP_DR18_D_Msk                     /*!< Backup data */
946
 
947
/*******************  Bit definition for BKP_DR19 register  *******************/
948
#define BKP_DR19_D_Pos                      (0U)                               
9 mjames 949
#define BKP_DR19_D_Msk                      (0xFFFFUL << BKP_DR19_D_Pos)        /*!< 0x0000FFFF */
2 mjames 950
#define BKP_DR19_D                          BKP_DR19_D_Msk                     /*!< Backup data */
951
 
952
/*******************  Bit definition for BKP_DR20 register  *******************/
953
#define BKP_DR20_D_Pos                      (0U)                               
9 mjames 954
#define BKP_DR20_D_Msk                      (0xFFFFUL << BKP_DR20_D_Pos)        /*!< 0x0000FFFF */
2 mjames 955
#define BKP_DR20_D                          BKP_DR20_D_Msk                     /*!< Backup data */
956
 
957
/*******************  Bit definition for BKP_DR21 register  *******************/
958
#define BKP_DR21_D_Pos                      (0U)                               
9 mjames 959
#define BKP_DR21_D_Msk                      (0xFFFFUL << BKP_DR21_D_Pos)        /*!< 0x0000FFFF */
2 mjames 960
#define BKP_DR21_D                          BKP_DR21_D_Msk                     /*!< Backup data */
961
 
962
/*******************  Bit definition for BKP_DR22 register  *******************/
963
#define BKP_DR22_D_Pos                      (0U)                               
9 mjames 964
#define BKP_DR22_D_Msk                      (0xFFFFUL << BKP_DR22_D_Pos)        /*!< 0x0000FFFF */
2 mjames 965
#define BKP_DR22_D                          BKP_DR22_D_Msk                     /*!< Backup data */
966
 
967
/*******************  Bit definition for BKP_DR23 register  *******************/
968
#define BKP_DR23_D_Pos                      (0U)                               
9 mjames 969
#define BKP_DR23_D_Msk                      (0xFFFFUL << BKP_DR23_D_Pos)        /*!< 0x0000FFFF */
2 mjames 970
#define BKP_DR23_D                          BKP_DR23_D_Msk                     /*!< Backup data */
971
 
972
/*******************  Bit definition for BKP_DR24 register  *******************/
973
#define BKP_DR24_D_Pos                      (0U)                               
9 mjames 974
#define BKP_DR24_D_Msk                      (0xFFFFUL << BKP_DR24_D_Pos)        /*!< 0x0000FFFF */
2 mjames 975
#define BKP_DR24_D                          BKP_DR24_D_Msk                     /*!< Backup data */
976
 
977
/*******************  Bit definition for BKP_DR25 register  *******************/
978
#define BKP_DR25_D_Pos                      (0U)                               
9 mjames 979
#define BKP_DR25_D_Msk                      (0xFFFFUL << BKP_DR25_D_Pos)        /*!< 0x0000FFFF */
2 mjames 980
#define BKP_DR25_D                          BKP_DR25_D_Msk                     /*!< Backup data */
981
 
982
/*******************  Bit definition for BKP_DR26 register  *******************/
983
#define BKP_DR26_D_Pos                      (0U)                               
9 mjames 984
#define BKP_DR26_D_Msk                      (0xFFFFUL << BKP_DR26_D_Pos)        /*!< 0x0000FFFF */
2 mjames 985
#define BKP_DR26_D                          BKP_DR26_D_Msk                     /*!< Backup data */
986
 
987
/*******************  Bit definition for BKP_DR27 register  *******************/
988
#define BKP_DR27_D_Pos                      (0U)                               
9 mjames 989
#define BKP_DR27_D_Msk                      (0xFFFFUL << BKP_DR27_D_Pos)        /*!< 0x0000FFFF */
2 mjames 990
#define BKP_DR27_D                          BKP_DR27_D_Msk                     /*!< Backup data */
991
 
992
/*******************  Bit definition for BKP_DR28 register  *******************/
993
#define BKP_DR28_D_Pos                      (0U)                               
9 mjames 994
#define BKP_DR28_D_Msk                      (0xFFFFUL << BKP_DR28_D_Pos)        /*!< 0x0000FFFF */
2 mjames 995
#define BKP_DR28_D                          BKP_DR28_D_Msk                     /*!< Backup data */
996
 
997
/*******************  Bit definition for BKP_DR29 register  *******************/
998
#define BKP_DR29_D_Pos                      (0U)                               
9 mjames 999
#define BKP_DR29_D_Msk                      (0xFFFFUL << BKP_DR29_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1000
#define BKP_DR29_D                          BKP_DR29_D_Msk                     /*!< Backup data */
1001
 
1002
/*******************  Bit definition for BKP_DR30 register  *******************/
1003
#define BKP_DR30_D_Pos                      (0U)                               
9 mjames 1004
#define BKP_DR30_D_Msk                      (0xFFFFUL << BKP_DR30_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1005
#define BKP_DR30_D                          BKP_DR30_D_Msk                     /*!< Backup data */
1006
 
1007
/*******************  Bit definition for BKP_DR31 register  *******************/
1008
#define BKP_DR31_D_Pos                      (0U)                               
9 mjames 1009
#define BKP_DR31_D_Msk                      (0xFFFFUL << BKP_DR31_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1010
#define BKP_DR31_D                          BKP_DR31_D_Msk                     /*!< Backup data */
1011
 
1012
/*******************  Bit definition for BKP_DR32 register  *******************/
1013
#define BKP_DR32_D_Pos                      (0U)                               
9 mjames 1014
#define BKP_DR32_D_Msk                      (0xFFFFUL << BKP_DR32_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1015
#define BKP_DR32_D                          BKP_DR32_D_Msk                     /*!< Backup data */
1016
 
1017
/*******************  Bit definition for BKP_DR33 register  *******************/
1018
#define BKP_DR33_D_Pos                      (0U)                               
9 mjames 1019
#define BKP_DR33_D_Msk                      (0xFFFFUL << BKP_DR33_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1020
#define BKP_DR33_D                          BKP_DR33_D_Msk                     /*!< Backup data */
1021
 
1022
/*******************  Bit definition for BKP_DR34 register  *******************/
1023
#define BKP_DR34_D_Pos                      (0U)                               
9 mjames 1024
#define BKP_DR34_D_Msk                      (0xFFFFUL << BKP_DR34_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1025
#define BKP_DR34_D                          BKP_DR34_D_Msk                     /*!< Backup data */
1026
 
1027
/*******************  Bit definition for BKP_DR35 register  *******************/
1028
#define BKP_DR35_D_Pos                      (0U)                               
9 mjames 1029
#define BKP_DR35_D_Msk                      (0xFFFFUL << BKP_DR35_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1030
#define BKP_DR35_D                          BKP_DR35_D_Msk                     /*!< Backup data */
1031
 
1032
/*******************  Bit definition for BKP_DR36 register  *******************/
1033
#define BKP_DR36_D_Pos                      (0U)                               
9 mjames 1034
#define BKP_DR36_D_Msk                      (0xFFFFUL << BKP_DR36_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1035
#define BKP_DR36_D                          BKP_DR36_D_Msk                     /*!< Backup data */
1036
 
1037
/*******************  Bit definition for BKP_DR37 register  *******************/
1038
#define BKP_DR37_D_Pos                      (0U)                               
9 mjames 1039
#define BKP_DR37_D_Msk                      (0xFFFFUL << BKP_DR37_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1040
#define BKP_DR37_D                          BKP_DR37_D_Msk                     /*!< Backup data */
1041
 
1042
/*******************  Bit definition for BKP_DR38 register  *******************/
1043
#define BKP_DR38_D_Pos                      (0U)                               
9 mjames 1044
#define BKP_DR38_D_Msk                      (0xFFFFUL << BKP_DR38_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1045
#define BKP_DR38_D                          BKP_DR38_D_Msk                     /*!< Backup data */
1046
 
1047
/*******************  Bit definition for BKP_DR39 register  *******************/
1048
#define BKP_DR39_D_Pos                      (0U)                               
9 mjames 1049
#define BKP_DR39_D_Msk                      (0xFFFFUL << BKP_DR39_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1050
#define BKP_DR39_D                          BKP_DR39_D_Msk                     /*!< Backup data */
1051
 
1052
/*******************  Bit definition for BKP_DR40 register  *******************/
1053
#define BKP_DR40_D_Pos                      (0U)                               
9 mjames 1054
#define BKP_DR40_D_Msk                      (0xFFFFUL << BKP_DR40_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1055
#define BKP_DR40_D                          BKP_DR40_D_Msk                     /*!< Backup data */
1056
 
1057
/*******************  Bit definition for BKP_DR41 register  *******************/
1058
#define BKP_DR41_D_Pos                      (0U)                               
9 mjames 1059
#define BKP_DR41_D_Msk                      (0xFFFFUL << BKP_DR41_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1060
#define BKP_DR41_D                          BKP_DR41_D_Msk                     /*!< Backup data */
1061
 
1062
/*******************  Bit definition for BKP_DR42 register  *******************/
1063
#define BKP_DR42_D_Pos                      (0U)                               
9 mjames 1064
#define BKP_DR42_D_Msk                      (0xFFFFUL << BKP_DR42_D_Pos)        /*!< 0x0000FFFF */
2 mjames 1065
#define BKP_DR42_D                          BKP_DR42_D_Msk                     /*!< Backup data */
1066
 
1067
#define RTC_BKP_NUMBER 42
1068
 
1069
/******************  Bit definition for BKP_RTCCR register  *******************/
1070
#define BKP_RTCCR_CAL_Pos                   (0U)                               
9 mjames 1071
#define BKP_RTCCR_CAL_Msk                   (0x7FUL << BKP_RTCCR_CAL_Pos)       /*!< 0x0000007F */
2 mjames 1072
#define BKP_RTCCR_CAL                       BKP_RTCCR_CAL_Msk                  /*!< Calibration value */
1073
#define BKP_RTCCR_CCO_Pos                   (7U)                               
9 mjames 1074
#define BKP_RTCCR_CCO_Msk                   (0x1UL << BKP_RTCCR_CCO_Pos)        /*!< 0x00000080 */
2 mjames 1075
#define BKP_RTCCR_CCO                       BKP_RTCCR_CCO_Msk                  /*!< Calibration Clock Output */
1076
#define BKP_RTCCR_ASOE_Pos                  (8U)                               
9 mjames 1077
#define BKP_RTCCR_ASOE_Msk                  (0x1UL << BKP_RTCCR_ASOE_Pos)       /*!< 0x00000100 */
2 mjames 1078
#define BKP_RTCCR_ASOE                      BKP_RTCCR_ASOE_Msk                 /*!< Alarm or Second Output Enable */
1079
#define BKP_RTCCR_ASOS_Pos                  (9U)                               
9 mjames 1080
#define BKP_RTCCR_ASOS_Msk                  (0x1UL << BKP_RTCCR_ASOS_Pos)       /*!< 0x00000200 */
2 mjames 1081
#define BKP_RTCCR_ASOS                      BKP_RTCCR_ASOS_Msk                 /*!< Alarm or Second Output Selection */
1082
 
1083
/********************  Bit definition for BKP_CR register  ********************/
1084
#define BKP_CR_TPE_Pos                      (0U)                               
9 mjames 1085
#define BKP_CR_TPE_Msk                      (0x1UL << BKP_CR_TPE_Pos)           /*!< 0x00000001 */
2 mjames 1086
#define BKP_CR_TPE                          BKP_CR_TPE_Msk                     /*!< TAMPER pin enable */
1087
#define BKP_CR_TPAL_Pos                     (1U)                               
9 mjames 1088
#define BKP_CR_TPAL_Msk                     (0x1UL << BKP_CR_TPAL_Pos)          /*!< 0x00000002 */
2 mjames 1089
#define BKP_CR_TPAL                         BKP_CR_TPAL_Msk                    /*!< TAMPER pin active level */
1090
 
1091
/*******************  Bit definition for BKP_CSR register  ********************/
1092
#define BKP_CSR_CTE_Pos                     (0U)                               
9 mjames 1093
#define BKP_CSR_CTE_Msk                     (0x1UL << BKP_CSR_CTE_Pos)          /*!< 0x00000001 */
2 mjames 1094
#define BKP_CSR_CTE                         BKP_CSR_CTE_Msk                    /*!< Clear Tamper event */
1095
#define BKP_CSR_CTI_Pos                     (1U)                               
9 mjames 1096
#define BKP_CSR_CTI_Msk                     (0x1UL << BKP_CSR_CTI_Pos)          /*!< 0x00000002 */
2 mjames 1097
#define BKP_CSR_CTI                         BKP_CSR_CTI_Msk                    /*!< Clear Tamper Interrupt */
1098
#define BKP_CSR_TPIE_Pos                    (2U)                               
9 mjames 1099
#define BKP_CSR_TPIE_Msk                    (0x1UL << BKP_CSR_TPIE_Pos)         /*!< 0x00000004 */
2 mjames 1100
#define BKP_CSR_TPIE                        BKP_CSR_TPIE_Msk                   /*!< TAMPER Pin interrupt enable */
1101
#define BKP_CSR_TEF_Pos                     (8U)                               
9 mjames 1102
#define BKP_CSR_TEF_Msk                     (0x1UL << BKP_CSR_TEF_Pos)          /*!< 0x00000100 */
2 mjames 1103
#define BKP_CSR_TEF                         BKP_CSR_TEF_Msk                    /*!< Tamper Event Flag */
1104
#define BKP_CSR_TIF_Pos                     (9U)                               
9 mjames 1105
#define BKP_CSR_TIF_Msk                     (0x1UL << BKP_CSR_TIF_Pos)          /*!< 0x00000200 */
2 mjames 1106
#define BKP_CSR_TIF                         BKP_CSR_TIF_Msk                    /*!< Tamper Interrupt Flag */
1107
 
1108
/******************************************************************************/
1109
/*                                                                            */
1110
/*                         Reset and Clock Control                            */
1111
/*                                                                            */
1112
/******************************************************************************/
1113
 
1114
/********************  Bit definition for RCC_CR register  ********************/
1115
#define RCC_CR_HSION_Pos                     (0U)                              
9 mjames 1116
#define RCC_CR_HSION_Msk                     (0x1UL << RCC_CR_HSION_Pos)        /*!< 0x00000001 */
2 mjames 1117
#define RCC_CR_HSION                         RCC_CR_HSION_Msk                  /*!< Internal High Speed clock enable */
1118
#define RCC_CR_HSIRDY_Pos                    (1U)                              
9 mjames 1119
#define RCC_CR_HSIRDY_Msk                    (0x1UL << RCC_CR_HSIRDY_Pos)       /*!< 0x00000002 */
2 mjames 1120
#define RCC_CR_HSIRDY                        RCC_CR_HSIRDY_Msk                 /*!< Internal High Speed clock ready flag */
1121
#define RCC_CR_HSITRIM_Pos                   (3U)                              
9 mjames 1122
#define RCC_CR_HSITRIM_Msk                   (0x1FUL << RCC_CR_HSITRIM_Pos)     /*!< 0x000000F8 */
2 mjames 1123
#define RCC_CR_HSITRIM                       RCC_CR_HSITRIM_Msk                /*!< Internal High Speed clock trimming */
1124
#define RCC_CR_HSICAL_Pos                    (8U)                              
9 mjames 1125
#define RCC_CR_HSICAL_Msk                    (0xFFUL << RCC_CR_HSICAL_Pos)      /*!< 0x0000FF00 */
2 mjames 1126
#define RCC_CR_HSICAL                        RCC_CR_HSICAL_Msk                 /*!< Internal High Speed clock Calibration */
1127
#define RCC_CR_HSEON_Pos                     (16U)                             
9 mjames 1128
#define RCC_CR_HSEON_Msk                     (0x1UL << RCC_CR_HSEON_Pos)        /*!< 0x00010000 */
2 mjames 1129
#define RCC_CR_HSEON                         RCC_CR_HSEON_Msk                  /*!< External High Speed clock enable */
1130
#define RCC_CR_HSERDY_Pos                    (17U)                             
9 mjames 1131
#define RCC_CR_HSERDY_Msk                    (0x1UL << RCC_CR_HSERDY_Pos)       /*!< 0x00020000 */
2 mjames 1132
#define RCC_CR_HSERDY                        RCC_CR_HSERDY_Msk                 /*!< External High Speed clock ready flag */
1133
#define RCC_CR_HSEBYP_Pos                    (18U)                             
9 mjames 1134
#define RCC_CR_HSEBYP_Msk                    (0x1UL << RCC_CR_HSEBYP_Pos)       /*!< 0x00040000 */
2 mjames 1135
#define RCC_CR_HSEBYP                        RCC_CR_HSEBYP_Msk                 /*!< External High Speed clock Bypass */
1136
#define RCC_CR_CSSON_Pos                     (19U)                             
9 mjames 1137
#define RCC_CR_CSSON_Msk                     (0x1UL << RCC_CR_CSSON_Pos)        /*!< 0x00080000 */
2 mjames 1138
#define RCC_CR_CSSON                         RCC_CR_CSSON_Msk                  /*!< Clock Security System enable */
1139
#define RCC_CR_PLLON_Pos                     (24U)                             
9 mjames 1140
#define RCC_CR_PLLON_Msk                     (0x1UL << RCC_CR_PLLON_Pos)        /*!< 0x01000000 */
2 mjames 1141
#define RCC_CR_PLLON                         RCC_CR_PLLON_Msk                  /*!< PLL enable */
1142
#define RCC_CR_PLLRDY_Pos                    (25U)                             
9 mjames 1143
#define RCC_CR_PLLRDY_Msk                    (0x1UL << RCC_CR_PLLRDY_Pos)       /*!< 0x02000000 */
2 mjames 1144
#define RCC_CR_PLLRDY                        RCC_CR_PLLRDY_Msk                 /*!< PLL clock ready flag */
1145
 
1146
 
1147
/*******************  Bit definition for RCC_CFGR register  *******************/
1148
/*!< SW configuration */
1149
#define RCC_CFGR_SW_Pos                      (0U)                              
9 mjames 1150
#define RCC_CFGR_SW_Msk                      (0x3UL << RCC_CFGR_SW_Pos)         /*!< 0x00000003 */
2 mjames 1151
#define RCC_CFGR_SW                          RCC_CFGR_SW_Msk                   /*!< SW[1:0] bits (System clock Switch) */
9 mjames 1152
#define RCC_CFGR_SW_0                        (0x1UL << RCC_CFGR_SW_Pos)         /*!< 0x00000001 */
1153
#define RCC_CFGR_SW_1                        (0x2UL << RCC_CFGR_SW_Pos)         /*!< 0x00000002 */
2 mjames 1154
 
1155
#define RCC_CFGR_SW_HSI                      0x00000000U                       /*!< HSI selected as system clock */
1156
#define RCC_CFGR_SW_HSE                      0x00000001U                       /*!< HSE selected as system clock */
1157
#define RCC_CFGR_SW_PLL                      0x00000002U                       /*!< PLL selected as system clock */
1158
 
1159
/*!< SWS configuration */
1160
#define RCC_CFGR_SWS_Pos                     (2U)                              
9 mjames 1161
#define RCC_CFGR_SWS_Msk                     (0x3UL << RCC_CFGR_SWS_Pos)        /*!< 0x0000000C */
2 mjames 1162
#define RCC_CFGR_SWS                         RCC_CFGR_SWS_Msk                  /*!< SWS[1:0] bits (System Clock Switch Status) */
9 mjames 1163
#define RCC_CFGR_SWS_0                       (0x1UL << RCC_CFGR_SWS_Pos)        /*!< 0x00000004 */
1164
#define RCC_CFGR_SWS_1                       (0x2UL << RCC_CFGR_SWS_Pos)        /*!< 0x00000008 */
2 mjames 1165
 
1166
#define RCC_CFGR_SWS_HSI                     0x00000000U                       /*!< HSI oscillator used as system clock */
1167
#define RCC_CFGR_SWS_HSE                     0x00000004U                       /*!< HSE oscillator used as system clock */
1168
#define RCC_CFGR_SWS_PLL                     0x00000008U                       /*!< PLL used as system clock */
1169
 
1170
/*!< HPRE configuration */
1171
#define RCC_CFGR_HPRE_Pos                    (4U)                              
9 mjames 1172
#define RCC_CFGR_HPRE_Msk                    (0xFUL << RCC_CFGR_HPRE_Pos)       /*!< 0x000000F0 */
2 mjames 1173
#define RCC_CFGR_HPRE                        RCC_CFGR_HPRE_Msk                 /*!< HPRE[3:0] bits (AHB prescaler) */
9 mjames 1174
#define RCC_CFGR_HPRE_0                      (0x1UL << RCC_CFGR_HPRE_Pos)       /*!< 0x00000010 */
1175
#define RCC_CFGR_HPRE_1                      (0x2UL << RCC_CFGR_HPRE_Pos)       /*!< 0x00000020 */
1176
#define RCC_CFGR_HPRE_2                      (0x4UL << RCC_CFGR_HPRE_Pos)       /*!< 0x00000040 */
1177
#define RCC_CFGR_HPRE_3                      (0x8UL << RCC_CFGR_HPRE_Pos)       /*!< 0x00000080 */
2 mjames 1178
 
1179
#define RCC_CFGR_HPRE_DIV1                   0x00000000U                       /*!< SYSCLK not divided */
1180
#define RCC_CFGR_HPRE_DIV2                   0x00000080U                       /*!< SYSCLK divided by 2 */
1181
#define RCC_CFGR_HPRE_DIV4                   0x00000090U                       /*!< SYSCLK divided by 4 */
1182
#define RCC_CFGR_HPRE_DIV8                   0x000000A0U                       /*!< SYSCLK divided by 8 */
1183
#define RCC_CFGR_HPRE_DIV16                  0x000000B0U                       /*!< SYSCLK divided by 16 */
1184
#define RCC_CFGR_HPRE_DIV64                  0x000000C0U                       /*!< SYSCLK divided by 64 */
1185
#define RCC_CFGR_HPRE_DIV128                 0x000000D0U                       /*!< SYSCLK divided by 128 */
1186
#define RCC_CFGR_HPRE_DIV256                 0x000000E0U                       /*!< SYSCLK divided by 256 */
1187
#define RCC_CFGR_HPRE_DIV512                 0x000000F0U                       /*!< SYSCLK divided by 512 */
1188
 
1189
/*!< PPRE1 configuration */
1190
#define RCC_CFGR_PPRE1_Pos                   (8U)                              
9 mjames 1191
#define RCC_CFGR_PPRE1_Msk                   (0x7UL << RCC_CFGR_PPRE1_Pos)      /*!< 0x00000700 */
2 mjames 1192
#define RCC_CFGR_PPRE1                       RCC_CFGR_PPRE1_Msk                /*!< PRE1[2:0] bits (APB1 prescaler) */
9 mjames 1193
#define RCC_CFGR_PPRE1_0                     (0x1UL << RCC_CFGR_PPRE1_Pos)      /*!< 0x00000100 */
1194
#define RCC_CFGR_PPRE1_1                     (0x2UL << RCC_CFGR_PPRE1_Pos)      /*!< 0x00000200 */
1195
#define RCC_CFGR_PPRE1_2                     (0x4UL << RCC_CFGR_PPRE1_Pos)      /*!< 0x00000400 */
2 mjames 1196
 
1197
#define RCC_CFGR_PPRE1_DIV1                  0x00000000U                       /*!< HCLK not divided */
1198
#define RCC_CFGR_PPRE1_DIV2                  0x00000400U                       /*!< HCLK divided by 2 */
1199
#define RCC_CFGR_PPRE1_DIV4                  0x00000500U                       /*!< HCLK divided by 4 */
1200
#define RCC_CFGR_PPRE1_DIV8                  0x00000600U                       /*!< HCLK divided by 8 */
1201
#define RCC_CFGR_PPRE1_DIV16                 0x00000700U                       /*!< HCLK divided by 16 */
1202
 
1203
/*!< PPRE2 configuration */
1204
#define RCC_CFGR_PPRE2_Pos                   (11U)                             
9 mjames 1205
#define RCC_CFGR_PPRE2_Msk                   (0x7UL << RCC_CFGR_PPRE2_Pos)      /*!< 0x00003800 */
2 mjames 1206
#define RCC_CFGR_PPRE2                       RCC_CFGR_PPRE2_Msk                /*!< PRE2[2:0] bits (APB2 prescaler) */
9 mjames 1207
#define RCC_CFGR_PPRE2_0                     (0x1UL << RCC_CFGR_PPRE2_Pos)      /*!< 0x00000800 */
1208
#define RCC_CFGR_PPRE2_1                     (0x2UL << RCC_CFGR_PPRE2_Pos)      /*!< 0x00001000 */
1209
#define RCC_CFGR_PPRE2_2                     (0x4UL << RCC_CFGR_PPRE2_Pos)      /*!< 0x00002000 */
2 mjames 1210
 
1211
#define RCC_CFGR_PPRE2_DIV1                  0x00000000U                       /*!< HCLK not divided */
1212
#define RCC_CFGR_PPRE2_DIV2                  0x00002000U                       /*!< HCLK divided by 2 */
1213
#define RCC_CFGR_PPRE2_DIV4                  0x00002800U                       /*!< HCLK divided by 4 */
1214
#define RCC_CFGR_PPRE2_DIV8                  0x00003000U                       /*!< HCLK divided by 8 */
1215
#define RCC_CFGR_PPRE2_DIV16                 0x00003800U                       /*!< HCLK divided by 16 */
1216
 
1217
/*!< ADCPPRE configuration */
1218
#define RCC_CFGR_ADCPRE_Pos                  (14U)                             
9 mjames 1219
#define RCC_CFGR_ADCPRE_Msk                  (0x3UL << RCC_CFGR_ADCPRE_Pos)     /*!< 0x0000C000 */
2 mjames 1220
#define RCC_CFGR_ADCPRE                      RCC_CFGR_ADCPRE_Msk               /*!< ADCPRE[1:0] bits (ADC prescaler) */
9 mjames 1221
#define RCC_CFGR_ADCPRE_0                    (0x1UL << RCC_CFGR_ADCPRE_Pos)     /*!< 0x00004000 */
1222
#define RCC_CFGR_ADCPRE_1                    (0x2UL << RCC_CFGR_ADCPRE_Pos)     /*!< 0x00008000 */
2 mjames 1223
 
1224
#define RCC_CFGR_ADCPRE_DIV2                 0x00000000U                       /*!< PCLK2 divided by 2 */
1225
#define RCC_CFGR_ADCPRE_DIV4                 0x00004000U                       /*!< PCLK2 divided by 4 */
1226
#define RCC_CFGR_ADCPRE_DIV6                 0x00008000U                       /*!< PCLK2 divided by 6 */
1227
#define RCC_CFGR_ADCPRE_DIV8                 0x0000C000U                       /*!< PCLK2 divided by 8 */
1228
 
1229
#define RCC_CFGR_PLLSRC_Pos                  (16U)                             
9 mjames 1230
#define RCC_CFGR_PLLSRC_Msk                  (0x1UL << RCC_CFGR_PLLSRC_Pos)     /*!< 0x00010000 */
2 mjames 1231
#define RCC_CFGR_PLLSRC                      RCC_CFGR_PLLSRC_Msk               /*!< PLL entry clock source */
1232
 
1233
#define RCC_CFGR_PLLXTPRE_Pos                (17U)                             
9 mjames 1234
#define RCC_CFGR_PLLXTPRE_Msk                (0x1UL << RCC_CFGR_PLLXTPRE_Pos)   /*!< 0x00020000 */
2 mjames 1235
#define RCC_CFGR_PLLXTPRE                    RCC_CFGR_PLLXTPRE_Msk             /*!< HSE divider for PLL entry */
1236
 
1237
/*!< PLLMUL configuration */
1238
#define RCC_CFGR_PLLMULL_Pos                 (18U)                             
9 mjames 1239
#define RCC_CFGR_PLLMULL_Msk                 (0xFUL << RCC_CFGR_PLLMULL_Pos)    /*!< 0x003C0000 */
2 mjames 1240
#define RCC_CFGR_PLLMULL                     RCC_CFGR_PLLMULL_Msk              /*!< PLLMUL[3:0] bits (PLL multiplication factor) */
9 mjames 1241
#define RCC_CFGR_PLLMULL_0                   (0x1UL << RCC_CFGR_PLLMULL_Pos)    /*!< 0x00040000 */
1242
#define RCC_CFGR_PLLMULL_1                   (0x2UL << RCC_CFGR_PLLMULL_Pos)    /*!< 0x00080000 */
1243
#define RCC_CFGR_PLLMULL_2                   (0x4UL << RCC_CFGR_PLLMULL_Pos)    /*!< 0x00100000 */
1244
#define RCC_CFGR_PLLMULL_3                   (0x8UL << RCC_CFGR_PLLMULL_Pos)    /*!< 0x00200000 */
2 mjames 1245
 
1246
#define RCC_CFGR_PLLXTPRE_HSE                0x00000000U                      /*!< HSE clock not divided for PLL entry */
1247
#define RCC_CFGR_PLLXTPRE_HSE_DIV2           0x00020000U                      /*!< HSE clock divided by 2 for PLL entry */
1248
 
1249
#define RCC_CFGR_PLLMULL2                    0x00000000U                       /*!< PLL input clock*2 */
1250
#define RCC_CFGR_PLLMULL3_Pos                (18U)                             
9 mjames 1251
#define RCC_CFGR_PLLMULL3_Msk                (0x1UL << RCC_CFGR_PLLMULL3_Pos)   /*!< 0x00040000 */
2 mjames 1252
#define RCC_CFGR_PLLMULL3                    RCC_CFGR_PLLMULL3_Msk             /*!< PLL input clock*3 */
1253
#define RCC_CFGR_PLLMULL4_Pos                (19U)                             
9 mjames 1254
#define RCC_CFGR_PLLMULL4_Msk                (0x1UL << RCC_CFGR_PLLMULL4_Pos)   /*!< 0x00080000 */
2 mjames 1255
#define RCC_CFGR_PLLMULL4                    RCC_CFGR_PLLMULL4_Msk             /*!< PLL input clock*4 */
1256
#define RCC_CFGR_PLLMULL5_Pos                (18U)                             
9 mjames 1257
#define RCC_CFGR_PLLMULL5_Msk                (0x3UL << RCC_CFGR_PLLMULL5_Pos)   /*!< 0x000C0000 */
2 mjames 1258
#define RCC_CFGR_PLLMULL5                    RCC_CFGR_PLLMULL5_Msk             /*!< PLL input clock*5 */
1259
#define RCC_CFGR_PLLMULL6_Pos                (20U)                             
9 mjames 1260
#define RCC_CFGR_PLLMULL6_Msk                (0x1UL << RCC_CFGR_PLLMULL6_Pos)   /*!< 0x00100000 */
2 mjames 1261
#define RCC_CFGR_PLLMULL6                    RCC_CFGR_PLLMULL6_Msk             /*!< PLL input clock*6 */
1262
#define RCC_CFGR_PLLMULL7_Pos                (18U)                             
9 mjames 1263
#define RCC_CFGR_PLLMULL7_Msk                (0x5UL << RCC_CFGR_PLLMULL7_Pos)   /*!< 0x00140000 */
2 mjames 1264
#define RCC_CFGR_PLLMULL7                    RCC_CFGR_PLLMULL7_Msk             /*!< PLL input clock*7 */
1265
#define RCC_CFGR_PLLMULL8_Pos                (19U)                             
9 mjames 1266
#define RCC_CFGR_PLLMULL8_Msk                (0x3UL << RCC_CFGR_PLLMULL8_Pos)   /*!< 0x00180000 */
2 mjames 1267
#define RCC_CFGR_PLLMULL8                    RCC_CFGR_PLLMULL8_Msk             /*!< PLL input clock*8 */
1268
#define RCC_CFGR_PLLMULL9_Pos                (18U)                             
9 mjames 1269
#define RCC_CFGR_PLLMULL9_Msk                (0x7UL << RCC_CFGR_PLLMULL9_Pos)   /*!< 0x001C0000 */
2 mjames 1270
#define RCC_CFGR_PLLMULL9                    RCC_CFGR_PLLMULL9_Msk             /*!< PLL input clock*9 */
1271
#define RCC_CFGR_PLLMULL10_Pos               (21U)                             
9 mjames 1272
#define RCC_CFGR_PLLMULL10_Msk               (0x1UL << RCC_CFGR_PLLMULL10_Pos)  /*!< 0x00200000 */
2 mjames 1273
#define RCC_CFGR_PLLMULL10                   RCC_CFGR_PLLMULL10_Msk            /*!< PLL input clock10 */
1274
#define RCC_CFGR_PLLMULL11_Pos               (18U)                             
9 mjames 1275
#define RCC_CFGR_PLLMULL11_Msk               (0x9UL << RCC_CFGR_PLLMULL11_Pos)  /*!< 0x00240000 */
2 mjames 1276
#define RCC_CFGR_PLLMULL11                   RCC_CFGR_PLLMULL11_Msk            /*!< PLL input clock*11 */
1277
#define RCC_CFGR_PLLMULL12_Pos               (19U)                             
9 mjames 1278
#define RCC_CFGR_PLLMULL12_Msk               (0x5UL << RCC_CFGR_PLLMULL12_Pos)  /*!< 0x00280000 */
2 mjames 1279
#define RCC_CFGR_PLLMULL12                   RCC_CFGR_PLLMULL12_Msk            /*!< PLL input clock*12 */
1280
#define RCC_CFGR_PLLMULL13_Pos               (18U)                             
9 mjames 1281
#define RCC_CFGR_PLLMULL13_Msk               (0xBUL << RCC_CFGR_PLLMULL13_Pos)  /*!< 0x002C0000 */
2 mjames 1282
#define RCC_CFGR_PLLMULL13                   RCC_CFGR_PLLMULL13_Msk            /*!< PLL input clock*13 */
1283
#define RCC_CFGR_PLLMULL14_Pos               (20U)                             
9 mjames 1284
#define RCC_CFGR_PLLMULL14_Msk               (0x3UL << RCC_CFGR_PLLMULL14_Pos)  /*!< 0x00300000 */
2 mjames 1285
#define RCC_CFGR_PLLMULL14                   RCC_CFGR_PLLMULL14_Msk            /*!< PLL input clock*14 */
1286
#define RCC_CFGR_PLLMULL15_Pos               (18U)                             
9 mjames 1287
#define RCC_CFGR_PLLMULL15_Msk               (0xDUL << RCC_CFGR_PLLMULL15_Pos)  /*!< 0x00340000 */
2 mjames 1288
#define RCC_CFGR_PLLMULL15                   RCC_CFGR_PLLMULL15_Msk            /*!< PLL input clock*15 */
1289
#define RCC_CFGR_PLLMULL16_Pos               (19U)                             
9 mjames 1290
#define RCC_CFGR_PLLMULL16_Msk               (0x7UL << RCC_CFGR_PLLMULL16_Pos)  /*!< 0x00380000 */
2 mjames 1291
#define RCC_CFGR_PLLMULL16                   RCC_CFGR_PLLMULL16_Msk            /*!< PLL input clock*16 */
1292
 
1293
/*!< MCO configuration */
1294
#define RCC_CFGR_MCO_Pos                     (24U)                             
9 mjames 1295
#define RCC_CFGR_MCO_Msk                     (0x7UL << RCC_CFGR_MCO_Pos)        /*!< 0x07000000 */
2 mjames 1296
#define RCC_CFGR_MCO                         RCC_CFGR_MCO_Msk                  /*!< MCO[2:0] bits (Microcontroller Clock Output) */
9 mjames 1297
#define RCC_CFGR_MCO_0                       (0x1UL << RCC_CFGR_MCO_Pos)        /*!< 0x01000000 */
1298
#define RCC_CFGR_MCO_1                       (0x2UL << RCC_CFGR_MCO_Pos)        /*!< 0x02000000 */
1299
#define RCC_CFGR_MCO_2                       (0x4UL << RCC_CFGR_MCO_Pos)        /*!< 0x04000000 */
2 mjames 1300
 
1301
#define RCC_CFGR_MCO_NOCLOCK                 0x00000000U                        /*!< No clock */
1302
#define RCC_CFGR_MCO_SYSCLK                  0x04000000U                        /*!< System clock selected as MCO source */
1303
#define RCC_CFGR_MCO_HSI                     0x05000000U                        /*!< HSI clock selected as MCO source */
1304
#define RCC_CFGR_MCO_HSE                     0x06000000U                        /*!< HSE clock selected as MCO source  */
1305
#define RCC_CFGR_MCO_PLLCLK_DIV2             0x07000000U                        /*!< PLL clock divided by 2 selected as MCO source */
1306
 
1307
 /* Reference defines */
1308
 #define RCC_CFGR_MCOSEL                      RCC_CFGR_MCO
1309
 #define RCC_CFGR_MCOSEL_0                    RCC_CFGR_MCO_0
1310
 #define RCC_CFGR_MCOSEL_1                    RCC_CFGR_MCO_1
1311
 #define RCC_CFGR_MCOSEL_2                    RCC_CFGR_MCO_2
1312
 #define RCC_CFGR_MCOSEL_NOCLOCK              RCC_CFGR_MCO_NOCLOCK
1313
 #define RCC_CFGR_MCOSEL_SYSCLK               RCC_CFGR_MCO_SYSCLK
1314
 #define RCC_CFGR_MCOSEL_HSI                  RCC_CFGR_MCO_HSI
1315
 #define RCC_CFGR_MCOSEL_HSE                  RCC_CFGR_MCO_HSE
1316
 #define RCC_CFGR_MCOSEL_PLL_DIV2             RCC_CFGR_MCO_PLLCLK_DIV2
1317
 
1318
/*!<******************  Bit definition for RCC_CIR register  ********************/
1319
#define RCC_CIR_LSIRDYF_Pos                  (0U)                              
9 mjames 1320
#define RCC_CIR_LSIRDYF_Msk                  (0x1UL << RCC_CIR_LSIRDYF_Pos)     /*!< 0x00000001 */
2 mjames 1321
#define RCC_CIR_LSIRDYF                      RCC_CIR_LSIRDYF_Msk               /*!< LSI Ready Interrupt flag */
1322
#define RCC_CIR_LSERDYF_Pos                  (1U)                              
9 mjames 1323
#define RCC_CIR_LSERDYF_Msk                  (0x1UL << RCC_CIR_LSERDYF_Pos)     /*!< 0x00000002 */
2 mjames 1324
#define RCC_CIR_LSERDYF                      RCC_CIR_LSERDYF_Msk               /*!< LSE Ready Interrupt flag */
1325
#define RCC_CIR_HSIRDYF_Pos                  (2U)                              
9 mjames 1326
#define RCC_CIR_HSIRDYF_Msk                  (0x1UL << RCC_CIR_HSIRDYF_Pos)     /*!< 0x00000004 */
2 mjames 1327
#define RCC_CIR_HSIRDYF                      RCC_CIR_HSIRDYF_Msk               /*!< HSI Ready Interrupt flag */
1328
#define RCC_CIR_HSERDYF_Pos                  (3U)                              
9 mjames 1329
#define RCC_CIR_HSERDYF_Msk                  (0x1UL << RCC_CIR_HSERDYF_Pos)     /*!< 0x00000008 */
2 mjames 1330
#define RCC_CIR_HSERDYF                      RCC_CIR_HSERDYF_Msk               /*!< HSE Ready Interrupt flag */
1331
#define RCC_CIR_PLLRDYF_Pos                  (4U)                              
9 mjames 1332
#define RCC_CIR_PLLRDYF_Msk                  (0x1UL << RCC_CIR_PLLRDYF_Pos)     /*!< 0x00000010 */
2 mjames 1333
#define RCC_CIR_PLLRDYF                      RCC_CIR_PLLRDYF_Msk               /*!< PLL Ready Interrupt flag */
1334
#define RCC_CIR_CSSF_Pos                     (7U)                              
9 mjames 1335
#define RCC_CIR_CSSF_Msk                     (0x1UL << RCC_CIR_CSSF_Pos)        /*!< 0x00000080 */
2 mjames 1336
#define RCC_CIR_CSSF                         RCC_CIR_CSSF_Msk                  /*!< Clock Security System Interrupt flag */
1337
#define RCC_CIR_LSIRDYIE_Pos                 (8U)                              
9 mjames 1338
#define RCC_CIR_LSIRDYIE_Msk                 (0x1UL << RCC_CIR_LSIRDYIE_Pos)    /*!< 0x00000100 */
2 mjames 1339
#define RCC_CIR_LSIRDYIE                     RCC_CIR_LSIRDYIE_Msk              /*!< LSI Ready Interrupt Enable */
1340
#define RCC_CIR_LSERDYIE_Pos                 (9U)                              
9 mjames 1341
#define RCC_CIR_LSERDYIE_Msk                 (0x1UL << RCC_CIR_LSERDYIE_Pos)    /*!< 0x00000200 */
2 mjames 1342
#define RCC_CIR_LSERDYIE                     RCC_CIR_LSERDYIE_Msk              /*!< LSE Ready Interrupt Enable */
1343
#define RCC_CIR_HSIRDYIE_Pos                 (10U)                             
9 mjames 1344
#define RCC_CIR_HSIRDYIE_Msk                 (0x1UL << RCC_CIR_HSIRDYIE_Pos)    /*!< 0x00000400 */
2 mjames 1345
#define RCC_CIR_HSIRDYIE                     RCC_CIR_HSIRDYIE_Msk              /*!< HSI Ready Interrupt Enable */
1346
#define RCC_CIR_HSERDYIE_Pos                 (11U)                             
9 mjames 1347
#define RCC_CIR_HSERDYIE_Msk                 (0x1UL << RCC_CIR_HSERDYIE_Pos)    /*!< 0x00000800 */
2 mjames 1348
#define RCC_CIR_HSERDYIE                     RCC_CIR_HSERDYIE_Msk              /*!< HSE Ready Interrupt Enable */
1349
#define RCC_CIR_PLLRDYIE_Pos                 (12U)                             
9 mjames 1350
#define RCC_CIR_PLLRDYIE_Msk                 (0x1UL << RCC_CIR_PLLRDYIE_Pos)    /*!< 0x00001000 */
2 mjames 1351
#define RCC_CIR_PLLRDYIE                     RCC_CIR_PLLRDYIE_Msk              /*!< PLL Ready Interrupt Enable */
1352
#define RCC_CIR_LSIRDYC_Pos                  (16U)                             
9 mjames 1353
#define RCC_CIR_LSIRDYC_Msk                  (0x1UL << RCC_CIR_LSIRDYC_Pos)     /*!< 0x00010000 */
2 mjames 1354
#define RCC_CIR_LSIRDYC                      RCC_CIR_LSIRDYC_Msk               /*!< LSI Ready Interrupt Clear */
1355
#define RCC_CIR_LSERDYC_Pos                  (17U)                             
9 mjames 1356
#define RCC_CIR_LSERDYC_Msk                  (0x1UL << RCC_CIR_LSERDYC_Pos)     /*!< 0x00020000 */
2 mjames 1357
#define RCC_CIR_LSERDYC                      RCC_CIR_LSERDYC_Msk               /*!< LSE Ready Interrupt Clear */
1358
#define RCC_CIR_HSIRDYC_Pos                  (18U)                             
9 mjames 1359
#define RCC_CIR_HSIRDYC_Msk                  (0x1UL << RCC_CIR_HSIRDYC_Pos)     /*!< 0x00040000 */
2 mjames 1360
#define RCC_CIR_HSIRDYC                      RCC_CIR_HSIRDYC_Msk               /*!< HSI Ready Interrupt Clear */
1361
#define RCC_CIR_HSERDYC_Pos                  (19U)                             
9 mjames 1362
#define RCC_CIR_HSERDYC_Msk                  (0x1UL << RCC_CIR_HSERDYC_Pos)     /*!< 0x00080000 */
2 mjames 1363
#define RCC_CIR_HSERDYC                      RCC_CIR_HSERDYC_Msk               /*!< HSE Ready Interrupt Clear */
1364
#define RCC_CIR_PLLRDYC_Pos                  (20U)                             
9 mjames 1365
#define RCC_CIR_PLLRDYC_Msk                  (0x1UL << RCC_CIR_PLLRDYC_Pos)     /*!< 0x00100000 */
2 mjames 1366
#define RCC_CIR_PLLRDYC                      RCC_CIR_PLLRDYC_Msk               /*!< PLL Ready Interrupt Clear */
1367
#define RCC_CIR_CSSC_Pos                     (23U)                             
9 mjames 1368
#define RCC_CIR_CSSC_Msk                     (0x1UL << RCC_CIR_CSSC_Pos)        /*!< 0x00800000 */
2 mjames 1369
#define RCC_CIR_CSSC                         RCC_CIR_CSSC_Msk                  /*!< Clock Security System Interrupt Clear */
1370
 
1371
 
1372
/*****************  Bit definition for RCC_APB2RSTR register  *****************/
1373
#define RCC_APB2RSTR_AFIORST_Pos             (0U)                              
9 mjames 1374
#define RCC_APB2RSTR_AFIORST_Msk             (0x1UL << RCC_APB2RSTR_AFIORST_Pos) /*!< 0x00000001 */
2 mjames 1375
#define RCC_APB2RSTR_AFIORST                 RCC_APB2RSTR_AFIORST_Msk          /*!< Alternate Function I/O reset */
1376
#define RCC_APB2RSTR_IOPARST_Pos             (2U)                              
9 mjames 1377
#define RCC_APB2RSTR_IOPARST_Msk             (0x1UL << RCC_APB2RSTR_IOPARST_Pos) /*!< 0x00000004 */
2 mjames 1378
#define RCC_APB2RSTR_IOPARST                 RCC_APB2RSTR_IOPARST_Msk          /*!< I/O port A reset */
1379
#define RCC_APB2RSTR_IOPBRST_Pos             (3U)                              
9 mjames 1380
#define RCC_APB2RSTR_IOPBRST_Msk             (0x1UL << RCC_APB2RSTR_IOPBRST_Pos) /*!< 0x00000008 */
2 mjames 1381
#define RCC_APB2RSTR_IOPBRST                 RCC_APB2RSTR_IOPBRST_Msk          /*!< I/O port B reset */
1382
#define RCC_APB2RSTR_IOPCRST_Pos             (4U)                              
9 mjames 1383
#define RCC_APB2RSTR_IOPCRST_Msk             (0x1UL << RCC_APB2RSTR_IOPCRST_Pos) /*!< 0x00000010 */
2 mjames 1384
#define RCC_APB2RSTR_IOPCRST                 RCC_APB2RSTR_IOPCRST_Msk          /*!< I/O port C reset */
1385
#define RCC_APB2RSTR_IOPDRST_Pos             (5U)                              
9 mjames 1386
#define RCC_APB2RSTR_IOPDRST_Msk             (0x1UL << RCC_APB2RSTR_IOPDRST_Pos) /*!< 0x00000020 */
2 mjames 1387
#define RCC_APB2RSTR_IOPDRST                 RCC_APB2RSTR_IOPDRST_Msk          /*!< I/O port D reset */
1388
#define RCC_APB2RSTR_ADC1RST_Pos             (9U)                              
9 mjames 1389
#define RCC_APB2RSTR_ADC1RST_Msk             (0x1UL << RCC_APB2RSTR_ADC1RST_Pos) /*!< 0x00000200 */
2 mjames 1390
#define RCC_APB2RSTR_ADC1RST                 RCC_APB2RSTR_ADC1RST_Msk          /*!< ADC 1 interface reset */
1391
 
1392
 
1393
#define RCC_APB2RSTR_TIM1RST_Pos             (11U)                             
9 mjames 1394
#define RCC_APB2RSTR_TIM1RST_Msk             (0x1UL << RCC_APB2RSTR_TIM1RST_Pos) /*!< 0x00000800 */
2 mjames 1395
#define RCC_APB2RSTR_TIM1RST                 RCC_APB2RSTR_TIM1RST_Msk          /*!< TIM1 Timer reset */
1396
#define RCC_APB2RSTR_SPI1RST_Pos             (12U)                             
9 mjames 1397
#define RCC_APB2RSTR_SPI1RST_Msk             (0x1UL << RCC_APB2RSTR_SPI1RST_Pos) /*!< 0x00001000 */
2 mjames 1398
#define RCC_APB2RSTR_SPI1RST                 RCC_APB2RSTR_SPI1RST_Msk          /*!< SPI 1 reset */
1399
#define RCC_APB2RSTR_USART1RST_Pos           (14U)                             
9 mjames 1400
#define RCC_APB2RSTR_USART1RST_Msk           (0x1UL << RCC_APB2RSTR_USART1RST_Pos) /*!< 0x00004000 */
2 mjames 1401
#define RCC_APB2RSTR_USART1RST               RCC_APB2RSTR_USART1RST_Msk        /*!< USART1 reset */
1402
 
1403
 
1404
#define RCC_APB2RSTR_IOPERST_Pos             (6U)                              
9 mjames 1405
#define RCC_APB2RSTR_IOPERST_Msk             (0x1UL << RCC_APB2RSTR_IOPERST_Pos) /*!< 0x00000040 */
2 mjames 1406
#define RCC_APB2RSTR_IOPERST                 RCC_APB2RSTR_IOPERST_Msk          /*!< I/O port E reset */
1407
 
1408
#define RCC_APB2RSTR_IOPFRST_Pos             (7U)                              
9 mjames 1409
#define RCC_APB2RSTR_IOPFRST_Msk             (0x1UL << RCC_APB2RSTR_IOPFRST_Pos) /*!< 0x00000080 */
2 mjames 1410
#define RCC_APB2RSTR_IOPFRST                 RCC_APB2RSTR_IOPFRST_Msk          /*!< I/O port F reset */
1411
#define RCC_APB2RSTR_IOPGRST_Pos             (8U)                              
9 mjames 1412
#define RCC_APB2RSTR_IOPGRST_Msk             (0x1UL << RCC_APB2RSTR_IOPGRST_Pos) /*!< 0x00000100 */
2 mjames 1413
#define RCC_APB2RSTR_IOPGRST                 RCC_APB2RSTR_IOPGRST_Msk          /*!< I/O port G reset */
1414
 
1415
 
1416
 
1417
/*****************  Bit definition for RCC_APB1RSTR register  *****************/
1418
#define RCC_APB1RSTR_TIM2RST_Pos             (0U)                              
9 mjames 1419
#define RCC_APB1RSTR_TIM2RST_Msk             (0x1UL << RCC_APB1RSTR_TIM2RST_Pos) /*!< 0x00000001 */
2 mjames 1420
#define RCC_APB1RSTR_TIM2RST                 RCC_APB1RSTR_TIM2RST_Msk          /*!< Timer 2 reset */
1421
#define RCC_APB1RSTR_TIM3RST_Pos             (1U)                              
9 mjames 1422
#define RCC_APB1RSTR_TIM3RST_Msk             (0x1UL << RCC_APB1RSTR_TIM3RST_Pos) /*!< 0x00000002 */
2 mjames 1423
#define RCC_APB1RSTR_TIM3RST                 RCC_APB1RSTR_TIM3RST_Msk          /*!< Timer 3 reset */
1424
#define RCC_APB1RSTR_WWDGRST_Pos             (11U)                             
9 mjames 1425
#define RCC_APB1RSTR_WWDGRST_Msk             (0x1UL << RCC_APB1RSTR_WWDGRST_Pos) /*!< 0x00000800 */
2 mjames 1426
#define RCC_APB1RSTR_WWDGRST                 RCC_APB1RSTR_WWDGRST_Msk          /*!< Window Watchdog reset */
1427
#define RCC_APB1RSTR_USART2RST_Pos           (17U)                             
9 mjames 1428
#define RCC_APB1RSTR_USART2RST_Msk           (0x1UL << RCC_APB1RSTR_USART2RST_Pos) /*!< 0x00020000 */
2 mjames 1429
#define RCC_APB1RSTR_USART2RST               RCC_APB1RSTR_USART2RST_Msk        /*!< USART 2 reset */
1430
#define RCC_APB1RSTR_I2C1RST_Pos             (21U)                             
9 mjames 1431
#define RCC_APB1RSTR_I2C1RST_Msk             (0x1UL << RCC_APB1RSTR_I2C1RST_Pos) /*!< 0x00200000 */
2 mjames 1432
#define RCC_APB1RSTR_I2C1RST                 RCC_APB1RSTR_I2C1RST_Msk          /*!< I2C 1 reset */
1433
 
1434
 
1435
#define RCC_APB1RSTR_BKPRST_Pos              (27U)                             
9 mjames 1436
#define RCC_APB1RSTR_BKPRST_Msk              (0x1UL << RCC_APB1RSTR_BKPRST_Pos) /*!< 0x08000000 */
2 mjames 1437
#define RCC_APB1RSTR_BKPRST                  RCC_APB1RSTR_BKPRST_Msk           /*!< Backup interface reset */
1438
#define RCC_APB1RSTR_PWRRST_Pos              (28U)                             
9 mjames 1439
#define RCC_APB1RSTR_PWRRST_Msk              (0x1UL << RCC_APB1RSTR_PWRRST_Pos) /*!< 0x10000000 */
2 mjames 1440
#define RCC_APB1RSTR_PWRRST                  RCC_APB1RSTR_PWRRST_Msk           /*!< Power interface reset */
1441
 
1442
#define RCC_APB1RSTR_TIM4RST_Pos             (2U)                              
9 mjames 1443
#define RCC_APB1RSTR_TIM4RST_Msk             (0x1UL << RCC_APB1RSTR_TIM4RST_Pos) /*!< 0x00000004 */
2 mjames 1444
#define RCC_APB1RSTR_TIM4RST                 RCC_APB1RSTR_TIM4RST_Msk          /*!< Timer 4 reset */
1445
#define RCC_APB1RSTR_SPI2RST_Pos             (14U)                             
9 mjames 1446
#define RCC_APB1RSTR_SPI2RST_Msk             (0x1UL << RCC_APB1RSTR_SPI2RST_Pos) /*!< 0x00004000 */
2 mjames 1447
#define RCC_APB1RSTR_SPI2RST                 RCC_APB1RSTR_SPI2RST_Msk          /*!< SPI 2 reset */
1448
#define RCC_APB1RSTR_USART3RST_Pos           (18U)                             
9 mjames 1449
#define RCC_APB1RSTR_USART3RST_Msk           (0x1UL << RCC_APB1RSTR_USART3RST_Pos) /*!< 0x00040000 */
2 mjames 1450
#define RCC_APB1RSTR_USART3RST               RCC_APB1RSTR_USART3RST_Msk        /*!< USART 3 reset */
1451
#define RCC_APB1RSTR_I2C2RST_Pos             (22U)                             
9 mjames 1452
#define RCC_APB1RSTR_I2C2RST_Msk             (0x1UL << RCC_APB1RSTR_I2C2RST_Pos) /*!< 0x00400000 */
2 mjames 1453
#define RCC_APB1RSTR_I2C2RST                 RCC_APB1RSTR_I2C2RST_Msk          /*!< I2C 2 reset */
1454
 
1455
 
1456
#define RCC_APB1RSTR_TIM5RST_Pos             (3U)                              
9 mjames 1457
#define RCC_APB1RSTR_TIM5RST_Msk             (0x1UL << RCC_APB1RSTR_TIM5RST_Pos) /*!< 0x00000008 */
2 mjames 1458
#define RCC_APB1RSTR_TIM5RST                 RCC_APB1RSTR_TIM5RST_Msk          /*!< Timer 5 reset */
1459
#define RCC_APB1RSTR_TIM6RST_Pos             (4U)                              
9 mjames 1460
#define RCC_APB1RSTR_TIM6RST_Msk             (0x1UL << RCC_APB1RSTR_TIM6RST_Pos) /*!< 0x00000010 */
2 mjames 1461
#define RCC_APB1RSTR_TIM6RST                 RCC_APB1RSTR_TIM6RST_Msk          /*!< Timer 6 reset */
1462
#define RCC_APB1RSTR_TIM7RST_Pos             (5U)                              
9 mjames 1463
#define RCC_APB1RSTR_TIM7RST_Msk             (0x1UL << RCC_APB1RSTR_TIM7RST_Pos) /*!< 0x00000020 */
2 mjames 1464
#define RCC_APB1RSTR_TIM7RST                 RCC_APB1RSTR_TIM7RST_Msk          /*!< Timer 7 reset */
1465
#define RCC_APB1RSTR_SPI3RST_Pos             (15U)                             
9 mjames 1466
#define RCC_APB1RSTR_SPI3RST_Msk             (0x1UL << RCC_APB1RSTR_SPI3RST_Pos) /*!< 0x00008000 */
2 mjames 1467
#define RCC_APB1RSTR_SPI3RST                 RCC_APB1RSTR_SPI3RST_Msk          /*!< SPI 3 reset */
1468
#define RCC_APB1RSTR_UART4RST_Pos            (19U)                             
9 mjames 1469
#define RCC_APB1RSTR_UART4RST_Msk            (0x1UL << RCC_APB1RSTR_UART4RST_Pos) /*!< 0x00080000 */
2 mjames 1470
#define RCC_APB1RSTR_UART4RST                RCC_APB1RSTR_UART4RST_Msk         /*!< UART 4 reset */
1471
#define RCC_APB1RSTR_UART5RST_Pos            (20U)                             
9 mjames 1472
#define RCC_APB1RSTR_UART5RST_Msk            (0x1UL << RCC_APB1RSTR_UART5RST_Pos) /*!< 0x00100000 */
2 mjames 1473
#define RCC_APB1RSTR_UART5RST                RCC_APB1RSTR_UART5RST_Msk         /*!< UART 5 reset */
1474
 
1475
 
1476
 
1477
 
1478
#define RCC_APB1RSTR_DACRST_Pos              (29U)                             
9 mjames 1479
#define RCC_APB1RSTR_DACRST_Msk              (0x1UL << RCC_APB1RSTR_DACRST_Pos) /*!< 0x20000000 */
2 mjames 1480
#define RCC_APB1RSTR_DACRST                  RCC_APB1RSTR_DACRST_Msk           /*!< DAC interface reset */
1481
 
1482
/******************  Bit definition for RCC_AHBENR register  ******************/
1483
#define RCC_AHBENR_DMA1EN_Pos                (0U)                              
9 mjames 1484
#define RCC_AHBENR_DMA1EN_Msk                (0x1UL << RCC_AHBENR_DMA1EN_Pos)   /*!< 0x00000001 */
2 mjames 1485
#define RCC_AHBENR_DMA1EN                    RCC_AHBENR_DMA1EN_Msk             /*!< DMA1 clock enable */
1486
#define RCC_AHBENR_SRAMEN_Pos                (2U)                              
9 mjames 1487
#define RCC_AHBENR_SRAMEN_Msk                (0x1UL << RCC_AHBENR_SRAMEN_Pos)   /*!< 0x00000004 */
2 mjames 1488
#define RCC_AHBENR_SRAMEN                    RCC_AHBENR_SRAMEN_Msk             /*!< SRAM interface clock enable */
1489
#define RCC_AHBENR_FLITFEN_Pos               (4U)                              
9 mjames 1490
#define RCC_AHBENR_FLITFEN_Msk               (0x1UL << RCC_AHBENR_FLITFEN_Pos)  /*!< 0x00000010 */
2 mjames 1491
#define RCC_AHBENR_FLITFEN                   RCC_AHBENR_FLITFEN_Msk            /*!< FLITF clock enable */
1492
#define RCC_AHBENR_CRCEN_Pos                 (6U)                              
9 mjames 1493
#define RCC_AHBENR_CRCEN_Msk                 (0x1UL << RCC_AHBENR_CRCEN_Pos)    /*!< 0x00000040 */
2 mjames 1494
#define RCC_AHBENR_CRCEN                     RCC_AHBENR_CRCEN_Msk              /*!< CRC clock enable */
1495
 
1496
#define RCC_AHBENR_DMA2EN_Pos                (1U)                              
9 mjames 1497
#define RCC_AHBENR_DMA2EN_Msk                (0x1UL << RCC_AHBENR_DMA2EN_Pos)   /*!< 0x00000002 */
2 mjames 1498
#define RCC_AHBENR_DMA2EN                    RCC_AHBENR_DMA2EN_Msk             /*!< DMA2 clock enable */
1499
 
1500
#define RCC_AHBENR_FSMCEN_Pos                (8U)                              
9 mjames 1501
#define RCC_AHBENR_FSMCEN_Msk                (0x1UL << RCC_AHBENR_FSMCEN_Pos)   /*!< 0x00000100 */
2 mjames 1502
#define RCC_AHBENR_FSMCEN                    RCC_AHBENR_FSMCEN_Msk             /*!< FSMC clock enable */
1503
 
1504
 
1505
/******************  Bit definition for RCC_APB2ENR register  *****************/
1506
#define RCC_APB2ENR_AFIOEN_Pos               (0U)                              
9 mjames 1507
#define RCC_APB2ENR_AFIOEN_Msk               (0x1UL << RCC_APB2ENR_AFIOEN_Pos)  /*!< 0x00000001 */
2 mjames 1508
#define RCC_APB2ENR_AFIOEN                   RCC_APB2ENR_AFIOEN_Msk            /*!< Alternate Function I/O clock enable */
1509
#define RCC_APB2ENR_IOPAEN_Pos               (2U)                              
9 mjames 1510
#define RCC_APB2ENR_IOPAEN_Msk               (0x1UL << RCC_APB2ENR_IOPAEN_Pos)  /*!< 0x00000004 */
2 mjames 1511
#define RCC_APB2ENR_IOPAEN                   RCC_APB2ENR_IOPAEN_Msk            /*!< I/O port A clock enable */
1512
#define RCC_APB2ENR_IOPBEN_Pos               (3U)                              
9 mjames 1513
#define RCC_APB2ENR_IOPBEN_Msk               (0x1UL << RCC_APB2ENR_IOPBEN_Pos)  /*!< 0x00000008 */
2 mjames 1514
#define RCC_APB2ENR_IOPBEN                   RCC_APB2ENR_IOPBEN_Msk            /*!< I/O port B clock enable */
1515
#define RCC_APB2ENR_IOPCEN_Pos               (4U)                              
9 mjames 1516
#define RCC_APB2ENR_IOPCEN_Msk               (0x1UL << RCC_APB2ENR_IOPCEN_Pos)  /*!< 0x00000010 */
2 mjames 1517
#define RCC_APB2ENR_IOPCEN                   RCC_APB2ENR_IOPCEN_Msk            /*!< I/O port C clock enable */
1518
#define RCC_APB2ENR_IOPDEN_Pos               (5U)                              
9 mjames 1519
#define RCC_APB2ENR_IOPDEN_Msk               (0x1UL << RCC_APB2ENR_IOPDEN_Pos)  /*!< 0x00000020 */
2 mjames 1520
#define RCC_APB2ENR_IOPDEN                   RCC_APB2ENR_IOPDEN_Msk            /*!< I/O port D clock enable */
1521
#define RCC_APB2ENR_ADC1EN_Pos               (9U)                              
9 mjames 1522
#define RCC_APB2ENR_ADC1EN_Msk               (0x1UL << RCC_APB2ENR_ADC1EN_Pos)  /*!< 0x00000200 */
2 mjames 1523
#define RCC_APB2ENR_ADC1EN                   RCC_APB2ENR_ADC1EN_Msk            /*!< ADC 1 interface clock enable */
1524
 
1525
 
1526
#define RCC_APB2ENR_TIM1EN_Pos               (11U)                             
9 mjames 1527
#define RCC_APB2ENR_TIM1EN_Msk               (0x1UL << RCC_APB2ENR_TIM1EN_Pos)  /*!< 0x00000800 */
2 mjames 1528
#define RCC_APB2ENR_TIM1EN                   RCC_APB2ENR_TIM1EN_Msk            /*!< TIM1 Timer clock enable */
1529
#define RCC_APB2ENR_SPI1EN_Pos               (12U)                             
9 mjames 1530
#define RCC_APB2ENR_SPI1EN_Msk               (0x1UL << RCC_APB2ENR_SPI1EN_Pos)  /*!< 0x00001000 */
2 mjames 1531
#define RCC_APB2ENR_SPI1EN                   RCC_APB2ENR_SPI1EN_Msk            /*!< SPI 1 clock enable */
1532
#define RCC_APB2ENR_USART1EN_Pos             (14U)                             
9 mjames 1533
#define RCC_APB2ENR_USART1EN_Msk             (0x1UL << RCC_APB2ENR_USART1EN_Pos) /*!< 0x00004000 */
2 mjames 1534
#define RCC_APB2ENR_USART1EN                 RCC_APB2ENR_USART1EN_Msk          /*!< USART1 clock enable */
1535
 
1536
 
1537
#define RCC_APB2ENR_IOPEEN_Pos               (6U)                              
9 mjames 1538
#define RCC_APB2ENR_IOPEEN_Msk               (0x1UL << RCC_APB2ENR_IOPEEN_Pos)  /*!< 0x00000040 */
2 mjames 1539
#define RCC_APB2ENR_IOPEEN                   RCC_APB2ENR_IOPEEN_Msk            /*!< I/O port E clock enable */
1540
 
1541
#define RCC_APB2ENR_IOPFEN_Pos               (7U)                              
9 mjames 1542
#define RCC_APB2ENR_IOPFEN_Msk               (0x1UL << RCC_APB2ENR_IOPFEN_Pos)  /*!< 0x00000080 */
2 mjames 1543
#define RCC_APB2ENR_IOPFEN                   RCC_APB2ENR_IOPFEN_Msk            /*!< I/O port F clock enable */
1544
#define RCC_APB2ENR_IOPGEN_Pos               (8U)                              
9 mjames 1545
#define RCC_APB2ENR_IOPGEN_Msk               (0x1UL << RCC_APB2ENR_IOPGEN_Pos)  /*!< 0x00000100 */
2 mjames 1546
#define RCC_APB2ENR_IOPGEN                   RCC_APB2ENR_IOPGEN_Msk            /*!< I/O port G clock enable */
1547
 
1548
 
1549
 
1550
/*****************  Bit definition for RCC_APB1ENR register  ******************/
1551
#define RCC_APB1ENR_TIM2EN_Pos               (0U)                              
9 mjames 1552
#define RCC_APB1ENR_TIM2EN_Msk               (0x1UL << RCC_APB1ENR_TIM2EN_Pos)  /*!< 0x00000001 */
2 mjames 1553
#define RCC_APB1ENR_TIM2EN                   RCC_APB1ENR_TIM2EN_Msk            /*!< Timer 2 clock enabled*/
1554
#define RCC_APB1ENR_TIM3EN_Pos               (1U)                              
9 mjames 1555
#define RCC_APB1ENR_TIM3EN_Msk               (0x1UL << RCC_APB1ENR_TIM3EN_Pos)  /*!< 0x00000002 */
2 mjames 1556
#define RCC_APB1ENR_TIM3EN                   RCC_APB1ENR_TIM3EN_Msk            /*!< Timer 3 clock enable */
1557
#define RCC_APB1ENR_WWDGEN_Pos               (11U)                             
9 mjames 1558
#define RCC_APB1ENR_WWDGEN_Msk               (0x1UL << RCC_APB1ENR_WWDGEN_Pos)  /*!< 0x00000800 */
2 mjames 1559
#define RCC_APB1ENR_WWDGEN                   RCC_APB1ENR_WWDGEN_Msk            /*!< Window Watchdog clock enable */
1560
#define RCC_APB1ENR_USART2EN_Pos             (17U)                             
9 mjames 1561
#define RCC_APB1ENR_USART2EN_Msk             (0x1UL << RCC_APB1ENR_USART2EN_Pos) /*!< 0x00020000 */
2 mjames 1562
#define RCC_APB1ENR_USART2EN                 RCC_APB1ENR_USART2EN_Msk          /*!< USART 2 clock enable */
1563
#define RCC_APB1ENR_I2C1EN_Pos               (21U)                             
9 mjames 1564
#define RCC_APB1ENR_I2C1EN_Msk               (0x1UL << RCC_APB1ENR_I2C1EN_Pos)  /*!< 0x00200000 */
2 mjames 1565
#define RCC_APB1ENR_I2C1EN                   RCC_APB1ENR_I2C1EN_Msk            /*!< I2C 1 clock enable */
1566
 
1567
 
1568
#define RCC_APB1ENR_BKPEN_Pos                (27U)                             
9 mjames 1569
#define RCC_APB1ENR_BKPEN_Msk                (0x1UL << RCC_APB1ENR_BKPEN_Pos)   /*!< 0x08000000 */
2 mjames 1570
#define RCC_APB1ENR_BKPEN                    RCC_APB1ENR_BKPEN_Msk             /*!< Backup interface clock enable */
1571
#define RCC_APB1ENR_PWREN_Pos                (28U)                             
9 mjames 1572
#define RCC_APB1ENR_PWREN_Msk                (0x1UL << RCC_APB1ENR_PWREN_Pos)   /*!< 0x10000000 */
2 mjames 1573
#define RCC_APB1ENR_PWREN                    RCC_APB1ENR_PWREN_Msk             /*!< Power interface clock enable */
1574
 
1575
#define RCC_APB1ENR_TIM4EN_Pos               (2U)                              
9 mjames 1576
#define RCC_APB1ENR_TIM4EN_Msk               (0x1UL << RCC_APB1ENR_TIM4EN_Pos)  /*!< 0x00000004 */
2 mjames 1577
#define RCC_APB1ENR_TIM4EN                   RCC_APB1ENR_TIM4EN_Msk            /*!< Timer 4 clock enable */
1578
#define RCC_APB1ENR_SPI2EN_Pos               (14U)                             
9 mjames 1579
#define RCC_APB1ENR_SPI2EN_Msk               (0x1UL << RCC_APB1ENR_SPI2EN_Pos)  /*!< 0x00004000 */
2 mjames 1580
#define RCC_APB1ENR_SPI2EN                   RCC_APB1ENR_SPI2EN_Msk            /*!< SPI 2 clock enable */
1581
#define RCC_APB1ENR_USART3EN_Pos             (18U)                             
9 mjames 1582
#define RCC_APB1ENR_USART3EN_Msk             (0x1UL << RCC_APB1ENR_USART3EN_Pos) /*!< 0x00040000 */
2 mjames 1583
#define RCC_APB1ENR_USART3EN                 RCC_APB1ENR_USART3EN_Msk          /*!< USART 3 clock enable */
1584
#define RCC_APB1ENR_I2C2EN_Pos               (22U)                             
9 mjames 1585
#define RCC_APB1ENR_I2C2EN_Msk               (0x1UL << RCC_APB1ENR_I2C2EN_Pos)  /*!< 0x00400000 */
2 mjames 1586
#define RCC_APB1ENR_I2C2EN                   RCC_APB1ENR_I2C2EN_Msk            /*!< I2C 2 clock enable */
1587
 
1588
 
1589
#define RCC_APB1ENR_TIM5EN_Pos               (3U)                              
9 mjames 1590
#define RCC_APB1ENR_TIM5EN_Msk               (0x1UL << RCC_APB1ENR_TIM5EN_Pos)  /*!< 0x00000008 */
2 mjames 1591
#define RCC_APB1ENR_TIM5EN                   RCC_APB1ENR_TIM5EN_Msk            /*!< Timer 5 clock enable */
1592
#define RCC_APB1ENR_TIM6EN_Pos               (4U)                              
9 mjames 1593
#define RCC_APB1ENR_TIM6EN_Msk               (0x1UL << RCC_APB1ENR_TIM6EN_Pos)  /*!< 0x00000010 */
2 mjames 1594
#define RCC_APB1ENR_TIM6EN                   RCC_APB1ENR_TIM6EN_Msk            /*!< Timer 6 clock enable */
1595
#define RCC_APB1ENR_TIM7EN_Pos               (5U)                              
9 mjames 1596
#define RCC_APB1ENR_TIM7EN_Msk               (0x1UL << RCC_APB1ENR_TIM7EN_Pos)  /*!< 0x00000020 */
2 mjames 1597
#define RCC_APB1ENR_TIM7EN                   RCC_APB1ENR_TIM7EN_Msk            /*!< Timer 7 clock enable */
1598
#define RCC_APB1ENR_SPI3EN_Pos               (15U)                             
9 mjames 1599
#define RCC_APB1ENR_SPI3EN_Msk               (0x1UL << RCC_APB1ENR_SPI3EN_Pos)  /*!< 0x00008000 */
2 mjames 1600
#define RCC_APB1ENR_SPI3EN                   RCC_APB1ENR_SPI3EN_Msk            /*!< SPI 3 clock enable */
1601
#define RCC_APB1ENR_UART4EN_Pos              (19U)                             
9 mjames 1602
#define RCC_APB1ENR_UART4EN_Msk              (0x1UL << RCC_APB1ENR_UART4EN_Pos) /*!< 0x00080000 */
2 mjames 1603
#define RCC_APB1ENR_UART4EN                  RCC_APB1ENR_UART4EN_Msk           /*!< UART 4 clock enable */
1604
#define RCC_APB1ENR_UART5EN_Pos              (20U)                             
9 mjames 1605
#define RCC_APB1ENR_UART5EN_Msk              (0x1UL << RCC_APB1ENR_UART5EN_Pos) /*!< 0x00100000 */
2 mjames 1606
#define RCC_APB1ENR_UART5EN                  RCC_APB1ENR_UART5EN_Msk           /*!< UART 5 clock enable */
1607
 
1608
 
1609
 
1610
 
1611
#define RCC_APB1ENR_DACEN_Pos                (29U)                             
9 mjames 1612
#define RCC_APB1ENR_DACEN_Msk                (0x1UL << RCC_APB1ENR_DACEN_Pos)   /*!< 0x20000000 */
2 mjames 1613
#define RCC_APB1ENR_DACEN                    RCC_APB1ENR_DACEN_Msk             /*!< DAC interface clock enable */
1614
 
1615
/*******************  Bit definition for RCC_BDCR register  *******************/
1616
#define RCC_BDCR_LSEON_Pos                   (0U)                              
9 mjames 1617
#define RCC_BDCR_LSEON_Msk                   (0x1UL << RCC_BDCR_LSEON_Pos)      /*!< 0x00000001 */
2 mjames 1618
#define RCC_BDCR_LSEON                       RCC_BDCR_LSEON_Msk                /*!< External Low Speed oscillator enable */
1619
#define RCC_BDCR_LSERDY_Pos                  (1U)                              
9 mjames 1620
#define RCC_BDCR_LSERDY_Msk                  (0x1UL << RCC_BDCR_LSERDY_Pos)     /*!< 0x00000002 */
2 mjames 1621
#define RCC_BDCR_LSERDY                      RCC_BDCR_LSERDY_Msk               /*!< External Low Speed oscillator Ready */
1622
#define RCC_BDCR_LSEBYP_Pos                  (2U)                              
9 mjames 1623
#define RCC_BDCR_LSEBYP_Msk                  (0x1UL << RCC_BDCR_LSEBYP_Pos)     /*!< 0x00000004 */
2 mjames 1624
#define RCC_BDCR_LSEBYP                      RCC_BDCR_LSEBYP_Msk               /*!< External Low Speed oscillator Bypass */
1625
 
1626
#define RCC_BDCR_RTCSEL_Pos                  (8U)                              
9 mjames 1627
#define RCC_BDCR_RTCSEL_Msk                  (0x3UL << RCC_BDCR_RTCSEL_Pos)     /*!< 0x00000300 */
2 mjames 1628
#define RCC_BDCR_RTCSEL                      RCC_BDCR_RTCSEL_Msk               /*!< RTCSEL[1:0] bits (RTC clock source selection) */
9 mjames 1629
#define RCC_BDCR_RTCSEL_0                    (0x1UL << RCC_BDCR_RTCSEL_Pos)     /*!< 0x00000100 */
1630
#define RCC_BDCR_RTCSEL_1                    (0x2UL << RCC_BDCR_RTCSEL_Pos)     /*!< 0x00000200 */
2 mjames 1631
 
1632
/*!< RTC congiguration */
1633
#define RCC_BDCR_RTCSEL_NOCLOCK              0x00000000U                       /*!< No clock */
1634
#define RCC_BDCR_RTCSEL_LSE                  0x00000100U                       /*!< LSE oscillator clock used as RTC clock */
1635
#define RCC_BDCR_RTCSEL_LSI                  0x00000200U                       /*!< LSI oscillator clock used as RTC clock */
1636
#define RCC_BDCR_RTCSEL_HSE                  0x00000300U                       /*!< HSE oscillator clock divided by 128 used as RTC clock */
1637
 
1638
#define RCC_BDCR_RTCEN_Pos                   (15U)                             
9 mjames 1639
#define RCC_BDCR_RTCEN_Msk                   (0x1UL << RCC_BDCR_RTCEN_Pos)      /*!< 0x00008000 */
2 mjames 1640
#define RCC_BDCR_RTCEN                       RCC_BDCR_RTCEN_Msk                /*!< RTC clock enable */
1641
#define RCC_BDCR_BDRST_Pos                   (16U)                             
9 mjames 1642
#define RCC_BDCR_BDRST_Msk                   (0x1UL << RCC_BDCR_BDRST_Pos)      /*!< 0x00010000 */
2 mjames 1643
#define RCC_BDCR_BDRST                       RCC_BDCR_BDRST_Msk                /*!< Backup domain software reset  */
1644
 
1645
/*******************  Bit definition for RCC_CSR register  ********************/  
1646
#define RCC_CSR_LSION_Pos                    (0U)                              
9 mjames 1647
#define RCC_CSR_LSION_Msk                    (0x1UL << RCC_CSR_LSION_Pos)       /*!< 0x00000001 */
2 mjames 1648
#define RCC_CSR_LSION                        RCC_CSR_LSION_Msk                 /*!< Internal Low Speed oscillator enable */
1649
#define RCC_CSR_LSIRDY_Pos                   (1U)                              
9 mjames 1650
#define RCC_CSR_LSIRDY_Msk                   (0x1UL << RCC_CSR_LSIRDY_Pos)      /*!< 0x00000002 */
2 mjames 1651
#define RCC_CSR_LSIRDY                       RCC_CSR_LSIRDY_Msk                /*!< Internal Low Speed oscillator Ready */
1652
#define RCC_CSR_RMVF_Pos                     (24U)                             
9 mjames 1653
#define RCC_CSR_RMVF_Msk                     (0x1UL << RCC_CSR_RMVF_Pos)        /*!< 0x01000000 */
2 mjames 1654
#define RCC_CSR_RMVF                         RCC_CSR_RMVF_Msk                  /*!< Remove reset flag */
1655
#define RCC_CSR_PINRSTF_Pos                  (26U)                             
9 mjames 1656
#define RCC_CSR_PINRSTF_Msk                  (0x1UL << RCC_CSR_PINRSTF_Pos)     /*!< 0x04000000 */
2 mjames 1657
#define RCC_CSR_PINRSTF                      RCC_CSR_PINRSTF_Msk               /*!< PIN reset flag */
1658
#define RCC_CSR_PORRSTF_Pos                  (27U)                             
9 mjames 1659
#define RCC_CSR_PORRSTF_Msk                  (0x1UL << RCC_CSR_PORRSTF_Pos)     /*!< 0x08000000 */
2 mjames 1660
#define RCC_CSR_PORRSTF                      RCC_CSR_PORRSTF_Msk               /*!< POR/PDR reset flag */
1661
#define RCC_CSR_SFTRSTF_Pos                  (28U)                             
9 mjames 1662
#define RCC_CSR_SFTRSTF_Msk                  (0x1UL << RCC_CSR_SFTRSTF_Pos)     /*!< 0x10000000 */
2 mjames 1663
#define RCC_CSR_SFTRSTF                      RCC_CSR_SFTRSTF_Msk               /*!< Software Reset flag */
1664
#define RCC_CSR_IWDGRSTF_Pos                 (29U)                             
9 mjames 1665
#define RCC_CSR_IWDGRSTF_Msk                 (0x1UL << RCC_CSR_IWDGRSTF_Pos)    /*!< 0x20000000 */
2 mjames 1666
#define RCC_CSR_IWDGRSTF                     RCC_CSR_IWDGRSTF_Msk              /*!< Independent Watchdog reset flag */
1667
#define RCC_CSR_WWDGRSTF_Pos                 (30U)                             
9 mjames 1668
#define RCC_CSR_WWDGRSTF_Msk                 (0x1UL << RCC_CSR_WWDGRSTF_Pos)    /*!< 0x40000000 */
2 mjames 1669
#define RCC_CSR_WWDGRSTF                     RCC_CSR_WWDGRSTF_Msk              /*!< Window watchdog reset flag */
1670
#define RCC_CSR_LPWRRSTF_Pos                 (31U)                             
9 mjames 1671
#define RCC_CSR_LPWRRSTF_Msk                 (0x1UL << RCC_CSR_LPWRRSTF_Pos)    /*!< 0x80000000 */
2 mjames 1672
#define RCC_CSR_LPWRRSTF                     RCC_CSR_LPWRRSTF_Msk              /*!< Low-Power reset flag */
1673
 
1674
 
1675
 
1676
/******************************************************************************/
1677
/*                                                                            */
1678
/*                General Purpose and Alternate Function I/O                  */
1679
/*                                                                            */
1680
/******************************************************************************/
1681
 
1682
/*******************  Bit definition for GPIO_CRL register  *******************/
1683
#define GPIO_CRL_MODE_Pos                    (0U)                              
9 mjames 1684
#define GPIO_CRL_MODE_Msk                    (0x33333333UL << GPIO_CRL_MODE_Pos) /*!< 0x33333333 */
2 mjames 1685
#define GPIO_CRL_MODE                        GPIO_CRL_MODE_Msk                 /*!< Port x mode bits */
1686
 
1687
#define GPIO_CRL_MODE0_Pos                   (0U)                              
9 mjames 1688
#define GPIO_CRL_MODE0_Msk                   (0x3UL << GPIO_CRL_MODE0_Pos)      /*!< 0x00000003 */
2 mjames 1689
#define GPIO_CRL_MODE0                       GPIO_CRL_MODE0_Msk                /*!< MODE0[1:0] bits (Port x mode bits, pin 0) */
9 mjames 1690
#define GPIO_CRL_MODE0_0                     (0x1UL << GPIO_CRL_MODE0_Pos)      /*!< 0x00000001 */
1691
#define GPIO_CRL_MODE0_1                     (0x2UL << GPIO_CRL_MODE0_Pos)      /*!< 0x00000002 */
2 mjames 1692
 
1693
#define GPIO_CRL_MODE1_Pos                   (4U)                              
9 mjames 1694
#define GPIO_CRL_MODE1_Msk                   (0x3UL << GPIO_CRL_MODE1_Pos)      /*!< 0x00000030 */
2 mjames 1695
#define GPIO_CRL_MODE1                       GPIO_CRL_MODE1_Msk                /*!< MODE1[1:0] bits (Port x mode bits, pin 1) */
9 mjames 1696
#define GPIO_CRL_MODE1_0                     (0x1UL << GPIO_CRL_MODE1_Pos)      /*!< 0x00000010 */
1697
#define GPIO_CRL_MODE1_1                     (0x2UL << GPIO_CRL_MODE1_Pos)      /*!< 0x00000020 */
2 mjames 1698
 
1699
#define GPIO_CRL_MODE2_Pos                   (8U)                              
9 mjames 1700
#define GPIO_CRL_MODE2_Msk                   (0x3UL << GPIO_CRL_MODE2_Pos)      /*!< 0x00000300 */
2 mjames 1701
#define GPIO_CRL_MODE2                       GPIO_CRL_MODE2_Msk                /*!< MODE2[1:0] bits (Port x mode bits, pin 2) */
9 mjames 1702
#define GPIO_CRL_MODE2_0                     (0x1UL << GPIO_CRL_MODE2_Pos)      /*!< 0x00000100 */
1703
#define GPIO_CRL_MODE2_1                     (0x2UL << GPIO_CRL_MODE2_Pos)      /*!< 0x00000200 */
2 mjames 1704
 
1705
#define GPIO_CRL_MODE3_Pos                   (12U)                             
9 mjames 1706
#define GPIO_CRL_MODE3_Msk                   (0x3UL << GPIO_CRL_MODE3_Pos)      /*!< 0x00003000 */
2 mjames 1707
#define GPIO_CRL_MODE3                       GPIO_CRL_MODE3_Msk                /*!< MODE3[1:0] bits (Port x mode bits, pin 3) */
9 mjames 1708
#define GPIO_CRL_MODE3_0                     (0x1UL << GPIO_CRL_MODE3_Pos)      /*!< 0x00001000 */
1709
#define GPIO_CRL_MODE3_1                     (0x2UL << GPIO_CRL_MODE3_Pos)      /*!< 0x00002000 */
2 mjames 1710
 
1711
#define GPIO_CRL_MODE4_Pos                   (16U)                             
9 mjames 1712
#define GPIO_CRL_MODE4_Msk                   (0x3UL << GPIO_CRL_MODE4_Pos)      /*!< 0x00030000 */
2 mjames 1713
#define GPIO_CRL_MODE4                       GPIO_CRL_MODE4_Msk                /*!< MODE4[1:0] bits (Port x mode bits, pin 4) */
9 mjames 1714
#define GPIO_CRL_MODE4_0                     (0x1UL << GPIO_CRL_MODE4_Pos)      /*!< 0x00010000 */
1715
#define GPIO_CRL_MODE4_1                     (0x2UL << GPIO_CRL_MODE4_Pos)      /*!< 0x00020000 */
2 mjames 1716
 
1717
#define GPIO_CRL_MODE5_Pos                   (20U)                             
9 mjames 1718
#define GPIO_CRL_MODE5_Msk                   (0x3UL << GPIO_CRL_MODE5_Pos)      /*!< 0x00300000 */
2 mjames 1719
#define GPIO_CRL_MODE5                       GPIO_CRL_MODE5_Msk                /*!< MODE5[1:0] bits (Port x mode bits, pin 5) */
9 mjames 1720
#define GPIO_CRL_MODE5_0                     (0x1UL << GPIO_CRL_MODE5_Pos)      /*!< 0x00100000 */
1721
#define GPIO_CRL_MODE5_1                     (0x2UL << GPIO_CRL_MODE5_Pos)      /*!< 0x00200000 */
2 mjames 1722
 
1723
#define GPIO_CRL_MODE6_Pos                   (24U)                             
9 mjames 1724
#define GPIO_CRL_MODE6_Msk                   (0x3UL << GPIO_CRL_MODE6_Pos)      /*!< 0x03000000 */
2 mjames 1725
#define GPIO_CRL_MODE6                       GPIO_CRL_MODE6_Msk                /*!< MODE6[1:0] bits (Port x mode bits, pin 6) */
9 mjames 1726
#define GPIO_CRL_MODE6_0                     (0x1UL << GPIO_CRL_MODE6_Pos)      /*!< 0x01000000 */
1727
#define GPIO_CRL_MODE6_1                     (0x2UL << GPIO_CRL_MODE6_Pos)      /*!< 0x02000000 */
2 mjames 1728
 
1729
#define GPIO_CRL_MODE7_Pos                   (28U)                             
9 mjames 1730
#define GPIO_CRL_MODE7_Msk                   (0x3UL << GPIO_CRL_MODE7_Pos)      /*!< 0x30000000 */
2 mjames 1731
#define GPIO_CRL_MODE7                       GPIO_CRL_MODE7_Msk                /*!< MODE7[1:0] bits (Port x mode bits, pin 7) */
9 mjames 1732
#define GPIO_CRL_MODE7_0                     (0x1UL << GPIO_CRL_MODE7_Pos)      /*!< 0x10000000 */
1733
#define GPIO_CRL_MODE7_1                     (0x2UL << GPIO_CRL_MODE7_Pos)      /*!< 0x20000000 */
2 mjames 1734
 
1735
#define GPIO_CRL_CNF_Pos                     (2U)                              
9 mjames 1736
#define GPIO_CRL_CNF_Msk                     (0x33333333UL << GPIO_CRL_CNF_Pos) /*!< 0xCCCCCCCC */
2 mjames 1737
#define GPIO_CRL_CNF                         GPIO_CRL_CNF_Msk                  /*!< Port x configuration bits */
1738
 
1739
#define GPIO_CRL_CNF0_Pos                    (2U)                              
9 mjames 1740
#define GPIO_CRL_CNF0_Msk                    (0x3UL << GPIO_CRL_CNF0_Pos)       /*!< 0x0000000C */
2 mjames 1741
#define GPIO_CRL_CNF0                        GPIO_CRL_CNF0_Msk                 /*!< CNF0[1:0] bits (Port x configuration bits, pin 0) */
9 mjames 1742
#define GPIO_CRL_CNF0_0                      (0x1UL << GPIO_CRL_CNF0_Pos)       /*!< 0x00000004 */
1743
#define GPIO_CRL_CNF0_1                      (0x2UL << GPIO_CRL_CNF0_Pos)       /*!< 0x00000008 */
2 mjames 1744
 
1745
#define GPIO_CRL_CNF1_Pos                    (6U)                              
9 mjames 1746
#define GPIO_CRL_CNF1_Msk                    (0x3UL << GPIO_CRL_CNF1_Pos)       /*!< 0x000000C0 */
2 mjames 1747
#define GPIO_CRL_CNF1                        GPIO_CRL_CNF1_Msk                 /*!< CNF1[1:0] bits (Port x configuration bits, pin 1) */
9 mjames 1748
#define GPIO_CRL_CNF1_0                      (0x1UL << GPIO_CRL_CNF1_Pos)       /*!< 0x00000040 */
1749
#define GPIO_CRL_CNF1_1                      (0x2UL << GPIO_CRL_CNF1_Pos)       /*!< 0x00000080 */
2 mjames 1750
 
1751
#define GPIO_CRL_CNF2_Pos                    (10U)                             
9 mjames 1752
#define GPIO_CRL_CNF2_Msk                    (0x3UL << GPIO_CRL_CNF2_Pos)       /*!< 0x00000C00 */
2 mjames 1753
#define GPIO_CRL_CNF2                        GPIO_CRL_CNF2_Msk                 /*!< CNF2[1:0] bits (Port x configuration bits, pin 2) */
9 mjames 1754
#define GPIO_CRL_CNF2_0                      (0x1UL << GPIO_CRL_CNF2_Pos)       /*!< 0x00000400 */
1755
#define GPIO_CRL_CNF2_1                      (0x2UL << GPIO_CRL_CNF2_Pos)       /*!< 0x00000800 */
2 mjames 1756
 
1757
#define GPIO_CRL_CNF3_Pos                    (14U)                             
9 mjames 1758
#define GPIO_CRL_CNF3_Msk                    (0x3UL << GPIO_CRL_CNF3_Pos)       /*!< 0x0000C000 */
2 mjames 1759
#define GPIO_CRL_CNF3                        GPIO_CRL_CNF3_Msk                 /*!< CNF3[1:0] bits (Port x configuration bits, pin 3) */
9 mjames 1760
#define GPIO_CRL_CNF3_0                      (0x1UL << GPIO_CRL_CNF3_Pos)       /*!< 0x00004000 */
1761
#define GPIO_CRL_CNF3_1                      (0x2UL << GPIO_CRL_CNF3_Pos)       /*!< 0x00008000 */
2 mjames 1762
 
1763
#define GPIO_CRL_CNF4_Pos                    (18U)                             
9 mjames 1764
#define GPIO_CRL_CNF4_Msk                    (0x3UL << GPIO_CRL_CNF4_Pos)       /*!< 0x000C0000 */
2 mjames 1765
#define GPIO_CRL_CNF4                        GPIO_CRL_CNF4_Msk                 /*!< CNF4[1:0] bits (Port x configuration bits, pin 4) */
9 mjames 1766
#define GPIO_CRL_CNF4_0                      (0x1UL << GPIO_CRL_CNF4_Pos)       /*!< 0x00040000 */
1767
#define GPIO_CRL_CNF4_1                      (0x2UL << GPIO_CRL_CNF4_Pos)       /*!< 0x00080000 */
2 mjames 1768
 
1769
#define GPIO_CRL_CNF5_Pos                    (22U)                             
9 mjames 1770
#define GPIO_CRL_CNF5_Msk                    (0x3UL << GPIO_CRL_CNF5_Pos)       /*!< 0x00C00000 */
2 mjames 1771
#define GPIO_CRL_CNF5                        GPIO_CRL_CNF5_Msk                 /*!< CNF5[1:0] bits (Port x configuration bits, pin 5) */
9 mjames 1772
#define GPIO_CRL_CNF5_0                      (0x1UL << GPIO_CRL_CNF5_Pos)       /*!< 0x00400000 */
1773
#define GPIO_CRL_CNF5_1                      (0x2UL << GPIO_CRL_CNF5_Pos)       /*!< 0x00800000 */
2 mjames 1774
 
1775
#define GPIO_CRL_CNF6_Pos                    (26U)                             
9 mjames 1776
#define GPIO_CRL_CNF6_Msk                    (0x3UL << GPIO_CRL_CNF6_Pos)       /*!< 0x0C000000 */
2 mjames 1777
#define GPIO_CRL_CNF6                        GPIO_CRL_CNF6_Msk                 /*!< CNF6[1:0] bits (Port x configuration bits, pin 6) */
9 mjames 1778
#define GPIO_CRL_CNF6_0                      (0x1UL << GPIO_CRL_CNF6_Pos)       /*!< 0x04000000 */
1779
#define GPIO_CRL_CNF6_1                      (0x2UL << GPIO_CRL_CNF6_Pos)       /*!< 0x08000000 */
2 mjames 1780
 
1781
#define GPIO_CRL_CNF7_Pos                    (30U)                             
9 mjames 1782
#define GPIO_CRL_CNF7_Msk                    (0x3UL << GPIO_CRL_CNF7_Pos)       /*!< 0xC0000000 */
2 mjames 1783
#define GPIO_CRL_CNF7                        GPIO_CRL_CNF7_Msk                 /*!< CNF7[1:0] bits (Port x configuration bits, pin 7) */
9 mjames 1784
#define GPIO_CRL_CNF7_0                      (0x1UL << GPIO_CRL_CNF7_Pos)       /*!< 0x40000000 */
1785
#define GPIO_CRL_CNF7_1                      (0x2UL << GPIO_CRL_CNF7_Pos)       /*!< 0x80000000 */
2 mjames 1786
 
1787
/*******************  Bit definition for GPIO_CRH register  *******************/
1788
#define GPIO_CRH_MODE_Pos                    (0U)                              
9 mjames 1789
#define GPIO_CRH_MODE_Msk                    (0x33333333UL << GPIO_CRH_MODE_Pos) /*!< 0x33333333 */
2 mjames 1790
#define GPIO_CRH_MODE                        GPIO_CRH_MODE_Msk                 /*!< Port x mode bits */
1791
 
1792
#define GPIO_CRH_MODE8_Pos                   (0U)                              
9 mjames 1793
#define GPIO_CRH_MODE8_Msk                   (0x3UL << GPIO_CRH_MODE8_Pos)      /*!< 0x00000003 */
2 mjames 1794
#define GPIO_CRH_MODE8                       GPIO_CRH_MODE8_Msk                /*!< MODE8[1:0] bits (Port x mode bits, pin 8) */
9 mjames 1795
#define GPIO_CRH_MODE8_0                     (0x1UL << GPIO_CRH_MODE8_Pos)      /*!< 0x00000001 */
1796
#define GPIO_CRH_MODE8_1                     (0x2UL << GPIO_CRH_MODE8_Pos)      /*!< 0x00000002 */
2 mjames 1797
 
1798
#define GPIO_CRH_MODE9_Pos                   (4U)                              
9 mjames 1799
#define GPIO_CRH_MODE9_Msk                   (0x3UL << GPIO_CRH_MODE9_Pos)      /*!< 0x00000030 */
2 mjames 1800
#define GPIO_CRH_MODE9                       GPIO_CRH_MODE9_Msk                /*!< MODE9[1:0] bits (Port x mode bits, pin 9) */
9 mjames 1801
#define GPIO_CRH_MODE9_0                     (0x1UL << GPIO_CRH_MODE9_Pos)      /*!< 0x00000010 */
1802
#define GPIO_CRH_MODE9_1                     (0x2UL << GPIO_CRH_MODE9_Pos)      /*!< 0x00000020 */
2 mjames 1803
 
1804
#define GPIO_CRH_MODE10_Pos                  (8U)                              
9 mjames 1805
#define GPIO_CRH_MODE10_Msk                  (0x3UL << GPIO_CRH_MODE10_Pos)     /*!< 0x00000300 */
2 mjames 1806
#define GPIO_CRH_MODE10                      GPIO_CRH_MODE10_Msk               /*!< MODE10[1:0] bits (Port x mode bits, pin 10) */
9 mjames 1807
#define GPIO_CRH_MODE10_0                    (0x1UL << GPIO_CRH_MODE10_Pos)     /*!< 0x00000100 */
1808
#define GPIO_CRH_MODE10_1                    (0x2UL << GPIO_CRH_MODE10_Pos)     /*!< 0x00000200 */
2 mjames 1809
 
1810
#define GPIO_CRH_MODE11_Pos                  (12U)                             
9 mjames 1811
#define GPIO_CRH_MODE11_Msk                  (0x3UL << GPIO_CRH_MODE11_Pos)     /*!< 0x00003000 */
2 mjames 1812
#define GPIO_CRH_MODE11                      GPIO_CRH_MODE11_Msk               /*!< MODE11[1:0] bits (Port x mode bits, pin 11) */
9 mjames 1813
#define GPIO_CRH_MODE11_0                    (0x1UL << GPIO_CRH_MODE11_Pos)     /*!< 0x00001000 */
1814
#define GPIO_CRH_MODE11_1                    (0x2UL << GPIO_CRH_MODE11_Pos)     /*!< 0x00002000 */
2 mjames 1815
 
1816
#define GPIO_CRH_MODE12_Pos                  (16U)                             
9 mjames 1817
#define GPIO_CRH_MODE12_Msk                  (0x3UL << GPIO_CRH_MODE12_Pos)     /*!< 0x00030000 */
2 mjames 1818
#define GPIO_CRH_MODE12                      GPIO_CRH_MODE12_Msk               /*!< MODE12[1:0] bits (Port x mode bits, pin 12) */
9 mjames 1819
#define GPIO_CRH_MODE12_0                    (0x1UL << GPIO_CRH_MODE12_Pos)     /*!< 0x00010000 */
1820
#define GPIO_CRH_MODE12_1                    (0x2UL << GPIO_CRH_MODE12_Pos)     /*!< 0x00020000 */
2 mjames 1821
 
1822
#define GPIO_CRH_MODE13_Pos                  (20U)                             
9 mjames 1823
#define GPIO_CRH_MODE13_Msk                  (0x3UL << GPIO_CRH_MODE13_Pos)     /*!< 0x00300000 */
2 mjames 1824
#define GPIO_CRH_MODE13                      GPIO_CRH_MODE13_Msk               /*!< MODE13[1:0] bits (Port x mode bits, pin 13) */
9 mjames 1825
#define GPIO_CRH_MODE13_0                    (0x1UL << GPIO_CRH_MODE13_Pos)     /*!< 0x00100000 */
1826
#define GPIO_CRH_MODE13_1                    (0x2UL << GPIO_CRH_MODE13_Pos)     /*!< 0x00200000 */
2 mjames 1827
 
1828
#define GPIO_CRH_MODE14_Pos                  (24U)                             
9 mjames 1829
#define GPIO_CRH_MODE14_Msk                  (0x3UL << GPIO_CRH_MODE14_Pos)     /*!< 0x03000000 */
2 mjames 1830
#define GPIO_CRH_MODE14                      GPIO_CRH_MODE14_Msk               /*!< MODE14[1:0] bits (Port x mode bits, pin 14) */
9 mjames 1831
#define GPIO_CRH_MODE14_0                    (0x1UL << GPIO_CRH_MODE14_Pos)     /*!< 0x01000000 */
1832
#define GPIO_CRH_MODE14_1                    (0x2UL << GPIO_CRH_MODE14_Pos)     /*!< 0x02000000 */
2 mjames 1833
 
1834
#define GPIO_CRH_MODE15_Pos                  (28U)                             
9 mjames 1835
#define GPIO_CRH_MODE15_Msk                  (0x3UL << GPIO_CRH_MODE15_Pos)     /*!< 0x30000000 */
2 mjames 1836
#define GPIO_CRH_MODE15                      GPIO_CRH_MODE15_Msk               /*!< MODE15[1:0] bits (Port x mode bits, pin 15) */
9 mjames 1837
#define GPIO_CRH_MODE15_0                    (0x1UL << GPIO_CRH_MODE15_Pos)     /*!< 0x10000000 */
1838
#define GPIO_CRH_MODE15_1                    (0x2UL << GPIO_CRH_MODE15_Pos)     /*!< 0x20000000 */
2 mjames 1839
 
1840
#define GPIO_CRH_CNF_Pos                     (2U)                              
9 mjames 1841
#define GPIO_CRH_CNF_Msk                     (0x33333333UL << GPIO_CRH_CNF_Pos) /*!< 0xCCCCCCCC */
2 mjames 1842
#define GPIO_CRH_CNF                         GPIO_CRH_CNF_Msk                  /*!< Port x configuration bits */
1843
 
1844
#define GPIO_CRH_CNF8_Pos                    (2U)                              
9 mjames 1845
#define GPIO_CRH_CNF8_Msk                    (0x3UL << GPIO_CRH_CNF8_Pos)       /*!< 0x0000000C */
2 mjames 1846
#define GPIO_CRH_CNF8                        GPIO_CRH_CNF8_Msk                 /*!< CNF8[1:0] bits (Port x configuration bits, pin 8) */
9 mjames 1847
#define GPIO_CRH_CNF8_0                      (0x1UL << GPIO_CRH_CNF8_Pos)       /*!< 0x00000004 */
1848
#define GPIO_CRH_CNF8_1                      (0x2UL << GPIO_CRH_CNF8_Pos)       /*!< 0x00000008 */
2 mjames 1849
 
1850
#define GPIO_CRH_CNF9_Pos                    (6U)                              
9 mjames 1851
#define GPIO_CRH_CNF9_Msk                    (0x3UL << GPIO_CRH_CNF9_Pos)       /*!< 0x000000C0 */
2 mjames 1852
#define GPIO_CRH_CNF9                        GPIO_CRH_CNF9_Msk                 /*!< CNF9[1:0] bits (Port x configuration bits, pin 9) */
9 mjames 1853
#define GPIO_CRH_CNF9_0                      (0x1UL << GPIO_CRH_CNF9_Pos)       /*!< 0x00000040 */
1854
#define GPIO_CRH_CNF9_1                      (0x2UL << GPIO_CRH_CNF9_Pos)       /*!< 0x00000080 */
2 mjames 1855
 
1856
#define GPIO_CRH_CNF10_Pos                   (10U)                             
9 mjames 1857
#define GPIO_CRH_CNF10_Msk                   (0x3UL << GPIO_CRH_CNF10_Pos)      /*!< 0x00000C00 */
2 mjames 1858
#define GPIO_CRH_CNF10                       GPIO_CRH_CNF10_Msk                /*!< CNF10[1:0] bits (Port x configuration bits, pin 10) */
9 mjames 1859
#define GPIO_CRH_CNF10_0                     (0x1UL << GPIO_CRH_CNF10_Pos)      /*!< 0x00000400 */
1860
#define GPIO_CRH_CNF10_1                     (0x2UL << GPIO_CRH_CNF10_Pos)      /*!< 0x00000800 */
2 mjames 1861
 
1862
#define GPIO_CRH_CNF11_Pos                   (14U)                             
9 mjames 1863
#define GPIO_CRH_CNF11_Msk                   (0x3UL << GPIO_CRH_CNF11_Pos)      /*!< 0x0000C000 */
2 mjames 1864
#define GPIO_CRH_CNF11                       GPIO_CRH_CNF11_Msk                /*!< CNF11[1:0] bits (Port x configuration bits, pin 11) */
9 mjames 1865
#define GPIO_CRH_CNF11_0                     (0x1UL << GPIO_CRH_CNF11_Pos)      /*!< 0x00004000 */
1866
#define GPIO_CRH_CNF11_1                     (0x2UL << GPIO_CRH_CNF11_Pos)      /*!< 0x00008000 */
2 mjames 1867
 
1868
#define GPIO_CRH_CNF12_Pos                   (18U)                             
9 mjames 1869
#define GPIO_CRH_CNF12_Msk                   (0x3UL << GPIO_CRH_CNF12_Pos)      /*!< 0x000C0000 */
2 mjames 1870
#define GPIO_CRH_CNF12                       GPIO_CRH_CNF12_Msk                /*!< CNF12[1:0] bits (Port x configuration bits, pin 12) */
9 mjames 1871
#define GPIO_CRH_CNF12_0                     (0x1UL << GPIO_CRH_CNF12_Pos)      /*!< 0x00040000 */
1872
#define GPIO_CRH_CNF12_1                     (0x2UL << GPIO_CRH_CNF12_Pos)      /*!< 0x00080000 */
2 mjames 1873
 
1874
#define GPIO_CRH_CNF13_Pos                   (22U)                             
9 mjames 1875
#define GPIO_CRH_CNF13_Msk                   (0x3UL << GPIO_CRH_CNF13_Pos)      /*!< 0x00C00000 */
2 mjames 1876
#define GPIO_CRH_CNF13                       GPIO_CRH_CNF13_Msk                /*!< CNF13[1:0] bits (Port x configuration bits, pin 13) */
9 mjames 1877
#define GPIO_CRH_CNF13_0                     (0x1UL << GPIO_CRH_CNF13_Pos)      /*!< 0x00400000 */
1878
#define GPIO_CRH_CNF13_1                     (0x2UL << GPIO_CRH_CNF13_Pos)      /*!< 0x00800000 */
2 mjames 1879
 
1880
#define GPIO_CRH_CNF14_Pos                   (26U)                             
9 mjames 1881
#define GPIO_CRH_CNF14_Msk                   (0x3UL << GPIO_CRH_CNF14_Pos)      /*!< 0x0C000000 */
2 mjames 1882
#define GPIO_CRH_CNF14                       GPIO_CRH_CNF14_Msk                /*!< CNF14[1:0] bits (Port x configuration bits, pin 14) */
9 mjames 1883
#define GPIO_CRH_CNF14_0                     (0x1UL << GPIO_CRH_CNF14_Pos)      /*!< 0x04000000 */
1884
#define GPIO_CRH_CNF14_1                     (0x2UL << GPIO_CRH_CNF14_Pos)      /*!< 0x08000000 */
2 mjames 1885
 
1886
#define GPIO_CRH_CNF15_Pos                   (30U)                             
9 mjames 1887
#define GPIO_CRH_CNF15_Msk                   (0x3UL << GPIO_CRH_CNF15_Pos)      /*!< 0xC0000000 */
2 mjames 1888
#define GPIO_CRH_CNF15                       GPIO_CRH_CNF15_Msk                /*!< CNF15[1:0] bits (Port x configuration bits, pin 15) */
9 mjames 1889
#define GPIO_CRH_CNF15_0                     (0x1UL << GPIO_CRH_CNF15_Pos)      /*!< 0x40000000 */
1890
#define GPIO_CRH_CNF15_1                     (0x2UL << GPIO_CRH_CNF15_Pos)      /*!< 0x80000000 */
2 mjames 1891
 
1892
/*!<******************  Bit definition for GPIO_IDR register  *******************/
1893
#define GPIO_IDR_IDR0_Pos                    (0U)                              
9 mjames 1894
#define GPIO_IDR_IDR0_Msk                    (0x1UL << GPIO_IDR_IDR0_Pos)       /*!< 0x00000001 */
2 mjames 1895
#define GPIO_IDR_IDR0                        GPIO_IDR_IDR0_Msk                 /*!< Port input data, bit 0 */
1896
#define GPIO_IDR_IDR1_Pos                    (1U)                              
9 mjames 1897
#define GPIO_IDR_IDR1_Msk                    (0x1UL << GPIO_IDR_IDR1_Pos)       /*!< 0x00000002 */
2 mjames 1898
#define GPIO_IDR_IDR1                        GPIO_IDR_IDR1_Msk                 /*!< Port input data, bit 1 */
1899
#define GPIO_IDR_IDR2_Pos                    (2U)                              
9 mjames 1900
#define GPIO_IDR_IDR2_Msk                    (0x1UL << GPIO_IDR_IDR2_Pos)       /*!< 0x00000004 */
2 mjames 1901
#define GPIO_IDR_IDR2                        GPIO_IDR_IDR2_Msk                 /*!< Port input data, bit 2 */
1902
#define GPIO_IDR_IDR3_Pos                    (3U)                              
9 mjames 1903
#define GPIO_IDR_IDR3_Msk                    (0x1UL << GPIO_IDR_IDR3_Pos)       /*!< 0x00000008 */
2 mjames 1904
#define GPIO_IDR_IDR3                        GPIO_IDR_IDR3_Msk                 /*!< Port input data, bit 3 */
1905
#define GPIO_IDR_IDR4_Pos                    (4U)                              
9 mjames 1906
#define GPIO_IDR_IDR4_Msk                    (0x1UL << GPIO_IDR_IDR4_Pos)       /*!< 0x00000010 */
2 mjames 1907
#define GPIO_IDR_IDR4                        GPIO_IDR_IDR4_Msk                 /*!< Port input data, bit 4 */
1908
#define GPIO_IDR_IDR5_Pos                    (5U)                              
9 mjames 1909
#define GPIO_IDR_IDR5_Msk                    (0x1UL << GPIO_IDR_IDR5_Pos)       /*!< 0x00000020 */
2 mjames 1910
#define GPIO_IDR_IDR5                        GPIO_IDR_IDR5_Msk                 /*!< Port input data, bit 5 */
1911
#define GPIO_IDR_IDR6_Pos                    (6U)                              
9 mjames 1912
#define GPIO_IDR_IDR6_Msk                    (0x1UL << GPIO_IDR_IDR6_Pos)       /*!< 0x00000040 */
2 mjames 1913
#define GPIO_IDR_IDR6                        GPIO_IDR_IDR6_Msk                 /*!< Port input data, bit 6 */
1914
#define GPIO_IDR_IDR7_Pos                    (7U)                              
9 mjames 1915
#define GPIO_IDR_IDR7_Msk                    (0x1UL << GPIO_IDR_IDR7_Pos)       /*!< 0x00000080 */
2 mjames 1916
#define GPIO_IDR_IDR7                        GPIO_IDR_IDR7_Msk                 /*!< Port input data, bit 7 */
1917
#define GPIO_IDR_IDR8_Pos                    (8U)                              
9 mjames 1918
#define GPIO_IDR_IDR8_Msk                    (0x1UL << GPIO_IDR_IDR8_Pos)       /*!< 0x00000100 */
2 mjames 1919
#define GPIO_IDR_IDR8                        GPIO_IDR_IDR8_Msk                 /*!< Port input data, bit 8 */
1920
#define GPIO_IDR_IDR9_Pos                    (9U)                              
9 mjames 1921
#define GPIO_IDR_IDR9_Msk                    (0x1UL << GPIO_IDR_IDR9_Pos)       /*!< 0x00000200 */
2 mjames 1922
#define GPIO_IDR_IDR9                        GPIO_IDR_IDR9_Msk                 /*!< Port input data, bit 9 */
1923
#define GPIO_IDR_IDR10_Pos                   (10U)                             
9 mjames 1924
#define GPIO_IDR_IDR10_Msk                   (0x1UL << GPIO_IDR_IDR10_Pos)      /*!< 0x00000400 */
2 mjames 1925
#define GPIO_IDR_IDR10                       GPIO_IDR_IDR10_Msk                /*!< Port input data, bit 10 */
1926
#define GPIO_IDR_IDR11_Pos                   (11U)                             
9 mjames 1927
#define GPIO_IDR_IDR11_Msk                   (0x1UL << GPIO_IDR_IDR11_Pos)      /*!< 0x00000800 */
2 mjames 1928
#define GPIO_IDR_IDR11                       GPIO_IDR_IDR11_Msk                /*!< Port input data, bit 11 */
1929
#define GPIO_IDR_IDR12_Pos                   (12U)                             
9 mjames 1930
#define GPIO_IDR_IDR12_Msk                   (0x1UL << GPIO_IDR_IDR12_Pos)      /*!< 0x00001000 */
2 mjames 1931
#define GPIO_IDR_IDR12                       GPIO_IDR_IDR12_Msk                /*!< Port input data, bit 12 */
1932
#define GPIO_IDR_IDR13_Pos                   (13U)                             
9 mjames 1933
#define GPIO_IDR_IDR13_Msk                   (0x1UL << GPIO_IDR_IDR13_Pos)      /*!< 0x00002000 */
2 mjames 1934
#define GPIO_IDR_IDR13                       GPIO_IDR_IDR13_Msk                /*!< Port input data, bit 13 */
1935
#define GPIO_IDR_IDR14_Pos                   (14U)                             
9 mjames 1936
#define GPIO_IDR_IDR14_Msk                   (0x1UL << GPIO_IDR_IDR14_Pos)      /*!< 0x00004000 */
2 mjames 1937
#define GPIO_IDR_IDR14                       GPIO_IDR_IDR14_Msk                /*!< Port input data, bit 14 */
1938
#define GPIO_IDR_IDR15_Pos                   (15U)                             
9 mjames 1939
#define GPIO_IDR_IDR15_Msk                   (0x1UL << GPIO_IDR_IDR15_Pos)      /*!< 0x00008000 */
2 mjames 1940
#define GPIO_IDR_IDR15                       GPIO_IDR_IDR15_Msk                /*!< Port input data, bit 15 */
1941
 
1942
/*******************  Bit definition for GPIO_ODR register  *******************/
1943
#define GPIO_ODR_ODR0_Pos                    (0U)                              
9 mjames 1944
#define GPIO_ODR_ODR0_Msk                    (0x1UL << GPIO_ODR_ODR0_Pos)       /*!< 0x00000001 */
2 mjames 1945
#define GPIO_ODR_ODR0                        GPIO_ODR_ODR0_Msk                 /*!< Port output data, bit 0 */
1946
#define GPIO_ODR_ODR1_Pos                    (1U)                              
9 mjames 1947
#define GPIO_ODR_ODR1_Msk                    (0x1UL << GPIO_ODR_ODR1_Pos)       /*!< 0x00000002 */
2 mjames 1948
#define GPIO_ODR_ODR1                        GPIO_ODR_ODR1_Msk                 /*!< Port output data, bit 1 */
1949
#define GPIO_ODR_ODR2_Pos                    (2U)                              
9 mjames 1950
#define GPIO_ODR_ODR2_Msk                    (0x1UL << GPIO_ODR_ODR2_Pos)       /*!< 0x00000004 */
2 mjames 1951
#define GPIO_ODR_ODR2                        GPIO_ODR_ODR2_Msk                 /*!< Port output data, bit 2 */
1952
#define GPIO_ODR_ODR3_Pos                    (3U)                              
9 mjames 1953
#define GPIO_ODR_ODR3_Msk                    (0x1UL << GPIO_ODR_ODR3_Pos)       /*!< 0x00000008 */
2 mjames 1954
#define GPIO_ODR_ODR3                        GPIO_ODR_ODR3_Msk                 /*!< Port output data, bit 3 */
1955
#define GPIO_ODR_ODR4_Pos                    (4U)                              
9 mjames 1956
#define GPIO_ODR_ODR4_Msk                    (0x1UL << GPIO_ODR_ODR4_Pos)       /*!< 0x00000010 */
2 mjames 1957
#define GPIO_ODR_ODR4                        GPIO_ODR_ODR4_Msk                 /*!< Port output data, bit 4 */
1958
#define GPIO_ODR_ODR5_Pos                    (5U)                              
9 mjames 1959
#define GPIO_ODR_ODR5_Msk                    (0x1UL << GPIO_ODR_ODR5_Pos)       /*!< 0x00000020 */
2 mjames 1960
#define GPIO_ODR_ODR5                        GPIO_ODR_ODR5_Msk                 /*!< Port output data, bit 5 */
1961
#define GPIO_ODR_ODR6_Pos                    (6U)                              
9 mjames 1962
#define GPIO_ODR_ODR6_Msk                    (0x1UL << GPIO_ODR_ODR6_Pos)       /*!< 0x00000040 */
2 mjames 1963
#define GPIO_ODR_ODR6                        GPIO_ODR_ODR6_Msk                 /*!< Port output data, bit 6 */
1964
#define GPIO_ODR_ODR7_Pos                    (7U)                              
9 mjames 1965
#define GPIO_ODR_ODR7_Msk                    (0x1UL << GPIO_ODR_ODR7_Pos)       /*!< 0x00000080 */
2 mjames 1966
#define GPIO_ODR_ODR7                        GPIO_ODR_ODR7_Msk                 /*!< Port output data, bit 7 */
1967
#define GPIO_ODR_ODR8_Pos                    (8U)                              
9 mjames 1968
#define GPIO_ODR_ODR8_Msk                    (0x1UL << GPIO_ODR_ODR8_Pos)       /*!< 0x00000100 */
2 mjames 1969
#define GPIO_ODR_ODR8                        GPIO_ODR_ODR8_Msk                 /*!< Port output data, bit 8 */
1970
#define GPIO_ODR_ODR9_Pos                    (9U)                              
9 mjames 1971
#define GPIO_ODR_ODR9_Msk                    (0x1UL << GPIO_ODR_ODR9_Pos)       /*!< 0x00000200 */
2 mjames 1972
#define GPIO_ODR_ODR9                        GPIO_ODR_ODR9_Msk                 /*!< Port output data, bit 9 */
1973
#define GPIO_ODR_ODR10_Pos                   (10U)                             
9 mjames 1974
#define GPIO_ODR_ODR10_Msk                   (0x1UL << GPIO_ODR_ODR10_Pos)      /*!< 0x00000400 */
2 mjames 1975
#define GPIO_ODR_ODR10                       GPIO_ODR_ODR10_Msk                /*!< Port output data, bit 10 */
1976
#define GPIO_ODR_ODR11_Pos                   (11U)                             
9 mjames 1977
#define GPIO_ODR_ODR11_Msk                   (0x1UL << GPIO_ODR_ODR11_Pos)      /*!< 0x00000800 */
2 mjames 1978
#define GPIO_ODR_ODR11                       GPIO_ODR_ODR11_Msk                /*!< Port output data, bit 11 */
1979
#define GPIO_ODR_ODR12_Pos                   (12U)                             
9 mjames 1980
#define GPIO_ODR_ODR12_Msk                   (0x1UL << GPIO_ODR_ODR12_Pos)      /*!< 0x00001000 */
2 mjames 1981
#define GPIO_ODR_ODR12                       GPIO_ODR_ODR12_Msk                /*!< Port output data, bit 12 */
1982
#define GPIO_ODR_ODR13_Pos                   (13U)                             
9 mjames 1983
#define GPIO_ODR_ODR13_Msk                   (0x1UL << GPIO_ODR_ODR13_Pos)      /*!< 0x00002000 */
2 mjames 1984
#define GPIO_ODR_ODR13                       GPIO_ODR_ODR13_Msk                /*!< Port output data, bit 13 */
1985
#define GPIO_ODR_ODR14_Pos                   (14U)                             
9 mjames 1986
#define GPIO_ODR_ODR14_Msk                   (0x1UL << GPIO_ODR_ODR14_Pos)      /*!< 0x00004000 */
2 mjames 1987
#define GPIO_ODR_ODR14                       GPIO_ODR_ODR14_Msk                /*!< Port output data, bit 14 */
1988
#define GPIO_ODR_ODR15_Pos                   (15U)                             
9 mjames 1989
#define GPIO_ODR_ODR15_Msk                   (0x1UL << GPIO_ODR_ODR15_Pos)      /*!< 0x00008000 */
2 mjames 1990
#define GPIO_ODR_ODR15                       GPIO_ODR_ODR15_Msk                /*!< Port output data, bit 15 */
1991
 
1992
/******************  Bit definition for GPIO_BSRR register  *******************/
1993
#define GPIO_BSRR_BS0_Pos                    (0U)                              
9 mjames 1994
#define GPIO_BSRR_BS0_Msk                    (0x1UL << GPIO_BSRR_BS0_Pos)       /*!< 0x00000001 */
2 mjames 1995
#define GPIO_BSRR_BS0                        GPIO_BSRR_BS0_Msk                 /*!< Port x Set bit 0 */
1996
#define GPIO_BSRR_BS1_Pos                    (1U)                              
9 mjames 1997
#define GPIO_BSRR_BS1_Msk                    (0x1UL << GPIO_BSRR_BS1_Pos)       /*!< 0x00000002 */
2 mjames 1998
#define GPIO_BSRR_BS1                        GPIO_BSRR_BS1_Msk                 /*!< Port x Set bit 1 */
1999
#define GPIO_BSRR_BS2_Pos                    (2U)                              
9 mjames 2000
#define GPIO_BSRR_BS2_Msk                    (0x1UL << GPIO_BSRR_BS2_Pos)       /*!< 0x00000004 */
2 mjames 2001
#define GPIO_BSRR_BS2                        GPIO_BSRR_BS2_Msk                 /*!< Port x Set bit 2 */
2002
#define GPIO_BSRR_BS3_Pos                    (3U)                              
9 mjames 2003
#define GPIO_BSRR_BS3_Msk                    (0x1UL << GPIO_BSRR_BS3_Pos)       /*!< 0x00000008 */
2 mjames 2004
#define GPIO_BSRR_BS3                        GPIO_BSRR_BS3_Msk                 /*!< Port x Set bit 3 */
2005
#define GPIO_BSRR_BS4_Pos                    (4U)                              
9 mjames 2006
#define GPIO_BSRR_BS4_Msk                    (0x1UL << GPIO_BSRR_BS4_Pos)       /*!< 0x00000010 */
2 mjames 2007
#define GPIO_BSRR_BS4                        GPIO_BSRR_BS4_Msk                 /*!< Port x Set bit 4 */
2008
#define GPIO_BSRR_BS5_Pos                    (5U)                              
9 mjames 2009
#define GPIO_BSRR_BS5_Msk                    (0x1UL << GPIO_BSRR_BS5_Pos)       /*!< 0x00000020 */
2 mjames 2010
#define GPIO_BSRR_BS5                        GPIO_BSRR_BS5_Msk                 /*!< Port x Set bit 5 */
2011
#define GPIO_BSRR_BS6_Pos                    (6U)                              
9 mjames 2012
#define GPIO_BSRR_BS6_Msk                    (0x1UL << GPIO_BSRR_BS6_Pos)       /*!< 0x00000040 */
2 mjames 2013
#define GPIO_BSRR_BS6                        GPIO_BSRR_BS6_Msk                 /*!< Port x Set bit 6 */
2014
#define GPIO_BSRR_BS7_Pos                    (7U)                              
9 mjames 2015
#define GPIO_BSRR_BS7_Msk                    (0x1UL << GPIO_BSRR_BS7_Pos)       /*!< 0x00000080 */
2 mjames 2016
#define GPIO_BSRR_BS7                        GPIO_BSRR_BS7_Msk                 /*!< Port x Set bit 7 */
2017
#define GPIO_BSRR_BS8_Pos                    (8U)                              
9 mjames 2018
#define GPIO_BSRR_BS8_Msk                    (0x1UL << GPIO_BSRR_BS8_Pos)       /*!< 0x00000100 */
2 mjames 2019
#define GPIO_BSRR_BS8                        GPIO_BSRR_BS8_Msk                 /*!< Port x Set bit 8 */
2020
#define GPIO_BSRR_BS9_Pos                    (9U)                              
9 mjames 2021
#define GPIO_BSRR_BS9_Msk                    (0x1UL << GPIO_BSRR_BS9_Pos)       /*!< 0x00000200 */
2 mjames 2022
#define GPIO_BSRR_BS9                        GPIO_BSRR_BS9_Msk                 /*!< Port x Set bit 9 */
2023
#define GPIO_BSRR_BS10_Pos                   (10U)                             
9 mjames 2024
#define GPIO_BSRR_BS10_Msk                   (0x1UL << GPIO_BSRR_BS10_Pos)      /*!< 0x00000400 */
2 mjames 2025
#define GPIO_BSRR_BS10                       GPIO_BSRR_BS10_Msk                /*!< Port x Set bit 10 */
2026
#define GPIO_BSRR_BS11_Pos                   (11U)                             
9 mjames 2027
#define GPIO_BSRR_BS11_Msk                   (0x1UL << GPIO_BSRR_BS11_Pos)      /*!< 0x00000800 */
2 mjames 2028
#define GPIO_BSRR_BS11                       GPIO_BSRR_BS11_Msk                /*!< Port x Set bit 11 */
2029
#define GPIO_BSRR_BS12_Pos                   (12U)                             
9 mjames 2030
#define GPIO_BSRR_BS12_Msk                   (0x1UL << GPIO_BSRR_BS12_Pos)      /*!< 0x00001000 */
2 mjames 2031
#define GPIO_BSRR_BS12                       GPIO_BSRR_BS12_Msk                /*!< Port x Set bit 12 */
2032
#define GPIO_BSRR_BS13_Pos                   (13U)                             
9 mjames 2033
#define GPIO_BSRR_BS13_Msk                   (0x1UL << GPIO_BSRR_BS13_Pos)      /*!< 0x00002000 */
2 mjames 2034
#define GPIO_BSRR_BS13                       GPIO_BSRR_BS13_Msk                /*!< Port x Set bit 13 */
2035
#define GPIO_BSRR_BS14_Pos                   (14U)                             
9 mjames 2036
#define GPIO_BSRR_BS14_Msk                   (0x1UL << GPIO_BSRR_BS14_Pos)      /*!< 0x00004000 */
2 mjames 2037
#define GPIO_BSRR_BS14                       GPIO_BSRR_BS14_Msk                /*!< Port x Set bit 14 */
2038
#define GPIO_BSRR_BS15_Pos                   (15U)                             
9 mjames 2039
#define GPIO_BSRR_BS15_Msk                   (0x1UL << GPIO_BSRR_BS15_Pos)      /*!< 0x00008000 */
2 mjames 2040
#define GPIO_BSRR_BS15                       GPIO_BSRR_BS15_Msk                /*!< Port x Set bit 15 */
2041
 
2042
#define GPIO_BSRR_BR0_Pos                    (16U)                             
9 mjames 2043
#define GPIO_BSRR_BR0_Msk                    (0x1UL << GPIO_BSRR_BR0_Pos)       /*!< 0x00010000 */
2 mjames 2044
#define GPIO_BSRR_BR0                        GPIO_BSRR_BR0_Msk                 /*!< Port x Reset bit 0 */
2045
#define GPIO_BSRR_BR1_Pos                    (17U)                             
9 mjames 2046
#define GPIO_BSRR_BR1_Msk                    (0x1UL << GPIO_BSRR_BR1_Pos)       /*!< 0x00020000 */
2 mjames 2047
#define GPIO_BSRR_BR1                        GPIO_BSRR_BR1_Msk                 /*!< Port x Reset bit 1 */
2048
#define GPIO_BSRR_BR2_Pos                    (18U)                             
9 mjames 2049
#define GPIO_BSRR_BR2_Msk                    (0x1UL << GPIO_BSRR_BR2_Pos)       /*!< 0x00040000 */
2 mjames 2050
#define GPIO_BSRR_BR2                        GPIO_BSRR_BR2_Msk                 /*!< Port x Reset bit 2 */
2051
#define GPIO_BSRR_BR3_Pos                    (19U)                             
9 mjames 2052
#define GPIO_BSRR_BR3_Msk                    (0x1UL << GPIO_BSRR_BR3_Pos)       /*!< 0x00080000 */
2 mjames 2053
#define GPIO_BSRR_BR3                        GPIO_BSRR_BR3_Msk                 /*!< Port x Reset bit 3 */
2054
#define GPIO_BSRR_BR4_Pos                    (20U)                             
9 mjames 2055
#define GPIO_BSRR_BR4_Msk                    (0x1UL << GPIO_BSRR_BR4_Pos)       /*!< 0x00100000 */
2 mjames 2056
#define GPIO_BSRR_BR4                        GPIO_BSRR_BR4_Msk                 /*!< Port x Reset bit 4 */
2057
#define GPIO_BSRR_BR5_Pos                    (21U)                             
9 mjames 2058
#define GPIO_BSRR_BR5_Msk                    (0x1UL << GPIO_BSRR_BR5_Pos)       /*!< 0x00200000 */
2 mjames 2059
#define GPIO_BSRR_BR5                        GPIO_BSRR_BR5_Msk                 /*!< Port x Reset bit 5 */
2060
#define GPIO_BSRR_BR6_Pos                    (22U)                             
9 mjames 2061
#define GPIO_BSRR_BR6_Msk                    (0x1UL << GPIO_BSRR_BR6_Pos)       /*!< 0x00400000 */
2 mjames 2062
#define GPIO_BSRR_BR6                        GPIO_BSRR_BR6_Msk                 /*!< Port x Reset bit 6 */
2063
#define GPIO_BSRR_BR7_Pos                    (23U)                             
9 mjames 2064
#define GPIO_BSRR_BR7_Msk                    (0x1UL << GPIO_BSRR_BR7_Pos)       /*!< 0x00800000 */
2 mjames 2065
#define GPIO_BSRR_BR7                        GPIO_BSRR_BR7_Msk                 /*!< Port x Reset bit 7 */
2066
#define GPIO_BSRR_BR8_Pos                    (24U)                             
9 mjames 2067
#define GPIO_BSRR_BR8_Msk                    (0x1UL << GPIO_BSRR_BR8_Pos)       /*!< 0x01000000 */
2 mjames 2068
#define GPIO_BSRR_BR8                        GPIO_BSRR_BR8_Msk                 /*!< Port x Reset bit 8 */
2069
#define GPIO_BSRR_BR9_Pos                    (25U)                             
9 mjames 2070
#define GPIO_BSRR_BR9_Msk                    (0x1UL << GPIO_BSRR_BR9_Pos)       /*!< 0x02000000 */
2 mjames 2071
#define GPIO_BSRR_BR9                        GPIO_BSRR_BR9_Msk                 /*!< Port x Reset bit 9 */
2072
#define GPIO_BSRR_BR10_Pos                   (26U)                             
9 mjames 2073
#define GPIO_BSRR_BR10_Msk                   (0x1UL << GPIO_BSRR_BR10_Pos)      /*!< 0x04000000 */
2 mjames 2074
#define GPIO_BSRR_BR10                       GPIO_BSRR_BR10_Msk                /*!< Port x Reset bit 10 */
2075
#define GPIO_BSRR_BR11_Pos                   (27U)                             
9 mjames 2076
#define GPIO_BSRR_BR11_Msk                   (0x1UL << GPIO_BSRR_BR11_Pos)      /*!< 0x08000000 */
2 mjames 2077
#define GPIO_BSRR_BR11                       GPIO_BSRR_BR11_Msk                /*!< Port x Reset bit 11 */
2078
#define GPIO_BSRR_BR12_Pos                   (28U)                             
9 mjames 2079
#define GPIO_BSRR_BR12_Msk                   (0x1UL << GPIO_BSRR_BR12_Pos)      /*!< 0x10000000 */
2 mjames 2080
#define GPIO_BSRR_BR12                       GPIO_BSRR_BR12_Msk                /*!< Port x Reset bit 12 */
2081
#define GPIO_BSRR_BR13_Pos                   (29U)                             
9 mjames 2082
#define GPIO_BSRR_BR13_Msk                   (0x1UL << GPIO_BSRR_BR13_Pos)      /*!< 0x20000000 */
2 mjames 2083
#define GPIO_BSRR_BR13                       GPIO_BSRR_BR13_Msk                /*!< Port x Reset bit 13 */
2084
#define GPIO_BSRR_BR14_Pos                   (30U)                             
9 mjames 2085
#define GPIO_BSRR_BR14_Msk                   (0x1UL << GPIO_BSRR_BR14_Pos)      /*!< 0x40000000 */
2 mjames 2086
#define GPIO_BSRR_BR14                       GPIO_BSRR_BR14_Msk                /*!< Port x Reset bit 14 */
2087
#define GPIO_BSRR_BR15_Pos                   (31U)                             
9 mjames 2088
#define GPIO_BSRR_BR15_Msk                   (0x1UL << GPIO_BSRR_BR15_Pos)      /*!< 0x80000000 */
2 mjames 2089
#define GPIO_BSRR_BR15                       GPIO_BSRR_BR15_Msk                /*!< Port x Reset bit 15 */
2090
 
2091
/*******************  Bit definition for GPIO_BRR register  *******************/
2092
#define GPIO_BRR_BR0_Pos                     (0U)                              
9 mjames 2093
#define GPIO_BRR_BR0_Msk                     (0x1UL << GPIO_BRR_BR0_Pos)        /*!< 0x00000001 */
2 mjames 2094
#define GPIO_BRR_BR0                         GPIO_BRR_BR0_Msk                  /*!< Port x Reset bit 0 */
2095
#define GPIO_BRR_BR1_Pos                     (1U)                              
9 mjames 2096
#define GPIO_BRR_BR1_Msk                     (0x1UL << GPIO_BRR_BR1_Pos)        /*!< 0x00000002 */
2 mjames 2097
#define GPIO_BRR_BR1                         GPIO_BRR_BR1_Msk                  /*!< Port x Reset bit 1 */
2098
#define GPIO_BRR_BR2_Pos                     (2U)                              
9 mjames 2099
#define GPIO_BRR_BR2_Msk                     (0x1UL << GPIO_BRR_BR2_Pos)        /*!< 0x00000004 */
2 mjames 2100
#define GPIO_BRR_BR2                         GPIO_BRR_BR2_Msk                  /*!< Port x Reset bit 2 */
2101
#define GPIO_BRR_BR3_Pos                     (3U)                              
9 mjames 2102
#define GPIO_BRR_BR3_Msk                     (0x1UL << GPIO_BRR_BR3_Pos)        /*!< 0x00000008 */
2 mjames 2103
#define GPIO_BRR_BR3                         GPIO_BRR_BR3_Msk                  /*!< Port x Reset bit 3 */
2104
#define GPIO_BRR_BR4_Pos                     (4U)                              
9 mjames 2105
#define GPIO_BRR_BR4_Msk                     (0x1UL << GPIO_BRR_BR4_Pos)        /*!< 0x00000010 */
2 mjames 2106
#define GPIO_BRR_BR4                         GPIO_BRR_BR4_Msk                  /*!< Port x Reset bit 4 */
2107
#define GPIO_BRR_BR5_Pos                     (5U)                              
9 mjames 2108
#define GPIO_BRR_BR5_Msk                     (0x1UL << GPIO_BRR_BR5_Pos)        /*!< 0x00000020 */
2 mjames 2109
#define GPIO_BRR_BR5                         GPIO_BRR_BR5_Msk                  /*!< Port x Reset bit 5 */
2110
#define GPIO_BRR_BR6_Pos                     (6U)                              
9 mjames 2111
#define GPIO_BRR_BR6_Msk                     (0x1UL << GPIO_BRR_BR6_Pos)        /*!< 0x00000040 */
2 mjames 2112
#define GPIO_BRR_BR6                         GPIO_BRR_BR6_Msk                  /*!< Port x Reset bit 6 */
2113
#define GPIO_BRR_BR7_Pos                     (7U)                              
9 mjames 2114
#define GPIO_BRR_BR7_Msk                     (0x1UL << GPIO_BRR_BR7_Pos)        /*!< 0x00000080 */
2 mjames 2115
#define GPIO_BRR_BR7                         GPIO_BRR_BR7_Msk                  /*!< Port x Reset bit 7 */
2116
#define GPIO_BRR_BR8_Pos                     (8U)                              
9 mjames 2117
#define GPIO_BRR_BR8_Msk                     (0x1UL << GPIO_BRR_BR8_Pos)        /*!< 0x00000100 */
2 mjames 2118
#define GPIO_BRR_BR8                         GPIO_BRR_BR8_Msk                  /*!< Port x Reset bit 8 */
2119
#define GPIO_BRR_BR9_Pos                     (9U)                              
9 mjames 2120
#define GPIO_BRR_BR9_Msk                     (0x1UL << GPIO_BRR_BR9_Pos)        /*!< 0x00000200 */
2 mjames 2121
#define GPIO_BRR_BR9                         GPIO_BRR_BR9_Msk                  /*!< Port x Reset bit 9 */
2122
#define GPIO_BRR_BR10_Pos                    (10U)                             
9 mjames 2123
#define GPIO_BRR_BR10_Msk                    (0x1UL << GPIO_BRR_BR10_Pos)       /*!< 0x00000400 */
2 mjames 2124
#define GPIO_BRR_BR10                        GPIO_BRR_BR10_Msk                 /*!< Port x Reset bit 10 */
2125
#define GPIO_BRR_BR11_Pos                    (11U)                             
9 mjames 2126
#define GPIO_BRR_BR11_Msk                    (0x1UL << GPIO_BRR_BR11_Pos)       /*!< 0x00000800 */
2 mjames 2127
#define GPIO_BRR_BR11                        GPIO_BRR_BR11_Msk                 /*!< Port x Reset bit 11 */
2128
#define GPIO_BRR_BR12_Pos                    (12U)                             
9 mjames 2129
#define GPIO_BRR_BR12_Msk                    (0x1UL << GPIO_BRR_BR12_Pos)       /*!< 0x00001000 */
2 mjames 2130
#define GPIO_BRR_BR12                        GPIO_BRR_BR12_Msk                 /*!< Port x Reset bit 12 */
2131
#define GPIO_BRR_BR13_Pos                    (13U)                             
9 mjames 2132
#define GPIO_BRR_BR13_Msk                    (0x1UL << GPIO_BRR_BR13_Pos)       /*!< 0x00002000 */
2 mjames 2133
#define GPIO_BRR_BR13                        GPIO_BRR_BR13_Msk                 /*!< Port x Reset bit 13 */
2134
#define GPIO_BRR_BR14_Pos                    (14U)                             
9 mjames 2135
#define GPIO_BRR_BR14_Msk                    (0x1UL << GPIO_BRR_BR14_Pos)       /*!< 0x00004000 */
2 mjames 2136
#define GPIO_BRR_BR14                        GPIO_BRR_BR14_Msk                 /*!< Port x Reset bit 14 */
2137
#define GPIO_BRR_BR15_Pos                    (15U)                             
9 mjames 2138
#define GPIO_BRR_BR15_Msk                    (0x1UL << GPIO_BRR_BR15_Pos)       /*!< 0x00008000 */
2 mjames 2139
#define GPIO_BRR_BR15                        GPIO_BRR_BR15_Msk                 /*!< Port x Reset bit 15 */
2140
 
2141
/******************  Bit definition for GPIO_LCKR register  *******************/
2142
#define GPIO_LCKR_LCK0_Pos                   (0U)                              
9 mjames 2143
#define GPIO_LCKR_LCK0_Msk                   (0x1UL << GPIO_LCKR_LCK0_Pos)      /*!< 0x00000001 */
2 mjames 2144
#define GPIO_LCKR_LCK0                       GPIO_LCKR_LCK0_Msk                /*!< Port x Lock bit 0 */
2145
#define GPIO_LCKR_LCK1_Pos                   (1U)                              
9 mjames 2146
#define GPIO_LCKR_LCK1_Msk                   (0x1UL << GPIO_LCKR_LCK1_Pos)      /*!< 0x00000002 */
2 mjames 2147
#define GPIO_LCKR_LCK1                       GPIO_LCKR_LCK1_Msk                /*!< Port x Lock bit 1 */
2148
#define GPIO_LCKR_LCK2_Pos                   (2U)                              
9 mjames 2149
#define GPIO_LCKR_LCK2_Msk                   (0x1UL << GPIO_LCKR_LCK2_Pos)      /*!< 0x00000004 */
2 mjames 2150
#define GPIO_LCKR_LCK2                       GPIO_LCKR_LCK2_Msk                /*!< Port x Lock bit 2 */
2151
#define GPIO_LCKR_LCK3_Pos                   (3U)                              
9 mjames 2152
#define GPIO_LCKR_LCK3_Msk                   (0x1UL << GPIO_LCKR_LCK3_Pos)      /*!< 0x00000008 */
2 mjames 2153
#define GPIO_LCKR_LCK3                       GPIO_LCKR_LCK3_Msk                /*!< Port x Lock bit 3 */
2154
#define GPIO_LCKR_LCK4_Pos                   (4U)                              
9 mjames 2155
#define GPIO_LCKR_LCK4_Msk                   (0x1UL << GPIO_LCKR_LCK4_Pos)      /*!< 0x00000010 */
2 mjames 2156
#define GPIO_LCKR_LCK4                       GPIO_LCKR_LCK4_Msk                /*!< Port x Lock bit 4 */
2157
#define GPIO_LCKR_LCK5_Pos                   (5U)                              
9 mjames 2158
#define GPIO_LCKR_LCK5_Msk                   (0x1UL << GPIO_LCKR_LCK5_Pos)      /*!< 0x00000020 */
2 mjames 2159
#define GPIO_LCKR_LCK5                       GPIO_LCKR_LCK5_Msk                /*!< Port x Lock bit 5 */
2160
#define GPIO_LCKR_LCK6_Pos                   (6U)                              
9 mjames 2161
#define GPIO_LCKR_LCK6_Msk                   (0x1UL << GPIO_LCKR_LCK6_Pos)      /*!< 0x00000040 */
2 mjames 2162
#define GPIO_LCKR_LCK6                       GPIO_LCKR_LCK6_Msk                /*!< Port x Lock bit 6 */
2163
#define GPIO_LCKR_LCK7_Pos                   (7U)                              
9 mjames 2164
#define GPIO_LCKR_LCK7_Msk                   (0x1UL << GPIO_LCKR_LCK7_Pos)      /*!< 0x00000080 */
2 mjames 2165
#define GPIO_LCKR_LCK7                       GPIO_LCKR_LCK7_Msk                /*!< Port x Lock bit 7 */
2166
#define GPIO_LCKR_LCK8_Pos                   (8U)                              
9 mjames 2167
#define GPIO_LCKR_LCK8_Msk                   (0x1UL << GPIO_LCKR_LCK8_Pos)      /*!< 0x00000100 */
2 mjames 2168
#define GPIO_LCKR_LCK8                       GPIO_LCKR_LCK8_Msk                /*!< Port x Lock bit 8 */
2169
#define GPIO_LCKR_LCK9_Pos                   (9U)                              
9 mjames 2170
#define GPIO_LCKR_LCK9_Msk                   (0x1UL << GPIO_LCKR_LCK9_Pos)      /*!< 0x00000200 */
2 mjames 2171
#define GPIO_LCKR_LCK9                       GPIO_LCKR_LCK9_Msk                /*!< Port x Lock bit 9 */
2172
#define GPIO_LCKR_LCK10_Pos                  (10U)                             
9 mjames 2173
#define GPIO_LCKR_LCK10_Msk                  (0x1UL << GPIO_LCKR_LCK10_Pos)     /*!< 0x00000400 */
2 mjames 2174
#define GPIO_LCKR_LCK10                      GPIO_LCKR_LCK10_Msk               /*!< Port x Lock bit 10 */
2175
#define GPIO_LCKR_LCK11_Pos                  (11U)                             
9 mjames 2176
#define GPIO_LCKR_LCK11_Msk                  (0x1UL << GPIO_LCKR_LCK11_Pos)     /*!< 0x00000800 */
2 mjames 2177
#define GPIO_LCKR_LCK11                      GPIO_LCKR_LCK11_Msk               /*!< Port x Lock bit 11 */
2178
#define GPIO_LCKR_LCK12_Pos                  (12U)                             
9 mjames 2179
#define GPIO_LCKR_LCK12_Msk                  (0x1UL << GPIO_LCKR_LCK12_Pos)     /*!< 0x00001000 */
2 mjames 2180
#define GPIO_LCKR_LCK12                      GPIO_LCKR_LCK12_Msk               /*!< Port x Lock bit 12 */
2181
#define GPIO_LCKR_LCK13_Pos                  (13U)                             
9 mjames 2182
#define GPIO_LCKR_LCK13_Msk                  (0x1UL << GPIO_LCKR_LCK13_Pos)     /*!< 0x00002000 */
2 mjames 2183
#define GPIO_LCKR_LCK13                      GPIO_LCKR_LCK13_Msk               /*!< Port x Lock bit 13 */
2184
#define GPIO_LCKR_LCK14_Pos                  (14U)                             
9 mjames 2185
#define GPIO_LCKR_LCK14_Msk                  (0x1UL << GPIO_LCKR_LCK14_Pos)     /*!< 0x00004000 */
2 mjames 2186
#define GPIO_LCKR_LCK14                      GPIO_LCKR_LCK14_Msk               /*!< Port x Lock bit 14 */
2187
#define GPIO_LCKR_LCK15_Pos                  (15U)                             
9 mjames 2188
#define GPIO_LCKR_LCK15_Msk                  (0x1UL << GPIO_LCKR_LCK15_Pos)     /*!< 0x00008000 */
2 mjames 2189
#define GPIO_LCKR_LCK15                      GPIO_LCKR_LCK15_Msk               /*!< Port x Lock bit 15 */
2190
#define GPIO_LCKR_LCKK_Pos                   (16U)                             
9 mjames 2191
#define GPIO_LCKR_LCKK_Msk                   (0x1UL << GPIO_LCKR_LCKK_Pos)      /*!< 0x00010000 */
2 mjames 2192
#define GPIO_LCKR_LCKK                       GPIO_LCKR_LCKK_Msk                /*!< Lock key */
2193
 
2194
/*----------------------------------------------------------------------------*/
2195
 
2196
/******************  Bit definition for AFIO_EVCR register  *******************/
2197
#define AFIO_EVCR_PIN_Pos                    (0U)                              
9 mjames 2198
#define AFIO_EVCR_PIN_Msk                    (0xFUL << AFIO_EVCR_PIN_Pos)       /*!< 0x0000000F */
2 mjames 2199
#define AFIO_EVCR_PIN                        AFIO_EVCR_PIN_Msk                 /*!< PIN[3:0] bits (Pin selection) */
9 mjames 2200
#define AFIO_EVCR_PIN_0                      (0x1UL << AFIO_EVCR_PIN_Pos)       /*!< 0x00000001 */
2201
#define AFIO_EVCR_PIN_1                      (0x2UL << AFIO_EVCR_PIN_Pos)       /*!< 0x00000002 */
2202
#define AFIO_EVCR_PIN_2                      (0x4UL << AFIO_EVCR_PIN_Pos)       /*!< 0x00000004 */
2203
#define AFIO_EVCR_PIN_3                      (0x8UL << AFIO_EVCR_PIN_Pos)       /*!< 0x00000008 */
2 mjames 2204
 
2205
/*!< PIN configuration */
2206
#define AFIO_EVCR_PIN_PX0                    0x00000000U                       /*!< Pin 0 selected */
2207
#define AFIO_EVCR_PIN_PX1_Pos                (0U)                              
9 mjames 2208
#define AFIO_EVCR_PIN_PX1_Msk                (0x1UL << AFIO_EVCR_PIN_PX1_Pos)   /*!< 0x00000001 */
2 mjames 2209
#define AFIO_EVCR_PIN_PX1                    AFIO_EVCR_PIN_PX1_Msk             /*!< Pin 1 selected */
2210
#define AFIO_EVCR_PIN_PX2_Pos                (1U)                              
9 mjames 2211
#define AFIO_EVCR_PIN_PX2_Msk                (0x1UL << AFIO_EVCR_PIN_PX2_Pos)   /*!< 0x00000002 */
2 mjames 2212
#define AFIO_EVCR_PIN_PX2                    AFIO_EVCR_PIN_PX2_Msk             /*!< Pin 2 selected */
2213
#define AFIO_EVCR_PIN_PX3_Pos                (0U)                              
9 mjames 2214
#define AFIO_EVCR_PIN_PX3_Msk                (0x3UL << AFIO_EVCR_PIN_PX3_Pos)   /*!< 0x00000003 */
2 mjames 2215
#define AFIO_EVCR_PIN_PX3                    AFIO_EVCR_PIN_PX3_Msk             /*!< Pin 3 selected */
2216
#define AFIO_EVCR_PIN_PX4_Pos                (2U)                              
9 mjames 2217
#define AFIO_EVCR_PIN_PX4_Msk                (0x1UL << AFIO_EVCR_PIN_PX4_Pos)   /*!< 0x00000004 */
2 mjames 2218
#define AFIO_EVCR_PIN_PX4                    AFIO_EVCR_PIN_PX4_Msk             /*!< Pin 4 selected */
2219
#define AFIO_EVCR_PIN_PX5_Pos                (0U)                              
9 mjames 2220
#define AFIO_EVCR_PIN_PX5_Msk                (0x5UL << AFIO_EVCR_PIN_PX5_Pos)   /*!< 0x00000005 */
2 mjames 2221
#define AFIO_EVCR_PIN_PX5                    AFIO_EVCR_PIN_PX5_Msk             /*!< Pin 5 selected */
2222
#define AFIO_EVCR_PIN_PX6_Pos                (1U)                              
9 mjames 2223
#define AFIO_EVCR_PIN_PX6_Msk                (0x3UL << AFIO_EVCR_PIN_PX6_Pos)   /*!< 0x00000006 */
2 mjames 2224
#define AFIO_EVCR_PIN_PX6                    AFIO_EVCR_PIN_PX6_Msk             /*!< Pin 6 selected */
2225
#define AFIO_EVCR_PIN_PX7_Pos                (0U)                              
9 mjames 2226
#define AFIO_EVCR_PIN_PX7_Msk                (0x7UL << AFIO_EVCR_PIN_PX7_Pos)   /*!< 0x00000007 */
2 mjames 2227
#define AFIO_EVCR_PIN_PX7                    AFIO_EVCR_PIN_PX7_Msk             /*!< Pin 7 selected */
2228
#define AFIO_EVCR_PIN_PX8_Pos                (3U)                              
9 mjames 2229
#define AFIO_EVCR_PIN_PX8_Msk                (0x1UL << AFIO_EVCR_PIN_PX8_Pos)   /*!< 0x00000008 */
2 mjames 2230
#define AFIO_EVCR_PIN_PX8                    AFIO_EVCR_PIN_PX8_Msk             /*!< Pin 8 selected */
2231
#define AFIO_EVCR_PIN_PX9_Pos                (0U)                              
9 mjames 2232
#define AFIO_EVCR_PIN_PX9_Msk                (0x9UL << AFIO_EVCR_PIN_PX9_Pos)   /*!< 0x00000009 */
2 mjames 2233
#define AFIO_EVCR_PIN_PX9                    AFIO_EVCR_PIN_PX9_Msk             /*!< Pin 9 selected */
2234
#define AFIO_EVCR_PIN_PX10_Pos               (1U)                              
9 mjames 2235
#define AFIO_EVCR_PIN_PX10_Msk               (0x5UL << AFIO_EVCR_PIN_PX10_Pos)  /*!< 0x0000000A */
2 mjames 2236
#define AFIO_EVCR_PIN_PX10                   AFIO_EVCR_PIN_PX10_Msk            /*!< Pin 10 selected */
2237
#define AFIO_EVCR_PIN_PX11_Pos               (0U)                              
9 mjames 2238
#define AFIO_EVCR_PIN_PX11_Msk               (0xBUL << AFIO_EVCR_PIN_PX11_Pos)  /*!< 0x0000000B */
2 mjames 2239
#define AFIO_EVCR_PIN_PX11                   AFIO_EVCR_PIN_PX11_Msk            /*!< Pin 11 selected */
2240
#define AFIO_EVCR_PIN_PX12_Pos               (2U)                              
9 mjames 2241
#define AFIO_EVCR_PIN_PX12_Msk               (0x3UL << AFIO_EVCR_PIN_PX12_Pos)  /*!< 0x0000000C */
2 mjames 2242
#define AFIO_EVCR_PIN_PX12                   AFIO_EVCR_PIN_PX12_Msk            /*!< Pin 12 selected */
2243
#define AFIO_EVCR_PIN_PX13_Pos               (0U)                              
9 mjames 2244
#define AFIO_EVCR_PIN_PX13_Msk               (0xDUL << AFIO_EVCR_PIN_PX13_Pos)  /*!< 0x0000000D */
2 mjames 2245
#define AFIO_EVCR_PIN_PX13                   AFIO_EVCR_PIN_PX13_Msk            /*!< Pin 13 selected */
2246
#define AFIO_EVCR_PIN_PX14_Pos               (1U)                              
9 mjames 2247
#define AFIO_EVCR_PIN_PX14_Msk               (0x7UL << AFIO_EVCR_PIN_PX14_Pos)  /*!< 0x0000000E */
2 mjames 2248
#define AFIO_EVCR_PIN_PX14                   AFIO_EVCR_PIN_PX14_Msk            /*!< Pin 14 selected */
2249
#define AFIO_EVCR_PIN_PX15_Pos               (0U)                              
9 mjames 2250
#define AFIO_EVCR_PIN_PX15_Msk               (0xFUL << AFIO_EVCR_PIN_PX15_Pos)  /*!< 0x0000000F */
2 mjames 2251
#define AFIO_EVCR_PIN_PX15                   AFIO_EVCR_PIN_PX15_Msk            /*!< Pin 15 selected */
2252
 
2253
#define AFIO_EVCR_PORT_Pos                   (4U)                              
9 mjames 2254
#define AFIO_EVCR_PORT_Msk                   (0x7UL << AFIO_EVCR_PORT_Pos)      /*!< 0x00000070 */
2 mjames 2255
#define AFIO_EVCR_PORT                       AFIO_EVCR_PORT_Msk                /*!< PORT[2:0] bits (Port selection) */
9 mjames 2256
#define AFIO_EVCR_PORT_0                     (0x1UL << AFIO_EVCR_PORT_Pos)      /*!< 0x00000010 */
2257
#define AFIO_EVCR_PORT_1                     (0x2UL << AFIO_EVCR_PORT_Pos)      /*!< 0x00000020 */
2258
#define AFIO_EVCR_PORT_2                     (0x4UL << AFIO_EVCR_PORT_Pos)      /*!< 0x00000040 */
2 mjames 2259
 
2260
/*!< PORT configuration */
2261
#define AFIO_EVCR_PORT_PA                    0x00000000                        /*!< Port A selected */
2262
#define AFIO_EVCR_PORT_PB_Pos                (4U)                              
9 mjames 2263
#define AFIO_EVCR_PORT_PB_Msk                (0x1UL << AFIO_EVCR_PORT_PB_Pos)   /*!< 0x00000010 */
2 mjames 2264
#define AFIO_EVCR_PORT_PB                    AFIO_EVCR_PORT_PB_Msk             /*!< Port B selected */
2265
#define AFIO_EVCR_PORT_PC_Pos                (5U)                              
9 mjames 2266
#define AFIO_EVCR_PORT_PC_Msk                (0x1UL << AFIO_EVCR_PORT_PC_Pos)   /*!< 0x00000020 */
2 mjames 2267
#define AFIO_EVCR_PORT_PC                    AFIO_EVCR_PORT_PC_Msk             /*!< Port C selected */
2268
#define AFIO_EVCR_PORT_PD_Pos                (4U)                              
9 mjames 2269
#define AFIO_EVCR_PORT_PD_Msk                (0x3UL << AFIO_EVCR_PORT_PD_Pos)   /*!< 0x00000030 */
2 mjames 2270
#define AFIO_EVCR_PORT_PD                    AFIO_EVCR_PORT_PD_Msk             /*!< Port D selected */
2271
#define AFIO_EVCR_PORT_PE_Pos                (6U)                              
9 mjames 2272
#define AFIO_EVCR_PORT_PE_Msk                (0x1UL << AFIO_EVCR_PORT_PE_Pos)   /*!< 0x00000040 */
2 mjames 2273
#define AFIO_EVCR_PORT_PE                    AFIO_EVCR_PORT_PE_Msk             /*!< Port E selected */
2274
 
2275
#define AFIO_EVCR_EVOE_Pos                   (7U)                              
9 mjames 2276
#define AFIO_EVCR_EVOE_Msk                   (0x1UL << AFIO_EVCR_EVOE_Pos)      /*!< 0x00000080 */
2 mjames 2277
#define AFIO_EVCR_EVOE                       AFIO_EVCR_EVOE_Msk                /*!< Event Output Enable */
2278
 
2279
/******************  Bit definition for AFIO_MAPR register  *******************/
2280
#define AFIO_MAPR_SPI1_REMAP_Pos             (0U)                              
9 mjames 2281
#define AFIO_MAPR_SPI1_REMAP_Msk             (0x1UL << AFIO_MAPR_SPI1_REMAP_Pos) /*!< 0x00000001 */
2 mjames 2282
#define AFIO_MAPR_SPI1_REMAP                 AFIO_MAPR_SPI1_REMAP_Msk          /*!< SPI1 remapping */
2283
#define AFIO_MAPR_I2C1_REMAP_Pos             (1U)                              
9 mjames 2284
#define AFIO_MAPR_I2C1_REMAP_Msk             (0x1UL << AFIO_MAPR_I2C1_REMAP_Pos) /*!< 0x00000002 */
2 mjames 2285
#define AFIO_MAPR_I2C1_REMAP                 AFIO_MAPR_I2C1_REMAP_Msk          /*!< I2C1 remapping */
2286
#define AFIO_MAPR_USART1_REMAP_Pos           (2U)                              
9 mjames 2287
#define AFIO_MAPR_USART1_REMAP_Msk           (0x1UL << AFIO_MAPR_USART1_REMAP_Pos) /*!< 0x00000004 */
2 mjames 2288
#define AFIO_MAPR_USART1_REMAP               AFIO_MAPR_USART1_REMAP_Msk        /*!< USART1 remapping */
2289
#define AFIO_MAPR_USART2_REMAP_Pos           (3U)                              
9 mjames 2290
#define AFIO_MAPR_USART2_REMAP_Msk           (0x1UL << AFIO_MAPR_USART2_REMAP_Pos) /*!< 0x00000008 */
2 mjames 2291
#define AFIO_MAPR_USART2_REMAP               AFIO_MAPR_USART2_REMAP_Msk        /*!< USART2 remapping */
2292
 
2293
#define AFIO_MAPR_USART3_REMAP_Pos           (4U)                              
9 mjames 2294
#define AFIO_MAPR_USART3_REMAP_Msk           (0x3UL << AFIO_MAPR_USART3_REMAP_Pos) /*!< 0x00000030 */
2 mjames 2295
#define AFIO_MAPR_USART3_REMAP               AFIO_MAPR_USART3_REMAP_Msk        /*!< USART3_REMAP[1:0] bits (USART3 remapping) */
9 mjames 2296
#define AFIO_MAPR_USART3_REMAP_0             (0x1UL << AFIO_MAPR_USART3_REMAP_Pos) /*!< 0x00000010 */
2297
#define AFIO_MAPR_USART3_REMAP_1             (0x2UL << AFIO_MAPR_USART3_REMAP_Pos) /*!< 0x00000020 */
2 mjames 2298
 
2299
/* USART3_REMAP configuration */
2300
#define AFIO_MAPR_USART3_REMAP_NOREMAP       0x00000000U                          /*!< No remap (TX/PB10, RX/PB11, CK/PB12, CTS/PB13, RTS/PB14) */
2301
#define AFIO_MAPR_USART3_REMAP_PARTIALREMAP_Pos (4U)                           
9 mjames 2302
#define AFIO_MAPR_USART3_REMAP_PARTIALREMAP_Msk (0x1UL << AFIO_MAPR_USART3_REMAP_PARTIALREMAP_Pos) /*!< 0x00000010 */
2 mjames 2303
#define AFIO_MAPR_USART3_REMAP_PARTIALREMAP  AFIO_MAPR_USART3_REMAP_PARTIALREMAP_Msk /*!< Partial remap (TX/PC10, RX/PC11, CK/PC12, CTS/PB13, RTS/PB14) */
2304
#define AFIO_MAPR_USART3_REMAP_FULLREMAP_Pos (4U)                              
9 mjames 2305
#define AFIO_MAPR_USART3_REMAP_FULLREMAP_Msk (0x3UL << AFIO_MAPR_USART3_REMAP_FULLREMAP_Pos) /*!< 0x00000030 */
2 mjames 2306
#define AFIO_MAPR_USART3_REMAP_FULLREMAP     AFIO_MAPR_USART3_REMAP_FULLREMAP_Msk /*!< Full remap (TX/PD8, RX/PD9, CK/PD10, CTS/PD11, RTS/PD12) */
2307
 
2308
#define AFIO_MAPR_TIM1_REMAP_Pos             (6U)                              
9 mjames 2309
#define AFIO_MAPR_TIM1_REMAP_Msk             (0x3UL << AFIO_MAPR_TIM1_REMAP_Pos) /*!< 0x000000C0 */
2 mjames 2310
#define AFIO_MAPR_TIM1_REMAP                 AFIO_MAPR_TIM1_REMAP_Msk          /*!< TIM1_REMAP[1:0] bits (TIM1 remapping) */
9 mjames 2311
#define AFIO_MAPR_TIM1_REMAP_0               (0x1UL << AFIO_MAPR_TIM1_REMAP_Pos) /*!< 0x00000040 */
2312
#define AFIO_MAPR_TIM1_REMAP_1               (0x2UL << AFIO_MAPR_TIM1_REMAP_Pos) /*!< 0x00000080 */
2 mjames 2313
 
2314
/*!< TIM1_REMAP configuration */
2315
#define AFIO_MAPR_TIM1_REMAP_NOREMAP         0x00000000U                          /*!< No remap (ETR/PA12, CH1/PA8, CH2/PA9, CH3/PA10, CH4/PA11, BKIN/PB12, CH1N/PB13, CH2N/PB14, CH3N/PB15) */
2316
#define AFIO_MAPR_TIM1_REMAP_PARTIALREMAP_Pos (6U)                             
9 mjames 2317
#define AFIO_MAPR_TIM1_REMAP_PARTIALREMAP_Msk (0x1UL << AFIO_MAPR_TIM1_REMAP_PARTIALREMAP_Pos) /*!< 0x00000040 */
2 mjames 2318
#define AFIO_MAPR_TIM1_REMAP_PARTIALREMAP    AFIO_MAPR_TIM1_REMAP_PARTIALREMAP_Msk /*!< Partial remap (ETR/PA12, CH1/PA8, CH2/PA9, CH3/PA10, CH4/PA11, BKIN/PA6, CH1N/PA7, CH2N/PB0, CH3N/PB1) */
2319
#define AFIO_MAPR_TIM1_REMAP_FULLREMAP_Pos   (6U)                              
9 mjames 2320
#define AFIO_MAPR_TIM1_REMAP_FULLREMAP_Msk   (0x3UL << AFIO_MAPR_TIM1_REMAP_FULLREMAP_Pos) /*!< 0x000000C0 */
2 mjames 2321
#define AFIO_MAPR_TIM1_REMAP_FULLREMAP       AFIO_MAPR_TIM1_REMAP_FULLREMAP_Msk /*!< Full remap (ETR/PE7, CH1/PE9, CH2/PE11, CH3/PE13, CH4/PE14, BKIN/PE15, CH1N/PE8, CH2N/PE10, CH3N/PE12) */
2322
 
2323
#define AFIO_MAPR_TIM2_REMAP_Pos             (8U)                              
9 mjames 2324
#define AFIO_MAPR_TIM2_REMAP_Msk             (0x3UL << AFIO_MAPR_TIM2_REMAP_Pos) /*!< 0x00000300 */
2 mjames 2325
#define AFIO_MAPR_TIM2_REMAP                 AFIO_MAPR_TIM2_REMAP_Msk          /*!< TIM2_REMAP[1:0] bits (TIM2 remapping) */
9 mjames 2326
#define AFIO_MAPR_TIM2_REMAP_0               (0x1UL << AFIO_MAPR_TIM2_REMAP_Pos) /*!< 0x00000100 */
2327
#define AFIO_MAPR_TIM2_REMAP_1               (0x2UL << AFIO_MAPR_TIM2_REMAP_Pos) /*!< 0x00000200 */
2 mjames 2328
 
2329
/*!< TIM2_REMAP configuration */
2330
#define AFIO_MAPR_TIM2_REMAP_NOREMAP         0x00000000U                          /*!< No remap (CH1/ETR/PA0, CH2/PA1, CH3/PA2, CH4/PA3) */
2331
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1_Pos (8U)                            
9 mjames 2332
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1_Msk (0x1UL << AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1_Pos) /*!< 0x00000100 */
2 mjames 2333
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1   AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1_Msk /*!< Partial remap (CH1/ETR/PA15, CH2/PB3, CH3/PA2, CH4/PA3) */
2334
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2_Pos (9U)                            
9 mjames 2335
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2_Msk (0x1UL << AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2_Pos) /*!< 0x00000200 */
2 mjames 2336
#define AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2   AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2_Msk /*!< Partial remap (CH1/ETR/PA0, CH2/PA1, CH3/PB10, CH4/PB11) */
2337
#define AFIO_MAPR_TIM2_REMAP_FULLREMAP_Pos   (8U)                              
9 mjames 2338
#define AFIO_MAPR_TIM2_REMAP_FULLREMAP_Msk   (0x3UL << AFIO_MAPR_TIM2_REMAP_FULLREMAP_Pos) /*!< 0x00000300 */
2 mjames 2339
#define AFIO_MAPR_TIM2_REMAP_FULLREMAP       AFIO_MAPR_TIM2_REMAP_FULLREMAP_Msk /*!< Full remap (CH1/ETR/PA15, CH2/PB3, CH3/PB10, CH4/PB11) */
2340
 
2341
#define AFIO_MAPR_TIM3_REMAP_Pos             (10U)                             
9 mjames 2342
#define AFIO_MAPR_TIM3_REMAP_Msk             (0x3UL << AFIO_MAPR_TIM3_REMAP_Pos) /*!< 0x00000C00 */
2 mjames 2343
#define AFIO_MAPR_TIM3_REMAP                 AFIO_MAPR_TIM3_REMAP_Msk          /*!< TIM3_REMAP[1:0] bits (TIM3 remapping) */
9 mjames 2344
#define AFIO_MAPR_TIM3_REMAP_0               (0x1UL << AFIO_MAPR_TIM3_REMAP_Pos) /*!< 0x00000400 */
2345
#define AFIO_MAPR_TIM3_REMAP_1               (0x2UL << AFIO_MAPR_TIM3_REMAP_Pos) /*!< 0x00000800 */
2 mjames 2346
 
2347
/*!< TIM3_REMAP configuration */
2348
#define AFIO_MAPR_TIM3_REMAP_NOREMAP         0x00000000U                          /*!< No remap (CH1/PA6, CH2/PA7, CH3/PB0, CH4/PB1) */
2349
#define AFIO_MAPR_TIM3_REMAP_PARTIALREMAP_Pos (11U)                            
9 mjames 2350
#define AFIO_MAPR_TIM3_REMAP_PARTIALREMAP_Msk (0x1UL << AFIO_MAPR_TIM3_REMAP_PARTIALREMAP_Pos) /*!< 0x00000800 */
2 mjames 2351
#define AFIO_MAPR_TIM3_REMAP_PARTIALREMAP    AFIO_MAPR_TIM3_REMAP_PARTIALREMAP_Msk /*!< Partial remap (CH1/PB4, CH2/PB5, CH3/PB0, CH4/PB1) */
2352
#define AFIO_MAPR_TIM3_REMAP_FULLREMAP_Pos   (10U)                             
9 mjames 2353
#define AFIO_MAPR_TIM3_REMAP_FULLREMAP_Msk   (0x3UL << AFIO_MAPR_TIM3_REMAP_FULLREMAP_Pos) /*!< 0x00000C00 */
2 mjames 2354
#define AFIO_MAPR_TIM3_REMAP_FULLREMAP       AFIO_MAPR_TIM3_REMAP_FULLREMAP_Msk /*!< Full remap (CH1/PC6, CH2/PC7, CH3/PC8, CH4/PC9) */
2355
 
2356
#define AFIO_MAPR_TIM4_REMAP_Pos             (12U)                             
9 mjames 2357
#define AFIO_MAPR_TIM4_REMAP_Msk             (0x1UL << AFIO_MAPR_TIM4_REMAP_Pos) /*!< 0x00001000 */
2 mjames 2358
#define AFIO_MAPR_TIM4_REMAP                 AFIO_MAPR_TIM4_REMAP_Msk          /*!< TIM4_REMAP bit (TIM4 remapping) */
2359
 
2360
 
2361
#define AFIO_MAPR_PD01_REMAP_Pos             (15U)                             
9 mjames 2362
#define AFIO_MAPR_PD01_REMAP_Msk             (0x1UL << AFIO_MAPR_PD01_REMAP_Pos) /*!< 0x00008000 */
2 mjames 2363
#define AFIO_MAPR_PD01_REMAP                 AFIO_MAPR_PD01_REMAP_Msk          /*!< Port D0/Port D1 mapping on OSC_IN/OSC_OUT */
2364
#define AFIO_MAPR_TIM5CH4_IREMAP_Pos         (16U)                             
9 mjames 2365
#define AFIO_MAPR_TIM5CH4_IREMAP_Msk         (0x1UL << AFIO_MAPR_TIM5CH4_IREMAP_Pos) /*!< 0x00010000 */
2 mjames 2366
#define AFIO_MAPR_TIM5CH4_IREMAP             AFIO_MAPR_TIM5CH4_IREMAP_Msk      /*!< TIM5 Channel4 Internal Remap */
2367
 
2368
/*!< SWJ_CFG configuration */
2369
#define AFIO_MAPR_SWJ_CFG_Pos                (24U)                             
9 mjames 2370
#define AFIO_MAPR_SWJ_CFG_Msk                (0x7UL << AFIO_MAPR_SWJ_CFG_Pos)   /*!< 0x07000000 */
2 mjames 2371
#define AFIO_MAPR_SWJ_CFG                    AFIO_MAPR_SWJ_CFG_Msk             /*!< SWJ_CFG[2:0] bits (Serial Wire JTAG configuration) */
9 mjames 2372
#define AFIO_MAPR_SWJ_CFG_0                  (0x1UL << AFIO_MAPR_SWJ_CFG_Pos)   /*!< 0x01000000 */
2373
#define AFIO_MAPR_SWJ_CFG_1                  (0x2UL << AFIO_MAPR_SWJ_CFG_Pos)   /*!< 0x02000000 */
2374
#define AFIO_MAPR_SWJ_CFG_2                  (0x4UL << AFIO_MAPR_SWJ_CFG_Pos)   /*!< 0x04000000 */
2 mjames 2375
 
2376
#define AFIO_MAPR_SWJ_CFG_RESET              0x00000000U                          /*!< Full SWJ (JTAG-DP + SW-DP) : Reset State */
2377
#define AFIO_MAPR_SWJ_CFG_NOJNTRST_Pos       (24U)                             
9 mjames 2378
#define AFIO_MAPR_SWJ_CFG_NOJNTRST_Msk       (0x1UL << AFIO_MAPR_SWJ_CFG_NOJNTRST_Pos) /*!< 0x01000000 */
2 mjames 2379
#define AFIO_MAPR_SWJ_CFG_NOJNTRST           AFIO_MAPR_SWJ_CFG_NOJNTRST_Msk    /*!< Full SWJ (JTAG-DP + SW-DP) but without JNTRST */
2380
#define AFIO_MAPR_SWJ_CFG_JTAGDISABLE_Pos    (25U)                             
9 mjames 2381
#define AFIO_MAPR_SWJ_CFG_JTAGDISABLE_Msk    (0x1UL << AFIO_MAPR_SWJ_CFG_JTAGDISABLE_Pos) /*!< 0x02000000 */
2 mjames 2382
#define AFIO_MAPR_SWJ_CFG_JTAGDISABLE        AFIO_MAPR_SWJ_CFG_JTAGDISABLE_Msk /*!< JTAG-DP Disabled and SW-DP Enabled */
2383
#define AFIO_MAPR_SWJ_CFG_DISABLE_Pos        (26U)                             
9 mjames 2384
#define AFIO_MAPR_SWJ_CFG_DISABLE_Msk        (0x1UL << AFIO_MAPR_SWJ_CFG_DISABLE_Pos) /*!< 0x04000000 */
2 mjames 2385
#define AFIO_MAPR_SWJ_CFG_DISABLE            AFIO_MAPR_SWJ_CFG_DISABLE_Msk     /*!< JTAG-DP Disabled and SW-DP Disabled */
2386
 
2387
 
2388
/*****************  Bit definition for AFIO_EXTICR1 register  *****************/
2389
#define AFIO_EXTICR1_EXTI0_Pos               (0U)                              
9 mjames 2390
#define AFIO_EXTICR1_EXTI0_Msk               (0xFUL << AFIO_EXTICR1_EXTI0_Pos)  /*!< 0x0000000F */
2 mjames 2391
#define AFIO_EXTICR1_EXTI0                   AFIO_EXTICR1_EXTI0_Msk            /*!< EXTI 0 configuration */
2392
#define AFIO_EXTICR1_EXTI1_Pos               (4U)                              
9 mjames 2393
#define AFIO_EXTICR1_EXTI1_Msk               (0xFUL << AFIO_EXTICR1_EXTI1_Pos)  /*!< 0x000000F0 */
2 mjames 2394
#define AFIO_EXTICR1_EXTI1                   AFIO_EXTICR1_EXTI1_Msk            /*!< EXTI 1 configuration */
2395
#define AFIO_EXTICR1_EXTI2_Pos               (8U)                              
9 mjames 2396
#define AFIO_EXTICR1_EXTI2_Msk               (0xFUL << AFIO_EXTICR1_EXTI2_Pos)  /*!< 0x00000F00 */
2 mjames 2397
#define AFIO_EXTICR1_EXTI2                   AFIO_EXTICR1_EXTI2_Msk            /*!< EXTI 2 configuration */
2398
#define AFIO_EXTICR1_EXTI3_Pos               (12U)                             
9 mjames 2399
#define AFIO_EXTICR1_EXTI3_Msk               (0xFUL << AFIO_EXTICR1_EXTI3_Pos)  /*!< 0x0000F000 */
2 mjames 2400
#define AFIO_EXTICR1_EXTI3                   AFIO_EXTICR1_EXTI3_Msk            /*!< EXTI 3 configuration */
2401
 
2402
/*!< EXTI0 configuration */
2403
#define AFIO_EXTICR1_EXTI0_PA                0x00000000U                          /*!< PA[0] pin */
2404
#define AFIO_EXTICR1_EXTI0_PB_Pos            (0U)                              
9 mjames 2405
#define AFIO_EXTICR1_EXTI0_PB_Msk            (0x1UL << AFIO_EXTICR1_EXTI0_PB_Pos) /*!< 0x00000001 */
2 mjames 2406
#define AFIO_EXTICR1_EXTI0_PB                AFIO_EXTICR1_EXTI0_PB_Msk         /*!< PB[0] pin */
2407
#define AFIO_EXTICR1_EXTI0_PC_Pos            (1U)                              
9 mjames 2408
#define AFIO_EXTICR1_EXTI0_PC_Msk            (0x1UL << AFIO_EXTICR1_EXTI0_PC_Pos) /*!< 0x00000002 */
2 mjames 2409
#define AFIO_EXTICR1_EXTI0_PC                AFIO_EXTICR1_EXTI0_PC_Msk         /*!< PC[0] pin */
2410
#define AFIO_EXTICR1_EXTI0_PD_Pos            (0U)                              
9 mjames 2411
#define AFIO_EXTICR1_EXTI0_PD_Msk            (0x3UL << AFIO_EXTICR1_EXTI0_PD_Pos) /*!< 0x00000003 */
2 mjames 2412
#define AFIO_EXTICR1_EXTI0_PD                AFIO_EXTICR1_EXTI0_PD_Msk         /*!< PD[0] pin */
2413
#define AFIO_EXTICR1_EXTI0_PE_Pos            (2U)                              
9 mjames 2414
#define AFIO_EXTICR1_EXTI0_PE_Msk            (0x1UL << AFIO_EXTICR1_EXTI0_PE_Pos) /*!< 0x00000004 */
2 mjames 2415
#define AFIO_EXTICR1_EXTI0_PE                AFIO_EXTICR1_EXTI0_PE_Msk         /*!< PE[0] pin */
2416
#define AFIO_EXTICR1_EXTI0_PF_Pos            (0U)                              
9 mjames 2417
#define AFIO_EXTICR1_EXTI0_PF_Msk            (0x5UL << AFIO_EXTICR1_EXTI0_PF_Pos) /*!< 0x00000005 */
2 mjames 2418
#define AFIO_EXTICR1_EXTI0_PF                AFIO_EXTICR1_EXTI0_PF_Msk         /*!< PF[0] pin */
2419
#define AFIO_EXTICR1_EXTI0_PG_Pos            (1U)                              
9 mjames 2420
#define AFIO_EXTICR1_EXTI0_PG_Msk            (0x3UL << AFIO_EXTICR1_EXTI0_PG_Pos) /*!< 0x00000006 */
2 mjames 2421
#define AFIO_EXTICR1_EXTI0_PG                AFIO_EXTICR1_EXTI0_PG_Msk         /*!< PG[0] pin */
2422
 
2423
/*!< EXTI1 configuration */
2424
#define AFIO_EXTICR1_EXTI1_PA                0x00000000U                          /*!< PA[1] pin */
2425
#define AFIO_EXTICR1_EXTI1_PB_Pos            (4U)                              
9 mjames 2426
#define AFIO_EXTICR1_EXTI1_PB_Msk            (0x1UL << AFIO_EXTICR1_EXTI1_PB_Pos) /*!< 0x00000010 */
2 mjames 2427
#define AFIO_EXTICR1_EXTI1_PB                AFIO_EXTICR1_EXTI1_PB_Msk         /*!< PB[1] pin */
2428
#define AFIO_EXTICR1_EXTI1_PC_Pos            (5U)                              
9 mjames 2429
#define AFIO_EXTICR1_EXTI1_PC_Msk            (0x1UL << AFIO_EXTICR1_EXTI1_PC_Pos) /*!< 0x00000020 */
2 mjames 2430
#define AFIO_EXTICR1_EXTI1_PC                AFIO_EXTICR1_EXTI1_PC_Msk         /*!< PC[1] pin */
2431
#define AFIO_EXTICR1_EXTI1_PD_Pos            (4U)                              
9 mjames 2432
#define AFIO_EXTICR1_EXTI1_PD_Msk            (0x3UL << AFIO_EXTICR1_EXTI1_PD_Pos) /*!< 0x00000030 */
2 mjames 2433
#define AFIO_EXTICR1_EXTI1_PD                AFIO_EXTICR1_EXTI1_PD_Msk         /*!< PD[1] pin */
2434
#define AFIO_EXTICR1_EXTI1_PE_Pos            (6U)                              
9 mjames 2435
#define AFIO_EXTICR1_EXTI1_PE_Msk            (0x1UL << AFIO_EXTICR1_EXTI1_PE_Pos) /*!< 0x00000040 */
2 mjames 2436
#define AFIO_EXTICR1_EXTI1_PE                AFIO_EXTICR1_EXTI1_PE_Msk         /*!< PE[1] pin */
2437
#define AFIO_EXTICR1_EXTI1_PF_Pos            (4U)                              
9 mjames 2438
#define AFIO_EXTICR1_EXTI1_PF_Msk            (0x5UL << AFIO_EXTICR1_EXTI1_PF_Pos) /*!< 0x00000050 */
2 mjames 2439
#define AFIO_EXTICR1_EXTI1_PF                AFIO_EXTICR1_EXTI1_PF_Msk         /*!< PF[1] pin */
2440
#define AFIO_EXTICR1_EXTI1_PG_Pos            (5U)                              
9 mjames 2441
#define AFIO_EXTICR1_EXTI1_PG_Msk            (0x3UL << AFIO_EXTICR1_EXTI1_PG_Pos) /*!< 0x00000060 */
2 mjames 2442
#define AFIO_EXTICR1_EXTI1_PG                AFIO_EXTICR1_EXTI1_PG_Msk         /*!< PG[1] pin */
2443
 
2444
/*!< EXTI2 configuration */  
2445
#define AFIO_EXTICR1_EXTI2_PA                0x00000000U                          /*!< PA[2] pin */
2446
#define AFIO_EXTICR1_EXTI2_PB_Pos            (8U)                              
9 mjames 2447
#define AFIO_EXTICR1_EXTI2_PB_Msk            (0x1UL << AFIO_EXTICR1_EXTI2_PB_Pos) /*!< 0x00000100 */
2 mjames 2448
#define AFIO_EXTICR1_EXTI2_PB                AFIO_EXTICR1_EXTI2_PB_Msk         /*!< PB[2] pin */
2449
#define AFIO_EXTICR1_EXTI2_PC_Pos            (9U)                              
9 mjames 2450
#define AFIO_EXTICR1_EXTI2_PC_Msk            (0x1UL << AFIO_EXTICR1_EXTI2_PC_Pos) /*!< 0x00000200 */
2 mjames 2451
#define AFIO_EXTICR1_EXTI2_PC                AFIO_EXTICR1_EXTI2_PC_Msk         /*!< PC[2] pin */
2452
#define AFIO_EXTICR1_EXTI2_PD_Pos            (8U)                              
9 mjames 2453
#define AFIO_EXTICR1_EXTI2_PD_Msk            (0x3UL << AFIO_EXTICR1_EXTI2_PD_Pos) /*!< 0x00000300 */
2 mjames 2454
#define AFIO_EXTICR1_EXTI2_PD                AFIO_EXTICR1_EXTI2_PD_Msk         /*!< PD[2] pin */
2455
#define AFIO_EXTICR1_EXTI2_PE_Pos            (10U)                             
9 mjames 2456
#define AFIO_EXTICR1_EXTI2_PE_Msk            (0x1UL << AFIO_EXTICR1_EXTI2_PE_Pos) /*!< 0x00000400 */
2 mjames 2457
#define AFIO_EXTICR1_EXTI2_PE                AFIO_EXTICR1_EXTI2_PE_Msk         /*!< PE[2] pin */
2458
#define AFIO_EXTICR1_EXTI2_PF_Pos            (8U)                              
9 mjames 2459
#define AFIO_EXTICR1_EXTI2_PF_Msk            (0x5UL << AFIO_EXTICR1_EXTI2_PF_Pos) /*!< 0x00000500 */
2 mjames 2460
#define AFIO_EXTICR1_EXTI2_PF                AFIO_EXTICR1_EXTI2_PF_Msk         /*!< PF[2] pin */
2461
#define AFIO_EXTICR1_EXTI2_PG_Pos            (9U)                              
9 mjames 2462
#define AFIO_EXTICR1_EXTI2_PG_Msk            (0x3UL << AFIO_EXTICR1_EXTI2_PG_Pos) /*!< 0x00000600 */
2 mjames 2463
#define AFIO_EXTICR1_EXTI2_PG                AFIO_EXTICR1_EXTI2_PG_Msk         /*!< PG[2] pin */
2464
 
2465
/*!< EXTI3 configuration */
2466
#define AFIO_EXTICR1_EXTI3_PA                0x00000000U                          /*!< PA[3] pin */
2467
#define AFIO_EXTICR1_EXTI3_PB_Pos            (12U)                             
9 mjames 2468
#define AFIO_EXTICR1_EXTI3_PB_Msk            (0x1UL << AFIO_EXTICR1_EXTI3_PB_Pos) /*!< 0x00001000 */
2 mjames 2469
#define AFIO_EXTICR1_EXTI3_PB                AFIO_EXTICR1_EXTI3_PB_Msk         /*!< PB[3] pin */
2470
#define AFIO_EXTICR1_EXTI3_PC_Pos            (13U)                             
9 mjames 2471
#define AFIO_EXTICR1_EXTI3_PC_Msk            (0x1UL << AFIO_EXTICR1_EXTI3_PC_Pos) /*!< 0x00002000 */
2 mjames 2472
#define AFIO_EXTICR1_EXTI3_PC                AFIO_EXTICR1_EXTI3_PC_Msk         /*!< PC[3] pin */
2473
#define AFIO_EXTICR1_EXTI3_PD_Pos            (12U)                             
9 mjames 2474
#define AFIO_EXTICR1_EXTI3_PD_Msk            (0x3UL << AFIO_EXTICR1_EXTI3_PD_Pos) /*!< 0x00003000 */
2 mjames 2475
#define AFIO_EXTICR1_EXTI3_PD                AFIO_EXTICR1_EXTI3_PD_Msk         /*!< PD[3] pin */
2476
#define AFIO_EXTICR1_EXTI3_PE_Pos            (14U)                             
9 mjames 2477
#define AFIO_EXTICR1_EXTI3_PE_Msk            (0x1UL << AFIO_EXTICR1_EXTI3_PE_Pos) /*!< 0x00004000 */
2 mjames 2478
#define AFIO_EXTICR1_EXTI3_PE                AFIO_EXTICR1_EXTI3_PE_Msk         /*!< PE[3] pin */
2479
#define AFIO_EXTICR1_EXTI3_PF_Pos            (12U)                             
9 mjames 2480
#define AFIO_EXTICR1_EXTI3_PF_Msk            (0x5UL << AFIO_EXTICR1_EXTI3_PF_Pos) /*!< 0x00005000 */
2 mjames 2481
#define AFIO_EXTICR1_EXTI3_PF                AFIO_EXTICR1_EXTI3_PF_Msk         /*!< PF[3] pin */
2482
#define AFIO_EXTICR1_EXTI3_PG_Pos            (13U)                             
9 mjames 2483
#define AFIO_EXTICR1_EXTI3_PG_Msk            (0x3UL << AFIO_EXTICR1_EXTI3_PG_Pos) /*!< 0x00006000 */
2 mjames 2484
#define AFIO_EXTICR1_EXTI3_PG                AFIO_EXTICR1_EXTI3_PG_Msk         /*!< PG[3] pin */
2485
 
2486
/*****************  Bit definition for AFIO_EXTICR2 register  *****************/
2487
#define AFIO_EXTICR2_EXTI4_Pos               (0U)                              
9 mjames 2488
#define AFIO_EXTICR2_EXTI4_Msk               (0xFUL << AFIO_EXTICR2_EXTI4_Pos)  /*!< 0x0000000F */
2 mjames 2489
#define AFIO_EXTICR2_EXTI4                   AFIO_EXTICR2_EXTI4_Msk            /*!< EXTI 4 configuration */
2490
#define AFIO_EXTICR2_EXTI5_Pos               (4U)                              
9 mjames 2491
#define AFIO_EXTICR2_EXTI5_Msk               (0xFUL << AFIO_EXTICR2_EXTI5_Pos)  /*!< 0x000000F0 */
2 mjames 2492
#define AFIO_EXTICR2_EXTI5                   AFIO_EXTICR2_EXTI5_Msk            /*!< EXTI 5 configuration */
2493
#define AFIO_EXTICR2_EXTI6_Pos               (8U)                              
9 mjames 2494
#define AFIO_EXTICR2_EXTI6_Msk               (0xFUL << AFIO_EXTICR2_EXTI6_Pos)  /*!< 0x00000F00 */
2 mjames 2495
#define AFIO_EXTICR2_EXTI6                   AFIO_EXTICR2_EXTI6_Msk            /*!< EXTI 6 configuration */
2496
#define AFIO_EXTICR2_EXTI7_Pos               (12U)                             
9 mjames 2497
#define AFIO_EXTICR2_EXTI7_Msk               (0xFUL << AFIO_EXTICR2_EXTI7_Pos)  /*!< 0x0000F000 */
2 mjames 2498
#define AFIO_EXTICR2_EXTI7                   AFIO_EXTICR2_EXTI7_Msk            /*!< EXTI 7 configuration */
2499
 
2500
/*!< EXTI4 configuration */
2501
#define AFIO_EXTICR2_EXTI4_PA                0x00000000U                          /*!< PA[4] pin */
2502
#define AFIO_EXTICR2_EXTI4_PB_Pos            (0U)                              
9 mjames 2503
#define AFIO_EXTICR2_EXTI4_PB_Msk            (0x1UL << AFIO_EXTICR2_EXTI4_PB_Pos) /*!< 0x00000001 */
2 mjames 2504
#define AFIO_EXTICR2_EXTI4_PB                AFIO_EXTICR2_EXTI4_PB_Msk         /*!< PB[4] pin */
2505
#define AFIO_EXTICR2_EXTI4_PC_Pos            (1U)                              
9 mjames 2506
#define AFIO_EXTICR2_EXTI4_PC_Msk            (0x1UL << AFIO_EXTICR2_EXTI4_PC_Pos) /*!< 0x00000002 */
2 mjames 2507
#define AFIO_EXTICR2_EXTI4_PC                AFIO_EXTICR2_EXTI4_PC_Msk         /*!< PC[4] pin */
2508
#define AFIO_EXTICR2_EXTI4_PD_Pos            (0U)                              
9 mjames 2509
#define AFIO_EXTICR2_EXTI4_PD_Msk            (0x3UL << AFIO_EXTICR2_EXTI4_PD_Pos) /*!< 0x00000003 */
2 mjames 2510
#define AFIO_EXTICR2_EXTI4_PD                AFIO_EXTICR2_EXTI4_PD_Msk         /*!< PD[4] pin */
2511
#define AFIO_EXTICR2_EXTI4_PE_Pos            (2U)                              
9 mjames 2512
#define AFIO_EXTICR2_EXTI4_PE_Msk            (0x1UL << AFIO_EXTICR2_EXTI4_PE_Pos) /*!< 0x00000004 */
2 mjames 2513
#define AFIO_EXTICR2_EXTI4_PE                AFIO_EXTICR2_EXTI4_PE_Msk         /*!< PE[4] pin */
2514
#define AFIO_EXTICR2_EXTI4_PF_Pos            (0U)                              
9 mjames 2515
#define AFIO_EXTICR2_EXTI4_PF_Msk            (0x5UL << AFIO_EXTICR2_EXTI4_PF_Pos) /*!< 0x00000005 */
2 mjames 2516
#define AFIO_EXTICR2_EXTI4_PF                AFIO_EXTICR2_EXTI4_PF_Msk         /*!< PF[4] pin */
2517
#define AFIO_EXTICR2_EXTI4_PG_Pos            (1U)                              
9 mjames 2518
#define AFIO_EXTICR2_EXTI4_PG_Msk            (0x3UL << AFIO_EXTICR2_EXTI4_PG_Pos) /*!< 0x00000006 */
2 mjames 2519
#define AFIO_EXTICR2_EXTI4_PG                AFIO_EXTICR2_EXTI4_PG_Msk         /*!< PG[4] pin */
2520
 
2521
/* EXTI5 configuration */
2522
#define AFIO_EXTICR2_EXTI5_PA                0x00000000U                          /*!< PA[5] pin */
2523
#define AFIO_EXTICR2_EXTI5_PB_Pos            (4U)                              
9 mjames 2524
#define AFIO_EXTICR2_EXTI5_PB_Msk            (0x1UL << AFIO_EXTICR2_EXTI5_PB_Pos) /*!< 0x00000010 */
2 mjames 2525
#define AFIO_EXTICR2_EXTI5_PB                AFIO_EXTICR2_EXTI5_PB_Msk         /*!< PB[5] pin */
2526
#define AFIO_EXTICR2_EXTI5_PC_Pos            (5U)                              
9 mjames 2527
#define AFIO_EXTICR2_EXTI5_PC_Msk            (0x1UL << AFIO_EXTICR2_EXTI5_PC_Pos) /*!< 0x00000020 */
2 mjames 2528
#define AFIO_EXTICR2_EXTI5_PC                AFIO_EXTICR2_EXTI5_PC_Msk         /*!< PC[5] pin */
2529
#define AFIO_EXTICR2_EXTI5_PD_Pos            (4U)                              
9 mjames 2530
#define AFIO_EXTICR2_EXTI5_PD_Msk            (0x3UL << AFIO_EXTICR2_EXTI5_PD_Pos) /*!< 0x00000030 */
2 mjames 2531
#define AFIO_EXTICR2_EXTI5_PD                AFIO_EXTICR2_EXTI5_PD_Msk         /*!< PD[5] pin */
2532
#define AFIO_EXTICR2_EXTI5_PE_Pos            (6U)                              
9 mjames 2533
#define AFIO_EXTICR2_EXTI5_PE_Msk            (0x1UL << AFIO_EXTICR2_EXTI5_PE_Pos) /*!< 0x00000040 */
2 mjames 2534
#define AFIO_EXTICR2_EXTI5_PE                AFIO_EXTICR2_EXTI5_PE_Msk         /*!< PE[5] pin */
2535
#define AFIO_EXTICR2_EXTI5_PF_Pos            (4U)                              
9 mjames 2536
#define AFIO_EXTICR2_EXTI5_PF_Msk            (0x5UL << AFIO_EXTICR2_EXTI5_PF_Pos) /*!< 0x00000050 */
2 mjames 2537
#define AFIO_EXTICR2_EXTI5_PF                AFIO_EXTICR2_EXTI5_PF_Msk         /*!< PF[5] pin */
2538
#define AFIO_EXTICR2_EXTI5_PG_Pos            (5U)                              
9 mjames 2539
#define AFIO_EXTICR2_EXTI5_PG_Msk            (0x3UL << AFIO_EXTICR2_EXTI5_PG_Pos) /*!< 0x00000060 */
2 mjames 2540
#define AFIO_EXTICR2_EXTI5_PG                AFIO_EXTICR2_EXTI5_PG_Msk         /*!< PG[5] pin */
2541
 
2542
/*!< EXTI6 configuration */  
2543
#define AFIO_EXTICR2_EXTI6_PA                0x00000000U                          /*!< PA[6] pin */
2544
#define AFIO_EXTICR2_EXTI6_PB_Pos            (8U)                              
9 mjames 2545
#define AFIO_EXTICR2_EXTI6_PB_Msk            (0x1UL << AFIO_EXTICR2_EXTI6_PB_Pos) /*!< 0x00000100 */
2 mjames 2546
#define AFIO_EXTICR2_EXTI6_PB                AFIO_EXTICR2_EXTI6_PB_Msk         /*!< PB[6] pin */
2547
#define AFIO_EXTICR2_EXTI6_PC_Pos            (9U)                              
9 mjames 2548
#define AFIO_EXTICR2_EXTI6_PC_Msk            (0x1UL << AFIO_EXTICR2_EXTI6_PC_Pos) /*!< 0x00000200 */
2 mjames 2549
#define AFIO_EXTICR2_EXTI6_PC                AFIO_EXTICR2_EXTI6_PC_Msk         /*!< PC[6] pin */
2550
#define AFIO_EXTICR2_EXTI6_PD_Pos            (8U)                              
9 mjames 2551
#define AFIO_EXTICR2_EXTI6_PD_Msk            (0x3UL << AFIO_EXTICR2_EXTI6_PD_Pos) /*!< 0x00000300 */
2 mjames 2552
#define AFIO_EXTICR2_EXTI6_PD                AFIO_EXTICR2_EXTI6_PD_Msk         /*!< PD[6] pin */
2553
#define AFIO_EXTICR2_EXTI6_PE_Pos            (10U)                             
9 mjames 2554
#define AFIO_EXTICR2_EXTI6_PE_Msk            (0x1UL << AFIO_EXTICR2_EXTI6_PE_Pos) /*!< 0x00000400 */
2 mjames 2555
#define AFIO_EXTICR2_EXTI6_PE                AFIO_EXTICR2_EXTI6_PE_Msk         /*!< PE[6] pin */
2556
#define AFIO_EXTICR2_EXTI6_PF_Pos            (8U)                              
9 mjames 2557
#define AFIO_EXTICR2_EXTI6_PF_Msk            (0x5UL << AFIO_EXTICR2_EXTI6_PF_Pos) /*!< 0x00000500 */
2 mjames 2558
#define AFIO_EXTICR2_EXTI6_PF                AFIO_EXTICR2_EXTI6_PF_Msk         /*!< PF[6] pin */
2559
#define AFIO_EXTICR2_EXTI6_PG_Pos            (9U)                              
9 mjames 2560
#define AFIO_EXTICR2_EXTI6_PG_Msk            (0x3UL << AFIO_EXTICR2_EXTI6_PG_Pos) /*!< 0x00000600 */
2 mjames 2561
#define AFIO_EXTICR2_EXTI6_PG                AFIO_EXTICR2_EXTI6_PG_Msk         /*!< PG[6] pin */
2562
 
2563
/*!< EXTI7 configuration */
2564
#define AFIO_EXTICR2_EXTI7_PA                0x00000000U                          /*!< PA[7] pin */
2565
#define AFIO_EXTICR2_EXTI7_PB_Pos            (12U)                             
9 mjames 2566
#define AFIO_EXTICR2_EXTI7_PB_Msk            (0x1UL << AFIO_EXTICR2_EXTI7_PB_Pos) /*!< 0x00001000 */
2 mjames 2567
#define AFIO_EXTICR2_EXTI7_PB                AFIO_EXTICR2_EXTI7_PB_Msk         /*!< PB[7] pin */
2568
#define AFIO_EXTICR2_EXTI7_PC_Pos            (13U)                             
9 mjames 2569
#define AFIO_EXTICR2_EXTI7_PC_Msk            (0x1UL << AFIO_EXTICR2_EXTI7_PC_Pos) /*!< 0x00002000 */
2 mjames 2570
#define AFIO_EXTICR2_EXTI7_PC                AFIO_EXTICR2_EXTI7_PC_Msk         /*!< PC[7] pin */
2571
#define AFIO_EXTICR2_EXTI7_PD_Pos            (12U)                             
9 mjames 2572
#define AFIO_EXTICR2_EXTI7_PD_Msk            (0x3UL << AFIO_EXTICR2_EXTI7_PD_Pos) /*!< 0x00003000 */
2 mjames 2573
#define AFIO_EXTICR2_EXTI7_PD                AFIO_EXTICR2_EXTI7_PD_Msk         /*!< PD[7] pin */
2574
#define AFIO_EXTICR2_EXTI7_PE_Pos            (14U)                             
9 mjames 2575
#define AFIO_EXTICR2_EXTI7_PE_Msk            (0x1UL << AFIO_EXTICR2_EXTI7_PE_Pos) /*!< 0x00004000 */
2 mjames 2576
#define AFIO_EXTICR2_EXTI7_PE                AFIO_EXTICR2_EXTI7_PE_Msk         /*!< PE[7] pin */
2577
#define AFIO_EXTICR2_EXTI7_PF_Pos            (12U)                             
9 mjames 2578
#define AFIO_EXTICR2_EXTI7_PF_Msk            (0x5UL << AFIO_EXTICR2_EXTI7_PF_Pos) /*!< 0x00005000 */
2 mjames 2579
#define AFIO_EXTICR2_EXTI7_PF                AFIO_EXTICR2_EXTI7_PF_Msk         /*!< PF[7] pin */
2580
#define AFIO_EXTICR2_EXTI7_PG_Pos            (13U)                             
9 mjames 2581
#define AFIO_EXTICR2_EXTI7_PG_Msk            (0x3UL << AFIO_EXTICR2_EXTI7_PG_Pos) /*!< 0x00006000 */
2 mjames 2582
#define AFIO_EXTICR2_EXTI7_PG                AFIO_EXTICR2_EXTI7_PG_Msk         /*!< PG[7] pin */
2583
 
2584
/*****************  Bit definition for AFIO_EXTICR3 register  *****************/
2585
#define AFIO_EXTICR3_EXTI8_Pos               (0U)                              
9 mjames 2586
#define AFIO_EXTICR3_EXTI8_Msk               (0xFUL << AFIO_EXTICR3_EXTI8_Pos)  /*!< 0x0000000F */
2 mjames 2587
#define AFIO_EXTICR3_EXTI8                   AFIO_EXTICR3_EXTI8_Msk            /*!< EXTI 8 configuration */
2588
#define AFIO_EXTICR3_EXTI9_Pos               (4U)                              
9 mjames 2589
#define AFIO_EXTICR3_EXTI9_Msk               (0xFUL << AFIO_EXTICR3_EXTI9_Pos)  /*!< 0x000000F0 */
2 mjames 2590
#define AFIO_EXTICR3_EXTI9                   AFIO_EXTICR3_EXTI9_Msk            /*!< EXTI 9 configuration */
2591
#define AFIO_EXTICR3_EXTI10_Pos              (8U)                              
9 mjames 2592
#define AFIO_EXTICR3_EXTI10_Msk              (0xFUL << AFIO_EXTICR3_EXTI10_Pos) /*!< 0x00000F00 */
2 mjames 2593
#define AFIO_EXTICR3_EXTI10                  AFIO_EXTICR3_EXTI10_Msk           /*!< EXTI 10 configuration */
2594
#define AFIO_EXTICR3_EXTI11_Pos              (12U)                             
9 mjames 2595
#define AFIO_EXTICR3_EXTI11_Msk              (0xFUL << AFIO_EXTICR3_EXTI11_Pos) /*!< 0x0000F000 */
2 mjames 2596
#define AFIO_EXTICR3_EXTI11                  AFIO_EXTICR3_EXTI11_Msk           /*!< EXTI 11 configuration */
2597
 
2598
/*!< EXTI8 configuration */
2599
#define AFIO_EXTICR3_EXTI8_PA                0x00000000U                          /*!< PA[8] pin */
2600
#define AFIO_EXTICR3_EXTI8_PB_Pos            (0U)                              
9 mjames 2601
#define AFIO_EXTICR3_EXTI8_PB_Msk            (0x1UL << AFIO_EXTICR3_EXTI8_PB_Pos) /*!< 0x00000001 */
2 mjames 2602
#define AFIO_EXTICR3_EXTI8_PB                AFIO_EXTICR3_EXTI8_PB_Msk         /*!< PB[8] pin */
2603
#define AFIO_EXTICR3_EXTI8_PC_Pos            (1U)                              
9 mjames 2604
#define AFIO_EXTICR3_EXTI8_PC_Msk            (0x1UL << AFIO_EXTICR3_EXTI8_PC_Pos) /*!< 0x00000002 */
2 mjames 2605
#define AFIO_EXTICR3_EXTI8_PC                AFIO_EXTICR3_EXTI8_PC_Msk         /*!< PC[8] pin */
2606
#define AFIO_EXTICR3_EXTI8_PD_Pos            (0U)                              
9 mjames 2607
#define AFIO_EXTICR3_EXTI8_PD_Msk            (0x3UL << AFIO_EXTICR3_EXTI8_PD_Pos) /*!< 0x00000003 */
2 mjames 2608
#define AFIO_EXTICR3_EXTI8_PD                AFIO_EXTICR3_EXTI8_PD_Msk         /*!< PD[8] pin */
2609
#define AFIO_EXTICR3_EXTI8_PE_Pos            (2U)                              
9 mjames 2610
#define AFIO_EXTICR3_EXTI8_PE_Msk            (0x1UL << AFIO_EXTICR3_EXTI8_PE_Pos) /*!< 0x00000004 */
2 mjames 2611
#define AFIO_EXTICR3_EXTI8_PE                AFIO_EXTICR3_EXTI8_PE_Msk         /*!< PE[8] pin */
2612
#define AFIO_EXTICR3_EXTI8_PF_Pos            (0U)                              
9 mjames 2613
#define AFIO_EXTICR3_EXTI8_PF_Msk            (0x5UL << AFIO_EXTICR3_EXTI8_PF_Pos) /*!< 0x00000005 */
2 mjames 2614
#define AFIO_EXTICR3_EXTI8_PF                AFIO_EXTICR3_EXTI8_PF_Msk         /*!< PF[8] pin */
2615
#define AFIO_EXTICR3_EXTI8_PG_Pos            (1U)                              
9 mjames 2616
#define AFIO_EXTICR3_EXTI8_PG_Msk            (0x3UL << AFIO_EXTICR3_EXTI8_PG_Pos) /*!< 0x00000006 */
2 mjames 2617
#define AFIO_EXTICR3_EXTI8_PG                AFIO_EXTICR3_EXTI8_PG_Msk         /*!< PG[8] pin */
2618
 
2619
/*!< EXTI9 configuration */
2620
#define AFIO_EXTICR3_EXTI9_PA                0x00000000U                          /*!< PA[9] pin */
2621
#define AFIO_EXTICR3_EXTI9_PB_Pos            (4U)                              
9 mjames 2622
#define AFIO_EXTICR3_EXTI9_PB_Msk            (0x1UL << AFIO_EXTICR3_EXTI9_PB_Pos) /*!< 0x00000010 */
2 mjames 2623
#define AFIO_EXTICR3_EXTI9_PB                AFIO_EXTICR3_EXTI9_PB_Msk         /*!< PB[9] pin */
2624
#define AFIO_EXTICR3_EXTI9_PC_Pos            (5U)                              
9 mjames 2625
#define AFIO_EXTICR3_EXTI9_PC_Msk            (0x1UL << AFIO_EXTICR3_EXTI9_PC_Pos) /*!< 0x00000020 */
2 mjames 2626
#define AFIO_EXTICR3_EXTI9_PC                AFIO_EXTICR3_EXTI9_PC_Msk         /*!< PC[9] pin */
2627
#define AFIO_EXTICR3_EXTI9_PD_Pos            (4U)                              
9 mjames 2628
#define AFIO_EXTICR3_EXTI9_PD_Msk            (0x3UL << AFIO_EXTICR3_EXTI9_PD_Pos) /*!< 0x00000030 */
2 mjames 2629
#define AFIO_EXTICR3_EXTI9_PD                AFIO_EXTICR3_EXTI9_PD_Msk         /*!< PD[9] pin */
2630
#define AFIO_EXTICR3_EXTI9_PE_Pos            (6U)                              
9 mjames 2631
#define AFIO_EXTICR3_EXTI9_PE_Msk            (0x1UL << AFIO_EXTICR3_EXTI9_PE_Pos) /*!< 0x00000040 */
2 mjames 2632
#define AFIO_EXTICR3_EXTI9_PE                AFIO_EXTICR3_EXTI9_PE_Msk         /*!< PE[9] pin */
2633
#define AFIO_EXTICR3_EXTI9_PF_Pos            (4U)                              
9 mjames 2634
#define AFIO_EXTICR3_EXTI9_PF_Msk            (0x5UL << AFIO_EXTICR3_EXTI9_PF_Pos) /*!< 0x00000050 */
2 mjames 2635
#define AFIO_EXTICR3_EXTI9_PF                AFIO_EXTICR3_EXTI9_PF_Msk         /*!< PF[9] pin */
2636
#define AFIO_EXTICR3_EXTI9_PG_Pos            (5U)                              
9 mjames 2637
#define AFIO_EXTICR3_EXTI9_PG_Msk            (0x3UL << AFIO_EXTICR3_EXTI9_PG_Pos) /*!< 0x00000060 */
2 mjames 2638
#define AFIO_EXTICR3_EXTI9_PG                AFIO_EXTICR3_EXTI9_PG_Msk         /*!< PG[9] pin */
2639
 
2640
/*!< EXTI10 configuration */  
2641
#define AFIO_EXTICR3_EXTI10_PA               0x00000000U                          /*!< PA[10] pin */
2642
#define AFIO_EXTICR3_EXTI10_PB_Pos           (8U)                              
9 mjames 2643
#define AFIO_EXTICR3_EXTI10_PB_Msk           (0x1UL << AFIO_EXTICR3_EXTI10_PB_Pos) /*!< 0x00000100 */
2 mjames 2644
#define AFIO_EXTICR3_EXTI10_PB               AFIO_EXTICR3_EXTI10_PB_Msk        /*!< PB[10] pin */
2645
#define AFIO_EXTICR3_EXTI10_PC_Pos           (9U)                              
9 mjames 2646
#define AFIO_EXTICR3_EXTI10_PC_Msk           (0x1UL << AFIO_EXTICR3_EXTI10_PC_Pos) /*!< 0x00000200 */
2 mjames 2647
#define AFIO_EXTICR3_EXTI10_PC               AFIO_EXTICR3_EXTI10_PC_Msk        /*!< PC[10] pin */
2648
#define AFIO_EXTICR3_EXTI10_PD_Pos           (8U)                              
9 mjames 2649
#define AFIO_EXTICR3_EXTI10_PD_Msk           (0x3UL << AFIO_EXTICR3_EXTI10_PD_Pos) /*!< 0x00000300 */
2 mjames 2650
#define AFIO_EXTICR3_EXTI10_PD               AFIO_EXTICR3_EXTI10_PD_Msk        /*!< PD[10] pin */
2651
#define AFIO_EXTICR3_EXTI10_PE_Pos           (10U)                             
9 mjames 2652
#define AFIO_EXTICR3_EXTI10_PE_Msk           (0x1UL << AFIO_EXTICR3_EXTI10_PE_Pos) /*!< 0x00000400 */
2 mjames 2653
#define AFIO_EXTICR3_EXTI10_PE               AFIO_EXTICR3_EXTI10_PE_Msk        /*!< PE[10] pin */
2654
#define AFIO_EXTICR3_EXTI10_PF_Pos           (8U)                              
9 mjames 2655
#define AFIO_EXTICR3_EXTI10_PF_Msk           (0x5UL << AFIO_EXTICR3_EXTI10_PF_Pos) /*!< 0x00000500 */
2 mjames 2656
#define AFIO_EXTICR3_EXTI10_PF               AFIO_EXTICR3_EXTI10_PF_Msk        /*!< PF[10] pin */
2657
#define AFIO_EXTICR3_EXTI10_PG_Pos           (9U)                              
9 mjames 2658
#define AFIO_EXTICR3_EXTI10_PG_Msk           (0x3UL << AFIO_EXTICR3_EXTI10_PG_Pos) /*!< 0x00000600 */
2 mjames 2659
#define AFIO_EXTICR3_EXTI10_PG               AFIO_EXTICR3_EXTI10_PG_Msk        /*!< PG[10] pin */
2660
 
2661
/*!< EXTI11 configuration */
2662
#define AFIO_EXTICR3_EXTI11_PA               0x00000000U                          /*!< PA[11] pin */
2663
#define AFIO_EXTICR3_EXTI11_PB_Pos           (12U)                             
9 mjames 2664
#define AFIO_EXTICR3_EXTI11_PB_Msk           (0x1UL << AFIO_EXTICR3_EXTI11_PB_Pos) /*!< 0x00001000 */
2 mjames 2665
#define AFIO_EXTICR3_EXTI11_PB               AFIO_EXTICR3_EXTI11_PB_Msk        /*!< PB[11] pin */
2666
#define AFIO_EXTICR3_EXTI11_PC_Pos           (13U)                             
9 mjames 2667
#define AFIO_EXTICR3_EXTI11_PC_Msk           (0x1UL << AFIO_EXTICR3_EXTI11_PC_Pos) /*!< 0x00002000 */
2 mjames 2668
#define AFIO_EXTICR3_EXTI11_PC               AFIO_EXTICR3_EXTI11_PC_Msk        /*!< PC[11] pin */
2669
#define AFIO_EXTICR3_EXTI11_PD_Pos           (12U)                             
9 mjames 2670
#define AFIO_EXTICR3_EXTI11_PD_Msk           (0x3UL << AFIO_EXTICR3_EXTI11_PD_Pos) /*!< 0x00003000 */
2 mjames 2671
#define AFIO_EXTICR3_EXTI11_PD               AFIO_EXTICR3_EXTI11_PD_Msk        /*!< PD[11] pin */
2672
#define AFIO_EXTICR3_EXTI11_PE_Pos           (14U)                             
9 mjames 2673
#define AFIO_EXTICR3_EXTI11_PE_Msk           (0x1UL << AFIO_EXTICR3_EXTI11_PE_Pos) /*!< 0x00004000 */
2 mjames 2674
#define AFIO_EXTICR3_EXTI11_PE               AFIO_EXTICR3_EXTI11_PE_Msk        /*!< PE[11] pin */
2675
#define AFIO_EXTICR3_EXTI11_PF_Pos           (12U)                             
9 mjames 2676
#define AFIO_EXTICR3_EXTI11_PF_Msk           (0x5UL << AFIO_EXTICR3_EXTI11_PF_Pos) /*!< 0x00005000 */
2 mjames 2677
#define AFIO_EXTICR3_EXTI11_PF               AFIO_EXTICR3_EXTI11_PF_Msk        /*!< PF[11] pin */
2678
#define AFIO_EXTICR3_EXTI11_PG_Pos           (13U)                             
9 mjames 2679
#define AFIO_EXTICR3_EXTI11_PG_Msk           (0x3UL << AFIO_EXTICR3_EXTI11_PG_Pos) /*!< 0x00006000 */
2 mjames 2680
#define AFIO_EXTICR3_EXTI11_PG               AFIO_EXTICR3_EXTI11_PG_Msk        /*!< PG[11] pin */
2681
 
2682
/*****************  Bit definition for AFIO_EXTICR4 register  *****************/
2683
#define AFIO_EXTICR4_EXTI12_Pos              (0U)                              
9 mjames 2684
#define AFIO_EXTICR4_EXTI12_Msk              (0xFUL << AFIO_EXTICR4_EXTI12_Pos) /*!< 0x0000000F */
2 mjames 2685
#define AFIO_EXTICR4_EXTI12                  AFIO_EXTICR4_EXTI12_Msk           /*!< EXTI 12 configuration */
2686
#define AFIO_EXTICR4_EXTI13_Pos              (4U)                              
9 mjames 2687
#define AFIO_EXTICR4_EXTI13_Msk              (0xFUL << AFIO_EXTICR4_EXTI13_Pos) /*!< 0x000000F0 */
2 mjames 2688
#define AFIO_EXTICR4_EXTI13                  AFIO_EXTICR4_EXTI13_Msk           /*!< EXTI 13 configuration */
2689
#define AFIO_EXTICR4_EXTI14_Pos              (8U)                              
9 mjames 2690
#define AFIO_EXTICR4_EXTI14_Msk              (0xFUL << AFIO_EXTICR4_EXTI14_Pos) /*!< 0x00000F00 */
2 mjames 2691
#define AFIO_EXTICR4_EXTI14                  AFIO_EXTICR4_EXTI14_Msk           /*!< EXTI 14 configuration */
2692
#define AFIO_EXTICR4_EXTI15_Pos              (12U)                             
9 mjames 2693
#define AFIO_EXTICR4_EXTI15_Msk              (0xFUL << AFIO_EXTICR4_EXTI15_Pos) /*!< 0x0000F000 */
2 mjames 2694
#define AFIO_EXTICR4_EXTI15                  AFIO_EXTICR4_EXTI15_Msk           /*!< EXTI 15 configuration */
2695
 
2696
/* EXTI12 configuration */
2697
#define AFIO_EXTICR4_EXTI12_PA               0x00000000U                          /*!< PA[12] pin */
2698
#define AFIO_EXTICR4_EXTI12_PB_Pos           (0U)                              
9 mjames 2699
#define AFIO_EXTICR4_EXTI12_PB_Msk           (0x1UL << AFIO_EXTICR4_EXTI12_PB_Pos) /*!< 0x00000001 */
2 mjames 2700
#define AFIO_EXTICR4_EXTI12_PB               AFIO_EXTICR4_EXTI12_PB_Msk        /*!< PB[12] pin */
2701
#define AFIO_EXTICR4_EXTI12_PC_Pos           (1U)                              
9 mjames 2702
#define AFIO_EXTICR4_EXTI12_PC_Msk           (0x1UL << AFIO_EXTICR4_EXTI12_PC_Pos) /*!< 0x00000002 */
2 mjames 2703
#define AFIO_EXTICR4_EXTI12_PC               AFIO_EXTICR4_EXTI12_PC_Msk        /*!< PC[12] pin */
2704
#define AFIO_EXTICR4_EXTI12_PD_Pos           (0U)                              
9 mjames 2705
#define AFIO_EXTICR4_EXTI12_PD_Msk           (0x3UL << AFIO_EXTICR4_EXTI12_PD_Pos) /*!< 0x00000003 */
2 mjames 2706
#define AFIO_EXTICR4_EXTI12_PD               AFIO_EXTICR4_EXTI12_PD_Msk        /*!< PD[12] pin */
2707
#define AFIO_EXTICR4_EXTI12_PE_Pos           (2U)                              
9 mjames 2708
#define AFIO_EXTICR4_EXTI12_PE_Msk           (0x1UL << AFIO_EXTICR4_EXTI12_PE_Pos) /*!< 0x00000004 */
2 mjames 2709
#define AFIO_EXTICR4_EXTI12_PE               AFIO_EXTICR4_EXTI12_PE_Msk        /*!< PE[12] pin */
2710
#define AFIO_EXTICR4_EXTI12_PF_Pos           (0U)                              
9 mjames 2711
#define AFIO_EXTICR4_EXTI12_PF_Msk           (0x5UL << AFIO_EXTICR4_EXTI12_PF_Pos) /*!< 0x00000005 */
2 mjames 2712
#define AFIO_EXTICR4_EXTI12_PF               AFIO_EXTICR4_EXTI12_PF_Msk        /*!< PF[12] pin */
2713
#define AFIO_EXTICR4_EXTI12_PG_Pos           (1U)                              
9 mjames 2714
#define AFIO_EXTICR4_EXTI12_PG_Msk           (0x3UL << AFIO_EXTICR4_EXTI12_PG_Pos) /*!< 0x00000006 */
2 mjames 2715
#define AFIO_EXTICR4_EXTI12_PG               AFIO_EXTICR4_EXTI12_PG_Msk        /*!< PG[12] pin */
2716
 
2717
/* EXTI13 configuration */
2718
#define AFIO_EXTICR4_EXTI13_PA               0x00000000U                          /*!< PA[13] pin */
2719
#define AFIO_EXTICR4_EXTI13_PB_Pos           (4U)                              
9 mjames 2720
#define AFIO_EXTICR4_EXTI13_PB_Msk           (0x1UL << AFIO_EXTICR4_EXTI13_PB_Pos) /*!< 0x00000010 */
2 mjames 2721
#define AFIO_EXTICR4_EXTI13_PB               AFIO_EXTICR4_EXTI13_PB_Msk        /*!< PB[13] pin */
2722
#define AFIO_EXTICR4_EXTI13_PC_Pos           (5U)                              
9 mjames 2723
#define AFIO_EXTICR4_EXTI13_PC_Msk           (0x1UL << AFIO_EXTICR4_EXTI13_PC_Pos) /*!< 0x00000020 */
2 mjames 2724
#define AFIO_EXTICR4_EXTI13_PC               AFIO_EXTICR4_EXTI13_PC_Msk        /*!< PC[13] pin */
2725
#define AFIO_EXTICR4_EXTI13_PD_Pos           (4U)                              
9 mjames 2726
#define AFIO_EXTICR4_EXTI13_PD_Msk           (0x3UL << AFIO_EXTICR4_EXTI13_PD_Pos) /*!< 0x00000030 */
2 mjames 2727
#define AFIO_EXTICR4_EXTI13_PD               AFIO_EXTICR4_EXTI13_PD_Msk        /*!< PD[13] pin */
2728
#define AFIO_EXTICR4_EXTI13_PE_Pos           (6U)                              
9 mjames 2729
#define AFIO_EXTICR4_EXTI13_PE_Msk           (0x1UL << AFIO_EXTICR4_EXTI13_PE_Pos) /*!< 0x00000040 */
2 mjames 2730
#define AFIO_EXTICR4_EXTI13_PE               AFIO_EXTICR4_EXTI13_PE_Msk        /*!< PE[13] pin */
2731
#define AFIO_EXTICR4_EXTI13_PF_Pos           (4U)                              
9 mjames 2732
#define AFIO_EXTICR4_EXTI13_PF_Msk           (0x5UL << AFIO_EXTICR4_EXTI13_PF_Pos) /*!< 0x00000050 */
2 mjames 2733
#define AFIO_EXTICR4_EXTI13_PF               AFIO_EXTICR4_EXTI13_PF_Msk        /*!< PF[13] pin */
2734
#define AFIO_EXTICR4_EXTI13_PG_Pos           (5U)                              
9 mjames 2735
#define AFIO_EXTICR4_EXTI13_PG_Msk           (0x3UL << AFIO_EXTICR4_EXTI13_PG_Pos) /*!< 0x00000060 */
2 mjames 2736
#define AFIO_EXTICR4_EXTI13_PG               AFIO_EXTICR4_EXTI13_PG_Msk        /*!< PG[13] pin */
2737
 
2738
/*!< EXTI14 configuration */  
2739
#define AFIO_EXTICR4_EXTI14_PA               0x00000000U                          /*!< PA[14] pin */
2740
#define AFIO_EXTICR4_EXTI14_PB_Pos           (8U)                              
9 mjames 2741
#define AFIO_EXTICR4_EXTI14_PB_Msk           (0x1UL << AFIO_EXTICR4_EXTI14_PB_Pos) /*!< 0x00000100 */
2 mjames 2742
#define AFIO_EXTICR4_EXTI14_PB               AFIO_EXTICR4_EXTI14_PB_Msk        /*!< PB[14] pin */
2743
#define AFIO_EXTICR4_EXTI14_PC_Pos           (9U)                              
9 mjames 2744
#define AFIO_EXTICR4_EXTI14_PC_Msk           (0x1UL << AFIO_EXTICR4_EXTI14_PC_Pos) /*!< 0x00000200 */
2 mjames 2745
#define AFIO_EXTICR4_EXTI14_PC               AFIO_EXTICR4_EXTI14_PC_Msk        /*!< PC[14] pin */
2746
#define AFIO_EXTICR4_EXTI14_PD_Pos           (8U)                              
9 mjames 2747
#define AFIO_EXTICR4_EXTI14_PD_Msk           (0x3UL << AFIO_EXTICR4_EXTI14_PD_Pos) /*!< 0x00000300 */
2 mjames 2748
#define AFIO_EXTICR4_EXTI14_PD               AFIO_EXTICR4_EXTI14_PD_Msk        /*!< PD[14] pin */
2749
#define AFIO_EXTICR4_EXTI14_PE_Pos           (10U)                             
9 mjames 2750
#define AFIO_EXTICR4_EXTI14_PE_Msk           (0x1UL << AFIO_EXTICR4_EXTI14_PE_Pos) /*!< 0x00000400 */
2 mjames 2751
#define AFIO_EXTICR4_EXTI14_PE               AFIO_EXTICR4_EXTI14_PE_Msk        /*!< PE[14] pin */
2752
#define AFIO_EXTICR4_EXTI14_PF_Pos           (8U)                              
9 mjames 2753
#define AFIO_EXTICR4_EXTI14_PF_Msk           (0x5UL << AFIO_EXTICR4_EXTI14_PF_Pos) /*!< 0x00000500 */
2 mjames 2754
#define AFIO_EXTICR4_EXTI14_PF               AFIO_EXTICR4_EXTI14_PF_Msk        /*!< PF[14] pin */
2755
#define AFIO_EXTICR4_EXTI14_PG_Pos           (9U)                              
9 mjames 2756
#define AFIO_EXTICR4_EXTI14_PG_Msk           (0x3UL << AFIO_EXTICR4_EXTI14_PG_Pos) /*!< 0x00000600 */
2 mjames 2757
#define AFIO_EXTICR4_EXTI14_PG               AFIO_EXTICR4_EXTI14_PG_Msk        /*!< PG[14] pin */
2758
 
2759
/*!< EXTI15 configuration */
2760
#define AFIO_EXTICR4_EXTI15_PA               0x00000000U                          /*!< PA[15] pin */
2761
#define AFIO_EXTICR4_EXTI15_PB_Pos           (12U)                             
9 mjames 2762
#define AFIO_EXTICR4_EXTI15_PB_Msk           (0x1UL << AFIO_EXTICR4_EXTI15_PB_Pos) /*!< 0x00001000 */
2 mjames 2763
#define AFIO_EXTICR4_EXTI15_PB               AFIO_EXTICR4_EXTI15_PB_Msk        /*!< PB[15] pin */
2764
#define AFIO_EXTICR4_EXTI15_PC_Pos           (13U)                             
9 mjames 2765
#define AFIO_EXTICR4_EXTI15_PC_Msk           (0x1UL << AFIO_EXTICR4_EXTI15_PC_Pos) /*!< 0x00002000 */
2 mjames 2766
#define AFIO_EXTICR4_EXTI15_PC               AFIO_EXTICR4_EXTI15_PC_Msk        /*!< PC[15] pin */
2767
#define AFIO_EXTICR4_EXTI15_PD_Pos           (12U)                             
9 mjames 2768
#define AFIO_EXTICR4_EXTI15_PD_Msk           (0x3UL << AFIO_EXTICR4_EXTI15_PD_Pos) /*!< 0x00003000 */
2 mjames 2769
#define AFIO_EXTICR4_EXTI15_PD               AFIO_EXTICR4_EXTI15_PD_Msk        /*!< PD[15] pin */
2770
#define AFIO_EXTICR4_EXTI15_PE_Pos           (14U)                             
9 mjames 2771
#define AFIO_EXTICR4_EXTI15_PE_Msk           (0x1UL << AFIO_EXTICR4_EXTI15_PE_Pos) /*!< 0x00004000 */
2 mjames 2772
#define AFIO_EXTICR4_EXTI15_PE               AFIO_EXTICR4_EXTI15_PE_Msk        /*!< PE[15] pin */
2773
#define AFIO_EXTICR4_EXTI15_PF_Pos           (12U)                             
9 mjames 2774
#define AFIO_EXTICR4_EXTI15_PF_Msk           (0x5UL << AFIO_EXTICR4_EXTI15_PF_Pos) /*!< 0x00005000 */
2 mjames 2775
#define AFIO_EXTICR4_EXTI15_PF               AFIO_EXTICR4_EXTI15_PF_Msk        /*!< PF[15] pin */
2776
#define AFIO_EXTICR4_EXTI15_PG_Pos           (13U)                             
9 mjames 2777
#define AFIO_EXTICR4_EXTI15_PG_Msk           (0x3UL << AFIO_EXTICR4_EXTI15_PG_Pos) /*!< 0x00006000 */
2 mjames 2778
#define AFIO_EXTICR4_EXTI15_PG               AFIO_EXTICR4_EXTI15_PG_Msk        /*!< PG[15] pin */
2779
 
2780
/******************  Bit definition for AFIO_MAPR2 register  ******************/
2781
 
2782
 
2783
#define AFIO_MAPR2_FSMC_NADV_REMAP_Pos       (10U)                             
9 mjames 2784
#define AFIO_MAPR2_FSMC_NADV_REMAP_Msk       (0x1UL << AFIO_MAPR2_FSMC_NADV_REMAP_Pos) /*!< 0x00000400 */
2 mjames 2785
#define AFIO_MAPR2_FSMC_NADV_REMAP           AFIO_MAPR2_FSMC_NADV_REMAP_Msk    /*!< FSMC NADV remapping */
2786
 
2787
/******************************************************************************/
2788
/*                                                                            */
2789
/*                    External Interrupt/Event Controller                     */
2790
/*                                                                            */
2791
/******************************************************************************/
2792
 
2793
/*******************  Bit definition for EXTI_IMR register  *******************/
2794
#define EXTI_IMR_MR0_Pos                    (0U)                               
9 mjames 2795
#define EXTI_IMR_MR0_Msk                    (0x1UL << EXTI_IMR_MR0_Pos)         /*!< 0x00000001 */
2 mjames 2796
#define EXTI_IMR_MR0                        EXTI_IMR_MR0_Msk                   /*!< Interrupt Mask on line 0 */
2797
#define EXTI_IMR_MR1_Pos                    (1U)                               
9 mjames 2798
#define EXTI_IMR_MR1_Msk                    (0x1UL << EXTI_IMR_MR1_Pos)         /*!< 0x00000002 */
2 mjames 2799
#define EXTI_IMR_MR1                        EXTI_IMR_MR1_Msk                   /*!< Interrupt Mask on line 1 */
2800
#define EXTI_IMR_MR2_Pos                    (2U)                               
9 mjames 2801
#define EXTI_IMR_MR2_Msk                    (0x1UL << EXTI_IMR_MR2_Pos)         /*!< 0x00000004 */
2 mjames 2802
#define EXTI_IMR_MR2                        EXTI_IMR_MR2_Msk                   /*!< Interrupt Mask on line 2 */
2803
#define EXTI_IMR_MR3_Pos                    (3U)                               
9 mjames 2804
#define EXTI_IMR_MR3_Msk                    (0x1UL << EXTI_IMR_MR3_Pos)         /*!< 0x00000008 */
2 mjames 2805
#define EXTI_IMR_MR3                        EXTI_IMR_MR3_Msk                   /*!< Interrupt Mask on line 3 */
2806
#define EXTI_IMR_MR4_Pos                    (4U)                               
9 mjames 2807
#define EXTI_IMR_MR4_Msk                    (0x1UL << EXTI_IMR_MR4_Pos)         /*!< 0x00000010 */
2 mjames 2808
#define EXTI_IMR_MR4                        EXTI_IMR_MR4_Msk                   /*!< Interrupt Mask on line 4 */
2809
#define EXTI_IMR_MR5_Pos                    (5U)                               
9 mjames 2810
#define EXTI_IMR_MR5_Msk                    (0x1UL << EXTI_IMR_MR5_Pos)         /*!< 0x00000020 */
2 mjames 2811
#define EXTI_IMR_MR5                        EXTI_IMR_MR5_Msk                   /*!< Interrupt Mask on line 5 */
2812
#define EXTI_IMR_MR6_Pos                    (6U)                               
9 mjames 2813
#define EXTI_IMR_MR6_Msk                    (0x1UL << EXTI_IMR_MR6_Pos)         /*!< 0x00000040 */
2 mjames 2814
#define EXTI_IMR_MR6                        EXTI_IMR_MR6_Msk                   /*!< Interrupt Mask on line 6 */
2815
#define EXTI_IMR_MR7_Pos                    (7U)                               
9 mjames 2816
#define EXTI_IMR_MR7_Msk                    (0x1UL << EXTI_IMR_MR7_Pos)         /*!< 0x00000080 */
2 mjames 2817
#define EXTI_IMR_MR7                        EXTI_IMR_MR7_Msk                   /*!< Interrupt Mask on line 7 */
2818
#define EXTI_IMR_MR8_Pos                    (8U)                               
9 mjames 2819
#define EXTI_IMR_MR8_Msk                    (0x1UL << EXTI_IMR_MR8_Pos)         /*!< 0x00000100 */
2 mjames 2820
#define EXTI_IMR_MR8                        EXTI_IMR_MR8_Msk                   /*!< Interrupt Mask on line 8 */
2821
#define EXTI_IMR_MR9_Pos                    (9U)                               
9 mjames 2822
#define EXTI_IMR_MR9_Msk                    (0x1UL << EXTI_IMR_MR9_Pos)         /*!< 0x00000200 */
2 mjames 2823
#define EXTI_IMR_MR9                        EXTI_IMR_MR9_Msk                   /*!< Interrupt Mask on line 9 */
2824
#define EXTI_IMR_MR10_Pos                   (10U)                              
9 mjames 2825
#define EXTI_IMR_MR10_Msk                   (0x1UL << EXTI_IMR_MR10_Pos)        /*!< 0x00000400 */
2 mjames 2826
#define EXTI_IMR_MR10                       EXTI_IMR_MR10_Msk                  /*!< Interrupt Mask on line 10 */
2827
#define EXTI_IMR_MR11_Pos                   (11U)                              
9 mjames 2828
#define EXTI_IMR_MR11_Msk                   (0x1UL << EXTI_IMR_MR11_Pos)        /*!< 0x00000800 */
2 mjames 2829
#define EXTI_IMR_MR11                       EXTI_IMR_MR11_Msk                  /*!< Interrupt Mask on line 11 */
2830
#define EXTI_IMR_MR12_Pos                   (12U)                              
9 mjames 2831
#define EXTI_IMR_MR12_Msk                   (0x1UL << EXTI_IMR_MR12_Pos)        /*!< 0x00001000 */
2 mjames 2832
#define EXTI_IMR_MR12                       EXTI_IMR_MR12_Msk                  /*!< Interrupt Mask on line 12 */
2833
#define EXTI_IMR_MR13_Pos                   (13U)                              
9 mjames 2834
#define EXTI_IMR_MR13_Msk                   (0x1UL << EXTI_IMR_MR13_Pos)        /*!< 0x00002000 */
2 mjames 2835
#define EXTI_IMR_MR13                       EXTI_IMR_MR13_Msk                  /*!< Interrupt Mask on line 13 */
2836
#define EXTI_IMR_MR14_Pos                   (14U)                              
9 mjames 2837
#define EXTI_IMR_MR14_Msk                   (0x1UL << EXTI_IMR_MR14_Pos)        /*!< 0x00004000 */
2 mjames 2838
#define EXTI_IMR_MR14                       EXTI_IMR_MR14_Msk                  /*!< Interrupt Mask on line 14 */
2839
#define EXTI_IMR_MR15_Pos                   (15U)                              
9 mjames 2840
#define EXTI_IMR_MR15_Msk                   (0x1UL << EXTI_IMR_MR15_Pos)        /*!< 0x00008000 */
2 mjames 2841
#define EXTI_IMR_MR15                       EXTI_IMR_MR15_Msk                  /*!< Interrupt Mask on line 15 */
2842
#define EXTI_IMR_MR16_Pos                   (16U)                              
9 mjames 2843
#define EXTI_IMR_MR16_Msk                   (0x1UL << EXTI_IMR_MR16_Pos)        /*!< 0x00010000 */
2 mjames 2844
#define EXTI_IMR_MR16                       EXTI_IMR_MR16_Msk                  /*!< Interrupt Mask on line 16 */
2845
#define EXTI_IMR_MR17_Pos                   (17U)                              
9 mjames 2846
#define EXTI_IMR_MR17_Msk                   (0x1UL << EXTI_IMR_MR17_Pos)        /*!< 0x00020000 */
2 mjames 2847
#define EXTI_IMR_MR17                       EXTI_IMR_MR17_Msk                  /*!< Interrupt Mask on line 17 */
2848
#define EXTI_IMR_MR18_Pos                   (18U)                              
9 mjames 2849
#define EXTI_IMR_MR18_Msk                   (0x1UL << EXTI_IMR_MR18_Pos)        /*!< 0x00040000 */
2 mjames 2850
#define EXTI_IMR_MR18                       EXTI_IMR_MR18_Msk                  /*!< Interrupt Mask on line 18 */
2851
 
2852
/* References Defines */
2853
#define  EXTI_IMR_IM0 EXTI_IMR_MR0
2854
#define  EXTI_IMR_IM1 EXTI_IMR_MR1
2855
#define  EXTI_IMR_IM2 EXTI_IMR_MR2
2856
#define  EXTI_IMR_IM3 EXTI_IMR_MR3
2857
#define  EXTI_IMR_IM4 EXTI_IMR_MR4
2858
#define  EXTI_IMR_IM5 EXTI_IMR_MR5
2859
#define  EXTI_IMR_IM6 EXTI_IMR_MR6
2860
#define  EXTI_IMR_IM7 EXTI_IMR_MR7
2861
#define  EXTI_IMR_IM8 EXTI_IMR_MR8
2862
#define  EXTI_IMR_IM9 EXTI_IMR_MR9
2863
#define  EXTI_IMR_IM10 EXTI_IMR_MR10
2864
#define  EXTI_IMR_IM11 EXTI_IMR_MR11
2865
#define  EXTI_IMR_IM12 EXTI_IMR_MR12
2866
#define  EXTI_IMR_IM13 EXTI_IMR_MR13
2867
#define  EXTI_IMR_IM14 EXTI_IMR_MR14
2868
#define  EXTI_IMR_IM15 EXTI_IMR_MR15
2869
#define  EXTI_IMR_IM16 EXTI_IMR_MR16
2870
#define  EXTI_IMR_IM17 EXTI_IMR_MR17
2871
#define  EXTI_IMR_IM18 EXTI_IMR_MR18
2872
#define  EXTI_IMR_IM   0x0007FFFFU        /*!< Interrupt Mask All */
2873
 
2874
/*******************  Bit definition for EXTI_EMR register  *******************/
2875
#define EXTI_EMR_MR0_Pos                    (0U)                               
9 mjames 2876
#define EXTI_EMR_MR0_Msk                    (0x1UL << EXTI_EMR_MR0_Pos)         /*!< 0x00000001 */
2 mjames 2877
#define EXTI_EMR_MR0                        EXTI_EMR_MR0_Msk                   /*!< Event Mask on line 0 */
2878
#define EXTI_EMR_MR1_Pos                    (1U)                               
9 mjames 2879
#define EXTI_EMR_MR1_Msk                    (0x1UL << EXTI_EMR_MR1_Pos)         /*!< 0x00000002 */
2 mjames 2880
#define EXTI_EMR_MR1                        EXTI_EMR_MR1_Msk                   /*!< Event Mask on line 1 */
2881
#define EXTI_EMR_MR2_Pos                    (2U)                               
9 mjames 2882
#define EXTI_EMR_MR2_Msk                    (0x1UL << EXTI_EMR_MR2_Pos)         /*!< 0x00000004 */
2 mjames 2883
#define EXTI_EMR_MR2                        EXTI_EMR_MR2_Msk                   /*!< Event Mask on line 2 */
2884
#define EXTI_EMR_MR3_Pos                    (3U)                               
9 mjames 2885
#define EXTI_EMR_MR3_Msk                    (0x1UL << EXTI_EMR_MR3_Pos)         /*!< 0x00000008 */
2 mjames 2886
#define EXTI_EMR_MR3                        EXTI_EMR_MR3_Msk                   /*!< Event Mask on line 3 */
2887
#define EXTI_EMR_MR4_Pos                    (4U)                               
9 mjames 2888
#define EXTI_EMR_MR4_Msk                    (0x1UL << EXTI_EMR_MR4_Pos)         /*!< 0x00000010 */
2 mjames 2889
#define EXTI_EMR_MR4                        EXTI_EMR_MR4_Msk                   /*!< Event Mask on line 4 */
2890
#define EXTI_EMR_MR5_Pos                    (5U)                               
9 mjames 2891
#define EXTI_EMR_MR5_Msk                    (0x1UL << EXTI_EMR_MR5_Pos)         /*!< 0x00000020 */
2 mjames 2892
#define EXTI_EMR_MR5                        EXTI_EMR_MR5_Msk                   /*!< Event Mask on line 5 */
2893
#define EXTI_EMR_MR6_Pos                    (6U)                               
9 mjames 2894
#define EXTI_EMR_MR6_Msk                    (0x1UL << EXTI_EMR_MR6_Pos)         /*!< 0x00000040 */
2 mjames 2895
#define EXTI_EMR_MR6                        EXTI_EMR_MR6_Msk                   /*!< Event Mask on line 6 */
2896
#define EXTI_EMR_MR7_Pos                    (7U)                               
9 mjames 2897
#define EXTI_EMR_MR7_Msk                    (0x1UL << EXTI_EMR_MR7_Pos)         /*!< 0x00000080 */
2 mjames 2898
#define EXTI_EMR_MR7                        EXTI_EMR_MR7_Msk                   /*!< Event Mask on line 7 */
2899
#define EXTI_EMR_MR8_Pos                    (8U)                               
9 mjames 2900
#define EXTI_EMR_MR8_Msk                    (0x1UL << EXTI_EMR_MR8_Pos)         /*!< 0x00000100 */
2 mjames 2901
#define EXTI_EMR_MR8                        EXTI_EMR_MR8_Msk                   /*!< Event Mask on line 8 */
2902
#define EXTI_EMR_MR9_Pos                    (9U)                               
9 mjames 2903
#define EXTI_EMR_MR9_Msk                    (0x1UL << EXTI_EMR_MR9_Pos)         /*!< 0x00000200 */
2 mjames 2904
#define EXTI_EMR_MR9                        EXTI_EMR_MR9_Msk                   /*!< Event Mask on line 9 */
2905
#define EXTI_EMR_MR10_Pos                   (10U)                              
9 mjames 2906
#define EXTI_EMR_MR10_Msk                   (0x1UL << EXTI_EMR_MR10_Pos)        /*!< 0x00000400 */
2 mjames 2907
#define EXTI_EMR_MR10                       EXTI_EMR_MR10_Msk                  /*!< Event Mask on line 10 */
2908
#define EXTI_EMR_MR11_Pos                   (11U)                              
9 mjames 2909
#define EXTI_EMR_MR11_Msk                   (0x1UL << EXTI_EMR_MR11_Pos)        /*!< 0x00000800 */
2 mjames 2910
#define EXTI_EMR_MR11                       EXTI_EMR_MR11_Msk                  /*!< Event Mask on line 11 */
2911
#define EXTI_EMR_MR12_Pos                   (12U)                              
9 mjames 2912
#define EXTI_EMR_MR12_Msk                   (0x1UL << EXTI_EMR_MR12_Pos)        /*!< 0x00001000 */
2 mjames 2913
#define EXTI_EMR_MR12                       EXTI_EMR_MR12_Msk                  /*!< Event Mask on line 12 */
2914
#define EXTI_EMR_MR13_Pos                   (13U)                              
9 mjames 2915
#define EXTI_EMR_MR13_Msk                   (0x1UL << EXTI_EMR_MR13_Pos)        /*!< 0x00002000 */
2 mjames 2916
#define EXTI_EMR_MR13                       EXTI_EMR_MR13_Msk                  /*!< Event Mask on line 13 */
2917
#define EXTI_EMR_MR14_Pos                   (14U)                              
9 mjames 2918
#define EXTI_EMR_MR14_Msk                   (0x1UL << EXTI_EMR_MR14_Pos)        /*!< 0x00004000 */
2 mjames 2919
#define EXTI_EMR_MR14                       EXTI_EMR_MR14_Msk                  /*!< Event Mask on line 14 */
2920
#define EXTI_EMR_MR15_Pos                   (15U)                              
9 mjames 2921
#define EXTI_EMR_MR15_Msk                   (0x1UL << EXTI_EMR_MR15_Pos)        /*!< 0x00008000 */
2 mjames 2922
#define EXTI_EMR_MR15                       EXTI_EMR_MR15_Msk                  /*!< Event Mask on line 15 */
2923
#define EXTI_EMR_MR16_Pos                   (16U)                              
9 mjames 2924
#define EXTI_EMR_MR16_Msk                   (0x1UL << EXTI_EMR_MR16_Pos)        /*!< 0x00010000 */
2 mjames 2925
#define EXTI_EMR_MR16                       EXTI_EMR_MR16_Msk                  /*!< Event Mask on line 16 */
2926
#define EXTI_EMR_MR17_Pos                   (17U)                              
9 mjames 2927
#define EXTI_EMR_MR17_Msk                   (0x1UL << EXTI_EMR_MR17_Pos)        /*!< 0x00020000 */
2 mjames 2928
#define EXTI_EMR_MR17                       EXTI_EMR_MR17_Msk                  /*!< Event Mask on line 17 */
2929
#define EXTI_EMR_MR18_Pos                   (18U)                              
9 mjames 2930
#define EXTI_EMR_MR18_Msk                   (0x1UL << EXTI_EMR_MR18_Pos)        /*!< 0x00040000 */
2 mjames 2931
#define EXTI_EMR_MR18                       EXTI_EMR_MR18_Msk                  /*!< Event Mask on line 18 */
2932
 
2933
/* References Defines */
2934
#define  EXTI_EMR_EM0 EXTI_EMR_MR0
2935
#define  EXTI_EMR_EM1 EXTI_EMR_MR1
2936
#define  EXTI_EMR_EM2 EXTI_EMR_MR2
2937
#define  EXTI_EMR_EM3 EXTI_EMR_MR3
2938
#define  EXTI_EMR_EM4 EXTI_EMR_MR4
2939
#define  EXTI_EMR_EM5 EXTI_EMR_MR5
2940
#define  EXTI_EMR_EM6 EXTI_EMR_MR6
2941
#define  EXTI_EMR_EM7 EXTI_EMR_MR7
2942
#define  EXTI_EMR_EM8 EXTI_EMR_MR8
2943
#define  EXTI_EMR_EM9 EXTI_EMR_MR9
2944
#define  EXTI_EMR_EM10 EXTI_EMR_MR10
2945
#define  EXTI_EMR_EM11 EXTI_EMR_MR11
2946
#define  EXTI_EMR_EM12 EXTI_EMR_MR12
2947
#define  EXTI_EMR_EM13 EXTI_EMR_MR13
2948
#define  EXTI_EMR_EM14 EXTI_EMR_MR14
2949
#define  EXTI_EMR_EM15 EXTI_EMR_MR15
2950
#define  EXTI_EMR_EM16 EXTI_EMR_MR16
2951
#define  EXTI_EMR_EM17 EXTI_EMR_MR17
2952
#define  EXTI_EMR_EM18 EXTI_EMR_MR18
2953
 
2954
/******************  Bit definition for EXTI_RTSR register  *******************/
2955
#define EXTI_RTSR_TR0_Pos                   (0U)                               
9 mjames 2956
#define EXTI_RTSR_TR0_Msk                   (0x1UL << EXTI_RTSR_TR0_Pos)        /*!< 0x00000001 */
2 mjames 2957
#define EXTI_RTSR_TR0                       EXTI_RTSR_TR0_Msk                  /*!< Rising trigger event configuration bit of line 0 */
2958
#define EXTI_RTSR_TR1_Pos                   (1U)                               
9 mjames 2959
#define EXTI_RTSR_TR1_Msk                   (0x1UL << EXTI_RTSR_TR1_Pos)        /*!< 0x00000002 */
2 mjames 2960
#define EXTI_RTSR_TR1                       EXTI_RTSR_TR1_Msk                  /*!< Rising trigger event configuration bit of line 1 */
2961
#define EXTI_RTSR_TR2_Pos                   (2U)                               
9 mjames 2962
#define EXTI_RTSR_TR2_Msk                   (0x1UL << EXTI_RTSR_TR2_Pos)        /*!< 0x00000004 */
2 mjames 2963
#define EXTI_RTSR_TR2                       EXTI_RTSR_TR2_Msk                  /*!< Rising trigger event configuration bit of line 2 */
2964
#define EXTI_RTSR_TR3_Pos                   (3U)                               
9 mjames 2965
#define EXTI_RTSR_TR3_Msk                   (0x1UL << EXTI_RTSR_TR3_Pos)        /*!< 0x00000008 */
2 mjames 2966
#define EXTI_RTSR_TR3                       EXTI_RTSR_TR3_Msk                  /*!< Rising trigger event configuration bit of line 3 */
2967
#define EXTI_RTSR_TR4_Pos                   (4U)                               
9 mjames 2968
#define EXTI_RTSR_TR4_Msk                   (0x1UL << EXTI_RTSR_TR4_Pos)        /*!< 0x00000010 */
2 mjames 2969
#define EXTI_RTSR_TR4                       EXTI_RTSR_TR4_Msk                  /*!< Rising trigger event configuration bit of line 4 */
2970
#define EXTI_RTSR_TR5_Pos                   (5U)                               
9 mjames 2971
#define EXTI_RTSR_TR5_Msk                   (0x1UL << EXTI_RTSR_TR5_Pos)        /*!< 0x00000020 */
2 mjames 2972
#define EXTI_RTSR_TR5                       EXTI_RTSR_TR5_Msk                  /*!< Rising trigger event configuration bit of line 5 */
2973
#define EXTI_RTSR_TR6_Pos                   (6U)                               
9 mjames 2974
#define EXTI_RTSR_TR6_Msk                   (0x1UL << EXTI_RTSR_TR6_Pos)        /*!< 0x00000040 */
2 mjames 2975
#define EXTI_RTSR_TR6                       EXTI_RTSR_TR6_Msk                  /*!< Rising trigger event configuration bit of line 6 */
2976
#define EXTI_RTSR_TR7_Pos                   (7U)                               
9 mjames 2977
#define EXTI_RTSR_TR7_Msk                   (0x1UL << EXTI_RTSR_TR7_Pos)        /*!< 0x00000080 */
2 mjames 2978
#define EXTI_RTSR_TR7                       EXTI_RTSR_TR7_Msk                  /*!< Rising trigger event configuration bit of line 7 */
2979
#define EXTI_RTSR_TR8_Pos                   (8U)                               
9 mjames 2980
#define EXTI_RTSR_TR8_Msk                   (0x1UL << EXTI_RTSR_TR8_Pos)        /*!< 0x00000100 */
2 mjames 2981
#define EXTI_RTSR_TR8                       EXTI_RTSR_TR8_Msk                  /*!< Rising trigger event configuration bit of line 8 */
2982
#define EXTI_RTSR_TR9_Pos                   (9U)                               
9 mjames 2983
#define EXTI_RTSR_TR9_Msk                   (0x1UL << EXTI_RTSR_TR9_Pos)        /*!< 0x00000200 */
2 mjames 2984
#define EXTI_RTSR_TR9                       EXTI_RTSR_TR9_Msk                  /*!< Rising trigger event configuration bit of line 9 */
2985
#define EXTI_RTSR_TR10_Pos                  (10U)                              
9 mjames 2986
#define EXTI_RTSR_TR10_Msk                  (0x1UL << EXTI_RTSR_TR10_Pos)       /*!< 0x00000400 */
2 mjames 2987
#define EXTI_RTSR_TR10                      EXTI_RTSR_TR10_Msk                 /*!< Rising trigger event configuration bit of line 10 */
2988
#define EXTI_RTSR_TR11_Pos                  (11U)                              
9 mjames 2989
#define EXTI_RTSR_TR11_Msk                  (0x1UL << EXTI_RTSR_TR11_Pos)       /*!< 0x00000800 */
2 mjames 2990
#define EXTI_RTSR_TR11                      EXTI_RTSR_TR11_Msk                 /*!< Rising trigger event configuration bit of line 11 */
2991
#define EXTI_RTSR_TR12_Pos                  (12U)                              
9 mjames 2992
#define EXTI_RTSR_TR12_Msk                  (0x1UL << EXTI_RTSR_TR12_Pos)       /*!< 0x00001000 */
2 mjames 2993
#define EXTI_RTSR_TR12                      EXTI_RTSR_TR12_Msk                 /*!< Rising trigger event configuration bit of line 12 */
2994
#define EXTI_RTSR_TR13_Pos                  (13U)                              
9 mjames 2995
#define EXTI_RTSR_TR13_Msk                  (0x1UL << EXTI_RTSR_TR13_Pos)       /*!< 0x00002000 */
2 mjames 2996
#define EXTI_RTSR_TR13                      EXTI_RTSR_TR13_Msk                 /*!< Rising trigger event configuration bit of line 13 */
2997
#define EXTI_RTSR_TR14_Pos                  (14U)                              
9 mjames 2998
#define EXTI_RTSR_TR14_Msk                  (0x1UL << EXTI_RTSR_TR14_Pos)       /*!< 0x00004000 */
2 mjames 2999
#define EXTI_RTSR_TR14                      EXTI_RTSR_TR14_Msk                 /*!< Rising trigger event configuration bit of line 14 */
3000
#define EXTI_RTSR_TR15_Pos                  (15U)                              
9 mjames 3001
#define EXTI_RTSR_TR15_Msk                  (0x1UL << EXTI_RTSR_TR15_Pos)       /*!< 0x00008000 */
2 mjames 3002
#define EXTI_RTSR_TR15                      EXTI_RTSR_TR15_Msk                 /*!< Rising trigger event configuration bit of line 15 */
3003
#define EXTI_RTSR_TR16_Pos                  (16U)                              
9 mjames 3004
#define EXTI_RTSR_TR16_Msk                  (0x1UL << EXTI_RTSR_TR16_Pos)       /*!< 0x00010000 */
2 mjames 3005
#define EXTI_RTSR_TR16                      EXTI_RTSR_TR16_Msk                 /*!< Rising trigger event configuration bit of line 16 */
3006
#define EXTI_RTSR_TR17_Pos                  (17U)                              
9 mjames 3007
#define EXTI_RTSR_TR17_Msk                  (0x1UL << EXTI_RTSR_TR17_Pos)       /*!< 0x00020000 */
2 mjames 3008
#define EXTI_RTSR_TR17                      EXTI_RTSR_TR17_Msk                 /*!< Rising trigger event configuration bit of line 17 */
3009
#define EXTI_RTSR_TR18_Pos                  (18U)                              
9 mjames 3010
#define EXTI_RTSR_TR18_Msk                  (0x1UL << EXTI_RTSR_TR18_Pos)       /*!< 0x00040000 */
2 mjames 3011
#define EXTI_RTSR_TR18                      EXTI_RTSR_TR18_Msk                 /*!< Rising trigger event configuration bit of line 18 */
3012
 
3013
/* References Defines */
3014
#define  EXTI_RTSR_RT0 EXTI_RTSR_TR0
3015
#define  EXTI_RTSR_RT1 EXTI_RTSR_TR1
3016
#define  EXTI_RTSR_RT2 EXTI_RTSR_TR2
3017
#define  EXTI_RTSR_RT3 EXTI_RTSR_TR3
3018
#define  EXTI_RTSR_RT4 EXTI_RTSR_TR4
3019
#define  EXTI_RTSR_RT5 EXTI_RTSR_TR5
3020
#define  EXTI_RTSR_RT6 EXTI_RTSR_TR6
3021
#define  EXTI_RTSR_RT7 EXTI_RTSR_TR7
3022
#define  EXTI_RTSR_RT8 EXTI_RTSR_TR8
3023
#define  EXTI_RTSR_RT9 EXTI_RTSR_TR9
3024
#define  EXTI_RTSR_RT10 EXTI_RTSR_TR10
3025
#define  EXTI_RTSR_RT11 EXTI_RTSR_TR11
3026
#define  EXTI_RTSR_RT12 EXTI_RTSR_TR12
3027
#define  EXTI_RTSR_RT13 EXTI_RTSR_TR13
3028
#define  EXTI_RTSR_RT14 EXTI_RTSR_TR14
3029
#define  EXTI_RTSR_RT15 EXTI_RTSR_TR15
3030
#define  EXTI_RTSR_RT16 EXTI_RTSR_TR16
3031
#define  EXTI_RTSR_RT17 EXTI_RTSR_TR17
3032
#define  EXTI_RTSR_RT18 EXTI_RTSR_TR18
3033
 
3034
/******************  Bit definition for EXTI_FTSR register  *******************/
3035
#define EXTI_FTSR_TR0_Pos                   (0U)                               
9 mjames 3036
#define EXTI_FTSR_TR0_Msk                   (0x1UL << EXTI_FTSR_TR0_Pos)        /*!< 0x00000001 */
2 mjames 3037
#define EXTI_FTSR_TR0                       EXTI_FTSR_TR0_Msk                  /*!< Falling trigger event configuration bit of line 0 */
3038
#define EXTI_FTSR_TR1_Pos                   (1U)                               
9 mjames 3039
#define EXTI_FTSR_TR1_Msk                   (0x1UL << EXTI_FTSR_TR1_Pos)        /*!< 0x00000002 */
2 mjames 3040
#define EXTI_FTSR_TR1                       EXTI_FTSR_TR1_Msk                  /*!< Falling trigger event configuration bit of line 1 */
3041
#define EXTI_FTSR_TR2_Pos                   (2U)                               
9 mjames 3042
#define EXTI_FTSR_TR2_Msk                   (0x1UL << EXTI_FTSR_TR2_Pos)        /*!< 0x00000004 */
2 mjames 3043
#define EXTI_FTSR_TR2                       EXTI_FTSR_TR2_Msk                  /*!< Falling trigger event configuration bit of line 2 */
3044
#define EXTI_FTSR_TR3_Pos                   (3U)                               
9 mjames 3045
#define EXTI_FTSR_TR3_Msk                   (0x1UL << EXTI_FTSR_TR3_Pos)        /*!< 0x00000008 */
2 mjames 3046
#define EXTI_FTSR_TR3                       EXTI_FTSR_TR3_Msk                  /*!< Falling trigger event configuration bit of line 3 */
3047
#define EXTI_FTSR_TR4_Pos                   (4U)                               
9 mjames 3048
#define EXTI_FTSR_TR4_Msk                   (0x1UL << EXTI_FTSR_TR4_Pos)        /*!< 0x00000010 */
2 mjames 3049
#define EXTI_FTSR_TR4                       EXTI_FTSR_TR4_Msk                  /*!< Falling trigger event configuration bit of line 4 */
3050
#define EXTI_FTSR_TR5_Pos                   (5U)                               
9 mjames 3051
#define EXTI_FTSR_TR5_Msk                   (0x1UL << EXTI_FTSR_TR5_Pos)        /*!< 0x00000020 */
2 mjames 3052
#define EXTI_FTSR_TR5                       EXTI_FTSR_TR5_Msk                  /*!< Falling trigger event configuration bit of line 5 */
3053
#define EXTI_FTSR_TR6_Pos                   (6U)                               
9 mjames 3054
#define EXTI_FTSR_TR6_Msk                   (0x1UL << EXTI_FTSR_TR6_Pos)        /*!< 0x00000040 */
2 mjames 3055
#define EXTI_FTSR_TR6                       EXTI_FTSR_TR6_Msk                  /*!< Falling trigger event configuration bit of line 6 */
3056
#define EXTI_FTSR_TR7_Pos                   (7U)                               
9 mjames 3057
#define EXTI_FTSR_TR7_Msk                   (0x1UL << EXTI_FTSR_TR7_Pos)        /*!< 0x00000080 */
2 mjames 3058
#define EXTI_FTSR_TR7                       EXTI_FTSR_TR7_Msk                  /*!< Falling trigger event configuration bit of line 7 */
3059
#define EXTI_FTSR_TR8_Pos                   (8U)                               
9 mjames 3060
#define EXTI_FTSR_TR8_Msk                   (0x1UL << EXTI_FTSR_TR8_Pos)        /*!< 0x00000100 */
2 mjames 3061
#define EXTI_FTSR_TR8                       EXTI_FTSR_TR8_Msk                  /*!< Falling trigger event configuration bit of line 8 */
3062
#define EXTI_FTSR_TR9_Pos                   (9U)                               
9 mjames 3063
#define EXTI_FTSR_TR9_Msk                   (0x1UL << EXTI_FTSR_TR9_Pos)        /*!< 0x00000200 */
2 mjames 3064
#define EXTI_FTSR_TR9                       EXTI_FTSR_TR9_Msk                  /*!< Falling trigger event configuration bit of line 9 */
3065
#define EXTI_FTSR_TR10_Pos                  (10U)                              
9 mjames 3066
#define EXTI_FTSR_TR10_Msk                  (0x1UL << EXTI_FTSR_TR10_Pos)       /*!< 0x00000400 */
2 mjames 3067
#define EXTI_FTSR_TR10                      EXTI_FTSR_TR10_Msk                 /*!< Falling trigger event configuration bit of line 10 */
3068
#define EXTI_FTSR_TR11_Pos                  (11U)                              
9 mjames 3069
#define EXTI_FTSR_TR11_Msk                  (0x1UL << EXTI_FTSR_TR11_Pos)       /*!< 0x00000800 */
2 mjames 3070
#define EXTI_FTSR_TR11                      EXTI_FTSR_TR11_Msk                 /*!< Falling trigger event configuration bit of line 11 */
3071
#define EXTI_FTSR_TR12_Pos                  (12U)                              
9 mjames 3072
#define EXTI_FTSR_TR12_Msk                  (0x1UL << EXTI_FTSR_TR12_Pos)       /*!< 0x00001000 */
2 mjames 3073
#define EXTI_FTSR_TR12                      EXTI_FTSR_TR12_Msk                 /*!< Falling trigger event configuration bit of line 12 */
3074
#define EXTI_FTSR_TR13_Pos                  (13U)                              
9 mjames 3075
#define EXTI_FTSR_TR13_Msk                  (0x1UL << EXTI_FTSR_TR13_Pos)       /*!< 0x00002000 */
2 mjames 3076
#define EXTI_FTSR_TR13                      EXTI_FTSR_TR13_Msk                 /*!< Falling trigger event configuration bit of line 13 */
3077
#define EXTI_FTSR_TR14_Pos                  (14U)                              
9 mjames 3078
#define EXTI_FTSR_TR14_Msk                  (0x1UL << EXTI_FTSR_TR14_Pos)       /*!< 0x00004000 */
2 mjames 3079
#define EXTI_FTSR_TR14                      EXTI_FTSR_TR14_Msk                 /*!< Falling trigger event configuration bit of line 14 */
3080
#define EXTI_FTSR_TR15_Pos                  (15U)                              
9 mjames 3081
#define EXTI_FTSR_TR15_Msk                  (0x1UL << EXTI_FTSR_TR15_Pos)       /*!< 0x00008000 */
2 mjames 3082
#define EXTI_FTSR_TR15                      EXTI_FTSR_TR15_Msk                 /*!< Falling trigger event configuration bit of line 15 */
3083
#define EXTI_FTSR_TR16_Pos                  (16U)                              
9 mjames 3084
#define EXTI_FTSR_TR16_Msk                  (0x1UL << EXTI_FTSR_TR16_Pos)       /*!< 0x00010000 */
2 mjames 3085
#define EXTI_FTSR_TR16                      EXTI_FTSR_TR16_Msk                 /*!< Falling trigger event configuration bit of line 16 */
3086
#define EXTI_FTSR_TR17_Pos                  (17U)                              
9 mjames 3087
#define EXTI_FTSR_TR17_Msk                  (0x1UL << EXTI_FTSR_TR17_Pos)       /*!< 0x00020000 */
2 mjames 3088
#define EXTI_FTSR_TR17                      EXTI_FTSR_TR17_Msk                 /*!< Falling trigger event configuration bit of line 17 */
3089
#define EXTI_FTSR_TR18_Pos                  (18U)                              
9 mjames 3090
#define EXTI_FTSR_TR18_Msk                  (0x1UL << EXTI_FTSR_TR18_Pos)       /*!< 0x00040000 */
2 mjames 3091
#define EXTI_FTSR_TR18                      EXTI_FTSR_TR18_Msk                 /*!< Falling trigger event configuration bit of line 18 */
3092
 
3093
/* References Defines */
3094
#define  EXTI_FTSR_FT0 EXTI_FTSR_TR0
3095
#define  EXTI_FTSR_FT1 EXTI_FTSR_TR1
3096
#define  EXTI_FTSR_FT2 EXTI_FTSR_TR2
3097
#define  EXTI_FTSR_FT3 EXTI_FTSR_TR3
3098
#define  EXTI_FTSR_FT4 EXTI_FTSR_TR4
3099
#define  EXTI_FTSR_FT5 EXTI_FTSR_TR5
3100
#define  EXTI_FTSR_FT6 EXTI_FTSR_TR6
3101
#define  EXTI_FTSR_FT7 EXTI_FTSR_TR7
3102
#define  EXTI_FTSR_FT8 EXTI_FTSR_TR8
3103
#define  EXTI_FTSR_FT9 EXTI_FTSR_TR9
3104
#define  EXTI_FTSR_FT10 EXTI_FTSR_TR10
3105
#define  EXTI_FTSR_FT11 EXTI_FTSR_TR11
3106
#define  EXTI_FTSR_FT12 EXTI_FTSR_TR12
3107
#define  EXTI_FTSR_FT13 EXTI_FTSR_TR13
3108
#define  EXTI_FTSR_FT14 EXTI_FTSR_TR14
3109
#define  EXTI_FTSR_FT15 EXTI_FTSR_TR15
3110
#define  EXTI_FTSR_FT16 EXTI_FTSR_TR16
3111
#define  EXTI_FTSR_FT17 EXTI_FTSR_TR17
3112
#define  EXTI_FTSR_FT18 EXTI_FTSR_TR18
3113
 
3114
/******************  Bit definition for EXTI_SWIER register  ******************/
3115
#define EXTI_SWIER_SWIER0_Pos               (0U)                               
9 mjames 3116
#define EXTI_SWIER_SWIER0_Msk               (0x1UL << EXTI_SWIER_SWIER0_Pos)    /*!< 0x00000001 */
2 mjames 3117
#define EXTI_SWIER_SWIER0                   EXTI_SWIER_SWIER0_Msk              /*!< Software Interrupt on line 0 */
3118
#define EXTI_SWIER_SWIER1_Pos               (1U)                               
9 mjames 3119
#define EXTI_SWIER_SWIER1_Msk               (0x1UL << EXTI_SWIER_SWIER1_Pos)    /*!< 0x00000002 */
2 mjames 3120
#define EXTI_SWIER_SWIER1                   EXTI_SWIER_SWIER1_Msk              /*!< Software Interrupt on line 1 */
3121
#define EXTI_SWIER_SWIER2_Pos               (2U)                               
9 mjames 3122
#define EXTI_SWIER_SWIER2_Msk               (0x1UL << EXTI_SWIER_SWIER2_Pos)    /*!< 0x00000004 */
2 mjames 3123
#define EXTI_SWIER_SWIER2                   EXTI_SWIER_SWIER2_Msk              /*!< Software Interrupt on line 2 */
3124
#define EXTI_SWIER_SWIER3_Pos               (3U)                               
9 mjames 3125
#define EXTI_SWIER_SWIER3_Msk               (0x1UL << EXTI_SWIER_SWIER3_Pos)    /*!< 0x00000008 */
2 mjames 3126
#define EXTI_SWIER_SWIER3                   EXTI_SWIER_SWIER3_Msk              /*!< Software Interrupt on line 3 */
3127
#define EXTI_SWIER_SWIER4_Pos               (4U)                               
9 mjames 3128
#define EXTI_SWIER_SWIER4_Msk               (0x1UL << EXTI_SWIER_SWIER4_Pos)    /*!< 0x00000010 */
2 mjames 3129
#define EXTI_SWIER_SWIER4                   EXTI_SWIER_SWIER4_Msk              /*!< Software Interrupt on line 4 */
3130
#define EXTI_SWIER_SWIER5_Pos               (5U)                               
9 mjames 3131
#define EXTI_SWIER_SWIER5_Msk               (0x1UL << EXTI_SWIER_SWIER5_Pos)    /*!< 0x00000020 */
2 mjames 3132
#define EXTI_SWIER_SWIER5                   EXTI_SWIER_SWIER5_Msk              /*!< Software Interrupt on line 5 */
3133
#define EXTI_SWIER_SWIER6_Pos               (6U)                               
9 mjames 3134
#define EXTI_SWIER_SWIER6_Msk               (0x1UL << EXTI_SWIER_SWIER6_Pos)    /*!< 0x00000040 */
2 mjames 3135
#define EXTI_SWIER_SWIER6                   EXTI_SWIER_SWIER6_Msk              /*!< Software Interrupt on line 6 */
3136
#define EXTI_SWIER_SWIER7_Pos               (7U)                               
9 mjames 3137
#define EXTI_SWIER_SWIER7_Msk               (0x1UL << EXTI_SWIER_SWIER7_Pos)    /*!< 0x00000080 */
2 mjames 3138
#define EXTI_SWIER_SWIER7                   EXTI_SWIER_SWIER7_Msk              /*!< Software Interrupt on line 7 */
3139
#define EXTI_SWIER_SWIER8_Pos               (8U)                               
9 mjames 3140
#define EXTI_SWIER_SWIER8_Msk               (0x1UL << EXTI_SWIER_SWIER8_Pos)    /*!< 0x00000100 */
2 mjames 3141
#define EXTI_SWIER_SWIER8                   EXTI_SWIER_SWIER8_Msk              /*!< Software Interrupt on line 8 */
3142
#define EXTI_SWIER_SWIER9_Pos               (9U)                               
9 mjames 3143
#define EXTI_SWIER_SWIER9_Msk               (0x1UL << EXTI_SWIER_SWIER9_Pos)    /*!< 0x00000200 */
2 mjames 3144
#define EXTI_SWIER_SWIER9                   EXTI_SWIER_SWIER9_Msk              /*!< Software Interrupt on line 9 */
3145
#define EXTI_SWIER_SWIER10_Pos              (10U)                              
9 mjames 3146
#define EXTI_SWIER_SWIER10_Msk              (0x1UL << EXTI_SWIER_SWIER10_Pos)   /*!< 0x00000400 */
2 mjames 3147
#define EXTI_SWIER_SWIER10                  EXTI_SWIER_SWIER10_Msk             /*!< Software Interrupt on line 10 */
3148
#define EXTI_SWIER_SWIER11_Pos              (11U)                              
9 mjames 3149
#define EXTI_SWIER_SWIER11_Msk              (0x1UL << EXTI_SWIER_SWIER11_Pos)   /*!< 0x00000800 */
2 mjames 3150
#define EXTI_SWIER_SWIER11                  EXTI_SWIER_SWIER11_Msk             /*!< Software Interrupt on line 11 */
3151
#define EXTI_SWIER_SWIER12_Pos              (12U)                              
9 mjames 3152
#define EXTI_SWIER_SWIER12_Msk              (0x1UL << EXTI_SWIER_SWIER12_Pos)   /*!< 0x00001000 */
2 mjames 3153
#define EXTI_SWIER_SWIER12                  EXTI_SWIER_SWIER12_Msk             /*!< Software Interrupt on line 12 */
3154
#define EXTI_SWIER_SWIER13_Pos              (13U)                              
9 mjames 3155
#define EXTI_SWIER_SWIER13_Msk              (0x1UL << EXTI_SWIER_SWIER13_Pos)   /*!< 0x00002000 */
2 mjames 3156
#define EXTI_SWIER_SWIER13                  EXTI_SWIER_SWIER13_Msk             /*!< Software Interrupt on line 13 */
3157
#define EXTI_SWIER_SWIER14_Pos              (14U)                              
9 mjames 3158
#define EXTI_SWIER_SWIER14_Msk              (0x1UL << EXTI_SWIER_SWIER14_Pos)   /*!< 0x00004000 */
2 mjames 3159
#define EXTI_SWIER_SWIER14                  EXTI_SWIER_SWIER14_Msk             /*!< Software Interrupt on line 14 */
3160
#define EXTI_SWIER_SWIER15_Pos              (15U)                              
9 mjames 3161
#define EXTI_SWIER_SWIER15_Msk              (0x1UL << EXTI_SWIER_SWIER15_Pos)   /*!< 0x00008000 */
2 mjames 3162
#define EXTI_SWIER_SWIER15                  EXTI_SWIER_SWIER15_Msk             /*!< Software Interrupt on line 15 */
3163
#define EXTI_SWIER_SWIER16_Pos              (16U)                              
9 mjames 3164
#define EXTI_SWIER_SWIER16_Msk              (0x1UL << EXTI_SWIER_SWIER16_Pos)   /*!< 0x00010000 */
2 mjames 3165
#define EXTI_SWIER_SWIER16                  EXTI_SWIER_SWIER16_Msk             /*!< Software Interrupt on line 16 */
3166
#define EXTI_SWIER_SWIER17_Pos              (17U)                              
9 mjames 3167
#define EXTI_SWIER_SWIER17_Msk              (0x1UL << EXTI_SWIER_SWIER17_Pos)   /*!< 0x00020000 */
2 mjames 3168
#define EXTI_SWIER_SWIER17                  EXTI_SWIER_SWIER17_Msk             /*!< Software Interrupt on line 17 */
3169
#define EXTI_SWIER_SWIER18_Pos              (18U)                              
9 mjames 3170
#define EXTI_SWIER_SWIER18_Msk              (0x1UL << EXTI_SWIER_SWIER18_Pos)   /*!< 0x00040000 */
2 mjames 3171
#define EXTI_SWIER_SWIER18                  EXTI_SWIER_SWIER18_Msk             /*!< Software Interrupt on line 18 */
3172
 
3173
/* References Defines */
3174
#define  EXTI_SWIER_SWI0 EXTI_SWIER_SWIER0
3175
#define  EXTI_SWIER_SWI1 EXTI_SWIER_SWIER1
3176
#define  EXTI_SWIER_SWI2 EXTI_SWIER_SWIER2
3177
#define  EXTI_SWIER_SWI3 EXTI_SWIER_SWIER3
3178
#define  EXTI_SWIER_SWI4 EXTI_SWIER_SWIER4
3179
#define  EXTI_SWIER_SWI5 EXTI_SWIER_SWIER5
3180
#define  EXTI_SWIER_SWI6 EXTI_SWIER_SWIER6
3181
#define  EXTI_SWIER_SWI7 EXTI_SWIER_SWIER7
3182
#define  EXTI_SWIER_SWI8 EXTI_SWIER_SWIER8
3183
#define  EXTI_SWIER_SWI9 EXTI_SWIER_SWIER9
3184
#define  EXTI_SWIER_SWI10 EXTI_SWIER_SWIER10
3185
#define  EXTI_SWIER_SWI11 EXTI_SWIER_SWIER11
3186
#define  EXTI_SWIER_SWI12 EXTI_SWIER_SWIER12
3187
#define  EXTI_SWIER_SWI13 EXTI_SWIER_SWIER13
3188
#define  EXTI_SWIER_SWI14 EXTI_SWIER_SWIER14
3189
#define  EXTI_SWIER_SWI15 EXTI_SWIER_SWIER15
3190
#define  EXTI_SWIER_SWI16 EXTI_SWIER_SWIER16
3191
#define  EXTI_SWIER_SWI17 EXTI_SWIER_SWIER17
3192
#define  EXTI_SWIER_SWI18 EXTI_SWIER_SWIER18
3193
 
3194
/*******************  Bit definition for EXTI_PR register  ********************/
3195
#define EXTI_PR_PR0_Pos                     (0U)                               
9 mjames 3196
#define EXTI_PR_PR0_Msk                     (0x1UL << EXTI_PR_PR0_Pos)          /*!< 0x00000001 */
2 mjames 3197
#define EXTI_PR_PR0                         EXTI_PR_PR0_Msk                    /*!< Pending bit for line 0 */
3198
#define EXTI_PR_PR1_Pos                     (1U)                               
9 mjames 3199
#define EXTI_PR_PR1_Msk                     (0x1UL << EXTI_PR_PR1_Pos)          /*!< 0x00000002 */
2 mjames 3200
#define EXTI_PR_PR1                         EXTI_PR_PR1_Msk                    /*!< Pending bit for line 1 */
3201
#define EXTI_PR_PR2_Pos                     (2U)                               
9 mjames 3202
#define EXTI_PR_PR2_Msk                     (0x1UL << EXTI_PR_PR2_Pos)          /*!< 0x00000004 */
2 mjames 3203
#define EXTI_PR_PR2                         EXTI_PR_PR2_Msk                    /*!< Pending bit for line 2 */
3204
#define EXTI_PR_PR3_Pos                     (3U)                               
9 mjames 3205
#define EXTI_PR_PR3_Msk                     (0x1UL << EXTI_PR_PR3_Pos)          /*!< 0x00000008 */
2 mjames 3206
#define EXTI_PR_PR3                         EXTI_PR_PR3_Msk                    /*!< Pending bit for line 3 */
3207
#define EXTI_PR_PR4_Pos                     (4U)                               
9 mjames 3208
#define EXTI_PR_PR4_Msk                     (0x1UL << EXTI_PR_PR4_Pos)          /*!< 0x00000010 */
2 mjames 3209
#define EXTI_PR_PR4                         EXTI_PR_PR4_Msk                    /*!< Pending bit for line 4 */
3210
#define EXTI_PR_PR5_Pos                     (5U)                               
9 mjames 3211
#define EXTI_PR_PR5_Msk                     (0x1UL << EXTI_PR_PR5_Pos)          /*!< 0x00000020 */
2 mjames 3212
#define EXTI_PR_PR5                         EXTI_PR_PR5_Msk                    /*!< Pending bit for line 5 */
3213
#define EXTI_PR_PR6_Pos                     (6U)                               
9 mjames 3214
#define EXTI_PR_PR6_Msk                     (0x1UL << EXTI_PR_PR6_Pos)          /*!< 0x00000040 */
2 mjames 3215
#define EXTI_PR_PR6                         EXTI_PR_PR6_Msk                    /*!< Pending bit for line 6 */
3216
#define EXTI_PR_PR7_Pos                     (7U)                               
9 mjames 3217
#define EXTI_PR_PR7_Msk                     (0x1UL << EXTI_PR_PR7_Pos)          /*!< 0x00000080 */
2 mjames 3218
#define EXTI_PR_PR7                         EXTI_PR_PR7_Msk                    /*!< Pending bit for line 7 */
3219
#define EXTI_PR_PR8_Pos                     (8U)                               
9 mjames 3220
#define EXTI_PR_PR8_Msk                     (0x1UL << EXTI_PR_PR8_Pos)          /*!< 0x00000100 */
2 mjames 3221
#define EXTI_PR_PR8                         EXTI_PR_PR8_Msk                    /*!< Pending bit for line 8 */
3222
#define EXTI_PR_PR9_Pos                     (9U)                               
9 mjames 3223
#define EXTI_PR_PR9_Msk                     (0x1UL << EXTI_PR_PR9_Pos)          /*!< 0x00000200 */
2 mjames 3224
#define EXTI_PR_PR9                         EXTI_PR_PR9_Msk                    /*!< Pending bit for line 9 */
3225
#define EXTI_PR_PR10_Pos                    (10U)                              
9 mjames 3226
#define EXTI_PR_PR10_Msk                    (0x1UL << EXTI_PR_PR10_Pos)         /*!< 0x00000400 */
2 mjames 3227
#define EXTI_PR_PR10                        EXTI_PR_PR10_Msk                   /*!< Pending bit for line 10 */
3228
#define EXTI_PR_PR11_Pos                    (11U)                              
9 mjames 3229
#define EXTI_PR_PR11_Msk                    (0x1UL << EXTI_PR_PR11_Pos)         /*!< 0x00000800 */
2 mjames 3230
#define EXTI_PR_PR11                        EXTI_PR_PR11_Msk                   /*!< Pending bit for line 11 */
3231
#define EXTI_PR_PR12_Pos                    (12U)                              
9 mjames 3232
#define EXTI_PR_PR12_Msk                    (0x1UL << EXTI_PR_PR12_Pos)         /*!< 0x00001000 */
2 mjames 3233
#define EXTI_PR_PR12                        EXTI_PR_PR12_Msk                   /*!< Pending bit for line 12 */
3234
#define EXTI_PR_PR13_Pos                    (13U)                              
9 mjames 3235
#define EXTI_PR_PR13_Msk                    (0x1UL << EXTI_PR_PR13_Pos)         /*!< 0x00002000 */
2 mjames 3236
#define EXTI_PR_PR13                        EXTI_PR_PR13_Msk                   /*!< Pending bit for line 13 */
3237
#define EXTI_PR_PR14_Pos                    (14U)                              
9 mjames 3238
#define EXTI_PR_PR14_Msk                    (0x1UL << EXTI_PR_PR14_Pos)         /*!< 0x00004000 */
2 mjames 3239
#define EXTI_PR_PR14                        EXTI_PR_PR14_Msk                   /*!< Pending bit for line 14 */
3240
#define EXTI_PR_PR15_Pos                    (15U)                              
9 mjames 3241
#define EXTI_PR_PR15_Msk                    (0x1UL << EXTI_PR_PR15_Pos)         /*!< 0x00008000 */
2 mjames 3242
#define EXTI_PR_PR15                        EXTI_PR_PR15_Msk                   /*!< Pending bit for line 15 */
3243
#define EXTI_PR_PR16_Pos                    (16U)                              
9 mjames 3244
#define EXTI_PR_PR16_Msk                    (0x1UL << EXTI_PR_PR16_Pos)         /*!< 0x00010000 */
2 mjames 3245
#define EXTI_PR_PR16                        EXTI_PR_PR16_Msk                   /*!< Pending bit for line 16 */
3246
#define EXTI_PR_PR17_Pos                    (17U)                              
9 mjames 3247
#define EXTI_PR_PR17_Msk                    (0x1UL << EXTI_PR_PR17_Pos)         /*!< 0x00020000 */
2 mjames 3248
#define EXTI_PR_PR17                        EXTI_PR_PR17_Msk                   /*!< Pending bit for line 17 */
3249
#define EXTI_PR_PR18_Pos                    (18U)                              
9 mjames 3250
#define EXTI_PR_PR18_Msk                    (0x1UL << EXTI_PR_PR18_Pos)         /*!< 0x00040000 */
2 mjames 3251
#define EXTI_PR_PR18                        EXTI_PR_PR18_Msk                   /*!< Pending bit for line 18 */
3252
 
3253
/* References Defines */
3254
#define  EXTI_PR_PIF0 EXTI_PR_PR0
3255
#define  EXTI_PR_PIF1 EXTI_PR_PR1
3256
#define  EXTI_PR_PIF2 EXTI_PR_PR2
3257
#define  EXTI_PR_PIF3 EXTI_PR_PR3
3258
#define  EXTI_PR_PIF4 EXTI_PR_PR4
3259
#define  EXTI_PR_PIF5 EXTI_PR_PR5
3260
#define  EXTI_PR_PIF6 EXTI_PR_PR6
3261
#define  EXTI_PR_PIF7 EXTI_PR_PR7
3262
#define  EXTI_PR_PIF8 EXTI_PR_PR8
3263
#define  EXTI_PR_PIF9 EXTI_PR_PR9
3264
#define  EXTI_PR_PIF10 EXTI_PR_PR10
3265
#define  EXTI_PR_PIF11 EXTI_PR_PR11
3266
#define  EXTI_PR_PIF12 EXTI_PR_PR12
3267
#define  EXTI_PR_PIF13 EXTI_PR_PR13
3268
#define  EXTI_PR_PIF14 EXTI_PR_PR14
3269
#define  EXTI_PR_PIF15 EXTI_PR_PR15
3270
#define  EXTI_PR_PIF16 EXTI_PR_PR16
3271
#define  EXTI_PR_PIF17 EXTI_PR_PR17
3272
#define  EXTI_PR_PIF18 EXTI_PR_PR18
3273
 
3274
/******************************************************************************/
3275
/*                                                                            */
3276
/*                             DMA Controller                                 */
3277
/*                                                                            */
3278
/******************************************************************************/
3279
 
3280
/*******************  Bit definition for DMA_ISR register  ********************/
3281
#define DMA_ISR_GIF1_Pos                    (0U)                               
9 mjames 3282
#define DMA_ISR_GIF1_Msk                    (0x1UL << DMA_ISR_GIF1_Pos)         /*!< 0x00000001 */
2 mjames 3283
#define DMA_ISR_GIF1                        DMA_ISR_GIF1_Msk                   /*!< Channel 1 Global interrupt flag */
3284
#define DMA_ISR_TCIF1_Pos                   (1U)                               
9 mjames 3285
#define DMA_ISR_TCIF1_Msk                   (0x1UL << DMA_ISR_TCIF1_Pos)        /*!< 0x00000002 */
2 mjames 3286
#define DMA_ISR_TCIF1                       DMA_ISR_TCIF1_Msk                  /*!< Channel 1 Transfer Complete flag */
3287
#define DMA_ISR_HTIF1_Pos                   (2U)                               
9 mjames 3288
#define DMA_ISR_HTIF1_Msk                   (0x1UL << DMA_ISR_HTIF1_Pos)        /*!< 0x00000004 */
2 mjames 3289
#define DMA_ISR_HTIF1                       DMA_ISR_HTIF1_Msk                  /*!< Channel 1 Half Transfer flag */
3290
#define DMA_ISR_TEIF1_Pos                   (3U)                               
9 mjames 3291
#define DMA_ISR_TEIF1_Msk                   (0x1UL << DMA_ISR_TEIF1_Pos)        /*!< 0x00000008 */
2 mjames 3292
#define DMA_ISR_TEIF1                       DMA_ISR_TEIF1_Msk                  /*!< Channel 1 Transfer Error flag */
3293
#define DMA_ISR_GIF2_Pos                    (4U)                               
9 mjames 3294
#define DMA_ISR_GIF2_Msk                    (0x1UL << DMA_ISR_GIF2_Pos)         /*!< 0x00000010 */
2 mjames 3295
#define DMA_ISR_GIF2                        DMA_ISR_GIF2_Msk                   /*!< Channel 2 Global interrupt flag */
3296
#define DMA_ISR_TCIF2_Pos                   (5U)                               
9 mjames 3297
#define DMA_ISR_TCIF2_Msk                   (0x1UL << DMA_ISR_TCIF2_Pos)        /*!< 0x00000020 */
2 mjames 3298
#define DMA_ISR_TCIF2                       DMA_ISR_TCIF2_Msk                  /*!< Channel 2 Transfer Complete flag */
3299
#define DMA_ISR_HTIF2_Pos                   (6U)                               
9 mjames 3300
#define DMA_ISR_HTIF2_Msk                   (0x1UL << DMA_ISR_HTIF2_Pos)        /*!< 0x00000040 */
2 mjames 3301
#define DMA_ISR_HTIF2                       DMA_ISR_HTIF2_Msk                  /*!< Channel 2 Half Transfer flag */
3302
#define DMA_ISR_TEIF2_Pos                   (7U)                               
9 mjames 3303
#define DMA_ISR_TEIF2_Msk                   (0x1UL << DMA_ISR_TEIF2_Pos)        /*!< 0x00000080 */
2 mjames 3304
#define DMA_ISR_TEIF2                       DMA_ISR_TEIF2_Msk                  /*!< Channel 2 Transfer Error flag */
3305
#define DMA_ISR_GIF3_Pos                    (8U)                               
9 mjames 3306
#define DMA_ISR_GIF3_Msk                    (0x1UL << DMA_ISR_GIF3_Pos)         /*!< 0x00000100 */
2 mjames 3307
#define DMA_ISR_GIF3                        DMA_ISR_GIF3_Msk                   /*!< Channel 3 Global interrupt flag */
3308
#define DMA_ISR_TCIF3_Pos                   (9U)                               
9 mjames 3309
#define DMA_ISR_TCIF3_Msk                   (0x1UL << DMA_ISR_TCIF3_Pos)        /*!< 0x00000200 */
2 mjames 3310
#define DMA_ISR_TCIF3                       DMA_ISR_TCIF3_Msk                  /*!< Channel 3 Transfer Complete flag */
3311
#define DMA_ISR_HTIF3_Pos                   (10U)                              
9 mjames 3312
#define DMA_ISR_HTIF3_Msk                   (0x1UL << DMA_ISR_HTIF3_Pos)        /*!< 0x00000400 */
2 mjames 3313
#define DMA_ISR_HTIF3                       DMA_ISR_HTIF3_Msk                  /*!< Channel 3 Half Transfer flag */
3314
#define DMA_ISR_TEIF3_Pos                   (11U)                              
9 mjames 3315
#define DMA_ISR_TEIF3_Msk                   (0x1UL << DMA_ISR_TEIF3_Pos)        /*!< 0x00000800 */
2 mjames 3316
#define DMA_ISR_TEIF3                       DMA_ISR_TEIF3_Msk                  /*!< Channel 3 Transfer Error flag */
3317
#define DMA_ISR_GIF4_Pos                    (12U)                              
9 mjames 3318
#define DMA_ISR_GIF4_Msk                    (0x1UL << DMA_ISR_GIF4_Pos)         /*!< 0x00001000 */
2 mjames 3319
#define DMA_ISR_GIF4                        DMA_ISR_GIF4_Msk                   /*!< Channel 4 Global interrupt flag */
3320
#define DMA_ISR_TCIF4_Pos                   (13U)                              
9 mjames 3321
#define DMA_ISR_TCIF4_Msk                   (0x1UL << DMA_ISR_TCIF4_Pos)        /*!< 0x00002000 */
2 mjames 3322
#define DMA_ISR_TCIF4                       DMA_ISR_TCIF4_Msk                  /*!< Channel 4 Transfer Complete flag */
3323
#define DMA_ISR_HTIF4_Pos                   (14U)                              
9 mjames 3324
#define DMA_ISR_HTIF4_Msk                   (0x1UL << DMA_ISR_HTIF4_Pos)        /*!< 0x00004000 */
2 mjames 3325
#define DMA_ISR_HTIF4                       DMA_ISR_HTIF4_Msk                  /*!< Channel 4 Half Transfer flag */
3326
#define DMA_ISR_TEIF4_Pos                   (15U)                              
9 mjames 3327
#define DMA_ISR_TEIF4_Msk                   (0x1UL << DMA_ISR_TEIF4_Pos)        /*!< 0x00008000 */
2 mjames 3328
#define DMA_ISR_TEIF4                       DMA_ISR_TEIF4_Msk                  /*!< Channel 4 Transfer Error flag */
3329
#define DMA_ISR_GIF5_Pos                    (16U)                              
9 mjames 3330
#define DMA_ISR_GIF5_Msk                    (0x1UL << DMA_ISR_GIF5_Pos)         /*!< 0x00010000 */
2 mjames 3331
#define DMA_ISR_GIF5                        DMA_ISR_GIF5_Msk                   /*!< Channel 5 Global interrupt flag */
3332
#define DMA_ISR_TCIF5_Pos                   (17U)                              
9 mjames 3333
#define DMA_ISR_TCIF5_Msk                   (0x1UL << DMA_ISR_TCIF5_Pos)        /*!< 0x00020000 */
2 mjames 3334
#define DMA_ISR_TCIF5                       DMA_ISR_TCIF5_Msk                  /*!< Channel 5 Transfer Complete flag */
3335
#define DMA_ISR_HTIF5_Pos                   (18U)                              
9 mjames 3336
#define DMA_ISR_HTIF5_Msk                   (0x1UL << DMA_ISR_HTIF5_Pos)        /*!< 0x00040000 */
2 mjames 3337
#define DMA_ISR_HTIF5                       DMA_ISR_HTIF5_Msk                  /*!< Channel 5 Half Transfer flag */
3338
#define DMA_ISR_TEIF5_Pos                   (19U)                              
9 mjames 3339
#define DMA_ISR_TEIF5_Msk                   (0x1UL << DMA_ISR_TEIF5_Pos)        /*!< 0x00080000 */
2 mjames 3340
#define DMA_ISR_TEIF5                       DMA_ISR_TEIF5_Msk                  /*!< Channel 5 Transfer Error flag */
3341
#define DMA_ISR_GIF6_Pos                    (20U)                              
9 mjames 3342
#define DMA_ISR_GIF6_Msk                    (0x1UL << DMA_ISR_GIF6_Pos)         /*!< 0x00100000 */
2 mjames 3343
#define DMA_ISR_GIF6                        DMA_ISR_GIF6_Msk                   /*!< Channel 6 Global interrupt flag */
3344
#define DMA_ISR_TCIF6_Pos                   (21U)                              
9 mjames 3345
#define DMA_ISR_TCIF6_Msk                   (0x1UL << DMA_ISR_TCIF6_Pos)        /*!< 0x00200000 */
2 mjames 3346
#define DMA_ISR_TCIF6                       DMA_ISR_TCIF6_Msk                  /*!< Channel 6 Transfer Complete flag */
3347
#define DMA_ISR_HTIF6_Pos                   (22U)                              
9 mjames 3348
#define DMA_ISR_HTIF6_Msk                   (0x1UL << DMA_ISR_HTIF6_Pos)        /*!< 0x00400000 */
2 mjames 3349
#define DMA_ISR_HTIF6                       DMA_ISR_HTIF6_Msk                  /*!< Channel 6 Half Transfer flag */
3350
#define DMA_ISR_TEIF6_Pos                   (23U)                              
9 mjames 3351
#define DMA_ISR_TEIF6_Msk                   (0x1UL << DMA_ISR_TEIF6_Pos)        /*!< 0x00800000 */
2 mjames 3352
#define DMA_ISR_TEIF6                       DMA_ISR_TEIF6_Msk                  /*!< Channel 6 Transfer Error flag */
3353
#define DMA_ISR_GIF7_Pos                    (24U)                              
9 mjames 3354
#define DMA_ISR_GIF7_Msk                    (0x1UL << DMA_ISR_GIF7_Pos)         /*!< 0x01000000 */
2 mjames 3355
#define DMA_ISR_GIF7                        DMA_ISR_GIF7_Msk                   /*!< Channel 7 Global interrupt flag */
3356
#define DMA_ISR_TCIF7_Pos                   (25U)                              
9 mjames 3357
#define DMA_ISR_TCIF7_Msk                   (0x1UL << DMA_ISR_TCIF7_Pos)        /*!< 0x02000000 */
2 mjames 3358
#define DMA_ISR_TCIF7                       DMA_ISR_TCIF7_Msk                  /*!< Channel 7 Transfer Complete flag */
3359
#define DMA_ISR_HTIF7_Pos                   (26U)                              
9 mjames 3360
#define DMA_ISR_HTIF7_Msk                   (0x1UL << DMA_ISR_HTIF7_Pos)        /*!< 0x04000000 */
2 mjames 3361
#define DMA_ISR_HTIF7                       DMA_ISR_HTIF7_Msk                  /*!< Channel 7 Half Transfer flag */
3362
#define DMA_ISR_TEIF7_Pos                   (27U)                              
9 mjames 3363
#define DMA_ISR_TEIF7_Msk                   (0x1UL << DMA_ISR_TEIF7_Pos)        /*!< 0x08000000 */
2 mjames 3364
#define DMA_ISR_TEIF7                       DMA_ISR_TEIF7_Msk                  /*!< Channel 7 Transfer Error flag */
3365
 
3366
/*******************  Bit definition for DMA_IFCR register  *******************/
3367
#define DMA_IFCR_CGIF1_Pos                  (0U)                               
9 mjames 3368
#define DMA_IFCR_CGIF1_Msk                  (0x1UL << DMA_IFCR_CGIF1_Pos)       /*!< 0x00000001 */
2 mjames 3369
#define DMA_IFCR_CGIF1                      DMA_IFCR_CGIF1_Msk                 /*!< Channel 1 Global interrupt clear */
3370
#define DMA_IFCR_CTCIF1_Pos                 (1U)                               
9 mjames 3371
#define DMA_IFCR_CTCIF1_Msk                 (0x1UL << DMA_IFCR_CTCIF1_Pos)      /*!< 0x00000002 */
2 mjames 3372
#define DMA_IFCR_CTCIF1                     DMA_IFCR_CTCIF1_Msk                /*!< Channel 1 Transfer Complete clear */
3373
#define DMA_IFCR_CHTIF1_Pos                 (2U)                               
9 mjames 3374
#define DMA_IFCR_CHTIF1_Msk                 (0x1UL << DMA_IFCR_CHTIF1_Pos)      /*!< 0x00000004 */
2 mjames 3375
#define DMA_IFCR_CHTIF1                     DMA_IFCR_CHTIF1_Msk                /*!< Channel 1 Half Transfer clear */
3376
#define DMA_IFCR_CTEIF1_Pos                 (3U)                               
9 mjames 3377
#define DMA_IFCR_CTEIF1_Msk                 (0x1UL << DMA_IFCR_CTEIF1_Pos)      /*!< 0x00000008 */
2 mjames 3378
#define DMA_IFCR_CTEIF1                     DMA_IFCR_CTEIF1_Msk                /*!< Channel 1 Transfer Error clear */
3379
#define DMA_IFCR_CGIF2_Pos                  (4U)                               
9 mjames 3380
#define DMA_IFCR_CGIF2_Msk                  (0x1UL << DMA_IFCR_CGIF2_Pos)       /*!< 0x00000010 */
2 mjames 3381
#define DMA_IFCR_CGIF2                      DMA_IFCR_CGIF2_Msk                 /*!< Channel 2 Global interrupt clear */
3382
#define DMA_IFCR_CTCIF2_Pos                 (5U)                               
9 mjames 3383
#define DMA_IFCR_CTCIF2_Msk                 (0x1UL << DMA_IFCR_CTCIF2_Pos)      /*!< 0x00000020 */
2 mjames 3384
#define DMA_IFCR_CTCIF2                     DMA_IFCR_CTCIF2_Msk                /*!< Channel 2 Transfer Complete clear */
3385
#define DMA_IFCR_CHTIF2_Pos                 (6U)                               
9 mjames 3386
#define DMA_IFCR_CHTIF2_Msk                 (0x1UL << DMA_IFCR_CHTIF2_Pos)      /*!< 0x00000040 */
2 mjames 3387
#define DMA_IFCR_CHTIF2                     DMA_IFCR_CHTIF2_Msk                /*!< Channel 2 Half Transfer clear */
3388
#define DMA_IFCR_CTEIF2_Pos                 (7U)                               
9 mjames 3389
#define DMA_IFCR_CTEIF2_Msk                 (0x1UL << DMA_IFCR_CTEIF2_Pos)      /*!< 0x00000080 */
2 mjames 3390
#define DMA_IFCR_CTEIF2                     DMA_IFCR_CTEIF2_Msk                /*!< Channel 2 Transfer Error clear */
3391
#define DMA_IFCR_CGIF3_Pos                  (8U)                               
9 mjames 3392
#define DMA_IFCR_CGIF3_Msk                  (0x1UL << DMA_IFCR_CGIF3_Pos)       /*!< 0x00000100 */
2 mjames 3393
#define DMA_IFCR_CGIF3                      DMA_IFCR_CGIF3_Msk                 /*!< Channel 3 Global interrupt clear */
3394
#define DMA_IFCR_CTCIF3_Pos                 (9U)                               
9 mjames 3395
#define DMA_IFCR_CTCIF3_Msk                 (0x1UL << DMA_IFCR_CTCIF3_Pos)      /*!< 0x00000200 */
2 mjames 3396
#define DMA_IFCR_CTCIF3                     DMA_IFCR_CTCIF3_Msk                /*!< Channel 3 Transfer Complete clear */
3397
#define DMA_IFCR_CHTIF3_Pos                 (10U)                              
9 mjames 3398
#define DMA_IFCR_CHTIF3_Msk                 (0x1UL << DMA_IFCR_CHTIF3_Pos)      /*!< 0x00000400 */
2 mjames 3399
#define DMA_IFCR_CHTIF3                     DMA_IFCR_CHTIF3_Msk                /*!< Channel 3 Half Transfer clear */
3400
#define DMA_IFCR_CTEIF3_Pos                 (11U)                              
9 mjames 3401
#define DMA_IFCR_CTEIF3_Msk                 (0x1UL << DMA_IFCR_CTEIF3_Pos)      /*!< 0x00000800 */
2 mjames 3402
#define DMA_IFCR_CTEIF3                     DMA_IFCR_CTEIF3_Msk                /*!< Channel 3 Transfer Error clear */
3403
#define DMA_IFCR_CGIF4_Pos                  (12U)                              
9 mjames 3404
#define DMA_IFCR_CGIF4_Msk                  (0x1UL << DMA_IFCR_CGIF4_Pos)       /*!< 0x00001000 */
2 mjames 3405
#define DMA_IFCR_CGIF4                      DMA_IFCR_CGIF4_Msk                 /*!< Channel 4 Global interrupt clear */
3406
#define DMA_IFCR_CTCIF4_Pos                 (13U)                              
9 mjames 3407
#define DMA_IFCR_CTCIF4_Msk                 (0x1UL << DMA_IFCR_CTCIF4_Pos)      /*!< 0x00002000 */
2 mjames 3408
#define DMA_IFCR_CTCIF4                     DMA_IFCR_CTCIF4_Msk                /*!< Channel 4 Transfer Complete clear */
3409
#define DMA_IFCR_CHTIF4_Pos                 (14U)                              
9 mjames 3410
#define DMA_IFCR_CHTIF4_Msk                 (0x1UL << DMA_IFCR_CHTIF4_Pos)      /*!< 0x00004000 */
2 mjames 3411
#define DMA_IFCR_CHTIF4                     DMA_IFCR_CHTIF4_Msk                /*!< Channel 4 Half Transfer clear */
3412
#define DMA_IFCR_CTEIF4_Pos                 (15U)                              
9 mjames 3413
#define DMA_IFCR_CTEIF4_Msk                 (0x1UL << DMA_IFCR_CTEIF4_Pos)      /*!< 0x00008000 */
2 mjames 3414
#define DMA_IFCR_CTEIF4                     DMA_IFCR_CTEIF4_Msk                /*!< Channel 4 Transfer Error clear */
3415
#define DMA_IFCR_CGIF5_Pos                  (16U)                              
9 mjames 3416
#define DMA_IFCR_CGIF5_Msk                  (0x1UL << DMA_IFCR_CGIF5_Pos)       /*!< 0x00010000 */
2 mjames 3417
#define DMA_IFCR_CGIF5                      DMA_IFCR_CGIF5_Msk                 /*!< Channel 5 Global interrupt clear */
3418
#define DMA_IFCR_CTCIF5_Pos                 (17U)                              
9 mjames 3419
#define DMA_IFCR_CTCIF5_Msk                 (0x1UL << DMA_IFCR_CTCIF5_Pos)      /*!< 0x00020000 */
2 mjames 3420
#define DMA_IFCR_CTCIF5                     DMA_IFCR_CTCIF5_Msk                /*!< Channel 5 Transfer Complete clear */
3421
#define DMA_IFCR_CHTIF5_Pos                 (18U)                              
9 mjames 3422
#define DMA_IFCR_CHTIF5_Msk                 (0x1UL << DMA_IFCR_CHTIF5_Pos)      /*!< 0x00040000 */
2 mjames 3423
#define DMA_IFCR_CHTIF5                     DMA_IFCR_CHTIF5_Msk                /*!< Channel 5 Half Transfer clear */
3424
#define DMA_IFCR_CTEIF5_Pos                 (19U)                              
9 mjames 3425
#define DMA_IFCR_CTEIF5_Msk                 (0x1UL << DMA_IFCR_CTEIF5_Pos)      /*!< 0x00080000 */
2 mjames 3426
#define DMA_IFCR_CTEIF5                     DMA_IFCR_CTEIF5_Msk                /*!< Channel 5 Transfer Error clear */
3427
#define DMA_IFCR_CGIF6_Pos                  (20U)                              
9 mjames 3428
#define DMA_IFCR_CGIF6_Msk                  (0x1UL << DMA_IFCR_CGIF6_Pos)       /*!< 0x00100000 */
2 mjames 3429
#define DMA_IFCR_CGIF6                      DMA_IFCR_CGIF6_Msk                 /*!< Channel 6 Global interrupt clear */
3430
#define DMA_IFCR_CTCIF6_Pos                 (21U)                              
9 mjames 3431
#define DMA_IFCR_CTCIF6_Msk                 (0x1UL << DMA_IFCR_CTCIF6_Pos)      /*!< 0x00200000 */
2 mjames 3432
#define DMA_IFCR_CTCIF6                     DMA_IFCR_CTCIF6_Msk                /*!< Channel 6 Transfer Complete clear */
3433
#define DMA_IFCR_CHTIF6_Pos                 (22U)                              
9 mjames 3434
#define DMA_IFCR_CHTIF6_Msk                 (0x1UL << DMA_IFCR_CHTIF6_Pos)      /*!< 0x00400000 */
2 mjames 3435
#define DMA_IFCR_CHTIF6                     DMA_IFCR_CHTIF6_Msk                /*!< Channel 6 Half Transfer clear */
3436
#define DMA_IFCR_CTEIF6_Pos                 (23U)                              
9 mjames 3437
#define DMA_IFCR_CTEIF6_Msk                 (0x1UL << DMA_IFCR_CTEIF6_Pos)      /*!< 0x00800000 */
2 mjames 3438
#define DMA_IFCR_CTEIF6                     DMA_IFCR_CTEIF6_Msk                /*!< Channel 6 Transfer Error clear */
3439
#define DMA_IFCR_CGIF7_Pos                  (24U)                              
9 mjames 3440
#define DMA_IFCR_CGIF7_Msk                  (0x1UL << DMA_IFCR_CGIF7_Pos)       /*!< 0x01000000 */
2 mjames 3441
#define DMA_IFCR_CGIF7                      DMA_IFCR_CGIF7_Msk                 /*!< Channel 7 Global interrupt clear */
3442
#define DMA_IFCR_CTCIF7_Pos                 (25U)                              
9 mjames 3443
#define DMA_IFCR_CTCIF7_Msk                 (0x1UL << DMA_IFCR_CTCIF7_Pos)      /*!< 0x02000000 */
2 mjames 3444
#define DMA_IFCR_CTCIF7                     DMA_IFCR_CTCIF7_Msk                /*!< Channel 7 Transfer Complete clear */
3445
#define DMA_IFCR_CHTIF7_Pos                 (26U)                              
9 mjames 3446
#define DMA_IFCR_CHTIF7_Msk                 (0x1UL << DMA_IFCR_CHTIF7_Pos)      /*!< 0x04000000 */
2 mjames 3447
#define DMA_IFCR_CHTIF7                     DMA_IFCR_CHTIF7_Msk                /*!< Channel 7 Half Transfer clear */
3448
#define DMA_IFCR_CTEIF7_Pos                 (27U)                              
9 mjames 3449
#define DMA_IFCR_CTEIF7_Msk                 (0x1UL << DMA_IFCR_CTEIF7_Pos)      /*!< 0x08000000 */
2 mjames 3450
#define DMA_IFCR_CTEIF7                     DMA_IFCR_CTEIF7_Msk                /*!< Channel 7 Transfer Error clear */
3451
 
3452
/*******************  Bit definition for DMA_CCR register   *******************/
3453
#define DMA_CCR_EN_Pos                      (0U)                               
9 mjames 3454
#define DMA_CCR_EN_Msk                      (0x1UL << DMA_CCR_EN_Pos)           /*!< 0x00000001 */
2 mjames 3455
#define DMA_CCR_EN                          DMA_CCR_EN_Msk                     /*!< Channel enable */
3456
#define DMA_CCR_TCIE_Pos                    (1U)                               
9 mjames 3457
#define DMA_CCR_TCIE_Msk                    (0x1UL << DMA_CCR_TCIE_Pos)         /*!< 0x00000002 */
2 mjames 3458
#define DMA_CCR_TCIE                        DMA_CCR_TCIE_Msk                   /*!< Transfer complete interrupt enable */
3459
#define DMA_CCR_HTIE_Pos                    (2U)                               
9 mjames 3460
#define DMA_CCR_HTIE_Msk                    (0x1UL << DMA_CCR_HTIE_Pos)         /*!< 0x00000004 */
2 mjames 3461
#define DMA_CCR_HTIE                        DMA_CCR_HTIE_Msk                   /*!< Half Transfer interrupt enable */
3462
#define DMA_CCR_TEIE_Pos                    (3U)                               
9 mjames 3463
#define DMA_CCR_TEIE_Msk                    (0x1UL << DMA_CCR_TEIE_Pos)         /*!< 0x00000008 */
2 mjames 3464
#define DMA_CCR_TEIE                        DMA_CCR_TEIE_Msk                   /*!< Transfer error interrupt enable */
3465
#define DMA_CCR_DIR_Pos                     (4U)                               
9 mjames 3466
#define DMA_CCR_DIR_Msk                     (0x1UL << DMA_CCR_DIR_Pos)          /*!< 0x00000010 */
2 mjames 3467
#define DMA_CCR_DIR                         DMA_CCR_DIR_Msk                    /*!< Data transfer direction */
3468
#define DMA_CCR_CIRC_Pos                    (5U)                               
9 mjames 3469
#define DMA_CCR_CIRC_Msk                    (0x1UL << DMA_CCR_CIRC_Pos)         /*!< 0x00000020 */
2 mjames 3470
#define DMA_CCR_CIRC                        DMA_CCR_CIRC_Msk                   /*!< Circular mode */
3471
#define DMA_CCR_PINC_Pos                    (6U)                               
9 mjames 3472
#define DMA_CCR_PINC_Msk                    (0x1UL << DMA_CCR_PINC_Pos)         /*!< 0x00000040 */
2 mjames 3473
#define DMA_CCR_PINC                        DMA_CCR_PINC_Msk                   /*!< Peripheral increment mode */
3474
#define DMA_CCR_MINC_Pos                    (7U)                               
9 mjames 3475
#define DMA_CCR_MINC_Msk                    (0x1UL << DMA_CCR_MINC_Pos)         /*!< 0x00000080 */
2 mjames 3476
#define DMA_CCR_MINC                        DMA_CCR_MINC_Msk                   /*!< Memory increment mode */
3477
 
3478
#define DMA_CCR_PSIZE_Pos                   (8U)                               
9 mjames 3479
#define DMA_CCR_PSIZE_Msk                   (0x3UL << DMA_CCR_PSIZE_Pos)        /*!< 0x00000300 */
2 mjames 3480
#define DMA_CCR_PSIZE                       DMA_CCR_PSIZE_Msk                  /*!< PSIZE[1:0] bits (Peripheral size) */
9 mjames 3481
#define DMA_CCR_PSIZE_0                     (0x1UL << DMA_CCR_PSIZE_Pos)        /*!< 0x00000100 */
3482
#define DMA_CCR_PSIZE_1                     (0x2UL << DMA_CCR_PSIZE_Pos)        /*!< 0x00000200 */
2 mjames 3483
 
3484
#define DMA_CCR_MSIZE_Pos                   (10U)                              
9 mjames 3485
#define DMA_CCR_MSIZE_Msk                   (0x3UL << DMA_CCR_MSIZE_Pos)        /*!< 0x00000C00 */
2 mjames 3486
#define DMA_CCR_MSIZE                       DMA_CCR_MSIZE_Msk                  /*!< MSIZE[1:0] bits (Memory size) */
9 mjames 3487
#define DMA_CCR_MSIZE_0                     (0x1UL << DMA_CCR_MSIZE_Pos)        /*!< 0x00000400 */
3488
#define DMA_CCR_MSIZE_1                     (0x2UL << DMA_CCR_MSIZE_Pos)        /*!< 0x00000800 */
2 mjames 3489
 
3490
#define DMA_CCR_PL_Pos                      (12U)                              
9 mjames 3491
#define DMA_CCR_PL_Msk                      (0x3UL << DMA_CCR_PL_Pos)           /*!< 0x00003000 */
2 mjames 3492
#define DMA_CCR_PL                          DMA_CCR_PL_Msk                     /*!< PL[1:0] bits(Channel Priority level) */
9 mjames 3493
#define DMA_CCR_PL_0                        (0x1UL << DMA_CCR_PL_Pos)           /*!< 0x00001000 */
3494
#define DMA_CCR_PL_1                        (0x2UL << DMA_CCR_PL_Pos)           /*!< 0x00002000 */
2 mjames 3495
 
3496
#define DMA_CCR_MEM2MEM_Pos                 (14U)                              
9 mjames 3497
#define DMA_CCR_MEM2MEM_Msk                 (0x1UL << DMA_CCR_MEM2MEM_Pos)      /*!< 0x00004000 */
2 mjames 3498
#define DMA_CCR_MEM2MEM                     DMA_CCR_MEM2MEM_Msk                /*!< Memory to memory mode */
3499
 
3500
/******************  Bit definition for DMA_CNDTR  register  ******************/
3501
#define DMA_CNDTR_NDT_Pos                   (0U)                               
9 mjames 3502
#define DMA_CNDTR_NDT_Msk                   (0xFFFFUL << DMA_CNDTR_NDT_Pos)     /*!< 0x0000FFFF */
2 mjames 3503
#define DMA_CNDTR_NDT                       DMA_CNDTR_NDT_Msk                  /*!< Number of data to Transfer */
3504
 
3505
/******************  Bit definition for DMA_CPAR  register  *******************/
3506
#define DMA_CPAR_PA_Pos                     (0U)                               
9 mjames 3507
#define DMA_CPAR_PA_Msk                     (0xFFFFFFFFUL << DMA_CPAR_PA_Pos)   /*!< 0xFFFFFFFF */
2 mjames 3508
#define DMA_CPAR_PA                         DMA_CPAR_PA_Msk                    /*!< Peripheral Address */
3509
 
3510
/******************  Bit definition for DMA_CMAR  register  *******************/
3511
#define DMA_CMAR_MA_Pos                     (0U)                               
9 mjames 3512
#define DMA_CMAR_MA_Msk                     (0xFFFFFFFFUL << DMA_CMAR_MA_Pos)   /*!< 0xFFFFFFFF */
2 mjames 3513
#define DMA_CMAR_MA                         DMA_CMAR_MA_Msk                    /*!< Memory Address */
3514
 
3515
/******************************************************************************/
3516
/*                                                                            */
3517
/*                      Analog to Digital Converter (ADC)                     */
3518
/*                                                                            */
3519
/******************************************************************************/
3520
 
3521
/*
3522
 * @brief Specific device feature definitions (not present on all devices in the STM32F1 family)
3523
 */
3524
/* Note: No specific macro feature on this device */
3525
 
3526
/********************  Bit definition for ADC_SR register  ********************/
3527
#define ADC_SR_AWD_Pos                      (0U)                               
9 mjames 3528
#define ADC_SR_AWD_Msk                      (0x1UL << ADC_SR_AWD_Pos)           /*!< 0x00000001 */
2 mjames 3529
#define ADC_SR_AWD                          ADC_SR_AWD_Msk                     /*!< ADC analog watchdog 1 flag */
3530
#define ADC_SR_EOS_Pos                      (1U)                               
9 mjames 3531
#define ADC_SR_EOS_Msk                      (0x1UL << ADC_SR_EOS_Pos)           /*!< 0x00000002 */
2 mjames 3532
#define ADC_SR_EOS                          ADC_SR_EOS_Msk                     /*!< ADC group regular end of sequence conversions flag */
3533
#define ADC_SR_JEOS_Pos                     (2U)                               
9 mjames 3534
#define ADC_SR_JEOS_Msk                     (0x1UL << ADC_SR_JEOS_Pos)          /*!< 0x00000004 */
2 mjames 3535
#define ADC_SR_JEOS                         ADC_SR_JEOS_Msk                    /*!< ADC group injected end of sequence conversions flag */
3536
#define ADC_SR_JSTRT_Pos                    (3U)                               
9 mjames 3537
#define ADC_SR_JSTRT_Msk                    (0x1UL << ADC_SR_JSTRT_Pos)         /*!< 0x00000008 */
2 mjames 3538
#define ADC_SR_JSTRT                        ADC_SR_JSTRT_Msk                   /*!< ADC group injected conversion start flag */
3539
#define ADC_SR_STRT_Pos                     (4U)                               
9 mjames 3540
#define ADC_SR_STRT_Msk                     (0x1UL << ADC_SR_STRT_Pos)          /*!< 0x00000010 */
2 mjames 3541
#define ADC_SR_STRT                         ADC_SR_STRT_Msk                    /*!< ADC group regular conversion start flag */
3542
 
3543
/* Legacy defines */
3544
#define  ADC_SR_EOC                          (ADC_SR_EOS)
3545
#define  ADC_SR_JEOC                         (ADC_SR_JEOS)
3546
 
3547
/*******************  Bit definition for ADC_CR1 register  ********************/
3548
#define ADC_CR1_AWDCH_Pos                   (0U)                               
9 mjames 3549
#define ADC_CR1_AWDCH_Msk                   (0x1FUL << ADC_CR1_AWDCH_Pos)       /*!< 0x0000001F */
2 mjames 3550
#define ADC_CR1_AWDCH                       ADC_CR1_AWDCH_Msk                  /*!< ADC analog watchdog 1 monitored channel selection */
9 mjames 3551
#define ADC_CR1_AWDCH_0                     (0x01UL << ADC_CR1_AWDCH_Pos)       /*!< 0x00000001 */
3552
#define ADC_CR1_AWDCH_1                     (0x02UL << ADC_CR1_AWDCH_Pos)       /*!< 0x00000002 */
3553
#define ADC_CR1_AWDCH_2                     (0x04UL << ADC_CR1_AWDCH_Pos)       /*!< 0x00000004 */
3554
#define ADC_CR1_AWDCH_3                     (0x08UL << ADC_CR1_AWDCH_Pos)       /*!< 0x00000008 */
3555
#define ADC_CR1_AWDCH_4                     (0x10UL << ADC_CR1_AWDCH_Pos)       /*!< 0x00000010 */
2 mjames 3556
 
3557
#define ADC_CR1_EOSIE_Pos                   (5U)                               
9 mjames 3558
#define ADC_CR1_EOSIE_Msk                   (0x1UL << ADC_CR1_EOSIE_Pos)        /*!< 0x00000020 */
2 mjames 3559
#define ADC_CR1_EOSIE                       ADC_CR1_EOSIE_Msk                  /*!< ADC group regular end of sequence conversions interrupt */
3560
#define ADC_CR1_AWDIE_Pos                   (6U)                               
9 mjames 3561
#define ADC_CR1_AWDIE_Msk                   (0x1UL << ADC_CR1_AWDIE_Pos)        /*!< 0x00000040 */
2 mjames 3562
#define ADC_CR1_AWDIE                       ADC_CR1_AWDIE_Msk                  /*!< ADC analog watchdog 1 interrupt */
3563
#define ADC_CR1_JEOSIE_Pos                  (7U)                               
9 mjames 3564
#define ADC_CR1_JEOSIE_Msk                  (0x1UL << ADC_CR1_JEOSIE_Pos)       /*!< 0x00000080 */
2 mjames 3565
#define ADC_CR1_JEOSIE                      ADC_CR1_JEOSIE_Msk                 /*!< ADC group injected end of sequence conversions interrupt */
3566
#define ADC_CR1_SCAN_Pos                    (8U)                               
9 mjames 3567
#define ADC_CR1_SCAN_Msk                    (0x1UL << ADC_CR1_SCAN_Pos)         /*!< 0x00000100 */
2 mjames 3568
#define ADC_CR1_SCAN                        ADC_CR1_SCAN_Msk                   /*!< ADC scan mode */
3569
#define ADC_CR1_AWDSGL_Pos                  (9U)                               
9 mjames 3570
#define ADC_CR1_AWDSGL_Msk                  (0x1UL << ADC_CR1_AWDSGL_Pos)       /*!< 0x00000200 */
2 mjames 3571
#define ADC_CR1_AWDSGL                      ADC_CR1_AWDSGL_Msk                 /*!< ADC analog watchdog 1 monitoring a single channel or all channels */
3572
#define ADC_CR1_JAUTO_Pos                   (10U)                              
9 mjames 3573
#define ADC_CR1_JAUTO_Msk                   (0x1UL << ADC_CR1_JAUTO_Pos)        /*!< 0x00000400 */
2 mjames 3574
#define ADC_CR1_JAUTO                       ADC_CR1_JAUTO_Msk                  /*!< ADC group injected automatic trigger mode */
3575
#define ADC_CR1_DISCEN_Pos                  (11U)                              
9 mjames 3576
#define ADC_CR1_DISCEN_Msk                  (0x1UL << ADC_CR1_DISCEN_Pos)       /*!< 0x00000800 */
2 mjames 3577
#define ADC_CR1_DISCEN                      ADC_CR1_DISCEN_Msk                 /*!< ADC group regular sequencer discontinuous mode */
3578
#define ADC_CR1_JDISCEN_Pos                 (12U)                              
9 mjames 3579
#define ADC_CR1_JDISCEN_Msk                 (0x1UL << ADC_CR1_JDISCEN_Pos)      /*!< 0x00001000 */
2 mjames 3580
#define ADC_CR1_JDISCEN                     ADC_CR1_JDISCEN_Msk                /*!< ADC group injected sequencer discontinuous mode */
3581
 
3582
#define ADC_CR1_DISCNUM_Pos                 (13U)                              
9 mjames 3583
#define ADC_CR1_DISCNUM_Msk                 (0x7UL << ADC_CR1_DISCNUM_Pos)      /*!< 0x0000E000 */
2 mjames 3584
#define ADC_CR1_DISCNUM                     ADC_CR1_DISCNUM_Msk                /*!< ADC group regular sequencer discontinuous number of ranks */
9 mjames 3585
#define ADC_CR1_DISCNUM_0                   (0x1UL << ADC_CR1_DISCNUM_Pos)      /*!< 0x00002000 */
3586
#define ADC_CR1_DISCNUM_1                   (0x2UL << ADC_CR1_DISCNUM_Pos)      /*!< 0x00004000 */
3587
#define ADC_CR1_DISCNUM_2                   (0x4UL << ADC_CR1_DISCNUM_Pos)      /*!< 0x00008000 */
2 mjames 3588
 
3589
#define ADC_CR1_JAWDEN_Pos                  (22U)                              
9 mjames 3590
#define ADC_CR1_JAWDEN_Msk                  (0x1UL << ADC_CR1_JAWDEN_Pos)       /*!< 0x00400000 */
2 mjames 3591
#define ADC_CR1_JAWDEN                      ADC_CR1_JAWDEN_Msk                 /*!< ADC analog watchdog 1 enable on scope ADC group injected */
3592
#define ADC_CR1_AWDEN_Pos                   (23U)                              
9 mjames 3593
#define ADC_CR1_AWDEN_Msk                   (0x1UL << ADC_CR1_AWDEN_Pos)        /*!< 0x00800000 */
2 mjames 3594
#define ADC_CR1_AWDEN                       ADC_CR1_AWDEN_Msk                  /*!< ADC analog watchdog 1 enable on scope ADC group regular */
3595
 
3596
/* Legacy defines */
3597
#define  ADC_CR1_EOCIE                       (ADC_CR1_EOSIE)
3598
#define  ADC_CR1_JEOCIE                      (ADC_CR1_JEOSIE)
3599
 
3600
/*******************  Bit definition for ADC_CR2 register  ********************/
3601
#define ADC_CR2_ADON_Pos                    (0U)                               
9 mjames 3602
#define ADC_CR2_ADON_Msk                    (0x1UL << ADC_CR2_ADON_Pos)         /*!< 0x00000001 */
2 mjames 3603
#define ADC_CR2_ADON                        ADC_CR2_ADON_Msk                   /*!< ADC enable */
3604
#define ADC_CR2_CONT_Pos                    (1U)                               
9 mjames 3605
#define ADC_CR2_CONT_Msk                    (0x1UL << ADC_CR2_CONT_Pos)         /*!< 0x00000002 */
2 mjames 3606
#define ADC_CR2_CONT                        ADC_CR2_CONT_Msk                   /*!< ADC group regular continuous conversion mode */
3607
#define ADC_CR2_CAL_Pos                     (2U)                               
9 mjames 3608
#define ADC_CR2_CAL_Msk                     (0x1UL << ADC_CR2_CAL_Pos)          /*!< 0x00000004 */
2 mjames 3609
#define ADC_CR2_CAL                         ADC_CR2_CAL_Msk                    /*!< ADC calibration start */
3610
#define ADC_CR2_RSTCAL_Pos                  (3U)                               
9 mjames 3611
#define ADC_CR2_RSTCAL_Msk                  (0x1UL << ADC_CR2_RSTCAL_Pos)       /*!< 0x00000008 */
2 mjames 3612
#define ADC_CR2_RSTCAL                      ADC_CR2_RSTCAL_Msk                 /*!< ADC calibration reset */
3613
#define ADC_CR2_DMA_Pos                     (8U)                               
9 mjames 3614
#define ADC_CR2_DMA_Msk                     (0x1UL << ADC_CR2_DMA_Pos)          /*!< 0x00000100 */
2 mjames 3615
#define ADC_CR2_DMA                         ADC_CR2_DMA_Msk                    /*!< ADC DMA transfer enable */
3616
#define ADC_CR2_ALIGN_Pos                   (11U)                              
9 mjames 3617
#define ADC_CR2_ALIGN_Msk                   (0x1UL << ADC_CR2_ALIGN_Pos)        /*!< 0x00000800 */
2 mjames 3618
#define ADC_CR2_ALIGN                       ADC_CR2_ALIGN_Msk                  /*!< ADC data alignement */
3619
 
3620
#define ADC_CR2_JEXTSEL_Pos                 (12U)                              
9 mjames 3621
#define ADC_CR2_JEXTSEL_Msk                 (0x7UL << ADC_CR2_JEXTSEL_Pos)      /*!< 0x00007000 */
2 mjames 3622
#define ADC_CR2_JEXTSEL                     ADC_CR2_JEXTSEL_Msk                /*!< ADC group injected external trigger source */
9 mjames 3623
#define ADC_CR2_JEXTSEL_0                   (0x1UL << ADC_CR2_JEXTSEL_Pos)      /*!< 0x00001000 */
3624
#define ADC_CR2_JEXTSEL_1                   (0x2UL << ADC_CR2_JEXTSEL_Pos)      /*!< 0x00002000 */
3625
#define ADC_CR2_JEXTSEL_2                   (0x4UL << ADC_CR2_JEXTSEL_Pos)      /*!< 0x00004000 */
2 mjames 3626
 
3627
#define ADC_CR2_JEXTTRIG_Pos                (15U)                              
9 mjames 3628
#define ADC_CR2_JEXTTRIG_Msk                (0x1UL << ADC_CR2_JEXTTRIG_Pos)     /*!< 0x00008000 */
2 mjames 3629
#define ADC_CR2_JEXTTRIG                    ADC_CR2_JEXTTRIG_Msk               /*!< ADC group injected external trigger enable */
3630
 
3631
#define ADC_CR2_EXTSEL_Pos                  (17U)                              
9 mjames 3632
#define ADC_CR2_EXTSEL_Msk                  (0x7UL << ADC_CR2_EXTSEL_Pos)       /*!< 0x000E0000 */
2 mjames 3633
#define ADC_CR2_EXTSEL                      ADC_CR2_EXTSEL_Msk                 /*!< ADC group regular external trigger source */
9 mjames 3634
#define ADC_CR2_EXTSEL_0                    (0x1UL << ADC_CR2_EXTSEL_Pos)       /*!< 0x00020000 */
3635
#define ADC_CR2_EXTSEL_1                    (0x2UL << ADC_CR2_EXTSEL_Pos)       /*!< 0x00040000 */
3636
#define ADC_CR2_EXTSEL_2                    (0x4UL << ADC_CR2_EXTSEL_Pos)       /*!< 0x00080000 */
2 mjames 3637
 
3638
#define ADC_CR2_EXTTRIG_Pos                 (20U)                              
9 mjames 3639
#define ADC_CR2_EXTTRIG_Msk                 (0x1UL << ADC_CR2_EXTTRIG_Pos)      /*!< 0x00100000 */
2 mjames 3640
#define ADC_CR2_EXTTRIG                     ADC_CR2_EXTTRIG_Msk                /*!< ADC group regular external trigger enable */
3641
#define ADC_CR2_JSWSTART_Pos                (21U)                              
9 mjames 3642
#define ADC_CR2_JSWSTART_Msk                (0x1UL << ADC_CR2_JSWSTART_Pos)     /*!< 0x00200000 */
2 mjames 3643
#define ADC_CR2_JSWSTART                    ADC_CR2_JSWSTART_Msk               /*!< ADC group injected conversion start */
3644
#define ADC_CR2_SWSTART_Pos                 (22U)                              
9 mjames 3645
#define ADC_CR2_SWSTART_Msk                 (0x1UL << ADC_CR2_SWSTART_Pos)      /*!< 0x00400000 */
2 mjames 3646
#define ADC_CR2_SWSTART                     ADC_CR2_SWSTART_Msk                /*!< ADC group regular conversion start */
3647
#define ADC_CR2_TSVREFE_Pos                 (23U)                              
9 mjames 3648
#define ADC_CR2_TSVREFE_Msk                 (0x1UL << ADC_CR2_TSVREFE_Pos)      /*!< 0x00800000 */
2 mjames 3649
#define ADC_CR2_TSVREFE                     ADC_CR2_TSVREFE_Msk                /*!< ADC internal path to VrefInt and temperature sensor enable */
3650
 
3651
/******************  Bit definition for ADC_SMPR1 register  *******************/
3652
#define ADC_SMPR1_SMP10_Pos                 (0U)                               
9 mjames 3653
#define ADC_SMPR1_SMP10_Msk                 (0x7UL << ADC_SMPR1_SMP10_Pos)      /*!< 0x00000007 */
2 mjames 3654
#define ADC_SMPR1_SMP10                     ADC_SMPR1_SMP10_Msk                /*!< ADC channel 10 sampling time selection  */
9 mjames 3655
#define ADC_SMPR1_SMP10_0                   (0x1UL << ADC_SMPR1_SMP10_Pos)      /*!< 0x00000001 */
3656
#define ADC_SMPR1_SMP10_1                   (0x2UL << ADC_SMPR1_SMP10_Pos)      /*!< 0x00000002 */
3657
#define ADC_SMPR1_SMP10_2                   (0x4UL << ADC_SMPR1_SMP10_Pos)      /*!< 0x00000004 */
2 mjames 3658
 
3659
#define ADC_SMPR1_SMP11_Pos                 (3U)                               
9 mjames 3660
#define ADC_SMPR1_SMP11_Msk                 (0x7UL << ADC_SMPR1_SMP11_Pos)      /*!< 0x00000038 */
2 mjames 3661
#define ADC_SMPR1_SMP11                     ADC_SMPR1_SMP11_Msk                /*!< ADC channel 11 sampling time selection  */
9 mjames 3662
#define ADC_SMPR1_SMP11_0                   (0x1UL << ADC_SMPR1_SMP11_Pos)      /*!< 0x00000008 */
3663
#define ADC_SMPR1_SMP11_1                   (0x2UL << ADC_SMPR1_SMP11_Pos)      /*!< 0x00000010 */
3664
#define ADC_SMPR1_SMP11_2                   (0x4UL << ADC_SMPR1_SMP11_Pos)      /*!< 0x00000020 */
2 mjames 3665
 
3666
#define ADC_SMPR1_SMP12_Pos                 (6U)                               
9 mjames 3667
#define ADC_SMPR1_SMP12_Msk                 (0x7UL << ADC_SMPR1_SMP12_Pos)      /*!< 0x000001C0 */
2 mjames 3668
#define ADC_SMPR1_SMP12                     ADC_SMPR1_SMP12_Msk                /*!< ADC channel 12 sampling time selection  */
9 mjames 3669
#define ADC_SMPR1_SMP12_0                   (0x1UL << ADC_SMPR1_SMP12_Pos)      /*!< 0x00000040 */
3670
#define ADC_SMPR1_SMP12_1                   (0x2UL << ADC_SMPR1_SMP12_Pos)      /*!< 0x00000080 */
3671
#define ADC_SMPR1_SMP12_2                   (0x4UL << ADC_SMPR1_SMP12_Pos)      /*!< 0x00000100 */
2 mjames 3672
 
3673
#define ADC_SMPR1_SMP13_Pos                 (9U)                               
9 mjames 3674
#define ADC_SMPR1_SMP13_Msk                 (0x7UL << ADC_SMPR1_SMP13_Pos)      /*!< 0x00000E00 */
2 mjames 3675
#define ADC_SMPR1_SMP13                     ADC_SMPR1_SMP13_Msk                /*!< ADC channel 13 sampling time selection  */
9 mjames 3676
#define ADC_SMPR1_SMP13_0                   (0x1UL << ADC_SMPR1_SMP13_Pos)      /*!< 0x00000200 */
3677
#define ADC_SMPR1_SMP13_1                   (0x2UL << ADC_SMPR1_SMP13_Pos)      /*!< 0x00000400 */
3678
#define ADC_SMPR1_SMP13_2                   (0x4UL << ADC_SMPR1_SMP13_Pos)      /*!< 0x00000800 */
2 mjames 3679
 
3680
#define ADC_SMPR1_SMP14_Pos                 (12U)                              
9 mjames 3681
#define ADC_SMPR1_SMP14_Msk                 (0x7UL << ADC_SMPR1_SMP14_Pos)      /*!< 0x00007000 */
2 mjames 3682
#define ADC_SMPR1_SMP14                     ADC_SMPR1_SMP14_Msk                /*!< ADC channel 14 sampling time selection  */
9 mjames 3683
#define ADC_SMPR1_SMP14_0                   (0x1UL << ADC_SMPR1_SMP14_Pos)      /*!< 0x00001000 */
3684
#define ADC_SMPR1_SMP14_1                   (0x2UL << ADC_SMPR1_SMP14_Pos)      /*!< 0x00002000 */
3685
#define ADC_SMPR1_SMP14_2                   (0x4UL << ADC_SMPR1_SMP14_Pos)      /*!< 0x00004000 */
2 mjames 3686
 
3687
#define ADC_SMPR1_SMP15_Pos                 (15U)                              
9 mjames 3688
#define ADC_SMPR1_SMP15_Msk                 (0x7UL << ADC_SMPR1_SMP15_Pos)      /*!< 0x00038000 */
2 mjames 3689
#define ADC_SMPR1_SMP15                     ADC_SMPR1_SMP15_Msk                /*!< ADC channel 15 sampling time selection  */
9 mjames 3690
#define ADC_SMPR1_SMP15_0                   (0x1UL << ADC_SMPR1_SMP15_Pos)      /*!< 0x00008000 */
3691
#define ADC_SMPR1_SMP15_1                   (0x2UL << ADC_SMPR1_SMP15_Pos)      /*!< 0x00010000 */
3692
#define ADC_SMPR1_SMP15_2                   (0x4UL << ADC_SMPR1_SMP15_Pos)      /*!< 0x00020000 */
2 mjames 3693
 
3694
#define ADC_SMPR1_SMP16_Pos                 (18U)                              
9 mjames 3695
#define ADC_SMPR1_SMP16_Msk                 (0x7UL << ADC_SMPR1_SMP16_Pos)      /*!< 0x001C0000 */
2 mjames 3696
#define ADC_SMPR1_SMP16                     ADC_SMPR1_SMP16_Msk                /*!< ADC channel 16 sampling time selection  */
9 mjames 3697
#define ADC_SMPR1_SMP16_0                   (0x1UL << ADC_SMPR1_SMP16_Pos)      /*!< 0x00040000 */
3698
#define ADC_SMPR1_SMP16_1                   (0x2UL << ADC_SMPR1_SMP16_Pos)      /*!< 0x00080000 */
3699
#define ADC_SMPR1_SMP16_2                   (0x4UL << ADC_SMPR1_SMP16_Pos)      /*!< 0x00100000 */
2 mjames 3700
 
3701
#define ADC_SMPR1_SMP17_Pos                 (21U)                              
9 mjames 3702
#define ADC_SMPR1_SMP17_Msk                 (0x7UL << ADC_SMPR1_SMP17_Pos)      /*!< 0x00E00000 */
2 mjames 3703
#define ADC_SMPR1_SMP17                     ADC_SMPR1_SMP17_Msk                /*!< ADC channel 17 sampling time selection  */
9 mjames 3704
#define ADC_SMPR1_SMP17_0                   (0x1UL << ADC_SMPR1_SMP17_Pos)      /*!< 0x00200000 */
3705
#define ADC_SMPR1_SMP17_1                   (0x2UL << ADC_SMPR1_SMP17_Pos)      /*!< 0x00400000 */
3706
#define ADC_SMPR1_SMP17_2                   (0x4UL << ADC_SMPR1_SMP17_Pos)      /*!< 0x00800000 */
2 mjames 3707
 
3708
/******************  Bit definition for ADC_SMPR2 register  *******************/
3709
#define ADC_SMPR2_SMP0_Pos                  (0U)                               
9 mjames 3710
#define ADC_SMPR2_SMP0_Msk                  (0x7UL << ADC_SMPR2_SMP0_Pos)       /*!< 0x00000007 */
2 mjames 3711
#define ADC_SMPR2_SMP0                      ADC_SMPR2_SMP0_Msk                 /*!< ADC channel 0 sampling time selection  */
9 mjames 3712
#define ADC_SMPR2_SMP0_0                    (0x1UL << ADC_SMPR2_SMP0_Pos)       /*!< 0x00000001 */
3713
#define ADC_SMPR2_SMP0_1                    (0x2UL << ADC_SMPR2_SMP0_Pos)       /*!< 0x00000002 */
3714
#define ADC_SMPR2_SMP0_2                    (0x4UL << ADC_SMPR2_SMP0_Pos)       /*!< 0x00000004 */
2 mjames 3715
 
3716
#define ADC_SMPR2_SMP1_Pos                  (3U)                               
9 mjames 3717
#define ADC_SMPR2_SMP1_Msk                  (0x7UL << ADC_SMPR2_SMP1_Pos)       /*!< 0x00000038 */
2 mjames 3718
#define ADC_SMPR2_SMP1                      ADC_SMPR2_SMP1_Msk                 /*!< ADC channel 1 sampling time selection  */
9 mjames 3719
#define ADC_SMPR2_SMP1_0                    (0x1UL << ADC_SMPR2_SMP1_Pos)       /*!< 0x00000008 */
3720
#define ADC_SMPR2_SMP1_1                    (0x2UL << ADC_SMPR2_SMP1_Pos)       /*!< 0x00000010 */
3721
#define ADC_SMPR2_SMP1_2                    (0x4UL << ADC_SMPR2_SMP1_Pos)       /*!< 0x00000020 */
2 mjames 3722
 
3723
#define ADC_SMPR2_SMP2_Pos                  (6U)                               
9 mjames 3724
#define ADC_SMPR2_SMP2_Msk                  (0x7UL << ADC_SMPR2_SMP2_Pos)       /*!< 0x000001C0 */
2 mjames 3725
#define ADC_SMPR2_SMP2                      ADC_SMPR2_SMP2_Msk                 /*!< ADC channel 2 sampling time selection  */
9 mjames 3726
#define ADC_SMPR2_SMP2_0                    (0x1UL << ADC_SMPR2_SMP2_Pos)       /*!< 0x00000040 */
3727
#define ADC_SMPR2_SMP2_1                    (0x2UL << ADC_SMPR2_SMP2_Pos)       /*!< 0x00000080 */
3728
#define ADC_SMPR2_SMP2_2                    (0x4UL << ADC_SMPR2_SMP2_Pos)       /*!< 0x00000100 */
2 mjames 3729
 
3730
#define ADC_SMPR2_SMP3_Pos                  (9U)                               
9 mjames 3731
#define ADC_SMPR2_SMP3_Msk                  (0x7UL << ADC_SMPR2_SMP3_Pos)       /*!< 0x00000E00 */
2 mjames 3732
#define ADC_SMPR2_SMP3                      ADC_SMPR2_SMP3_Msk                 /*!< ADC channel 3 sampling time selection  */
9 mjames 3733
#define ADC_SMPR2_SMP3_0                    (0x1UL << ADC_SMPR2_SMP3_Pos)       /*!< 0x00000200 */
3734
#define ADC_SMPR2_SMP3_1                    (0x2UL << ADC_SMPR2_SMP3_Pos)       /*!< 0x00000400 */
3735
#define ADC_SMPR2_SMP3_2                    (0x4UL << ADC_SMPR2_SMP3_Pos)       /*!< 0x00000800 */
2 mjames 3736
 
3737
#define ADC_SMPR2_SMP4_Pos                  (12U)                              
9 mjames 3738
#define ADC_SMPR2_SMP4_Msk                  (0x7UL << ADC_SMPR2_SMP4_Pos)       /*!< 0x00007000 */
2 mjames 3739
#define ADC_SMPR2_SMP4                      ADC_SMPR2_SMP4_Msk                 /*!< ADC channel 4 sampling time selection  */
9 mjames 3740
#define ADC_SMPR2_SMP4_0                    (0x1UL << ADC_SMPR2_SMP4_Pos)       /*!< 0x00001000 */
3741
#define ADC_SMPR2_SMP4_1                    (0x2UL << ADC_SMPR2_SMP4_Pos)       /*!< 0x00002000 */
3742
#define ADC_SMPR2_SMP4_2                    (0x4UL << ADC_SMPR2_SMP4_Pos)       /*!< 0x00004000 */
2 mjames 3743
 
3744
#define ADC_SMPR2_SMP5_Pos                  (15U)                              
9 mjames 3745
#define ADC_SMPR2_SMP5_Msk                  (0x7UL << ADC_SMPR2_SMP5_Pos)       /*!< 0x00038000 */
2 mjames 3746
#define ADC_SMPR2_SMP5                      ADC_SMPR2_SMP5_Msk                 /*!< ADC channel 5 sampling time selection  */
9 mjames 3747
#define ADC_SMPR2_SMP5_0                    (0x1UL << ADC_SMPR2_SMP5_Pos)       /*!< 0x00008000 */
3748
#define ADC_SMPR2_SMP5_1                    (0x2UL << ADC_SMPR2_SMP5_Pos)       /*!< 0x00010000 */
3749
#define ADC_SMPR2_SMP5_2                    (0x4UL << ADC_SMPR2_SMP5_Pos)       /*!< 0x00020000 */
2 mjames 3750
 
3751
#define ADC_SMPR2_SMP6_Pos                  (18U)                              
9 mjames 3752
#define ADC_SMPR2_SMP6_Msk                  (0x7UL << ADC_SMPR2_SMP6_Pos)       /*!< 0x001C0000 */
2 mjames 3753
#define ADC_SMPR2_SMP6                      ADC_SMPR2_SMP6_Msk                 /*!< ADC channel 6 sampling time selection  */
9 mjames 3754
#define ADC_SMPR2_SMP6_0                    (0x1UL << ADC_SMPR2_SMP6_Pos)       /*!< 0x00040000 */
3755
#define ADC_SMPR2_SMP6_1                    (0x2UL << ADC_SMPR2_SMP6_Pos)       /*!< 0x00080000 */
3756
#define ADC_SMPR2_SMP6_2                    (0x4UL << ADC_SMPR2_SMP6_Pos)       /*!< 0x00100000 */
2 mjames 3757
 
3758
#define ADC_SMPR2_SMP7_Pos                  (21U)                              
9 mjames 3759
#define ADC_SMPR2_SMP7_Msk                  (0x7UL << ADC_SMPR2_SMP7_Pos)       /*!< 0x00E00000 */
2 mjames 3760
#define ADC_SMPR2_SMP7                      ADC_SMPR2_SMP7_Msk                 /*!< ADC channel 7 sampling time selection  */
9 mjames 3761
#define ADC_SMPR2_SMP7_0                    (0x1UL << ADC_SMPR2_SMP7_Pos)       /*!< 0x00200000 */
3762
#define ADC_SMPR2_SMP7_1                    (0x2UL << ADC_SMPR2_SMP7_Pos)       /*!< 0x00400000 */
3763
#define ADC_SMPR2_SMP7_2                    (0x4UL << ADC_SMPR2_SMP7_Pos)       /*!< 0x00800000 */
2 mjames 3764
 
3765
#define ADC_SMPR2_SMP8_Pos                  (24U)                              
9 mjames 3766
#define ADC_SMPR2_SMP8_Msk                  (0x7UL << ADC_SMPR2_SMP8_Pos)       /*!< 0x07000000 */
2 mjames 3767
#define ADC_SMPR2_SMP8                      ADC_SMPR2_SMP8_Msk                 /*!< ADC channel 8 sampling time selection  */
9 mjames 3768
#define ADC_SMPR2_SMP8_0                    (0x1UL << ADC_SMPR2_SMP8_Pos)       /*!< 0x01000000 */
3769
#define ADC_SMPR2_SMP8_1                    (0x2UL << ADC_SMPR2_SMP8_Pos)       /*!< 0x02000000 */
3770
#define ADC_SMPR2_SMP8_2                    (0x4UL << ADC_SMPR2_SMP8_Pos)       /*!< 0x04000000 */
2 mjames 3771
 
3772
#define ADC_SMPR2_SMP9_Pos                  (27U)                              
9 mjames 3773
#define ADC_SMPR2_SMP9_Msk                  (0x7UL << ADC_SMPR2_SMP9_Pos)       /*!< 0x38000000 */
2 mjames 3774
#define ADC_SMPR2_SMP9                      ADC_SMPR2_SMP9_Msk                 /*!< ADC channel 9 sampling time selection  */
9 mjames 3775
#define ADC_SMPR2_SMP9_0                    (0x1UL << ADC_SMPR2_SMP9_Pos)       /*!< 0x08000000 */
3776
#define ADC_SMPR2_SMP9_1                    (0x2UL << ADC_SMPR2_SMP9_Pos)       /*!< 0x10000000 */
3777
#define ADC_SMPR2_SMP9_2                    (0x4UL << ADC_SMPR2_SMP9_Pos)       /*!< 0x20000000 */
2 mjames 3778
 
3779
/******************  Bit definition for ADC_JOFR1 register  *******************/
3780
#define ADC_JOFR1_JOFFSET1_Pos              (0U)                               
9 mjames 3781
#define ADC_JOFR1_JOFFSET1_Msk              (0xFFFUL << ADC_JOFR1_JOFFSET1_Pos) /*!< 0x00000FFF */
2 mjames 3782
#define ADC_JOFR1_JOFFSET1                  ADC_JOFR1_JOFFSET1_Msk             /*!< ADC group injected sequencer rank 1 offset value */
3783
 
3784
/******************  Bit definition for ADC_JOFR2 register  *******************/
3785
#define ADC_JOFR2_JOFFSET2_Pos              (0U)                               
9 mjames 3786
#define ADC_JOFR2_JOFFSET2_Msk              (0xFFFUL << ADC_JOFR2_JOFFSET2_Pos) /*!< 0x00000FFF */
2 mjames 3787
#define ADC_JOFR2_JOFFSET2                  ADC_JOFR2_JOFFSET2_Msk             /*!< ADC group injected sequencer rank 2 offset value */
3788
 
3789
/******************  Bit definition for ADC_JOFR3 register  *******************/
3790
#define ADC_JOFR3_JOFFSET3_Pos              (0U)                               
9 mjames 3791
#define ADC_JOFR3_JOFFSET3_Msk              (0xFFFUL << ADC_JOFR3_JOFFSET3_Pos) /*!< 0x00000FFF */
2 mjames 3792
#define ADC_JOFR3_JOFFSET3                  ADC_JOFR3_JOFFSET3_Msk             /*!< ADC group injected sequencer rank 3 offset value */
3793
 
3794
/******************  Bit definition for ADC_JOFR4 register  *******************/
3795
#define ADC_JOFR4_JOFFSET4_Pos              (0U)                               
9 mjames 3796
#define ADC_JOFR4_JOFFSET4_Msk              (0xFFFUL << ADC_JOFR4_JOFFSET4_Pos) /*!< 0x00000FFF */
2 mjames 3797
#define ADC_JOFR4_JOFFSET4                  ADC_JOFR4_JOFFSET4_Msk             /*!< ADC group injected sequencer rank 4 offset value */
3798
 
3799
/*******************  Bit definition for ADC_HTR register  ********************/
3800
#define ADC_HTR_HT_Pos                      (0U)                               
9 mjames 3801
#define ADC_HTR_HT_Msk                      (0xFFFUL << ADC_HTR_HT_Pos)         /*!< 0x00000FFF */
2 mjames 3802
#define ADC_HTR_HT                          ADC_HTR_HT_Msk                     /*!< ADC analog watchdog 1 threshold high */
3803
 
3804
/*******************  Bit definition for ADC_LTR register  ********************/
3805
#define ADC_LTR_LT_Pos                      (0U)                               
9 mjames 3806
#define ADC_LTR_LT_Msk                      (0xFFFUL << ADC_LTR_LT_Pos)         /*!< 0x00000FFF */
2 mjames 3807
#define ADC_LTR_LT                          ADC_LTR_LT_Msk                     /*!< ADC analog watchdog 1 threshold low */
3808
 
3809
/*******************  Bit definition for ADC_SQR1 register  *******************/
3810
#define ADC_SQR1_SQ13_Pos                   (0U)                               
9 mjames 3811
#define ADC_SQR1_SQ13_Msk                   (0x1FUL << ADC_SQR1_SQ13_Pos)       /*!< 0x0000001F */
2 mjames 3812
#define ADC_SQR1_SQ13                       ADC_SQR1_SQ13_Msk                  /*!< ADC group regular sequencer rank 13 */
9 mjames 3813
#define ADC_SQR1_SQ13_0                     (0x01UL << ADC_SQR1_SQ13_Pos)       /*!< 0x00000001 */
3814
#define ADC_SQR1_SQ13_1                     (0x02UL << ADC_SQR1_SQ13_Pos)       /*!< 0x00000002 */
3815
#define ADC_SQR1_SQ13_2                     (0x04UL << ADC_SQR1_SQ13_Pos)       /*!< 0x00000004 */
3816
#define ADC_SQR1_SQ13_3                     (0x08UL << ADC_SQR1_SQ13_Pos)       /*!< 0x00000008 */
3817
#define ADC_SQR1_SQ13_4                     (0x10UL << ADC_SQR1_SQ13_Pos)       /*!< 0x00000010 */
2 mjames 3818
 
3819
#define ADC_SQR1_SQ14_Pos                   (5U)                               
9 mjames 3820
#define ADC_SQR1_SQ14_Msk                   (0x1FUL << ADC_SQR1_SQ14_Pos)       /*!< 0x000003E0 */
2 mjames 3821
#define ADC_SQR1_SQ14                       ADC_SQR1_SQ14_Msk                  /*!< ADC group regular sequencer rank 14 */
9 mjames 3822
#define ADC_SQR1_SQ14_0                     (0x01UL << ADC_SQR1_SQ14_Pos)       /*!< 0x00000020 */
3823
#define ADC_SQR1_SQ14_1                     (0x02UL << ADC_SQR1_SQ14_Pos)       /*!< 0x00000040 */
3824
#define ADC_SQR1_SQ14_2                     (0x04UL << ADC_SQR1_SQ14_Pos)       /*!< 0x00000080 */
3825
#define ADC_SQR1_SQ14_3                     (0x08UL << ADC_SQR1_SQ14_Pos)       /*!< 0x00000100 */
3826
#define ADC_SQR1_SQ14_4                     (0x10UL << ADC_SQR1_SQ14_Pos)       /*!< 0x00000200 */
2 mjames 3827
 
3828
#define ADC_SQR1_SQ15_Pos                   (10U)                              
9 mjames 3829
#define ADC_SQR1_SQ15_Msk                   (0x1FUL << ADC_SQR1_SQ15_Pos)       /*!< 0x00007C00 */
2 mjames 3830
#define ADC_SQR1_SQ15                       ADC_SQR1_SQ15_Msk                  /*!< ADC group regular sequencer rank 15 */
9 mjames 3831
#define ADC_SQR1_SQ15_0                     (0x01UL << ADC_SQR1_SQ15_Pos)       /*!< 0x00000400 */
3832
#define ADC_SQR1_SQ15_1                     (0x02UL << ADC_SQR1_SQ15_Pos)       /*!< 0x00000800 */
3833
#define ADC_SQR1_SQ15_2                     (0x04UL << ADC_SQR1_SQ15_Pos)       /*!< 0x00001000 */
3834
#define ADC_SQR1_SQ15_3                     (0x08UL << ADC_SQR1_SQ15_Pos)       /*!< 0x00002000 */
3835
#define ADC_SQR1_SQ15_4                     (0x10UL << ADC_SQR1_SQ15_Pos)       /*!< 0x00004000 */
2 mjames 3836
 
3837
#define ADC_SQR1_SQ16_Pos                   (15U)                              
9 mjames 3838
#define ADC_SQR1_SQ16_Msk                   (0x1FUL << ADC_SQR1_SQ16_Pos)       /*!< 0x000F8000 */
2 mjames 3839
#define ADC_SQR1_SQ16                       ADC_SQR1_SQ16_Msk                  /*!< ADC group regular sequencer rank 16 */
9 mjames 3840
#define ADC_SQR1_SQ16_0                     (0x01UL << ADC_SQR1_SQ16_Pos)       /*!< 0x00008000 */
3841
#define ADC_SQR1_SQ16_1                     (0x02UL << ADC_SQR1_SQ16_Pos)       /*!< 0x00010000 */
3842
#define ADC_SQR1_SQ16_2                     (0x04UL << ADC_SQR1_SQ16_Pos)       /*!< 0x00020000 */
3843
#define ADC_SQR1_SQ16_3                     (0x08UL << ADC_SQR1_SQ16_Pos)       /*!< 0x00040000 */
3844
#define ADC_SQR1_SQ16_4                     (0x10UL << ADC_SQR1_SQ16_Pos)       /*!< 0x00080000 */
2 mjames 3845
 
3846
#define ADC_SQR1_L_Pos                      (20U)                              
9 mjames 3847
#define ADC_SQR1_L_Msk                      (0xFUL << ADC_SQR1_L_Pos)           /*!< 0x00F00000 */
2 mjames 3848
#define ADC_SQR1_L                          ADC_SQR1_L_Msk                     /*!< ADC group regular sequencer scan length */
9 mjames 3849
#define ADC_SQR1_L_0                        (0x1UL << ADC_SQR1_L_Pos)           /*!< 0x00100000 */
3850
#define ADC_SQR1_L_1                        (0x2UL << ADC_SQR1_L_Pos)           /*!< 0x00200000 */
3851
#define ADC_SQR1_L_2                        (0x4UL << ADC_SQR1_L_Pos)           /*!< 0x00400000 */
3852
#define ADC_SQR1_L_3                        (0x8UL << ADC_SQR1_L_Pos)           /*!< 0x00800000 */
2 mjames 3853
 
3854
/*******************  Bit definition for ADC_SQR2 register  *******************/
3855
#define ADC_SQR2_SQ7_Pos                    (0U)                               
9 mjames 3856
#define ADC_SQR2_SQ7_Msk                    (0x1FUL << ADC_SQR2_SQ7_Pos)        /*!< 0x0000001F */
2 mjames 3857
#define ADC_SQR2_SQ7                        ADC_SQR2_SQ7_Msk                   /*!< ADC group regular sequencer rank 7 */
9 mjames 3858
#define ADC_SQR2_SQ7_0                      (0x01UL << ADC_SQR2_SQ7_Pos)        /*!< 0x00000001 */
3859
#define ADC_SQR2_SQ7_1                      (0x02UL << ADC_SQR2_SQ7_Pos)        /*!< 0x00000002 */
3860
#define ADC_SQR2_SQ7_2                      (0x04UL << ADC_SQR2_SQ7_Pos)        /*!< 0x00000004 */
3861
#define ADC_SQR2_SQ7_3                      (0x08UL << ADC_SQR2_SQ7_Pos)        /*!< 0x00000008 */
3862
#define ADC_SQR2_SQ7_4                      (0x10UL << ADC_SQR2_SQ7_Pos)        /*!< 0x00000010 */
2 mjames 3863
 
3864
#define ADC_SQR2_SQ8_Pos                    (5U)                               
9 mjames 3865
#define ADC_SQR2_SQ8_Msk                    (0x1FUL << ADC_SQR2_SQ8_Pos)        /*!< 0x000003E0 */
2 mjames 3866
#define ADC_SQR2_SQ8                        ADC_SQR2_SQ8_Msk                   /*!< ADC group regular sequencer rank 8 */
9 mjames 3867
#define ADC_SQR2_SQ8_0                      (0x01UL << ADC_SQR2_SQ8_Pos)        /*!< 0x00000020 */
3868
#define ADC_SQR2_SQ8_1                      (0x02UL << ADC_SQR2_SQ8_Pos)        /*!< 0x00000040 */
3869
#define ADC_SQR2_SQ8_2                      (0x04UL << ADC_SQR2_SQ8_Pos)        /*!< 0x00000080 */
3870
#define ADC_SQR2_SQ8_3                      (0x08UL << ADC_SQR2_SQ8_Pos)        /*!< 0x00000100 */
3871
#define ADC_SQR2_SQ8_4                      (0x10UL << ADC_SQR2_SQ8_Pos)        /*!< 0x00000200 */
2 mjames 3872
 
3873
#define ADC_SQR2_SQ9_Pos                    (10U)                              
9 mjames 3874
#define ADC_SQR2_SQ9_Msk                    (0x1FUL << ADC_SQR2_SQ9_Pos)        /*!< 0x00007C00 */
2 mjames 3875
#define ADC_SQR2_SQ9                        ADC_SQR2_SQ9_Msk                   /*!< ADC group regular sequencer rank 9 */
9 mjames 3876
#define ADC_SQR2_SQ9_0                      (0x01UL << ADC_SQR2_SQ9_Pos)        /*!< 0x00000400 */
3877
#define ADC_SQR2_SQ9_1                      (0x02UL << ADC_SQR2_SQ9_Pos)        /*!< 0x00000800 */
3878
#define ADC_SQR2_SQ9_2                      (0x04UL << ADC_SQR2_SQ9_Pos)        /*!< 0x00001000 */
3879
#define ADC_SQR2_SQ9_3                      (0x08UL << ADC_SQR2_SQ9_Pos)        /*!< 0x00002000 */
3880
#define ADC_SQR2_SQ9_4                      (0x10UL << ADC_SQR2_SQ9_Pos)        /*!< 0x00004000 */
2 mjames 3881
 
3882
#define ADC_SQR2_SQ10_Pos                   (15U)                              
9 mjames 3883
#define ADC_SQR2_SQ10_Msk                   (0x1FUL << ADC_SQR2_SQ10_Pos)       /*!< 0x000F8000 */
2 mjames 3884
#define ADC_SQR2_SQ10                       ADC_SQR2_SQ10_Msk                  /*!< ADC group regular sequencer rank 10 */
9 mjames 3885
#define ADC_SQR2_SQ10_0                     (0x01UL << ADC_SQR2_SQ10_Pos)       /*!< 0x00008000 */
3886
#define ADC_SQR2_SQ10_1                     (0x02UL << ADC_SQR2_SQ10_Pos)       /*!< 0x00010000 */
3887
#define ADC_SQR2_SQ10_2                     (0x04UL << ADC_SQR2_SQ10_Pos)       /*!< 0x00020000 */
3888
#define ADC_SQR2_SQ10_3                     (0x08UL << ADC_SQR2_SQ10_Pos)       /*!< 0x00040000 */
3889
#define ADC_SQR2_SQ10_4                     (0x10UL << ADC_SQR2_SQ10_Pos)       /*!< 0x00080000 */
2 mjames 3890
 
3891
#define ADC_SQR2_SQ11_Pos                   (20U)                              
9 mjames 3892
#define ADC_SQR2_SQ11_Msk                   (0x1FUL << ADC_SQR2_SQ11_Pos)       /*!< 0x01F00000 */
2 mjames 3893
#define ADC_SQR2_SQ11                       ADC_SQR2_SQ11_Msk                  /*!< ADC group regular sequencer rank 1 */
9 mjames 3894
#define ADC_SQR2_SQ11_0                     (0x01UL << ADC_SQR2_SQ11_Pos)       /*!< 0x00100000 */
3895
#define ADC_SQR2_SQ11_1                     (0x02UL << ADC_SQR2_SQ11_Pos)       /*!< 0x00200000 */
3896
#define ADC_SQR2_SQ11_2                     (0x04UL << ADC_SQR2_SQ11_Pos)       /*!< 0x00400000 */
3897
#define ADC_SQR2_SQ11_3                     (0x08UL << ADC_SQR2_SQ11_Pos)       /*!< 0x00800000 */
3898
#define ADC_SQR2_SQ11_4                     (0x10UL << ADC_SQR2_SQ11_Pos)       /*!< 0x01000000 */
2 mjames 3899
 
3900
#define ADC_SQR2_SQ12_Pos                   (25U)                              
9 mjames 3901
#define ADC_SQR2_SQ12_Msk                   (0x1FUL << ADC_SQR2_SQ12_Pos)       /*!< 0x3E000000 */
2 mjames 3902
#define ADC_SQR2_SQ12                       ADC_SQR2_SQ12_Msk                  /*!< ADC group regular sequencer rank 12 */
9 mjames 3903
#define ADC_SQR2_SQ12_0                     (0x01UL << ADC_SQR2_SQ12_Pos)       /*!< 0x02000000 */
3904
#define ADC_SQR2_SQ12_1                     (0x02UL << ADC_SQR2_SQ12_Pos)       /*!< 0x04000000 */
3905
#define ADC_SQR2_SQ12_2                     (0x04UL << ADC_SQR2_SQ12_Pos)       /*!< 0x08000000 */
3906
#define ADC_SQR2_SQ12_3                     (0x08UL << ADC_SQR2_SQ12_Pos)       /*!< 0x10000000 */
3907
#define ADC_SQR2_SQ12_4                     (0x10UL << ADC_SQR2_SQ12_Pos)       /*!< 0x20000000 */
2 mjames 3908
 
3909
/*******************  Bit definition for ADC_SQR3 register  *******************/
3910
#define ADC_SQR3_SQ1_Pos                    (0U)                               
9 mjames 3911
#define ADC_SQR3_SQ1_Msk                    (0x1FUL << ADC_SQR3_SQ1_Pos)        /*!< 0x0000001F */
2 mjames 3912
#define ADC_SQR3_SQ1                        ADC_SQR3_SQ1_Msk                   /*!< ADC group regular sequencer rank 1 */
9 mjames 3913
#define ADC_SQR3_SQ1_0                      (0x01UL << ADC_SQR3_SQ1_Pos)        /*!< 0x00000001 */
3914
#define ADC_SQR3_SQ1_1                      (0x02UL << ADC_SQR3_SQ1_Pos)        /*!< 0x00000002 */
3915
#define ADC_SQR3_SQ1_2                      (0x04UL << ADC_SQR3_SQ1_Pos)        /*!< 0x00000004 */
3916
#define ADC_SQR3_SQ1_3                      (0x08UL << ADC_SQR3_SQ1_Pos)        /*!< 0x00000008 */
3917
#define ADC_SQR3_SQ1_4                      (0x10UL << ADC_SQR3_SQ1_Pos)        /*!< 0x00000010 */
2 mjames 3918
 
3919
#define ADC_SQR3_SQ2_Pos                    (5U)                               
9 mjames 3920
#define ADC_SQR3_SQ2_Msk                    (0x1FUL << ADC_SQR3_SQ2_Pos)        /*!< 0x000003E0 */
2 mjames 3921
#define ADC_SQR3_SQ2                        ADC_SQR3_SQ2_Msk                   /*!< ADC group regular sequencer rank 2 */
9 mjames 3922
#define ADC_SQR3_SQ2_0                      (0x01UL << ADC_SQR3_SQ2_Pos)        /*!< 0x00000020 */
3923
#define ADC_SQR3_SQ2_1                      (0x02UL << ADC_SQR3_SQ2_Pos)        /*!< 0x00000040 */
3924
#define ADC_SQR3_SQ2_2                      (0x04UL << ADC_SQR3_SQ2_Pos)        /*!< 0x00000080 */
3925
#define ADC_SQR3_SQ2_3                      (0x08UL << ADC_SQR3_SQ2_Pos)        /*!< 0x00000100 */
3926
#define ADC_SQR3_SQ2_4                      (0x10UL << ADC_SQR3_SQ2_Pos)        /*!< 0x00000200 */
2 mjames 3927
 
3928
#define ADC_SQR3_SQ3_Pos                    (10U)                              
9 mjames 3929
#define ADC_SQR3_SQ3_Msk                    (0x1FUL << ADC_SQR3_SQ3_Pos)        /*!< 0x00007C00 */
2 mjames 3930
#define ADC_SQR3_SQ3                        ADC_SQR3_SQ3_Msk                   /*!< ADC group regular sequencer rank 3 */
9 mjames 3931
#define ADC_SQR3_SQ3_0                      (0x01UL << ADC_SQR3_SQ3_Pos)        /*!< 0x00000400 */
3932
#define ADC_SQR3_SQ3_1                      (0x02UL << ADC_SQR3_SQ3_Pos)        /*!< 0x00000800 */
3933
#define ADC_SQR3_SQ3_2                      (0x04UL << ADC_SQR3_SQ3_Pos)        /*!< 0x00001000 */
3934
#define ADC_SQR3_SQ3_3                      (0x08UL << ADC_SQR3_SQ3_Pos)        /*!< 0x00002000 */
3935
#define ADC_SQR3_SQ3_4                      (0x10UL << ADC_SQR3_SQ3_Pos)        /*!< 0x00004000 */
2 mjames 3936
 
3937
#define ADC_SQR3_SQ4_Pos                    (15U)                              
9 mjames 3938
#define ADC_SQR3_SQ4_Msk                    (0x1FUL << ADC_SQR3_SQ4_Pos)        /*!< 0x000F8000 */
2 mjames 3939
#define ADC_SQR3_SQ4                        ADC_SQR3_SQ4_Msk                   /*!< ADC group regular sequencer rank 4 */
9 mjames 3940
#define ADC_SQR3_SQ4_0                      (0x01UL << ADC_SQR3_SQ4_Pos)        /*!< 0x00008000 */
3941
#define ADC_SQR3_SQ4_1                      (0x02UL << ADC_SQR3_SQ4_Pos)        /*!< 0x00010000 */
3942
#define ADC_SQR3_SQ4_2                      (0x04UL << ADC_SQR3_SQ4_Pos)        /*!< 0x00020000 */
3943
#define ADC_SQR3_SQ4_3                      (0x08UL << ADC_SQR3_SQ4_Pos)        /*!< 0x00040000 */
3944
#define ADC_SQR3_SQ4_4                      (0x10UL << ADC_SQR3_SQ4_Pos)        /*!< 0x00080000 */
2 mjames 3945
 
3946
#define ADC_SQR3_SQ5_Pos                    (20U)                              
9 mjames 3947
#define ADC_SQR3_SQ5_Msk                    (0x1FUL << ADC_SQR3_SQ5_Pos)        /*!< 0x01F00000 */
2 mjames 3948
#define ADC_SQR3_SQ5                        ADC_SQR3_SQ5_Msk                   /*!< ADC group regular sequencer rank 5 */
9 mjames 3949
#define ADC_SQR3_SQ5_0                      (0x01UL << ADC_SQR3_SQ5_Pos)        /*!< 0x00100000 */
3950
#define ADC_SQR3_SQ5_1                      (0x02UL << ADC_SQR3_SQ5_Pos)        /*!< 0x00200000 */
3951
#define ADC_SQR3_SQ5_2                      (0x04UL << ADC_SQR3_SQ5_Pos)        /*!< 0x00400000 */
3952
#define ADC_SQR3_SQ5_3                      (0x08UL << ADC_SQR3_SQ5_Pos)        /*!< 0x00800000 */
3953
#define ADC_SQR3_SQ5_4                      (0x10UL << ADC_SQR3_SQ5_Pos)        /*!< 0x01000000 */
2 mjames 3954
 
3955
#define ADC_SQR3_SQ6_Pos                    (25U)                              
9 mjames 3956
#define ADC_SQR3_SQ6_Msk                    (0x1FUL << ADC_SQR3_SQ6_Pos)        /*!< 0x3E000000 */
2 mjames 3957
#define ADC_SQR3_SQ6                        ADC_SQR3_SQ6_Msk                   /*!< ADC group regular sequencer rank 6 */
9 mjames 3958
#define ADC_SQR3_SQ6_0                      (0x01UL << ADC_SQR3_SQ6_Pos)        /*!< 0x02000000 */
3959
#define ADC_SQR3_SQ6_1                      (0x02UL << ADC_SQR3_SQ6_Pos)        /*!< 0x04000000 */
3960
#define ADC_SQR3_SQ6_2                      (0x04UL << ADC_SQR3_SQ6_Pos)        /*!< 0x08000000 */
3961
#define ADC_SQR3_SQ6_3                      (0x08UL << ADC_SQR3_SQ6_Pos)        /*!< 0x10000000 */
3962
#define ADC_SQR3_SQ6_4                      (0x10UL << ADC_SQR3_SQ6_Pos)        /*!< 0x20000000 */
2 mjames 3963
 
3964
/*******************  Bit definition for ADC_JSQR register  *******************/
3965
#define ADC_JSQR_JSQ1_Pos                   (0U)                               
9 mjames 3966
#define ADC_JSQR_JSQ1_Msk                   (0x1FUL << ADC_JSQR_JSQ1_Pos)       /*!< 0x0000001F */
2 mjames 3967
#define ADC_JSQR_JSQ1                       ADC_JSQR_JSQ1_Msk                  /*!< ADC group injected sequencer rank 1 */
9 mjames 3968
#define ADC_JSQR_JSQ1_0                     (0x01UL << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000001 */
3969
#define ADC_JSQR_JSQ1_1                     (0x02UL << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000002 */
3970
#define ADC_JSQR_JSQ1_2                     (0x04UL << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000004 */
3971
#define ADC_JSQR_JSQ1_3                     (0x08UL << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000008 */
3972
#define ADC_JSQR_JSQ1_4                     (0x10UL << ADC_JSQR_JSQ1_Pos)       /*!< 0x00000010 */
2 mjames 3973
 
3974
#define ADC_JSQR_JSQ2_Pos                   (5U)                               
9 mjames 3975
#define ADC_JSQR_JSQ2_Msk                   (0x1FUL << ADC_JSQR_JSQ2_Pos)       /*!< 0x000003E0 */
2 mjames 3976
#define ADC_JSQR_JSQ2                       ADC_JSQR_JSQ2_Msk                  /*!< ADC group injected sequencer rank 2 */
9 mjames 3977
#define ADC_JSQR_JSQ2_0                     (0x01UL << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000020 */
3978
#define ADC_JSQR_JSQ2_1                     (0x02UL << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000040 */
3979
#define ADC_JSQR_JSQ2_2                     (0x04UL << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000080 */
3980
#define ADC_JSQR_JSQ2_3                     (0x08UL << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000100 */
3981
#define ADC_JSQR_JSQ2_4                     (0x10UL << ADC_JSQR_JSQ2_Pos)       /*!< 0x00000200 */
2 mjames 3982
 
3983
#define ADC_JSQR_JSQ3_Pos                   (10U)                              
9 mjames 3984
#define ADC_JSQR_JSQ3_Msk                   (0x1FUL << ADC_JSQR_JSQ3_Pos)       /*!< 0x00007C00 */
2 mjames 3985
#define ADC_JSQR_JSQ3                       ADC_JSQR_JSQ3_Msk                  /*!< ADC group injected sequencer rank 3 */
9 mjames 3986
#define ADC_JSQR_JSQ3_0                     (0x01UL << ADC_JSQR_JSQ3_Pos)       /*!< 0x00000400 */
3987
#define ADC_JSQR_JSQ3_1                     (0x02UL << ADC_JSQR_JSQ3_Pos)       /*!< 0x00000800 */
3988
#define ADC_JSQR_JSQ3_2                     (0x04UL << ADC_JSQR_JSQ3_Pos)       /*!< 0x00001000 */
3989
#define ADC_JSQR_JSQ3_3                     (0x08UL << ADC_JSQR_JSQ3_Pos)       /*!< 0x00002000 */
3990
#define ADC_JSQR_JSQ3_4                     (0x10UL << ADC_JSQR_JSQ3_Pos)       /*!< 0x00004000 */
2 mjames 3991
 
3992
#define ADC_JSQR_JSQ4_Pos                   (15U)                              
9 mjames 3993
#define ADC_JSQR_JSQ4_Msk                   (0x1FUL << ADC_JSQR_JSQ4_Pos)       /*!< 0x000F8000 */
2 mjames 3994
#define ADC_JSQR_JSQ4                       ADC_JSQR_JSQ4_Msk                  /*!< ADC group injected sequencer rank 4 */
9 mjames 3995
#define ADC_JSQR_JSQ4_0                     (0x01UL << ADC_JSQR_JSQ4_Pos)       /*!< 0x00008000 */
3996
#define ADC_JSQR_JSQ4_1                     (0x02UL << ADC_JSQR_JSQ4_Pos)       /*!< 0x00010000 */
3997
#define ADC_JSQR_JSQ4_2                     (0x04UL << ADC_JSQR_JSQ4_Pos)       /*!< 0x00020000 */
3998
#define ADC_JSQR_JSQ4_3                     (0x08UL << ADC_JSQR_JSQ4_Pos)       /*!< 0x00040000 */
3999
#define ADC_JSQR_JSQ4_4                     (0x10UL << ADC_JSQR_JSQ4_Pos)       /*!< 0x00080000 */
2 mjames 4000
 
4001
#define ADC_JSQR_JL_Pos                     (20U)                              
9 mjames 4002
#define ADC_JSQR_JL_Msk                     (0x3UL << ADC_JSQR_JL_Pos)          /*!< 0x00300000 */
2 mjames 4003
#define ADC_JSQR_JL                         ADC_JSQR_JL_Msk                    /*!< ADC group injected sequencer scan length */
9 mjames 4004
#define ADC_JSQR_JL_0                       (0x1UL << ADC_JSQR_JL_Pos)          /*!< 0x00100000 */
4005
#define ADC_JSQR_JL_1                       (0x2UL << ADC_JSQR_JL_Pos)          /*!< 0x00200000 */
2 mjames 4006
 
4007
/*******************  Bit definition for ADC_JDR1 register  *******************/
4008
#define ADC_JDR1_JDATA_Pos                  (0U)                               
9 mjames 4009
#define ADC_JDR1_JDATA_Msk                  (0xFFFFUL << ADC_JDR1_JDATA_Pos)    /*!< 0x0000FFFF */
2 mjames 4010
#define ADC_JDR1_JDATA                      ADC_JDR1_JDATA_Msk                 /*!< ADC group injected sequencer rank 1 conversion data */
4011
 
4012
/*******************  Bit definition for ADC_JDR2 register  *******************/
4013
#define ADC_JDR2_JDATA_Pos                  (0U)                               
9 mjames 4014
#define ADC_JDR2_JDATA_Msk                  (0xFFFFUL << ADC_JDR2_JDATA_Pos)    /*!< 0x0000FFFF */
2 mjames 4015
#define ADC_JDR2_JDATA                      ADC_JDR2_JDATA_Msk                 /*!< ADC group injected sequencer rank 2 conversion data */
4016
 
4017
/*******************  Bit definition for ADC_JDR3 register  *******************/
4018
#define ADC_JDR3_JDATA_Pos                  (0U)                               
9 mjames 4019
#define ADC_JDR3_JDATA_Msk                  (0xFFFFUL << ADC_JDR3_JDATA_Pos)    /*!< 0x0000FFFF */
2 mjames 4020
#define ADC_JDR3_JDATA                      ADC_JDR3_JDATA_Msk                 /*!< ADC group injected sequencer rank 3 conversion data */
4021
 
4022
/*******************  Bit definition for ADC_JDR4 register  *******************/
4023
#define ADC_JDR4_JDATA_Pos                  (0U)                               
9 mjames 4024
#define ADC_JDR4_JDATA_Msk                  (0xFFFFUL << ADC_JDR4_JDATA_Pos)    /*!< 0x0000FFFF */
2 mjames 4025
#define ADC_JDR4_JDATA                      ADC_JDR4_JDATA_Msk                 /*!< ADC group injected sequencer rank 4 conversion data */
4026
 
4027
/********************  Bit definition for ADC_DR register  ********************/
4028
#define ADC_DR_DATA_Pos                     (0U)                               
9 mjames 4029
#define ADC_DR_DATA_Msk                     (0xFFFFUL << ADC_DR_DATA_Pos)       /*!< 0x0000FFFF */
2 mjames 4030
#define ADC_DR_DATA                         ADC_DR_DATA_Msk                    /*!< ADC group regular conversion data */
4031
/******************************************************************************/
4032
/*                                                                            */
4033
/*                      Digital to Analog Converter                           */
4034
/*                                                                            */
4035
/******************************************************************************/
4036
 
4037
/********************  Bit definition for DAC_CR register  ********************/
4038
#define DAC_CR_EN1_Pos                      (0U)                               
9 mjames 4039
#define DAC_CR_EN1_Msk                      (0x1UL << DAC_CR_EN1_Pos)           /*!< 0x00000001 */
2 mjames 4040
#define DAC_CR_EN1                          DAC_CR_EN1_Msk                     /*!< DAC channel1 enable */
4041
#define DAC_CR_BOFF1_Pos                    (1U)                               
9 mjames 4042
#define DAC_CR_BOFF1_Msk                    (0x1UL << DAC_CR_BOFF1_Pos)         /*!< 0x00000002 */
2 mjames 4043
#define DAC_CR_BOFF1                        DAC_CR_BOFF1_Msk                   /*!< DAC channel1 output buffer disable */
4044
#define DAC_CR_TEN1_Pos                     (2U)                               
9 mjames 4045
#define DAC_CR_TEN1_Msk                     (0x1UL << DAC_CR_TEN1_Pos)          /*!< 0x00000004 */
2 mjames 4046
#define DAC_CR_TEN1                         DAC_CR_TEN1_Msk                    /*!< DAC channel1 Trigger enable */
4047
 
4048
#define DAC_CR_TSEL1_Pos                    (3U)                               
9 mjames 4049
#define DAC_CR_TSEL1_Msk                    (0x7UL << DAC_CR_TSEL1_Pos)         /*!< 0x00000038 */
2 mjames 4050
#define DAC_CR_TSEL1                        DAC_CR_TSEL1_Msk                   /*!< TSEL1[2:0] (DAC channel1 Trigger selection) */
9 mjames 4051
#define DAC_CR_TSEL1_0                      (0x1UL << DAC_CR_TSEL1_Pos)         /*!< 0x00000008 */
4052
#define DAC_CR_TSEL1_1                      (0x2UL << DAC_CR_TSEL1_Pos)         /*!< 0x00000010 */
4053
#define DAC_CR_TSEL1_2                      (0x4UL << DAC_CR_TSEL1_Pos)         /*!< 0x00000020 */
2 mjames 4054
 
4055
#define DAC_CR_WAVE1_Pos                    (6U)                               
9 mjames 4056
#define DAC_CR_WAVE1_Msk                    (0x3UL << DAC_CR_WAVE1_Pos)         /*!< 0x000000C0 */
2 mjames 4057
#define DAC_CR_WAVE1                        DAC_CR_WAVE1_Msk                   /*!< WAVE1[1:0] (DAC channel1 noise/triangle wave generation enable) */
9 mjames 4058
#define DAC_CR_WAVE1_0                      (0x1UL << DAC_CR_WAVE1_Pos)         /*!< 0x00000040 */
4059
#define DAC_CR_WAVE1_1                      (0x2UL << DAC_CR_WAVE1_Pos)         /*!< 0x00000080 */
2 mjames 4060
 
4061
#define DAC_CR_MAMP1_Pos                    (8U)                               
9 mjames 4062
#define DAC_CR_MAMP1_Msk                    (0xFUL << DAC_CR_MAMP1_Pos)         /*!< 0x00000F00 */
2 mjames 4063
#define DAC_CR_MAMP1                        DAC_CR_MAMP1_Msk                   /*!< MAMP1[3:0] (DAC channel1 Mask/Amplitude selector) */
9 mjames 4064
#define DAC_CR_MAMP1_0                      (0x1UL << DAC_CR_MAMP1_Pos)         /*!< 0x00000100 */
4065
#define DAC_CR_MAMP1_1                      (0x2UL << DAC_CR_MAMP1_Pos)         /*!< 0x00000200 */
4066
#define DAC_CR_MAMP1_2                      (0x4UL << DAC_CR_MAMP1_Pos)         /*!< 0x00000400 */
4067
#define DAC_CR_MAMP1_3                      (0x8UL << DAC_CR_MAMP1_Pos)         /*!< 0x00000800 */
2 mjames 4068
 
4069
#define DAC_CR_DMAEN1_Pos                   (12U)                              
9 mjames 4070
#define DAC_CR_DMAEN1_Msk                   (0x1UL << DAC_CR_DMAEN1_Pos)        /*!< 0x00001000 */
2 mjames 4071
#define DAC_CR_DMAEN1                       DAC_CR_DMAEN1_Msk                  /*!< DAC channel1 DMA enable */
4072
#define DAC_CR_EN2_Pos                      (16U)                              
9 mjames 4073
#define DAC_CR_EN2_Msk                      (0x1UL << DAC_CR_EN2_Pos)           /*!< 0x00010000 */
2 mjames 4074
#define DAC_CR_EN2                          DAC_CR_EN2_Msk                     /*!< DAC channel2 enable */
4075
#define DAC_CR_BOFF2_Pos                    (17U)                              
9 mjames 4076
#define DAC_CR_BOFF2_Msk                    (0x1UL << DAC_CR_BOFF2_Pos)         /*!< 0x00020000 */
2 mjames 4077
#define DAC_CR_BOFF2                        DAC_CR_BOFF2_Msk                   /*!< DAC channel2 output buffer disable */
4078
#define DAC_CR_TEN2_Pos                     (18U)                              
9 mjames 4079
#define DAC_CR_TEN2_Msk                     (0x1UL << DAC_CR_TEN2_Pos)          /*!< 0x00040000 */
2 mjames 4080
#define DAC_CR_TEN2                         DAC_CR_TEN2_Msk                    /*!< DAC channel2 Trigger enable */
4081
 
4082
#define DAC_CR_TSEL2_Pos                    (19U)                              
9 mjames 4083
#define DAC_CR_TSEL2_Msk                    (0x7UL << DAC_CR_TSEL2_Pos)         /*!< 0x00380000 */
2 mjames 4084
#define DAC_CR_TSEL2                        DAC_CR_TSEL2_Msk                   /*!< TSEL2[2:0] (DAC channel2 Trigger selection) */
9 mjames 4085
#define DAC_CR_TSEL2_0                      (0x1UL << DAC_CR_TSEL2_Pos)         /*!< 0x00080000 */
4086
#define DAC_CR_TSEL2_1                      (0x2UL << DAC_CR_TSEL2_Pos)         /*!< 0x00100000 */
4087
#define DAC_CR_TSEL2_2                      (0x4UL << DAC_CR_TSEL2_Pos)         /*!< 0x00200000 */
2 mjames 4088
 
4089
#define DAC_CR_WAVE2_Pos                    (22U)                              
9 mjames 4090
#define DAC_CR_WAVE2_Msk                    (0x3UL << DAC_CR_WAVE2_Pos)         /*!< 0x00C00000 */
2 mjames 4091
#define DAC_CR_WAVE2                        DAC_CR_WAVE2_Msk                   /*!< WAVE2[1:0] (DAC channel2 noise/triangle wave generation enable) */
9 mjames 4092
#define DAC_CR_WAVE2_0                      (0x1UL << DAC_CR_WAVE2_Pos)         /*!< 0x00400000 */
4093
#define DAC_CR_WAVE2_1                      (0x2UL << DAC_CR_WAVE2_Pos)         /*!< 0x00800000 */
2 mjames 4094
 
4095
#define DAC_CR_MAMP2_Pos                    (24U)                              
9 mjames 4096
#define DAC_CR_MAMP2_Msk                    (0xFUL << DAC_CR_MAMP2_Pos)         /*!< 0x0F000000 */
2 mjames 4097
#define DAC_CR_MAMP2                        DAC_CR_MAMP2_Msk                   /*!< MAMP2[3:0] (DAC channel2 Mask/Amplitude selector) */
9 mjames 4098
#define DAC_CR_MAMP2_0                      (0x1UL << DAC_CR_MAMP2_Pos)         /*!< 0x01000000 */
4099
#define DAC_CR_MAMP2_1                      (0x2UL << DAC_CR_MAMP2_Pos)         /*!< 0x02000000 */
4100
#define DAC_CR_MAMP2_2                      (0x4UL << DAC_CR_MAMP2_Pos)         /*!< 0x04000000 */
4101
#define DAC_CR_MAMP2_3                      (0x8UL << DAC_CR_MAMP2_Pos)         /*!< 0x08000000 */
2 mjames 4102
 
4103
#define DAC_CR_DMAEN2_Pos                   (28U)                              
9 mjames 4104
#define DAC_CR_DMAEN2_Msk                   (0x1UL << DAC_CR_DMAEN2_Pos)        /*!< 0x10000000 */
2 mjames 4105
#define DAC_CR_DMAEN2                       DAC_CR_DMAEN2_Msk                  /*!< DAC channel2 DMA enabled */
4106
 
4107
 
4108
/*****************  Bit definition for DAC_SWTRIGR register  ******************/
4109
#define DAC_SWTRIGR_SWTRIG1_Pos             (0U)                               
9 mjames 4110
#define DAC_SWTRIGR_SWTRIG1_Msk             (0x1UL << DAC_SWTRIGR_SWTRIG1_Pos)  /*!< 0x00000001 */
2 mjames 4111
#define DAC_SWTRIGR_SWTRIG1                 DAC_SWTRIGR_SWTRIG1_Msk            /*!< DAC channel1 software trigger */
4112
#define DAC_SWTRIGR_SWTRIG2_Pos             (1U)                               
9 mjames 4113
#define DAC_SWTRIGR_SWTRIG2_Msk             (0x1UL << DAC_SWTRIGR_SWTRIG2_Pos)  /*!< 0x00000002 */
2 mjames 4114
#define DAC_SWTRIGR_SWTRIG2                 DAC_SWTRIGR_SWTRIG2_Msk            /*!< DAC channel2 software trigger */
4115
 
4116
/*****************  Bit definition for DAC_DHR12R1 register  ******************/
4117
#define DAC_DHR12R1_DACC1DHR_Pos            (0U)                               
9 mjames 4118
#define DAC_DHR12R1_DACC1DHR_Msk            (0xFFFUL << DAC_DHR12R1_DACC1DHR_Pos) /*!< 0x00000FFF */
2 mjames 4119
#define DAC_DHR12R1_DACC1DHR                DAC_DHR12R1_DACC1DHR_Msk           /*!< DAC channel1 12-bit Right aligned data */
4120
 
4121
/*****************  Bit definition for DAC_DHR12L1 register  ******************/
4122
#define DAC_DHR12L1_DACC1DHR_Pos            (4U)                               
9 mjames 4123
#define DAC_DHR12L1_DACC1DHR_Msk            (0xFFFUL << DAC_DHR12L1_DACC1DHR_Pos) /*!< 0x0000FFF0 */
2 mjames 4124
#define DAC_DHR12L1_DACC1DHR                DAC_DHR12L1_DACC1DHR_Msk           /*!< DAC channel1 12-bit Left aligned data */
4125
 
4126
/******************  Bit definition for DAC_DHR8R1 register  ******************/
4127
#define DAC_DHR8R1_DACC1DHR_Pos             (0U)                               
9 mjames 4128
#define DAC_DHR8R1_DACC1DHR_Msk             (0xFFUL << DAC_DHR8R1_DACC1DHR_Pos) /*!< 0x000000FF */
2 mjames 4129
#define DAC_DHR8R1_DACC1DHR                 DAC_DHR8R1_DACC1DHR_Msk            /*!< DAC channel1 8-bit Right aligned data */
4130
 
4131
/*****************  Bit definition for DAC_DHR12R2 register  ******************/
4132
#define DAC_DHR12R2_DACC2DHR_Pos            (0U)                               
9 mjames 4133
#define DAC_DHR12R2_DACC2DHR_Msk            (0xFFFUL << DAC_DHR12R2_DACC2DHR_Pos) /*!< 0x00000FFF */
2 mjames 4134
#define DAC_DHR12R2_DACC2DHR                DAC_DHR12R2_DACC2DHR_Msk           /*!< DAC channel2 12-bit Right aligned data */
4135
 
4136
/*****************  Bit definition for DAC_DHR12L2 register  ******************/
4137
#define DAC_DHR12L2_DACC2DHR_Pos            (4U)                               
9 mjames 4138
#define DAC_DHR12L2_DACC2DHR_Msk            (0xFFFUL << DAC_DHR12L2_DACC2DHR_Pos) /*!< 0x0000FFF0 */
2 mjames 4139
#define DAC_DHR12L2_DACC2DHR                DAC_DHR12L2_DACC2DHR_Msk           /*!< DAC channel2 12-bit Left aligned data */
4140
 
4141
/******************  Bit definition for DAC_DHR8R2 register  ******************/
4142
#define DAC_DHR8R2_DACC2DHR_Pos             (0U)                               
9 mjames 4143
#define DAC_DHR8R2_DACC2DHR_Msk             (0xFFUL << DAC_DHR8R2_DACC2DHR_Pos) /*!< 0x000000FF */
2 mjames 4144
#define DAC_DHR8R2_DACC2DHR                 DAC_DHR8R2_DACC2DHR_Msk            /*!< DAC channel2 8-bit Right aligned data */
4145
 
4146
/*****************  Bit definition for DAC_DHR12RD register  ******************/
4147
#define DAC_DHR12RD_DACC1DHR_Pos            (0U)                               
9 mjames 4148
#define DAC_DHR12RD_DACC1DHR_Msk            (0xFFFUL << DAC_DHR12RD_DACC1DHR_Pos) /*!< 0x00000FFF */
2 mjames 4149
#define DAC_DHR12RD_DACC1DHR                DAC_DHR12RD_DACC1DHR_Msk           /*!< DAC channel1 12-bit Right aligned data */
4150
#define DAC_DHR12RD_DACC2DHR_Pos            (16U)                              
9 mjames 4151
#define DAC_DHR12RD_DACC2DHR_Msk            (0xFFFUL << DAC_DHR12RD_DACC2DHR_Pos) /*!< 0x0FFF0000 */
2 mjames 4152
#define DAC_DHR12RD_DACC2DHR                DAC_DHR12RD_DACC2DHR_Msk           /*!< DAC channel2 12-bit Right aligned data */
4153
 
4154
/*****************  Bit definition for DAC_DHR12LD register  ******************/
4155
#define DAC_DHR12LD_DACC1DHR_Pos            (4U)                               
9 mjames 4156
#define DAC_DHR12LD_DACC1DHR_Msk            (0xFFFUL << DAC_DHR12LD_DACC1DHR_Pos) /*!< 0x0000FFF0 */
2 mjames 4157
#define DAC_DHR12LD_DACC1DHR                DAC_DHR12LD_DACC1DHR_Msk           /*!< DAC channel1 12-bit Left aligned data */
4158
#define DAC_DHR12LD_DACC2DHR_Pos            (20U)                              
9 mjames 4159
#define DAC_DHR12LD_DACC2DHR_Msk            (0xFFFUL << DAC_DHR12LD_DACC2DHR_Pos) /*!< 0xFFF00000 */
2 mjames 4160
#define DAC_DHR12LD_DACC2DHR                DAC_DHR12LD_DACC2DHR_Msk           /*!< DAC channel2 12-bit Left aligned data */
4161
 
4162
/******************  Bit definition for DAC_DHR8RD register  ******************/
4163
#define DAC_DHR8RD_DACC1DHR_Pos             (0U)                               
9 mjames 4164
#define DAC_DHR8RD_DACC1DHR_Msk             (0xFFUL << DAC_DHR8RD_DACC1DHR_Pos) /*!< 0x000000FF */
2 mjames 4165
#define DAC_DHR8RD_DACC1DHR                 DAC_DHR8RD_DACC1DHR_Msk            /*!< DAC channel1 8-bit Right aligned data */
4166
#define DAC_DHR8RD_DACC2DHR_Pos             (8U)                               
9 mjames 4167
#define DAC_DHR8RD_DACC2DHR_Msk             (0xFFUL << DAC_DHR8RD_DACC2DHR_Pos) /*!< 0x0000FF00 */
2 mjames 4168
#define DAC_DHR8RD_DACC2DHR                 DAC_DHR8RD_DACC2DHR_Msk            /*!< DAC channel2 8-bit Right aligned data */
4169
 
4170
/*******************  Bit definition for DAC_DOR1 register  *******************/
4171
#define DAC_DOR1_DACC1DOR_Pos               (0U)                               
9 mjames 4172
#define DAC_DOR1_DACC1DOR_Msk               (0xFFFUL << DAC_DOR1_DACC1DOR_Pos)  /*!< 0x00000FFF */
2 mjames 4173
#define DAC_DOR1_DACC1DOR                   DAC_DOR1_DACC1DOR_Msk              /*!< DAC channel1 data output */
4174
 
4175
/*******************  Bit definition for DAC_DOR2 register  *******************/
4176
#define DAC_DOR2_DACC2DOR_Pos               (0U)                               
9 mjames 4177
#define DAC_DOR2_DACC2DOR_Msk               (0xFFFUL << DAC_DOR2_DACC2DOR_Pos)  /*!< 0x00000FFF */
2 mjames 4178
#define DAC_DOR2_DACC2DOR                   DAC_DOR2_DACC2DOR_Msk              /*!< DAC channel2 data output */
4179
 
4180
 
4181
 
4182
/*****************************************************************************/
4183
/*                                                                           */
4184
/*                               Timers (TIM)                                */
4185
/*                                                                           */
4186
/*****************************************************************************/
4187
/*******************  Bit definition for TIM_CR1 register  *******************/
4188
#define TIM_CR1_CEN_Pos                     (0U)                               
9 mjames 4189
#define TIM_CR1_CEN_Msk                     (0x1UL << TIM_CR1_CEN_Pos)          /*!< 0x00000001 */
2 mjames 4190
#define TIM_CR1_CEN                         TIM_CR1_CEN_Msk                    /*!<Counter enable */
4191
#define TIM_CR1_UDIS_Pos                    (1U)                               
9 mjames 4192
#define TIM_CR1_UDIS_Msk                    (0x1UL << TIM_CR1_UDIS_Pos)         /*!< 0x00000002 */
2 mjames 4193
#define TIM_CR1_UDIS                        TIM_CR1_UDIS_Msk                   /*!<Update disable */
4194
#define TIM_CR1_URS_Pos                     (2U)                               
9 mjames 4195
#define TIM_CR1_URS_Msk                     (0x1UL << TIM_CR1_URS_Pos)          /*!< 0x00000004 */
2 mjames 4196
#define TIM_CR1_URS                         TIM_CR1_URS_Msk                    /*!<Update request source */
4197
#define TIM_CR1_OPM_Pos                     (3U)                               
9 mjames 4198
#define TIM_CR1_OPM_Msk                     (0x1UL << TIM_CR1_OPM_Pos)          /*!< 0x00000008 */
2 mjames 4199
#define TIM_CR1_OPM                         TIM_CR1_OPM_Msk                    /*!<One pulse mode */
4200
#define TIM_CR1_DIR_Pos                     (4U)                               
9 mjames 4201
#define TIM_CR1_DIR_Msk                     (0x1UL << TIM_CR1_DIR_Pos)          /*!< 0x00000010 */
2 mjames 4202
#define TIM_CR1_DIR                         TIM_CR1_DIR_Msk                    /*!<Direction */
4203
 
4204
#define TIM_CR1_CMS_Pos                     (5U)                               
9 mjames 4205
#define TIM_CR1_CMS_Msk                     (0x3UL << TIM_CR1_CMS_Pos)          /*!< 0x00000060 */
2 mjames 4206
#define TIM_CR1_CMS                         TIM_CR1_CMS_Msk                    /*!<CMS[1:0] bits (Center-aligned mode selection) */
9 mjames 4207
#define TIM_CR1_CMS_0                       (0x1UL << TIM_CR1_CMS_Pos)          /*!< 0x00000020 */
4208
#define TIM_CR1_CMS_1                       (0x2UL << TIM_CR1_CMS_Pos)          /*!< 0x00000040 */
2 mjames 4209
 
4210
#define TIM_CR1_ARPE_Pos                    (7U)                               
9 mjames 4211
#define TIM_CR1_ARPE_Msk                    (0x1UL << TIM_CR1_ARPE_Pos)         /*!< 0x00000080 */
2 mjames 4212
#define TIM_CR1_ARPE                        TIM_CR1_ARPE_Msk                   /*!<Auto-reload preload enable */
4213
 
4214
#define TIM_CR1_CKD_Pos                     (8U)                               
9 mjames 4215
#define TIM_CR1_CKD_Msk                     (0x3UL << TIM_CR1_CKD_Pos)          /*!< 0x00000300 */
2 mjames 4216
#define TIM_CR1_CKD                         TIM_CR1_CKD_Msk                    /*!<CKD[1:0] bits (clock division) */
9 mjames 4217
#define TIM_CR1_CKD_0                       (0x1UL << TIM_CR1_CKD_Pos)          /*!< 0x00000100 */
4218
#define TIM_CR1_CKD_1                       (0x2UL << TIM_CR1_CKD_Pos)          /*!< 0x00000200 */
2 mjames 4219
 
4220
/*******************  Bit definition for TIM_CR2 register  *******************/
4221
#define TIM_CR2_CCPC_Pos                    (0U)                               
9 mjames 4222
#define TIM_CR2_CCPC_Msk                    (0x1UL << TIM_CR2_CCPC_Pos)         /*!< 0x00000001 */
2 mjames 4223
#define TIM_CR2_CCPC                        TIM_CR2_CCPC_Msk                   /*!<Capture/Compare Preloaded Control */
4224
#define TIM_CR2_CCUS_Pos                    (2U)                               
9 mjames 4225
#define TIM_CR2_CCUS_Msk                    (0x1UL << TIM_CR2_CCUS_Pos)         /*!< 0x00000004 */
2 mjames 4226
#define TIM_CR2_CCUS                        TIM_CR2_CCUS_Msk                   /*!<Capture/Compare Control Update Selection */
4227
#define TIM_CR2_CCDS_Pos                    (3U)                               
9 mjames 4228
#define TIM_CR2_CCDS_Msk                    (0x1UL << TIM_CR2_CCDS_Pos)         /*!< 0x00000008 */
2 mjames 4229
#define TIM_CR2_CCDS                        TIM_CR2_CCDS_Msk                   /*!<Capture/Compare DMA Selection */
4230
 
4231
#define TIM_CR2_MMS_Pos                     (4U)                               
9 mjames 4232
#define TIM_CR2_MMS_Msk                     (0x7UL << TIM_CR2_MMS_Pos)          /*!< 0x00000070 */
2 mjames 4233
#define TIM_CR2_MMS                         TIM_CR2_MMS_Msk                    /*!<MMS[2:0] bits (Master Mode Selection) */
9 mjames 4234
#define TIM_CR2_MMS_0                       (0x1UL << TIM_CR2_MMS_Pos)          /*!< 0x00000010 */
4235
#define TIM_CR2_MMS_1                       (0x2UL << TIM_CR2_MMS_Pos)          /*!< 0x00000020 */
4236
#define TIM_CR2_MMS_2                       (0x4UL << TIM_CR2_MMS_Pos)          /*!< 0x00000040 */
2 mjames 4237
 
4238
#define TIM_CR2_TI1S_Pos                    (7U)                               
9 mjames 4239
#define TIM_CR2_TI1S_Msk                    (0x1UL << TIM_CR2_TI1S_Pos)         /*!< 0x00000080 */
2 mjames 4240
#define TIM_CR2_TI1S                        TIM_CR2_TI1S_Msk                   /*!<TI1 Selection */
4241
#define TIM_CR2_OIS1_Pos                    (8U)                               
9 mjames 4242
#define TIM_CR2_OIS1_Msk                    (0x1UL << TIM_CR2_OIS1_Pos)         /*!< 0x00000100 */
2 mjames 4243
#define TIM_CR2_OIS1                        TIM_CR2_OIS1_Msk                   /*!<Output Idle state 1 (OC1 output) */
4244
#define TIM_CR2_OIS1N_Pos                   (9U)                               
9 mjames 4245
#define TIM_CR2_OIS1N_Msk                   (0x1UL << TIM_CR2_OIS1N_Pos)        /*!< 0x00000200 */
2 mjames 4246
#define TIM_CR2_OIS1N                       TIM_CR2_OIS1N_Msk                  /*!<Output Idle state 1 (OC1N output) */
4247
#define TIM_CR2_OIS2_Pos                    (10U)                              
9 mjames 4248
#define TIM_CR2_OIS2_Msk                    (0x1UL << TIM_CR2_OIS2_Pos)         /*!< 0x00000400 */
2 mjames 4249
#define TIM_CR2_OIS2                        TIM_CR2_OIS2_Msk                   /*!<Output Idle state 2 (OC2 output) */
4250
#define TIM_CR2_OIS2N_Pos                   (11U)                              
9 mjames 4251
#define TIM_CR2_OIS2N_Msk                   (0x1UL << TIM_CR2_OIS2N_Pos)        /*!< 0x00000800 */
2 mjames 4252
#define TIM_CR2_OIS2N                       TIM_CR2_OIS2N_Msk                  /*!<Output Idle state 2 (OC2N output) */
4253
#define TIM_CR2_OIS3_Pos                    (12U)                              
9 mjames 4254
#define TIM_CR2_OIS3_Msk                    (0x1UL << TIM_CR2_OIS3_Pos)         /*!< 0x00001000 */
2 mjames 4255
#define TIM_CR2_OIS3                        TIM_CR2_OIS3_Msk                   /*!<Output Idle state 3 (OC3 output) */
4256
#define TIM_CR2_OIS3N_Pos                   (13U)                              
9 mjames 4257
#define TIM_CR2_OIS3N_Msk                   (0x1UL << TIM_CR2_OIS3N_Pos)        /*!< 0x00002000 */
2 mjames 4258
#define TIM_CR2_OIS3N                       TIM_CR2_OIS3N_Msk                  /*!<Output Idle state 3 (OC3N output) */
4259
#define TIM_CR2_OIS4_Pos                    (14U)                              
9 mjames 4260
#define TIM_CR2_OIS4_Msk                    (0x1UL << TIM_CR2_OIS4_Pos)         /*!< 0x00004000 */
2 mjames 4261
#define TIM_CR2_OIS4                        TIM_CR2_OIS4_Msk                   /*!<Output Idle state 4 (OC4 output) */
4262
 
4263
/*******************  Bit definition for TIM_SMCR register  ******************/
4264
#define TIM_SMCR_SMS_Pos                    (0U)                               
9 mjames 4265
#define TIM_SMCR_SMS_Msk                    (0x7UL << TIM_SMCR_SMS_Pos)         /*!< 0x00000007 */
2 mjames 4266
#define TIM_SMCR_SMS                        TIM_SMCR_SMS_Msk                   /*!<SMS[2:0] bits (Slave mode selection) */
9 mjames 4267
#define TIM_SMCR_SMS_0                      (0x1UL << TIM_SMCR_SMS_Pos)         /*!< 0x00000001 */
4268
#define TIM_SMCR_SMS_1                      (0x2UL << TIM_SMCR_SMS_Pos)         /*!< 0x00000002 */
4269
#define TIM_SMCR_SMS_2                      (0x4UL << TIM_SMCR_SMS_Pos)         /*!< 0x00000004 */
2 mjames 4270
 
4271
#define TIM_SMCR_TS_Pos                     (4U)                               
9 mjames 4272
#define TIM_SMCR_TS_Msk                     (0x7UL << TIM_SMCR_TS_Pos)          /*!< 0x00000070 */
2 mjames 4273
#define TIM_SMCR_TS                         TIM_SMCR_TS_Msk                    /*!<TS[2:0] bits (Trigger selection) */
9 mjames 4274
#define TIM_SMCR_TS_0                       (0x1UL << TIM_SMCR_TS_Pos)          /*!< 0x00000010 */
4275
#define TIM_SMCR_TS_1                       (0x2UL << TIM_SMCR_TS_Pos)          /*!< 0x00000020 */
4276
#define TIM_SMCR_TS_2                       (0x4UL << TIM_SMCR_TS_Pos)          /*!< 0x00000040 */
2 mjames 4277
 
4278
#define TIM_SMCR_MSM_Pos                    (7U)                               
9 mjames 4279
#define TIM_SMCR_MSM_Msk                    (0x1UL << TIM_SMCR_MSM_Pos)         /*!< 0x00000080 */
2 mjames 4280
#define TIM_SMCR_MSM                        TIM_SMCR_MSM_Msk                   /*!<Master/slave mode */
4281
 
4282
#define TIM_SMCR_ETF_Pos                    (8U)                               
9 mjames 4283
#define TIM_SMCR_ETF_Msk                    (0xFUL << TIM_SMCR_ETF_Pos)         /*!< 0x00000F00 */
2 mjames 4284
#define TIM_SMCR_ETF                        TIM_SMCR_ETF_Msk                   /*!<ETF[3:0] bits (External trigger filter) */
9 mjames 4285
#define TIM_SMCR_ETF_0                      (0x1UL << TIM_SMCR_ETF_Pos)         /*!< 0x00000100 */
4286
#define TIM_SMCR_ETF_1                      (0x2UL << TIM_SMCR_ETF_Pos)         /*!< 0x00000200 */
4287
#define TIM_SMCR_ETF_2                      (0x4UL << TIM_SMCR_ETF_Pos)         /*!< 0x00000400 */
4288
#define TIM_SMCR_ETF_3                      (0x8UL << TIM_SMCR_ETF_Pos)         /*!< 0x00000800 */
2 mjames 4289
 
4290
#define TIM_SMCR_ETPS_Pos                   (12U)                              
9 mjames 4291
#define TIM_SMCR_ETPS_Msk                   (0x3UL << TIM_SMCR_ETPS_Pos)        /*!< 0x00003000 */
2 mjames 4292
#define TIM_SMCR_ETPS                       TIM_SMCR_ETPS_Msk                  /*!<ETPS[1:0] bits (External trigger prescaler) */
9 mjames 4293
#define TIM_SMCR_ETPS_0                     (0x1UL << TIM_SMCR_ETPS_Pos)        /*!< 0x00001000 */
4294
#define TIM_SMCR_ETPS_1                     (0x2UL << TIM_SMCR_ETPS_Pos)        /*!< 0x00002000 */
2 mjames 4295
 
4296
#define TIM_SMCR_ECE_Pos                    (14U)                              
9 mjames 4297
#define TIM_SMCR_ECE_Msk                    (0x1UL << TIM_SMCR_ECE_Pos)         /*!< 0x00004000 */
2 mjames 4298
#define TIM_SMCR_ECE                        TIM_SMCR_ECE_Msk                   /*!<External clock enable */
4299
#define TIM_SMCR_ETP_Pos                    (15U)                              
9 mjames 4300
#define TIM_SMCR_ETP_Msk                    (0x1UL << TIM_SMCR_ETP_Pos)         /*!< 0x00008000 */
2 mjames 4301
#define TIM_SMCR_ETP                        TIM_SMCR_ETP_Msk                   /*!<External trigger polarity */
4302
 
4303
/*******************  Bit definition for TIM_DIER register  ******************/
4304
#define TIM_DIER_UIE_Pos                    (0U)                               
9 mjames 4305
#define TIM_DIER_UIE_Msk                    (0x1UL << TIM_DIER_UIE_Pos)         /*!< 0x00000001 */
2 mjames 4306
#define TIM_DIER_UIE                        TIM_DIER_UIE_Msk                   /*!<Update interrupt enable */
4307
#define TIM_DIER_CC1IE_Pos                  (1U)                               
9 mjames 4308
#define TIM_DIER_CC1IE_Msk                  (0x1UL << TIM_DIER_CC1IE_Pos)       /*!< 0x00000002 */
2 mjames 4309
#define TIM_DIER_CC1IE                      TIM_DIER_CC1IE_Msk                 /*!<Capture/Compare 1 interrupt enable */
4310
#define TIM_DIER_CC2IE_Pos                  (2U)                               
9 mjames 4311
#define TIM_DIER_CC2IE_Msk                  (0x1UL << TIM_DIER_CC2IE_Pos)       /*!< 0x00000004 */
2 mjames 4312
#define TIM_DIER_CC2IE                      TIM_DIER_CC2IE_Msk                 /*!<Capture/Compare 2 interrupt enable */
4313
#define TIM_DIER_CC3IE_Pos                  (3U)                               
9 mjames 4314
#define TIM_DIER_CC3IE_Msk                  (0x1UL << TIM_DIER_CC3IE_Pos)       /*!< 0x00000008 */
2 mjames 4315
#define TIM_DIER_CC3IE                      TIM_DIER_CC3IE_Msk                 /*!<Capture/Compare 3 interrupt enable */
4316
#define TIM_DIER_CC4IE_Pos                  (4U)                               
9 mjames 4317
#define TIM_DIER_CC4IE_Msk                  (0x1UL << TIM_DIER_CC4IE_Pos)       /*!< 0x00000010 */
2 mjames 4318
#define TIM_DIER_CC4IE                      TIM_DIER_CC4IE_Msk                 /*!<Capture/Compare 4 interrupt enable */
4319
#define TIM_DIER_COMIE_Pos                  (5U)                               
9 mjames 4320
#define TIM_DIER_COMIE_Msk                  (0x1UL << TIM_DIER_COMIE_Pos)       /*!< 0x00000020 */
2 mjames 4321
#define TIM_DIER_COMIE                      TIM_DIER_COMIE_Msk                 /*!<COM interrupt enable */
4322
#define TIM_DIER_TIE_Pos                    (6U)                               
9 mjames 4323
#define TIM_DIER_TIE_Msk                    (0x1UL << TIM_DIER_TIE_Pos)         /*!< 0x00000040 */
2 mjames 4324
#define TIM_DIER_TIE                        TIM_DIER_TIE_Msk                   /*!<Trigger interrupt enable */
4325
#define TIM_DIER_BIE_Pos                    (7U)                               
9 mjames 4326
#define TIM_DIER_BIE_Msk                    (0x1UL << TIM_DIER_BIE_Pos)         /*!< 0x00000080 */
2 mjames 4327
#define TIM_DIER_BIE                        TIM_DIER_BIE_Msk                   /*!<Break interrupt enable */
4328
#define TIM_DIER_UDE_Pos                    (8U)                               
9 mjames 4329
#define TIM_DIER_UDE_Msk                    (0x1UL << TIM_DIER_UDE_Pos)         /*!< 0x00000100 */
2 mjames 4330
#define TIM_DIER_UDE                        TIM_DIER_UDE_Msk                   /*!<Update DMA request enable */
4331
#define TIM_DIER_CC1DE_Pos                  (9U)                               
9 mjames 4332
#define TIM_DIER_CC1DE_Msk                  (0x1UL << TIM_DIER_CC1DE_Pos)       /*!< 0x00000200 */
2 mjames 4333
#define TIM_DIER_CC1DE                      TIM_DIER_CC1DE_Msk                 /*!<Capture/Compare 1 DMA request enable */
4334
#define TIM_DIER_CC2DE_Pos                  (10U)                              
9 mjames 4335
#define TIM_DIER_CC2DE_Msk                  (0x1UL << TIM_DIER_CC2DE_Pos)       /*!< 0x00000400 */
2 mjames 4336
#define TIM_DIER_CC2DE                      TIM_DIER_CC2DE_Msk                 /*!<Capture/Compare 2 DMA request enable */
4337
#define TIM_DIER_CC3DE_Pos                  (11U)                              
9 mjames 4338
#define TIM_DIER_CC3DE_Msk                  (0x1UL << TIM_DIER_CC3DE_Pos)       /*!< 0x00000800 */
2 mjames 4339
#define TIM_DIER_CC3DE                      TIM_DIER_CC3DE_Msk                 /*!<Capture/Compare 3 DMA request enable */
4340
#define TIM_DIER_CC4DE_Pos                  (12U)                              
9 mjames 4341
#define TIM_DIER_CC4DE_Msk                  (0x1UL << TIM_DIER_CC4DE_Pos)       /*!< 0x00001000 */
2 mjames 4342
#define TIM_DIER_CC4DE                      TIM_DIER_CC4DE_Msk                 /*!<Capture/Compare 4 DMA request enable */
4343
#define TIM_DIER_COMDE_Pos                  (13U)                              
9 mjames 4344
#define TIM_DIER_COMDE_Msk                  (0x1UL << TIM_DIER_COMDE_Pos)       /*!< 0x00002000 */
2 mjames 4345
#define TIM_DIER_COMDE                      TIM_DIER_COMDE_Msk                 /*!<COM DMA request enable */
4346
#define TIM_DIER_TDE_Pos                    (14U)                              
9 mjames 4347
#define TIM_DIER_TDE_Msk                    (0x1UL << TIM_DIER_TDE_Pos)         /*!< 0x00004000 */
2 mjames 4348
#define TIM_DIER_TDE                        TIM_DIER_TDE_Msk                   /*!<Trigger DMA request enable */
4349
 
4350
/********************  Bit definition for TIM_SR register  *******************/
4351
#define TIM_SR_UIF_Pos                      (0U)                               
9 mjames 4352
#define TIM_SR_UIF_Msk                      (0x1UL << TIM_SR_UIF_Pos)           /*!< 0x00000001 */
2 mjames 4353
#define TIM_SR_UIF                          TIM_SR_UIF_Msk                     /*!<Update interrupt Flag */
4354
#define TIM_SR_CC1IF_Pos                    (1U)                               
9 mjames 4355
#define TIM_SR_CC1IF_Msk                    (0x1UL << TIM_SR_CC1IF_Pos)         /*!< 0x00000002 */
2 mjames 4356
#define TIM_SR_CC1IF                        TIM_SR_CC1IF_Msk                   /*!<Capture/Compare 1 interrupt Flag */
4357
#define TIM_SR_CC2IF_Pos                    (2U)                               
9 mjames 4358
#define TIM_SR_CC2IF_Msk                    (0x1UL << TIM_SR_CC2IF_Pos)         /*!< 0x00000004 */
2 mjames 4359
#define TIM_SR_CC2IF                        TIM_SR_CC2IF_Msk                   /*!<Capture/Compare 2 interrupt Flag */
4360
#define TIM_SR_CC3IF_Pos                    (3U)                               
9 mjames 4361
#define TIM_SR_CC3IF_Msk                    (0x1UL << TIM_SR_CC3IF_Pos)         /*!< 0x00000008 */
2 mjames 4362
#define TIM_SR_CC3IF                        TIM_SR_CC3IF_Msk                   /*!<Capture/Compare 3 interrupt Flag */
4363
#define TIM_SR_CC4IF_Pos                    (4U)                               
9 mjames 4364
#define TIM_SR_CC4IF_Msk                    (0x1UL << TIM_SR_CC4IF_Pos)         /*!< 0x00000010 */
2 mjames 4365
#define TIM_SR_CC4IF                        TIM_SR_CC4IF_Msk                   /*!<Capture/Compare 4 interrupt Flag */
4366
#define TIM_SR_COMIF_Pos                    (5U)                               
9 mjames 4367
#define TIM_SR_COMIF_Msk                    (0x1UL << TIM_SR_COMIF_Pos)         /*!< 0x00000020 */
2 mjames 4368
#define TIM_SR_COMIF                        TIM_SR_COMIF_Msk                   /*!<COM interrupt Flag */
4369
#define TIM_SR_TIF_Pos                      (6U)                               
9 mjames 4370
#define TIM_SR_TIF_Msk                      (0x1UL << TIM_SR_TIF_Pos)           /*!< 0x00000040 */
2 mjames 4371
#define TIM_SR_TIF                          TIM_SR_TIF_Msk                     /*!<Trigger interrupt Flag */
4372
#define TIM_SR_BIF_Pos                      (7U)                               
9 mjames 4373
#define TIM_SR_BIF_Msk                      (0x1UL << TIM_SR_BIF_Pos)           /*!< 0x00000080 */
2 mjames 4374
#define TIM_SR_BIF                          TIM_SR_BIF_Msk                     /*!<Break interrupt Flag */
4375
#define TIM_SR_CC1OF_Pos                    (9U)                               
9 mjames 4376
#define TIM_SR_CC1OF_Msk                    (0x1UL << TIM_SR_CC1OF_Pos)         /*!< 0x00000200 */
2 mjames 4377
#define TIM_SR_CC1OF                        TIM_SR_CC1OF_Msk                   /*!<Capture/Compare 1 Overcapture Flag */
4378
#define TIM_SR_CC2OF_Pos                    (10U)                              
9 mjames 4379
#define TIM_SR_CC2OF_Msk                    (0x1UL << TIM_SR_CC2OF_Pos)         /*!< 0x00000400 */
2 mjames 4380
#define TIM_SR_CC2OF                        TIM_SR_CC2OF_Msk                   /*!<Capture/Compare 2 Overcapture Flag */
4381
#define TIM_SR_CC3OF_Pos                    (11U)                              
9 mjames 4382
#define TIM_SR_CC3OF_Msk                    (0x1UL << TIM_SR_CC3OF_Pos)         /*!< 0x00000800 */
2 mjames 4383
#define TIM_SR_CC3OF                        TIM_SR_CC3OF_Msk                   /*!<Capture/Compare 3 Overcapture Flag */
4384
#define TIM_SR_CC4OF_Pos                    (12U)                              
9 mjames 4385
#define TIM_SR_CC4OF_Msk                    (0x1UL << TIM_SR_CC4OF_Pos)         /*!< 0x00001000 */
2 mjames 4386
#define TIM_SR_CC4OF                        TIM_SR_CC4OF_Msk                   /*!<Capture/Compare 4 Overcapture Flag */
4387
 
4388
/*******************  Bit definition for TIM_EGR register  *******************/
4389
#define TIM_EGR_UG_Pos                      (0U)                               
9 mjames 4390
#define TIM_EGR_UG_Msk                      (0x1UL << TIM_EGR_UG_Pos)           /*!< 0x00000001 */
2 mjames 4391
#define TIM_EGR_UG                          TIM_EGR_UG_Msk                     /*!<Update Generation */
4392
#define TIM_EGR_CC1G_Pos                    (1U)                               
9 mjames 4393
#define TIM_EGR_CC1G_Msk                    (0x1UL << TIM_EGR_CC1G_Pos)         /*!< 0x00000002 */
2 mjames 4394
#define TIM_EGR_CC1G                        TIM_EGR_CC1G_Msk                   /*!<Capture/Compare 1 Generation */
4395
#define TIM_EGR_CC2G_Pos                    (2U)                               
9 mjames 4396
#define TIM_EGR_CC2G_Msk                    (0x1UL << TIM_EGR_CC2G_Pos)         /*!< 0x00000004 */
2 mjames 4397
#define TIM_EGR_CC2G                        TIM_EGR_CC2G_Msk                   /*!<Capture/Compare 2 Generation */
4398
#define TIM_EGR_CC3G_Pos                    (3U)                               
9 mjames 4399
#define TIM_EGR_CC3G_Msk                    (0x1UL << TIM_EGR_CC3G_Pos)         /*!< 0x00000008 */
2 mjames 4400
#define TIM_EGR_CC3G                        TIM_EGR_CC3G_Msk                   /*!<Capture/Compare 3 Generation */
4401
#define TIM_EGR_CC4G_Pos                    (4U)                               
9 mjames 4402
#define TIM_EGR_CC4G_Msk                    (0x1UL << TIM_EGR_CC4G_Pos)         /*!< 0x00000010 */
2 mjames 4403
#define TIM_EGR_CC4G                        TIM_EGR_CC4G_Msk                   /*!<Capture/Compare 4 Generation */
4404
#define TIM_EGR_COMG_Pos                    (5U)                               
9 mjames 4405
#define TIM_EGR_COMG_Msk                    (0x1UL << TIM_EGR_COMG_Pos)         /*!< 0x00000020 */
2 mjames 4406
#define TIM_EGR_COMG                        TIM_EGR_COMG_Msk                   /*!<Capture/Compare Control Update Generation */
4407
#define TIM_EGR_TG_Pos                      (6U)                               
9 mjames 4408
#define TIM_EGR_TG_Msk                      (0x1UL << TIM_EGR_TG_Pos)           /*!< 0x00000040 */
2 mjames 4409
#define TIM_EGR_TG                          TIM_EGR_TG_Msk                     /*!<Trigger Generation */
4410
#define TIM_EGR_BG_Pos                      (7U)                               
9 mjames 4411
#define TIM_EGR_BG_Msk                      (0x1UL << TIM_EGR_BG_Pos)           /*!< 0x00000080 */
2 mjames 4412
#define TIM_EGR_BG                          TIM_EGR_BG_Msk                     /*!<Break Generation */
4413
 
4414
/******************  Bit definition for TIM_CCMR1 register  ******************/
4415
#define TIM_CCMR1_CC1S_Pos                  (0U)                               
9 mjames 4416
#define TIM_CCMR1_CC1S_Msk                  (0x3UL << TIM_CCMR1_CC1S_Pos)       /*!< 0x00000003 */
2 mjames 4417
#define TIM_CCMR1_CC1S                      TIM_CCMR1_CC1S_Msk                 /*!<CC1S[1:0] bits (Capture/Compare 1 Selection) */
9 mjames 4418
#define TIM_CCMR1_CC1S_0                    (0x1UL << TIM_CCMR1_CC1S_Pos)       /*!< 0x00000001 */
4419
#define TIM_CCMR1_CC1S_1                    (0x2UL << TIM_CCMR1_CC1S_Pos)       /*!< 0x00000002 */
2 mjames 4420
 
4421
#define TIM_CCMR1_OC1FE_Pos                 (2U)                               
9 mjames 4422
#define TIM_CCMR1_OC1FE_Msk                 (0x1UL << TIM_CCMR1_OC1FE_Pos)      /*!< 0x00000004 */
2 mjames 4423
#define TIM_CCMR1_OC1FE                     TIM_CCMR1_OC1FE_Msk                /*!<Output Compare 1 Fast enable */
4424
#define TIM_CCMR1_OC1PE_Pos                 (3U)                               
9 mjames 4425
#define TIM_CCMR1_OC1PE_Msk                 (0x1UL << TIM_CCMR1_OC1PE_Pos)      /*!< 0x00000008 */
2 mjames 4426
#define TIM_CCMR1_OC1PE                     TIM_CCMR1_OC1PE_Msk                /*!<Output Compare 1 Preload enable */
4427
 
4428
#define TIM_CCMR1_OC1M_Pos                  (4U)                               
9 mjames 4429
#define TIM_CCMR1_OC1M_Msk                  (0x7UL << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000070 */
2 mjames 4430
#define TIM_CCMR1_OC1M                      TIM_CCMR1_OC1M_Msk                 /*!<OC1M[2:0] bits (Output Compare 1 Mode) */
9 mjames 4431
#define TIM_CCMR1_OC1M_0                    (0x1UL << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000010 */
4432
#define TIM_CCMR1_OC1M_1                    (0x2UL << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000020 */
4433
#define TIM_CCMR1_OC1M_2                    (0x4UL << TIM_CCMR1_OC1M_Pos)       /*!< 0x00000040 */
2 mjames 4434
 
4435
#define TIM_CCMR1_OC1CE_Pos                 (7U)                               
9 mjames 4436
#define TIM_CCMR1_OC1CE_Msk                 (0x1UL << TIM_CCMR1_OC1CE_Pos)      /*!< 0x00000080 */
2 mjames 4437
#define TIM_CCMR1_OC1CE                     TIM_CCMR1_OC1CE_Msk                /*!<Output Compare 1Clear Enable */
4438
 
4439
#define TIM_CCMR1_CC2S_Pos                  (8U)                               
9 mjames 4440
#define TIM_CCMR1_CC2S_Msk                  (0x3UL << TIM_CCMR1_CC2S_Pos)       /*!< 0x00000300 */
2 mjames 4441
#define TIM_CCMR1_CC2S                      TIM_CCMR1_CC2S_Msk                 /*!<CC2S[1:0] bits (Capture/Compare 2 Selection) */
9 mjames 4442
#define TIM_CCMR1_CC2S_0                    (0x1UL << TIM_CCMR1_CC2S_Pos)       /*!< 0x00000100 */
4443
#define TIM_CCMR1_CC2S_1                    (0x2UL << TIM_CCMR1_CC2S_Pos)       /*!< 0x00000200 */
2 mjames 4444
 
4445
#define TIM_CCMR1_OC2FE_Pos                 (10U)                              
9 mjames 4446
#define TIM_CCMR1_OC2FE_Msk                 (0x1UL << TIM_CCMR1_OC2FE_Pos)      /*!< 0x00000400 */
2 mjames 4447
#define TIM_CCMR1_OC2FE                     TIM_CCMR1_OC2FE_Msk                /*!<Output Compare 2 Fast enable */
4448
#define TIM_CCMR1_OC2PE_Pos                 (11U)                              
9 mjames 4449
#define TIM_CCMR1_OC2PE_Msk                 (0x1UL << TIM_CCMR1_OC2PE_Pos)      /*!< 0x00000800 */
2 mjames 4450
#define TIM_CCMR1_OC2PE                     TIM_CCMR1_OC2PE_Msk                /*!<Output Compare 2 Preload enable */
4451
 
4452
#define TIM_CCMR1_OC2M_Pos                  (12U)                              
9 mjames 4453
#define TIM_CCMR1_OC2M_Msk                  (0x7UL << TIM_CCMR1_OC2M_Pos)       /*!< 0x00007000 */
2 mjames 4454
#define TIM_CCMR1_OC2M                      TIM_CCMR1_OC2M_Msk                 /*!<OC2M[2:0] bits (Output Compare 2 Mode) */
9 mjames 4455
#define TIM_CCMR1_OC2M_0                    (0x1UL << TIM_CCMR1_OC2M_Pos)       /*!< 0x00001000 */
4456
#define TIM_CCMR1_OC2M_1                    (0x2UL << TIM_CCMR1_OC2M_Pos)       /*!< 0x00002000 */
4457
#define TIM_CCMR1_OC2M_2                    (0x4UL << TIM_CCMR1_OC2M_Pos)       /*!< 0x00004000 */
2 mjames 4458
 
4459
#define TIM_CCMR1_OC2CE_Pos                 (15U)                              
9 mjames 4460
#define TIM_CCMR1_OC2CE_Msk                 (0x1UL << TIM_CCMR1_OC2CE_Pos)      /*!< 0x00008000 */
2 mjames 4461
#define TIM_CCMR1_OC2CE                     TIM_CCMR1_OC2CE_Msk                /*!<Output Compare 2 Clear Enable */
4462
 
4463
/*---------------------------------------------------------------------------*/
4464
 
4465
#define TIM_CCMR1_IC1PSC_Pos                (2U)                               
9 mjames 4466
#define TIM_CCMR1_IC1PSC_Msk                (0x3UL << TIM_CCMR1_IC1PSC_Pos)     /*!< 0x0000000C */
2 mjames 4467
#define TIM_CCMR1_IC1PSC                    TIM_CCMR1_IC1PSC_Msk               /*!<IC1PSC[1:0] bits (Input Capture 1 Prescaler) */
9 mjames 4468
#define TIM_CCMR1_IC1PSC_0                  (0x1UL << TIM_CCMR1_IC1PSC_Pos)     /*!< 0x00000004 */
4469
#define TIM_CCMR1_IC1PSC_1                  (0x2UL << TIM_CCMR1_IC1PSC_Pos)     /*!< 0x00000008 */
2 mjames 4470
 
4471
#define TIM_CCMR1_IC1F_Pos                  (4U)                               
9 mjames 4472
#define TIM_CCMR1_IC1F_Msk                  (0xFUL << TIM_CCMR1_IC1F_Pos)       /*!< 0x000000F0 */
2 mjames 4473
#define TIM_CCMR1_IC1F                      TIM_CCMR1_IC1F_Msk                 /*!<IC1F[3:0] bits (Input Capture 1 Filter) */
9 mjames 4474
#define TIM_CCMR1_IC1F_0                    (0x1UL << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000010 */
4475
#define TIM_CCMR1_IC1F_1                    (0x2UL << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000020 */
4476
#define TIM_CCMR1_IC1F_2                    (0x4UL << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000040 */
4477
#define TIM_CCMR1_IC1F_3                    (0x8UL << TIM_CCMR1_IC1F_Pos)       /*!< 0x00000080 */
2 mjames 4478
 
4479
#define TIM_CCMR1_IC2PSC_Pos                (10U)                              
9 mjames 4480
#define TIM_CCMR1_IC2PSC_Msk                (0x3UL << TIM_CCMR1_IC2PSC_Pos)     /*!< 0x00000C00 */
2 mjames 4481
#define TIM_CCMR1_IC2PSC                    TIM_CCMR1_IC2PSC_Msk               /*!<IC2PSC[1:0] bits (Input Capture 2 Prescaler) */
9 mjames 4482
#define TIM_CCMR1_IC2PSC_0                  (0x1UL << TIM_CCMR1_IC2PSC_Pos)     /*!< 0x00000400 */
4483
#define TIM_CCMR1_IC2PSC_1                  (0x2UL << TIM_CCMR1_IC2PSC_Pos)     /*!< 0x00000800 */
2 mjames 4484
 
4485
#define TIM_CCMR1_IC2F_Pos                  (12U)                              
9 mjames 4486
#define TIM_CCMR1_IC2F_Msk                  (0xFUL << TIM_CCMR1_IC2F_Pos)       /*!< 0x0000F000 */
2 mjames 4487
#define TIM_CCMR1_IC2F                      TIM_CCMR1_IC2F_Msk                 /*!<IC2F[3:0] bits (Input Capture 2 Filter) */
9 mjames 4488
#define TIM_CCMR1_IC2F_0                    (0x1UL << TIM_CCMR1_IC2F_Pos)       /*!< 0x00001000 */
4489
#define TIM_CCMR1_IC2F_1                    (0x2UL << TIM_CCMR1_IC2F_Pos)       /*!< 0x00002000 */
4490
#define TIM_CCMR1_IC2F_2                    (0x4UL << TIM_CCMR1_IC2F_Pos)       /*!< 0x00004000 */
4491
#define TIM_CCMR1_IC2F_3                    (0x8UL << TIM_CCMR1_IC2F_Pos)       /*!< 0x00008000 */
2 mjames 4492
 
4493
/******************  Bit definition for TIM_CCMR2 register  ******************/
4494
#define TIM_CCMR2_CC3S_Pos                  (0U)                               
9 mjames 4495
#define TIM_CCMR2_CC3S_Msk                  (0x3UL << TIM_CCMR2_CC3S_Pos)       /*!< 0x00000003 */
2 mjames 4496
#define TIM_CCMR2_CC3S                      TIM_CCMR2_CC3S_Msk                 /*!<CC3S[1:0] bits (Capture/Compare 3 Selection) */
9 mjames 4497
#define TIM_CCMR2_CC3S_0                    (0x1UL << TIM_CCMR2_CC3S_Pos)       /*!< 0x00000001 */
4498
#define TIM_CCMR2_CC3S_1                    (0x2UL << TIM_CCMR2_CC3S_Pos)       /*!< 0x00000002 */
2 mjames 4499
 
4500
#define TIM_CCMR2_OC3FE_Pos                 (2U)                               
9 mjames 4501
#define TIM_CCMR2_OC3FE_Msk                 (0x1UL << TIM_CCMR2_OC3FE_Pos)      /*!< 0x00000004 */
2 mjames 4502
#define TIM_CCMR2_OC3FE                     TIM_CCMR2_OC3FE_Msk                /*!<Output Compare 3 Fast enable */
4503
#define TIM_CCMR2_OC3PE_Pos                 (3U)                               
9 mjames 4504
#define TIM_CCMR2_OC3PE_Msk                 (0x1UL << TIM_CCMR2_OC3PE_Pos)      /*!< 0x00000008 */
2 mjames 4505
#define TIM_CCMR2_OC3PE                     TIM_CCMR2_OC3PE_Msk                /*!<Output Compare 3 Preload enable */
4506
 
4507
#define TIM_CCMR2_OC3M_Pos                  (4U)                               
9 mjames 4508
#define TIM_CCMR2_OC3M_Msk                  (0x7UL << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000070 */
2 mjames 4509
#define TIM_CCMR2_OC3M                      TIM_CCMR2_OC3M_Msk                 /*!<OC3M[2:0] bits (Output Compare 3 Mode) */
9 mjames 4510
#define TIM_CCMR2_OC3M_0                    (0x1UL << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000010 */
4511
#define TIM_CCMR2_OC3M_1                    (0x2UL << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000020 */
4512
#define TIM_CCMR2_OC3M_2                    (0x4UL << TIM_CCMR2_OC3M_Pos)       /*!< 0x00000040 */
2 mjames 4513
 
4514
#define TIM_CCMR2_OC3CE_Pos                 (7U)                               
9 mjames 4515
#define TIM_CCMR2_OC3CE_Msk                 (0x1UL << TIM_CCMR2_OC3CE_Pos)      /*!< 0x00000080 */
2 mjames 4516
#define TIM_CCMR2_OC3CE                     TIM_CCMR2_OC3CE_Msk                /*!<Output Compare 3 Clear Enable */
4517
 
4518
#define TIM_CCMR2_CC4S_Pos                  (8U)                               
9 mjames 4519
#define TIM_CCMR2_CC4S_Msk                  (0x3UL << TIM_CCMR2_CC4S_Pos)       /*!< 0x00000300 */
2 mjames 4520
#define TIM_CCMR2_CC4S                      TIM_CCMR2_CC4S_Msk                 /*!<CC4S[1:0] bits (Capture/Compare 4 Selection) */
9 mjames 4521
#define TIM_CCMR2_CC4S_0                    (0x1UL << TIM_CCMR2_CC4S_Pos)       /*!< 0x00000100 */
4522
#define TIM_CCMR2_CC4S_1                    (0x2UL << TIM_CCMR2_CC4S_Pos)       /*!< 0x00000200 */
2 mjames 4523
 
4524
#define TIM_CCMR2_OC4FE_Pos                 (10U)                              
9 mjames 4525
#define TIM_CCMR2_OC4FE_Msk                 (0x1UL << TIM_CCMR2_OC4FE_Pos)      /*!< 0x00000400 */
2 mjames 4526
#define TIM_CCMR2_OC4FE                     TIM_CCMR2_OC4FE_Msk                /*!<Output Compare 4 Fast enable */
4527
#define TIM_CCMR2_OC4PE_Pos                 (11U)                              
9 mjames 4528
#define TIM_CCMR2_OC4PE_Msk                 (0x1UL << TIM_CCMR2_OC4PE_Pos)      /*!< 0x00000800 */
2 mjames 4529
#define TIM_CCMR2_OC4PE                     TIM_CCMR2_OC4PE_Msk                /*!<Output Compare 4 Preload enable */
4530
 
4531
#define TIM_CCMR2_OC4M_Pos                  (12U)                              
9 mjames 4532
#define TIM_CCMR2_OC4M_Msk                  (0x7UL << TIM_CCMR2_OC4M_Pos)       /*!< 0x00007000 */
2 mjames 4533
#define TIM_CCMR2_OC4M                      TIM_CCMR2_OC4M_Msk                 /*!<OC4M[2:0] bits (Output Compare 4 Mode) */
9 mjames 4534
#define TIM_CCMR2_OC4M_0                    (0x1UL << TIM_CCMR2_OC4M_Pos)       /*!< 0x00001000 */
4535
#define TIM_CCMR2_OC4M_1                    (0x2UL << TIM_CCMR2_OC4M_Pos)       /*!< 0x00002000 */
4536
#define TIM_CCMR2_OC4M_2                    (0x4UL << TIM_CCMR2_OC4M_Pos)       /*!< 0x00004000 */
2 mjames 4537
 
4538
#define TIM_CCMR2_OC4CE_Pos                 (15U)                              
9 mjames 4539
#define TIM_CCMR2_OC4CE_Msk                 (0x1UL << TIM_CCMR2_OC4CE_Pos)      /*!< 0x00008000 */
2 mjames 4540
#define TIM_CCMR2_OC4CE                     TIM_CCMR2_OC4CE_Msk                /*!<Output Compare 4 Clear Enable */
4541
 
4542
/*---------------------------------------------------------------------------*/
4543
 
4544
#define TIM_CCMR2_IC3PSC_Pos                (2U)                               
9 mjames 4545
#define TIM_CCMR2_IC3PSC_Msk                (0x3UL << TIM_CCMR2_IC3PSC_Pos)     /*!< 0x0000000C */
2 mjames 4546
#define TIM_CCMR2_IC3PSC                    TIM_CCMR2_IC3PSC_Msk               /*!<IC3PSC[1:0] bits (Input Capture 3 Prescaler) */
9 mjames 4547
#define TIM_CCMR2_IC3PSC_0                  (0x1UL << TIM_CCMR2_IC3PSC_Pos)     /*!< 0x00000004 */
4548
#define TIM_CCMR2_IC3PSC_1                  (0x2UL << TIM_CCMR2_IC3PSC_Pos)     /*!< 0x00000008 */
2 mjames 4549
 
4550
#define TIM_CCMR2_IC3F_Pos                  (4U)                               
9 mjames 4551
#define TIM_CCMR2_IC3F_Msk                  (0xFUL << TIM_CCMR2_IC3F_Pos)       /*!< 0x000000F0 */
2 mjames 4552
#define TIM_CCMR2_IC3F                      TIM_CCMR2_IC3F_Msk                 /*!<IC3F[3:0] bits (Input Capture 3 Filter) */
9 mjames 4553
#define TIM_CCMR2_IC3F_0                    (0x1UL << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000010 */
4554
#define TIM_CCMR2_IC3F_1                    (0x2UL << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000020 */
4555
#define TIM_CCMR2_IC3F_2                    (0x4UL << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000040 */
4556
#define TIM_CCMR2_IC3F_3                    (0x8UL << TIM_CCMR2_IC3F_Pos)       /*!< 0x00000080 */
2 mjames 4557
 
4558
#define TIM_CCMR2_IC4PSC_Pos                (10U)                              
9 mjames 4559
#define TIM_CCMR2_IC4PSC_Msk                (0x3UL << TIM_CCMR2_IC4PSC_Pos)     /*!< 0x00000C00 */
2 mjames 4560
#define TIM_CCMR2_IC4PSC                    TIM_CCMR2_IC4PSC_Msk               /*!<IC4PSC[1:0] bits (Input Capture 4 Prescaler) */
9 mjames 4561
#define TIM_CCMR2_IC4PSC_0                  (0x1UL << TIM_CCMR2_IC4PSC_Pos)     /*!< 0x00000400 */
4562
#define TIM_CCMR2_IC4PSC_1                  (0x2UL << TIM_CCMR2_IC4PSC_Pos)     /*!< 0x00000800 */
2 mjames 4563
 
4564
#define TIM_CCMR2_IC4F_Pos                  (12U)                              
9 mjames 4565
#define TIM_CCMR2_IC4F_Msk                  (0xFUL << TIM_CCMR2_IC4F_Pos)       /*!< 0x0000F000 */
2 mjames 4566
#define TIM_CCMR2_IC4F                      TIM_CCMR2_IC4F_Msk                 /*!<IC4F[3:0] bits (Input Capture 4 Filter) */
9 mjames 4567
#define TIM_CCMR2_IC4F_0                    (0x1UL << TIM_CCMR2_IC4F_Pos)       /*!< 0x00001000 */
4568
#define TIM_CCMR2_IC4F_1                    (0x2UL << TIM_CCMR2_IC4F_Pos)       /*!< 0x00002000 */
4569
#define TIM_CCMR2_IC4F_2                    (0x4UL << TIM_CCMR2_IC4F_Pos)       /*!< 0x00004000 */
4570
#define TIM_CCMR2_IC4F_3                    (0x8UL << TIM_CCMR2_IC4F_Pos)       /*!< 0x00008000 */
2 mjames 4571
 
4572
/*******************  Bit definition for TIM_CCER register  ******************/
4573
#define TIM_CCER_CC1E_Pos                   (0U)                               
9 mjames 4574
#define TIM_CCER_CC1E_Msk                   (0x1UL << TIM_CCER_CC1E_Pos)        /*!< 0x00000001 */
2 mjames 4575
#define TIM_CCER_CC1E                       TIM_CCER_CC1E_Msk                  /*!<Capture/Compare 1 output enable */
4576
#define TIM_CCER_CC1P_Pos                   (1U)                               
9 mjames 4577
#define TIM_CCER_CC1P_Msk                   (0x1UL << TIM_CCER_CC1P_Pos)        /*!< 0x00000002 */
2 mjames 4578
#define TIM_CCER_CC1P                       TIM_CCER_CC1P_Msk                  /*!<Capture/Compare 1 output Polarity */
4579
#define TIM_CCER_CC1NE_Pos                  (2U)                               
9 mjames 4580
#define TIM_CCER_CC1NE_Msk                  (0x1UL << TIM_CCER_CC1NE_Pos)       /*!< 0x00000004 */
2 mjames 4581
#define TIM_CCER_CC1NE                      TIM_CCER_CC1NE_Msk                 /*!<Capture/Compare 1 Complementary output enable */
4582
#define TIM_CCER_CC1NP_Pos                  (3U)                               
9 mjames 4583
#define TIM_CCER_CC1NP_Msk                  (0x1UL << TIM_CCER_CC1NP_Pos)       /*!< 0x00000008 */
2 mjames 4584
#define TIM_CCER_CC1NP                      TIM_CCER_CC1NP_Msk                 /*!<Capture/Compare 1 Complementary output Polarity */
4585
#define TIM_CCER_CC2E_Pos                   (4U)                               
9 mjames 4586
#define TIM_CCER_CC2E_Msk                   (0x1UL << TIM_CCER_CC2E_Pos)        /*!< 0x00000010 */
2 mjames 4587
#define TIM_CCER_CC2E                       TIM_CCER_CC2E_Msk                  /*!<Capture/Compare 2 output enable */
4588
#define TIM_CCER_CC2P_Pos                   (5U)                               
9 mjames 4589
#define TIM_CCER_CC2P_Msk                   (0x1UL << TIM_CCER_CC2P_Pos)        /*!< 0x00000020 */
2 mjames 4590
#define TIM_CCER_CC2P                       TIM_CCER_CC2P_Msk                  /*!<Capture/Compare 2 output Polarity */
4591
#define TIM_CCER_CC2NE_Pos                  (6U)                               
9 mjames 4592
#define TIM_CCER_CC2NE_Msk                  (0x1UL << TIM_CCER_CC2NE_Pos)       /*!< 0x00000040 */
2 mjames 4593
#define TIM_CCER_CC2NE                      TIM_CCER_CC2NE_Msk                 /*!<Capture/Compare 2 Complementary output enable */
4594
#define TIM_CCER_CC2NP_Pos                  (7U)                               
9 mjames 4595
#define TIM_CCER_CC2NP_Msk                  (0x1UL << TIM_CCER_CC2NP_Pos)       /*!< 0x00000080 */
2 mjames 4596
#define TIM_CCER_CC2NP                      TIM_CCER_CC2NP_Msk                 /*!<Capture/Compare 2 Complementary output Polarity */
4597
#define TIM_CCER_CC3E_Pos                   (8U)                               
9 mjames 4598
#define TIM_CCER_CC3E_Msk                   (0x1UL << TIM_CCER_CC3E_Pos)        /*!< 0x00000100 */
2 mjames 4599
#define TIM_CCER_CC3E                       TIM_CCER_CC3E_Msk                  /*!<Capture/Compare 3 output enable */
4600
#define TIM_CCER_CC3P_Pos                   (9U)                               
9 mjames 4601
#define TIM_CCER_CC3P_Msk                   (0x1UL << TIM_CCER_CC3P_Pos)        /*!< 0x00000200 */
2 mjames 4602
#define TIM_CCER_CC3P                       TIM_CCER_CC3P_Msk                  /*!<Capture/Compare 3 output Polarity */
4603
#define TIM_CCER_CC3NE_Pos                  (10U)                              
9 mjames 4604
#define TIM_CCER_CC3NE_Msk                  (0x1UL << TIM_CCER_CC3NE_Pos)       /*!< 0x00000400 */
2 mjames 4605
#define TIM_CCER_CC3NE                      TIM_CCER_CC3NE_Msk                 /*!<Capture/Compare 3 Complementary output enable */
4606
#define TIM_CCER_CC3NP_Pos                  (11U)                              
9 mjames 4607
#define TIM_CCER_CC3NP_Msk                  (0x1UL << TIM_CCER_CC3NP_Pos)       /*!< 0x00000800 */
2 mjames 4608
#define TIM_CCER_CC3NP                      TIM_CCER_CC3NP_Msk                 /*!<Capture/Compare 3 Complementary output Polarity */
4609
#define TIM_CCER_CC4E_Pos                   (12U)                              
9 mjames 4610
#define TIM_CCER_CC4E_Msk                   (0x1UL << TIM_CCER_CC4E_Pos)        /*!< 0x00001000 */
2 mjames 4611
#define TIM_CCER_CC4E                       TIM_CCER_CC4E_Msk                  /*!<Capture/Compare 4 output enable */
4612
#define TIM_CCER_CC4P_Pos                   (13U)                              
9 mjames 4613
#define TIM_CCER_CC4P_Msk                   (0x1UL << TIM_CCER_CC4P_Pos)        /*!< 0x00002000 */
2 mjames 4614
#define TIM_CCER_CC4P                       TIM_CCER_CC4P_Msk                  /*!<Capture/Compare 4 output Polarity */
4615
 
4616
/*******************  Bit definition for TIM_CNT register  *******************/
4617
#define TIM_CNT_CNT_Pos                     (0U)                               
9 mjames 4618
#define TIM_CNT_CNT_Msk                     (0xFFFFFFFFUL << TIM_CNT_CNT_Pos)   /*!< 0xFFFFFFFF */
2 mjames 4619
#define TIM_CNT_CNT                         TIM_CNT_CNT_Msk                    /*!<Counter Value */
4620
 
4621
/*******************  Bit definition for TIM_PSC register  *******************/
4622
#define TIM_PSC_PSC_Pos                     (0U)                               
9 mjames 4623
#define TIM_PSC_PSC_Msk                     (0xFFFFUL << TIM_PSC_PSC_Pos)       /*!< 0x0000FFFF */
2 mjames 4624
#define TIM_PSC_PSC                         TIM_PSC_PSC_Msk                    /*!<Prescaler Value */
4625
 
4626
/*******************  Bit definition for TIM_ARR register  *******************/
4627
#define TIM_ARR_ARR_Pos                     (0U)                               
9 mjames 4628
#define TIM_ARR_ARR_Msk                     (0xFFFFFFFFUL << TIM_ARR_ARR_Pos)   /*!< 0xFFFFFFFF */
2 mjames 4629
#define TIM_ARR_ARR                         TIM_ARR_ARR_Msk                    /*!<actual auto-reload Value */
4630
 
4631
/*******************  Bit definition for TIM_RCR register  *******************/
4632
#define TIM_RCR_REP_Pos                     (0U)                               
9 mjames 4633
#define TIM_RCR_REP_Msk                     (0xFFUL << TIM_RCR_REP_Pos)         /*!< 0x000000FF */
2 mjames 4634
#define TIM_RCR_REP                         TIM_RCR_REP_Msk                    /*!<Repetition Counter Value */
4635
 
4636
/*******************  Bit definition for TIM_CCR1 register  ******************/
4637
#define TIM_CCR1_CCR1_Pos                   (0U)                               
9 mjames 4638
#define TIM_CCR1_CCR1_Msk                   (0xFFFFUL << TIM_CCR1_CCR1_Pos)     /*!< 0x0000FFFF */
2 mjames 4639
#define TIM_CCR1_CCR1                       TIM_CCR1_CCR1_Msk                  /*!<Capture/Compare 1 Value */
4640
 
4641
/*******************  Bit definition for TIM_CCR2 register  ******************/
4642
#define TIM_CCR2_CCR2_Pos                   (0U)                               
9 mjames 4643
#define TIM_CCR2_CCR2_Msk                   (0xFFFFUL << TIM_CCR2_CCR2_Pos)     /*!< 0x0000FFFF */
2 mjames 4644
#define TIM_CCR2_CCR2                       TIM_CCR2_CCR2_Msk                  /*!<Capture/Compare 2 Value */
4645
 
4646
/*******************  Bit definition for TIM_CCR3 register  ******************/
4647
#define TIM_CCR3_CCR3_Pos                   (0U)                               
9 mjames 4648
#define TIM_CCR3_CCR3_Msk                   (0xFFFFUL << TIM_CCR3_CCR3_Pos)     /*!< 0x0000FFFF */
2 mjames 4649
#define TIM_CCR3_CCR3                       TIM_CCR3_CCR3_Msk                  /*!<Capture/Compare 3 Value */
4650
 
4651
/*******************  Bit definition for TIM_CCR4 register  ******************/
4652
#define TIM_CCR4_CCR4_Pos                   (0U)                               
9 mjames 4653
#define TIM_CCR4_CCR4_Msk                   (0xFFFFUL << TIM_CCR4_CCR4_Pos)     /*!< 0x0000FFFF */
2 mjames 4654
#define TIM_CCR4_CCR4                       TIM_CCR4_CCR4_Msk                  /*!<Capture/Compare 4 Value */
4655
 
4656
/*******************  Bit definition for TIM_BDTR register  ******************/
4657
#define TIM_BDTR_DTG_Pos                    (0U)                               
9 mjames 4658
#define TIM_BDTR_DTG_Msk                    (0xFFUL << TIM_BDTR_DTG_Pos)        /*!< 0x000000FF */
2 mjames 4659
#define TIM_BDTR_DTG                        TIM_BDTR_DTG_Msk                   /*!<DTG[0:7] bits (Dead-Time Generator set-up) */
9 mjames 4660
#define TIM_BDTR_DTG_0                      (0x01UL << TIM_BDTR_DTG_Pos)        /*!< 0x00000001 */
4661
#define TIM_BDTR_DTG_1                      (0x02UL << TIM_BDTR_DTG_Pos)        /*!< 0x00000002 */
4662
#define TIM_BDTR_DTG_2                      (0x04UL << TIM_BDTR_DTG_Pos)        /*!< 0x00000004 */
4663
#define TIM_BDTR_DTG_3                      (0x08UL << TIM_BDTR_DTG_Pos)        /*!< 0x00000008 */
4664
#define TIM_BDTR_DTG_4                      (0x10UL << TIM_BDTR_DTG_Pos)        /*!< 0x00000010 */
4665
#define TIM_BDTR_DTG_5                      (0x20UL << TIM_BDTR_DTG_Pos)        /*!< 0x00000020 */
4666
#define TIM_BDTR_DTG_6                      (0x40UL << TIM_BDTR_DTG_Pos)        /*!< 0x00000040 */
4667
#define TIM_BDTR_DTG_7                      (0x80UL << TIM_BDTR_DTG_Pos)        /*!< 0x00000080 */
2 mjames 4668
 
4669
#define TIM_BDTR_LOCK_Pos                   (8U)                               
9 mjames 4670
#define TIM_BDTR_LOCK_Msk                   (0x3UL << TIM_BDTR_LOCK_Pos)        /*!< 0x00000300 */
2 mjames 4671
#define TIM_BDTR_LOCK                       TIM_BDTR_LOCK_Msk                  /*!<LOCK[1:0] bits (Lock Configuration) */
9 mjames 4672
#define TIM_BDTR_LOCK_0                     (0x1UL << TIM_BDTR_LOCK_Pos)        /*!< 0x00000100 */
4673
#define TIM_BDTR_LOCK_1                     (0x2UL << TIM_BDTR_LOCK_Pos)        /*!< 0x00000200 */
2 mjames 4674
 
4675
#define TIM_BDTR_OSSI_Pos                   (10U)                              
9 mjames 4676
#define TIM_BDTR_OSSI_Msk                   (0x1UL << TIM_BDTR_OSSI_Pos)        /*!< 0x00000400 */
2 mjames 4677
#define TIM_BDTR_OSSI                       TIM_BDTR_OSSI_Msk                  /*!<Off-State Selection for Idle mode */
4678
#define TIM_BDTR_OSSR_Pos                   (11U)                              
9 mjames 4679
#define TIM_BDTR_OSSR_Msk                   (0x1UL << TIM_BDTR_OSSR_Pos)        /*!< 0x00000800 */
2 mjames 4680
#define TIM_BDTR_OSSR                       TIM_BDTR_OSSR_Msk                  /*!<Off-State Selection for Run mode */
4681
#define TIM_BDTR_BKE_Pos                    (12U)                              
9 mjames 4682
#define TIM_BDTR_BKE_Msk                    (0x1UL << TIM_BDTR_BKE_Pos)         /*!< 0x00001000 */
2 mjames 4683
#define TIM_BDTR_BKE                        TIM_BDTR_BKE_Msk                   /*!<Break enable */
4684
#define TIM_BDTR_BKP_Pos                    (13U)                              
9 mjames 4685
#define TIM_BDTR_BKP_Msk                    (0x1UL << TIM_BDTR_BKP_Pos)         /*!< 0x00002000 */
2 mjames 4686
#define TIM_BDTR_BKP                        TIM_BDTR_BKP_Msk                   /*!<Break Polarity */
4687
#define TIM_BDTR_AOE_Pos                    (14U)                              
9 mjames 4688
#define TIM_BDTR_AOE_Msk                    (0x1UL << TIM_BDTR_AOE_Pos)         /*!< 0x00004000 */
2 mjames 4689
#define TIM_BDTR_AOE                        TIM_BDTR_AOE_Msk                   /*!<Automatic Output enable */
4690
#define TIM_BDTR_MOE_Pos                    (15U)                              
9 mjames 4691
#define TIM_BDTR_MOE_Msk                    (0x1UL << TIM_BDTR_MOE_Pos)         /*!< 0x00008000 */
2 mjames 4692
#define TIM_BDTR_MOE                        TIM_BDTR_MOE_Msk                   /*!<Main Output enable */
4693
 
4694
/*******************  Bit definition for TIM_DCR register  *******************/
4695
#define TIM_DCR_DBA_Pos                     (0U)                               
9 mjames 4696
#define TIM_DCR_DBA_Msk                     (0x1FUL << TIM_DCR_DBA_Pos)         /*!< 0x0000001F */
2 mjames 4697
#define TIM_DCR_DBA                         TIM_DCR_DBA_Msk                    /*!<DBA[4:0] bits (DMA Base Address) */
9 mjames 4698
#define TIM_DCR_DBA_0                       (0x01UL << TIM_DCR_DBA_Pos)         /*!< 0x00000001 */
4699
#define TIM_DCR_DBA_1                       (0x02UL << TIM_DCR_DBA_Pos)         /*!< 0x00000002 */
4700
#define TIM_DCR_DBA_2                       (0x04UL << TIM_DCR_DBA_Pos)         /*!< 0x00000004 */
4701
#define TIM_DCR_DBA_3                       (0x08UL << TIM_DCR_DBA_Pos)         /*!< 0x00000008 */
4702
#define TIM_DCR_DBA_4                       (0x10UL << TIM_DCR_DBA_Pos)         /*!< 0x00000010 */
2 mjames 4703
 
4704
#define TIM_DCR_DBL_Pos                     (8U)                               
9 mjames 4705
#define TIM_DCR_DBL_Msk                     (0x1FUL << TIM_DCR_DBL_Pos)         /*!< 0x00001F00 */
2 mjames 4706
#define TIM_DCR_DBL                         TIM_DCR_DBL_Msk                    /*!<DBL[4:0] bits (DMA Burst Length) */
9 mjames 4707
#define TIM_DCR_DBL_0                       (0x01UL << TIM_DCR_DBL_Pos)         /*!< 0x00000100 */
4708
#define TIM_DCR_DBL_1                       (0x02UL << TIM_DCR_DBL_Pos)         /*!< 0x00000200 */
4709
#define TIM_DCR_DBL_2                       (0x04UL << TIM_DCR_DBL_Pos)         /*!< 0x00000400 */
4710
#define TIM_DCR_DBL_3                       (0x08UL << TIM_DCR_DBL_Pos)         /*!< 0x00000800 */
4711
#define TIM_DCR_DBL_4                       (0x10UL << TIM_DCR_DBL_Pos)         /*!< 0x00001000 */
2 mjames 4712
 
4713
/*******************  Bit definition for TIM_DMAR register  ******************/
4714
#define TIM_DMAR_DMAB_Pos                   (0U)                               
9 mjames 4715
#define TIM_DMAR_DMAB_Msk                   (0xFFFFUL << TIM_DMAR_DMAB_Pos)     /*!< 0x0000FFFF */
2 mjames 4716
#define TIM_DMAR_DMAB                       TIM_DMAR_DMAB_Msk                  /*!<DMA register for burst accesses */
4717
 
4718
/******************************************************************************/
4719
/*                                                                            */
4720
/*                             Real-Time Clock                                */
4721
/*                                                                            */
4722
/******************************************************************************/
4723
 
4724
/*******************  Bit definition for RTC_CRH register  ********************/
4725
#define RTC_CRH_SECIE_Pos                   (0U)                               
9 mjames 4726
#define RTC_CRH_SECIE_Msk                   (0x1UL << RTC_CRH_SECIE_Pos)        /*!< 0x00000001 */
2 mjames 4727
#define RTC_CRH_SECIE                       RTC_CRH_SECIE_Msk                  /*!< Second Interrupt Enable */
4728
#define RTC_CRH_ALRIE_Pos                   (1U)                               
9 mjames 4729
#define RTC_CRH_ALRIE_Msk                   (0x1UL << RTC_CRH_ALRIE_Pos)        /*!< 0x00000002 */
2 mjames 4730
#define RTC_CRH_ALRIE                       RTC_CRH_ALRIE_Msk                  /*!< Alarm Interrupt Enable */
4731
#define RTC_CRH_OWIE_Pos                    (2U)                               
9 mjames 4732
#define RTC_CRH_OWIE_Msk                    (0x1UL << RTC_CRH_OWIE_Pos)         /*!< 0x00000004 */
2 mjames 4733
#define RTC_CRH_OWIE                        RTC_CRH_OWIE_Msk                   /*!< OverfloW Interrupt Enable */
4734
 
4735
/*******************  Bit definition for RTC_CRL register  ********************/
4736
#define RTC_CRL_SECF_Pos                    (0U)                               
9 mjames 4737
#define RTC_CRL_SECF_Msk                    (0x1UL << RTC_CRL_SECF_Pos)         /*!< 0x00000001 */
2 mjames 4738
#define RTC_CRL_SECF                        RTC_CRL_SECF_Msk                   /*!< Second Flag */
4739
#define RTC_CRL_ALRF_Pos                    (1U)                               
9 mjames 4740
#define RTC_CRL_ALRF_Msk                    (0x1UL << RTC_CRL_ALRF_Pos)         /*!< 0x00000002 */
2 mjames 4741
#define RTC_CRL_ALRF                        RTC_CRL_ALRF_Msk                   /*!< Alarm Flag */
4742
#define RTC_CRL_OWF_Pos                     (2U)                               
9 mjames 4743
#define RTC_CRL_OWF_Msk                     (0x1UL << RTC_CRL_OWF_Pos)          /*!< 0x00000004 */
2 mjames 4744
#define RTC_CRL_OWF                         RTC_CRL_OWF_Msk                    /*!< OverfloW Flag */
4745
#define RTC_CRL_RSF_Pos                     (3U)                               
9 mjames 4746
#define RTC_CRL_RSF_Msk                     (0x1UL << RTC_CRL_RSF_Pos)          /*!< 0x00000008 */
2 mjames 4747
#define RTC_CRL_RSF                         RTC_CRL_RSF_Msk                    /*!< Registers Synchronized Flag */
4748
#define RTC_CRL_CNF_Pos                     (4U)                               
9 mjames 4749
#define RTC_CRL_CNF_Msk                     (0x1UL << RTC_CRL_CNF_Pos)          /*!< 0x00000010 */
2 mjames 4750
#define RTC_CRL_CNF                         RTC_CRL_CNF_Msk                    /*!< Configuration Flag */
4751
#define RTC_CRL_RTOFF_Pos                   (5U)                               
9 mjames 4752
#define RTC_CRL_RTOFF_Msk                   (0x1UL << RTC_CRL_RTOFF_Pos)        /*!< 0x00000020 */
2 mjames 4753
#define RTC_CRL_RTOFF                       RTC_CRL_RTOFF_Msk                  /*!< RTC operation OFF */
4754
 
4755
/*******************  Bit definition for RTC_PRLH register  *******************/
4756
#define RTC_PRLH_PRL_Pos                    (0U)                               
9 mjames 4757
#define RTC_PRLH_PRL_Msk                    (0xFUL << RTC_PRLH_PRL_Pos)         /*!< 0x0000000F */
2 mjames 4758
#define RTC_PRLH_PRL                        RTC_PRLH_PRL_Msk                   /*!< RTC Prescaler Reload Value High */
4759
 
4760
/*******************  Bit definition for RTC_PRLL register  *******************/
4761
#define RTC_PRLL_PRL_Pos                    (0U)                               
9 mjames 4762
#define RTC_PRLL_PRL_Msk                    (0xFFFFUL << RTC_PRLL_PRL_Pos)      /*!< 0x0000FFFF */
2 mjames 4763
#define RTC_PRLL_PRL                        RTC_PRLL_PRL_Msk                   /*!< RTC Prescaler Reload Value Low */
4764
 
4765
/*******************  Bit definition for RTC_DIVH register  *******************/
4766
#define RTC_DIVH_RTC_DIV_Pos                (0U)                               
9 mjames 4767
#define RTC_DIVH_RTC_DIV_Msk                (0xFUL << RTC_DIVH_RTC_DIV_Pos)     /*!< 0x0000000F */
2 mjames 4768
#define RTC_DIVH_RTC_DIV                    RTC_DIVH_RTC_DIV_Msk               /*!< RTC Clock Divider High */
4769
 
4770
/*******************  Bit definition for RTC_DIVL register  *******************/
4771
#define RTC_DIVL_RTC_DIV_Pos                (0U)                               
9 mjames 4772
#define RTC_DIVL_RTC_DIV_Msk                (0xFFFFUL << RTC_DIVL_RTC_DIV_Pos)  /*!< 0x0000FFFF */
2 mjames 4773
#define RTC_DIVL_RTC_DIV                    RTC_DIVL_RTC_DIV_Msk               /*!< RTC Clock Divider Low */
4774
 
4775
/*******************  Bit definition for RTC_CNTH register  *******************/
4776
#define RTC_CNTH_RTC_CNT_Pos                (0U)                               
9 mjames 4777
#define RTC_CNTH_RTC_CNT_Msk                (0xFFFFUL << RTC_CNTH_RTC_CNT_Pos)  /*!< 0x0000FFFF */
2 mjames 4778
#define RTC_CNTH_RTC_CNT                    RTC_CNTH_RTC_CNT_Msk               /*!< RTC Counter High */
4779
 
4780
/*******************  Bit definition for RTC_CNTL register  *******************/
4781
#define RTC_CNTL_RTC_CNT_Pos                (0U)                               
9 mjames 4782
#define RTC_CNTL_RTC_CNT_Msk                (0xFFFFUL << RTC_CNTL_RTC_CNT_Pos)  /*!< 0x0000FFFF */
2 mjames 4783
#define RTC_CNTL_RTC_CNT                    RTC_CNTL_RTC_CNT_Msk               /*!< RTC Counter Low */
4784
 
4785
/*******************  Bit definition for RTC_ALRH register  *******************/
4786
#define RTC_ALRH_RTC_ALR_Pos                (0U)                               
9 mjames 4787
#define RTC_ALRH_RTC_ALR_Msk                (0xFFFFUL << RTC_ALRH_RTC_ALR_Pos)  /*!< 0x0000FFFF */
2 mjames 4788
#define RTC_ALRH_RTC_ALR                    RTC_ALRH_RTC_ALR_Msk               /*!< RTC Alarm High */
4789
 
4790
/*******************  Bit definition for RTC_ALRL register  *******************/
4791
#define RTC_ALRL_RTC_ALR_Pos                (0U)                               
9 mjames 4792
#define RTC_ALRL_RTC_ALR_Msk                (0xFFFFUL << RTC_ALRL_RTC_ALR_Pos)  /*!< 0x0000FFFF */
2 mjames 4793
#define RTC_ALRL_RTC_ALR                    RTC_ALRL_RTC_ALR_Msk               /*!< RTC Alarm Low */
4794
 
4795
/******************************************************************************/
4796
/*                                                                            */
4797
/*                        Independent WATCHDOG (IWDG)                         */
4798
/*                                                                            */
4799
/******************************************************************************/
4800
 
4801
/*******************  Bit definition for IWDG_KR register  ********************/
4802
#define IWDG_KR_KEY_Pos                     (0U)                               
9 mjames 4803
#define IWDG_KR_KEY_Msk                     (0xFFFFUL << IWDG_KR_KEY_Pos)       /*!< 0x0000FFFF */
2 mjames 4804
#define IWDG_KR_KEY                         IWDG_KR_KEY_Msk                    /*!< Key value (write only, read 0000h) */
4805
 
4806
/*******************  Bit definition for IWDG_PR register  ********************/
4807
#define IWDG_PR_PR_Pos                      (0U)                               
9 mjames 4808
#define IWDG_PR_PR_Msk                      (0x7UL << IWDG_PR_PR_Pos)           /*!< 0x00000007 */
2 mjames 4809
#define IWDG_PR_PR                          IWDG_PR_PR_Msk                     /*!< PR[2:0] (Prescaler divider) */
9 mjames 4810
#define IWDG_PR_PR_0                        (0x1UL << IWDG_PR_PR_Pos)           /*!< 0x00000001 */
4811
#define IWDG_PR_PR_1                        (0x2UL << IWDG_PR_PR_Pos)           /*!< 0x00000002 */
4812
#define IWDG_PR_PR_2                        (0x4UL << IWDG_PR_PR_Pos)           /*!< 0x00000004 */
2 mjames 4813
 
4814
/*******************  Bit definition for IWDG_RLR register  *******************/
4815
#define IWDG_RLR_RL_Pos                     (0U)                               
9 mjames 4816
#define IWDG_RLR_RL_Msk                     (0xFFFUL << IWDG_RLR_RL_Pos)        /*!< 0x00000FFF */
2 mjames 4817
#define IWDG_RLR_RL                         IWDG_RLR_RL_Msk                    /*!< Watchdog counter reload value */
4818
 
4819
/*******************  Bit definition for IWDG_SR register  ********************/
4820
#define IWDG_SR_PVU_Pos                     (0U)                               
9 mjames 4821
#define IWDG_SR_PVU_Msk                     (0x1UL << IWDG_SR_PVU_Pos)          /*!< 0x00000001 */
2 mjames 4822
#define IWDG_SR_PVU                         IWDG_SR_PVU_Msk                    /*!< Watchdog prescaler value update */
4823
#define IWDG_SR_RVU_Pos                     (1U)                               
9 mjames 4824
#define IWDG_SR_RVU_Msk                     (0x1UL << IWDG_SR_RVU_Pos)          /*!< 0x00000002 */
2 mjames 4825
#define IWDG_SR_RVU                         IWDG_SR_RVU_Msk                    /*!< Watchdog counter reload value update */
4826
 
4827
/******************************************************************************/
4828
/*                                                                            */
4829
/*                         Window WATCHDOG (WWDG)                             */
4830
/*                                                                            */
4831
/******************************************************************************/
4832
 
4833
/*******************  Bit definition for WWDG_CR register  ********************/
4834
#define WWDG_CR_T_Pos                       (0U)                               
9 mjames 4835
#define WWDG_CR_T_Msk                       (0x7FUL << WWDG_CR_T_Pos)           /*!< 0x0000007F */
2 mjames 4836
#define WWDG_CR_T                           WWDG_CR_T_Msk                      /*!< T[6:0] bits (7-Bit counter (MSB to LSB)) */
9 mjames 4837
#define WWDG_CR_T_0                         (0x01UL << WWDG_CR_T_Pos)           /*!< 0x00000001 */
4838
#define WWDG_CR_T_1                         (0x02UL << WWDG_CR_T_Pos)           /*!< 0x00000002 */
4839
#define WWDG_CR_T_2                         (0x04UL << WWDG_CR_T_Pos)           /*!< 0x00000004 */
4840
#define WWDG_CR_T_3                         (0x08UL << WWDG_CR_T_Pos)           /*!< 0x00000008 */
4841
#define WWDG_CR_T_4                         (0x10UL << WWDG_CR_T_Pos)           /*!< 0x00000010 */
4842
#define WWDG_CR_T_5                         (0x20UL << WWDG_CR_T_Pos)           /*!< 0x00000020 */
4843
#define WWDG_CR_T_6                         (0x40UL << WWDG_CR_T_Pos)           /*!< 0x00000040 */
2 mjames 4844
 
4845
/* Legacy defines */
4846
#define  WWDG_CR_T0 WWDG_CR_T_0
4847
#define  WWDG_CR_T1 WWDG_CR_T_1
4848
#define  WWDG_CR_T2 WWDG_CR_T_2
4849
#define  WWDG_CR_T3 WWDG_CR_T_3
4850
#define  WWDG_CR_T4 WWDG_CR_T_4
4851
#define  WWDG_CR_T5 WWDG_CR_T_5
4852
#define  WWDG_CR_T6 WWDG_CR_T_6
4853
 
4854
#define WWDG_CR_WDGA_Pos                    (7U)                               
9 mjames 4855
#define WWDG_CR_WDGA_Msk                    (0x1UL << WWDG_CR_WDGA_Pos)         /*!< 0x00000080 */
2 mjames 4856
#define WWDG_CR_WDGA                        WWDG_CR_WDGA_Msk                   /*!< Activation bit */
4857
 
4858
/*******************  Bit definition for WWDG_CFR register  *******************/
4859
#define WWDG_CFR_W_Pos                      (0U)                               
9 mjames 4860
#define WWDG_CFR_W_Msk                      (0x7FUL << WWDG_CFR_W_Pos)          /*!< 0x0000007F */
2 mjames 4861
#define WWDG_CFR_W                          WWDG_CFR_W_Msk                     /*!< W[6:0] bits (7-bit window value) */
9 mjames 4862
#define WWDG_CFR_W_0                        (0x01UL << WWDG_CFR_W_Pos)          /*!< 0x00000001 */
4863
#define WWDG_CFR_W_1                        (0x02UL << WWDG_CFR_W_Pos)          /*!< 0x00000002 */
4864
#define WWDG_CFR_W_2                        (0x04UL << WWDG_CFR_W_Pos)          /*!< 0x00000004 */
4865
#define WWDG_CFR_W_3                        (0x08UL << WWDG_CFR_W_Pos)          /*!< 0x00000008 */
4866
#define WWDG_CFR_W_4                        (0x10UL << WWDG_CFR_W_Pos)          /*!< 0x00000010 */
4867
#define WWDG_CFR_W_5                        (0x20UL << WWDG_CFR_W_Pos)          /*!< 0x00000020 */
4868
#define WWDG_CFR_W_6                        (0x40UL << WWDG_CFR_W_Pos)          /*!< 0x00000040 */
2 mjames 4869
 
4870
/* Legacy defines */
4871
#define  WWDG_CFR_W0 WWDG_CFR_W_0
4872
#define  WWDG_CFR_W1 WWDG_CFR_W_1
4873
#define  WWDG_CFR_W2 WWDG_CFR_W_2
4874
#define  WWDG_CFR_W3 WWDG_CFR_W_3
4875
#define  WWDG_CFR_W4 WWDG_CFR_W_4
4876
#define  WWDG_CFR_W5 WWDG_CFR_W_5
4877
#define  WWDG_CFR_W6 WWDG_CFR_W_6
4878
 
4879
#define WWDG_CFR_WDGTB_Pos                  (7U)                               
9 mjames 4880
#define WWDG_CFR_WDGTB_Msk                  (0x3UL << WWDG_CFR_WDGTB_Pos)       /*!< 0x00000180 */
2 mjames 4881
#define WWDG_CFR_WDGTB                      WWDG_CFR_WDGTB_Msk                 /*!< WDGTB[1:0] bits (Timer Base) */
9 mjames 4882
#define WWDG_CFR_WDGTB_0                    (0x1UL << WWDG_CFR_WDGTB_Pos)       /*!< 0x00000080 */
4883
#define WWDG_CFR_WDGTB_1                    (0x2UL << WWDG_CFR_WDGTB_Pos)       /*!< 0x00000100 */
2 mjames 4884
 
4885
/* Legacy defines */
4886
#define  WWDG_CFR_WDGTB0 WWDG_CFR_WDGTB_0
4887
#define  WWDG_CFR_WDGTB1 WWDG_CFR_WDGTB_1
4888
 
4889
#define WWDG_CFR_EWI_Pos                    (9U)                               
9 mjames 4890
#define WWDG_CFR_EWI_Msk                    (0x1UL << WWDG_CFR_EWI_Pos)         /*!< 0x00000200 */
2 mjames 4891
#define WWDG_CFR_EWI                        WWDG_CFR_EWI_Msk                   /*!< Early Wakeup Interrupt */
4892
 
4893
/*******************  Bit definition for WWDG_SR register  ********************/
4894
#define WWDG_SR_EWIF_Pos                    (0U)                               
9 mjames 4895
#define WWDG_SR_EWIF_Msk                    (0x1UL << WWDG_SR_EWIF_Pos)         /*!< 0x00000001 */
2 mjames 4896
#define WWDG_SR_EWIF                        WWDG_SR_EWIF_Msk                   /*!< Early Wakeup Interrupt Flag */
4897
 
4898
/******************************************************************************/
4899
/*                                                                            */
4900
/*                       Flexible Static Memory Controller                    */
4901
/*                                                                            */
4902
/******************************************************************************/
4903
 
4904
/******************  Bit definition for FSMC_BCRx (x=1..4) register  **********/
4905
#define FSMC_BCRx_MBKEN_Pos                 (0U)                               
9 mjames 4906
#define FSMC_BCRx_MBKEN_Msk                 (0x1UL << FSMC_BCRx_MBKEN_Pos)      /*!< 0x00000001 */
2 mjames 4907
#define FSMC_BCRx_MBKEN                     FSMC_BCRx_MBKEN_Msk                /*!< Memory bank enable bit */
4908
#define FSMC_BCRx_MUXEN_Pos                 (1U)                               
9 mjames 4909
#define FSMC_BCRx_MUXEN_Msk                 (0x1UL << FSMC_BCRx_MUXEN_Pos)      /*!< 0x00000002 */
2 mjames 4910
#define FSMC_BCRx_MUXEN                     FSMC_BCRx_MUXEN_Msk                /*!< Address/data multiplexing enable bit */
4911
 
4912
#define FSMC_BCRx_MTYP_Pos                  (2U)                               
9 mjames 4913
#define FSMC_BCRx_MTYP_Msk                  (0x3UL << FSMC_BCRx_MTYP_Pos)       /*!< 0x0000000C */
2 mjames 4914
#define FSMC_BCRx_MTYP                      FSMC_BCRx_MTYP_Msk                 /*!< MTYP[1:0] bits (Memory type) */
9 mjames 4915
#define FSMC_BCRx_MTYP_0                    (0x1UL << FSMC_BCRx_MTYP_Pos)       /*!< 0x00000004 */
4916
#define FSMC_BCRx_MTYP_1                    (0x2UL << FSMC_BCRx_MTYP_Pos)       /*!< 0x00000008 */
2 mjames 4917
 
4918
#define FSMC_BCRx_MWID_Pos                  (4U)                               
9 mjames 4919
#define FSMC_BCRx_MWID_Msk                  (0x3UL << FSMC_BCRx_MWID_Pos)       /*!< 0x00000030 */
2 mjames 4920
#define FSMC_BCRx_MWID                      FSMC_BCRx_MWID_Msk                 /*!< MWID[1:0] bits (Memory data bus width) */
9 mjames 4921
#define FSMC_BCRx_MWID_0                    (0x1UL << FSMC_BCRx_MWID_Pos)       /*!< 0x00000010 */
4922
#define FSMC_BCRx_MWID_1                    (0x2UL << FSMC_BCRx_MWID_Pos)       /*!< 0x00000020 */
2 mjames 4923
 
4924
#define FSMC_BCRx_FACCEN_Pos                (6U)                               
9 mjames 4925
#define FSMC_BCRx_FACCEN_Msk                (0x1UL << FSMC_BCRx_FACCEN_Pos)     /*!< 0x00000040 */
2 mjames 4926
#define FSMC_BCRx_FACCEN                    FSMC_BCRx_FACCEN_Msk               /*!< Flash access enable */
4927
#define FSMC_BCRx_BURSTEN_Pos               (8U)                               
9 mjames 4928
#define FSMC_BCRx_BURSTEN_Msk               (0x1UL << FSMC_BCRx_BURSTEN_Pos)    /*!< 0x00000100 */
2 mjames 4929
#define FSMC_BCRx_BURSTEN                   FSMC_BCRx_BURSTEN_Msk              /*!< Burst enable bit */
4930
#define FSMC_BCRx_WAITPOL_Pos               (9U)                               
9 mjames 4931
#define FSMC_BCRx_WAITPOL_Msk               (0x1UL << FSMC_BCRx_WAITPOL_Pos)    /*!< 0x00000200 */
2 mjames 4932
#define FSMC_BCRx_WAITPOL                   FSMC_BCRx_WAITPOL_Msk              /*!< Wait signal polarity bit */
4933
#define FSMC_BCRx_WRAPMOD_Pos               (10U)                              
9 mjames 4934
#define FSMC_BCRx_WRAPMOD_Msk               (0x1UL << FSMC_BCRx_WRAPMOD_Pos)    /*!< 0x00000400 */
2 mjames 4935
#define FSMC_BCRx_WRAPMOD                   FSMC_BCRx_WRAPMOD_Msk              /*!< Wrapped burst mode support */
4936
#define FSMC_BCRx_WAITCFG_Pos               (11U)                              
9 mjames 4937
#define FSMC_BCRx_WAITCFG_Msk               (0x1UL << FSMC_BCRx_WAITCFG_Pos)    /*!< 0x00000800 */
2 mjames 4938
#define FSMC_BCRx_WAITCFG                   FSMC_BCRx_WAITCFG_Msk              /*!< Wait timing configuration */
4939
#define FSMC_BCRx_WREN_Pos                  (12U)                              
9 mjames 4940
#define FSMC_BCRx_WREN_Msk                  (0x1UL << FSMC_BCRx_WREN_Pos)       /*!< 0x00001000 */
2 mjames 4941
#define FSMC_BCRx_WREN                      FSMC_BCRx_WREN_Msk                 /*!< Write enable bit */
4942
#define FSMC_BCRx_WAITEN_Pos                (13U)                              
9 mjames 4943
#define FSMC_BCRx_WAITEN_Msk                (0x1UL << FSMC_BCRx_WAITEN_Pos)     /*!< 0x00002000 */
2 mjames 4944
#define FSMC_BCRx_WAITEN                    FSMC_BCRx_WAITEN_Msk               /*!< Wait enable bit */
4945
#define FSMC_BCRx_EXTMOD_Pos                (14U)                              
9 mjames 4946
#define FSMC_BCRx_EXTMOD_Msk                (0x1UL << FSMC_BCRx_EXTMOD_Pos)     /*!< 0x00004000 */
2 mjames 4947
#define FSMC_BCRx_EXTMOD                    FSMC_BCRx_EXTMOD_Msk               /*!< Extended mode enable */
4948
#define FSMC_BCRx_ASYNCWAIT_Pos             (15U)                              
9 mjames 4949
#define FSMC_BCRx_ASYNCWAIT_Msk             (0x1UL << FSMC_BCRx_ASYNCWAIT_Pos)  /*!< 0x00008000 */
2 mjames 4950
#define FSMC_BCRx_ASYNCWAIT                 FSMC_BCRx_ASYNCWAIT_Msk            /*!< Asynchronous wait */
4951
#define FSMC_BCRx_CBURSTRW_Pos              (19U)                              
9 mjames 4952
#define FSMC_BCRx_CBURSTRW_Msk              (0x1UL << FSMC_BCRx_CBURSTRW_Pos)   /*!< 0x00080000 */
2 mjames 4953
#define FSMC_BCRx_CBURSTRW                  FSMC_BCRx_CBURSTRW_Msk             /*!< Write burst enable */
4954
 
4955
/******************  Bit definition for FSMC_BTRx (x=1..4) register  ******/
4956
#define FSMC_BTRx_ADDSET_Pos                (0U)                               
9 mjames 4957
#define FSMC_BTRx_ADDSET_Msk                (0xFUL << FSMC_BTRx_ADDSET_Pos)     /*!< 0x0000000F */
2 mjames 4958
#define FSMC_BTRx_ADDSET                    FSMC_BTRx_ADDSET_Msk               /*!< ADDSET[3:0] bits (Address setup phase duration) */
9 mjames 4959
#define FSMC_BTRx_ADDSET_0                  (0x1UL << FSMC_BTRx_ADDSET_Pos)     /*!< 0x00000001 */
4960
#define FSMC_BTRx_ADDSET_1                  (0x2UL << FSMC_BTRx_ADDSET_Pos)     /*!< 0x00000002 */
4961
#define FSMC_BTRx_ADDSET_2                  (0x4UL << FSMC_BTRx_ADDSET_Pos)     /*!< 0x00000004 */
4962
#define FSMC_BTRx_ADDSET_3                  (0x8UL << FSMC_BTRx_ADDSET_Pos)     /*!< 0x00000008 */
2 mjames 4963
 
4964
#define FSMC_BTRx_ADDHLD_Pos                (4U)                               
9 mjames 4965
#define FSMC_BTRx_ADDHLD_Msk                (0xFUL << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x000000F0 */
2 mjames 4966
#define FSMC_BTRx_ADDHLD                    FSMC_BTRx_ADDHLD_Msk               /*!< ADDHLD[3:0] bits (Address-hold phase duration) */
9 mjames 4967
#define FSMC_BTRx_ADDHLD_0                  (0x1UL << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x00000010 */
4968
#define FSMC_BTRx_ADDHLD_1                  (0x2UL << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x00000020 */
4969
#define FSMC_BTRx_ADDHLD_2                  (0x4UL << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x00000040 */
4970
#define FSMC_BTRx_ADDHLD_3                  (0x8UL << FSMC_BTRx_ADDHLD_Pos)     /*!< 0x00000080 */
2 mjames 4971
 
4972
#define FSMC_BTRx_DATAST_Pos                (8U)                               
9 mjames 4973
#define FSMC_BTRx_DATAST_Msk                (0xFFUL << FSMC_BTRx_DATAST_Pos)    /*!< 0x0000FF00 */
2 mjames 4974
#define FSMC_BTRx_DATAST                    FSMC_BTRx_DATAST_Msk               /*!< DATAST [3:0] bits (Data-phase duration) */
9 mjames 4975
#define FSMC_BTRx_DATAST_0                  (0x01UL << FSMC_BTRx_DATAST_Pos)    /*!< 0x00000100 */
4976
#define FSMC_BTRx_DATAST_1                  (0x02UL << FSMC_BTRx_DATAST_Pos)    /*!< 0x00000200 */
4977
#define FSMC_BTRx_DATAST_2                  (0x04UL << FSMC_BTRx_DATAST_Pos)    /*!< 0x00000400 */
4978
#define FSMC_BTRx_DATAST_3                  (0x08UL << FSMC_BTRx_DATAST_Pos)    /*!< 0x00000800 */
4979
#define FSMC_BTRx_DATAST_4                  (0x10UL << FSMC_BTRx_DATAST_Pos)    /*!< 0x00001000 */
4980
#define FSMC_BTRx_DATAST_5                  (0x20UL << FSMC_BTRx_DATAST_Pos)    /*!< 0x00002000 */
4981
#define FSMC_BTRx_DATAST_6                  (0x40UL << FSMC_BTRx_DATAST_Pos)    /*!< 0x00004000 */
4982
#define FSMC_BTRx_DATAST_7                  (0x80UL << FSMC_BTRx_DATAST_Pos)    /*!< 0x00008000 */
2 mjames 4983
 
4984
#define FSMC_BTRx_BUSTURN_Pos               (16U)                              
9 mjames 4985
#define FSMC_BTRx_BUSTURN_Msk               (0xFUL << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x000F0000 */
2 mjames 4986
#define FSMC_BTRx_BUSTURN                   FSMC_BTRx_BUSTURN_Msk              /*!< BUSTURN[3:0] bits (Bus turnaround phase duration) */
9 mjames 4987
#define FSMC_BTRx_BUSTURN_0                 (0x1UL << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x00010000 */
4988
#define FSMC_BTRx_BUSTURN_1                 (0x2UL << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x00020000 */
4989
#define FSMC_BTRx_BUSTURN_2                 (0x4UL << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x00040000 */
4990
#define FSMC_BTRx_BUSTURN_3                 (0x8UL << FSMC_BTRx_BUSTURN_Pos)    /*!< 0x00080000 */
2 mjames 4991
 
4992
#define FSMC_BTRx_CLKDIV_Pos                (20U)                              
9 mjames 4993
#define FSMC_BTRx_CLKDIV_Msk                (0xFUL << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00F00000 */
2 mjames 4994
#define FSMC_BTRx_CLKDIV                    FSMC_BTRx_CLKDIV_Msk               /*!< CLKDIV[3:0] bits (Clock divide ratio) */
9 mjames 4995
#define FSMC_BTRx_CLKDIV_0                  (0x1UL << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00100000 */
4996
#define FSMC_BTRx_CLKDIV_1                  (0x2UL << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00200000 */
4997
#define FSMC_BTRx_CLKDIV_2                  (0x4UL << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00400000 */
4998
#define FSMC_BTRx_CLKDIV_3                  (0x8UL << FSMC_BTRx_CLKDIV_Pos)     /*!< 0x00800000 */
2 mjames 4999
 
5000
#define FSMC_BTRx_DATLAT_Pos                (24U)                              
9 mjames 5001
#define FSMC_BTRx_DATLAT_Msk                (0xFUL << FSMC_BTRx_DATLAT_Pos)     /*!< 0x0F000000 */
2 mjames 5002
#define FSMC_BTRx_DATLAT                    FSMC_BTRx_DATLAT_Msk               /*!< DATLA[3:0] bits (Data latency) */
9 mjames 5003
#define FSMC_BTRx_DATLAT_0                  (0x1UL << FSMC_BTRx_DATLAT_Pos)     /*!< 0x01000000 */
5004
#define FSMC_BTRx_DATLAT_1                  (0x2UL << FSMC_BTRx_DATLAT_Pos)     /*!< 0x02000000 */
5005
#define FSMC_BTRx_DATLAT_2                  (0x4UL << FSMC_BTRx_DATLAT_Pos)     /*!< 0x04000000 */
5006
#define FSMC_BTRx_DATLAT_3                  (0x8UL << FSMC_BTRx_DATLAT_Pos)     /*!< 0x08000000 */
2 mjames 5007
 
5008
#define FSMC_BTRx_ACCMOD_Pos                (28U)                              
9 mjames 5009
#define FSMC_BTRx_ACCMOD_Msk                (0x3UL << FSMC_BTRx_ACCMOD_Pos)     /*!< 0x30000000 */
2 mjames 5010
#define FSMC_BTRx_ACCMOD                    FSMC_BTRx_ACCMOD_Msk               /*!< ACCMOD[1:0] bits (Access mode) */
9 mjames 5011
#define FSMC_BTRx_ACCMOD_0                  (0x1UL << FSMC_BTRx_ACCMOD_Pos)     /*!< 0x10000000 */
5012
#define FSMC_BTRx_ACCMOD_1                  (0x2UL << FSMC_BTRx_ACCMOD_Pos)     /*!< 0x20000000 */
2 mjames 5013
 
5014
/******************  Bit definition for FSMC_BWTRx (x=1..4) register  ******/
5015
#define FSMC_BWTRx_ADDSET_Pos               (0U)                               
9 mjames 5016
#define FSMC_BWTRx_ADDSET_Msk               (0xFUL << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x0000000F */
2 mjames 5017
#define FSMC_BWTRx_ADDSET                   FSMC_BWTRx_ADDSET_Msk              /*!< ADDSET[3:0] bits (Address setup phase duration) */
9 mjames 5018
#define FSMC_BWTRx_ADDSET_0                 (0x1UL << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x00000001 */
5019
#define FSMC_BWTRx_ADDSET_1                 (0x2UL << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x00000002 */
5020
#define FSMC_BWTRx_ADDSET_2                 (0x4UL << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x00000004 */
5021
#define FSMC_BWTRx_ADDSET_3                 (0x8UL << FSMC_BWTRx_ADDSET_Pos)    /*!< 0x00000008 */
2 mjames 5022
 
5023
#define FSMC_BWTRx_ADDHLD_Pos               (4U)                               
9 mjames 5024
#define FSMC_BWTRx_ADDHLD_Msk               (0xFUL << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x000000F0 */
2 mjames 5025
#define FSMC_BWTRx_ADDHLD                   FSMC_BWTRx_ADDHLD_Msk              /*!< ADDHLD[3:0] bits (Address-hold phase duration) */
9 mjames 5026
#define FSMC_BWTRx_ADDHLD_0                 (0x1UL << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x00000010 */
5027
#define FSMC_BWTRx_ADDHLD_1                 (0x2UL << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x00000020 */
5028
#define FSMC_BWTRx_ADDHLD_2                 (0x4UL << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x00000040 */
5029
#define FSMC_BWTRx_ADDHLD_3                 (0x8UL << FSMC_BWTRx_ADDHLD_Pos)    /*!< 0x00000080 */
2 mjames 5030
 
5031
#define FSMC_BWTRx_DATAST_Pos               (8U)                               
9 mjames 5032
#define FSMC_BWTRx_DATAST_Msk               (0xFFUL << FSMC_BWTRx_DATAST_Pos)   /*!< 0x0000FF00 */
2 mjames 5033
#define FSMC_BWTRx_DATAST                   FSMC_BWTRx_DATAST_Msk              /*!< DATAST [3:0] bits (Data-phase duration) */
9 mjames 5034
#define FSMC_BWTRx_DATAST_0                 (0x01UL << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00000100 */
5035
#define FSMC_BWTRx_DATAST_1                 (0x02UL << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00000200 */
5036
#define FSMC_BWTRx_DATAST_2                 (0x04UL << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00000400 */
5037
#define FSMC_BWTRx_DATAST_3                 (0x08UL << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00000800 */
5038
#define FSMC_BWTRx_DATAST_4                 (0x10UL << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00001000 */
5039
#define FSMC_BWTRx_DATAST_5                 (0x20UL << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00002000 */
5040
#define FSMC_BWTRx_DATAST_6                 (0x40UL << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00004000 */
5041
#define FSMC_BWTRx_DATAST_7                 (0x80UL << FSMC_BWTRx_DATAST_Pos)   /*!< 0x00008000 */
2 mjames 5042
 
5043
#define FSMC_BWTRx_BUSTURN_Pos              (16U)                              
9 mjames 5044
#define FSMC_BWTRx_BUSTURN_Msk              (0xFUL << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x000F0000 */
2 mjames 5045
#define FSMC_BWTRx_BUSTURN                  FSMC_BWTRx_BUSTURN_Msk             /*!< BUSTURN[3:0] bits (Bus turnaround phase duration) */
9 mjames 5046
#define FSMC_BWTRx_BUSTURN_0                (0x1UL << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x00010000 */
5047
#define FSMC_BWTRx_BUSTURN_1                (0x2UL << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x00020000 */
5048
#define FSMC_BWTRx_BUSTURN_2                (0x4UL << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x00040000 */
5049
#define FSMC_BWTRx_BUSTURN_3                (0x8UL << FSMC_BWTRx_BUSTURN_Pos)   /*!< 0x00080000 */
2 mjames 5050
 
5051
#define FSMC_BWTRx_ACCMOD_Pos               (28U)                              
9 mjames 5052
#define FSMC_BWTRx_ACCMOD_Msk               (0x3UL << FSMC_BWTRx_ACCMOD_Pos)    /*!< 0x30000000 */
2 mjames 5053
#define FSMC_BWTRx_ACCMOD                   FSMC_BWTRx_ACCMOD_Msk              /*!< ACCMOD[1:0] bits (Access mode) */
9 mjames 5054
#define FSMC_BWTRx_ACCMOD_0                 (0x1UL << FSMC_BWTRx_ACCMOD_Pos)    /*!< 0x10000000 */
5055
#define FSMC_BWTRx_ACCMOD_1                 (0x2UL << FSMC_BWTRx_ACCMOD_Pos)    /*!< 0x20000000 */
2 mjames 5056
 
5057
/******************  Bit definition for FSMC_PCRx (x = 2 to 4) register  *******************/
5058
#define FSMC_PCRx_PWAITEN_Pos               (1U)                               
9 mjames 5059
#define FSMC_PCRx_PWAITEN_Msk               (0x1UL << FSMC_PCRx_PWAITEN_Pos)    /*!< 0x00000002 */
2 mjames 5060
#define FSMC_PCRx_PWAITEN                   FSMC_PCRx_PWAITEN_Msk              /*!< Wait feature enable bit */
5061
#define FSMC_PCRx_PBKEN_Pos                 (2U)                               
9 mjames 5062
#define FSMC_PCRx_PBKEN_Msk                 (0x1UL << FSMC_PCRx_PBKEN_Pos)      /*!< 0x00000004 */
2 mjames 5063
#define FSMC_PCRx_PBKEN                     FSMC_PCRx_PBKEN_Msk                /*!< PC Card/NAND Flash memory bank enable bit */
5064
#define FSMC_PCRx_PTYP_Pos                  (3U)                               
9 mjames 5065
#define FSMC_PCRx_PTYP_Msk                  (0x1UL << FSMC_PCRx_PTYP_Pos)       /*!< 0x00000008 */
2 mjames 5066
#define FSMC_PCRx_PTYP                      FSMC_PCRx_PTYP_Msk                 /*!< Memory type */
5067
 
5068
#define FSMC_PCRx_PWID_Pos                  (4U)                               
9 mjames 5069
#define FSMC_PCRx_PWID_Msk                  (0x3UL << FSMC_PCRx_PWID_Pos)       /*!< 0x00000030 */
2 mjames 5070
#define FSMC_PCRx_PWID                      FSMC_PCRx_PWID_Msk                 /*!< PWID[1:0] bits (NAND Flash databus width) */
9 mjames 5071
#define FSMC_PCRx_PWID_0                    (0x1UL << FSMC_PCRx_PWID_Pos)       /*!< 0x00000010 */
5072
#define FSMC_PCRx_PWID_1                    (0x2UL << FSMC_PCRx_PWID_Pos)       /*!< 0x00000020 */
2 mjames 5073
 
5074
#define FSMC_PCRx_ECCEN_Pos                 (6U)                               
9 mjames 5075
#define FSMC_PCRx_ECCEN_Msk                 (0x1UL << FSMC_PCRx_ECCEN_Pos)      /*!< 0x00000040 */
2 mjames 5076
#define FSMC_PCRx_ECCEN                     FSMC_PCRx_ECCEN_Msk                /*!< ECC computation logic enable bit */
5077
 
5078
#define FSMC_PCRx_TCLR_Pos                  (9U)                               
9 mjames 5079
#define FSMC_PCRx_TCLR_Msk                  (0xFUL << FSMC_PCRx_TCLR_Pos)       /*!< 0x00001E00 */
2 mjames 5080
#define FSMC_PCRx_TCLR                      FSMC_PCRx_TCLR_Msk                 /*!< TCLR[3:0] bits (CLE to RE delay) */
9 mjames 5081
#define FSMC_PCRx_TCLR_0                    (0x1UL << FSMC_PCRx_TCLR_Pos)       /*!< 0x00000200 */
5082
#define FSMC_PCRx_TCLR_1                    (0x2UL << FSMC_PCRx_TCLR_Pos)       /*!< 0x00000400 */
5083
#define FSMC_PCRx_TCLR_2                    (0x4UL << FSMC_PCRx_TCLR_Pos)       /*!< 0x00000800 */
5084
#define FSMC_PCRx_TCLR_3                    (0x8UL << FSMC_PCRx_TCLR_Pos)       /*!< 0x00001000 */
2 mjames 5085
 
5086
#define FSMC_PCRx_TAR_Pos                   (13U)                              
9 mjames 5087
#define FSMC_PCRx_TAR_Msk                   (0xFUL << FSMC_PCRx_TAR_Pos)        /*!< 0x0001E000 */
2 mjames 5088
#define FSMC_PCRx_TAR                       FSMC_PCRx_TAR_Msk                  /*!< TAR[3:0] bits (ALE to RE delay) */
9 mjames 5089
#define FSMC_PCRx_TAR_0                     (0x1UL << FSMC_PCRx_TAR_Pos)        /*!< 0x00002000 */
5090
#define FSMC_PCRx_TAR_1                     (0x2UL << FSMC_PCRx_TAR_Pos)        /*!< 0x00004000 */
5091
#define FSMC_PCRx_TAR_2                     (0x4UL << FSMC_PCRx_TAR_Pos)        /*!< 0x00008000 */
5092
#define FSMC_PCRx_TAR_3                     (0x8UL << FSMC_PCRx_TAR_Pos)        /*!< 0x00010000 */
2 mjames 5093
 
5094
#define FSMC_PCRx_ECCPS_Pos                 (17U)                              
9 mjames 5095
#define FSMC_PCRx_ECCPS_Msk                 (0x7UL << FSMC_PCRx_ECCPS_Pos)      /*!< 0x000E0000 */
2 mjames 5096
#define FSMC_PCRx_ECCPS                     FSMC_PCRx_ECCPS_Msk                /*!< ECCPS[1:0] bits (ECC page size) */
9 mjames 5097
#define FSMC_PCRx_ECCPS_0                   (0x1UL << FSMC_PCRx_ECCPS_Pos)      /*!< 0x00020000 */
5098
#define FSMC_PCRx_ECCPS_1                   (0x2UL << FSMC_PCRx_ECCPS_Pos)      /*!< 0x00040000 */
5099
#define FSMC_PCRx_ECCPS_2                   (0x4UL << FSMC_PCRx_ECCPS_Pos)      /*!< 0x00080000 */
2 mjames 5100
 
5101
/*******************  Bit definition for FSMC_SRx (x = 2 to 4) register  *******************/
5102
#define FSMC_SRx_IRS_Pos                    (0U)                               
9 mjames 5103
#define FSMC_SRx_IRS_Msk                    (0x1UL << FSMC_SRx_IRS_Pos)         /*!< 0x00000001 */
2 mjames 5104
#define FSMC_SRx_IRS                        FSMC_SRx_IRS_Msk                   /*!< Interrupt Rising Edge status */
5105
#define FSMC_SRx_ILS_Pos                    (1U)                               
9 mjames 5106
#define FSMC_SRx_ILS_Msk                    (0x1UL << FSMC_SRx_ILS_Pos)         /*!< 0x00000002 */
2 mjames 5107
#define FSMC_SRx_ILS                        FSMC_SRx_ILS_Msk                   /*!< Interrupt Level status */
5108
#define FSMC_SRx_IFS_Pos                    (2U)                               
9 mjames 5109
#define FSMC_SRx_IFS_Msk                    (0x1UL << FSMC_SRx_IFS_Pos)         /*!< 0x00000004 */
2 mjames 5110
#define FSMC_SRx_IFS                        FSMC_SRx_IFS_Msk                   /*!< Interrupt Falling Edge status */
5111
#define FSMC_SRx_IREN_Pos                   (3U)                               
9 mjames 5112
#define FSMC_SRx_IREN_Msk                   (0x1UL << FSMC_SRx_IREN_Pos)        /*!< 0x00000008 */
2 mjames 5113
#define FSMC_SRx_IREN                       FSMC_SRx_IREN_Msk                  /*!< Interrupt Rising Edge detection Enable bit */
5114
#define FSMC_SRx_ILEN_Pos                   (4U)                               
9 mjames 5115
#define FSMC_SRx_ILEN_Msk                   (0x1UL << FSMC_SRx_ILEN_Pos)        /*!< 0x00000010 */
2 mjames 5116
#define FSMC_SRx_ILEN                       FSMC_SRx_ILEN_Msk                  /*!< Interrupt Level detection Enable bit */
5117
#define FSMC_SRx_IFEN_Pos                   (5U)                               
9 mjames 5118
#define FSMC_SRx_IFEN_Msk                   (0x1UL << FSMC_SRx_IFEN_Pos)        /*!< 0x00000020 */
2 mjames 5119
#define FSMC_SRx_IFEN                       FSMC_SRx_IFEN_Msk                  /*!< Interrupt Falling Edge detection Enable bit */
5120
#define FSMC_SRx_FEMPT_Pos                  (6U)                               
9 mjames 5121
#define FSMC_SRx_FEMPT_Msk                  (0x1UL << FSMC_SRx_FEMPT_Pos)       /*!< 0x00000040 */
2 mjames 5122
#define FSMC_SRx_FEMPT                      FSMC_SRx_FEMPT_Msk                 /*!< FIFO empty */
5123
 
5124
/******************  Bit definition for FSMC_PMEMx (x = 2 to 4) register  ******************/
5125
#define FSMC_PMEMx_MEMSETx_Pos              (0U)                               
9 mjames 5126
#define FSMC_PMEMx_MEMSETx_Msk              (0xFFUL << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x000000FF */
2 mjames 5127
#define FSMC_PMEMx_MEMSETx                  FSMC_PMEMx_MEMSETx_Msk             /*!< MEMSETx[7:0] bits (Common memory x setup time) */
9 mjames 5128
#define FSMC_PMEMx_MEMSETx_0                (0x01UL << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000001 */
5129
#define FSMC_PMEMx_MEMSETx_1                (0x02UL << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000002 */
5130
#define FSMC_PMEMx_MEMSETx_2                (0x04UL << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000004 */
5131
#define FSMC_PMEMx_MEMSETx_3                (0x08UL << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000008 */
5132
#define FSMC_PMEMx_MEMSETx_4                (0x10UL << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000010 */
5133
#define FSMC_PMEMx_MEMSETx_5                (0x20UL << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000020 */
5134
#define FSMC_PMEMx_MEMSETx_6                (0x40UL << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000040 */
5135
#define FSMC_PMEMx_MEMSETx_7                (0x80UL << FSMC_PMEMx_MEMSETx_Pos)  /*!< 0x00000080 */
2 mjames 5136
 
5137
#define FSMC_PMEMx_MEMWAITx_Pos             (8U)                               
9 mjames 5138
#define FSMC_PMEMx_MEMWAITx_Msk             (0xFFUL << FSMC_PMEMx_MEMWAITx_Pos) /*!< 0x0000FF00 */
2 mjames 5139
#define FSMC_PMEMx_MEMWAITx                 FSMC_PMEMx_MEMWAITx_Msk            /*!< MEMWAITx[7:0] bits (Common memory x wait time) */
5140
#define FSMC_PMEMx_MEMWAIT2_0               0x00000100U                        /*!< Bit 0 */
5141
#define FSMC_PMEMx_MEMWAITx_1               0x00000200U                        /*!< Bit 1 */
5142
#define FSMC_PMEMx_MEMWAITx_2               0x00000400U                        /*!< Bit 2 */
5143
#define FSMC_PMEMx_MEMWAITx_3               0x00000800U                        /*!< Bit 3 */
5144
#define FSMC_PMEMx_MEMWAITx_4               0x00001000U                        /*!< Bit 4 */
5145
#define FSMC_PMEMx_MEMWAITx_5               0x00002000U                        /*!< Bit 5 */
5146
#define FSMC_PMEMx_MEMWAITx_6               0x00004000U                        /*!< Bit 6 */
5147
#define FSMC_PMEMx_MEMWAITx_7               0x00008000U                        /*!< Bit 7 */
5148
 
5149
#define FSMC_PMEMx_MEMHOLDx_Pos             (16U)                              
9 mjames 5150
#define FSMC_PMEMx_MEMHOLDx_Msk             (0xFFUL << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00FF0000 */
2 mjames 5151
#define FSMC_PMEMx_MEMHOLDx                 FSMC_PMEMx_MEMHOLDx_Msk            /*!< MEMHOLDx[7:0] bits (Common memory x hold time) */
9 mjames 5152
#define FSMC_PMEMx_MEMHOLDx_0               (0x01UL << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00010000 */
5153
#define FSMC_PMEMx_MEMHOLDx_1               (0x02UL << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00020000 */
5154
#define FSMC_PMEMx_MEMHOLDx_2               (0x04UL << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00040000 */
5155
#define FSMC_PMEMx_MEMHOLDx_3               (0x08UL << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00080000 */
5156
#define FSMC_PMEMx_MEMHOLDx_4               (0x10UL << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00100000 */
5157
#define FSMC_PMEMx_MEMHOLDx_5               (0x20UL << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00200000 */
5158
#define FSMC_PMEMx_MEMHOLDx_6               (0x40UL << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00400000 */
5159
#define FSMC_PMEMx_MEMHOLDx_7               (0x80UL << FSMC_PMEMx_MEMHOLDx_Pos) /*!< 0x00800000 */
2 mjames 5160
 
5161
#define FSMC_PMEMx_MEMHIZx_Pos              (24U)                              
9 mjames 5162
#define FSMC_PMEMx_MEMHIZx_Msk              (0xFFUL << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0xFF000000 */
2 mjames 5163
#define FSMC_PMEMx_MEMHIZx                  FSMC_PMEMx_MEMHIZx_Msk             /*!< MEMHIZx[7:0] bits (Common memory x databus HiZ time) */
9 mjames 5164
#define FSMC_PMEMx_MEMHIZx_0                (0x01UL << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x01000000 */
5165
#define FSMC_PMEMx_MEMHIZx_1                (0x02UL << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x02000000 */
5166
#define FSMC_PMEMx_MEMHIZx_2                (0x04UL << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x04000000 */
5167
#define FSMC_PMEMx_MEMHIZx_3                (0x08UL << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x08000000 */
5168
#define FSMC_PMEMx_MEMHIZx_4                (0x10UL << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x10000000 */
5169
#define FSMC_PMEMx_MEMHIZx_5                (0x20UL << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x20000000 */
5170
#define FSMC_PMEMx_MEMHIZx_6                (0x40UL << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x40000000 */
5171
#define FSMC_PMEMx_MEMHIZx_7                (0x80UL << FSMC_PMEMx_MEMHIZx_Pos)  /*!< 0x80000000 */
2 mjames 5172
 
5173
/******************  Bit definition for FSMC_PATTx (x = 2 to 4) register  ******************/
5174
#define FSMC_PATTx_ATTSETx_Pos              (0U)                               
9 mjames 5175
#define FSMC_PATTx_ATTSETx_Msk              (0xFFUL << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x000000FF */
2 mjames 5176
#define FSMC_PATTx_ATTSETx                  FSMC_PATTx_ATTSETx_Msk             /*!< ATTSETx[7:0] bits (Attribute memory x setup time) */
9 mjames 5177
#define FSMC_PATTx_ATTSETx_0                (0x01UL << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000001 */
5178
#define FSMC_PATTx_ATTSETx_1                (0x02UL << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000002 */
5179
#define FSMC_PATTx_ATTSETx_2                (0x04UL << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000004 */
5180
#define FSMC_PATTx_ATTSETx_3                (0x08UL << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000008 */
5181
#define FSMC_PATTx_ATTSETx_4                (0x10UL << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000010 */
5182
#define FSMC_PATTx_ATTSETx_5                (0x20UL << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000020 */
5183
#define FSMC_PATTx_ATTSETx_6                (0x40UL << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000040 */
5184
#define FSMC_PATTx_ATTSETx_7                (0x80UL << FSMC_PATTx_ATTSETx_Pos)  /*!< 0x00000080 */
2 mjames 5185
 
5186
#define FSMC_PATTx_ATTWAITx_Pos             (8U)                               
9 mjames 5187
#define FSMC_PATTx_ATTWAITx_Msk             (0xFFUL << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x0000FF00 */
2 mjames 5188
#define FSMC_PATTx_ATTWAITx                 FSMC_PATTx_ATTWAITx_Msk            /*!< ATTWAITx[7:0] bits (Attribute memory x wait time) */
9 mjames 5189
#define FSMC_PATTx_ATTWAITx_0               (0x01UL << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00000100 */
5190
#define FSMC_PATTx_ATTWAITx_1               (0x02UL << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00000200 */
5191
#define FSMC_PATTx_ATTWAITx_2               (0x04UL << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00000400 */
5192
#define FSMC_PATTx_ATTWAITx_3               (0x08UL << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00000800 */
5193
#define FSMC_PATTx_ATTWAITx_4               (0x10UL << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00001000 */
5194
#define FSMC_PATTx_ATTWAITx_5               (0x20UL << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00002000 */
5195
#define FSMC_PATTx_ATTWAITx_6               (0x40UL << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00004000 */
5196
#define FSMC_PATTx_ATTWAITx_7               (0x80UL << FSMC_PATTx_ATTWAITx_Pos) /*!< 0x00008000 */
2 mjames 5197
 
5198
#define FSMC_PATTx_ATTHOLDx_Pos             (16U)                              
9 mjames 5199
#define FSMC_PATTx_ATTHOLDx_Msk             (0xFFUL << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00FF0000 */
2 mjames 5200
#define FSMC_PATTx_ATTHOLDx                 FSMC_PATTx_ATTHOLDx_Msk            /*!< ATTHOLDx[7:0] bits (Attribute memory x hold time) */
9 mjames 5201
#define FSMC_PATTx_ATTHOLDx_0               (0x01UL << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00010000 */
5202
#define FSMC_PATTx_ATTHOLDx_1               (0x02UL << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00020000 */
5203
#define FSMC_PATTx_ATTHOLDx_2               (0x04UL << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00040000 */
5204
#define FSMC_PATTx_ATTHOLDx_3               (0x08UL << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00080000 */
5205
#define FSMC_PATTx_ATTHOLDx_4               (0x10UL << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00100000 */
5206
#define FSMC_PATTx_ATTHOLDx_5               (0x20UL << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00200000 */
5207
#define FSMC_PATTx_ATTHOLDx_6               (0x40UL << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00400000 */
5208
#define FSMC_PATTx_ATTHOLDx_7               (0x80UL << FSMC_PATTx_ATTHOLDx_Pos) /*!< 0x00800000 */
2 mjames 5209
 
5210
#define FSMC_PATTx_ATTHIZx_Pos              (24U)                              
9 mjames 5211
#define FSMC_PATTx_ATTHIZx_Msk              (0xFFUL << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0xFF000000 */
2 mjames 5212
#define FSMC_PATTx_ATTHIZx                  FSMC_PATTx_ATTHIZx_Msk             /*!< ATTHIZx[7:0] bits (Attribute memory x databus HiZ time) */
9 mjames 5213
#define FSMC_PATTx_ATTHIZx_0                (0x01UL << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x01000000 */
5214
#define FSMC_PATTx_ATTHIZx_1                (0x02UL << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x02000000 */
5215
#define FSMC_PATTx_ATTHIZx_2                (0x04UL << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x04000000 */
5216
#define FSMC_PATTx_ATTHIZx_3                (0x08UL << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x08000000 */
5217
#define FSMC_PATTx_ATTHIZx_4                (0x10UL << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x10000000 */
5218
#define FSMC_PATTx_ATTHIZx_5                (0x20UL << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x20000000 */
5219
#define FSMC_PATTx_ATTHIZx_6                (0x40UL << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x40000000 */
5220
#define FSMC_PATTx_ATTHIZx_7                (0x80UL << FSMC_PATTx_ATTHIZx_Pos)  /*!< 0x80000000 */
2 mjames 5221
 
5222
/******************  Bit definition for FSMC_PIO4 register  *******************/
5223
#define FSMC_PIO4_IOSET4_Pos                (0U)                               
9 mjames 5224
#define FSMC_PIO4_IOSET4_Msk                (0xFFUL << FSMC_PIO4_IOSET4_Pos)    /*!< 0x000000FF */
2 mjames 5225
#define FSMC_PIO4_IOSET4                    FSMC_PIO4_IOSET4_Msk               /*!< IOSET4[7:0] bits (I/O 4 setup time) */
9 mjames 5226
#define FSMC_PIO4_IOSET4_0                  (0x01UL << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000001 */
5227
#define FSMC_PIO4_IOSET4_1                  (0x02UL << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000002 */
5228
#define FSMC_PIO4_IOSET4_2                  (0x04UL << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000004 */
5229
#define FSMC_PIO4_IOSET4_3                  (0x08UL << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000008 */
5230
#define FSMC_PIO4_IOSET4_4                  (0x10UL << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000010 */
5231
#define FSMC_PIO4_IOSET4_5                  (0x20UL << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000020 */
5232
#define FSMC_PIO4_IOSET4_6                  (0x40UL << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000040 */
5233
#define FSMC_PIO4_IOSET4_7                  (0x80UL << FSMC_PIO4_IOSET4_Pos)    /*!< 0x00000080 */
2 mjames 5234
 
5235
#define FSMC_PIO4_IOWAIT4_Pos               (8U)                               
9 mjames 5236
#define FSMC_PIO4_IOWAIT4_Msk               (0xFFUL << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x0000FF00 */
2 mjames 5237
#define FSMC_PIO4_IOWAIT4                   FSMC_PIO4_IOWAIT4_Msk              /*!< IOWAIT4[7:0] bits (I/O 4 wait time) */
9 mjames 5238
#define FSMC_PIO4_IOWAIT4_0                 (0x01UL << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00000100 */
5239
#define FSMC_PIO4_IOWAIT4_1                 (0x02UL << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00000200 */
5240
#define FSMC_PIO4_IOWAIT4_2                 (0x04UL << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00000400 */
5241
#define FSMC_PIO4_IOWAIT4_3                 (0x08UL << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00000800 */
5242
#define FSMC_PIO4_IOWAIT4_4                 (0x10UL << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00001000 */
5243
#define FSMC_PIO4_IOWAIT4_5                 (0x20UL << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00002000 */
5244
#define FSMC_PIO4_IOWAIT4_6                 (0x40UL << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00004000 */
5245
#define FSMC_PIO4_IOWAIT4_7                 (0x80UL << FSMC_PIO4_IOWAIT4_Pos)   /*!< 0x00008000 */
2 mjames 5246
 
5247
#define FSMC_PIO4_IOHOLD4_Pos               (16U)                              
9 mjames 5248
#define FSMC_PIO4_IOHOLD4_Msk               (0xFFUL << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00FF0000 */
2 mjames 5249
#define FSMC_PIO4_IOHOLD4                   FSMC_PIO4_IOHOLD4_Msk              /*!< IOHOLD4[7:0] bits (I/O 4 hold time) */
9 mjames 5250
#define FSMC_PIO4_IOHOLD4_0                 (0x01UL << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00010000 */
5251
#define FSMC_PIO4_IOHOLD4_1                 (0x02UL << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00020000 */
5252
#define FSMC_PIO4_IOHOLD4_2                 (0x04UL << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00040000 */
5253
#define FSMC_PIO4_IOHOLD4_3                 (0x08UL << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00080000 */
5254
#define FSMC_PIO4_IOHOLD4_4                 (0x10UL << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00100000 */
5255
#define FSMC_PIO4_IOHOLD4_5                 (0x20UL << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00200000 */
5256
#define FSMC_PIO4_IOHOLD4_6                 (0x40UL << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00400000 */
5257
#define FSMC_PIO4_IOHOLD4_7                 (0x80UL << FSMC_PIO4_IOHOLD4_Pos)   /*!< 0x00800000 */
2 mjames 5258
 
5259
#define FSMC_PIO4_IOHIZ4_Pos                (24U)                              
9 mjames 5260
#define FSMC_PIO4_IOHIZ4_Msk                (0xFFUL << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0xFF000000 */
2 mjames 5261
#define FSMC_PIO4_IOHIZ4                    FSMC_PIO4_IOHIZ4_Msk               /*!< IOHIZ4[7:0] bits (I/O 4 databus HiZ time) */
9 mjames 5262
#define FSMC_PIO4_IOHIZ4_0                  (0x01UL << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x01000000 */
5263
#define FSMC_PIO4_IOHIZ4_1                  (0x02UL << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x02000000 */
5264
#define FSMC_PIO4_IOHIZ4_2                  (0x04UL << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x04000000 */
5265
#define FSMC_PIO4_IOHIZ4_3                  (0x08UL << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x08000000 */
5266
#define FSMC_PIO4_IOHIZ4_4                  (0x10UL << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x10000000 */
5267
#define FSMC_PIO4_IOHIZ4_5                  (0x20UL << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x20000000 */
5268
#define FSMC_PIO4_IOHIZ4_6                  (0x40UL << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x40000000 */
5269
#define FSMC_PIO4_IOHIZ4_7                  (0x80UL << FSMC_PIO4_IOHIZ4_Pos)    /*!< 0x80000000 */
2 mjames 5270
 
5271
/******************  Bit definition for FSMC_ECCR2 register  ******************/
5272
#define FSMC_ECCR2_ECC2_Pos                 (0U)                               
9 mjames 5273
#define FSMC_ECCR2_ECC2_Msk                 (0xFFFFFFFFUL << FSMC_ECCR2_ECC2_Pos) /*!< 0xFFFFFFFF */
2 mjames 5274
#define FSMC_ECCR2_ECC2                     FSMC_ECCR2_ECC2_Msk                /*!< ECC result */
5275
 
5276
/******************  Bit definition for FSMC_ECCR3 register  ******************/
5277
#define FSMC_ECCR3_ECC3_Pos                 (0U)                               
9 mjames 5278
#define FSMC_ECCR3_ECC3_Msk                 (0xFFFFFFFFUL << FSMC_ECCR3_ECC3_Pos) /*!< 0xFFFFFFFF */
2 mjames 5279
#define FSMC_ECCR3_ECC3                     FSMC_ECCR3_ECC3_Msk                /*!< ECC result */
5280
 
5281
 
5282
/******************************************************************************/
5283
/*                                                                            */
5284
/*                        Serial Peripheral Interface                         */
5285
/*                                                                            */
5286
/******************************************************************************/
9 mjames 5287
/*
5288
 * @brief Specific device feature definitions (not present on all devices in the STM32F1 serie)
5289
 */
5290
#define SPI_I2S_SUPPORT       /*!< I2S support */
5291
#define SPI_CRC_ERROR_WORKAROUND_FEATURE
2 mjames 5292
 
5293
/*******************  Bit definition for SPI_CR1 register  ********************/
5294
#define SPI_CR1_CPHA_Pos                    (0U)                               
9 mjames 5295
#define SPI_CR1_CPHA_Msk                    (0x1UL << SPI_CR1_CPHA_Pos)         /*!< 0x00000001 */
2 mjames 5296
#define SPI_CR1_CPHA                        SPI_CR1_CPHA_Msk                   /*!< Clock Phase */
5297
#define SPI_CR1_CPOL_Pos                    (1U)                               
9 mjames 5298
#define SPI_CR1_CPOL_Msk                    (0x1UL << SPI_CR1_CPOL_Pos)         /*!< 0x00000002 */
2 mjames 5299
#define SPI_CR1_CPOL                        SPI_CR1_CPOL_Msk                   /*!< Clock Polarity */
5300
#define SPI_CR1_MSTR_Pos                    (2U)                               
9 mjames 5301
#define SPI_CR1_MSTR_Msk                    (0x1UL << SPI_CR1_MSTR_Pos)         /*!< 0x00000004 */
2 mjames 5302
#define SPI_CR1_MSTR                        SPI_CR1_MSTR_Msk                   /*!< Master Selection */
5303
 
5304
#define SPI_CR1_BR_Pos                      (3U)                               
9 mjames 5305
#define SPI_CR1_BR_Msk                      (0x7UL << SPI_CR1_BR_Pos)           /*!< 0x00000038 */
2 mjames 5306
#define SPI_CR1_BR                          SPI_CR1_BR_Msk                     /*!< BR[2:0] bits (Baud Rate Control) */
9 mjames 5307
#define SPI_CR1_BR_0                        (0x1UL << SPI_CR1_BR_Pos)           /*!< 0x00000008 */
5308
#define SPI_CR1_BR_1                        (0x2UL << SPI_CR1_BR_Pos)           /*!< 0x00000010 */
5309
#define SPI_CR1_BR_2                        (0x4UL << SPI_CR1_BR_Pos)           /*!< 0x00000020 */
2 mjames 5310
 
5311
#define SPI_CR1_SPE_Pos                     (6U)                               
9 mjames 5312
#define SPI_CR1_SPE_Msk                     (0x1UL << SPI_CR1_SPE_Pos)          /*!< 0x00000040 */
2 mjames 5313
#define SPI_CR1_SPE                         SPI_CR1_SPE_Msk                    /*!< SPI Enable */
5314
#define SPI_CR1_LSBFIRST_Pos                (7U)                               
9 mjames 5315
#define SPI_CR1_LSBFIRST_Msk                (0x1UL << SPI_CR1_LSBFIRST_Pos)     /*!< 0x00000080 */
2 mjames 5316
#define SPI_CR1_LSBFIRST                    SPI_CR1_LSBFIRST_Msk               /*!< Frame Format */
5317
#define SPI_CR1_SSI_Pos                     (8U)                               
9 mjames 5318
#define SPI_CR1_SSI_Msk                     (0x1UL << SPI_CR1_SSI_Pos)          /*!< 0x00000100 */
2 mjames 5319
#define SPI_CR1_SSI                         SPI_CR1_SSI_Msk                    /*!< Internal slave select */
5320
#define SPI_CR1_SSM_Pos                     (9U)                               
9 mjames 5321
#define SPI_CR1_SSM_Msk                     (0x1UL << SPI_CR1_SSM_Pos)          /*!< 0x00000200 */
2 mjames 5322
#define SPI_CR1_SSM                         SPI_CR1_SSM_Msk                    /*!< Software slave management */
5323
#define SPI_CR1_RXONLY_Pos                  (10U)                              
9 mjames 5324
#define SPI_CR1_RXONLY_Msk                  (0x1UL << SPI_CR1_RXONLY_Pos)       /*!< 0x00000400 */
2 mjames 5325
#define SPI_CR1_RXONLY                      SPI_CR1_RXONLY_Msk                 /*!< Receive only */
5326
#define SPI_CR1_DFF_Pos                     (11U)                              
9 mjames 5327
#define SPI_CR1_DFF_Msk                     (0x1UL << SPI_CR1_DFF_Pos)          /*!< 0x00000800 */
2 mjames 5328
#define SPI_CR1_DFF                         SPI_CR1_DFF_Msk                    /*!< Data Frame Format */
5329
#define SPI_CR1_CRCNEXT_Pos                 (12U)                              
9 mjames 5330
#define SPI_CR1_CRCNEXT_Msk                 (0x1UL << SPI_CR1_CRCNEXT_Pos)      /*!< 0x00001000 */
2 mjames 5331
#define SPI_CR1_CRCNEXT                     SPI_CR1_CRCNEXT_Msk                /*!< Transmit CRC next */
5332
#define SPI_CR1_CRCEN_Pos                   (13U)                              
9 mjames 5333
#define SPI_CR1_CRCEN_Msk                   (0x1UL << SPI_CR1_CRCEN_Pos)        /*!< 0x00002000 */
2 mjames 5334
#define SPI_CR1_CRCEN                       SPI_CR1_CRCEN_Msk                  /*!< Hardware CRC calculation enable */
5335
#define SPI_CR1_BIDIOE_Pos                  (14U)                              
9 mjames 5336
#define SPI_CR1_BIDIOE_Msk                  (0x1UL << SPI_CR1_BIDIOE_Pos)       /*!< 0x00004000 */
2 mjames 5337
#define SPI_CR1_BIDIOE                      SPI_CR1_BIDIOE_Msk                 /*!< Output enable in bidirectional mode */
5338
#define SPI_CR1_BIDIMODE_Pos                (15U)                              
9 mjames 5339
#define SPI_CR1_BIDIMODE_Msk                (0x1UL << SPI_CR1_BIDIMODE_Pos)     /*!< 0x00008000 */
2 mjames 5340
#define SPI_CR1_BIDIMODE                    SPI_CR1_BIDIMODE_Msk               /*!< Bidirectional data mode enable */
5341
 
5342
/*******************  Bit definition for SPI_CR2 register  ********************/
5343
#define SPI_CR2_RXDMAEN_Pos                 (0U)                               
9 mjames 5344
#define SPI_CR2_RXDMAEN_Msk                 (0x1UL << SPI_CR2_RXDMAEN_Pos)      /*!< 0x00000001 */
2 mjames 5345
#define SPI_CR2_RXDMAEN                     SPI_CR2_RXDMAEN_Msk                /*!< Rx Buffer DMA Enable */
5346
#define SPI_CR2_TXDMAEN_Pos                 (1U)                               
9 mjames 5347
#define SPI_CR2_TXDMAEN_Msk                 (0x1UL << SPI_CR2_TXDMAEN_Pos)      /*!< 0x00000002 */
2 mjames 5348
#define SPI_CR2_TXDMAEN                     SPI_CR2_TXDMAEN_Msk                /*!< Tx Buffer DMA Enable */
5349
#define SPI_CR2_SSOE_Pos                    (2U)                               
9 mjames 5350
#define SPI_CR2_SSOE_Msk                    (0x1UL << SPI_CR2_SSOE_Pos)         /*!< 0x00000004 */
2 mjames 5351
#define SPI_CR2_SSOE                        SPI_CR2_SSOE_Msk                   /*!< SS Output Enable */
5352
#define SPI_CR2_ERRIE_Pos                   (5U)                               
9 mjames 5353
#define SPI_CR2_ERRIE_Msk                   (0x1UL << SPI_CR2_ERRIE_Pos)        /*!< 0x00000020 */
2 mjames 5354
#define SPI_CR2_ERRIE                       SPI_CR2_ERRIE_Msk                  /*!< Error Interrupt Enable */
5355
#define SPI_CR2_RXNEIE_Pos                  (6U)                               
9 mjames 5356
#define SPI_CR2_RXNEIE_Msk                  (0x1UL << SPI_CR2_RXNEIE_Pos)       /*!< 0x00000040 */
2 mjames 5357
#define SPI_CR2_RXNEIE                      SPI_CR2_RXNEIE_Msk                 /*!< RX buffer Not Empty Interrupt Enable */
5358
#define SPI_CR2_TXEIE_Pos                   (7U)                               
9 mjames 5359
#define SPI_CR2_TXEIE_Msk                   (0x1UL << SPI_CR2_TXEIE_Pos)        /*!< 0x00000080 */
2 mjames 5360
#define SPI_CR2_TXEIE                       SPI_CR2_TXEIE_Msk                  /*!< Tx buffer Empty Interrupt Enable */
5361
 
5362
/********************  Bit definition for SPI_SR register  ********************/
5363
#define SPI_SR_RXNE_Pos                     (0U)                               
9 mjames 5364
#define SPI_SR_RXNE_Msk                     (0x1UL << SPI_SR_RXNE_Pos)          /*!< 0x00000001 */
2 mjames 5365
#define SPI_SR_RXNE                         SPI_SR_RXNE_Msk                    /*!< Receive buffer Not Empty */
5366
#define SPI_SR_TXE_Pos                      (1U)                               
9 mjames 5367
#define SPI_SR_TXE_Msk                      (0x1UL << SPI_SR_TXE_Pos)           /*!< 0x00000002 */
2 mjames 5368
#define SPI_SR_TXE                          SPI_SR_TXE_Msk                     /*!< Transmit buffer Empty */
5369
#define SPI_SR_CHSIDE_Pos                   (2U)                               
9 mjames 5370
#define SPI_SR_CHSIDE_Msk                   (0x1UL << SPI_SR_CHSIDE_Pos)        /*!< 0x00000004 */
2 mjames 5371
#define SPI_SR_CHSIDE                       SPI_SR_CHSIDE_Msk                  /*!< Channel side */
5372
#define SPI_SR_UDR_Pos                      (3U)                               
9 mjames 5373
#define SPI_SR_UDR_Msk                      (0x1UL << SPI_SR_UDR_Pos)           /*!< 0x00000008 */
2 mjames 5374
#define SPI_SR_UDR                          SPI_SR_UDR_Msk                     /*!< Underrun flag */
5375
#define SPI_SR_CRCERR_Pos                   (4U)                               
9 mjames 5376
#define SPI_SR_CRCERR_Msk                   (0x1UL << SPI_SR_CRCERR_Pos)        /*!< 0x00000010 */
2 mjames 5377
#define SPI_SR_CRCERR                       SPI_SR_CRCERR_Msk                  /*!< CRC Error flag */
5378
#define SPI_SR_MODF_Pos                     (5U)                               
9 mjames 5379
#define SPI_SR_MODF_Msk                     (0x1UL << SPI_SR_MODF_Pos)          /*!< 0x00000020 */
2 mjames 5380
#define SPI_SR_MODF                         SPI_SR_MODF_Msk                    /*!< Mode fault */
5381
#define SPI_SR_OVR_Pos                      (6U)                               
9 mjames 5382
#define SPI_SR_OVR_Msk                      (0x1UL << SPI_SR_OVR_Pos)           /*!< 0x00000040 */
2 mjames 5383
#define SPI_SR_OVR                          SPI_SR_OVR_Msk                     /*!< Overrun flag */
5384
#define SPI_SR_BSY_Pos                      (7U)                               
9 mjames 5385
#define SPI_SR_BSY_Msk                      (0x1UL << SPI_SR_BSY_Pos)           /*!< 0x00000080 */
2 mjames 5386
#define SPI_SR_BSY                          SPI_SR_BSY_Msk                     /*!< Busy flag */
5387
 
5388
/********************  Bit definition for SPI_DR register  ********************/
5389
#define SPI_DR_DR_Pos                       (0U)                               
9 mjames 5390
#define SPI_DR_DR_Msk                       (0xFFFFUL << SPI_DR_DR_Pos)         /*!< 0x0000FFFF */
2 mjames 5391
#define SPI_DR_DR                           SPI_DR_DR_Msk                      /*!< Data Register */
5392
 
5393
/*******************  Bit definition for SPI_CRCPR register  ******************/
5394
#define SPI_CRCPR_CRCPOLY_Pos               (0U)                               
9 mjames 5395
#define SPI_CRCPR_CRCPOLY_Msk               (0xFFFFUL << SPI_CRCPR_CRCPOLY_Pos) /*!< 0x0000FFFF */
2 mjames 5396
#define SPI_CRCPR_CRCPOLY                   SPI_CRCPR_CRCPOLY_Msk              /*!< CRC polynomial register */
5397
 
5398
/******************  Bit definition for SPI_RXCRCR register  ******************/
5399
#define SPI_RXCRCR_RXCRC_Pos                (0U)                               
9 mjames 5400
#define SPI_RXCRCR_RXCRC_Msk                (0xFFFFUL << SPI_RXCRCR_RXCRC_Pos)  /*!< 0x0000FFFF */
2 mjames 5401
#define SPI_RXCRCR_RXCRC                    SPI_RXCRCR_RXCRC_Msk               /*!< Rx CRC Register */
5402
 
5403
/******************  Bit definition for SPI_TXCRCR register  ******************/
5404
#define SPI_TXCRCR_TXCRC_Pos                (0U)                               
9 mjames 5405
#define SPI_TXCRCR_TXCRC_Msk                (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos)  /*!< 0x0000FFFF */
2 mjames 5406
#define SPI_TXCRCR_TXCRC                    SPI_TXCRCR_TXCRC_Msk               /*!< Tx CRC Register */
5407
 
5408
/******************  Bit definition for SPI_I2SCFGR register  *****************/
9 mjames 5409
#define SPI_I2SCFGR_CHLEN_Pos               (0U)                               
5410
#define SPI_I2SCFGR_CHLEN_Msk               (0x1UL << SPI_I2SCFGR_CHLEN_Pos)    /*!< 0x00000001 */
5411
#define SPI_I2SCFGR_CHLEN                   SPI_I2SCFGR_CHLEN_Msk              /*!< Channel length (number of bits per audio channel) */
5412
 
5413
#define SPI_I2SCFGR_DATLEN_Pos              (1U)                               
5414
#define SPI_I2SCFGR_DATLEN_Msk              (0x3UL << SPI_I2SCFGR_DATLEN_Pos)   /*!< 0x00000006 */
5415
#define SPI_I2SCFGR_DATLEN                  SPI_I2SCFGR_DATLEN_Msk             /*!< DATLEN[1:0] bits (Data length to be transferred) */
5416
#define SPI_I2SCFGR_DATLEN_0                (0x1UL << SPI_I2SCFGR_DATLEN_Pos)   /*!< 0x00000002 */
5417
#define SPI_I2SCFGR_DATLEN_1                (0x2UL << SPI_I2SCFGR_DATLEN_Pos)   /*!< 0x00000004 */
5418
 
5419
#define SPI_I2SCFGR_CKPOL_Pos               (3U)                               
5420
#define SPI_I2SCFGR_CKPOL_Msk               (0x1UL << SPI_I2SCFGR_CKPOL_Pos)    /*!< 0x00000008 */
5421
#define SPI_I2SCFGR_CKPOL                   SPI_I2SCFGR_CKPOL_Msk              /*!< steady state clock polarity */
5422
 
5423
#define SPI_I2SCFGR_I2SSTD_Pos              (4U)                               
5424
#define SPI_I2SCFGR_I2SSTD_Msk              (0x3UL << SPI_I2SCFGR_I2SSTD_Pos)   /*!< 0x00000030 */
5425
#define SPI_I2SCFGR_I2SSTD                  SPI_I2SCFGR_I2SSTD_Msk             /*!< I2SSTD[1:0] bits (I2S standard selection) */
5426
#define SPI_I2SCFGR_I2SSTD_0                (0x1UL << SPI_I2SCFGR_I2SSTD_Pos)   /*!< 0x00000010 */
5427
#define SPI_I2SCFGR_I2SSTD_1                (0x2UL << SPI_I2SCFGR_I2SSTD_Pos)   /*!< 0x00000020 */
5428
 
5429
#define SPI_I2SCFGR_PCMSYNC_Pos             (7U)                               
5430
#define SPI_I2SCFGR_PCMSYNC_Msk             (0x1UL << SPI_I2SCFGR_PCMSYNC_Pos)  /*!< 0x00000080 */
5431
#define SPI_I2SCFGR_PCMSYNC                 SPI_I2SCFGR_PCMSYNC_Msk            /*!< PCM frame synchronization */
5432
 
5433
#define SPI_I2SCFGR_I2SCFG_Pos              (8U)                               
5434
#define SPI_I2SCFGR_I2SCFG_Msk              (0x3UL << SPI_I2SCFGR_I2SCFG_Pos)   /*!< 0x00000300 */
5435
#define SPI_I2SCFGR_I2SCFG                  SPI_I2SCFGR_I2SCFG_Msk             /*!< I2SCFG[1:0] bits (I2S configuration mode) */
5436
#define SPI_I2SCFGR_I2SCFG_0                (0x1UL << SPI_I2SCFGR_I2SCFG_Pos)   /*!< 0x00000100 */
5437
#define SPI_I2SCFGR_I2SCFG_1                (0x2UL << SPI_I2SCFGR_I2SCFG_Pos)   /*!< 0x00000200 */
5438
 
5439
#define SPI_I2SCFGR_I2SE_Pos                (10U)                              
5440
#define SPI_I2SCFGR_I2SE_Msk                (0x1UL << SPI_I2SCFGR_I2SE_Pos)     /*!< 0x00000400 */
5441
#define SPI_I2SCFGR_I2SE                    SPI_I2SCFGR_I2SE_Msk               /*!< I2S Enable */
2 mjames 5442
#define SPI_I2SCFGR_I2SMOD_Pos              (11U)                              
9 mjames 5443
#define SPI_I2SCFGR_I2SMOD_Msk              (0x1UL << SPI_I2SCFGR_I2SMOD_Pos)   /*!< 0x00000800 */
2 mjames 5444
#define SPI_I2SCFGR_I2SMOD                  SPI_I2SCFGR_I2SMOD_Msk             /*!< I2S mode selection */
9 mjames 5445
/******************  Bit definition for SPI_I2SPR register  *******************/
5446
#define SPI_I2SPR_I2SDIV_Pos                (0U)                               
5447
#define SPI_I2SPR_I2SDIV_Msk                (0xFFUL << SPI_I2SPR_I2SDIV_Pos)    /*!< 0x000000FF */
5448
#define SPI_I2SPR_I2SDIV                    SPI_I2SPR_I2SDIV_Msk               /*!< I2S Linear prescaler */
5449
#define SPI_I2SPR_ODD_Pos                   (8U)                               
5450
#define SPI_I2SPR_ODD_Msk                   (0x1UL << SPI_I2SPR_ODD_Pos)        /*!< 0x00000100 */
5451
#define SPI_I2SPR_ODD                       SPI_I2SPR_ODD_Msk                  /*!< Odd factor for the prescaler */
5452
#define SPI_I2SPR_MCKOE_Pos                 (9U)                               
5453
#define SPI_I2SPR_MCKOE_Msk                 (0x1UL << SPI_I2SPR_MCKOE_Pos)      /*!< 0x00000200 */
5454
#define SPI_I2SPR_MCKOE                     SPI_I2SPR_MCKOE_Msk                /*!< Master Clock Output Enable */
2 mjames 5455
 
5456
/******************************************************************************/
5457
/*                                                                            */
5458
/*                      Inter-integrated Circuit Interface                    */
5459
/*                                                                            */
5460
/******************************************************************************/
5461
 
5462
/*******************  Bit definition for I2C_CR1 register  ********************/
5463
#define I2C_CR1_PE_Pos                      (0U)                               
9 mjames 5464
#define I2C_CR1_PE_Msk                      (0x1UL << I2C_CR1_PE_Pos)           /*!< 0x00000001 */
2 mjames 5465
#define I2C_CR1_PE                          I2C_CR1_PE_Msk                     /*!< Peripheral Enable */
5466
#define I2C_CR1_SMBUS_Pos                   (1U)                               
9 mjames 5467
#define I2C_CR1_SMBUS_Msk                   (0x1UL << I2C_CR1_SMBUS_Pos)        /*!< 0x00000002 */
2 mjames 5468
#define I2C_CR1_SMBUS                       I2C_CR1_SMBUS_Msk                  /*!< SMBus Mode */
5469
#define I2C_CR1_SMBTYPE_Pos                 (3U)                               
9 mjames 5470
#define I2C_CR1_SMBTYPE_Msk                 (0x1UL << I2C_CR1_SMBTYPE_Pos)      /*!< 0x00000008 */
2 mjames 5471
#define I2C_CR1_SMBTYPE                     I2C_CR1_SMBTYPE_Msk                /*!< SMBus Type */
5472
#define I2C_CR1_ENARP_Pos                   (4U)                               
9 mjames 5473
#define I2C_CR1_ENARP_Msk                   (0x1UL << I2C_CR1_ENARP_Pos)        /*!< 0x00000010 */
2 mjames 5474
#define I2C_CR1_ENARP                       I2C_CR1_ENARP_Msk                  /*!< ARP Enable */
5475
#define I2C_CR1_ENPEC_Pos                   (5U)                               
9 mjames 5476
#define I2C_CR1_ENPEC_Msk                   (0x1UL << I2C_CR1_ENPEC_Pos)        /*!< 0x00000020 */
2 mjames 5477
#define I2C_CR1_ENPEC                       I2C_CR1_ENPEC_Msk                  /*!< PEC Enable */
5478
#define I2C_CR1_ENGC_Pos                    (6U)                               
9 mjames 5479
#define I2C_CR1_ENGC_Msk                    (0x1UL << I2C_CR1_ENGC_Pos)         /*!< 0x00000040 */
2 mjames 5480
#define I2C_CR1_ENGC                        I2C_CR1_ENGC_Msk                   /*!< General Call Enable */
5481
#define I2C_CR1_NOSTRETCH_Pos               (7U)                               
9 mjames 5482
#define I2C_CR1_NOSTRETCH_Msk               (0x1UL << I2C_CR1_NOSTRETCH_Pos)    /*!< 0x00000080 */
2 mjames 5483
#define I2C_CR1_NOSTRETCH                   I2C_CR1_NOSTRETCH_Msk              /*!< Clock Stretching Disable (Slave mode) */
5484
#define I2C_CR1_START_Pos                   (8U)                               
9 mjames 5485
#define I2C_CR1_START_Msk                   (0x1UL << I2C_CR1_START_Pos)        /*!< 0x00000100 */
2 mjames 5486
#define I2C_CR1_START                       I2C_CR1_START_Msk                  /*!< Start Generation */
5487
#define I2C_CR1_STOP_Pos                    (9U)                               
9 mjames 5488
#define I2C_CR1_STOP_Msk                    (0x1UL << I2C_CR1_STOP_Pos)         /*!< 0x00000200 */
2 mjames 5489
#define I2C_CR1_STOP                        I2C_CR1_STOP_Msk                   /*!< Stop Generation */
5490
#define I2C_CR1_ACK_Pos                     (10U)                              
9 mjames 5491
#define I2C_CR1_ACK_Msk                     (0x1UL << I2C_CR1_ACK_Pos)          /*!< 0x00000400 */
2 mjames 5492
#define I2C_CR1_ACK                         I2C_CR1_ACK_Msk                    /*!< Acknowledge Enable */
5493
#define I2C_CR1_POS_Pos                     (11U)                              
9 mjames 5494
#define I2C_CR1_POS_Msk                     (0x1UL << I2C_CR1_POS_Pos)          /*!< 0x00000800 */
2 mjames 5495
#define I2C_CR1_POS                         I2C_CR1_POS_Msk                    /*!< Acknowledge/PEC Position (for data reception) */
5496
#define I2C_CR1_PEC_Pos                     (12U)                              
9 mjames 5497
#define I2C_CR1_PEC_Msk                     (0x1UL << I2C_CR1_PEC_Pos)          /*!< 0x00001000 */
2 mjames 5498
#define I2C_CR1_PEC                         I2C_CR1_PEC_Msk                    /*!< Packet Error Checking */
5499
#define I2C_CR1_ALERT_Pos                   (13U)                              
9 mjames 5500
#define I2C_CR1_ALERT_Msk                   (0x1UL << I2C_CR1_ALERT_Pos)        /*!< 0x00002000 */
2 mjames 5501
#define I2C_CR1_ALERT                       I2C_CR1_ALERT_Msk                  /*!< SMBus Alert */
5502
#define I2C_CR1_SWRST_Pos                   (15U)                              
9 mjames 5503
#define I2C_CR1_SWRST_Msk                   (0x1UL << I2C_CR1_SWRST_Pos)        /*!< 0x00008000 */
2 mjames 5504
#define I2C_CR1_SWRST                       I2C_CR1_SWRST_Msk                  /*!< Software Reset */
5505
 
5506
/*******************  Bit definition for I2C_CR2 register  ********************/
5507
#define I2C_CR2_FREQ_Pos                    (0U)                               
9 mjames 5508
#define I2C_CR2_FREQ_Msk                    (0x3FUL << I2C_CR2_FREQ_Pos)        /*!< 0x0000003F */
2 mjames 5509
#define I2C_CR2_FREQ                        I2C_CR2_FREQ_Msk                   /*!< FREQ[5:0] bits (Peripheral Clock Frequency) */
9 mjames 5510
#define I2C_CR2_FREQ_0                      (0x01UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000001 */
5511
#define I2C_CR2_FREQ_1                      (0x02UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000002 */
5512
#define I2C_CR2_FREQ_2                      (0x04UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000004 */
5513
#define I2C_CR2_FREQ_3                      (0x08UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000008 */
5514
#define I2C_CR2_FREQ_4                      (0x10UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000010 */
5515
#define I2C_CR2_FREQ_5                      (0x20UL << I2C_CR2_FREQ_Pos)        /*!< 0x00000020 */
2 mjames 5516
 
5517
#define I2C_CR2_ITERREN_Pos                 (8U)                               
9 mjames 5518
#define I2C_CR2_ITERREN_Msk                 (0x1UL << I2C_CR2_ITERREN_Pos)      /*!< 0x00000100 */
2 mjames 5519
#define I2C_CR2_ITERREN                     I2C_CR2_ITERREN_Msk                /*!< Error Interrupt Enable */
5520
#define I2C_CR2_ITEVTEN_Pos                 (9U)                               
9 mjames 5521
#define I2C_CR2_ITEVTEN_Msk                 (0x1UL << I2C_CR2_ITEVTEN_Pos)      /*!< 0x00000200 */
2 mjames 5522
#define I2C_CR2_ITEVTEN                     I2C_CR2_ITEVTEN_Msk                /*!< Event Interrupt Enable */
5523
#define I2C_CR2_ITBUFEN_Pos                 (10U)                              
9 mjames 5524
#define I2C_CR2_ITBUFEN_Msk                 (0x1UL << I2C_CR2_ITBUFEN_Pos)      /*!< 0x00000400 */
2 mjames 5525
#define I2C_CR2_ITBUFEN                     I2C_CR2_ITBUFEN_Msk                /*!< Buffer Interrupt Enable */
5526
#define I2C_CR2_DMAEN_Pos                   (11U)                              
9 mjames 5527
#define I2C_CR2_DMAEN_Msk                   (0x1UL << I2C_CR2_DMAEN_Pos)        /*!< 0x00000800 */
2 mjames 5528
#define I2C_CR2_DMAEN                       I2C_CR2_DMAEN_Msk                  /*!< DMA Requests Enable */
5529
#define I2C_CR2_LAST_Pos                    (12U)                              
9 mjames 5530
#define I2C_CR2_LAST_Msk                    (0x1UL << I2C_CR2_LAST_Pos)         /*!< 0x00001000 */
2 mjames 5531
#define I2C_CR2_LAST                        I2C_CR2_LAST_Msk                   /*!< DMA Last Transfer */
5532
 
5533
/*******************  Bit definition for I2C_OAR1 register  *******************/
5534
#define I2C_OAR1_ADD1_7                     0x000000FEU             /*!< Interface Address */
5535
#define I2C_OAR1_ADD8_9                     0x00000300U             /*!< Interface Address */
5536
 
5537
#define I2C_OAR1_ADD0_Pos                   (0U)                               
9 mjames 5538
#define I2C_OAR1_ADD0_Msk                   (0x1UL << I2C_OAR1_ADD0_Pos)        /*!< 0x00000001 */
2 mjames 5539
#define I2C_OAR1_ADD0                       I2C_OAR1_ADD0_Msk                  /*!< Bit 0 */
5540
#define I2C_OAR1_ADD1_Pos                   (1U)                               
9 mjames 5541
#define I2C_OAR1_ADD1_Msk                   (0x1UL << I2C_OAR1_ADD1_Pos)        /*!< 0x00000002 */
2 mjames 5542
#define I2C_OAR1_ADD1                       I2C_OAR1_ADD1_Msk                  /*!< Bit 1 */
5543
#define I2C_OAR1_ADD2_Pos                   (2U)                               
9 mjames 5544
#define I2C_OAR1_ADD2_Msk                   (0x1UL << I2C_OAR1_ADD2_Pos)        /*!< 0x00000004 */
2 mjames 5545
#define I2C_OAR1_ADD2                       I2C_OAR1_ADD2_Msk                  /*!< Bit 2 */
5546
#define I2C_OAR1_ADD3_Pos                   (3U)                               
9 mjames 5547
#define I2C_OAR1_ADD3_Msk                   (0x1UL << I2C_OAR1_ADD3_Pos)        /*!< 0x00000008 */
2 mjames 5548
#define I2C_OAR1_ADD3                       I2C_OAR1_ADD3_Msk                  /*!< Bit 3 */
5549
#define I2C_OAR1_ADD4_Pos                   (4U)                               
9 mjames 5550
#define I2C_OAR1_ADD4_Msk                   (0x1UL << I2C_OAR1_ADD4_Pos)        /*!< 0x00000010 */
2 mjames 5551
#define I2C_OAR1_ADD4                       I2C_OAR1_ADD4_Msk                  /*!< Bit 4 */
5552
#define I2C_OAR1_ADD5_Pos                   (5U)                               
9 mjames 5553
#define I2C_OAR1_ADD5_Msk                   (0x1UL << I2C_OAR1_ADD5_Pos)        /*!< 0x00000020 */
2 mjames 5554
#define I2C_OAR1_ADD5                       I2C_OAR1_ADD5_Msk                  /*!< Bit 5 */
5555
#define I2C_OAR1_ADD6_Pos                   (6U)                               
9 mjames 5556
#define I2C_OAR1_ADD6_Msk                   (0x1UL << I2C_OAR1_ADD6_Pos)        /*!< 0x00000040 */
2 mjames 5557
#define I2C_OAR1_ADD6                       I2C_OAR1_ADD6_Msk                  /*!< Bit 6 */
5558
#define I2C_OAR1_ADD7_Pos                   (7U)                               
9 mjames 5559
#define I2C_OAR1_ADD7_Msk                   (0x1UL << I2C_OAR1_ADD7_Pos)        /*!< 0x00000080 */
2 mjames 5560
#define I2C_OAR1_ADD7                       I2C_OAR1_ADD7_Msk                  /*!< Bit 7 */
5561
#define I2C_OAR1_ADD8_Pos                   (8U)                               
9 mjames 5562
#define I2C_OAR1_ADD8_Msk                   (0x1UL << I2C_OAR1_ADD8_Pos)        /*!< 0x00000100 */
2 mjames 5563
#define I2C_OAR1_ADD8                       I2C_OAR1_ADD8_Msk                  /*!< Bit 8 */
5564
#define I2C_OAR1_ADD9_Pos                   (9U)                               
9 mjames 5565
#define I2C_OAR1_ADD9_Msk                   (0x1UL << I2C_OAR1_ADD9_Pos)        /*!< 0x00000200 */
2 mjames 5566
#define I2C_OAR1_ADD9                       I2C_OAR1_ADD9_Msk                  /*!< Bit 9 */
5567
 
5568
#define I2C_OAR1_ADDMODE_Pos                (15U)                              
9 mjames 5569
#define I2C_OAR1_ADDMODE_Msk                (0x1UL << I2C_OAR1_ADDMODE_Pos)     /*!< 0x00008000 */
2 mjames 5570
#define I2C_OAR1_ADDMODE                    I2C_OAR1_ADDMODE_Msk               /*!< Addressing Mode (Slave mode) */
5571
 
5572
/*******************  Bit definition for I2C_OAR2 register  *******************/
5573
#define I2C_OAR2_ENDUAL_Pos                 (0U)                               
9 mjames 5574
#define I2C_OAR2_ENDUAL_Msk                 (0x1UL << I2C_OAR2_ENDUAL_Pos)      /*!< 0x00000001 */
2 mjames 5575
#define I2C_OAR2_ENDUAL                     I2C_OAR2_ENDUAL_Msk                /*!< Dual addressing mode enable */
5576
#define I2C_OAR2_ADD2_Pos                   (1U)                               
9 mjames 5577
#define I2C_OAR2_ADD2_Msk                   (0x7FUL << I2C_OAR2_ADD2_Pos)       /*!< 0x000000FE */
2 mjames 5578
#define I2C_OAR2_ADD2                       I2C_OAR2_ADD2_Msk                  /*!< Interface address */
5579
 
5580
/********************  Bit definition for I2C_DR register  ********************/
5581
#define I2C_DR_DR_Pos             (0U)                                         
9 mjames 5582
#define I2C_DR_DR_Msk             (0xFFUL << I2C_DR_DR_Pos)                     /*!< 0x000000FF */
2 mjames 5583
#define I2C_DR_DR                 I2C_DR_DR_Msk                                /*!< 8-bit Data Register         */
5584
 
5585
/*******************  Bit definition for I2C_SR1 register  ********************/
5586
#define I2C_SR1_SB_Pos                      (0U)                               
9 mjames 5587
#define I2C_SR1_SB_Msk                      (0x1UL << I2C_SR1_SB_Pos)           /*!< 0x00000001 */
2 mjames 5588
#define I2C_SR1_SB                          I2C_SR1_SB_Msk                     /*!< Start Bit (Master mode) */
5589
#define I2C_SR1_ADDR_Pos                    (1U)                               
9 mjames 5590
#define I2C_SR1_ADDR_Msk                    (0x1UL << I2C_SR1_ADDR_Pos)         /*!< 0x00000002 */
2 mjames 5591
#define I2C_SR1_ADDR                        I2C_SR1_ADDR_Msk                   /*!< Address sent (master mode)/matched (slave mode) */
5592
#define I2C_SR1_BTF_Pos                     (2U)                               
9 mjames 5593
#define I2C_SR1_BTF_Msk                     (0x1UL << I2C_SR1_BTF_Pos)          /*!< 0x00000004 */
2 mjames 5594
#define I2C_SR1_BTF                         I2C_SR1_BTF_Msk                    /*!< Byte Transfer Finished */
5595
#define I2C_SR1_ADD10_Pos                   (3U)                               
9 mjames 5596
#define I2C_SR1_ADD10_Msk                   (0x1UL << I2C_SR1_ADD10_Pos)        /*!< 0x00000008 */
2 mjames 5597
#define I2C_SR1_ADD10                       I2C_SR1_ADD10_Msk                  /*!< 10-bit header sent (Master mode) */
5598
#define I2C_SR1_STOPF_Pos                   (4U)                               
9 mjames 5599
#define I2C_SR1_STOPF_Msk                   (0x1UL << I2C_SR1_STOPF_Pos)        /*!< 0x00000010 */
2 mjames 5600
#define I2C_SR1_STOPF                       I2C_SR1_STOPF_Msk                  /*!< Stop detection (Slave mode) */
5601
#define I2C_SR1_RXNE_Pos                    (6U)                               
9 mjames 5602
#define I2C_SR1_RXNE_Msk                    (0x1UL << I2C_SR1_RXNE_Pos)         /*!< 0x00000040 */
2 mjames 5603
#define I2C_SR1_RXNE                        I2C_SR1_RXNE_Msk                   /*!< Data Register not Empty (receivers) */
5604
#define I2C_SR1_TXE_Pos                     (7U)                               
9 mjames 5605
#define I2C_SR1_TXE_Msk                     (0x1UL << I2C_SR1_TXE_Pos)          /*!< 0x00000080 */
2 mjames 5606
#define I2C_SR1_TXE                         I2C_SR1_TXE_Msk                    /*!< Data Register Empty (transmitters) */
5607
#define I2C_SR1_BERR_Pos                    (8U)                               
9 mjames 5608
#define I2C_SR1_BERR_Msk                    (0x1UL << I2C_SR1_BERR_Pos)         /*!< 0x00000100 */
2 mjames 5609
#define I2C_SR1_BERR                        I2C_SR1_BERR_Msk                   /*!< Bus Error */
5610
#define I2C_SR1_ARLO_Pos                    (9U)                               
9 mjames 5611
#define I2C_SR1_ARLO_Msk                    (0x1UL << I2C_SR1_ARLO_Pos)         /*!< 0x00000200 */
2 mjames 5612
#define I2C_SR1_ARLO                        I2C_SR1_ARLO_Msk                   /*!< Arbitration Lost (master mode) */
5613
#define I2C_SR1_AF_Pos                      (10U)                              
9 mjames 5614
#define I2C_SR1_AF_Msk                      (0x1UL << I2C_SR1_AF_Pos)           /*!< 0x00000400 */
2 mjames 5615
#define I2C_SR1_AF                          I2C_SR1_AF_Msk                     /*!< Acknowledge Failure */
5616
#define I2C_SR1_OVR_Pos                     (11U)                              
9 mjames 5617
#define I2C_SR1_OVR_Msk                     (0x1UL << I2C_SR1_OVR_Pos)          /*!< 0x00000800 */
2 mjames 5618
#define I2C_SR1_OVR                         I2C_SR1_OVR_Msk                    /*!< Overrun/Underrun */
5619
#define I2C_SR1_PECERR_Pos                  (12U)                              
9 mjames 5620
#define I2C_SR1_PECERR_Msk                  (0x1UL << I2C_SR1_PECERR_Pos)       /*!< 0x00001000 */
2 mjames 5621
#define I2C_SR1_PECERR                      I2C_SR1_PECERR_Msk                 /*!< PEC Error in reception */
5622
#define I2C_SR1_TIMEOUT_Pos                 (14U)                              
9 mjames 5623
#define I2C_SR1_TIMEOUT_Msk                 (0x1UL << I2C_SR1_TIMEOUT_Pos)      /*!< 0x00004000 */
2 mjames 5624
#define I2C_SR1_TIMEOUT                     I2C_SR1_TIMEOUT_Msk                /*!< Timeout or Tlow Error */
5625
#define I2C_SR1_SMBALERT_Pos                (15U)                              
9 mjames 5626
#define I2C_SR1_SMBALERT_Msk                (0x1UL << I2C_SR1_SMBALERT_Pos)     /*!< 0x00008000 */
2 mjames 5627
#define I2C_SR1_SMBALERT                    I2C_SR1_SMBALERT_Msk               /*!< SMBus Alert */
5628
 
5629
/*******************  Bit definition for I2C_SR2 register  ********************/
5630
#define I2C_SR2_MSL_Pos                     (0U)                               
9 mjames 5631
#define I2C_SR2_MSL_Msk                     (0x1UL << I2C_SR2_MSL_Pos)          /*!< 0x00000001 */
2 mjames 5632
#define I2C_SR2_MSL                         I2C_SR2_MSL_Msk                    /*!< Master/Slave */
5633
#define I2C_SR2_BUSY_Pos                    (1U)                               
9 mjames 5634
#define I2C_SR2_BUSY_Msk                    (0x1UL << I2C_SR2_BUSY_Pos)         /*!< 0x00000002 */
2 mjames 5635
#define I2C_SR2_BUSY                        I2C_SR2_BUSY_Msk                   /*!< Bus Busy */
5636
#define I2C_SR2_TRA_Pos                     (2U)                               
9 mjames 5637
#define I2C_SR2_TRA_Msk                     (0x1UL << I2C_SR2_TRA_Pos)          /*!< 0x00000004 */
2 mjames 5638
#define I2C_SR2_TRA                         I2C_SR2_TRA_Msk                    /*!< Transmitter/Receiver */
5639
#define I2C_SR2_GENCALL_Pos                 (4U)                               
9 mjames 5640
#define I2C_SR2_GENCALL_Msk                 (0x1UL << I2C_SR2_GENCALL_Pos)      /*!< 0x00000010 */
2 mjames 5641
#define I2C_SR2_GENCALL                     I2C_SR2_GENCALL_Msk                /*!< General Call Address (Slave mode) */
5642
#define I2C_SR2_SMBDEFAULT_Pos              (5U)                               
9 mjames 5643
#define I2C_SR2_SMBDEFAULT_Msk              (0x1UL << I2C_SR2_SMBDEFAULT_Pos)   /*!< 0x00000020 */
2 mjames 5644
#define I2C_SR2_SMBDEFAULT                  I2C_SR2_SMBDEFAULT_Msk             /*!< SMBus Device Default Address (Slave mode) */
5645
#define I2C_SR2_SMBHOST_Pos                 (6U)                               
9 mjames 5646
#define I2C_SR2_SMBHOST_Msk                 (0x1UL << I2C_SR2_SMBHOST_Pos)      /*!< 0x00000040 */
2 mjames 5647
#define I2C_SR2_SMBHOST                     I2C_SR2_SMBHOST_Msk                /*!< SMBus Host Header (Slave mode) */
5648
#define I2C_SR2_DUALF_Pos                   (7U)                               
9 mjames 5649
#define I2C_SR2_DUALF_Msk                   (0x1UL << I2C_SR2_DUALF_Pos)        /*!< 0x00000080 */
2 mjames 5650
#define I2C_SR2_DUALF                       I2C_SR2_DUALF_Msk                  /*!< Dual Flag (Slave mode) */
5651
#define I2C_SR2_PEC_Pos                     (8U)                               
9 mjames 5652
#define I2C_SR2_PEC_Msk                     (0xFFUL << I2C_SR2_PEC_Pos)         /*!< 0x0000FF00 */
2 mjames 5653
#define I2C_SR2_PEC                         I2C_SR2_PEC_Msk                    /*!< Packet Error Checking Register */
5654
 
5655
/*******************  Bit definition for I2C_CCR register  ********************/
5656
#define I2C_CCR_CCR_Pos                     (0U)                               
9 mjames 5657
#define I2C_CCR_CCR_Msk                     (0xFFFUL << I2C_CCR_CCR_Pos)        /*!< 0x00000FFF */
2 mjames 5658
#define I2C_CCR_CCR                         I2C_CCR_CCR_Msk                    /*!< Clock Control Register in Fast/Standard mode (Master mode) */
5659
#define I2C_CCR_DUTY_Pos                    (14U)                              
9 mjames 5660
#define I2C_CCR_DUTY_Msk                    (0x1UL << I2C_CCR_DUTY_Pos)         /*!< 0x00004000 */
2 mjames 5661
#define I2C_CCR_DUTY                        I2C_CCR_DUTY_Msk                   /*!< Fast Mode Duty Cycle */
5662
#define I2C_CCR_FS_Pos                      (15U)                              
9 mjames 5663
#define I2C_CCR_FS_Msk                      (0x1UL << I2C_CCR_FS_Pos)           /*!< 0x00008000 */
2 mjames 5664
#define I2C_CCR_FS                          I2C_CCR_FS_Msk                     /*!< I2C Master Mode Selection */
5665
 
5666
/******************  Bit definition for I2C_TRISE register  *******************/
5667
#define I2C_TRISE_TRISE_Pos                 (0U)                               
9 mjames 5668
#define I2C_TRISE_TRISE_Msk                 (0x3FUL << I2C_TRISE_TRISE_Pos)     /*!< 0x0000003F */
2 mjames 5669
#define I2C_TRISE_TRISE                     I2C_TRISE_TRISE_Msk                /*!< Maximum Rise Time in Fast/Standard mode (Master mode) */
5670
 
5671
/******************************************************************************/
5672
/*                                                                            */
5673
/*         Universal Synchronous Asynchronous Receiver Transmitter            */
5674
/*                                                                            */
5675
/******************************************************************************/
5676
 
5677
/*******************  Bit definition for USART_SR register  *******************/
5678
#define USART_SR_PE_Pos                     (0U)                               
9 mjames 5679
#define USART_SR_PE_Msk                     (0x1UL << USART_SR_PE_Pos)          /*!< 0x00000001 */
2 mjames 5680
#define USART_SR_PE                         USART_SR_PE_Msk                    /*!< Parity Error */
5681
#define USART_SR_FE_Pos                     (1U)                               
9 mjames 5682
#define USART_SR_FE_Msk                     (0x1UL << USART_SR_FE_Pos)          /*!< 0x00000002 */
2 mjames 5683
#define USART_SR_FE                         USART_SR_FE_Msk                    /*!< Framing Error */
5684
#define USART_SR_NE_Pos                     (2U)                               
9 mjames 5685
#define USART_SR_NE_Msk                     (0x1UL << USART_SR_NE_Pos)          /*!< 0x00000004 */
2 mjames 5686
#define USART_SR_NE                         USART_SR_NE_Msk                    /*!< Noise Error Flag */
5687
#define USART_SR_ORE_Pos                    (3U)                               
9 mjames 5688
#define USART_SR_ORE_Msk                    (0x1UL << USART_SR_ORE_Pos)         /*!< 0x00000008 */
2 mjames 5689
#define USART_SR_ORE                        USART_SR_ORE_Msk                   /*!< OverRun Error */
5690
#define USART_SR_IDLE_Pos                   (4U)                               
9 mjames 5691
#define USART_SR_IDLE_Msk                   (0x1UL << USART_SR_IDLE_Pos)        /*!< 0x00000010 */
2 mjames 5692
#define USART_SR_IDLE                       USART_SR_IDLE_Msk                  /*!< IDLE line detected */
5693
#define USART_SR_RXNE_Pos                   (5U)                               
9 mjames 5694
#define USART_SR_RXNE_Msk                   (0x1UL << USART_SR_RXNE_Pos)        /*!< 0x00000020 */
2 mjames 5695
#define USART_SR_RXNE                       USART_SR_RXNE_Msk                  /*!< Read Data Register Not Empty */
5696
#define USART_SR_TC_Pos                     (6U)                               
9 mjames 5697
#define USART_SR_TC_Msk                     (0x1UL << USART_SR_TC_Pos)          /*!< 0x00000040 */
2 mjames 5698
#define USART_SR_TC                         USART_SR_TC_Msk                    /*!< Transmission Complete */
5699
#define USART_SR_TXE_Pos                    (7U)                               
9 mjames 5700
#define USART_SR_TXE_Msk                    (0x1UL << USART_SR_TXE_Pos)         /*!< 0x00000080 */
2 mjames 5701
#define USART_SR_TXE                        USART_SR_TXE_Msk                   /*!< Transmit Data Register Empty */
5702
#define USART_SR_LBD_Pos                    (8U)                               
9 mjames 5703
#define USART_SR_LBD_Msk                    (0x1UL << USART_SR_LBD_Pos)         /*!< 0x00000100 */
2 mjames 5704
#define USART_SR_LBD                        USART_SR_LBD_Msk                   /*!< LIN Break Detection Flag */
5705
#define USART_SR_CTS_Pos                    (9U)                               
9 mjames 5706
#define USART_SR_CTS_Msk                    (0x1UL << USART_SR_CTS_Pos)         /*!< 0x00000200 */
2 mjames 5707
#define USART_SR_CTS                        USART_SR_CTS_Msk                   /*!< CTS Flag */
5708
 
5709
/*******************  Bit definition for USART_DR register  *******************/
5710
#define USART_DR_DR_Pos                     (0U)                               
9 mjames 5711
#define USART_DR_DR_Msk                     (0x1FFUL << USART_DR_DR_Pos)        /*!< 0x000001FF */
2 mjames 5712
#define USART_DR_DR                         USART_DR_DR_Msk                    /*!< Data value */
5713
 
5714
/******************  Bit definition for USART_BRR register  *******************/
5715
#define USART_BRR_DIV_Fraction_Pos          (0U)                               
9 mjames 5716
#define USART_BRR_DIV_Fraction_Msk          (0xFUL << USART_BRR_DIV_Fraction_Pos) /*!< 0x0000000F */
2 mjames 5717
#define USART_BRR_DIV_Fraction              USART_BRR_DIV_Fraction_Msk         /*!< Fraction of USARTDIV */
5718
#define USART_BRR_DIV_Mantissa_Pos          (4U)                               
9 mjames 5719
#define USART_BRR_DIV_Mantissa_Msk          (0xFFFUL << USART_BRR_DIV_Mantissa_Pos) /*!< 0x0000FFF0 */
2 mjames 5720
#define USART_BRR_DIV_Mantissa              USART_BRR_DIV_Mantissa_Msk         /*!< Mantissa of USARTDIV */
5721
 
5722
/******************  Bit definition for USART_CR1 register  *******************/
5723
#define USART_CR1_SBK_Pos                   (0U)                               
9 mjames 5724
#define USART_CR1_SBK_Msk                   (0x1UL << USART_CR1_SBK_Pos)        /*!< 0x00000001 */
2 mjames 5725
#define USART_CR1_SBK                       USART_CR1_SBK_Msk                  /*!< Send Break */
5726
#define USART_CR1_RWU_Pos                   (1U)                               
9 mjames 5727
#define USART_CR1_RWU_Msk                   (0x1UL << USART_CR1_RWU_Pos)        /*!< 0x00000002 */
2 mjames 5728
#define USART_CR1_RWU                       USART_CR1_RWU_Msk                  /*!< Receiver wakeup */
5729
#define USART_CR1_RE_Pos                    (2U)                               
9 mjames 5730
#define USART_CR1_RE_Msk                    (0x1UL << USART_CR1_RE_Pos)         /*!< 0x00000004 */
2 mjames 5731
#define USART_CR1_RE                        USART_CR1_RE_Msk                   /*!< Receiver Enable */
5732
#define USART_CR1_TE_Pos                    (3U)                               
9 mjames 5733
#define USART_CR1_TE_Msk                    (0x1UL << USART_CR1_TE_Pos)         /*!< 0x00000008 */
2 mjames 5734
#define USART_CR1_TE                        USART_CR1_TE_Msk                   /*!< Transmitter Enable */
5735
#define USART_CR1_IDLEIE_Pos                (4U)                               
9 mjames 5736
#define USART_CR1_IDLEIE_Msk                (0x1UL << USART_CR1_IDLEIE_Pos)     /*!< 0x00000010 */
2 mjames 5737
#define USART_CR1_IDLEIE                    USART_CR1_IDLEIE_Msk               /*!< IDLE Interrupt Enable */
5738
#define USART_CR1_RXNEIE_Pos                (5U)                               
9 mjames 5739
#define USART_CR1_RXNEIE_Msk                (0x1UL << USART_CR1_RXNEIE_Pos)     /*!< 0x00000020 */
2 mjames 5740
#define USART_CR1_RXNEIE                    USART_CR1_RXNEIE_Msk               /*!< RXNE Interrupt Enable */
5741
#define USART_CR1_TCIE_Pos                  (6U)                               
9 mjames 5742
#define USART_CR1_TCIE_Msk                  (0x1UL << USART_CR1_TCIE_Pos)       /*!< 0x00000040 */
2 mjames 5743
#define USART_CR1_TCIE                      USART_CR1_TCIE_Msk                 /*!< Transmission Complete Interrupt Enable */
5744
#define USART_CR1_TXEIE_Pos                 (7U)                               
9 mjames 5745
#define USART_CR1_TXEIE_Msk                 (0x1UL << USART_CR1_TXEIE_Pos)      /*!< 0x00000080 */
2 mjames 5746
#define USART_CR1_TXEIE                     USART_CR1_TXEIE_Msk                /*!< PE Interrupt Enable */
5747
#define USART_CR1_PEIE_Pos                  (8U)                               
9 mjames 5748
#define USART_CR1_PEIE_Msk                  (0x1UL << USART_CR1_PEIE_Pos)       /*!< 0x00000100 */
2 mjames 5749
#define USART_CR1_PEIE                      USART_CR1_PEIE_Msk                 /*!< PE Interrupt Enable */
5750
#define USART_CR1_PS_Pos                    (9U)                               
9 mjames 5751
#define USART_CR1_PS_Msk                    (0x1UL << USART_CR1_PS_Pos)         /*!< 0x00000200 */
2 mjames 5752
#define USART_CR1_PS                        USART_CR1_PS_Msk                   /*!< Parity Selection */
5753
#define USART_CR1_PCE_Pos                   (10U)                              
9 mjames 5754
#define USART_CR1_PCE_Msk                   (0x1UL << USART_CR1_PCE_Pos)        /*!< 0x00000400 */
2 mjames 5755
#define USART_CR1_PCE                       USART_CR1_PCE_Msk                  /*!< Parity Control Enable */
5756
#define USART_CR1_WAKE_Pos                  (11U)                              
9 mjames 5757
#define USART_CR1_WAKE_Msk                  (0x1UL << USART_CR1_WAKE_Pos)       /*!< 0x00000800 */
2 mjames 5758
#define USART_CR1_WAKE                      USART_CR1_WAKE_Msk                 /*!< Wakeup method */
5759
#define USART_CR1_M_Pos                     (12U)                              
9 mjames 5760
#define USART_CR1_M_Msk                     (0x1UL << USART_CR1_M_Pos)          /*!< 0x00001000 */
2 mjames 5761
#define USART_CR1_M                         USART_CR1_M_Msk                    /*!< Word length */
5762
#define USART_CR1_UE_Pos                    (13U)                              
9 mjames 5763
#define USART_CR1_UE_Msk                    (0x1UL << USART_CR1_UE_Pos)         /*!< 0x00002000 */
2 mjames 5764
#define USART_CR1_UE                        USART_CR1_UE_Msk                   /*!< USART Enable */
5765
 
5766
/******************  Bit definition for USART_CR2 register  *******************/
5767
#define USART_CR2_ADD_Pos                   (0U)                               
9 mjames 5768
#define USART_CR2_ADD_Msk                   (0xFUL << USART_CR2_ADD_Pos)        /*!< 0x0000000F */
2 mjames 5769
#define USART_CR2_ADD                       USART_CR2_ADD_Msk                  /*!< Address of the USART node */
5770
#define USART_CR2_LBDL_Pos                  (5U)                               
9 mjames 5771
#define USART_CR2_LBDL_Msk                  (0x1UL << USART_CR2_LBDL_Pos)       /*!< 0x00000020 */
2 mjames 5772
#define USART_CR2_LBDL                      USART_CR2_LBDL_Msk                 /*!< LIN Break Detection Length */
5773
#define USART_CR2_LBDIE_Pos                 (6U)                               
9 mjames 5774
#define USART_CR2_LBDIE_Msk                 (0x1UL << USART_CR2_LBDIE_Pos)      /*!< 0x00000040 */
2 mjames 5775
#define USART_CR2_LBDIE                     USART_CR2_LBDIE_Msk                /*!< LIN Break Detection Interrupt Enable */
5776
#define USART_CR2_LBCL_Pos                  (8U)                               
9 mjames 5777
#define USART_CR2_LBCL_Msk                  (0x1UL << USART_CR2_LBCL_Pos)       /*!< 0x00000100 */
2 mjames 5778
#define USART_CR2_LBCL                      USART_CR2_LBCL_Msk                 /*!< Last Bit Clock pulse */
5779
#define USART_CR2_CPHA_Pos                  (9U)                               
9 mjames 5780
#define USART_CR2_CPHA_Msk                  (0x1UL << USART_CR2_CPHA_Pos)       /*!< 0x00000200 */
2 mjames 5781
#define USART_CR2_CPHA                      USART_CR2_CPHA_Msk                 /*!< Clock Phase */
5782
#define USART_CR2_CPOL_Pos                  (10U)                              
9 mjames 5783
#define USART_CR2_CPOL_Msk                  (0x1UL << USART_CR2_CPOL_Pos)       /*!< 0x00000400 */
2 mjames 5784
#define USART_CR2_CPOL                      USART_CR2_CPOL_Msk                 /*!< Clock Polarity */
5785
#define USART_CR2_CLKEN_Pos                 (11U)                              
9 mjames 5786
#define USART_CR2_CLKEN_Msk                 (0x1UL << USART_CR2_CLKEN_Pos)      /*!< 0x00000800 */
2 mjames 5787
#define USART_CR2_CLKEN                     USART_CR2_CLKEN_Msk                /*!< Clock Enable */
5788
 
5789
#define USART_CR2_STOP_Pos                  (12U)                              
9 mjames 5790
#define USART_CR2_STOP_Msk                  (0x3UL << USART_CR2_STOP_Pos)       /*!< 0x00003000 */
2 mjames 5791
#define USART_CR2_STOP                      USART_CR2_STOP_Msk                 /*!< STOP[1:0] bits (STOP bits) */
9 mjames 5792
#define USART_CR2_STOP_0                    (0x1UL << USART_CR2_STOP_Pos)       /*!< 0x00001000 */
5793
#define USART_CR2_STOP_1                    (0x2UL << USART_CR2_STOP_Pos)       /*!< 0x00002000 */
2 mjames 5794
 
5795
#define USART_CR2_LINEN_Pos                 (14U)                              
9 mjames 5796
#define USART_CR2_LINEN_Msk                 (0x1UL << USART_CR2_LINEN_Pos)      /*!< 0x00004000 */
2 mjames 5797
#define USART_CR2_LINEN                     USART_CR2_LINEN_Msk                /*!< LIN mode enable */
5798
 
5799
/******************  Bit definition for USART_CR3 register  *******************/
5800
#define USART_CR3_EIE_Pos                   (0U)                               
9 mjames 5801
#define USART_CR3_EIE_Msk                   (0x1UL << USART_CR3_EIE_Pos)        /*!< 0x00000001 */
2 mjames 5802
#define USART_CR3_EIE                       USART_CR3_EIE_Msk                  /*!< Error Interrupt Enable */
5803
#define USART_CR3_IREN_Pos                  (1U)                               
9 mjames 5804
#define USART_CR3_IREN_Msk                  (0x1UL << USART_CR3_IREN_Pos)       /*!< 0x00000002 */
2 mjames 5805
#define USART_CR3_IREN                      USART_CR3_IREN_Msk                 /*!< IrDA mode Enable */
5806
#define USART_CR3_IRLP_Pos                  (2U)                               
9 mjames 5807
#define USART_CR3_IRLP_Msk                  (0x1UL << USART_CR3_IRLP_Pos)       /*!< 0x00000004 */
2 mjames 5808
#define USART_CR3_IRLP                      USART_CR3_IRLP_Msk                 /*!< IrDA Low-Power */
5809
#define USART_CR3_HDSEL_Pos                 (3U)                               
9 mjames 5810
#define USART_CR3_HDSEL_Msk                 (0x1UL << USART_CR3_HDSEL_Pos)      /*!< 0x00000008 */
2 mjames 5811
#define USART_CR3_HDSEL                     USART_CR3_HDSEL_Msk                /*!< Half-Duplex Selection */
5812
#define USART_CR3_NACK_Pos                  (4U)                               
9 mjames 5813
#define USART_CR3_NACK_Msk                  (0x1UL << USART_CR3_NACK_Pos)       /*!< 0x00000010 */
2 mjames 5814
#define USART_CR3_NACK                      USART_CR3_NACK_Msk                 /*!< Smartcard NACK enable */
5815
#define USART_CR3_SCEN_Pos                  (5U)                               
9 mjames 5816
#define USART_CR3_SCEN_Msk                  (0x1UL << USART_CR3_SCEN_Pos)       /*!< 0x00000020 */
2 mjames 5817
#define USART_CR3_SCEN                      USART_CR3_SCEN_Msk                 /*!< Smartcard mode enable */
5818
#define USART_CR3_DMAR_Pos                  (6U)                               
9 mjames 5819
#define USART_CR3_DMAR_Msk                  (0x1UL << USART_CR3_DMAR_Pos)       /*!< 0x00000040 */
2 mjames 5820
#define USART_CR3_DMAR                      USART_CR3_DMAR_Msk                 /*!< DMA Enable Receiver */
5821
#define USART_CR3_DMAT_Pos                  (7U)                               
9 mjames 5822
#define USART_CR3_DMAT_Msk                  (0x1UL << USART_CR3_DMAT_Pos)       /*!< 0x00000080 */
2 mjames 5823
#define USART_CR3_DMAT                      USART_CR3_DMAT_Msk                 /*!< DMA Enable Transmitter */
5824
#define USART_CR3_RTSE_Pos                  (8U)                               
9 mjames 5825
#define USART_CR3_RTSE_Msk                  (0x1UL << USART_CR3_RTSE_Pos)       /*!< 0x00000100 */
2 mjames 5826
#define USART_CR3_RTSE                      USART_CR3_RTSE_Msk                 /*!< RTS Enable */
5827
#define USART_CR3_CTSE_Pos                  (9U)                               
9 mjames 5828
#define USART_CR3_CTSE_Msk                  (0x1UL << USART_CR3_CTSE_Pos)       /*!< 0x00000200 */
2 mjames 5829
#define USART_CR3_CTSE                      USART_CR3_CTSE_Msk                 /*!< CTS Enable */
5830
#define USART_CR3_CTSIE_Pos                 (10U)                              
9 mjames 5831
#define USART_CR3_CTSIE_Msk                 (0x1UL << USART_CR3_CTSIE_Pos)      /*!< 0x00000400 */
2 mjames 5832
#define USART_CR3_CTSIE                     USART_CR3_CTSIE_Msk                /*!< CTS Interrupt Enable */
5833
 
5834
/******************  Bit definition for USART_GTPR register  ******************/
5835
#define USART_GTPR_PSC_Pos                  (0U)                               
9 mjames 5836
#define USART_GTPR_PSC_Msk                  (0xFFUL << USART_GTPR_PSC_Pos)      /*!< 0x000000FF */
2 mjames 5837
#define USART_GTPR_PSC                      USART_GTPR_PSC_Msk                 /*!< PSC[7:0] bits (Prescaler value) */
9 mjames 5838
#define USART_GTPR_PSC_0                    (0x01UL << USART_GTPR_PSC_Pos)      /*!< 0x00000001 */
5839
#define USART_GTPR_PSC_1                    (0x02UL << USART_GTPR_PSC_Pos)      /*!< 0x00000002 */
5840
#define USART_GTPR_PSC_2                    (0x04UL << USART_GTPR_PSC_Pos)      /*!< 0x00000004 */
5841
#define USART_GTPR_PSC_3                    (0x08UL << USART_GTPR_PSC_Pos)      /*!< 0x00000008 */
5842
#define USART_GTPR_PSC_4                    (0x10UL << USART_GTPR_PSC_Pos)      /*!< 0x00000010 */
5843
#define USART_GTPR_PSC_5                    (0x20UL << USART_GTPR_PSC_Pos)      /*!< 0x00000020 */
5844
#define USART_GTPR_PSC_6                    (0x40UL << USART_GTPR_PSC_Pos)      /*!< 0x00000040 */
5845
#define USART_GTPR_PSC_7                    (0x80UL << USART_GTPR_PSC_Pos)      /*!< 0x00000080 */
2 mjames 5846
 
5847
#define USART_GTPR_GT_Pos                   (8U)                               
9 mjames 5848
#define USART_GTPR_GT_Msk                   (0xFFUL << USART_GTPR_GT_Pos)       /*!< 0x0000FF00 */
2 mjames 5849
#define USART_GTPR_GT                       USART_GTPR_GT_Msk                  /*!< Guard time value */
5850
 
5851
/******************************************************************************/
5852
/*                                                                            */
5853
/*                                 Debug MCU                                  */
5854
/*                                                                            */
5855
/******************************************************************************/
5856
 
5857
/****************  Bit definition for DBGMCU_IDCODE register  *****************/
5858
#define DBGMCU_IDCODE_DEV_ID_Pos            (0U)                               
9 mjames 5859
#define DBGMCU_IDCODE_DEV_ID_Msk            (0xFFFUL << DBGMCU_IDCODE_DEV_ID_Pos) /*!< 0x00000FFF */
2 mjames 5860
#define DBGMCU_IDCODE_DEV_ID                DBGMCU_IDCODE_DEV_ID_Msk           /*!< Device Identifier */
5861
 
5862
#define DBGMCU_IDCODE_REV_ID_Pos            (16U)                              
9 mjames 5863
#define DBGMCU_IDCODE_REV_ID_Msk            (0xFFFFUL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0xFFFF0000 */
2 mjames 5864
#define DBGMCU_IDCODE_REV_ID                DBGMCU_IDCODE_REV_ID_Msk           /*!< REV_ID[15:0] bits (Revision Identifier) */
9 mjames 5865
#define DBGMCU_IDCODE_REV_ID_0              (0x0001UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00010000 */
5866
#define DBGMCU_IDCODE_REV_ID_1              (0x0002UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00020000 */
5867
#define DBGMCU_IDCODE_REV_ID_2              (0x0004UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00040000 */
5868
#define DBGMCU_IDCODE_REV_ID_3              (0x0008UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00080000 */
5869
#define DBGMCU_IDCODE_REV_ID_4              (0x0010UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00100000 */
5870
#define DBGMCU_IDCODE_REV_ID_5              (0x0020UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00200000 */
5871
#define DBGMCU_IDCODE_REV_ID_6              (0x0040UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00400000 */
5872
#define DBGMCU_IDCODE_REV_ID_7              (0x0080UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00800000 */
5873
#define DBGMCU_IDCODE_REV_ID_8              (0x0100UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x01000000 */
5874
#define DBGMCU_IDCODE_REV_ID_9              (0x0200UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x02000000 */
5875
#define DBGMCU_IDCODE_REV_ID_10             (0x0400UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x04000000 */
5876
#define DBGMCU_IDCODE_REV_ID_11             (0x0800UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x08000000 */
5877
#define DBGMCU_IDCODE_REV_ID_12             (0x1000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x10000000 */
5878
#define DBGMCU_IDCODE_REV_ID_13             (0x2000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x20000000 */
5879
#define DBGMCU_IDCODE_REV_ID_14             (0x4000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x40000000 */
5880
#define DBGMCU_IDCODE_REV_ID_15             (0x8000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x80000000 */
2 mjames 5881
 
5882
/******************  Bit definition for DBGMCU_CR register  *******************/
5883
#define DBGMCU_CR_DBG_SLEEP_Pos             (0U)                               
9 mjames 5884
#define DBGMCU_CR_DBG_SLEEP_Msk             (0x1UL << DBGMCU_CR_DBG_SLEEP_Pos)  /*!< 0x00000001 */
2 mjames 5885
#define DBGMCU_CR_DBG_SLEEP                 DBGMCU_CR_DBG_SLEEP_Msk            /*!< Debug Sleep Mode */
5886
#define DBGMCU_CR_DBG_STOP_Pos              (1U)                               
9 mjames 5887
#define DBGMCU_CR_DBG_STOP_Msk              (0x1UL << DBGMCU_CR_DBG_STOP_Pos)   /*!< 0x00000002 */
2 mjames 5888
#define DBGMCU_CR_DBG_STOP                  DBGMCU_CR_DBG_STOP_Msk             /*!< Debug Stop Mode */
5889
#define DBGMCU_CR_DBG_STANDBY_Pos           (2U)                               
9 mjames 5890
#define DBGMCU_CR_DBG_STANDBY_Msk           (0x1UL << DBGMCU_CR_DBG_STANDBY_Pos) /*!< 0x00000004 */
2 mjames 5891
#define DBGMCU_CR_DBG_STANDBY               DBGMCU_CR_DBG_STANDBY_Msk          /*!< Debug Standby mode */
5892
#define DBGMCU_CR_TRACE_IOEN_Pos            (5U)                               
9 mjames 5893
#define DBGMCU_CR_TRACE_IOEN_Msk            (0x1UL << DBGMCU_CR_TRACE_IOEN_Pos) /*!< 0x00000020 */
2 mjames 5894
#define DBGMCU_CR_TRACE_IOEN                DBGMCU_CR_TRACE_IOEN_Msk           /*!< Trace Pin Assignment Control */
5895
 
5896
#define DBGMCU_CR_TRACE_MODE_Pos            (6U)                               
9 mjames 5897
#define DBGMCU_CR_TRACE_MODE_Msk            (0x3UL << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x000000C0 */
2 mjames 5898
#define DBGMCU_CR_TRACE_MODE                DBGMCU_CR_TRACE_MODE_Msk           /*!< TRACE_MODE[1:0] bits (Trace Pin Assignment Control) */
9 mjames 5899
#define DBGMCU_CR_TRACE_MODE_0              (0x1UL << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x00000040 */
5900
#define DBGMCU_CR_TRACE_MODE_1              (0x2UL << DBGMCU_CR_TRACE_MODE_Pos) /*!< 0x00000080 */
2 mjames 5901
 
5902
#define DBGMCU_CR_DBG_IWDG_STOP_Pos         (8U)                               
9 mjames 5903
#define DBGMCU_CR_DBG_IWDG_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_IWDG_STOP_Pos) /*!< 0x00000100 */
2 mjames 5904
#define DBGMCU_CR_DBG_IWDG_STOP             DBGMCU_CR_DBG_IWDG_STOP_Msk        /*!< Debug Independent Watchdog stopped when Core is halted */
5905
#define DBGMCU_CR_DBG_WWDG_STOP_Pos         (9U)                               
9 mjames 5906
#define DBGMCU_CR_DBG_WWDG_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_WWDG_STOP_Pos) /*!< 0x00000200 */
2 mjames 5907
#define DBGMCU_CR_DBG_WWDG_STOP             DBGMCU_CR_DBG_WWDG_STOP_Msk        /*!< Debug Window Watchdog stopped when Core is halted */
5908
#define DBGMCU_CR_DBG_TIM1_STOP_Pos         (10U)                              
9 mjames 5909
#define DBGMCU_CR_DBG_TIM1_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_TIM1_STOP_Pos) /*!< 0x00000400 */
2 mjames 5910
#define DBGMCU_CR_DBG_TIM1_STOP             DBGMCU_CR_DBG_TIM1_STOP_Msk        /*!< TIM1 counter stopped when core is halted */
5911
#define DBGMCU_CR_DBG_TIM2_STOP_Pos         (11U)                              
9 mjames 5912
#define DBGMCU_CR_DBG_TIM2_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_TIM2_STOP_Pos) /*!< 0x00000800 */
2 mjames 5913
#define DBGMCU_CR_DBG_TIM2_STOP             DBGMCU_CR_DBG_TIM2_STOP_Msk        /*!< TIM2 counter stopped when core is halted */
5914
#define DBGMCU_CR_DBG_TIM3_STOP_Pos         (12U)                              
9 mjames 5915
#define DBGMCU_CR_DBG_TIM3_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_TIM3_STOP_Pos) /*!< 0x00001000 */
2 mjames 5916
#define DBGMCU_CR_DBG_TIM3_STOP             DBGMCU_CR_DBG_TIM3_STOP_Msk        /*!< TIM3 counter stopped when core is halted */
5917
#define DBGMCU_CR_DBG_TIM4_STOP_Pos         (13U)                              
9 mjames 5918
#define DBGMCU_CR_DBG_TIM4_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_TIM4_STOP_Pos) /*!< 0x00002000 */
2 mjames 5919
#define DBGMCU_CR_DBG_TIM4_STOP             DBGMCU_CR_DBG_TIM4_STOP_Msk        /*!< TIM4 counter stopped when core is halted */
5920
#define DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT_Pos (15U)                             
9 mjames 5921
#define DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT_Msk (0x1UL << DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT_Pos) /*!< 0x00008000 */
2 mjames 5922
#define DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT    DBGMCU_CR_DBG_I2C1_SMBUS_TIMEOUT_Msk /*!< SMBUS timeout mode stopped when Core is halted */
5923
#define DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT_Pos (16U)                             
9 mjames 5924
#define DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT_Msk (0x1UL << DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT_Pos) /*!< 0x00010000 */
2 mjames 5925
#define DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT    DBGMCU_CR_DBG_I2C2_SMBUS_TIMEOUT_Msk /*!< SMBUS timeout mode stopped when Core is halted */
5926
#define DBGMCU_CR_DBG_TIM5_STOP_Pos         (18U)                              
9 mjames 5927
#define DBGMCU_CR_DBG_TIM5_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_TIM5_STOP_Pos) /*!< 0x00040000 */
2 mjames 5928
#define DBGMCU_CR_DBG_TIM5_STOP             DBGMCU_CR_DBG_TIM5_STOP_Msk        /*!< TIM5 counter stopped when core is halted */
5929
#define DBGMCU_CR_DBG_TIM6_STOP_Pos         (19U)                              
9 mjames 5930
#define DBGMCU_CR_DBG_TIM6_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_TIM6_STOP_Pos) /*!< 0x00080000 */
2 mjames 5931
#define DBGMCU_CR_DBG_TIM6_STOP             DBGMCU_CR_DBG_TIM6_STOP_Msk        /*!< TIM6 counter stopped when core is halted */
5932
#define DBGMCU_CR_DBG_TIM7_STOP_Pos         (20U)                              
9 mjames 5933
#define DBGMCU_CR_DBG_TIM7_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_TIM7_STOP_Pos) /*!< 0x00100000 */
2 mjames 5934
#define DBGMCU_CR_DBG_TIM7_STOP             DBGMCU_CR_DBG_TIM7_STOP_Msk        /*!< TIM7 counter stopped when core is halted */
5935
#define DBGMCU_CR_DBG_TIM9_STOP_Pos         (28U)                              
9 mjames 5936
#define DBGMCU_CR_DBG_TIM9_STOP_Msk         (0x1UL << DBGMCU_CR_DBG_TIM9_STOP_Pos) /*!< 0x10000000 */
2 mjames 5937
#define DBGMCU_CR_DBG_TIM9_STOP             DBGMCU_CR_DBG_TIM9_STOP_Msk        /*!< Debug TIM9 stopped when Core is halted */
5938
#define DBGMCU_CR_DBG_TIM10_STOP_Pos        (29U)                              
9 mjames 5939
#define DBGMCU_CR_DBG_TIM10_STOP_Msk        (0x1UL << DBGMCU_CR_DBG_TIM10_STOP_Pos) /*!< 0x20000000 */
2 mjames 5940
#define DBGMCU_CR_DBG_TIM10_STOP            DBGMCU_CR_DBG_TIM10_STOP_Msk       /*!< Debug TIM10 stopped when Core is halted */
5941
#define DBGMCU_CR_DBG_TIM11_STOP_Pos        (30U)                              
9 mjames 5942
#define DBGMCU_CR_DBG_TIM11_STOP_Msk        (0x1UL << DBGMCU_CR_DBG_TIM11_STOP_Pos) /*!< 0x40000000 */
2 mjames 5943
#define DBGMCU_CR_DBG_TIM11_STOP            DBGMCU_CR_DBG_TIM11_STOP_Msk       /*!< Debug TIM11 stopped when Core is halted */
5944
 
5945
/******************************************************************************/
5946
/*                                                                            */
5947
/*                      FLASH and Option Bytes Registers                      */
5948
/*                                                                            */
5949
/******************************************************************************/
5950
/*******************  Bit definition for FLASH_ACR register  ******************/
5951
#define FLASH_ACR_LATENCY_Pos               (0U)                               
9 mjames 5952
#define FLASH_ACR_LATENCY_Msk               (0x7UL << FLASH_ACR_LATENCY_Pos)    /*!< 0x00000007 */
2 mjames 5953
#define FLASH_ACR_LATENCY                   FLASH_ACR_LATENCY_Msk              /*!< LATENCY[2:0] bits (Latency) */
9 mjames 5954
#define FLASH_ACR_LATENCY_0                 (0x1UL << FLASH_ACR_LATENCY_Pos)    /*!< 0x00000001 */
5955
#define FLASH_ACR_LATENCY_1                 (0x2UL << FLASH_ACR_LATENCY_Pos)    /*!< 0x00000002 */
5956
#define FLASH_ACR_LATENCY_2                 (0x4UL << FLASH_ACR_LATENCY_Pos)    /*!< 0x00000004 */
2 mjames 5957
 
5958
#define FLASH_ACR_HLFCYA_Pos                (3U)                               
9 mjames 5959
#define FLASH_ACR_HLFCYA_Msk                (0x1UL << FLASH_ACR_HLFCYA_Pos)     /*!< 0x00000008 */
2 mjames 5960
#define FLASH_ACR_HLFCYA                    FLASH_ACR_HLFCYA_Msk               /*!< Flash Half Cycle Access Enable */
5961
#define FLASH_ACR_PRFTBE_Pos                (4U)                               
9 mjames 5962
#define FLASH_ACR_PRFTBE_Msk                (0x1UL << FLASH_ACR_PRFTBE_Pos)     /*!< 0x00000010 */
2 mjames 5963
#define FLASH_ACR_PRFTBE                    FLASH_ACR_PRFTBE_Msk               /*!< Prefetch Buffer Enable */
5964
#define FLASH_ACR_PRFTBS_Pos                (5U)                               
9 mjames 5965
#define FLASH_ACR_PRFTBS_Msk                (0x1UL << FLASH_ACR_PRFTBS_Pos)     /*!< 0x00000020 */
2 mjames 5966
#define FLASH_ACR_PRFTBS                    FLASH_ACR_PRFTBS_Msk               /*!< Prefetch Buffer Status */
5967
 
5968
/******************  Bit definition for FLASH_KEYR register  ******************/
5969
#define FLASH_KEYR_FKEYR_Pos                (0U)                               
9 mjames 5970
#define FLASH_KEYR_FKEYR_Msk                (0xFFFFFFFFUL << FLASH_KEYR_FKEYR_Pos) /*!< 0xFFFFFFFF */
2 mjames 5971
#define FLASH_KEYR_FKEYR                    FLASH_KEYR_FKEYR_Msk               /*!< FPEC Key */
5972
 
5973
#define RDP_KEY_Pos                         (0U)                               
9 mjames 5974
#define RDP_KEY_Msk                         (0xA5UL << RDP_KEY_Pos)             /*!< 0x000000A5 */
2 mjames 5975
#define RDP_KEY                             RDP_KEY_Msk                        /*!< RDP Key */
5976
#define FLASH_KEY1_Pos                      (0U)                               
9 mjames 5977
#define FLASH_KEY1_Msk                      (0x45670123UL << FLASH_KEY1_Pos)    /*!< 0x45670123 */
2 mjames 5978
#define FLASH_KEY1                          FLASH_KEY1_Msk                     /*!< FPEC Key1 */
5979
#define FLASH_KEY2_Pos                      (0U)                               
9 mjames 5980
#define FLASH_KEY2_Msk                      (0xCDEF89ABUL << FLASH_KEY2_Pos)    /*!< 0xCDEF89AB */
2 mjames 5981
#define FLASH_KEY2                          FLASH_KEY2_Msk                     /*!< FPEC Key2 */
5982
 
5983
/*****************  Bit definition for FLASH_OPTKEYR register  ****************/
5984
#define FLASH_OPTKEYR_OPTKEYR_Pos           (0U)                               
9 mjames 5985
#define FLASH_OPTKEYR_OPTKEYR_Msk           (0xFFFFFFFFUL << FLASH_OPTKEYR_OPTKEYR_Pos) /*!< 0xFFFFFFFF */
2 mjames 5986
#define FLASH_OPTKEYR_OPTKEYR               FLASH_OPTKEYR_OPTKEYR_Msk          /*!< Option Byte Key */
5987
 
5988
#define  FLASH_OPTKEY1                       FLASH_KEY1                    /*!< Option Byte Key1 */
5989
#define  FLASH_OPTKEY2                       FLASH_KEY2                    /*!< Option Byte Key2 */
5990
 
5991
/******************  Bit definition for FLASH_SR register  ********************/
5992
#define FLASH_SR_BSY_Pos                    (0U)                               
9 mjames 5993
#define FLASH_SR_BSY_Msk                    (0x1UL << FLASH_SR_BSY_Pos)         /*!< 0x00000001 */
2 mjames 5994
#define FLASH_SR_BSY                        FLASH_SR_BSY_Msk                   /*!< Busy */
5995
#define FLASH_SR_PGERR_Pos                  (2U)                               
9 mjames 5996
#define FLASH_SR_PGERR_Msk                  (0x1UL << FLASH_SR_PGERR_Pos)       /*!< 0x00000004 */
2 mjames 5997
#define FLASH_SR_PGERR                      FLASH_SR_PGERR_Msk                 /*!< Programming Error */
5998
#define FLASH_SR_WRPRTERR_Pos               (4U)                               
9 mjames 5999
#define FLASH_SR_WRPRTERR_Msk               (0x1UL << FLASH_SR_WRPRTERR_Pos)    /*!< 0x00000010 */
2 mjames 6000
#define FLASH_SR_WRPRTERR                   FLASH_SR_WRPRTERR_Msk              /*!< Write Protection Error */
6001
#define FLASH_SR_EOP_Pos                    (5U)                               
9 mjames 6002
#define FLASH_SR_EOP_Msk                    (0x1UL << FLASH_SR_EOP_Pos)         /*!< 0x00000020 */
2 mjames 6003
#define FLASH_SR_EOP                        FLASH_SR_EOP_Msk                   /*!< End of operation */
6004
 
6005
/*******************  Bit definition for FLASH_CR register  *******************/
6006
#define FLASH_CR_PG_Pos                     (0U)                               
9 mjames 6007
#define FLASH_CR_PG_Msk                     (0x1UL << FLASH_CR_PG_Pos)          /*!< 0x00000001 */
2 mjames 6008
#define FLASH_CR_PG                         FLASH_CR_PG_Msk                    /*!< Programming */
6009
#define FLASH_CR_PER_Pos                    (1U)                               
9 mjames 6010
#define FLASH_CR_PER_Msk                    (0x1UL << FLASH_CR_PER_Pos)         /*!< 0x00000002 */
2 mjames 6011
#define FLASH_CR_PER                        FLASH_CR_PER_Msk                   /*!< Page Erase */
6012
#define FLASH_CR_MER_Pos                    (2U)                               
9 mjames 6013
#define FLASH_CR_MER_Msk                    (0x1UL << FLASH_CR_MER_Pos)         /*!< 0x00000004 */
2 mjames 6014
#define FLASH_CR_MER                        FLASH_CR_MER_Msk                   /*!< Mass Erase */
6015
#define FLASH_CR_OPTPG_Pos                  (4U)                               
9 mjames 6016
#define FLASH_CR_OPTPG_Msk                  (0x1UL << FLASH_CR_OPTPG_Pos)       /*!< 0x00000010 */
2 mjames 6017
#define FLASH_CR_OPTPG                      FLASH_CR_OPTPG_Msk                 /*!< Option Byte Programming */
6018
#define FLASH_CR_OPTER_Pos                  (5U)                               
9 mjames 6019
#define FLASH_CR_OPTER_Msk                  (0x1UL << FLASH_CR_OPTER_Pos)       /*!< 0x00000020 */
2 mjames 6020
#define FLASH_CR_OPTER                      FLASH_CR_OPTER_Msk                 /*!< Option Byte Erase */
6021
#define FLASH_CR_STRT_Pos                   (6U)                               
9 mjames 6022
#define FLASH_CR_STRT_Msk                   (0x1UL << FLASH_CR_STRT_Pos)        /*!< 0x00000040 */
2 mjames 6023
#define FLASH_CR_STRT                       FLASH_CR_STRT_Msk                  /*!< Start */
6024
#define FLASH_CR_LOCK_Pos                   (7U)                               
9 mjames 6025
#define FLASH_CR_LOCK_Msk                   (0x1UL << FLASH_CR_LOCK_Pos)        /*!< 0x00000080 */
2 mjames 6026
#define FLASH_CR_LOCK                       FLASH_CR_LOCK_Msk                  /*!< Lock */
6027
#define FLASH_CR_OPTWRE_Pos                 (9U)                               
9 mjames 6028
#define FLASH_CR_OPTWRE_Msk                 (0x1UL << FLASH_CR_OPTWRE_Pos)      /*!< 0x00000200 */
2 mjames 6029
#define FLASH_CR_OPTWRE                     FLASH_CR_OPTWRE_Msk                /*!< Option Bytes Write Enable */
6030
#define FLASH_CR_ERRIE_Pos                  (10U)                              
9 mjames 6031
#define FLASH_CR_ERRIE_Msk                  (0x1UL << FLASH_CR_ERRIE_Pos)       /*!< 0x00000400 */
2 mjames 6032
#define FLASH_CR_ERRIE                      FLASH_CR_ERRIE_Msk                 /*!< Error Interrupt Enable */
6033
#define FLASH_CR_EOPIE_Pos                  (12U)                              
9 mjames 6034
#define FLASH_CR_EOPIE_Msk                  (0x1UL << FLASH_CR_EOPIE_Pos)       /*!< 0x00001000 */
2 mjames 6035
#define FLASH_CR_EOPIE                      FLASH_CR_EOPIE_Msk                 /*!< End of operation interrupt enable */
6036
 
6037
/*******************  Bit definition for FLASH_AR register  *******************/
6038
#define FLASH_AR_FAR_Pos                    (0U)                               
9 mjames 6039
#define FLASH_AR_FAR_Msk                    (0xFFFFFFFFUL << FLASH_AR_FAR_Pos)  /*!< 0xFFFFFFFF */
2 mjames 6040
#define FLASH_AR_FAR                        FLASH_AR_FAR_Msk                   /*!< Flash Address */
6041
 
6042
/******************  Bit definition for FLASH_OBR register  *******************/
6043
#define FLASH_OBR_OPTERR_Pos                (0U)                               
9 mjames 6044
#define FLASH_OBR_OPTERR_Msk                (0x1UL << FLASH_OBR_OPTERR_Pos)     /*!< 0x00000001 */
2 mjames 6045
#define FLASH_OBR_OPTERR                    FLASH_OBR_OPTERR_Msk               /*!< Option Byte Error */
6046
#define FLASH_OBR_RDPRT_Pos                 (1U)                               
9 mjames 6047
#define FLASH_OBR_RDPRT_Msk                 (0x1UL << FLASH_OBR_RDPRT_Pos)      /*!< 0x00000002 */
2 mjames 6048
#define FLASH_OBR_RDPRT                     FLASH_OBR_RDPRT_Msk                /*!< Read protection */
6049
 
6050
#define FLASH_OBR_IWDG_SW_Pos               (2U)                               
9 mjames 6051
#define FLASH_OBR_IWDG_SW_Msk               (0x1UL << FLASH_OBR_IWDG_SW_Pos)    /*!< 0x00000004 */
2 mjames 6052
#define FLASH_OBR_IWDG_SW                   FLASH_OBR_IWDG_SW_Msk              /*!< IWDG SW */
6053
#define FLASH_OBR_nRST_STOP_Pos             (3U)                               
9 mjames 6054
#define FLASH_OBR_nRST_STOP_Msk             (0x1UL << FLASH_OBR_nRST_STOP_Pos)  /*!< 0x00000008 */
2 mjames 6055
#define FLASH_OBR_nRST_STOP                 FLASH_OBR_nRST_STOP_Msk            /*!< nRST_STOP */
6056
#define FLASH_OBR_nRST_STDBY_Pos            (4U)                               
9 mjames 6057
#define FLASH_OBR_nRST_STDBY_Msk            (0x1UL << FLASH_OBR_nRST_STDBY_Pos) /*!< 0x00000010 */
2 mjames 6058
#define FLASH_OBR_nRST_STDBY                FLASH_OBR_nRST_STDBY_Msk           /*!< nRST_STDBY */
6059
#define FLASH_OBR_USER_Pos                  (2U)                               
9 mjames 6060
#define FLASH_OBR_USER_Msk                  (0x7UL << FLASH_OBR_USER_Pos)       /*!< 0x0000001C */
2 mjames 6061
#define FLASH_OBR_USER                      FLASH_OBR_USER_Msk                 /*!< User Option Bytes */
6062
#define FLASH_OBR_DATA0_Pos                 (10U)                              
9 mjames 6063
#define FLASH_OBR_DATA0_Msk                 (0xFFUL << FLASH_OBR_DATA0_Pos)     /*!< 0x0003FC00 */
2 mjames 6064
#define FLASH_OBR_DATA0                     FLASH_OBR_DATA0_Msk                /*!< Data0 */
6065
#define FLASH_OBR_DATA1_Pos                 (18U)                              
9 mjames 6066
#define FLASH_OBR_DATA1_Msk                 (0xFFUL << FLASH_OBR_DATA1_Pos)     /*!< 0x03FC0000 */
2 mjames 6067
#define FLASH_OBR_DATA1                     FLASH_OBR_DATA1_Msk                /*!< Data1 */
6068
 
6069
/******************  Bit definition for FLASH_WRPR register  ******************/
6070
#define FLASH_WRPR_WRP_Pos                  (0U)                               
9 mjames 6071
#define FLASH_WRPR_WRP_Msk                  (0xFFFFFFFFUL << FLASH_WRPR_WRP_Pos) /*!< 0xFFFFFFFF */
2 mjames 6072
#define FLASH_WRPR_WRP                      FLASH_WRPR_WRP_Msk                 /*!< Write Protect */
6073
 
6074
/*----------------------------------------------------------------------------*/
6075
 
6076
/******************  Bit definition for FLASH_RDP register  *******************/
6077
#define FLASH_RDP_RDP_Pos                   (0U)                               
9 mjames 6078
#define FLASH_RDP_RDP_Msk                   (0xFFUL << FLASH_RDP_RDP_Pos)       /*!< 0x000000FF */
2 mjames 6079
#define FLASH_RDP_RDP                       FLASH_RDP_RDP_Msk                  /*!< Read protection option byte */
6080
#define FLASH_RDP_nRDP_Pos                  (8U)                               
9 mjames 6081
#define FLASH_RDP_nRDP_Msk                  (0xFFUL << FLASH_RDP_nRDP_Pos)      /*!< 0x0000FF00 */
2 mjames 6082
#define FLASH_RDP_nRDP                      FLASH_RDP_nRDP_Msk                 /*!< Read protection complemented option byte */
6083
 
6084
/******************  Bit definition for FLASH_USER register  ******************/
6085
#define FLASH_USER_USER_Pos                 (16U)                              
9 mjames 6086
#define FLASH_USER_USER_Msk                 (0xFFUL << FLASH_USER_USER_Pos)     /*!< 0x00FF0000 */
2 mjames 6087
#define FLASH_USER_USER                     FLASH_USER_USER_Msk                /*!< User option byte */
6088
#define FLASH_USER_nUSER_Pos                (24U)                              
9 mjames 6089
#define FLASH_USER_nUSER_Msk                (0xFFUL << FLASH_USER_nUSER_Pos)    /*!< 0xFF000000 */
2 mjames 6090
#define FLASH_USER_nUSER                    FLASH_USER_nUSER_Msk               /*!< User complemented option byte */
6091
 
6092
/******************  Bit definition for FLASH_Data0 register  *****************/
6093
#define FLASH_DATA0_DATA0_Pos               (0U)                               
9 mjames 6094
#define FLASH_DATA0_DATA0_Msk               (0xFFUL << FLASH_DATA0_DATA0_Pos)   /*!< 0x000000FF */
2 mjames 6095
#define FLASH_DATA0_DATA0                   FLASH_DATA0_DATA0_Msk              /*!< User data storage option byte */
6096
#define FLASH_DATA0_nDATA0_Pos              (8U)                               
9 mjames 6097
#define FLASH_DATA0_nDATA0_Msk              (0xFFUL << FLASH_DATA0_nDATA0_Pos)  /*!< 0x0000FF00 */
2 mjames 6098
#define FLASH_DATA0_nDATA0                  FLASH_DATA0_nDATA0_Msk             /*!< User data storage complemented option byte */
6099
 
6100
/******************  Bit definition for FLASH_Data1 register  *****************/
6101
#define FLASH_DATA1_DATA1_Pos               (16U)                              
9 mjames 6102
#define FLASH_DATA1_DATA1_Msk               (0xFFUL << FLASH_DATA1_DATA1_Pos)   /*!< 0x00FF0000 */
2 mjames 6103
#define FLASH_DATA1_DATA1                   FLASH_DATA1_DATA1_Msk              /*!< User data storage option byte */
6104
#define FLASH_DATA1_nDATA1_Pos              (24U)                              
9 mjames 6105
#define FLASH_DATA1_nDATA1_Msk              (0xFFUL << FLASH_DATA1_nDATA1_Pos)  /*!< 0xFF000000 */
2 mjames 6106
#define FLASH_DATA1_nDATA1                  FLASH_DATA1_nDATA1_Msk             /*!< User data storage complemented option byte */
6107
 
6108
/******************  Bit definition for FLASH_WRP0 register  ******************/
6109
#define FLASH_WRP0_WRP0_Pos                 (0U)                               
9 mjames 6110
#define FLASH_WRP0_WRP0_Msk                 (0xFFUL << FLASH_WRP0_WRP0_Pos)     /*!< 0x000000FF */
2 mjames 6111
#define FLASH_WRP0_WRP0                     FLASH_WRP0_WRP0_Msk                /*!< Flash memory write protection option bytes */
6112
#define FLASH_WRP0_nWRP0_Pos                (8U)                               
9 mjames 6113
#define FLASH_WRP0_nWRP0_Msk                (0xFFUL << FLASH_WRP0_nWRP0_Pos)    /*!< 0x0000FF00 */
2 mjames 6114
#define FLASH_WRP0_nWRP0                    FLASH_WRP0_nWRP0_Msk               /*!< Flash memory write protection complemented option bytes */
6115
 
6116
/******************  Bit definition for FLASH_WRP1 register  ******************/
6117
#define FLASH_WRP1_WRP1_Pos                 (16U)                              
9 mjames 6118
#define FLASH_WRP1_WRP1_Msk                 (0xFFUL << FLASH_WRP1_WRP1_Pos)     /*!< 0x00FF0000 */
2 mjames 6119
#define FLASH_WRP1_WRP1                     FLASH_WRP1_WRP1_Msk                /*!< Flash memory write protection option bytes */
6120
#define FLASH_WRP1_nWRP1_Pos                (24U)                              
9 mjames 6121
#define FLASH_WRP1_nWRP1_Msk                (0xFFUL << FLASH_WRP1_nWRP1_Pos)    /*!< 0xFF000000 */
2 mjames 6122
#define FLASH_WRP1_nWRP1                    FLASH_WRP1_nWRP1_Msk               /*!< Flash memory write protection complemented option bytes */
6123
 
6124
/******************  Bit definition for FLASH_WRP2 register  ******************/
6125
#define FLASH_WRP2_WRP2_Pos                 (0U)                               
9 mjames 6126
#define FLASH_WRP2_WRP2_Msk                 (0xFFUL << FLASH_WRP2_WRP2_Pos)     /*!< 0x000000FF */
2 mjames 6127
#define FLASH_WRP2_WRP2                     FLASH_WRP2_WRP2_Msk                /*!< Flash memory write protection option bytes */
6128
#define FLASH_WRP2_nWRP2_Pos                (8U)                               
9 mjames 6129
#define FLASH_WRP2_nWRP2_Msk                (0xFFUL << FLASH_WRP2_nWRP2_Pos)    /*!< 0x0000FF00 */
2 mjames 6130
#define FLASH_WRP2_nWRP2                    FLASH_WRP2_nWRP2_Msk               /*!< Flash memory write protection complemented option bytes */
6131
 
6132
/******************  Bit definition for FLASH_WRP3 register  ******************/
6133
#define FLASH_WRP3_WRP3_Pos                 (16U)                              
9 mjames 6134
#define FLASH_WRP3_WRP3_Msk                 (0xFFUL << FLASH_WRP3_WRP3_Pos)     /*!< 0x00FF0000 */
2 mjames 6135
#define FLASH_WRP3_WRP3                     FLASH_WRP3_WRP3_Msk                /*!< Flash memory write protection option bytes */
6136
#define FLASH_WRP3_nWRP3_Pos                (24U)                              
9 mjames 6137
#define FLASH_WRP3_nWRP3_Msk                (0xFFUL << FLASH_WRP3_nWRP3_Pos)    /*!< 0xFF000000 */
2 mjames 6138
#define FLASH_WRP3_nWRP3                    FLASH_WRP3_nWRP3_Msk               /*!< Flash memory write protection complemented option bytes */
6139
 
6140
 
6141
 
6142
/**
6143
  * @}
6144
*/
6145
 
6146
/**
6147
  * @}
6148
*/
6149
 
6150
/** @addtogroup Exported_macro
6151
  * @{
6152
  */
6153
 
6154
/****************************** ADC Instances *********************************/
6155
#define IS_ADC_ALL_INSTANCE(INSTANCE) (((INSTANCE) == ADC1))
6156
 
6157
#define IS_ADC_COMMON_INSTANCE(INSTANCE) ((INSTANCE) == ADC1_COMMON)
6158
 
6159
#define IS_ADC_DMA_CAPABILITY_INSTANCE(INSTANCE) ((INSTANCE) == ADC1)
6160
 
6161
/****************************** CRC Instances *********************************/
6162
#define IS_CRC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == CRC)
6163
 
6164
/****************************** DAC Instances *********************************/
6165
#define IS_DAC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == DAC1)
6166
 
6167
/****************************** DMA Instances *********************************/
6168
#define IS_DMA_ALL_INSTANCE(INSTANCE) (((INSTANCE) == DMA1_Channel1) || \
6169
                                       ((INSTANCE) == DMA1_Channel2) || \
6170
                                       ((INSTANCE) == DMA1_Channel3) || \
6171
                                       ((INSTANCE) == DMA1_Channel4) || \
6172
                                       ((INSTANCE) == DMA1_Channel5) || \
6173
                                       ((INSTANCE) == DMA1_Channel6) || \
6174
                                       ((INSTANCE) == DMA1_Channel7) || \
6175
                                       ((INSTANCE) == DMA2_Channel1) || \
6176
                                       ((INSTANCE) == DMA2_Channel2) || \
6177
                                       ((INSTANCE) == DMA2_Channel3) || \
6178
                                       ((INSTANCE) == DMA2_Channel4) || \
6179
                                       ((INSTANCE) == DMA2_Channel5))
6180
 
6181
/******************************* GPIO Instances *******************************/
6182
#define IS_GPIO_ALL_INSTANCE(INSTANCE) (((INSTANCE) == GPIOA) || \
6183
                                        ((INSTANCE) == GPIOB) || \
6184
                                        ((INSTANCE) == GPIOC) || \
6185
                                        ((INSTANCE) == GPIOD) || \
6186
                                        ((INSTANCE) == GPIOE) || \
6187
                                        ((INSTANCE) == GPIOF) || \
6188
                                        ((INSTANCE) == GPIOG))
6189
 
6190
/**************************** GPIO Alternate Function Instances ***************/
6191
#define IS_GPIO_AF_INSTANCE(INSTANCE) IS_GPIO_ALL_INSTANCE(INSTANCE)
6192
 
6193
/**************************** GPIO Lock Instances *****************************/
6194
#define IS_GPIO_LOCK_INSTANCE(INSTANCE) IS_GPIO_ALL_INSTANCE(INSTANCE)
6195
 
6196
/******************************** I2C Instances *******************************/
6197
#define IS_I2C_ALL_INSTANCE(INSTANCE) (((INSTANCE) == I2C1) || \
6198
                                       ((INSTANCE) == I2C2))
6199
 
6200
/******************************* SMBUS Instances ******************************/
6201
#define IS_SMBUS_ALL_INSTANCE         IS_I2C_ALL_INSTANCE
6202
 
9 mjames 6203
/******************************** I2S Instances *******************************/
6204
#define IS_I2S_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SPI2) || \
6205
                                       ((INSTANCE) == SPI3))
6206
 
2 mjames 6207
/****************************** IWDG Instances ********************************/
6208
#define IS_IWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == IWDG)
6209
 
6210
/******************************** SPI Instances *******************************/
6211
#define IS_SPI_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SPI1) || \
6212
                                       ((INSTANCE) == SPI2) || \
6213
                                       ((INSTANCE) == SPI3))
6214
 
6215
/****************************** START TIM Instances ***************************/
6216
/****************************** TIM Instances *********************************/
6217
#define IS_TIM_INSTANCE(INSTANCE)\
6218
  (((INSTANCE) == TIM2)    || \
6219
   ((INSTANCE) == TIM3)    || \
6220
   ((INSTANCE) == TIM4)    || \
6221
   ((INSTANCE) == TIM5)    || \
6222
   ((INSTANCE) == TIM6)    || \
6223
   ((INSTANCE) == TIM7))
6224
 
6225
#define IS_TIM_ADVANCED_INSTANCE(INSTANCE)              0U
6226
 
6227
#define IS_TIM_CC1_INSTANCE(INSTANCE)\
6228
  (((INSTANCE) == TIM2)    || \
6229
   ((INSTANCE) == TIM3)    || \
6230
   ((INSTANCE) == TIM4)    || \
6231
   ((INSTANCE) == TIM5))
6232
 
6233
#define IS_TIM_CC2_INSTANCE(INSTANCE)\
6234
  (((INSTANCE) == TIM2)    || \
6235
   ((INSTANCE) == TIM3)    || \
6236
   ((INSTANCE) == TIM4)    || \
6237
   ((INSTANCE) == TIM5))
6238
 
6239
#define IS_TIM_CC3_INSTANCE(INSTANCE)\
6240
  (((INSTANCE) == TIM2)    || \
6241
   ((INSTANCE) == TIM3)    || \
6242
   ((INSTANCE) == TIM4)    || \
6243
   ((INSTANCE) == TIM5))
6244
 
6245
#define IS_TIM_CC4_INSTANCE(INSTANCE)\
6246
  (((INSTANCE) == TIM2)    || \
6247
   ((INSTANCE) == TIM3)    || \
6248
   ((INSTANCE) == TIM4)    || \
6249
   ((INSTANCE) == TIM5))
6250
 
6251
#define IS_TIM_CLOCKSOURCE_ETRMODE1_INSTANCE(INSTANCE)\
6252
  (((INSTANCE) == TIM2)    || \
6253
   ((INSTANCE) == TIM3)    || \
6254
   ((INSTANCE) == TIM4)    || \
6255
   ((INSTANCE) == TIM5))
6256
 
6257
#define IS_TIM_CLOCKSOURCE_ETRMODE2_INSTANCE(INSTANCE)\
6258
  (((INSTANCE) == TIM2)    || \
6259
   ((INSTANCE) == TIM3)    || \
6260
   ((INSTANCE) == TIM4)    || \
6261
   ((INSTANCE) == TIM5))
6262
 
6263
#define IS_TIM_CLOCKSOURCE_TIX_INSTANCE(INSTANCE)\
6264
  (((INSTANCE) == TIM2)    || \
6265
   ((INSTANCE) == TIM3)    || \
6266
   ((INSTANCE) == TIM4)    || \
6267
   ((INSTANCE) == TIM5))
6268
 
6269
#define IS_TIM_CLOCKSOURCE_ITRX_INSTANCE(INSTANCE)\
6270
  (((INSTANCE) == TIM2)    || \
6271
   ((INSTANCE) == TIM3)    || \
6272
   ((INSTANCE) == TIM4)    || \
6273
   ((INSTANCE) == TIM5))
6274
 
6275
#define IS_TIM_OCXREF_CLEAR_INSTANCE(INSTANCE)\
6276
  (((INSTANCE) == TIM2)    || \
6277
   ((INSTANCE) == TIM3)    || \
6278
   ((INSTANCE) == TIM4)    || \
6279
   ((INSTANCE) == TIM5))
6280
 
6281
#define IS_TIM_ENCODER_INTERFACE_INSTANCE(INSTANCE)\
6282
  (((INSTANCE) == TIM2)    || \
6283
   ((INSTANCE) == TIM3)    || \
6284
   ((INSTANCE) == TIM4)    || \
6285
   ((INSTANCE) == TIM5))
6286
 
6287
#define IS_TIM_XOR_INSTANCE(INSTANCE)\
6288
  (((INSTANCE) == TIM2)    || \
6289
   ((INSTANCE) == TIM3)    || \
6290
   ((INSTANCE) == TIM4)    || \
6291
   ((INSTANCE) == TIM5))
6292
 
6293
#define IS_TIM_MASTER_INSTANCE(INSTANCE)\
6294
  (((INSTANCE) == TIM2)    || \
6295
   ((INSTANCE) == TIM3)    || \
6296
   ((INSTANCE) == TIM4)    || \
6297
   ((INSTANCE) == TIM5)    || \
6298
   ((INSTANCE) == TIM6)    || \
6299
   ((INSTANCE) == TIM7))
6300
 
6301
#define IS_TIM_SLAVE_INSTANCE(INSTANCE)\
6302
  (((INSTANCE) == TIM2)    || \
6303
   ((INSTANCE) == TIM3)    || \
6304
   ((INSTANCE) == TIM4)    || \
6305
   ((INSTANCE) == TIM5))
6306
 
6307
#define IS_TIM_DMABURST_INSTANCE(INSTANCE)\
6308
  (((INSTANCE) == TIM2)    || \
6309
   ((INSTANCE) == TIM3)    || \
6310
   ((INSTANCE) == TIM4)    || \
6311
   ((INSTANCE) == TIM5))
6312
 
6313
#define IS_TIM_BREAK_INSTANCE(INSTANCE)               0U
6314
 
6315
#define IS_TIM_CCX_INSTANCE(INSTANCE, CHANNEL) \
6316
   ((((INSTANCE) == TIM2) &&                   \
6317
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
6318
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
6319
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
6320
      ((CHANNEL) == TIM_CHANNEL_4)))           \
6321
    ||                                         \
6322
    (((INSTANCE) == TIM3) &&                   \
6323
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
6324
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
6325
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
6326
      ((CHANNEL) == TIM_CHANNEL_4)))           \
6327
    ||                                         \
6328
    (((INSTANCE) == TIM4) &&                   \
6329
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
6330
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
6331
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
6332
      ((CHANNEL) == TIM_CHANNEL_4)))           \
6333
    ||                                         \
6334
    (((INSTANCE) == TIM5) &&                   \
6335
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
6336
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
6337
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
6338
      ((CHANNEL) == TIM_CHANNEL_4))))
6339
 
6340
#define IS_TIM_CCXN_INSTANCE(INSTANCE, CHANNEL)       0U
6341
 
6342
#define IS_TIM_COUNTER_MODE_SELECT_INSTANCE(INSTANCE)\
6343
  (((INSTANCE) == TIM2)    || \
6344
   ((INSTANCE) == TIM3)    || \
6345
   ((INSTANCE) == TIM4)    || \
6346
   ((INSTANCE) == TIM5))
6347
 
6348
#define IS_TIM_REPETITION_COUNTER_INSTANCE(INSTANCE)    0U
6349
 
6350
#define IS_TIM_CLOCK_DIVISION_INSTANCE(INSTANCE)\
6351
  (((INSTANCE) == TIM2)    || \
6352
   ((INSTANCE) == TIM3)    || \
6353
   ((INSTANCE) == TIM4)    || \
6354
   ((INSTANCE) == TIM5))
6355
 
6356
#define IS_TIM_DMA_INSTANCE(INSTANCE)\
6357
  (((INSTANCE) == TIM2)    || \
6358
   ((INSTANCE) == TIM3)    || \
6359
   ((INSTANCE) == TIM4)    || \
6360
   ((INSTANCE) == TIM5)    || \
6361
   ((INSTANCE) == TIM6)    || \
6362
   ((INSTANCE) == TIM7))
6363
 
6364
#define IS_TIM_DMA_CC_INSTANCE(INSTANCE)\
6365
  (((INSTANCE) == TIM2)    || \
6366
   ((INSTANCE) == TIM3)    || \
6367
   ((INSTANCE) == TIM4)    || \
6368
   ((INSTANCE) == TIM5))
6369
 
6370
#define IS_TIM_COMMUTATION_EVENT_INSTANCE(INSTANCE)     0U
6371
 
6372
#define IS_TIM_ETR_INSTANCE(INSTANCE)  (((INSTANCE) == TIM2)    || \
6373
                                        ((INSTANCE) == TIM3)    || \
6374
                                        ((INSTANCE) == TIM4)    || \
6375
                                        ((INSTANCE) == TIM5))
6376
 
6377
#define IS_TIM_HALL_SENSOR_INTERFACE_INSTANCE(INSTANCE) (((INSTANCE) == TIM2)    || \
6378
                                                         ((INSTANCE) == TIM3)    || \
6379
                                                         ((INSTANCE) == TIM4)    || \
6380
                                                         ((INSTANCE) == TIM5))
6381
 
6382
#define IS_TIM_32B_COUNTER_INSTANCE(INSTANCE)           0U
6383
 
6384
/****************************** END TIM Instances *****************************/
6385
 
6386
 
6387
/******************** USART Instances : Synchronous mode **********************/                                          
6388
#define IS_USART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6389
                                     ((INSTANCE) == USART2) || \
6390
                                     ((INSTANCE) == USART3))
6391
 
6392
/******************** UART Instances : Asynchronous mode **********************/
6393
#define IS_UART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6394
                                    ((INSTANCE) == USART2) || \
6395
                                    ((INSTANCE) == USART3) || \
6396
                                    ((INSTANCE) == UART4)  || \
6397
                                    ((INSTANCE) == UART5))
6398
 
6399
/******************** UART Instances : Half-Duplex mode **********************/
6400
#define IS_UART_HALFDUPLEX_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6401
                                               ((INSTANCE) == USART2) || \
6402
                                               ((INSTANCE) == USART3) || \
6403
                                               ((INSTANCE) == UART4)  || \
6404
                                               ((INSTANCE) == UART5))
6405
 
6406
/******************** UART Instances : LIN mode **********************/
6407
#define IS_UART_LIN_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6408
                                        ((INSTANCE) == USART2) || \
6409
                                        ((INSTANCE) == USART3) || \
6410
                                        ((INSTANCE) == UART4)  || \
6411
                                        ((INSTANCE) == UART5))
6412
 
6413
/****************** UART Instances : Hardware Flow control ********************/                                    
6414
#define IS_UART_HWFLOW_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6415
                                           ((INSTANCE) == USART2) || \
6416
                                           ((INSTANCE) == USART3))
6417
 
6418
/********************* UART Instances : Smard card mode ***********************/
6419
#define IS_SMARTCARD_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6420
                                         ((INSTANCE) == USART2) || \
6421
                                         ((INSTANCE) == USART3))
6422
 
6423
/*********************** UART Instances : IRDA mode ***************************/
6424
#define IS_IRDA_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6425
                                    ((INSTANCE) == USART2) || \
6426
                                    ((INSTANCE) == USART3) || \
6427
                                    ((INSTANCE) == UART4)  || \
6428
                                    ((INSTANCE) == UART5))
6429
 
6430
/***************** UART Instances : Multi-Processor mode **********************/
6431
#define IS_UART_MULTIPROCESSOR_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6432
                                                   ((INSTANCE) == USART2) || \
6433
                                                   ((INSTANCE) == USART3) || \
6434
                                                   ((INSTANCE) == UART4)  || \
6435
                                                   ((INSTANCE) == UART5))
6436
 
6437
/***************** UART Instances : DMA mode available **********************/
6438
#define IS_UART_DMA_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6439
                                        ((INSTANCE) == USART2) || \
6440
                                        ((INSTANCE) == USART3) || \
6441
                                        ((INSTANCE) == UART4))
6442
 
6443
/****************************** RTC Instances *********************************/
6444
#define IS_RTC_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == RTC)
6445
 
6446
/**************************** WWDG Instances *****************************/
6447
#define IS_WWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == WWDG)
6448
 
6449
 
6450
 
6451
 
6452
#define RCC_HSE_MIN         4000000U
6453
#define RCC_HSE_MAX        16000000U
6454
 
6455
#define RCC_MAX_FREQUENCY  72000000U
6456
 
6457
/**
6458
  * @}
6459
  */
6460
/******************************************************************************/
6461
/*  For a painless codes migration between the STM32F1xx device product       */
6462
/*  lines, the aliases defined below are put in place to overcome the         */
6463
/*  differences in the interrupt handlers and IRQn definitions.               */
6464
/*  No need to update developed interrupt code when moving across             */
6465
/*  product lines within the same STM32F1 Family                              */
6466
/******************************************************************************/
6467
 
6468
/* Aliases for __IRQn */
6469
#define ADC1_2_IRQn        ADC1_IRQn
6470
#define DMA2_Channel4_IRQn DMA2_Channel4_5_IRQn
6471
#define TIM6_DAC_IRQn      TIM6_IRQn
6472
 
6473
 
6474
/* Aliases for __IRQHandler */
6475
#define ADC1_2_IRQHandler        ADC1_IRQHandler
6476
#define DMA2_Channel4_IRQHandler DMA2_Channel4_5_IRQHandler
6477
#define TIM6_DAC_IRQHandler      TIM6_IRQHandler
6478
 
6479
 
6480
/**
6481
  * @}
6482
  */
6483
 
6484
/**
6485
  * @}
6486
  */
6487
 
6488
 
6489
#ifdef __cplusplus
6490
  }
6491
#endif /* __cplusplus */
6492
 
6493
#endif /* __STM32F101xE_H */
6494
 
6495
 
6496
 
6497
  /************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/