Subversion Repositories ScreenTimer

Rev

Details | Last modification | View Log | RSS feed

Rev Author Line No. Line
2 mjames 1
/**
2
  ******************************************************************************
3
  * @file    stm32f051x8.h
4
  * @author  MCD Application Team
5
  * @brief   CMSIS Cortex-M0 Device Peripheral Access Layer Header File.
6
  *          This file contains all the peripheral register's definitions, bits
7
  *          definitions and memory mapping for STM32F0xx devices.            
8
  *            
9
  *          This file contains:
10
  *           - Data structures and the address mapping for all peripherals
11
  *           - Peripheral's registers declarations and bits definition
12
  *           - Macros to access peripheral’s registers hardware
13
  *  
14
  ******************************************************************************
15
  * @attention
16
  *
17
  * <h2><center>&copy; Copyright (c) 2016 STMicroelectronics.
18
  * All rights reserved.</center></h2>
19
  *
20
  * This software component is licensed by ST under BSD 3-Clause license,
21
  * the "License"; You may not use this file except in compliance with the
22
  * License. You may obtain a copy of the License at:
23
  *                        opensource.org/licenses/BSD-3-Clause
24
  *
25
  ******************************************************************************
26
  */
27
 
28
/** @addtogroup CMSIS
29
  * @{
30
  */
31
 
32
/** @addtogroup stm32f051x8
33
  * @{
34
  */
35
 
36
#ifndef __STM32F051x8_H
37
#define __STM32F051x8_H
38
 
39
#ifdef __cplusplus
40
 extern "C" {
41
#endif /* __cplusplus */
42
 
43
/** @addtogroup Configuration_section_for_CMSIS
44
  * @{
45
  */
46
/**
47
 * @brief Configuration of the Cortex-M0 Processor and Core Peripherals
48
 */
49
#define __CM0_REV                 0 /*!< Core Revision r0p0                            */
50
#define __MPU_PRESENT             0 /*!< STM32F0xx do not provide MPU                  */
51
#define __NVIC_PRIO_BITS          2 /*!< STM32F0xx uses 2 Bits for the Priority Levels */
52
#define __Vendor_SysTickConfig    0     /*!< Set to 1 if different SysTick Config is used */
53
 
54
/**
55
  * @}
56
  */
57
 
58
/** @addtogroup Peripheral_interrupt_number_definition
59
  * @{
60
  */
61
 
62
/**
63
 * @brief STM32F0xx Interrupt Number Definition, according to the selected device
64
 *        in @ref Library_configuration_section
65
 */
66
 
67
/*!< Interrupt Number Definition */
68
typedef enum
69
{
70
/******  Cortex-M0 Processor Exceptions Numbers **************************************************************/
71
  NonMaskableInt_IRQn         = -14,    /*!< 2 Non Maskable Interrupt                                        */
72
  HardFault_IRQn              = -13,    /*!< 3 Cortex-M0 Hard Fault Interrupt                                */
73
  SVC_IRQn                    = -5,     /*!< 11 Cortex-M0 SV Call Interrupt                                  */
74
  PendSV_IRQn                 = -2,     /*!< 14 Cortex-M0 Pend SV Interrupt                                  */
75
  SysTick_IRQn                = -1,     /*!< 15 Cortex-M0 System Tick Interrupt                              */
76
 
77
/******  STM32F0 specific Interrupt Numbers ******************************************************************/
78
  WWDG_IRQn                   = 0,      /*!< Window WatchDog Interrupt                               */
79
  PVD_IRQn                    = 1,      /*!< PVD Interrupt through EXTI Lines 16                             */
80
  RTC_IRQn                    = 2,      /*!< RTC Interrupt through EXTI Lines 17, 19 and 20                  */
81
  FLASH_IRQn                  = 3,      /*!< FLASH global Interrupt                                          */
82
  RCC_IRQn                    = 4,      /*!< RCC global Interrupt                                            */
83
  EXTI0_1_IRQn                = 5,      /*!< EXTI Line 0 and 1 Interrupt                                     */
84
  EXTI2_3_IRQn                = 6,      /*!< EXTI Line 2 and 3 Interrupt                                     */
85
  EXTI4_15_IRQn               = 7,      /*!< EXTI Line 4 to 15 Interrupt                                     */
86
  TSC_IRQn                    = 8,      /*!< Touch Sensing Controller Interrupts                             */
87
  DMA1_Channel1_IRQn          = 9,      /*!< DMA1 Channel 1 Interrupt                                        */
88
  DMA1_Channel2_3_IRQn        = 10,     /*!< DMA1 Channel 2 and Channel 3 Interrupt                          */
89
  DMA1_Channel4_5_IRQn        = 11,     /*!< DMA1 Channel 4 and Channel 5 Interrupt                          */
90
  ADC1_COMP_IRQn              = 12,     /*!< ADC1 and COMP interrupts (ADC interrupt combined with EXTI Lines 21 and 22 */
91
  TIM1_BRK_UP_TRG_COM_IRQn    = 13,     /*!< TIM1 Break, Update, Trigger and Commutation Interrupt           */
92
  TIM1_CC_IRQn                = 14,     /*!< TIM1 Capture Compare Interrupt                                  */
93
  TIM2_IRQn                   = 15,     /*!< TIM2 global Interrupt                                           */
94
  TIM3_IRQn                   = 16,     /*!< TIM3 global Interrupt                                           */
95
  TIM6_DAC_IRQn               = 17,     /*!< TIM6 global and DAC channel underrun error Interrupt            */
96
  TIM14_IRQn                  = 19,     /*!< TIM14 global Interrupt                                          */
97
  TIM15_IRQn                  = 20,     /*!< TIM15 global Interrupt                                          */
98
  TIM16_IRQn                  = 21,     /*!< TIM16 global Interrupt                                          */
99
  TIM17_IRQn                  = 22,     /*!< TIM17 global Interrupt                                          */
100
  I2C1_IRQn                   = 23,     /*!< I2C1 Event Interrupt & EXTI Line23 Interrupt (I2C1 wakeup)      */
101
  I2C2_IRQn                   = 24,     /*!< I2C2 Event Interrupt                                            */
102
  SPI1_IRQn                   = 25,     /*!< SPI1 global Interrupt                                           */
103
  SPI2_IRQn                   = 26,     /*!< SPI2 global Interrupt                                           */
104
  USART1_IRQn                 = 27,     /*!< USART1 global Interrupt & EXTI Line25 Interrupt (USART1 wakeup) */
105
  USART2_IRQn                 = 28,     /*!< USART2 global Interrupt                                         */
106
  CEC_CAN_IRQn                = 30      /*!< CEC and CAN global Interrupts & EXTI Line27 Interrupt           */
107
} IRQn_Type;
108
 
109
/**
110
  * @}
111
  */
112
 
113
#include "core_cm0.h"            /* Cortex-M0 processor and core peripherals */
114
#include "system_stm32f0xx.h"    /* STM32F0xx System Header */
115
#include <stdint.h>
116
 
117
/** @addtogroup Peripheral_registers_structures
118
  * @{
119
  */
120
 
121
/**
122
  * @brief Analog to Digital Converter
123
  */
124
 
125
typedef struct
126
{
127
  __IO uint32_t ISR;          /*!< ADC interrupt and status register,             Address offset: 0x00 */
128
  __IO uint32_t IER;          /*!< ADC interrupt enable register,                 Address offset: 0x04 */
129
  __IO uint32_t CR;           /*!< ADC control register,                          Address offset: 0x08 */
130
  __IO uint32_t CFGR1;        /*!< ADC configuration register 1,                  Address offset: 0x0C */
131
  __IO uint32_t CFGR2;        /*!< ADC configuration register 2,                  Address offset: 0x10 */
132
  __IO uint32_t SMPR;         /*!< ADC sampling time register,                    Address offset: 0x14 */
133
       uint32_t RESERVED1;    /*!< Reserved,                                                      0x18 */
134
       uint32_t RESERVED2;    /*!< Reserved,                                                      0x1C */
135
  __IO uint32_t TR;           /*!< ADC analog watchdog 1 threshold register,      Address offset: 0x20 */
136
       uint32_t RESERVED3;    /*!< Reserved,                                                      0x24 */
137
  __IO uint32_t CHSELR;       /*!< ADC group regular sequencer register,          Address offset: 0x28 */
138
       uint32_t RESERVED4[5]; /*!< Reserved,                                                      0x2C */
139
  __IO uint32_t DR;           /*!< ADC group regular data register,               Address offset: 0x40 */
140
} ADC_TypeDef;
141
 
142
typedef struct
143
{
144
  __IO uint32_t CCR;          /*!< ADC common configuration register,             Address offset: ADC1 base address + 0x308 */
145
} ADC_Common_TypeDef;
146
 
147
/**
148
  * @brief HDMI-CEC
149
  */
150
 
151
typedef struct
152
{
153
  __IO uint32_t CR;           /*!< CEC control register,                                       Address offset:0x00 */
154
  __IO uint32_t CFGR;         /*!< CEC configuration register,                                 Address offset:0x04 */
155
  __IO uint32_t TXDR;         /*!< CEC Tx data register ,                                      Address offset:0x08 */
156
  __IO uint32_t RXDR;         /*!< CEC Rx Data Register,                                       Address offset:0x0C */
157
  __IO uint32_t ISR;          /*!< CEC Interrupt and Status Register,                          Address offset:0x10 */
158
  __IO uint32_t IER;          /*!< CEC interrupt enable register,                              Address offset:0x14 */
159
}CEC_TypeDef;
160
 
161
/**
162
  * @brief Comparator
163
  */
164
 
165
typedef struct
166
{
167
  __IO uint16_t CSR;         /*!< COMP control and status register,                                                 Address offset: 0x00 */
168
} COMP_TypeDef;
169
 
170
typedef struct
171
{
172
  __IO uint32_t CSR;         /*!< COMP control and status register, used for bits common to several COMP instances, Address offset: 0x00 */
173
} COMP_Common_TypeDef;
174
 
175
/* Legacy defines */
176
typedef struct
177
{
178
  __IO uint32_t CSR;         /*!< Kept for legacy purpose. Use structure 'COMP_Common_TypeDef'. */
179
}COMP1_2_TypeDef;
180
 
181
/**
182
  * @brief CRC calculation unit
183
  */
184
 
185
typedef struct
186
{
187
  __IO uint32_t DR;          /*!< CRC Data register,                           Address offset: 0x00 */
188
  __IO uint8_t  IDR;         /*!< CRC Independent data register,               Address offset: 0x04 */
189
  uint8_t       RESERVED0;   /*!< Reserved,                                                    0x05 */
190
  uint16_t      RESERVED1;   /*!< Reserved,                                                    0x06 */
191
  __IO uint32_t CR;          /*!< CRC Control register,                        Address offset: 0x08 */
192
  uint32_t      RESERVED2;   /*!< Reserved,                                                    0x0C */
193
  __IO uint32_t INIT;        /*!< Initial CRC value register,                  Address offset: 0x10 */
194
  __IO uint32_t RESERVED3;   /*!< Reserved,                                                    0x14 */
195
} CRC_TypeDef;
196
 
197
/**
198
  * @brief Digital to Analog Converter
199
  */
200
 
201
typedef struct
202
{
203
  __IO uint32_t CR;           /*!< DAC control register,                                     Address offset: 0x00 */
204
  __IO uint32_t SWTRIGR;      /*!< DAC software trigger register,                            Address offset: 0x04 */
205
  __IO uint32_t DHR12R1;      /*!< DAC channel1 12-bit right-aligned data holding register,  Address offset: 0x08 */
206
  __IO uint32_t DHR12L1;      /*!< DAC channel1 12-bit left aligned data holding register,   Address offset: 0x0C */
207
  __IO uint32_t DHR8R1;       /*!< DAC channel1 8-bit right aligned data holding register,   Address offset: 0x10 */
208
  uint32_t      RESERVED1[6]; /*!< Reserved,                                                 Address offset: 0x14 to 0x28  */
209
  __IO uint32_t DOR1;         /*!< DAC channel1 data output register,                        Address offset: 0x2C */
210
  uint32_t      RESERVED2;    /*!< Reserved,                                                 Address offset: 0x30 */
211
  __IO uint32_t SR;           /*!< DAC status register,                                      Address offset: 0x34 */
212
} DAC_TypeDef;
213
 
214
/**
215
  * @brief Debug MCU
216
  */
217
 
218
typedef struct
219
{
220
  __IO uint32_t IDCODE;       /*!< MCU device ID code,                          Address offset: 0x00 */
221
  __IO uint32_t CR;           /*!< Debug MCU configuration register,            Address offset: 0x04 */
222
  __IO uint32_t APB1FZ;       /*!< Debug MCU APB1 freeze register,              Address offset: 0x08 */
223
  __IO uint32_t APB2FZ;       /*!< Debug MCU APB2 freeze register,              Address offset: 0x0C */
224
}DBGMCU_TypeDef;
225
 
226
/**
227
  * @brief DMA Controller
228
  */
229
 
230
typedef struct
231
{
232
  __IO uint32_t CCR;          /*!< DMA channel x configuration register        */
233
  __IO uint32_t CNDTR;        /*!< DMA channel x number of data register       */
234
  __IO uint32_t CPAR;         /*!< DMA channel x peripheral address register   */
235
  __IO uint32_t CMAR;         /*!< DMA channel x memory address register       */
236
} DMA_Channel_TypeDef;
237
 
238
typedef struct
239
{
240
  __IO uint32_t ISR;          /*!< DMA interrupt status register,               Address offset: 0x00 */
241
  __IO uint32_t IFCR;         /*!< DMA interrupt flag clear register,           Address offset: 0x04 */
242
} DMA_TypeDef;
243
 
244
/**
245
  * @brief External Interrupt/Event Controller
246
  */
247
 
248
typedef struct
249
{
250
  __IO uint32_t IMR;          /*!<EXTI Interrupt mask register,                 Address offset: 0x00 */
251
  __IO uint32_t EMR;          /*!<EXTI Event mask register,                     Address offset: 0x04 */
252
  __IO uint32_t RTSR;         /*!<EXTI Rising trigger selection register ,      Address offset: 0x08 */
253
  __IO uint32_t FTSR;         /*!<EXTI Falling trigger selection register,      Address offset: 0x0C */
254
  __IO uint32_t SWIER;        /*!<EXTI Software interrupt event register,       Address offset: 0x10 */
255
  __IO uint32_t PR;           /*!<EXTI Pending register,                        Address offset: 0x14 */
256
} EXTI_TypeDef;
257
 
258
/**
259
  * @brief FLASH Registers
260
  */
261
typedef struct
262
{
263
  __IO uint32_t ACR;          /*!<FLASH access control register,                 Address offset: 0x00 */
264
  __IO uint32_t KEYR;         /*!<FLASH key register,                            Address offset: 0x04 */
265
  __IO uint32_t OPTKEYR;      /*!<FLASH OPT key register,                        Address offset: 0x08 */
266
  __IO uint32_t SR;           /*!<FLASH status register,                         Address offset: 0x0C */
267
  __IO uint32_t CR;           /*!<FLASH control register,                        Address offset: 0x10 */
268
  __IO uint32_t AR;           /*!<FLASH address register,                        Address offset: 0x14 */
269
  __IO uint32_t RESERVED;     /*!< Reserved,                                                     0x18 */
270
  __IO uint32_t OBR;          /*!<FLASH option bytes register,                   Address offset: 0x1C */
271
  __IO uint32_t WRPR;         /*!<FLASH option bytes register,                   Address offset: 0x20 */
272
} FLASH_TypeDef;
273
 
274
/**
275
  * @brief Option Bytes Registers
276
  */
277
typedef struct
278
{
279
  __IO uint16_t RDP;          /*!< FLASH option byte Read protection,             Address offset: 0x00 */
280
  __IO uint16_t USER;         /*!< FLASH option byte user options,                Address offset: 0x02 */
281
  __IO uint16_t DATA0;        /*!< User data byte 0 (stored in FLASH_OBR[23:16]), Address offset: 0x04 */
282
  __IO uint16_t DATA1;        /*!< User data byte 1 (stored in FLASH_OBR[31:24]), Address offset: 0x06 */
283
  __IO uint16_t WRP0;         /*!< FLASH option byte write protection 0,          Address offset: 0x08 */
284
  __IO uint16_t WRP1;         /*!< FLASH option byte write protection 1,          Address offset: 0x0A */
285
} OB_TypeDef;
286
 
287
/**
288
  * @brief General Purpose I/O
289
  */
290
 
291
typedef struct
292
{
293
  __IO uint32_t MODER;        /*!< GPIO port mode register,                     Address offset: 0x00      */
294
  __IO uint32_t OTYPER;       /*!< GPIO port output type register,              Address offset: 0x04      */
295
  __IO uint32_t OSPEEDR;      /*!< GPIO port output speed register,             Address offset: 0x08      */
296
  __IO uint32_t PUPDR;        /*!< GPIO port pull-up/pull-down register,        Address offset: 0x0C      */
297
  __IO uint32_t IDR;          /*!< GPIO port input data register,               Address offset: 0x10      */
298
  __IO uint32_t ODR;          /*!< GPIO port output data register,              Address offset: 0x14      */
299
  __IO uint32_t BSRR;         /*!< GPIO port bit set/reset register,      Address offset: 0x1A */
300
  __IO uint32_t LCKR;         /*!< GPIO port configuration lock register,       Address offset: 0x1C      */
301
  __IO uint32_t AFR[2];       /*!< GPIO alternate function low register,  Address offset: 0x20-0x24 */
302
  __IO uint32_t BRR;          /*!< GPIO bit reset register,                     Address offset: 0x28      */
303
} GPIO_TypeDef;
304
 
305
/**
306
  * @brief SysTem Configuration
307
  */
308
 
309
typedef struct
310
{
311
  __IO uint32_t CFGR1;       /*!< SYSCFG configuration register 1,                           Address offset: 0x00 */
312
       uint32_t RESERVED;    /*!< Reserved,                                                                  0x04 */
313
  __IO uint32_t EXTICR[4];   /*!< SYSCFG external interrupt configuration register,     Address offset: 0x14-0x08 */
314
  __IO uint32_t CFGR2;       /*!< SYSCFG configuration register 2,                           Address offset: 0x18 */
315
} SYSCFG_TypeDef;
316
 
317
/**
318
  * @brief Inter-integrated Circuit Interface
319
  */
320
 
321
typedef struct
322
{
323
  __IO uint32_t CR1;          /*!< I2C Control register 1,                      Address offset: 0x00 */
324
  __IO uint32_t CR2;          /*!< I2C Control register 2,                      Address offset: 0x04 */
325
  __IO uint32_t OAR1;     /*!< I2C Own address 1 register,        Address offset: 0x08 */
326
  __IO uint32_t OAR2;     /*!< I2C Own address 2 register,        Address offset: 0x0C */
327
  __IO uint32_t TIMINGR;  /*!< I2C Timing register,               Address offset: 0x10 */
328
  __IO uint32_t TIMEOUTR; /*!< I2C Timeout register,              Address offset: 0x14 */
329
  __IO uint32_t ISR;      /*!< I2C Interrupt and status register, Address offset: 0x18 */
330
  __IO uint32_t ICR;      /*!< I2C Interrupt clear register,      Address offset: 0x1C */
331
  __IO uint32_t PECR;     /*!< I2C PEC register,                  Address offset: 0x20 */
332
  __IO uint32_t RXDR;     /*!< I2C Receive data register,         Address offset: 0x24 */
333
  __IO uint32_t TXDR;     /*!< I2C Transmit data register,        Address offset: 0x28 */
334
} I2C_TypeDef;
335
 
336
/**
337
  * @brief Independent WATCHDOG
338
  */
339
 
340
typedef struct
341
{
342
  __IO uint32_t KR;   /*!< IWDG Key register,       Address offset: 0x00 */
343
  __IO uint32_t PR;   /*!< IWDG Prescaler register, Address offset: 0x04 */
344
  __IO uint32_t RLR;  /*!< IWDG Reload register,    Address offset: 0x08 */
345
  __IO uint32_t SR;   /*!< IWDG Status register,    Address offset: 0x0C */
346
  __IO uint32_t WINR; /*!< IWDG Window register,    Address offset: 0x10 */
347
} IWDG_TypeDef;
348
 
349
/**
350
  * @brief Power Control
351
  */
352
 
353
typedef struct
354
{
355
  __IO uint32_t CR;   /*!< PWR power control register,                          Address offset: 0x00 */
356
  __IO uint32_t CSR;  /*!< PWR power control/status register,                   Address offset: 0x04 */
357
} PWR_TypeDef;
358
 
359
/**
360
  * @brief Reset and Clock Control
361
  */
362
 
363
typedef struct
364
{
365
  __IO uint32_t CR;            /*!< RCC clock control register,                                   Address offset: 0x00 */
366
  __IO uint32_t CFGR;       /*!< RCC clock configuration register,                            Address offset: 0x04 */
367
  __IO uint32_t CIR;        /*!< RCC clock interrupt register,                                Address offset: 0x08 */
368
  __IO uint32_t APB2RSTR;   /*!< RCC APB2 peripheral reset register,                          Address offset: 0x0C */
369
  __IO uint32_t APB1RSTR;   /*!< RCC APB1 peripheral reset register,                          Address offset: 0x10 */
370
  __IO uint32_t AHBENR;     /*!< RCC AHB peripheral clock register,                           Address offset: 0x14 */
371
  __IO uint32_t APB2ENR;    /*!< RCC APB2 peripheral clock enable register,                   Address offset: 0x18 */
372
  __IO uint32_t APB1ENR;    /*!< RCC APB1 peripheral clock enable register,                   Address offset: 0x1C */
373
  __IO uint32_t BDCR;       /*!< RCC Backup domain control register,                          Address offset: 0x20 */
374
  __IO uint32_t CSR;        /*!< RCC clock control & status register,                         Address offset: 0x24 */
375
  __IO uint32_t AHBRSTR;    /*!< RCC AHB peripheral reset register,                           Address offset: 0x28 */
376
  __IO uint32_t CFGR2;      /*!< RCC clock configuration register 2,                          Address offset: 0x2C */
377
  __IO uint32_t CFGR3;      /*!< RCC clock configuration register 3,                          Address offset: 0x30 */
378
  __IO uint32_t CR2;        /*!< RCC clock control register 2,                                Address offset: 0x34 */
379
} RCC_TypeDef;
380
 
381
/**
382
  * @brief Real-Time Clock
383
  */
384
typedef struct
385
{
386
  __IO uint32_t TR;         /*!< RTC time register,                                         Address offset: 0x00 */
387
  __IO uint32_t DR;         /*!< RTC date register,                                         Address offset: 0x04 */
388
  __IO uint32_t CR;         /*!< RTC control register,                                      Address offset: 0x08 */                                                                                            
389
  __IO uint32_t ISR;        /*!< RTC initialization and status register,                    Address offset: 0x0C */
390
  __IO uint32_t PRER;       /*!< RTC prescaler register,                                    Address offset: 0x10 */
391
       uint32_t RESERVED1;  /*!< Reserved,                                                  Address offset: 0x14 */
392
       uint32_t RESERVED2;  /*!< Reserved,                                                  Address offset: 0x18 */
393
  __IO uint32_t ALRMAR;     /*!< RTC alarm A register,                                      Address offset: 0x1C */
394
       uint32_t RESERVED3;  /*!< Reserved,                                                  Address offset: 0x20 */
395
  __IO uint32_t WPR;        /*!< RTC write protection register,                             Address offset: 0x24 */
396
  __IO uint32_t SSR;        /*!< RTC sub second register,                                   Address offset: 0x28 */
397
  __IO uint32_t SHIFTR;     /*!< RTC shift control register,                                Address offset: 0x2C */
398
  __IO uint32_t TSTR;       /*!< RTC time stamp time register,                              Address offset: 0x30 */
399
  __IO uint32_t TSDR;       /*!< RTC time stamp date register,                              Address offset: 0x34 */
400
  __IO uint32_t TSSSR;      /*!< RTC time-stamp sub second register,                        Address offset: 0x38 */
401
  __IO uint32_t CALR;       /*!< RTC calibration register,                                  Address offset: 0x3C */
402
  __IO uint32_t TAFCR;      /*!< RTC tamper and alternate function configuration register,  Address offset: 0x40 */
403
  __IO uint32_t ALRMASSR;   /*!< RTC alarm A sub second register,                           Address offset: 0x44 */
404
       uint32_t RESERVED4;  /*!< Reserved,                                                  Address offset: 0x48 */
405
       uint32_t RESERVED5;  /*!< Reserved,                                                  Address offset: 0x4C */
406
  __IO uint32_t BKP0R;      /*!< RTC backup register 0,                                     Address offset: 0x50 */
407
  __IO uint32_t BKP1R;      /*!< RTC backup register 1,                                     Address offset: 0x54 */
408
  __IO uint32_t BKP2R;      /*!< RTC backup register 2,                                     Address offset: 0x58 */
409
  __IO uint32_t BKP3R;      /*!< RTC backup register 3,                                     Address offset: 0x5C */
410
  __IO uint32_t BKP4R;      /*!< RTC backup register 4,                                     Address offset: 0x60 */
411
} RTC_TypeDef;
412
 
413
/**
414
  * @brief Serial Peripheral Interface
415
  */
416
 
417
typedef struct
418
{
419
  __IO uint32_t CR1;        /*!< SPI Control register 1 (not used in I2S mode),      Address offset: 0x00 */
420
  __IO uint32_t CR2;        /*!< SPI Control register 2,                             Address offset: 0x04 */
421
  __IO uint32_t SR;         /*!< SPI Status register,                                Address offset: 0x08 */
422
  __IO uint32_t DR;         /*!< SPI data register,                                  Address offset: 0x0C */
423
  __IO uint32_t CRCPR;      /*!< SPI CRC polynomial register (not used in I2S mode), Address offset: 0x10 */
424
  __IO uint32_t RXCRCR;     /*!< SPI Rx CRC register (not used in I2S mode),         Address offset: 0x14 */
425
  __IO uint32_t TXCRCR;     /*!< SPI Tx CRC register (not used in I2S mode),         Address offset: 0x18 */
426
  __IO uint32_t I2SCFGR;    /*!< SPI_I2S configuration register,                     Address offset: 0x1C */
427
  __IO uint32_t I2SPR;      /*!< SPI_I2S prescaler register,                         Address offset: 0x20 */
428
} SPI_TypeDef;
429
 
430
/**
431
  * @brief TIM
432
  */
433
typedef struct
434
{
435
  __IO uint32_t CR1;          /*!< TIM control register 1,              Address offset: 0x00 */
436
  __IO uint32_t CR2;          /*!< TIM control register 2,              Address offset: 0x04 */
437
  __IO uint32_t SMCR;         /*!< TIM slave Mode Control register,     Address offset: 0x08 */
438
  __IO uint32_t DIER;         /*!< TIM DMA/interrupt enable register,   Address offset: 0x0C */
439
  __IO uint32_t SR;           /*!< TIM status register,                 Address offset: 0x10 */
440
  __IO uint32_t EGR;          /*!< TIM event generation register,       Address offset: 0x14 */
441
  __IO uint32_t CCMR1;        /*!< TIM capture/compare mode register 1, Address offset: 0x18 */
442
  __IO uint32_t CCMR2;        /*!< TIM capture/compare mode register 2, Address offset: 0x1C */
443
  __IO uint32_t CCER;         /*!< TIM capture/compare enable register, Address offset: 0x20 */
444
  __IO uint32_t CNT;          /*!< TIM counter register,                Address offset: 0x24 */
445
  __IO uint32_t PSC;          /*!< TIM prescaler register,              Address offset: 0x28 */
446
  __IO uint32_t ARR;          /*!< TIM auto-reload register,            Address offset: 0x2C */
447
  __IO uint32_t RCR;             /*!< TIM  repetition counter register,            Address offset: 0x30 */
448
  __IO uint32_t CCR1;         /*!< TIM capture/compare register 1,      Address offset: 0x34 */    
449
  __IO uint32_t CCR2;         /*!< TIM capture/compare register 2,      Address offset: 0x38 */    
450
  __IO uint32_t CCR3;         /*!< TIM capture/compare register 3,      Address offset: 0x3C */
451
  __IO uint32_t CCR4;         /*!< TIM capture/compare register 4,      Address offset: 0x40 */
452
  __IO uint32_t BDTR;            /*!< TIM break and dead-time register,            Address offset: 0x44 */
453
  __IO uint32_t DCR;          /*!< TIM DMA control register,            Address offset: 0x48 */
454
  __IO uint32_t DMAR;            /*!< TIM DMA address for full transfer register,  Address offset: 0x4C */
455
  __IO uint32_t OR;           /*!< TIM option register,                 Address offset: 0x50 */
456
} TIM_TypeDef;
457
 
458
/**
459
  * @brief Touch Sensing Controller (TSC)
460
  */
461
typedef struct
462
{
463
  __IO uint32_t CR;        /*!< TSC control register,                                     Address offset: 0x00 */
464
  __IO uint32_t IER;       /*!< TSC interrupt enable register,                            Address offset: 0x04 */
465
  __IO uint32_t ICR;       /*!< TSC interrupt clear register,                             Address offset: 0x08 */
466
  __IO uint32_t ISR;       /*!< TSC interrupt status register,                            Address offset: 0x0C */
467
  __IO uint32_t IOHCR;     /*!< TSC I/O hysteresis control register,                      Address offset: 0x10 */
468
       uint32_t RESERVED1; /*!< Reserved,                                                 Address offset: 0x14 */
469
  __IO uint32_t IOASCR;    /*!< TSC I/O analog switch control register,                   Address offset: 0x18 */
470
       uint32_t RESERVED2; /*!< Reserved,                                                 Address offset: 0x1C */
471
  __IO uint32_t IOSCR;     /*!< TSC I/O sampling control register,                        Address offset: 0x20 */
472
       uint32_t RESERVED3; /*!< Reserved,                                                 Address offset: 0x24 */
473
  __IO uint32_t IOCCR;     /*!< TSC I/O channel control register,                         Address offset: 0x28 */
474
       uint32_t RESERVED4; /*!< Reserved,                                                 Address offset: 0x2C */
475
  __IO uint32_t IOGCSR;    /*!< TSC I/O group control status register,                    Address offset: 0x30 */
476
  __IO uint32_t IOGXCR[8]; /*!< TSC I/O group x counter register,                         Address offset: 0x34-50 */
477
}TSC_TypeDef;
478
 
479
/**
480
  * @brief Universal Synchronous Asynchronous Receiver Transmitter
481
  */
482
 
483
typedef struct
484
{
485
  __IO uint32_t CR1;    /*!< USART Control register 1,                 Address offset: 0x00 */
486
  __IO uint32_t CR2;    /*!< USART Control register 2,                 Address offset: 0x04 */
487
  __IO uint32_t CR3;    /*!< USART Control register 3,                 Address offset: 0x08 */
488
  __IO uint32_t BRR;    /*!< USART Baud rate register,                 Address offset: 0x0C */
489
  __IO uint32_t GTPR;   /*!< USART Guard time and prescaler register,  Address offset: 0x10 */
490
  __IO uint32_t RTOR;   /*!< USART Receiver Time Out register,         Address offset: 0x14 */  
491
  __IO uint32_t RQR;    /*!< USART Request register,                   Address offset: 0x18 */
492
  __IO uint32_t ISR;    /*!< USART Interrupt and status register,      Address offset: 0x1C */
493
  __IO uint32_t ICR;    /*!< USART Interrupt flag Clear register,      Address offset: 0x20 */
494
  __IO uint16_t RDR;    /*!< USART Receive Data register,              Address offset: 0x24 */
495
  uint16_t  RESERVED1;  /*!< Reserved, 0x26                                                 */
496
  __IO uint16_t TDR;    /*!< USART Transmit Data register,             Address offset: 0x28 */
497
  uint16_t  RESERVED2;  /*!< Reserved, 0x2A                                                 */
498
} USART_TypeDef;
499
 
500
/**
501
  * @brief Window WATCHDOG
502
  */
503
typedef struct
504
{
505
  __IO uint32_t CR;   /*!< WWDG Control register,       Address offset: 0x00 */
506
  __IO uint32_t CFR;  /*!< WWDG Configuration register, Address offset: 0x04 */
507
  __IO uint32_t SR;   /*!< WWDG Status register,        Address offset: 0x08 */
508
} WWDG_TypeDef;
509
 
510
/**
511
  * @}
512
  */
513
 
514
/** @addtogroup Peripheral_memory_map
515
  * @{
516
  */
517
 
518
#define FLASH_BASE            0x08000000UL              /*!< FLASH base address in the alias region */
519
#define FLASH_BANK1_END       0x0800FFFFUL /*!< FLASH END address of bank1 */
520
#define SRAM_BASE             0x20000000UL              /*!< SRAM base address in the alias region */
521
#define PERIPH_BASE           0x40000000UL              /*!< Peripheral base address in the alias region */
522
 
523
/*!< Peripheral memory map */
524
#define APBPERIPH_BASE        PERIPH_BASE
525
#define AHBPERIPH_BASE        (PERIPH_BASE + 0x00020000UL)
526
#define AHB2PERIPH_BASE       (PERIPH_BASE + 0x08000000UL)
527
 
528
/*!< APB peripherals */
529
#define TIM2_BASE             (APBPERIPH_BASE + 0x00000000UL)
530
#define TIM3_BASE             (APBPERIPH_BASE + 0x00000400UL)
531
#define TIM6_BASE             (APBPERIPH_BASE + 0x00001000UL)
532
#define TIM14_BASE            (APBPERIPH_BASE + 0x00002000UL)
533
#define RTC_BASE              (APBPERIPH_BASE + 0x00002800UL)
534
#define WWDG_BASE             (APBPERIPH_BASE + 0x00002C00UL)
535
#define IWDG_BASE             (APBPERIPH_BASE + 0x00003000UL)
536
#define SPI2_BASE             (APBPERIPH_BASE + 0x00003800UL)
537
#define USART2_BASE           (APBPERIPH_BASE + 0x00004400UL)
538
#define I2C1_BASE             (APBPERIPH_BASE + 0x00005400UL)
539
#define I2C2_BASE             (APBPERIPH_BASE + 0x00005800UL)
540
#define PWR_BASE              (APBPERIPH_BASE + 0x00007000UL)
541
#define DAC_BASE              (APBPERIPH_BASE + 0x00007400UL)
542
 
543
#define CEC_BASE              (APBPERIPH_BASE + 0x00007800UL)
544
 
545
#define SYSCFG_BASE           (APBPERIPH_BASE + 0x00010000UL)
546
#define COMP_BASE             (APBPERIPH_BASE + 0x0001001CUL)
547
#define EXTI_BASE             (APBPERIPH_BASE + 0x00010400UL)
548
#define ADC1_BASE             (APBPERIPH_BASE + 0x00012400UL)
549
#define ADC_BASE              (APBPERIPH_BASE + 0x00012708UL)
550
#define TIM1_BASE             (APBPERIPH_BASE + 0x00012C00UL)
551
#define SPI1_BASE             (APBPERIPH_BASE + 0x00013000UL)
552
#define USART1_BASE           (APBPERIPH_BASE + 0x00013800UL)
553
#define TIM15_BASE            (APBPERIPH_BASE + 0x00014000UL)
554
#define TIM16_BASE            (APBPERIPH_BASE + 0x00014400UL)
555
#define TIM17_BASE            (APBPERIPH_BASE + 0x00014800UL)
556
#define DBGMCU_BASE           (APBPERIPH_BASE + 0x00015800UL)
557
 
558
/*!< AHB peripherals */
559
#define DMA1_BASE             (AHBPERIPH_BASE + 0x00000000UL)
560
#define DMA1_Channel1_BASE    (DMA1_BASE + 0x00000008UL)
561
#define DMA1_Channel2_BASE    (DMA1_BASE + 0x0000001CUL)
562
#define DMA1_Channel3_BASE    (DMA1_BASE + 0x00000030UL)
563
#define DMA1_Channel4_BASE    (DMA1_BASE + 0x00000044UL)
564
#define DMA1_Channel5_BASE    (DMA1_BASE + 0x00000058UL)
565
 
566
#define RCC_BASE              (AHBPERIPH_BASE + 0x00001000UL)
567
#define FLASH_R_BASE          (AHBPERIPH_BASE + 0x00002000UL) /*!< FLASH registers base address */
568
#define OB_BASE               0x1FFFF800UL       /*!< FLASH Option Bytes base address */
569
#define FLASHSIZE_BASE        0x1FFFF7CCUL       /*!< FLASH Size register base address */
570
#define UID_BASE              0x1FFFF7ACUL       /*!< Unique device ID register base address */
571
#define CRC_BASE              (AHBPERIPH_BASE + 0x00003000UL)
572
#define TSC_BASE              (AHBPERIPH_BASE + 0x00004000UL)
573
 
574
/*!< AHB2 peripherals */
575
#define GPIOA_BASE            (AHB2PERIPH_BASE + 0x00000000UL)
576
#define GPIOB_BASE            (AHB2PERIPH_BASE + 0x00000400UL)
577
#define GPIOC_BASE            (AHB2PERIPH_BASE + 0x00000800UL)
578
#define GPIOD_BASE            (AHB2PERIPH_BASE + 0x00000C00UL)
579
#define GPIOF_BASE            (AHB2PERIPH_BASE + 0x00001400UL)
580
 
581
/**
582
  * @}
583
  */
584
 
585
/** @addtogroup Peripheral_declaration
586
  * @{
587
  */  
588
 
589
#define TIM2                ((TIM_TypeDef *) TIM2_BASE)
590
#define TIM3                ((TIM_TypeDef *) TIM3_BASE)
591
#define TIM6                ((TIM_TypeDef *) TIM6_BASE)
592
#define TIM14               ((TIM_TypeDef *) TIM14_BASE)
593
#define RTC                 ((RTC_TypeDef *) RTC_BASE)
594
#define WWDG                ((WWDG_TypeDef *) WWDG_BASE)
595
#define IWDG                ((IWDG_TypeDef *) IWDG_BASE)
596
#define USART2              ((USART_TypeDef *) USART2_BASE)
597
#define I2C1                ((I2C_TypeDef *) I2C1_BASE)
598
#define I2C2                ((I2C_TypeDef *) I2C2_BASE)
599
#define PWR                 ((PWR_TypeDef *) PWR_BASE)
600
#define DAC1                ((DAC_TypeDef *) DAC_BASE)
601
#define DAC                 ((DAC_TypeDef *) DAC_BASE) /* Kept for legacy purpose */
602
#define CEC                 ((CEC_TypeDef *) CEC_BASE)
603
#define SYSCFG              ((SYSCFG_TypeDef *) SYSCFG_BASE)
604
#define COMP1               ((COMP_TypeDef *) COMP_BASE)
605
#define COMP2               ((COMP_TypeDef *) (COMP_BASE + 0x00000002))
606
#define COMP12_COMMON       ((COMP_Common_TypeDef *) COMP_BASE)
607
#define COMP                ((COMP1_2_TypeDef *) COMP_BASE) /* Kept for legacy purpose */
608
#define EXTI                ((EXTI_TypeDef *) EXTI_BASE)
609
#define ADC1                ((ADC_TypeDef *) ADC1_BASE)
610
#define ADC1_COMMON         ((ADC_Common_TypeDef *) ADC_BASE)
611
#define ADC                 ((ADC_Common_TypeDef *) ADC_BASE) /* Kept for legacy purpose */
612
#define TIM1                ((TIM_TypeDef *) TIM1_BASE)
613
#define SPI1                ((SPI_TypeDef *) SPI1_BASE)
614
#define SPI2                ((SPI_TypeDef *) SPI2_BASE)
615
#define USART1              ((USART_TypeDef *) USART1_BASE)
616
#define TIM15               ((TIM_TypeDef *) TIM15_BASE)
617
#define TIM16               ((TIM_TypeDef *) TIM16_BASE)
618
#define TIM17               ((TIM_TypeDef *) TIM17_BASE)
619
#define DBGMCU              ((DBGMCU_TypeDef *) DBGMCU_BASE)
620
#define DMA1                ((DMA_TypeDef *) DMA1_BASE)
621
#define DMA1_Channel1       ((DMA_Channel_TypeDef *) DMA1_Channel1_BASE)
622
#define DMA1_Channel2       ((DMA_Channel_TypeDef *) DMA1_Channel2_BASE)
623
#define DMA1_Channel3       ((DMA_Channel_TypeDef *) DMA1_Channel3_BASE)
624
#define DMA1_Channel4       ((DMA_Channel_TypeDef *) DMA1_Channel4_BASE)
625
#define DMA1_Channel5       ((DMA_Channel_TypeDef *) DMA1_Channel5_BASE)
626
#define FLASH               ((FLASH_TypeDef *) FLASH_R_BASE)
627
#define OB                  ((OB_TypeDef *) OB_BASE) 
628
#define RCC                 ((RCC_TypeDef *) RCC_BASE)
629
#define CRC                 ((CRC_TypeDef *) CRC_BASE)
630
#define TSC                 ((TSC_TypeDef *) TSC_BASE)
631
#define GPIOA               ((GPIO_TypeDef *) GPIOA_BASE)
632
#define GPIOB               ((GPIO_TypeDef *) GPIOB_BASE)
633
#define GPIOC               ((GPIO_TypeDef *) GPIOC_BASE)
634
#define GPIOD               ((GPIO_TypeDef *) GPIOD_BASE)
635
#define GPIOF               ((GPIO_TypeDef *) GPIOF_BASE)
636
/**
637
  * @}
638
  */
639
 
640
/** @addtogroup Exported_constants
641
  * @{
642
  */
643
 
644
/** @addtogroup Hardware_Constant_Definition
645
  * @{
646
  */
647
#define LSI_STARTUP_TIME 85U /*!< LSI Maximum startup time in us */
648
 
649
/**
650
  * @}
651
  */
652
 
653
/** @addtogroup Peripheral_Registers_Bits_Definition
654
  * @{
655
  */
656
 
657
/******************************************************************************/
658
/*                         Peripheral Registers Bits Definition               */
659
/******************************************************************************/
660
 
661
/******************************************************************************/
662
/*                                                                            */
663
/*                      Analog to Digital Converter (ADC)                     */
664
/*                                                                            */
665
/******************************************************************************/
666
 
667
/*
668
 * @brief Specific device feature definitions (not present on all devices in the STM32F0 serie)
669
 */
670
#define ADC_CHANNEL_VBAT_SUPPORT                       /*!< ADC feature available only on specific devices: ADC internal channel Vbat */
671
 
672
/********************  Bits definition for ADC_ISR register  ******************/
673
#define ADC_ISR_ADRDY_Pos         (0U)                                         
674
#define ADC_ISR_ADRDY_Msk         (0x1UL << ADC_ISR_ADRDY_Pos)                  /*!< 0x00000001 */
675
#define ADC_ISR_ADRDY             ADC_ISR_ADRDY_Msk                            /*!< ADC ready flag */
676
#define ADC_ISR_EOSMP_Pos         (1U)                                         
677
#define ADC_ISR_EOSMP_Msk         (0x1UL << ADC_ISR_EOSMP_Pos)                  /*!< 0x00000002 */
678
#define ADC_ISR_EOSMP             ADC_ISR_EOSMP_Msk                            /*!< ADC group regular end of sampling flag */
679
#define ADC_ISR_EOC_Pos           (2U)                                         
680
#define ADC_ISR_EOC_Msk           (0x1UL << ADC_ISR_EOC_Pos)                    /*!< 0x00000004 */
681
#define ADC_ISR_EOC               ADC_ISR_EOC_Msk                              /*!< ADC group regular end of unitary conversion flag */
682
#define ADC_ISR_EOS_Pos           (3U)                                         
683
#define ADC_ISR_EOS_Msk           (0x1UL << ADC_ISR_EOS_Pos)                    /*!< 0x00000008 */
684
#define ADC_ISR_EOS               ADC_ISR_EOS_Msk                              /*!< ADC group regular end of sequence conversions flag */
685
#define ADC_ISR_OVR_Pos           (4U)                                         
686
#define ADC_ISR_OVR_Msk           (0x1UL << ADC_ISR_OVR_Pos)                    /*!< 0x00000010 */
687
#define ADC_ISR_OVR               ADC_ISR_OVR_Msk                              /*!< ADC group regular overrun flag */
688
#define ADC_ISR_AWD1_Pos          (7U)                                         
689
#define ADC_ISR_AWD1_Msk          (0x1UL << ADC_ISR_AWD1_Pos)                   /*!< 0x00000080 */
690
#define ADC_ISR_AWD1              ADC_ISR_AWD1_Msk                             /*!< ADC analog watchdog 1 flag */
691
 
692
/* Legacy defines */
693
#define ADC_ISR_AWD             (ADC_ISR_AWD1)
694
#define ADC_ISR_EOSEQ           (ADC_ISR_EOS)
695
 
696
/********************  Bits definition for ADC_IER register  ******************/
697
#define ADC_IER_ADRDYIE_Pos       (0U)                                         
698
#define ADC_IER_ADRDYIE_Msk       (0x1UL << ADC_IER_ADRDYIE_Pos)                /*!< 0x00000001 */
699
#define ADC_IER_ADRDYIE           ADC_IER_ADRDYIE_Msk                          /*!< ADC ready interrupt */
700
#define ADC_IER_EOSMPIE_Pos       (1U)                                         
701
#define ADC_IER_EOSMPIE_Msk       (0x1UL << ADC_IER_EOSMPIE_Pos)                /*!< 0x00000002 */
702
#define ADC_IER_EOSMPIE           ADC_IER_EOSMPIE_Msk                          /*!< ADC group regular end of sampling interrupt */
703
#define ADC_IER_EOCIE_Pos         (2U)                                         
704
#define ADC_IER_EOCIE_Msk         (0x1UL << ADC_IER_EOCIE_Pos)                  /*!< 0x00000004 */
705
#define ADC_IER_EOCIE             ADC_IER_EOCIE_Msk                            /*!< ADC group regular end of unitary conversion interrupt */
706
#define ADC_IER_EOSIE_Pos         (3U)                                         
707
#define ADC_IER_EOSIE_Msk         (0x1UL << ADC_IER_EOSIE_Pos)                  /*!< 0x00000008 */
708
#define ADC_IER_EOSIE             ADC_IER_EOSIE_Msk                            /*!< ADC group regular end of sequence conversions interrupt */
709
#define ADC_IER_OVRIE_Pos         (4U)                                         
710
#define ADC_IER_OVRIE_Msk         (0x1UL << ADC_IER_OVRIE_Pos)                  /*!< 0x00000010 */
711
#define ADC_IER_OVRIE             ADC_IER_OVRIE_Msk                            /*!< ADC group regular overrun interrupt */
712
#define ADC_IER_AWD1IE_Pos        (7U)                                         
713
#define ADC_IER_AWD1IE_Msk        (0x1UL << ADC_IER_AWD1IE_Pos)                 /*!< 0x00000080 */
714
#define ADC_IER_AWD1IE            ADC_IER_AWD1IE_Msk                           /*!< ADC analog watchdog 1 interrupt */
715
 
716
/* Legacy defines */
717
#define ADC_IER_AWDIE           (ADC_IER_AWD1IE)
718
#define ADC_IER_EOSEQIE         (ADC_IER_EOSIE)
719
 
720
/********************  Bits definition for ADC_CR register  *******************/
721
#define ADC_CR_ADEN_Pos           (0U)                                         
722
#define ADC_CR_ADEN_Msk           (0x1UL << ADC_CR_ADEN_Pos)                    /*!< 0x00000001 */
723
#define ADC_CR_ADEN               ADC_CR_ADEN_Msk                              /*!< ADC enable */
724
#define ADC_CR_ADDIS_Pos          (1U)                                         
725
#define ADC_CR_ADDIS_Msk          (0x1UL << ADC_CR_ADDIS_Pos)                   /*!< 0x00000002 */
726
#define ADC_CR_ADDIS              ADC_CR_ADDIS_Msk                             /*!< ADC disable */
727
#define ADC_CR_ADSTART_Pos        (2U)                                         
728
#define ADC_CR_ADSTART_Msk        (0x1UL << ADC_CR_ADSTART_Pos)                 /*!< 0x00000004 */
729
#define ADC_CR_ADSTART            ADC_CR_ADSTART_Msk                           /*!< ADC group regular conversion start */
730
#define ADC_CR_ADSTP_Pos          (4U)                                         
731
#define ADC_CR_ADSTP_Msk          (0x1UL << ADC_CR_ADSTP_Pos)                   /*!< 0x00000010 */
732
#define ADC_CR_ADSTP              ADC_CR_ADSTP_Msk                             /*!< ADC group regular conversion stop */
733
#define ADC_CR_ADCAL_Pos          (31U)                                        
734
#define ADC_CR_ADCAL_Msk          (0x1UL << ADC_CR_ADCAL_Pos)                   /*!< 0x80000000 */
735
#define ADC_CR_ADCAL              ADC_CR_ADCAL_Msk                             /*!< ADC calibration */
736
 
737
/*******************  Bits definition for ADC_CFGR1 register  *****************/
738
#define ADC_CFGR1_DMAEN_Pos       (0U)                                         
739
#define ADC_CFGR1_DMAEN_Msk       (0x1UL << ADC_CFGR1_DMAEN_Pos)                /*!< 0x00000001 */
740
#define ADC_CFGR1_DMAEN           ADC_CFGR1_DMAEN_Msk                          /*!< ADC DMA transfer enable */
741
#define ADC_CFGR1_DMACFG_Pos      (1U)                                         
742
#define ADC_CFGR1_DMACFG_Msk      (0x1UL << ADC_CFGR1_DMACFG_Pos)               /*!< 0x00000002 */
743
#define ADC_CFGR1_DMACFG          ADC_CFGR1_DMACFG_Msk                         /*!< ADC DMA transfer configuration */
744
#define ADC_CFGR1_SCANDIR_Pos     (2U)                                         
745
#define ADC_CFGR1_SCANDIR_Msk     (0x1UL << ADC_CFGR1_SCANDIR_Pos)              /*!< 0x00000004 */
746
#define ADC_CFGR1_SCANDIR         ADC_CFGR1_SCANDIR_Msk                        /*!< ADC group regular sequencer scan direction */
747
 
748
#define ADC_CFGR1_RES_Pos         (3U)                                         
749
#define ADC_CFGR1_RES_Msk         (0x3UL << ADC_CFGR1_RES_Pos)                  /*!< 0x00000018 */
750
#define ADC_CFGR1_RES             ADC_CFGR1_RES_Msk                            /*!< ADC data resolution */
751
#define ADC_CFGR1_RES_0           (0x1UL << ADC_CFGR1_RES_Pos)                  /*!< 0x00000008 */
752
#define ADC_CFGR1_RES_1           (0x2UL << ADC_CFGR1_RES_Pos)                  /*!< 0x00000010 */
753
 
754
#define ADC_CFGR1_ALIGN_Pos       (5U)                                         
755
#define ADC_CFGR1_ALIGN_Msk       (0x1UL << ADC_CFGR1_ALIGN_Pos)                /*!< 0x00000020 */
756
#define ADC_CFGR1_ALIGN           ADC_CFGR1_ALIGN_Msk                          /*!< ADC data alignement */
757
 
758
#define ADC_CFGR1_EXTSEL_Pos      (6U)                                         
759
#define ADC_CFGR1_EXTSEL_Msk      (0x7UL << ADC_CFGR1_EXTSEL_Pos)               /*!< 0x000001C0 */
760
#define ADC_CFGR1_EXTSEL          ADC_CFGR1_EXTSEL_Msk                         /*!< ADC group regular external trigger source */
761
#define ADC_CFGR1_EXTSEL_0        (0x1UL << ADC_CFGR1_EXTSEL_Pos)               /*!< 0x00000040 */
762
#define ADC_CFGR1_EXTSEL_1        (0x2UL << ADC_CFGR1_EXTSEL_Pos)               /*!< 0x00000080 */
763
#define ADC_CFGR1_EXTSEL_2        (0x4UL << ADC_CFGR1_EXTSEL_Pos)               /*!< 0x00000100 */
764
 
765
#define ADC_CFGR1_EXTEN_Pos       (10U)                                        
766
#define ADC_CFGR1_EXTEN_Msk       (0x3UL << ADC_CFGR1_EXTEN_Pos)                /*!< 0x00000C00 */
767
#define ADC_CFGR1_EXTEN           ADC_CFGR1_EXTEN_Msk                          /*!< ADC group regular external trigger polarity */
768
#define ADC_CFGR1_EXTEN_0         (0x1UL << ADC_CFGR1_EXTEN_Pos)                /*!< 0x00000400 */
769
#define ADC_CFGR1_EXTEN_1         (0x2UL << ADC_CFGR1_EXTEN_Pos)                /*!< 0x00000800 */
770
 
771
#define ADC_CFGR1_OVRMOD_Pos      (12U)                                        
772
#define ADC_CFGR1_OVRMOD_Msk      (0x1UL << ADC_CFGR1_OVRMOD_Pos)               /*!< 0x00001000 */
773
#define ADC_CFGR1_OVRMOD          ADC_CFGR1_OVRMOD_Msk                         /*!< ADC group regular overrun configuration */
774
#define ADC_CFGR1_CONT_Pos        (13U)                                        
775
#define ADC_CFGR1_CONT_Msk        (0x1UL << ADC_CFGR1_CONT_Pos)                 /*!< 0x00002000 */
776
#define ADC_CFGR1_CONT            ADC_CFGR1_CONT_Msk                           /*!< ADC group regular continuous conversion mode */
777
#define ADC_CFGR1_WAIT_Pos        (14U)                                        
778
#define ADC_CFGR1_WAIT_Msk        (0x1UL << ADC_CFGR1_WAIT_Pos)                 /*!< 0x00004000 */
779
#define ADC_CFGR1_WAIT            ADC_CFGR1_WAIT_Msk                           /*!< ADC low power auto wait */
780
#define ADC_CFGR1_AUTOFF_Pos      (15U)                                        
781
#define ADC_CFGR1_AUTOFF_Msk      (0x1UL << ADC_CFGR1_AUTOFF_Pos)               /*!< 0x00008000 */
782
#define ADC_CFGR1_AUTOFF          ADC_CFGR1_AUTOFF_Msk                         /*!< ADC low power auto power off */
783
#define ADC_CFGR1_DISCEN_Pos      (16U)                                        
784
#define ADC_CFGR1_DISCEN_Msk      (0x1UL << ADC_CFGR1_DISCEN_Pos)               /*!< 0x00010000 */
785
#define ADC_CFGR1_DISCEN          ADC_CFGR1_DISCEN_Msk                         /*!< ADC group regular sequencer discontinuous mode */
786
 
787
#define ADC_CFGR1_AWD1SGL_Pos     (22U)                                        
788
#define ADC_CFGR1_AWD1SGL_Msk     (0x1UL << ADC_CFGR1_AWD1SGL_Pos)              /*!< 0x00400000 */
789
#define ADC_CFGR1_AWD1SGL         ADC_CFGR1_AWD1SGL_Msk                        /*!< ADC analog watchdog 1 monitoring a single channel or all channels */
790
#define ADC_CFGR1_AWD1EN_Pos      (23U)                                        
791
#define ADC_CFGR1_AWD1EN_Msk      (0x1UL << ADC_CFGR1_AWD1EN_Pos)               /*!< 0x00800000 */
792
#define ADC_CFGR1_AWD1EN          ADC_CFGR1_AWD1EN_Msk                         /*!< ADC analog watchdog 1 enable on scope ADC group regular */
793
 
794
#define ADC_CFGR1_AWD1CH_Pos      (26U)                                        
795
#define ADC_CFGR1_AWD1CH_Msk      (0x1FUL << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x7C000000 */
796
#define ADC_CFGR1_AWD1CH          ADC_CFGR1_AWD1CH_Msk                         /*!< ADC analog watchdog 1 monitored channel selection */
797
#define ADC_CFGR1_AWD1CH_0        (0x01UL << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x04000000 */
798
#define ADC_CFGR1_AWD1CH_1        (0x02UL << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x08000000 */
799
#define ADC_CFGR1_AWD1CH_2        (0x04UL << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x10000000 */
800
#define ADC_CFGR1_AWD1CH_3        (0x08UL << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x20000000 */
801
#define ADC_CFGR1_AWD1CH_4        (0x10UL << ADC_CFGR1_AWD1CH_Pos)              /*!< 0x40000000 */
802
 
803
/* Legacy defines */
804
#define ADC_CFGR1_AUTDLY        (ADC_CFGR1_WAIT)
805
#define ADC_CFGR1_AWDSGL        (ADC_CFGR1_AWD1SGL)
806
#define ADC_CFGR1_AWDEN         (ADC_CFGR1_AWD1EN)
807
#define ADC_CFGR1_AWDCH         (ADC_CFGR1_AWD1CH)
808
#define ADC_CFGR1_AWDCH_0       (ADC_CFGR1_AWD1CH_0)
809
#define ADC_CFGR1_AWDCH_1       (ADC_CFGR1_AWD1CH_1)
810
#define ADC_CFGR1_AWDCH_2       (ADC_CFGR1_AWD1CH_2)
811
#define ADC_CFGR1_AWDCH_3       (ADC_CFGR1_AWD1CH_3)
812
#define ADC_CFGR1_AWDCH_4       (ADC_CFGR1_AWD1CH_4)
813
 
814
/*******************  Bits definition for ADC_CFGR2 register  *****************/
815
#define ADC_CFGR2_CKMODE_Pos      (30U)                                        
816
#define ADC_CFGR2_CKMODE_Msk      (0x3UL << ADC_CFGR2_CKMODE_Pos)               /*!< 0xC0000000 */
817
#define ADC_CFGR2_CKMODE          ADC_CFGR2_CKMODE_Msk                         /*!< ADC clock source and prescaler (prescaler only for clock source synchronous) */
818
#define ADC_CFGR2_CKMODE_1        (0x2UL << ADC_CFGR2_CKMODE_Pos)               /*!< 0x80000000 */
819
#define ADC_CFGR2_CKMODE_0        (0x1UL << ADC_CFGR2_CKMODE_Pos)               /*!< 0x40000000 */
820
 
821
/* Legacy defines */
822
#define  ADC_CFGR2_JITOFFDIV4   (ADC_CFGR2_CKMODE_1)   /*!< ADC clocked by PCLK div4 */
823
#define  ADC_CFGR2_JITOFFDIV2   (ADC_CFGR2_CKMODE_0)   /*!< ADC clocked by PCLK div2 */
824
 
825
/******************  Bit definition for ADC_SMPR register  ********************/
826
#define ADC_SMPR_SMP_Pos          (0U)                                         
827
#define ADC_SMPR_SMP_Msk          (0x7UL << ADC_SMPR_SMP_Pos)                   /*!< 0x00000007 */
828
#define ADC_SMPR_SMP              ADC_SMPR_SMP_Msk                             /*!< ADC group of channels sampling time 2 */
829
#define ADC_SMPR_SMP_0            (0x1UL << ADC_SMPR_SMP_Pos)                   /*!< 0x00000001 */
830
#define ADC_SMPR_SMP_1            (0x2UL << ADC_SMPR_SMP_Pos)                   /*!< 0x00000002 */
831
#define ADC_SMPR_SMP_2            (0x4UL << ADC_SMPR_SMP_Pos)                   /*!< 0x00000004 */
832
 
833
/* Legacy defines */
834
#define  ADC_SMPR1_SMPR         (ADC_SMPR_SMP)         /*!< SMP[2:0] bits (Sampling time selection) */
835
#define  ADC_SMPR1_SMPR_0       (ADC_SMPR_SMP_0)       /*!< bit 0 */
836
#define  ADC_SMPR1_SMPR_1       (ADC_SMPR_SMP_1)       /*!< bit 1 */
837
#define  ADC_SMPR1_SMPR_2       (ADC_SMPR_SMP_2)       /*!< bit 2 */
838
 
839
/*******************  Bit definition for ADC_TR register  ********************/
840
#define ADC_TR1_LT1_Pos           (0U)                                         
841
#define ADC_TR1_LT1_Msk           (0xFFFUL << ADC_TR1_LT1_Pos)                  /*!< 0x00000FFF */
842
#define ADC_TR1_LT1               ADC_TR1_LT1_Msk                              /*!< ADC analog watchdog 1 threshold low */
843
#define ADC_TR1_LT1_0             (0x001UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000001 */
844
#define ADC_TR1_LT1_1             (0x002UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000002 */
845
#define ADC_TR1_LT1_2             (0x004UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000004 */
846
#define ADC_TR1_LT1_3             (0x008UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000008 */
847
#define ADC_TR1_LT1_4             (0x010UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000010 */
848
#define ADC_TR1_LT1_5             (0x020UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000020 */
849
#define ADC_TR1_LT1_6             (0x040UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000040 */
850
#define ADC_TR1_LT1_7             (0x080UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000080 */
851
#define ADC_TR1_LT1_8             (0x100UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000100 */
852
#define ADC_TR1_LT1_9             (0x200UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000200 */
853
#define ADC_TR1_LT1_10            (0x400UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000400 */
854
#define ADC_TR1_LT1_11            (0x800UL << ADC_TR1_LT1_Pos)                  /*!< 0x00000800 */
855
 
856
#define ADC_TR1_HT1_Pos           (16U)                                        
857
#define ADC_TR1_HT1_Msk           (0xFFFUL << ADC_TR1_HT1_Pos)                  /*!< 0x0FFF0000 */
858
#define ADC_TR1_HT1               ADC_TR1_HT1_Msk                              /*!< ADC Analog watchdog 1 threshold high */
859
#define ADC_TR1_HT1_0             (0x001UL << ADC_TR1_HT1_Pos)                  /*!< 0x00010000 */
860
#define ADC_TR1_HT1_1             (0x002UL << ADC_TR1_HT1_Pos)                  /*!< 0x00020000 */
861
#define ADC_TR1_HT1_2             (0x004UL << ADC_TR1_HT1_Pos)                  /*!< 0x00040000 */
862
#define ADC_TR1_HT1_3             (0x008UL << ADC_TR1_HT1_Pos)                  /*!< 0x00080000 */
863
#define ADC_TR1_HT1_4             (0x010UL << ADC_TR1_HT1_Pos)                  /*!< 0x00100000 */
864
#define ADC_TR1_HT1_5             (0x020UL << ADC_TR1_HT1_Pos)                  /*!< 0x00200000 */
865
#define ADC_TR1_HT1_6             (0x040UL << ADC_TR1_HT1_Pos)                  /*!< 0x00400000 */
866
#define ADC_TR1_HT1_7             (0x080UL << ADC_TR1_HT1_Pos)                  /*!< 0x00800000 */
867
#define ADC_TR1_HT1_8             (0x100UL << ADC_TR1_HT1_Pos)                  /*!< 0x01000000 */
868
#define ADC_TR1_HT1_9             (0x200UL << ADC_TR1_HT1_Pos)                  /*!< 0x02000000 */
869
#define ADC_TR1_HT1_10            (0x400UL << ADC_TR1_HT1_Pos)                  /*!< 0x04000000 */
870
#define ADC_TR1_HT1_11            (0x800UL << ADC_TR1_HT1_Pos)                  /*!< 0x08000000 */
871
 
872
/* Legacy defines */
873
#define  ADC_TR_HT              (ADC_TR1_HT1)
874
#define  ADC_TR_LT              (ADC_TR1_LT1)
875
#define  ADC_HTR_HT             (ADC_TR1_HT1)
876
#define  ADC_LTR_LT             (ADC_TR1_LT1)
877
 
878
/******************  Bit definition for ADC_CHSELR register  ******************/
879
#define ADC_CHSELR_CHSEL_Pos      (0U)                                         
880
#define ADC_CHSELR_CHSEL_Msk      (0x7FFFFUL << ADC_CHSELR_CHSEL_Pos)           /*!< 0x0007FFFF */
881
#define ADC_CHSELR_CHSEL          ADC_CHSELR_CHSEL_Msk                         /*!< ADC group regular sequencer channels, available when ADC_CFGR1_CHSELRMOD is reset */
882
#define ADC_CHSELR_CHSEL18_Pos    (18U)                                        
883
#define ADC_CHSELR_CHSEL18_Msk    (0x1UL << ADC_CHSELR_CHSEL18_Pos)             /*!< 0x00040000 */
884
#define ADC_CHSELR_CHSEL18        ADC_CHSELR_CHSEL18_Msk                       /*!< ADC group regular sequencer channel 18, available when ADC_CFGR1_CHSELRMOD is reset */
885
#define ADC_CHSELR_CHSEL17_Pos    (17U)                                        
886
#define ADC_CHSELR_CHSEL17_Msk    (0x1UL << ADC_CHSELR_CHSEL17_Pos)             /*!< 0x00020000 */
887
#define ADC_CHSELR_CHSEL17        ADC_CHSELR_CHSEL17_Msk                       /*!< ADC group regular sequencer channel 17, available when ADC_CFGR1_CHSELRMOD is reset */
888
#define ADC_CHSELR_CHSEL16_Pos    (16U)                                        
889
#define ADC_CHSELR_CHSEL16_Msk    (0x1UL << ADC_CHSELR_CHSEL16_Pos)             /*!< 0x00010000 */
890
#define ADC_CHSELR_CHSEL16        ADC_CHSELR_CHSEL16_Msk                       /*!< ADC group regular sequencer channel 16, available when ADC_CFGR1_CHSELRMOD is reset */
891
#define ADC_CHSELR_CHSEL15_Pos    (15U)                                        
892
#define ADC_CHSELR_CHSEL15_Msk    (0x1UL << ADC_CHSELR_CHSEL15_Pos)             /*!< 0x00008000 */
893
#define ADC_CHSELR_CHSEL15        ADC_CHSELR_CHSEL15_Msk                       /*!< ADC group regular sequencer channel 15, available when ADC_CFGR1_CHSELRMOD is reset */
894
#define ADC_CHSELR_CHSEL14_Pos    (14U)                                        
895
#define ADC_CHSELR_CHSEL14_Msk    (0x1UL << ADC_CHSELR_CHSEL14_Pos)             /*!< 0x00004000 */
896
#define ADC_CHSELR_CHSEL14        ADC_CHSELR_CHSEL14_Msk                       /*!< ADC group regular sequencer channel 14, available when ADC_CFGR1_CHSELRMOD is reset */
897
#define ADC_CHSELR_CHSEL13_Pos    (13U)                                        
898
#define ADC_CHSELR_CHSEL13_Msk    (0x1UL << ADC_CHSELR_CHSEL13_Pos)             /*!< 0x00002000 */
899
#define ADC_CHSELR_CHSEL13        ADC_CHSELR_CHSEL13_Msk                       /*!< ADC group regular sequencer channel 13, available when ADC_CFGR1_CHSELRMOD is reset */
900
#define ADC_CHSELR_CHSEL12_Pos    (12U)                                        
901
#define ADC_CHSELR_CHSEL12_Msk    (0x1UL << ADC_CHSELR_CHSEL12_Pos)             /*!< 0x00001000 */
902
#define ADC_CHSELR_CHSEL12        ADC_CHSELR_CHSEL12_Msk                       /*!< ADC group regular sequencer channel 12, available when ADC_CFGR1_CHSELRMOD is reset */
903
#define ADC_CHSELR_CHSEL11_Pos    (11U)                                        
904
#define ADC_CHSELR_CHSEL11_Msk    (0x1UL << ADC_CHSELR_CHSEL11_Pos)             /*!< 0x00000800 */
905
#define ADC_CHSELR_CHSEL11        ADC_CHSELR_CHSEL11_Msk                       /*!< ADC group regular sequencer channel 11, available when ADC_CFGR1_CHSELRMOD is reset */
906
#define ADC_CHSELR_CHSEL10_Pos    (10U)                                        
907
#define ADC_CHSELR_CHSEL10_Msk    (0x1UL << ADC_CHSELR_CHSEL10_Pos)             /*!< 0x00000400 */
908
#define ADC_CHSELR_CHSEL10        ADC_CHSELR_CHSEL10_Msk                       /*!< ADC group regular sequencer channel 10, available when ADC_CFGR1_CHSELRMOD is reset */
909
#define ADC_CHSELR_CHSEL9_Pos     (9U)                                         
910
#define ADC_CHSELR_CHSEL9_Msk     (0x1UL << ADC_CHSELR_CHSEL9_Pos)              /*!< 0x00000200 */
911
#define ADC_CHSELR_CHSEL9         ADC_CHSELR_CHSEL9_Msk                        /*!< ADC group regular sequencer channel 9, available when ADC_CFGR1_CHSELRMOD is reset */
912
#define ADC_CHSELR_CHSEL8_Pos     (8U)                                         
913
#define ADC_CHSELR_CHSEL8_Msk     (0x1UL << ADC_CHSELR_CHSEL8_Pos)              /*!< 0x00000100 */
914
#define ADC_CHSELR_CHSEL8         ADC_CHSELR_CHSEL8_Msk                        /*!< ADC group regular sequencer channel 8, available when ADC_CFGR1_CHSELRMOD is reset */
915
#define ADC_CHSELR_CHSEL7_Pos     (7U)                                         
916
#define ADC_CHSELR_CHSEL7_Msk     (0x1UL << ADC_CHSELR_CHSEL7_Pos)              /*!< 0x00000080 */
917
#define ADC_CHSELR_CHSEL7         ADC_CHSELR_CHSEL7_Msk                        /*!< ADC group regular sequencer channel 7, available when ADC_CFGR1_CHSELRMOD is reset */
918
#define ADC_CHSELR_CHSEL6_Pos     (6U)                                         
919
#define ADC_CHSELR_CHSEL6_Msk     (0x1UL << ADC_CHSELR_CHSEL6_Pos)              /*!< 0x00000040 */
920
#define ADC_CHSELR_CHSEL6         ADC_CHSELR_CHSEL6_Msk                        /*!< ADC group regular sequencer channel 6, available when ADC_CFGR1_CHSELRMOD is reset */
921
#define ADC_CHSELR_CHSEL5_Pos     (5U)                                         
922
#define ADC_CHSELR_CHSEL5_Msk     (0x1UL << ADC_CHSELR_CHSEL5_Pos)              /*!< 0x00000020 */
923
#define ADC_CHSELR_CHSEL5         ADC_CHSELR_CHSEL5_Msk                        /*!< ADC group regular sequencer channel 5, available when ADC_CFGR1_CHSELRMOD is reset */
924
#define ADC_CHSELR_CHSEL4_Pos     (4U)                                         
925
#define ADC_CHSELR_CHSEL4_Msk     (0x1UL << ADC_CHSELR_CHSEL4_Pos)              /*!< 0x00000010 */
926
#define ADC_CHSELR_CHSEL4         ADC_CHSELR_CHSEL4_Msk                        /*!< ADC group regular sequencer channel 4, available when ADC_CFGR1_CHSELRMOD is reset */
927
#define ADC_CHSELR_CHSEL3_Pos     (3U)                                         
928
#define ADC_CHSELR_CHSEL3_Msk     (0x1UL << ADC_CHSELR_CHSEL3_Pos)              /*!< 0x00000008 */
929
#define ADC_CHSELR_CHSEL3         ADC_CHSELR_CHSEL3_Msk                        /*!< ADC group regular sequencer channel 3, available when ADC_CFGR1_CHSELRMOD is reset */
930
#define ADC_CHSELR_CHSEL2_Pos     (2U)                                         
931
#define ADC_CHSELR_CHSEL2_Msk     (0x1UL << ADC_CHSELR_CHSEL2_Pos)              /*!< 0x00000004 */
932
#define ADC_CHSELR_CHSEL2         ADC_CHSELR_CHSEL2_Msk                        /*!< ADC group regular sequencer channel 2, available when ADC_CFGR1_CHSELRMOD is reset */
933
#define ADC_CHSELR_CHSEL1_Pos     (1U)                                         
934
#define ADC_CHSELR_CHSEL1_Msk     (0x1UL << ADC_CHSELR_CHSEL1_Pos)              /*!< 0x00000002 */
935
#define ADC_CHSELR_CHSEL1         ADC_CHSELR_CHSEL1_Msk                        /*!< ADC group regular sequencer channel 1, available when ADC_CFGR1_CHSELRMOD is reset */
936
#define ADC_CHSELR_CHSEL0_Pos     (0U)                                         
937
#define ADC_CHSELR_CHSEL0_Msk     (0x1UL << ADC_CHSELR_CHSEL0_Pos)              /*!< 0x00000001 */
938
#define ADC_CHSELR_CHSEL0         ADC_CHSELR_CHSEL0_Msk                        /*!< ADC group regular sequencer channel 0, available when ADC_CFGR1_CHSELRMOD is reset */
939
 
940
/********************  Bit definition for ADC_DR register  ********************/
941
#define ADC_DR_DATA_Pos           (0U)                                         
942
#define ADC_DR_DATA_Msk           (0xFFFFUL << ADC_DR_DATA_Pos)                 /*!< 0x0000FFFF */
943
#define ADC_DR_DATA               ADC_DR_DATA_Msk                              /*!< ADC group regular conversion data */
944
#define ADC_DR_DATA_0             (0x0001UL << ADC_DR_DATA_Pos)                 /*!< 0x00000001 */
945
#define ADC_DR_DATA_1             (0x0002UL << ADC_DR_DATA_Pos)                 /*!< 0x00000002 */
946
#define ADC_DR_DATA_2             (0x0004UL << ADC_DR_DATA_Pos)                 /*!< 0x00000004 */
947
#define ADC_DR_DATA_3             (0x0008UL << ADC_DR_DATA_Pos)                 /*!< 0x00000008 */
948
#define ADC_DR_DATA_4             (0x0010UL << ADC_DR_DATA_Pos)                 /*!< 0x00000010 */
949
#define ADC_DR_DATA_5             (0x0020UL << ADC_DR_DATA_Pos)                 /*!< 0x00000020 */
950
#define ADC_DR_DATA_6             (0x0040UL << ADC_DR_DATA_Pos)                 /*!< 0x00000040 */
951
#define ADC_DR_DATA_7             (0x0080UL << ADC_DR_DATA_Pos)                 /*!< 0x00000080 */
952
#define ADC_DR_DATA_8             (0x0100UL << ADC_DR_DATA_Pos)                 /*!< 0x00000100 */
953
#define ADC_DR_DATA_9             (0x0200UL << ADC_DR_DATA_Pos)                 /*!< 0x00000200 */
954
#define ADC_DR_DATA_10            (0x0400UL << ADC_DR_DATA_Pos)                 /*!< 0x00000400 */
955
#define ADC_DR_DATA_11            (0x0800UL << ADC_DR_DATA_Pos)                 /*!< 0x00000800 */
956
#define ADC_DR_DATA_12            (0x1000UL << ADC_DR_DATA_Pos)                 /*!< 0x00001000 */
957
#define ADC_DR_DATA_13            (0x2000UL << ADC_DR_DATA_Pos)                 /*!< 0x00002000 */
958
#define ADC_DR_DATA_14            (0x4000UL << ADC_DR_DATA_Pos)                 /*!< 0x00004000 */
959
#define ADC_DR_DATA_15            (0x8000UL << ADC_DR_DATA_Pos)                 /*!< 0x00008000 */
960
 
961
/*************************  ADC Common registers  *****************************/
962
/*******************  Bit definition for ADC_CCR register  ********************/
963
#define ADC_CCR_VREFEN_Pos        (22U)                                        
964
#define ADC_CCR_VREFEN_Msk        (0x1UL << ADC_CCR_VREFEN_Pos)                 /*!< 0x00400000 */
965
#define ADC_CCR_VREFEN            ADC_CCR_VREFEN_Msk                           /*!< ADC internal path to VrefInt enable */
966
#define ADC_CCR_TSEN_Pos          (23U)                                        
967
#define ADC_CCR_TSEN_Msk          (0x1UL << ADC_CCR_TSEN_Pos)                   /*!< 0x00800000 */
968
#define ADC_CCR_TSEN              ADC_CCR_TSEN_Msk                             /*!< ADC internal path to temperature sensor enable */
969
 
970
#define ADC_CCR_VBATEN_Pos        (24U)                                        
971
#define ADC_CCR_VBATEN_Msk        (0x1UL << ADC_CCR_VBATEN_Pos)                 /*!< 0x01000000 */
972
#define ADC_CCR_VBATEN            ADC_CCR_VBATEN_Msk                           /*!< ADC internal path to battery voltage enable */
973
 
974
/******************************************************************************/
975
/*                                                                            */
976
/*                                 HDMI-CEC (CEC)                             */
977
/*                                                                            */
978
/******************************************************************************/
979
 
980
/*******************  Bit definition for CEC_CR register  *********************/
981
#define CEC_CR_CECEN_Pos         (0U)                                          
982
#define CEC_CR_CECEN_Msk         (0x1UL << CEC_CR_CECEN_Pos)                    /*!< 0x00000001 */
983
#define CEC_CR_CECEN             CEC_CR_CECEN_Msk                              /*!< CEC Enable                         */
984
#define CEC_CR_TXSOM_Pos         (1U)                                          
985
#define CEC_CR_TXSOM_Msk         (0x1UL << CEC_CR_TXSOM_Pos)                    /*!< 0x00000002 */
986
#define CEC_CR_TXSOM             CEC_CR_TXSOM_Msk                              /*!< CEC Tx Start Of Message            */
987
#define CEC_CR_TXEOM_Pos         (2U)                                          
988
#define CEC_CR_TXEOM_Msk         (0x1UL << CEC_CR_TXEOM_Pos)                    /*!< 0x00000004 */
989
#define CEC_CR_TXEOM             CEC_CR_TXEOM_Msk                              /*!< CEC Tx End Of Message              */
990
 
991
/*******************  Bit definition for CEC_CFGR register  *******************/
992
#define CEC_CFGR_SFT_Pos         (0U)                                          
993
#define CEC_CFGR_SFT_Msk         (0x7UL << CEC_CFGR_SFT_Pos)                    /*!< 0x00000007 */
994
#define CEC_CFGR_SFT             CEC_CFGR_SFT_Msk                              /*!< CEC Signal Free Time               */
995
#define CEC_CFGR_RXTOL_Pos       (3U)                                          
996
#define CEC_CFGR_RXTOL_Msk       (0x1UL << CEC_CFGR_RXTOL_Pos)                  /*!< 0x00000008 */
997
#define CEC_CFGR_RXTOL           CEC_CFGR_RXTOL_Msk                            /*!< CEC Tolerance                      */
998
#define CEC_CFGR_BRESTP_Pos      (4U)                                          
999
#define CEC_CFGR_BRESTP_Msk      (0x1UL << CEC_CFGR_BRESTP_Pos)                 /*!< 0x00000010 */
1000
#define CEC_CFGR_BRESTP          CEC_CFGR_BRESTP_Msk                           /*!< CEC Rx Stop                        */
1001
#define CEC_CFGR_BREGEN_Pos      (5U)                                          
1002
#define CEC_CFGR_BREGEN_Msk      (0x1UL << CEC_CFGR_BREGEN_Pos)                 /*!< 0x00000020 */
1003
#define CEC_CFGR_BREGEN          CEC_CFGR_BREGEN_Msk                           /*!< CEC Bit Rising Error generation    */
1004
#define CEC_CFGR_LBPEGEN_Pos     (6U)                                          
1005
#define CEC_CFGR_LBPEGEN_Msk     (0x1UL << CEC_CFGR_LBPEGEN_Pos)                /*!< 0x00000040 */
1006
#define CEC_CFGR_LBPEGEN         CEC_CFGR_LBPEGEN_Msk                          /*!< CEC Long Bit Period Error gener.   */
1007
#define CEC_CFGR_BRDNOGEN_Pos    (7U)                                          
1008
#define CEC_CFGR_BRDNOGEN_Msk    (0x1UL << CEC_CFGR_BRDNOGEN_Pos)               /*!< 0x00000080 */
1009
#define CEC_CFGR_BRDNOGEN        CEC_CFGR_BRDNOGEN_Msk                         /*!< CEC Broadcast No Error generation  */
1010
#define CEC_CFGR_SFTOPT_Pos      (8U)                                          
1011
#define CEC_CFGR_SFTOPT_Msk      (0x1UL << CEC_CFGR_SFTOPT_Pos)                 /*!< 0x00000100 */
1012
#define CEC_CFGR_SFTOPT          CEC_CFGR_SFTOPT_Msk                           /*!< CEC Signal Free Time optional      */
1013
#define CEC_CFGR_OAR_Pos         (16U)                                         
1014
#define CEC_CFGR_OAR_Msk         (0x7FFFUL << CEC_CFGR_OAR_Pos)                 /*!< 0x7FFF0000 */
1015
#define CEC_CFGR_OAR             CEC_CFGR_OAR_Msk                              /*!< CEC Own Address                    */
1016
#define CEC_CFGR_LSTN_Pos        (31U)                                         
1017
#define CEC_CFGR_LSTN_Msk        (0x1UL << CEC_CFGR_LSTN_Pos)                   /*!< 0x80000000 */
1018
#define CEC_CFGR_LSTN            CEC_CFGR_LSTN_Msk                             /*!< CEC Listen mode                    */
1019
 
1020
/*******************  Bit definition for CEC_TXDR register  *******************/
1021
#define CEC_TXDR_TXD_Pos         (0U)                                          
1022
#define CEC_TXDR_TXD_Msk         (0xFFUL << CEC_TXDR_TXD_Pos)                   /*!< 0x000000FF */
1023
#define CEC_TXDR_TXD             CEC_TXDR_TXD_Msk                              /*!< CEC Tx Data                        */
1024
 
1025
/*******************  Bit definition for CEC_RXDR register  *******************/
1026
#define CEC_TXDR_RXD_Pos         (0U)                                          
1027
#define CEC_TXDR_RXD_Msk         (0xFFUL << CEC_TXDR_RXD_Pos)                   /*!< 0x000000FF */
1028
#define CEC_TXDR_RXD             CEC_TXDR_RXD_Msk                              /*!< CEC Rx Data                        */
1029
 
1030
/*******************  Bit definition for CEC_ISR register  ********************/
1031
#define CEC_ISR_RXBR_Pos         (0U)                                          
1032
#define CEC_ISR_RXBR_Msk         (0x1UL << CEC_ISR_RXBR_Pos)                    /*!< 0x00000001 */
1033
#define CEC_ISR_RXBR             CEC_ISR_RXBR_Msk                              /*!< CEC Rx-Byte Received                   */
1034
#define CEC_ISR_RXEND_Pos        (1U)                                          
1035
#define CEC_ISR_RXEND_Msk        (0x1UL << CEC_ISR_RXEND_Pos)                   /*!< 0x00000002 */
1036
#define CEC_ISR_RXEND            CEC_ISR_RXEND_Msk                             /*!< CEC End Of Reception                   */
1037
#define CEC_ISR_RXOVR_Pos        (2U)                                          
1038
#define CEC_ISR_RXOVR_Msk        (0x1UL << CEC_ISR_RXOVR_Pos)                   /*!< 0x00000004 */
1039
#define CEC_ISR_RXOVR            CEC_ISR_RXOVR_Msk                             /*!< CEC Rx-Overrun                         */
1040
#define CEC_ISR_BRE_Pos          (3U)                                          
1041
#define CEC_ISR_BRE_Msk          (0x1UL << CEC_ISR_BRE_Pos)                     /*!< 0x00000008 */
1042
#define CEC_ISR_BRE              CEC_ISR_BRE_Msk                               /*!< CEC Rx Bit Rising Error                */
1043
#define CEC_ISR_SBPE_Pos         (4U)                                          
1044
#define CEC_ISR_SBPE_Msk         (0x1UL << CEC_ISR_SBPE_Pos)                    /*!< 0x00000010 */
1045
#define CEC_ISR_SBPE             CEC_ISR_SBPE_Msk                              /*!< CEC Rx Short Bit period Error          */
1046
#define CEC_ISR_LBPE_Pos         (5U)                                          
1047
#define CEC_ISR_LBPE_Msk         (0x1UL << CEC_ISR_LBPE_Pos)                    /*!< 0x00000020 */
1048
#define CEC_ISR_LBPE             CEC_ISR_LBPE_Msk                              /*!< CEC Rx Long Bit period Error           */
1049
#define CEC_ISR_RXACKE_Pos       (6U)                                          
1050
#define CEC_ISR_RXACKE_Msk       (0x1UL << CEC_ISR_RXACKE_Pos)                  /*!< 0x00000040 */
1051
#define CEC_ISR_RXACKE           CEC_ISR_RXACKE_Msk                            /*!< CEC Rx Missing Acknowledge             */
1052
#define CEC_ISR_ARBLST_Pos       (7U)                                          
1053
#define CEC_ISR_ARBLST_Msk       (0x1UL << CEC_ISR_ARBLST_Pos)                  /*!< 0x00000080 */
1054
#define CEC_ISR_ARBLST           CEC_ISR_ARBLST_Msk                            /*!< CEC Arbitration Lost                   */
1055
#define CEC_ISR_TXBR_Pos         (8U)                                          
1056
#define CEC_ISR_TXBR_Msk         (0x1UL << CEC_ISR_TXBR_Pos)                    /*!< 0x00000100 */
1057
#define CEC_ISR_TXBR             CEC_ISR_TXBR_Msk                              /*!< CEC Tx Byte Request                    */
1058
#define CEC_ISR_TXEND_Pos        (9U)                                          
1059
#define CEC_ISR_TXEND_Msk        (0x1UL << CEC_ISR_TXEND_Pos)                   /*!< 0x00000200 */
1060
#define CEC_ISR_TXEND            CEC_ISR_TXEND_Msk                             /*!< CEC End of Transmission                */
1061
#define CEC_ISR_TXUDR_Pos        (10U)                                         
1062
#define CEC_ISR_TXUDR_Msk        (0x1UL << CEC_ISR_TXUDR_Pos)                   /*!< 0x00000400 */
1063
#define CEC_ISR_TXUDR            CEC_ISR_TXUDR_Msk                             /*!< CEC Tx-Buffer Underrun                 */
1064
#define CEC_ISR_TXERR_Pos        (11U)                                         
1065
#define CEC_ISR_TXERR_Msk        (0x1UL << CEC_ISR_TXERR_Pos)                   /*!< 0x00000800 */
1066
#define CEC_ISR_TXERR            CEC_ISR_TXERR_Msk                             /*!< CEC Tx-Error                           */
1067
#define CEC_ISR_TXACKE_Pos       (12U)                                         
1068
#define CEC_ISR_TXACKE_Msk       (0x1UL << CEC_ISR_TXACKE_Pos)                  /*!< 0x00001000 */
1069
#define CEC_ISR_TXACKE           CEC_ISR_TXACKE_Msk                            /*!< CEC Tx Missing Acknowledge             */
1070
 
1071
/*******************  Bit definition for CEC_IER register  ********************/
1072
#define CEC_IER_RXBRIE_Pos       (0U)                                          
1073
#define CEC_IER_RXBRIE_Msk       (0x1UL << CEC_IER_RXBRIE_Pos)                  /*!< 0x00000001 */
1074
#define CEC_IER_RXBRIE           CEC_IER_RXBRIE_Msk                            /*!< CEC Rx-Byte Received IT Enable         */
1075
#define CEC_IER_RXENDIE_Pos      (1U)                                          
1076
#define CEC_IER_RXENDIE_Msk      (0x1UL << CEC_IER_RXENDIE_Pos)                 /*!< 0x00000002 */
1077
#define CEC_IER_RXENDIE          CEC_IER_RXENDIE_Msk                           /*!< CEC End Of Reception IT Enable         */
1078
#define CEC_IER_RXOVRIE_Pos      (2U)                                          
1079
#define CEC_IER_RXOVRIE_Msk      (0x1UL << CEC_IER_RXOVRIE_Pos)                 /*!< 0x00000004 */
1080
#define CEC_IER_RXOVRIE          CEC_IER_RXOVRIE_Msk                           /*!< CEC Rx-Overrun IT Enable               */
1081
#define CEC_IER_BREIE_Pos        (3U)                                          
1082
#define CEC_IER_BREIE_Msk        (0x1UL << CEC_IER_BREIE_Pos)                   /*!< 0x00000008 */
1083
#define CEC_IER_BREIE            CEC_IER_BREIE_Msk                             /*!< CEC Rx Bit Rising Error IT Enable      */
1084
#define CEC_IER_SBPEIE_Pos       (4U)                                          
1085
#define CEC_IER_SBPEIE_Msk       (0x1UL << CEC_IER_SBPEIE_Pos)                  /*!< 0x00000010 */
1086
#define CEC_IER_SBPEIE           CEC_IER_SBPEIE_Msk                            /*!< CEC Rx Short Bit period Error IT Enable*/
1087
#define CEC_IER_LBPEIE_Pos       (5U)                                          
1088
#define CEC_IER_LBPEIE_Msk       (0x1UL << CEC_IER_LBPEIE_Pos)                  /*!< 0x00000020 */
1089
#define CEC_IER_LBPEIE           CEC_IER_LBPEIE_Msk                            /*!< CEC Rx Long Bit period Error IT Enable */
1090
#define CEC_IER_RXACKEIE_Pos     (6U)                                          
1091
#define CEC_IER_RXACKEIE_Msk     (0x1UL << CEC_IER_RXACKEIE_Pos)                /*!< 0x00000040 */
1092
#define CEC_IER_RXACKEIE         CEC_IER_RXACKEIE_Msk                          /*!< CEC Rx Missing Acknowledge IT Enable   */
1093
#define CEC_IER_ARBLSTIE_Pos     (7U)                                          
1094
#define CEC_IER_ARBLSTIE_Msk     (0x1UL << CEC_IER_ARBLSTIE_Pos)                /*!< 0x00000080 */
1095
#define CEC_IER_ARBLSTIE         CEC_IER_ARBLSTIE_Msk                          /*!< CEC Arbitration Lost IT Enable         */
1096
#define CEC_IER_TXBRIE_Pos       (8U)                                          
1097
#define CEC_IER_TXBRIE_Msk       (0x1UL << CEC_IER_TXBRIE_Pos)                  /*!< 0x00000100 */
1098
#define CEC_IER_TXBRIE           CEC_IER_TXBRIE_Msk                            /*!< CEC Tx Byte Request  IT Enable         */
1099
#define CEC_IER_TXENDIE_Pos      (9U)                                          
1100
#define CEC_IER_TXENDIE_Msk      (0x1UL << CEC_IER_TXENDIE_Pos)                 /*!< 0x00000200 */
1101
#define CEC_IER_TXENDIE          CEC_IER_TXENDIE_Msk                           /*!< CEC End of Transmission IT Enable      */
1102
#define CEC_IER_TXUDRIE_Pos      (10U)                                         
1103
#define CEC_IER_TXUDRIE_Msk      (0x1UL << CEC_IER_TXUDRIE_Pos)                 /*!< 0x00000400 */
1104
#define CEC_IER_TXUDRIE          CEC_IER_TXUDRIE_Msk                           /*!< CEC Tx-Buffer Underrun IT Enable       */
1105
#define CEC_IER_TXERRIE_Pos      (11U)                                         
1106
#define CEC_IER_TXERRIE_Msk      (0x1UL << CEC_IER_TXERRIE_Pos)                 /*!< 0x00000800 */
1107
#define CEC_IER_TXERRIE          CEC_IER_TXERRIE_Msk                           /*!< CEC Tx-Error IT Enable                 */
1108
#define CEC_IER_TXACKEIE_Pos     (12U)                                         
1109
#define CEC_IER_TXACKEIE_Msk     (0x1UL << CEC_IER_TXACKEIE_Pos)                /*!< 0x00001000 */
1110
#define CEC_IER_TXACKEIE         CEC_IER_TXACKEIE_Msk                          /*!< CEC Tx Missing Acknowledge IT Enable   */
1111
 
1112
/******************************************************************************/
1113
/*                                                                            */
1114
/*                      Analog Comparators (COMP)                             */
1115
/*                                                                            */
1116
/******************************************************************************/
1117
/***********************  Bit definition for COMP_CSR register  ***************/
1118
/* COMP1 bits definition */
1119
#define COMP_CSR_COMP1EN_Pos          (0U)                                     
1120
#define COMP_CSR_COMP1EN_Msk          (0x1UL << COMP_CSR_COMP1EN_Pos)           /*!< 0x00000001 */
1121
#define COMP_CSR_COMP1EN              COMP_CSR_COMP1EN_Msk                     /*!< COMP1 enable */
1122
#define COMP_CSR_COMP1SW1_Pos         (1U)                                     
1123
#define COMP_CSR_COMP1SW1_Msk         (0x1UL << COMP_CSR_COMP1SW1_Pos)          /*!< 0x00000002 */
1124
#define COMP_CSR_COMP1SW1             COMP_CSR_COMP1SW1_Msk                    /*!< COMP1 SW1 switch control */
1125
#define COMP_CSR_COMP1MODE_Pos        (2U)                                     
1126
#define COMP_CSR_COMP1MODE_Msk        (0x3UL << COMP_CSR_COMP1MODE_Pos)         /*!< 0x0000000C */
1127
#define COMP_CSR_COMP1MODE            COMP_CSR_COMP1MODE_Msk                   /*!< COMP1 power mode */
1128
#define COMP_CSR_COMP1MODE_0          (0x1UL << COMP_CSR_COMP1MODE_Pos)         /*!< 0x00000004 */
1129
#define COMP_CSR_COMP1MODE_1          (0x2UL << COMP_CSR_COMP1MODE_Pos)         /*!< 0x00000008 */
1130
#define COMP_CSR_COMP1INSEL_Pos       (4U)                                     
1131
#define COMP_CSR_COMP1INSEL_Msk       (0x7UL << COMP_CSR_COMP1INSEL_Pos)        /*!< 0x00000070 */
1132
#define COMP_CSR_COMP1INSEL           COMP_CSR_COMP1INSEL_Msk                  /*!< COMP1 inverting input select */
1133
#define COMP_CSR_COMP1INSEL_0         (0x1UL << COMP_CSR_COMP1INSEL_Pos)        /*!< 0x00000010 */
1134
#define COMP_CSR_COMP1INSEL_1         (0x2UL << COMP_CSR_COMP1INSEL_Pos)        /*!< 0x00000020 */
1135
#define COMP_CSR_COMP1INSEL_2         (0x4UL << COMP_CSR_COMP1INSEL_Pos)        /*!< 0x00000040 */
1136
#define COMP_CSR_COMP1OUTSEL_Pos      (8U)                                     
1137
#define COMP_CSR_COMP1OUTSEL_Msk      (0x7UL << COMP_CSR_COMP1OUTSEL_Pos)       /*!< 0x00000700 */
1138
#define COMP_CSR_COMP1OUTSEL          COMP_CSR_COMP1OUTSEL_Msk                 /*!< COMP1 output select */
1139
#define COMP_CSR_COMP1OUTSEL_0        (0x1UL << COMP_CSR_COMP1OUTSEL_Pos)       /*!< 0x00000100 */
1140
#define COMP_CSR_COMP1OUTSEL_1        (0x2UL << COMP_CSR_COMP1OUTSEL_Pos)       /*!< 0x00000200 */
1141
#define COMP_CSR_COMP1OUTSEL_2        (0x4UL << COMP_CSR_COMP1OUTSEL_Pos)       /*!< 0x00000400 */
1142
#define COMP_CSR_COMP1POL_Pos         (11U)                                    
1143
#define COMP_CSR_COMP1POL_Msk         (0x1UL << COMP_CSR_COMP1POL_Pos)          /*!< 0x00000800 */
1144
#define COMP_CSR_COMP1POL             COMP_CSR_COMP1POL_Msk                    /*!< COMP1 output polarity */
1145
#define COMP_CSR_COMP1HYST_Pos        (12U)                                    
1146
#define COMP_CSR_COMP1HYST_Msk        (0x3UL << COMP_CSR_COMP1HYST_Pos)         /*!< 0x00003000 */
1147
#define COMP_CSR_COMP1HYST            COMP_CSR_COMP1HYST_Msk                   /*!< COMP1 hysteresis */
1148
#define COMP_CSR_COMP1HYST_0          (0x1UL << COMP_CSR_COMP1HYST_Pos)         /*!< 0x00001000 */
1149
#define COMP_CSR_COMP1HYST_1          (0x2UL << COMP_CSR_COMP1HYST_Pos)         /*!< 0x00002000 */
1150
#define COMP_CSR_COMP1OUT_Pos         (14U)                                    
1151
#define COMP_CSR_COMP1OUT_Msk         (0x1UL << COMP_CSR_COMP1OUT_Pos)          /*!< 0x00004000 */
1152
#define COMP_CSR_COMP1OUT             COMP_CSR_COMP1OUT_Msk                    /*!< COMP1 output level */
1153
#define COMP_CSR_COMP1LOCK_Pos        (15U)                                    
1154
#define COMP_CSR_COMP1LOCK_Msk        (0x1UL << COMP_CSR_COMP1LOCK_Pos)         /*!< 0x00008000 */
1155
#define COMP_CSR_COMP1LOCK            COMP_CSR_COMP1LOCK_Msk                   /*!< COMP1 lock */
1156
/* COMP2 bits definition */
1157
#define COMP_CSR_COMP2EN_Pos          (16U)                                    
1158
#define COMP_CSR_COMP2EN_Msk          (0x1UL << COMP_CSR_COMP2EN_Pos)           /*!< 0x00010000 */
1159
#define COMP_CSR_COMP2EN              COMP_CSR_COMP2EN_Msk                     /*!< COMP2 enable */
1160
#define COMP_CSR_COMP2MODE_Pos        (18U)                                    
1161
#define COMP_CSR_COMP2MODE_Msk        (0x3UL << COMP_CSR_COMP2MODE_Pos)         /*!< 0x000C0000 */
1162
#define COMP_CSR_COMP2MODE            COMP_CSR_COMP2MODE_Msk                   /*!< COMP2 power mode */
1163
#define COMP_CSR_COMP2MODE_0          (0x1UL << COMP_CSR_COMP2MODE_Pos)         /*!< 0x00040000 */
1164
#define COMP_CSR_COMP2MODE_1          (0x2UL << COMP_CSR_COMP2MODE_Pos)         /*!< 0x00080000 */
1165
#define COMP_CSR_COMP2INSEL_Pos       (20U)                                    
1166
#define COMP_CSR_COMP2INSEL_Msk       (0x7UL << COMP_CSR_COMP2INSEL_Pos)        /*!< 0x00700000 */
1167
#define COMP_CSR_COMP2INSEL           COMP_CSR_COMP2INSEL_Msk                  /*!< COMP2 inverting input select */
1168
#define COMP_CSR_COMP2INSEL_0         (0x1UL << COMP_CSR_COMP2INSEL_Pos)        /*!< 0x00100000 */
1169
#define COMP_CSR_COMP2INSEL_1         (0x2UL << COMP_CSR_COMP2INSEL_Pos)        /*!< 0x00200000 */
1170
#define COMP_CSR_COMP2INSEL_2         (0x4UL << COMP_CSR_COMP2INSEL_Pos)        /*!< 0x00400000 */
1171
#define COMP_CSR_WNDWEN_Pos           (23U)                                    
1172
#define COMP_CSR_WNDWEN_Msk           (0x1UL << COMP_CSR_WNDWEN_Pos)            /*!< 0x00800000 */
1173
#define COMP_CSR_WNDWEN               COMP_CSR_WNDWEN_Msk                      /*!< COMPx window mode. Bit intended to be used with COMP common instance (COMP_Common_TypeDef) */
1174
#define COMP_CSR_COMP2OUTSEL_Pos      (24U)                                    
1175
#define COMP_CSR_COMP2OUTSEL_Msk      (0x7UL << COMP_CSR_COMP2OUTSEL_Pos)       /*!< 0x07000000 */
1176
#define COMP_CSR_COMP2OUTSEL          COMP_CSR_COMP2OUTSEL_Msk                 /*!< COMP2 output select */
1177
#define COMP_CSR_COMP2OUTSEL_0        (0x1UL << COMP_CSR_COMP2OUTSEL_Pos)       /*!< 0x01000000 */
1178
#define COMP_CSR_COMP2OUTSEL_1        (0x2UL << COMP_CSR_COMP2OUTSEL_Pos)       /*!< 0x02000000 */
1179
#define COMP_CSR_COMP2OUTSEL_2        (0x4UL << COMP_CSR_COMP2OUTSEL_Pos)       /*!< 0x04000000 */
1180
#define COMP_CSR_COMP2POL_Pos         (27U)                                    
1181
#define COMP_CSR_COMP2POL_Msk         (0x1UL << COMP_CSR_COMP2POL_Pos)          /*!< 0x08000000 */
1182
#define COMP_CSR_COMP2POL             COMP_CSR_COMP2POL_Msk                    /*!< COMP2 output polarity */
1183
#define COMP_CSR_COMP2HYST_Pos        (28U)                                    
1184
#define COMP_CSR_COMP2HYST_Msk        (0x3UL << COMP_CSR_COMP2HYST_Pos)         /*!< 0x30000000 */
1185
#define COMP_CSR_COMP2HYST            COMP_CSR_COMP2HYST_Msk                   /*!< COMP2 hysteresis */
1186
#define COMP_CSR_COMP2HYST_0          (0x1UL << COMP_CSR_COMP2HYST_Pos)         /*!< 0x10000000 */
1187
#define COMP_CSR_COMP2HYST_1          (0x2UL << COMP_CSR_COMP2HYST_Pos)         /*!< 0x20000000 */
1188
#define COMP_CSR_COMP2OUT_Pos         (30U)                                    
1189
#define COMP_CSR_COMP2OUT_Msk         (0x1UL << COMP_CSR_COMP2OUT_Pos)          /*!< 0x40000000 */
1190
#define COMP_CSR_COMP2OUT             COMP_CSR_COMP2OUT_Msk                    /*!< COMP2 output level */
1191
#define COMP_CSR_COMP2LOCK_Pos        (31U)                                    
1192
#define COMP_CSR_COMP2LOCK_Msk        (0x1UL << COMP_CSR_COMP2LOCK_Pos)         /*!< 0x80000000 */
1193
#define COMP_CSR_COMP2LOCK            COMP_CSR_COMP2LOCK_Msk                   /*!< COMP2 lock */
1194
/* COMPx bits definition */
1195
#define COMP_CSR_COMPxEN_Pos          (0U)                                     
1196
#define COMP_CSR_COMPxEN_Msk          (0x1UL << COMP_CSR_COMPxEN_Pos)           /*!< 0x00000001 */
1197
#define COMP_CSR_COMPxEN              COMP_CSR_COMPxEN_Msk                     /*!< COMPx enable */
1198
#define COMP_CSR_COMPxMODE_Pos        (2U)                                     
1199
#define COMP_CSR_COMPxMODE_Msk        (0x3UL << COMP_CSR_COMPxMODE_Pos)         /*!< 0x0000000C */
1200
#define COMP_CSR_COMPxMODE            COMP_CSR_COMPxMODE_Msk                   /*!< COMPx power mode */
1201
#define COMP_CSR_COMPxMODE_0          (0x1UL << COMP_CSR_COMPxMODE_Pos)         /*!< 0x00000004 */
1202
#define COMP_CSR_COMPxMODE_1          (0x2UL << COMP_CSR_COMPxMODE_Pos)         /*!< 0x00000008 */
1203
#define COMP_CSR_COMPxINSEL_Pos       (4U)                                     
1204
#define COMP_CSR_COMPxINSEL_Msk       (0x7UL << COMP_CSR_COMPxINSEL_Pos)        /*!< 0x00000070 */
1205
#define COMP_CSR_COMPxINSEL           COMP_CSR_COMPxINSEL_Msk                  /*!< COMPx inverting input select */
1206
#define COMP_CSR_COMPxINSEL_0         (0x1UL << COMP_CSR_COMPxINSEL_Pos)        /*!< 0x00000010 */
1207
#define COMP_CSR_COMPxINSEL_1         (0x2UL << COMP_CSR_COMPxINSEL_Pos)        /*!< 0x00000020 */
1208
#define COMP_CSR_COMPxINSEL_2         (0x4UL << COMP_CSR_COMPxINSEL_Pos)        /*!< 0x00000040 */
1209
#define COMP_CSR_COMPxOUTSEL_Pos      (8U)                                     
1210
#define COMP_CSR_COMPxOUTSEL_Msk      (0x7UL << COMP_CSR_COMPxOUTSEL_Pos)       /*!< 0x00000700 */
1211
#define COMP_CSR_COMPxOUTSEL          COMP_CSR_COMPxOUTSEL_Msk                 /*!< COMPx output select */
1212
#define COMP_CSR_COMPxOUTSEL_0        (0x1UL << COMP_CSR_COMPxOUTSEL_Pos)       /*!< 0x00000100 */
1213
#define COMP_CSR_COMPxOUTSEL_1        (0x2UL << COMP_CSR_COMPxOUTSEL_Pos)       /*!< 0x00000200 */
1214
#define COMP_CSR_COMPxOUTSEL_2        (0x4UL << COMP_CSR_COMPxOUTSEL_Pos)       /*!< 0x00000400 */
1215
#define COMP_CSR_COMPxPOL_Pos         (11U)                                    
1216
#define COMP_CSR_COMPxPOL_Msk         (0x1UL << COMP_CSR_COMPxPOL_Pos)          /*!< 0x00000800 */
1217
#define COMP_CSR_COMPxPOL             COMP_CSR_COMPxPOL_Msk                    /*!< COMPx output polarity */
1218
#define COMP_CSR_COMPxHYST_Pos        (12U)                                    
1219
#define COMP_CSR_COMPxHYST_Msk        (0x3UL << COMP_CSR_COMPxHYST_Pos)         /*!< 0x00003000 */
1220
#define COMP_CSR_COMPxHYST            COMP_CSR_COMPxHYST_Msk                   /*!< COMPx hysteresis */
1221
#define COMP_CSR_COMPxHYST_0          (0x1UL << COMP_CSR_COMPxHYST_Pos)         /*!< 0x00001000 */
1222
#define COMP_CSR_COMPxHYST_1          (0x2UL << COMP_CSR_COMPxHYST_Pos)         /*!< 0x00002000 */
1223
#define COMP_CSR_COMPxOUT_Pos         (14U)                                    
1224
#define COMP_CSR_COMPxOUT_Msk         (0x1UL << COMP_CSR_COMPxOUT_Pos)          /*!< 0x00004000 */
1225
#define COMP_CSR_COMPxOUT             COMP_CSR_COMPxOUT_Msk                    /*!< COMPx output level */
1226
#define COMP_CSR_COMPxLOCK_Pos        (15U)                                    
1227
#define COMP_CSR_COMPxLOCK_Msk        (0x1UL << COMP_CSR_COMPxLOCK_Pos)         /*!< 0x00008000 */
1228
#define COMP_CSR_COMPxLOCK            COMP_CSR_COMPxLOCK_Msk                   /*!< COMPx lock */
1229
 
1230
/******************************************************************************/
1231
/*                                                                            */
1232
/*                       CRC calculation unit (CRC)                           */
1233
/*                                                                            */
1234
/******************************************************************************/
1235
/*******************  Bit definition for CRC_DR register  *********************/
1236
#define CRC_DR_DR_Pos            (0U)                                          
1237
#define CRC_DR_DR_Msk            (0xFFFFFFFFUL << CRC_DR_DR_Pos)                /*!< 0xFFFFFFFF */
1238
#define CRC_DR_DR                CRC_DR_DR_Msk                                 /*!< Data register bits */
1239
 
1240
/*******************  Bit definition for CRC_IDR register  ********************/
1241
#define CRC_IDR_IDR              ((uint8_t)0xFFU)                              /*!< General-purpose 8-bit data register bits */
1242
 
1243
/********************  Bit definition for CRC_CR register  ********************/
1244
#define CRC_CR_RESET_Pos         (0U)                                          
1245
#define CRC_CR_RESET_Msk         (0x1UL << CRC_CR_RESET_Pos)                    /*!< 0x00000001 */
1246
#define CRC_CR_RESET             CRC_CR_RESET_Msk                              /*!< RESET the CRC computation unit bit */
1247
#define CRC_CR_REV_IN_Pos        (5U)                                          
1248
#define CRC_CR_REV_IN_Msk        (0x3UL << CRC_CR_REV_IN_Pos)                   /*!< 0x00000060 */
1249
#define CRC_CR_REV_IN            CRC_CR_REV_IN_Msk                             /*!< REV_IN Reverse Input Data bits */
1250
#define CRC_CR_REV_IN_0          (0x1UL << CRC_CR_REV_IN_Pos)                   /*!< 0x00000020 */
1251
#define CRC_CR_REV_IN_1          (0x2UL << CRC_CR_REV_IN_Pos)                   /*!< 0x00000040 */
1252
#define CRC_CR_REV_OUT_Pos       (7U)                                          
1253
#define CRC_CR_REV_OUT_Msk       (0x1UL << CRC_CR_REV_OUT_Pos)                  /*!< 0x00000080 */
1254
#define CRC_CR_REV_OUT           CRC_CR_REV_OUT_Msk                            /*!< REV_OUT Reverse Output Data bits */
1255
 
1256
/*******************  Bit definition for CRC_INIT register  *******************/
1257
#define CRC_INIT_INIT_Pos        (0U)                                          
1258
#define CRC_INIT_INIT_Msk        (0xFFFFFFFFUL << CRC_INIT_INIT_Pos)            /*!< 0xFFFFFFFF */
1259
#define CRC_INIT_INIT            CRC_INIT_INIT_Msk                             /*!< Initial CRC value bits */
1260
 
1261
/******************************************************************************/
1262
/*                                                                            */
1263
/*                 Digital to Analog Converter (DAC)                          */
1264
/*                                                                            */
1265
/******************************************************************************/
1266
 
1267
/*
1268
 * @brief Specific device feature definitions (not present on all devices in the STM32F0 serie)
1269
 */
1270
/* Note: No specific macro feature on this device */
1271
 
1272
/********************  Bit definition for DAC_CR register  ********************/
1273
#define DAC_CR_EN1_Pos              (0U)                                       
1274
#define DAC_CR_EN1_Msk              (0x1UL << DAC_CR_EN1_Pos)                   /*!< 0x00000001 */
1275
#define DAC_CR_EN1                  DAC_CR_EN1_Msk                             /*!< DAC channel1 enable */
1276
#define DAC_CR_BOFF1_Pos            (1U)                                       
1277
#define DAC_CR_BOFF1_Msk            (0x1UL << DAC_CR_BOFF1_Pos)                 /*!< 0x00000002 */
1278
#define DAC_CR_BOFF1                DAC_CR_BOFF1_Msk                           /*!< DAC channel1 output buffer disable */
1279
#define DAC_CR_TEN1_Pos             (2U)                                       
1280
#define DAC_CR_TEN1_Msk             (0x1UL << DAC_CR_TEN1_Pos)                  /*!< 0x00000004 */
1281
#define DAC_CR_TEN1                 DAC_CR_TEN1_Msk                            /*!< DAC channel1 Trigger enable */
1282
 
1283
#define DAC_CR_TSEL1_Pos            (3U)                                       
1284
#define DAC_CR_TSEL1_Msk            (0x7UL << DAC_CR_TSEL1_Pos)                 /*!< 0x00000038 */
1285
#define DAC_CR_TSEL1                DAC_CR_TSEL1_Msk                           /*!< TSEL1[2:0] (DAC channel1 Trigger selection) */
1286
#define DAC_CR_TSEL1_0              (0x1UL << DAC_CR_TSEL1_Pos)                 /*!< 0x00000008 */
1287
#define DAC_CR_TSEL1_1              (0x2UL << DAC_CR_TSEL1_Pos)                 /*!< 0x00000010 */
1288
#define DAC_CR_TSEL1_2              (0x4UL << DAC_CR_TSEL1_Pos)                 /*!< 0x00000020 */
1289
 
1290
#define DAC_CR_DMAEN1_Pos           (12U)                                      
1291
#define DAC_CR_DMAEN1_Msk           (0x1UL << DAC_CR_DMAEN1_Pos)                /*!< 0x00001000 */
1292
#define DAC_CR_DMAEN1               DAC_CR_DMAEN1_Msk                          /*!< DAC channel1 DMA enable */
1293
#define DAC_CR_DMAUDRIE1_Pos        (13U)                                      
1294
#define DAC_CR_DMAUDRIE1_Msk        (0x1UL << DAC_CR_DMAUDRIE1_Pos)             /*!< 0x00002000 */
1295
#define DAC_CR_DMAUDRIE1            DAC_CR_DMAUDRIE1_Msk                       /*!< DAC channel1 DMA Underrun Interrupt enable */
1296
 
1297
 
1298
/*****************  Bit definition for DAC_SWTRIGR register  ******************/
1299
#define DAC_SWTRIGR_SWTRIG1_Pos     (0U)                                       
1300
#define DAC_SWTRIGR_SWTRIG1_Msk     (0x1UL << DAC_SWTRIGR_SWTRIG1_Pos)          /*!< 0x00000001 */
1301
#define DAC_SWTRIGR_SWTRIG1         DAC_SWTRIGR_SWTRIG1_Msk                    /*!< DAC channel1 software trigger */
1302
 
1303
/*****************  Bit definition for DAC_DHR12R1 register  ******************/
1304
#define DAC_DHR12R1_DACC1DHR_Pos    (0U)                                       
1305
#define DAC_DHR12R1_DACC1DHR_Msk    (0xFFFUL << DAC_DHR12R1_DACC1DHR_Pos)       /*!< 0x00000FFF */
1306
#define DAC_DHR12R1_DACC1DHR        DAC_DHR12R1_DACC1DHR_Msk                   /*!< DAC channel1 12-bit Right aligned data */
1307
 
1308
/*****************  Bit definition for DAC_DHR12L1 register  ******************/
1309
#define DAC_DHR12L1_DACC1DHR_Pos    (4U)                                       
1310
#define DAC_DHR12L1_DACC1DHR_Msk    (0xFFFUL << DAC_DHR12L1_DACC1DHR_Pos)       /*!< 0x0000FFF0 */
1311
#define DAC_DHR12L1_DACC1DHR        DAC_DHR12L1_DACC1DHR_Msk                   /*!< DAC channel1 12-bit Left aligned data */
1312
 
1313
/******************  Bit definition for DAC_DHR8R1 register  ******************/
1314
#define DAC_DHR8R1_DACC1DHR_Pos     (0U)                                       
1315
#define DAC_DHR8R1_DACC1DHR_Msk     (0xFFUL << DAC_DHR8R1_DACC1DHR_Pos)         /*!< 0x000000FF */
1316
#define DAC_DHR8R1_DACC1DHR         DAC_DHR8R1_DACC1DHR_Msk                    /*!< DAC channel1 8-bit Right aligned data */
1317
 
1318
/*******************  Bit definition for DAC_DOR1 register  *******************/
1319
#define DAC_DOR1_DACC1DOR_Pos       (0U)                                       
1320
#define DAC_DOR1_DACC1DOR_Msk       (0xFFFUL << DAC_DOR1_DACC1DOR_Pos)          /*!< 0x00000FFF */
1321
#define DAC_DOR1_DACC1DOR           DAC_DOR1_DACC1DOR_Msk                      /*!< DAC channel1 data output */
1322
 
1323
/********************  Bit definition for DAC_SR register  ********************/
1324
#define DAC_SR_DMAUDR1_Pos          (13U)                                      
1325
#define DAC_SR_DMAUDR1_Msk          (0x1UL << DAC_SR_DMAUDR1_Pos)               /*!< 0x00002000 */
1326
#define DAC_SR_DMAUDR1              DAC_SR_DMAUDR1_Msk                         /*!< DAC channel1 DMA underrun flag */
1327
#define DAC_SR_DMAUDR2_Pos          (29U)                                      
1328
#define DAC_SR_DMAUDR2_Msk          (0x1UL << DAC_SR_DMAUDR2_Pos)               /*!< 0x20000000 */
1329
#define DAC_SR_DMAUDR2              DAC_SR_DMAUDR2_Msk                         /*!< DAC channel2 DMA underrun flag  */
1330
 
1331
/******************************************************************************/
1332
/*                                                                            */
1333
/*                           Debug MCU (DBGMCU)                               */
1334
/*                                                                            */
1335
/******************************************************************************/
1336
 
1337
/****************  Bit definition for DBGMCU_IDCODE register  *****************/
1338
#define DBGMCU_IDCODE_DEV_ID_Pos                     (0U)                      
1339
#define DBGMCU_IDCODE_DEV_ID_Msk                     (0xFFFUL << DBGMCU_IDCODE_DEV_ID_Pos) /*!< 0x00000FFF */
1340
#define DBGMCU_IDCODE_DEV_ID                         DBGMCU_IDCODE_DEV_ID_Msk  /*!< Device Identifier */
1341
 
1342
#define DBGMCU_IDCODE_REV_ID_Pos                     (16U)                     
1343
#define DBGMCU_IDCODE_REV_ID_Msk                     (0xFFFFUL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0xFFFF0000 */
1344
#define DBGMCU_IDCODE_REV_ID                         DBGMCU_IDCODE_REV_ID_Msk  /*!< REV_ID[15:0] bits (Revision Identifier) */
1345
#define DBGMCU_IDCODE_REV_ID_0                       (0x0001UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00010000 */
1346
#define DBGMCU_IDCODE_REV_ID_1                       (0x0002UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00020000 */
1347
#define DBGMCU_IDCODE_REV_ID_2                       (0x0004UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00040000 */
1348
#define DBGMCU_IDCODE_REV_ID_3                       (0x0008UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00080000 */
1349
#define DBGMCU_IDCODE_REV_ID_4                       (0x0010UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00100000 */
1350
#define DBGMCU_IDCODE_REV_ID_5                       (0x0020UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00200000 */
1351
#define DBGMCU_IDCODE_REV_ID_6                       (0x0040UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00400000 */
1352
#define DBGMCU_IDCODE_REV_ID_7                       (0x0080UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x00800000 */
1353
#define DBGMCU_IDCODE_REV_ID_8                       (0x0100UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x01000000 */
1354
#define DBGMCU_IDCODE_REV_ID_9                       (0x0200UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x02000000 */
1355
#define DBGMCU_IDCODE_REV_ID_10                      (0x0400UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x04000000 */
1356
#define DBGMCU_IDCODE_REV_ID_11                      (0x0800UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x08000000 */
1357
#define DBGMCU_IDCODE_REV_ID_12                      (0x1000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x10000000 */
1358
#define DBGMCU_IDCODE_REV_ID_13                      (0x2000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x20000000 */
1359
#define DBGMCU_IDCODE_REV_ID_14                      (0x4000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x40000000 */
1360
#define DBGMCU_IDCODE_REV_ID_15                      (0x8000UL << DBGMCU_IDCODE_REV_ID_Pos) /*!< 0x80000000 */
1361
 
1362
/******************  Bit definition for DBGMCU_CR register  *******************/
1363
#define DBGMCU_CR_DBG_STOP_Pos                       (1U)                      
1364
#define DBGMCU_CR_DBG_STOP_Msk                       (0x1UL << DBGMCU_CR_DBG_STOP_Pos) /*!< 0x00000002 */
1365
#define DBGMCU_CR_DBG_STOP                           DBGMCU_CR_DBG_STOP_Msk    /*!< Debug Stop Mode */
1366
#define DBGMCU_CR_DBG_STANDBY_Pos                    (2U)                      
1367
#define DBGMCU_CR_DBG_STANDBY_Msk                    (0x1UL << DBGMCU_CR_DBG_STANDBY_Pos) /*!< 0x00000004 */
1368
#define DBGMCU_CR_DBG_STANDBY                        DBGMCU_CR_DBG_STANDBY_Msk /*!< Debug Standby mode */
1369
 
1370
/******************  Bit definition for DBGMCU_APB1_FZ register  **************/
1371
#define DBGMCU_APB1_FZ_DBG_TIM2_STOP_Pos             (0U)                      
1372
#define DBGMCU_APB1_FZ_DBG_TIM2_STOP_Msk             (0x1UL << DBGMCU_APB1_FZ_DBG_TIM2_STOP_Pos) /*!< 0x00000001 */
1373
#define DBGMCU_APB1_FZ_DBG_TIM2_STOP                 DBGMCU_APB1_FZ_DBG_TIM2_STOP_Msk /*!< TIM2 counter stopped when core is halted */
1374
#define DBGMCU_APB1_FZ_DBG_TIM3_STOP_Pos             (1U)                      
1375
#define DBGMCU_APB1_FZ_DBG_TIM3_STOP_Msk             (0x1UL << DBGMCU_APB1_FZ_DBG_TIM3_STOP_Pos) /*!< 0x00000002 */
1376
#define DBGMCU_APB1_FZ_DBG_TIM3_STOP                 DBGMCU_APB1_FZ_DBG_TIM3_STOP_Msk /*!< TIM3 counter stopped when core is halted */
1377
#define DBGMCU_APB1_FZ_DBG_TIM6_STOP_Pos             (4U)                      
1378
#define DBGMCU_APB1_FZ_DBG_TIM6_STOP_Msk             (0x1UL << DBGMCU_APB1_FZ_DBG_TIM6_STOP_Pos) /*!< 0x00000010 */
1379
#define DBGMCU_APB1_FZ_DBG_TIM6_STOP                 DBGMCU_APB1_FZ_DBG_TIM6_STOP_Msk /*!< TIM6 counter stopped when core is halted */
1380
#define DBGMCU_APB1_FZ_DBG_TIM14_STOP_Pos            (8U)                      
1381
#define DBGMCU_APB1_FZ_DBG_TIM14_STOP_Msk            (0x1UL << DBGMCU_APB1_FZ_DBG_TIM14_STOP_Pos) /*!< 0x00000100 */
1382
#define DBGMCU_APB1_FZ_DBG_TIM14_STOP                DBGMCU_APB1_FZ_DBG_TIM14_STOP_Msk /*!< TIM14 counter stopped when core is halted */
1383
#define DBGMCU_APB1_FZ_DBG_RTC_STOP_Pos              (10U)                     
1384
#define DBGMCU_APB1_FZ_DBG_RTC_STOP_Msk              (0x1UL << DBGMCU_APB1_FZ_DBG_RTC_STOP_Pos) /*!< 0x00000400 */
1385
#define DBGMCU_APB1_FZ_DBG_RTC_STOP                  DBGMCU_APB1_FZ_DBG_RTC_STOP_Msk /*!< RTC Calendar frozen when core is halted */
1386
#define DBGMCU_APB1_FZ_DBG_WWDG_STOP_Pos             (11U)                     
1387
#define DBGMCU_APB1_FZ_DBG_WWDG_STOP_Msk             (0x1UL << DBGMCU_APB1_FZ_DBG_WWDG_STOP_Pos) /*!< 0x00000800 */
1388
#define DBGMCU_APB1_FZ_DBG_WWDG_STOP                 DBGMCU_APB1_FZ_DBG_WWDG_STOP_Msk /*!< Debug Window Watchdog stopped when Core is halted */
1389
#define DBGMCU_APB1_FZ_DBG_IWDG_STOP_Pos             (12U)                     
1390
#define DBGMCU_APB1_FZ_DBG_IWDG_STOP_Msk             (0x1UL << DBGMCU_APB1_FZ_DBG_IWDG_STOP_Pos) /*!< 0x00001000 */
1391
#define DBGMCU_APB1_FZ_DBG_IWDG_STOP                 DBGMCU_APB1_FZ_DBG_IWDG_STOP_Msk /*!< Debug Independent Watchdog stopped when Core is halted */
1392
#define DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Pos    (21U)                     
1393
#define DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Msk    (0x1UL << DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Pos) /*!< 0x00200000 */
1394
#define DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT        DBGMCU_APB1_FZ_DBG_I2C1_SMBUS_TIMEOUT_Msk /*!< I2C1 SMBUS timeout mode stopped when Core is halted */
1395
 
1396
/******************  Bit definition for DBGMCU_APB2_FZ register  **************/
1397
#define DBGMCU_APB2_FZ_DBG_TIM1_STOP_Pos             (11U)                     
1398
#define DBGMCU_APB2_FZ_DBG_TIM1_STOP_Msk             (0x1UL << DBGMCU_APB2_FZ_DBG_TIM1_STOP_Pos) /*!< 0x00000800 */
1399
#define DBGMCU_APB2_FZ_DBG_TIM1_STOP                 DBGMCU_APB2_FZ_DBG_TIM1_STOP_Msk /*!< TIM1 counter stopped when core is halted */
1400
#define DBGMCU_APB2_FZ_DBG_TIM15_STOP_Pos            (16U)                     
1401
#define DBGMCU_APB2_FZ_DBG_TIM15_STOP_Msk            (0x1UL << DBGMCU_APB2_FZ_DBG_TIM15_STOP_Pos) /*!< 0x00010000 */
1402
#define DBGMCU_APB2_FZ_DBG_TIM15_STOP                DBGMCU_APB2_FZ_DBG_TIM15_STOP_Msk /*!< TIM15 counter stopped when core is halted  */
1403
#define DBGMCU_APB2_FZ_DBG_TIM16_STOP_Pos            (17U)                     
1404
#define DBGMCU_APB2_FZ_DBG_TIM16_STOP_Msk            (0x1UL << DBGMCU_APB2_FZ_DBG_TIM16_STOP_Pos) /*!< 0x00020000 */
1405
#define DBGMCU_APB2_FZ_DBG_TIM16_STOP                DBGMCU_APB2_FZ_DBG_TIM16_STOP_Msk /*!< TIM16 counter stopped when core is halted */
1406
#define DBGMCU_APB2_FZ_DBG_TIM17_STOP_Pos            (18U)                     
1407
#define DBGMCU_APB2_FZ_DBG_TIM17_STOP_Msk            (0x1UL << DBGMCU_APB2_FZ_DBG_TIM17_STOP_Pos) /*!< 0x00040000 */
1408
#define DBGMCU_APB2_FZ_DBG_TIM17_STOP                DBGMCU_APB2_FZ_DBG_TIM17_STOP_Msk /*!< TIM17 counter stopped when core is halted */
1409
 
1410
/******************************************************************************/
1411
/*                                                                            */
1412
/*                           DMA Controller (DMA)                             */
1413
/*                                                                            */
1414
/******************************************************************************/
1415
/*******************  Bit definition for DMA_ISR register  ********************/
1416
#define DMA_ISR_GIF1_Pos       (0U)                                            
1417
#define DMA_ISR_GIF1_Msk       (0x1UL << DMA_ISR_GIF1_Pos)                      /*!< 0x00000001 */
1418
#define DMA_ISR_GIF1           DMA_ISR_GIF1_Msk                                /*!< Channel 1 Global interrupt flag    */
1419
#define DMA_ISR_TCIF1_Pos      (1U)                                            
1420
#define DMA_ISR_TCIF1_Msk      (0x1UL << DMA_ISR_TCIF1_Pos)                     /*!< 0x00000002 */
1421
#define DMA_ISR_TCIF1          DMA_ISR_TCIF1_Msk                               /*!< Channel 1 Transfer Complete flag   */
1422
#define DMA_ISR_HTIF1_Pos      (2U)                                            
1423
#define DMA_ISR_HTIF1_Msk      (0x1UL << DMA_ISR_HTIF1_Pos)                     /*!< 0x00000004 */
1424
#define DMA_ISR_HTIF1          DMA_ISR_HTIF1_Msk                               /*!< Channel 1 Half Transfer flag       */
1425
#define DMA_ISR_TEIF1_Pos      (3U)                                            
1426
#define DMA_ISR_TEIF1_Msk      (0x1UL << DMA_ISR_TEIF1_Pos)                     /*!< 0x00000008 */
1427
#define DMA_ISR_TEIF1          DMA_ISR_TEIF1_Msk                               /*!< Channel 1 Transfer Error flag      */
1428
#define DMA_ISR_GIF2_Pos       (4U)                                            
1429
#define DMA_ISR_GIF2_Msk       (0x1UL << DMA_ISR_GIF2_Pos)                      /*!< 0x00000010 */
1430
#define DMA_ISR_GIF2           DMA_ISR_GIF2_Msk                                /*!< Channel 2 Global interrupt flag    */
1431
#define DMA_ISR_TCIF2_Pos      (5U)                                            
1432
#define DMA_ISR_TCIF2_Msk      (0x1UL << DMA_ISR_TCIF2_Pos)                     /*!< 0x00000020 */
1433
#define DMA_ISR_TCIF2          DMA_ISR_TCIF2_Msk                               /*!< Channel 2 Transfer Complete flag   */
1434
#define DMA_ISR_HTIF2_Pos      (6U)                                            
1435
#define DMA_ISR_HTIF2_Msk      (0x1UL << DMA_ISR_HTIF2_Pos)                     /*!< 0x00000040 */
1436
#define DMA_ISR_HTIF2          DMA_ISR_HTIF2_Msk                               /*!< Channel 2 Half Transfer flag       */
1437
#define DMA_ISR_TEIF2_Pos      (7U)                                            
1438
#define DMA_ISR_TEIF2_Msk      (0x1UL << DMA_ISR_TEIF2_Pos)                     /*!< 0x00000080 */
1439
#define DMA_ISR_TEIF2          DMA_ISR_TEIF2_Msk                               /*!< Channel 2 Transfer Error flag      */
1440
#define DMA_ISR_GIF3_Pos       (8U)                                            
1441
#define DMA_ISR_GIF3_Msk       (0x1UL << DMA_ISR_GIF3_Pos)                      /*!< 0x00000100 */
1442
#define DMA_ISR_GIF3           DMA_ISR_GIF3_Msk                                /*!< Channel 3 Global interrupt flag    */
1443
#define DMA_ISR_TCIF3_Pos      (9U)                                            
1444
#define DMA_ISR_TCIF3_Msk      (0x1UL << DMA_ISR_TCIF3_Pos)                     /*!< 0x00000200 */
1445
#define DMA_ISR_TCIF3          DMA_ISR_TCIF3_Msk                               /*!< Channel 3 Transfer Complete flag   */
1446
#define DMA_ISR_HTIF3_Pos      (10U)                                           
1447
#define DMA_ISR_HTIF3_Msk      (0x1UL << DMA_ISR_HTIF3_Pos)                     /*!< 0x00000400 */
1448
#define DMA_ISR_HTIF3          DMA_ISR_HTIF3_Msk                               /*!< Channel 3 Half Transfer flag       */
1449
#define DMA_ISR_TEIF3_Pos      (11U)                                           
1450
#define DMA_ISR_TEIF3_Msk      (0x1UL << DMA_ISR_TEIF3_Pos)                     /*!< 0x00000800 */
1451
#define DMA_ISR_TEIF3          DMA_ISR_TEIF3_Msk                               /*!< Channel 3 Transfer Error flag      */
1452
#define DMA_ISR_GIF4_Pos       (12U)                                           
1453
#define DMA_ISR_GIF4_Msk       (0x1UL << DMA_ISR_GIF4_Pos)                      /*!< 0x00001000 */
1454
#define DMA_ISR_GIF4           DMA_ISR_GIF4_Msk                                /*!< Channel 4 Global interrupt flag    */
1455
#define DMA_ISR_TCIF4_Pos      (13U)                                           
1456
#define DMA_ISR_TCIF4_Msk      (0x1UL << DMA_ISR_TCIF4_Pos)                     /*!< 0x00002000 */
1457
#define DMA_ISR_TCIF4          DMA_ISR_TCIF4_Msk                               /*!< Channel 4 Transfer Complete flag   */
1458
#define DMA_ISR_HTIF4_Pos      (14U)                                           
1459
#define DMA_ISR_HTIF4_Msk      (0x1UL << DMA_ISR_HTIF4_Pos)                     /*!< 0x00004000 */
1460
#define DMA_ISR_HTIF4          DMA_ISR_HTIF4_Msk                               /*!< Channel 4 Half Transfer flag       */
1461
#define DMA_ISR_TEIF4_Pos      (15U)                                           
1462
#define DMA_ISR_TEIF4_Msk      (0x1UL << DMA_ISR_TEIF4_Pos)                     /*!< 0x00008000 */
1463
#define DMA_ISR_TEIF4          DMA_ISR_TEIF4_Msk                               /*!< Channel 4 Transfer Error flag      */
1464
#define DMA_ISR_GIF5_Pos       (16U)                                           
1465
#define DMA_ISR_GIF5_Msk       (0x1UL << DMA_ISR_GIF5_Pos)                      /*!< 0x00010000 */
1466
#define DMA_ISR_GIF5           DMA_ISR_GIF5_Msk                                /*!< Channel 5 Global interrupt flag    */
1467
#define DMA_ISR_TCIF5_Pos      (17U)                                           
1468
#define DMA_ISR_TCIF5_Msk      (0x1UL << DMA_ISR_TCIF5_Pos)                     /*!< 0x00020000 */
1469
#define DMA_ISR_TCIF5          DMA_ISR_TCIF5_Msk                               /*!< Channel 5 Transfer Complete flag   */
1470
#define DMA_ISR_HTIF5_Pos      (18U)                                           
1471
#define DMA_ISR_HTIF5_Msk      (0x1UL << DMA_ISR_HTIF5_Pos)                     /*!< 0x00040000 */
1472
#define DMA_ISR_HTIF5          DMA_ISR_HTIF5_Msk                               /*!< Channel 5 Half Transfer flag       */
1473
#define DMA_ISR_TEIF5_Pos      (19U)                                           
1474
#define DMA_ISR_TEIF5_Msk      (0x1UL << DMA_ISR_TEIF5_Pos)                     /*!< 0x00080000 */
1475
#define DMA_ISR_TEIF5          DMA_ISR_TEIF5_Msk                               /*!< Channel 5 Transfer Error flag      */
1476
 
1477
/*******************  Bit definition for DMA_IFCR register  *******************/
1478
#define DMA_IFCR_CGIF1_Pos     (0U)                                            
1479
#define DMA_IFCR_CGIF1_Msk     (0x1UL << DMA_IFCR_CGIF1_Pos)                    /*!< 0x00000001 */
1480
#define DMA_IFCR_CGIF1         DMA_IFCR_CGIF1_Msk                              /*!< Channel 1 Global interrupt clear    */
1481
#define DMA_IFCR_CTCIF1_Pos    (1U)                                            
1482
#define DMA_IFCR_CTCIF1_Msk    (0x1UL << DMA_IFCR_CTCIF1_Pos)                   /*!< 0x00000002 */
1483
#define DMA_IFCR_CTCIF1        DMA_IFCR_CTCIF1_Msk                             /*!< Channel 1 Transfer Complete clear   */
1484
#define DMA_IFCR_CHTIF1_Pos    (2U)                                            
1485
#define DMA_IFCR_CHTIF1_Msk    (0x1UL << DMA_IFCR_CHTIF1_Pos)                   /*!< 0x00000004 */
1486
#define DMA_IFCR_CHTIF1        DMA_IFCR_CHTIF1_Msk                             /*!< Channel 1 Half Transfer clear       */
1487
#define DMA_IFCR_CTEIF1_Pos    (3U)                                            
1488
#define DMA_IFCR_CTEIF1_Msk    (0x1UL << DMA_IFCR_CTEIF1_Pos)                   /*!< 0x00000008 */
1489
#define DMA_IFCR_CTEIF1        DMA_IFCR_CTEIF1_Msk                             /*!< Channel 1 Transfer Error clear      */
1490
#define DMA_IFCR_CGIF2_Pos     (4U)                                            
1491
#define DMA_IFCR_CGIF2_Msk     (0x1UL << DMA_IFCR_CGIF2_Pos)                    /*!< 0x00000010 */
1492
#define DMA_IFCR_CGIF2         DMA_IFCR_CGIF2_Msk                              /*!< Channel 2 Global interrupt clear    */
1493
#define DMA_IFCR_CTCIF2_Pos    (5U)                                            
1494
#define DMA_IFCR_CTCIF2_Msk    (0x1UL << DMA_IFCR_CTCIF2_Pos)                   /*!< 0x00000020 */
1495
#define DMA_IFCR_CTCIF2        DMA_IFCR_CTCIF2_Msk                             /*!< Channel 2 Transfer Complete clear   */
1496
#define DMA_IFCR_CHTIF2_Pos    (6U)                                            
1497
#define DMA_IFCR_CHTIF2_Msk    (0x1UL << DMA_IFCR_CHTIF2_Pos)                   /*!< 0x00000040 */
1498
#define DMA_IFCR_CHTIF2        DMA_IFCR_CHTIF2_Msk                             /*!< Channel 2 Half Transfer clear       */
1499
#define DMA_IFCR_CTEIF2_Pos    (7U)                                            
1500
#define DMA_IFCR_CTEIF2_Msk    (0x1UL << DMA_IFCR_CTEIF2_Pos)                   /*!< 0x00000080 */
1501
#define DMA_IFCR_CTEIF2        DMA_IFCR_CTEIF2_Msk                             /*!< Channel 2 Transfer Error clear      */
1502
#define DMA_IFCR_CGIF3_Pos     (8U)                                            
1503
#define DMA_IFCR_CGIF3_Msk     (0x1UL << DMA_IFCR_CGIF3_Pos)                    /*!< 0x00000100 */
1504
#define DMA_IFCR_CGIF3         DMA_IFCR_CGIF3_Msk                              /*!< Channel 3 Global interrupt clear    */
1505
#define DMA_IFCR_CTCIF3_Pos    (9U)                                            
1506
#define DMA_IFCR_CTCIF3_Msk    (0x1UL << DMA_IFCR_CTCIF3_Pos)                   /*!< 0x00000200 */
1507
#define DMA_IFCR_CTCIF3        DMA_IFCR_CTCIF3_Msk                             /*!< Channel 3 Transfer Complete clear   */
1508
#define DMA_IFCR_CHTIF3_Pos    (10U)                                           
1509
#define DMA_IFCR_CHTIF3_Msk    (0x1UL << DMA_IFCR_CHTIF3_Pos)                   /*!< 0x00000400 */
1510
#define DMA_IFCR_CHTIF3        DMA_IFCR_CHTIF3_Msk                             /*!< Channel 3 Half Transfer clear       */
1511
#define DMA_IFCR_CTEIF3_Pos    (11U)                                           
1512
#define DMA_IFCR_CTEIF3_Msk    (0x1UL << DMA_IFCR_CTEIF3_Pos)                   /*!< 0x00000800 */
1513
#define DMA_IFCR_CTEIF3        DMA_IFCR_CTEIF3_Msk                             /*!< Channel 3 Transfer Error clear      */
1514
#define DMA_IFCR_CGIF4_Pos     (12U)                                           
1515
#define DMA_IFCR_CGIF4_Msk     (0x1UL << DMA_IFCR_CGIF4_Pos)                    /*!< 0x00001000 */
1516
#define DMA_IFCR_CGIF4         DMA_IFCR_CGIF4_Msk                              /*!< Channel 4 Global interrupt clear    */
1517
#define DMA_IFCR_CTCIF4_Pos    (13U)                                           
1518
#define DMA_IFCR_CTCIF4_Msk    (0x1UL << DMA_IFCR_CTCIF4_Pos)                   /*!< 0x00002000 */
1519
#define DMA_IFCR_CTCIF4        DMA_IFCR_CTCIF4_Msk                             /*!< Channel 4 Transfer Complete clear   */
1520
#define DMA_IFCR_CHTIF4_Pos    (14U)                                           
1521
#define DMA_IFCR_CHTIF4_Msk    (0x1UL << DMA_IFCR_CHTIF4_Pos)                   /*!< 0x00004000 */
1522
#define DMA_IFCR_CHTIF4        DMA_IFCR_CHTIF4_Msk                             /*!< Channel 4 Half Transfer clear       */
1523
#define DMA_IFCR_CTEIF4_Pos    (15U)                                           
1524
#define DMA_IFCR_CTEIF4_Msk    (0x1UL << DMA_IFCR_CTEIF4_Pos)                   /*!< 0x00008000 */
1525
#define DMA_IFCR_CTEIF4        DMA_IFCR_CTEIF4_Msk                             /*!< Channel 4 Transfer Error clear      */
1526
#define DMA_IFCR_CGIF5_Pos     (16U)                                           
1527
#define DMA_IFCR_CGIF5_Msk     (0x1UL << DMA_IFCR_CGIF5_Pos)                    /*!< 0x00010000 */
1528
#define DMA_IFCR_CGIF5         DMA_IFCR_CGIF5_Msk                              /*!< Channel 5 Global interrupt clear    */
1529
#define DMA_IFCR_CTCIF5_Pos    (17U)                                           
1530
#define DMA_IFCR_CTCIF5_Msk    (0x1UL << DMA_IFCR_CTCIF5_Pos)                   /*!< 0x00020000 */
1531
#define DMA_IFCR_CTCIF5        DMA_IFCR_CTCIF5_Msk                             /*!< Channel 5 Transfer Complete clear   */
1532
#define DMA_IFCR_CHTIF5_Pos    (18U)                                           
1533
#define DMA_IFCR_CHTIF5_Msk    (0x1UL << DMA_IFCR_CHTIF5_Pos)                   /*!< 0x00040000 */
1534
#define DMA_IFCR_CHTIF5        DMA_IFCR_CHTIF5_Msk                             /*!< Channel 5 Half Transfer clear       */
1535
#define DMA_IFCR_CTEIF5_Pos    (19U)                                           
1536
#define DMA_IFCR_CTEIF5_Msk    (0x1UL << DMA_IFCR_CTEIF5_Pos)                   /*!< 0x00080000 */
1537
#define DMA_IFCR_CTEIF5        DMA_IFCR_CTEIF5_Msk                             /*!< Channel 5 Transfer Error clear      */
1538
 
1539
/*******************  Bit definition for DMA_CCR register  ********************/
1540
#define DMA_CCR_EN_Pos         (0U)                                            
1541
#define DMA_CCR_EN_Msk         (0x1UL << DMA_CCR_EN_Pos)                        /*!< 0x00000001 */
1542
#define DMA_CCR_EN             DMA_CCR_EN_Msk                                  /*!< Channel enable                      */
1543
#define DMA_CCR_TCIE_Pos       (1U)                                            
1544
#define DMA_CCR_TCIE_Msk       (0x1UL << DMA_CCR_TCIE_Pos)                      /*!< 0x00000002 */
1545
#define DMA_CCR_TCIE           DMA_CCR_TCIE_Msk                                /*!< Transfer complete interrupt enable  */
1546
#define DMA_CCR_HTIE_Pos       (2U)                                            
1547
#define DMA_CCR_HTIE_Msk       (0x1UL << DMA_CCR_HTIE_Pos)                      /*!< 0x00000004 */
1548
#define DMA_CCR_HTIE           DMA_CCR_HTIE_Msk                                /*!< Half Transfer interrupt enable      */
1549
#define DMA_CCR_TEIE_Pos       (3U)                                            
1550
#define DMA_CCR_TEIE_Msk       (0x1UL << DMA_CCR_TEIE_Pos)                      /*!< 0x00000008 */
1551
#define DMA_CCR_TEIE           DMA_CCR_TEIE_Msk                                /*!< Transfer error interrupt enable     */
1552
#define DMA_CCR_DIR_Pos        (4U)                                            
1553
#define DMA_CCR_DIR_Msk        (0x1UL << DMA_CCR_DIR_Pos)                       /*!< 0x00000010 */
1554
#define DMA_CCR_DIR            DMA_CCR_DIR_Msk                                 /*!< Data transfer direction             */
1555
#define DMA_CCR_CIRC_Pos       (5U)                                            
1556
#define DMA_CCR_CIRC_Msk       (0x1UL << DMA_CCR_CIRC_Pos)                      /*!< 0x00000020 */
1557
#define DMA_CCR_CIRC           DMA_CCR_CIRC_Msk                                /*!< Circular mode                       */
1558
#define DMA_CCR_PINC_Pos       (6U)                                            
1559
#define DMA_CCR_PINC_Msk       (0x1UL << DMA_CCR_PINC_Pos)                      /*!< 0x00000040 */
1560
#define DMA_CCR_PINC           DMA_CCR_PINC_Msk                                /*!< Peripheral increment mode           */
1561
#define DMA_CCR_MINC_Pos       (7U)                                            
1562
#define DMA_CCR_MINC_Msk       (0x1UL << DMA_CCR_MINC_Pos)                      /*!< 0x00000080 */
1563
#define DMA_CCR_MINC           DMA_CCR_MINC_Msk                                /*!< Memory increment mode               */
1564
 
1565
#define DMA_CCR_PSIZE_Pos      (8U)                                            
1566
#define DMA_CCR_PSIZE_Msk      (0x3UL << DMA_CCR_PSIZE_Pos)                     /*!< 0x00000300 */
1567
#define DMA_CCR_PSIZE          DMA_CCR_PSIZE_Msk                               /*!< PSIZE[1:0] bits (Peripheral size)   */
1568
#define DMA_CCR_PSIZE_0        (0x1UL << DMA_CCR_PSIZE_Pos)                     /*!< 0x00000100 */
1569
#define DMA_CCR_PSIZE_1        (0x2UL << DMA_CCR_PSIZE_Pos)                     /*!< 0x00000200 */
1570
 
1571
#define DMA_CCR_MSIZE_Pos      (10U)                                           
1572
#define DMA_CCR_MSIZE_Msk      (0x3UL << DMA_CCR_MSIZE_Pos)                     /*!< 0x00000C00 */
1573
#define DMA_CCR_MSIZE          DMA_CCR_MSIZE_Msk                               /*!< MSIZE[1:0] bits (Memory size)       */
1574
#define DMA_CCR_MSIZE_0        (0x1UL << DMA_CCR_MSIZE_Pos)                     /*!< 0x00000400 */
1575
#define DMA_CCR_MSIZE_1        (0x2UL << DMA_CCR_MSIZE_Pos)                     /*!< 0x00000800 */
1576
 
1577
#define DMA_CCR_PL_Pos         (12U)                                           
1578
#define DMA_CCR_PL_Msk         (0x3UL << DMA_CCR_PL_Pos)                        /*!< 0x00003000 */
1579
#define DMA_CCR_PL             DMA_CCR_PL_Msk                                  /*!< PL[1:0] bits(Channel Priority level)*/
1580
#define DMA_CCR_PL_0           (0x1UL << DMA_CCR_PL_Pos)                        /*!< 0x00001000 */
1581
#define DMA_CCR_PL_1           (0x2UL << DMA_CCR_PL_Pos)                        /*!< 0x00002000 */
1582
 
1583
#define DMA_CCR_MEM2MEM_Pos    (14U)                                           
1584
#define DMA_CCR_MEM2MEM_Msk    (0x1UL << DMA_CCR_MEM2MEM_Pos)                   /*!< 0x00004000 */
1585
#define DMA_CCR_MEM2MEM        DMA_CCR_MEM2MEM_Msk                             /*!< Memory to memory mode               */
1586
 
1587
/******************  Bit definition for DMA_CNDTR register  *******************/
1588
#define DMA_CNDTR_NDT_Pos      (0U)                                            
1589
#define DMA_CNDTR_NDT_Msk      (0xFFFFUL << DMA_CNDTR_NDT_Pos)                  /*!< 0x0000FFFF */
1590
#define DMA_CNDTR_NDT          DMA_CNDTR_NDT_Msk                               /*!< Number of data to Transfer          */
1591
 
1592
/******************  Bit definition for DMA_CPAR register  ********************/
1593
#define DMA_CPAR_PA_Pos        (0U)                                            
1594
#define DMA_CPAR_PA_Msk        (0xFFFFFFFFUL << DMA_CPAR_PA_Pos)                /*!< 0xFFFFFFFF */
1595
#define DMA_CPAR_PA            DMA_CPAR_PA_Msk                                 /*!< Peripheral Address                  */
1596
 
1597
/******************  Bit definition for DMA_CMAR register  ********************/
1598
#define DMA_CMAR_MA_Pos        (0U)                                            
1599
#define DMA_CMAR_MA_Msk        (0xFFFFFFFFUL << DMA_CMAR_MA_Pos)                /*!< 0xFFFFFFFF */
1600
#define DMA_CMAR_MA            DMA_CMAR_MA_Msk                                 /*!< Memory Address                      */
1601
 
1602
/******************************************************************************/
1603
/*                                                                            */
1604
/*                 External Interrupt/Event Controller (EXTI)                 */
1605
/*                                                                            */
1606
/******************************************************************************/
1607
/*******************  Bit definition for EXTI_IMR register  *******************/
1608
#define EXTI_IMR_MR0_Pos          (0U)                                         
1609
#define EXTI_IMR_MR0_Msk          (0x1UL << EXTI_IMR_MR0_Pos)                   /*!< 0x00000001 */
1610
#define EXTI_IMR_MR0              EXTI_IMR_MR0_Msk                             /*!< Interrupt Mask on line 0  */
1611
#define EXTI_IMR_MR1_Pos          (1U)                                         
1612
#define EXTI_IMR_MR1_Msk          (0x1UL << EXTI_IMR_MR1_Pos)                   /*!< 0x00000002 */
1613
#define EXTI_IMR_MR1              EXTI_IMR_MR1_Msk                             /*!< Interrupt Mask on line 1  */
1614
#define EXTI_IMR_MR2_Pos          (2U)                                         
1615
#define EXTI_IMR_MR2_Msk          (0x1UL << EXTI_IMR_MR2_Pos)                   /*!< 0x00000004 */
1616
#define EXTI_IMR_MR2              EXTI_IMR_MR2_Msk                             /*!< Interrupt Mask on line 2  */
1617
#define EXTI_IMR_MR3_Pos          (3U)                                         
1618
#define EXTI_IMR_MR3_Msk          (0x1UL << EXTI_IMR_MR3_Pos)                   /*!< 0x00000008 */
1619
#define EXTI_IMR_MR3              EXTI_IMR_MR3_Msk                             /*!< Interrupt Mask on line 3  */
1620
#define EXTI_IMR_MR4_Pos          (4U)                                         
1621
#define EXTI_IMR_MR4_Msk          (0x1UL << EXTI_IMR_MR4_Pos)                   /*!< 0x00000010 */
1622
#define EXTI_IMR_MR4              EXTI_IMR_MR4_Msk                             /*!< Interrupt Mask on line 4  */
1623
#define EXTI_IMR_MR5_Pos          (5U)                                         
1624
#define EXTI_IMR_MR5_Msk          (0x1UL << EXTI_IMR_MR5_Pos)                   /*!< 0x00000020 */
1625
#define EXTI_IMR_MR5              EXTI_IMR_MR5_Msk                             /*!< Interrupt Mask on line 5  */
1626
#define EXTI_IMR_MR6_Pos          (6U)                                         
1627
#define EXTI_IMR_MR6_Msk          (0x1UL << EXTI_IMR_MR6_Pos)                   /*!< 0x00000040 */
1628
#define EXTI_IMR_MR6              EXTI_IMR_MR6_Msk                             /*!< Interrupt Mask on line 6  */
1629
#define EXTI_IMR_MR7_Pos          (7U)                                         
1630
#define EXTI_IMR_MR7_Msk          (0x1UL << EXTI_IMR_MR7_Pos)                   /*!< 0x00000080 */
1631
#define EXTI_IMR_MR7              EXTI_IMR_MR7_Msk                             /*!< Interrupt Mask on line 7  */
1632
#define EXTI_IMR_MR8_Pos          (8U)                                         
1633
#define EXTI_IMR_MR8_Msk          (0x1UL << EXTI_IMR_MR8_Pos)                   /*!< 0x00000100 */
1634
#define EXTI_IMR_MR8              EXTI_IMR_MR8_Msk                             /*!< Interrupt Mask on line 8  */
1635
#define EXTI_IMR_MR9_Pos          (9U)                                         
1636
#define EXTI_IMR_MR9_Msk          (0x1UL << EXTI_IMR_MR9_Pos)                   /*!< 0x00000200 */
1637
#define EXTI_IMR_MR9              EXTI_IMR_MR9_Msk                             /*!< Interrupt Mask on line 9  */
1638
#define EXTI_IMR_MR10_Pos         (10U)                                        
1639
#define EXTI_IMR_MR10_Msk         (0x1UL << EXTI_IMR_MR10_Pos)                  /*!< 0x00000400 */
1640
#define EXTI_IMR_MR10             EXTI_IMR_MR10_Msk                            /*!< Interrupt Mask on line 10 */
1641
#define EXTI_IMR_MR11_Pos         (11U)                                        
1642
#define EXTI_IMR_MR11_Msk         (0x1UL << EXTI_IMR_MR11_Pos)                  /*!< 0x00000800 */
1643
#define EXTI_IMR_MR11             EXTI_IMR_MR11_Msk                            /*!< Interrupt Mask on line 11 */
1644
#define EXTI_IMR_MR12_Pos         (12U)                                        
1645
#define EXTI_IMR_MR12_Msk         (0x1UL << EXTI_IMR_MR12_Pos)                  /*!< 0x00001000 */
1646
#define EXTI_IMR_MR12             EXTI_IMR_MR12_Msk                            /*!< Interrupt Mask on line 12 */
1647
#define EXTI_IMR_MR13_Pos         (13U)                                        
1648
#define EXTI_IMR_MR13_Msk         (0x1UL << EXTI_IMR_MR13_Pos)                  /*!< 0x00002000 */
1649
#define EXTI_IMR_MR13             EXTI_IMR_MR13_Msk                            /*!< Interrupt Mask on line 13 */
1650
#define EXTI_IMR_MR14_Pos         (14U)                                        
1651
#define EXTI_IMR_MR14_Msk         (0x1UL << EXTI_IMR_MR14_Pos)                  /*!< 0x00004000 */
1652
#define EXTI_IMR_MR14             EXTI_IMR_MR14_Msk                            /*!< Interrupt Mask on line 14 */
1653
#define EXTI_IMR_MR15_Pos         (15U)                                        
1654
#define EXTI_IMR_MR15_Msk         (0x1UL << EXTI_IMR_MR15_Pos)                  /*!< 0x00008000 */
1655
#define EXTI_IMR_MR15             EXTI_IMR_MR15_Msk                            /*!< Interrupt Mask on line 15 */
1656
#define EXTI_IMR_MR16_Pos         (16U)                                        
1657
#define EXTI_IMR_MR16_Msk         (0x1UL << EXTI_IMR_MR16_Pos)                  /*!< 0x00010000 */
1658
#define EXTI_IMR_MR16             EXTI_IMR_MR16_Msk                            /*!< Interrupt Mask on line 16 */
1659
#define EXTI_IMR_MR17_Pos         (17U)                                        
1660
#define EXTI_IMR_MR17_Msk         (0x1UL << EXTI_IMR_MR17_Pos)                  /*!< 0x00020000 */
1661
#define EXTI_IMR_MR17             EXTI_IMR_MR17_Msk                            /*!< Interrupt Mask on line 17 */
1662
#define EXTI_IMR_MR19_Pos         (19U)                                        
1663
#define EXTI_IMR_MR19_Msk         (0x1UL << EXTI_IMR_MR19_Pos)                  /*!< 0x00080000 */
1664
#define EXTI_IMR_MR19             EXTI_IMR_MR19_Msk                            /*!< Interrupt Mask on line 19 */
1665
#define EXTI_IMR_MR21_Pos         (21U)                                        
1666
#define EXTI_IMR_MR21_Msk         (0x1UL << EXTI_IMR_MR21_Pos)                  /*!< 0x00200000 */
1667
#define EXTI_IMR_MR21             EXTI_IMR_MR21_Msk                            /*!< Interrupt Mask on line 21 */
1668
#define EXTI_IMR_MR22_Pos         (22U)                                        
1669
#define EXTI_IMR_MR22_Msk         (0x1UL << EXTI_IMR_MR22_Pos)                  /*!< 0x00400000 */
1670
#define EXTI_IMR_MR22             EXTI_IMR_MR22_Msk                            /*!< Interrupt Mask on line 22 */
1671
#define EXTI_IMR_MR23_Pos         (23U)                                        
1672
#define EXTI_IMR_MR23_Msk         (0x1UL << EXTI_IMR_MR23_Pos)                  /*!< 0x00800000 */
1673
#define EXTI_IMR_MR23             EXTI_IMR_MR23_Msk                            /*!< Interrupt Mask on line 23 */
1674
#define EXTI_IMR_MR25_Pos         (25U)                                        
1675
#define EXTI_IMR_MR25_Msk         (0x1UL << EXTI_IMR_MR25_Pos)                  /*!< 0x02000000 */
1676
#define EXTI_IMR_MR25             EXTI_IMR_MR25_Msk                            /*!< Interrupt Mask on line 25 */
1677
#define EXTI_IMR_MR27_Pos         (27U)                                        
1678
#define EXTI_IMR_MR27_Msk         (0x1UL << EXTI_IMR_MR27_Pos)                  /*!< 0x08000000 */
1679
#define EXTI_IMR_MR27             EXTI_IMR_MR27_Msk                            /*!< Interrupt Mask on line 27 */
1680
 
1681
/* References Defines */
1682
#define  EXTI_IMR_IM0 EXTI_IMR_MR0
1683
#define  EXTI_IMR_IM1 EXTI_IMR_MR1
1684
#define  EXTI_IMR_IM2 EXTI_IMR_MR2
1685
#define  EXTI_IMR_IM3 EXTI_IMR_MR3
1686
#define  EXTI_IMR_IM4 EXTI_IMR_MR4
1687
#define  EXTI_IMR_IM5 EXTI_IMR_MR5
1688
#define  EXTI_IMR_IM6 EXTI_IMR_MR6
1689
#define  EXTI_IMR_IM7 EXTI_IMR_MR7
1690
#define  EXTI_IMR_IM8 EXTI_IMR_MR8
1691
#define  EXTI_IMR_IM9 EXTI_IMR_MR9
1692
#define  EXTI_IMR_IM10 EXTI_IMR_MR10
1693
#define  EXTI_IMR_IM11 EXTI_IMR_MR11
1694
#define  EXTI_IMR_IM12 EXTI_IMR_MR12
1695
#define  EXTI_IMR_IM13 EXTI_IMR_MR13
1696
#define  EXTI_IMR_IM14 EXTI_IMR_MR14
1697
#define  EXTI_IMR_IM15 EXTI_IMR_MR15
1698
#define  EXTI_IMR_IM16 EXTI_IMR_MR16
1699
#define  EXTI_IMR_IM17 EXTI_IMR_MR17
1700
#define  EXTI_IMR_IM19 EXTI_IMR_MR19
1701
#define  EXTI_IMR_IM21 EXTI_IMR_MR21
1702
#define  EXTI_IMR_IM22 EXTI_IMR_MR22
1703
#define  EXTI_IMR_IM23 EXTI_IMR_MR23
1704
#define  EXTI_IMR_IM25 EXTI_IMR_MR25
1705
#define  EXTI_IMR_IM27 EXTI_IMR_MR27
1706
 
1707
#define EXTI_IMR_IM_Pos           (0U)                                         
1708
#define EXTI_IMR_IM_Msk           (0xAEFFFFFUL << EXTI_IMR_IM_Pos)              /*!< 0x0AEFFFFF */
1709
#define EXTI_IMR_IM               EXTI_IMR_IM_Msk                              /*!< Interrupt Mask All */
1710
 
1711
 
1712
/******************  Bit definition for EXTI_EMR register  ********************/
1713
#define EXTI_EMR_MR0_Pos          (0U)                                         
1714
#define EXTI_EMR_MR0_Msk          (0x1UL << EXTI_EMR_MR0_Pos)                   /*!< 0x00000001 */
1715
#define EXTI_EMR_MR0              EXTI_EMR_MR0_Msk                             /*!< Event Mask on line 0  */
1716
#define EXTI_EMR_MR1_Pos          (1U)                                         
1717
#define EXTI_EMR_MR1_Msk          (0x1UL << EXTI_EMR_MR1_Pos)                   /*!< 0x00000002 */
1718
#define EXTI_EMR_MR1              EXTI_EMR_MR1_Msk                             /*!< Event Mask on line 1  */
1719
#define EXTI_EMR_MR2_Pos          (2U)                                         
1720
#define EXTI_EMR_MR2_Msk          (0x1UL << EXTI_EMR_MR2_Pos)                   /*!< 0x00000004 */
1721
#define EXTI_EMR_MR2              EXTI_EMR_MR2_Msk                             /*!< Event Mask on line 2  */
1722
#define EXTI_EMR_MR3_Pos          (3U)                                         
1723
#define EXTI_EMR_MR3_Msk          (0x1UL << EXTI_EMR_MR3_Pos)                   /*!< 0x00000008 */
1724
#define EXTI_EMR_MR3              EXTI_EMR_MR3_Msk                             /*!< Event Mask on line 3  */
1725
#define EXTI_EMR_MR4_Pos          (4U)                                         
1726
#define EXTI_EMR_MR4_Msk          (0x1UL << EXTI_EMR_MR4_Pos)                   /*!< 0x00000010 */
1727
#define EXTI_EMR_MR4              EXTI_EMR_MR4_Msk                             /*!< Event Mask on line 4  */
1728
#define EXTI_EMR_MR5_Pos          (5U)                                         
1729
#define EXTI_EMR_MR5_Msk          (0x1UL << EXTI_EMR_MR5_Pos)                   /*!< 0x00000020 */
1730
#define EXTI_EMR_MR5              EXTI_EMR_MR5_Msk                             /*!< Event Mask on line 5  */
1731
#define EXTI_EMR_MR6_Pos          (6U)                                         
1732
#define EXTI_EMR_MR6_Msk          (0x1UL << EXTI_EMR_MR6_Pos)                   /*!< 0x00000040 */
1733
#define EXTI_EMR_MR6              EXTI_EMR_MR6_Msk                             /*!< Event Mask on line 6  */
1734
#define EXTI_EMR_MR7_Pos          (7U)                                         
1735
#define EXTI_EMR_MR7_Msk          (0x1UL << EXTI_EMR_MR7_Pos)                   /*!< 0x00000080 */
1736
#define EXTI_EMR_MR7              EXTI_EMR_MR7_Msk                             /*!< Event Mask on line 7  */
1737
#define EXTI_EMR_MR8_Pos          (8U)                                         
1738
#define EXTI_EMR_MR8_Msk          (0x1UL << EXTI_EMR_MR8_Pos)                   /*!< 0x00000100 */
1739
#define EXTI_EMR_MR8              EXTI_EMR_MR8_Msk                             /*!< Event Mask on line 8  */
1740
#define EXTI_EMR_MR9_Pos          (9U)                                         
1741
#define EXTI_EMR_MR9_Msk          (0x1UL << EXTI_EMR_MR9_Pos)                   /*!< 0x00000200 */
1742
#define EXTI_EMR_MR9              EXTI_EMR_MR9_Msk                             /*!< Event Mask on line 9  */
1743
#define EXTI_EMR_MR10_Pos         (10U)                                        
1744
#define EXTI_EMR_MR10_Msk         (0x1UL << EXTI_EMR_MR10_Pos)                  /*!< 0x00000400 */
1745
#define EXTI_EMR_MR10             EXTI_EMR_MR10_Msk                            /*!< Event Mask on line 10 */
1746
#define EXTI_EMR_MR11_Pos         (11U)                                        
1747
#define EXTI_EMR_MR11_Msk         (0x1UL << EXTI_EMR_MR11_Pos)                  /*!< 0x00000800 */
1748
#define EXTI_EMR_MR11             EXTI_EMR_MR11_Msk                            /*!< Event Mask on line 11 */
1749
#define EXTI_EMR_MR12_Pos         (12U)                                        
1750
#define EXTI_EMR_MR12_Msk         (0x1UL << EXTI_EMR_MR12_Pos)                  /*!< 0x00001000 */
1751
#define EXTI_EMR_MR12             EXTI_EMR_MR12_Msk                            /*!< Event Mask on line 12 */
1752
#define EXTI_EMR_MR13_Pos         (13U)                                        
1753
#define EXTI_EMR_MR13_Msk         (0x1UL << EXTI_EMR_MR13_Pos)                  /*!< 0x00002000 */
1754
#define EXTI_EMR_MR13             EXTI_EMR_MR13_Msk                            /*!< Event Mask on line 13 */
1755
#define EXTI_EMR_MR14_Pos         (14U)                                        
1756
#define EXTI_EMR_MR14_Msk         (0x1UL << EXTI_EMR_MR14_Pos)                  /*!< 0x00004000 */
1757
#define EXTI_EMR_MR14             EXTI_EMR_MR14_Msk                            /*!< Event Mask on line 14 */
1758
#define EXTI_EMR_MR15_Pos         (15U)                                        
1759
#define EXTI_EMR_MR15_Msk         (0x1UL << EXTI_EMR_MR15_Pos)                  /*!< 0x00008000 */
1760
#define EXTI_EMR_MR15             EXTI_EMR_MR15_Msk                            /*!< Event Mask on line 15 */
1761
#define EXTI_EMR_MR16_Pos         (16U)                                        
1762
#define EXTI_EMR_MR16_Msk         (0x1UL << EXTI_EMR_MR16_Pos)                  /*!< 0x00010000 */
1763
#define EXTI_EMR_MR16             EXTI_EMR_MR16_Msk                            /*!< Event Mask on line 16 */
1764
#define EXTI_EMR_MR17_Pos         (17U)                                        
1765
#define EXTI_EMR_MR17_Msk         (0x1UL << EXTI_EMR_MR17_Pos)                  /*!< 0x00020000 */
1766
#define EXTI_EMR_MR17             EXTI_EMR_MR17_Msk                            /*!< Event Mask on line 17 */
1767
#define EXTI_EMR_MR19_Pos         (19U)                                        
1768
#define EXTI_EMR_MR19_Msk         (0x1UL << EXTI_EMR_MR19_Pos)                  /*!< 0x00080000 */
1769
#define EXTI_EMR_MR19             EXTI_EMR_MR19_Msk                            /*!< Event Mask on line 19 */
1770
#define EXTI_EMR_MR21_Pos         (21U)                                        
1771
#define EXTI_EMR_MR21_Msk         (0x1UL << EXTI_EMR_MR21_Pos)                  /*!< 0x00200000 */
1772
#define EXTI_EMR_MR21             EXTI_EMR_MR21_Msk                            /*!< Event Mask on line 21 */
1773
#define EXTI_EMR_MR22_Pos         (22U)                                        
1774
#define EXTI_EMR_MR22_Msk         (0x1UL << EXTI_EMR_MR22_Pos)                  /*!< 0x00400000 */
1775
#define EXTI_EMR_MR22             EXTI_EMR_MR22_Msk                            /*!< Event Mask on line 22 */
1776
#define EXTI_EMR_MR23_Pos         (23U)                                        
1777
#define EXTI_EMR_MR23_Msk         (0x1UL << EXTI_EMR_MR23_Pos)                  /*!< 0x00800000 */
1778
#define EXTI_EMR_MR23             EXTI_EMR_MR23_Msk                            /*!< Event Mask on line 23 */
1779
#define EXTI_EMR_MR25_Pos         (25U)                                        
1780
#define EXTI_EMR_MR25_Msk         (0x1UL << EXTI_EMR_MR25_Pos)                  /*!< 0x02000000 */
1781
#define EXTI_EMR_MR25             EXTI_EMR_MR25_Msk                            /*!< Event Mask on line 25 */
1782
#define EXTI_EMR_MR27_Pos         (27U)                                        
1783
#define EXTI_EMR_MR27_Msk         (0x1UL << EXTI_EMR_MR27_Pos)                  /*!< 0x08000000 */
1784
#define EXTI_EMR_MR27             EXTI_EMR_MR27_Msk                            /*!< Event Mask on line 27 */
1785
 
1786
/* References Defines */
1787
#define  EXTI_EMR_EM0 EXTI_EMR_MR0
1788
#define  EXTI_EMR_EM1 EXTI_EMR_MR1
1789
#define  EXTI_EMR_EM2 EXTI_EMR_MR2
1790
#define  EXTI_EMR_EM3 EXTI_EMR_MR3
1791
#define  EXTI_EMR_EM4 EXTI_EMR_MR4
1792
#define  EXTI_EMR_EM5 EXTI_EMR_MR5
1793
#define  EXTI_EMR_EM6 EXTI_EMR_MR6
1794
#define  EXTI_EMR_EM7 EXTI_EMR_MR7
1795
#define  EXTI_EMR_EM8 EXTI_EMR_MR8
1796
#define  EXTI_EMR_EM9 EXTI_EMR_MR9
1797
#define  EXTI_EMR_EM10 EXTI_EMR_MR10
1798
#define  EXTI_EMR_EM11 EXTI_EMR_MR11
1799
#define  EXTI_EMR_EM12 EXTI_EMR_MR12
1800
#define  EXTI_EMR_EM13 EXTI_EMR_MR13
1801
#define  EXTI_EMR_EM14 EXTI_EMR_MR14
1802
#define  EXTI_EMR_EM15 EXTI_EMR_MR15
1803
#define  EXTI_EMR_EM16 EXTI_EMR_MR16
1804
#define  EXTI_EMR_EM17 EXTI_EMR_MR17
1805
#define  EXTI_EMR_EM19 EXTI_EMR_MR19
1806
#define  EXTI_EMR_EM21 EXTI_EMR_MR21
1807
#define  EXTI_EMR_EM22 EXTI_EMR_MR22
1808
#define  EXTI_EMR_EM23 EXTI_EMR_MR23
1809
#define  EXTI_EMR_EM25 EXTI_EMR_MR25
1810
#define  EXTI_EMR_EM27 EXTI_EMR_MR27
1811
 
1812
/*******************  Bit definition for EXTI_RTSR register  ******************/
1813
#define EXTI_RTSR_TR0_Pos         (0U)                                         
1814
#define EXTI_RTSR_TR0_Msk         (0x1UL << EXTI_RTSR_TR0_Pos)                  /*!< 0x00000001 */
1815
#define EXTI_RTSR_TR0             EXTI_RTSR_TR0_Msk                            /*!< Rising trigger event configuration bit of line 0 */
1816
#define EXTI_RTSR_TR1_Pos         (1U)                                         
1817
#define EXTI_RTSR_TR1_Msk         (0x1UL << EXTI_RTSR_TR1_Pos)                  /*!< 0x00000002 */
1818
#define EXTI_RTSR_TR1             EXTI_RTSR_TR1_Msk                            /*!< Rising trigger event configuration bit of line 1 */
1819
#define EXTI_RTSR_TR2_Pos         (2U)                                         
1820
#define EXTI_RTSR_TR2_Msk         (0x1UL << EXTI_RTSR_TR2_Pos)                  /*!< 0x00000004 */
1821
#define EXTI_RTSR_TR2             EXTI_RTSR_TR2_Msk                            /*!< Rising trigger event configuration bit of line 2 */
1822
#define EXTI_RTSR_TR3_Pos         (3U)                                         
1823
#define EXTI_RTSR_TR3_Msk         (0x1UL << EXTI_RTSR_TR3_Pos)                  /*!< 0x00000008 */
1824
#define EXTI_RTSR_TR3             EXTI_RTSR_TR3_Msk                            /*!< Rising trigger event configuration bit of line 3 */
1825
#define EXTI_RTSR_TR4_Pos         (4U)                                         
1826
#define EXTI_RTSR_TR4_Msk         (0x1UL << EXTI_RTSR_TR4_Pos)                  /*!< 0x00000010 */
1827
#define EXTI_RTSR_TR4             EXTI_RTSR_TR4_Msk                            /*!< Rising trigger event configuration bit of line 4 */
1828
#define EXTI_RTSR_TR5_Pos         (5U)                                         
1829
#define EXTI_RTSR_TR5_Msk         (0x1UL << EXTI_RTSR_TR5_Pos)                  /*!< 0x00000020 */
1830
#define EXTI_RTSR_TR5             EXTI_RTSR_TR5_Msk                            /*!< Rising trigger event configuration bit of line 5 */
1831
#define EXTI_RTSR_TR6_Pos         (6U)                                         
1832
#define EXTI_RTSR_TR6_Msk         (0x1UL << EXTI_RTSR_TR6_Pos)                  /*!< 0x00000040 */
1833
#define EXTI_RTSR_TR6             EXTI_RTSR_TR6_Msk                            /*!< Rising trigger event configuration bit of line 6 */
1834
#define EXTI_RTSR_TR7_Pos         (7U)                                         
1835
#define EXTI_RTSR_TR7_Msk         (0x1UL << EXTI_RTSR_TR7_Pos)                  /*!< 0x00000080 */
1836
#define EXTI_RTSR_TR7             EXTI_RTSR_TR7_Msk                            /*!< Rising trigger event configuration bit of line 7 */
1837
#define EXTI_RTSR_TR8_Pos         (8U)                                         
1838
#define EXTI_RTSR_TR8_Msk         (0x1UL << EXTI_RTSR_TR8_Pos)                  /*!< 0x00000100 */
1839
#define EXTI_RTSR_TR8             EXTI_RTSR_TR8_Msk                            /*!< Rising trigger event configuration bit of line 8 */
1840
#define EXTI_RTSR_TR9_Pos         (9U)                                         
1841
#define EXTI_RTSR_TR9_Msk         (0x1UL << EXTI_RTSR_TR9_Pos)                  /*!< 0x00000200 */
1842
#define EXTI_RTSR_TR9             EXTI_RTSR_TR9_Msk                            /*!< Rising trigger event configuration bit of line 9 */
1843
#define EXTI_RTSR_TR10_Pos        (10U)                                        
1844
#define EXTI_RTSR_TR10_Msk        (0x1UL << EXTI_RTSR_TR10_Pos)                 /*!< 0x00000400 */
1845
#define EXTI_RTSR_TR10            EXTI_RTSR_TR10_Msk                           /*!< Rising trigger event configuration bit of line 10 */
1846
#define EXTI_RTSR_TR11_Pos        (11U)                                        
1847
#define EXTI_RTSR_TR11_Msk        (0x1UL << EXTI_RTSR_TR11_Pos)                 /*!< 0x00000800 */
1848
#define EXTI_RTSR_TR11            EXTI_RTSR_TR11_Msk                           /*!< Rising trigger event configuration bit of line 11 */
1849
#define EXTI_RTSR_TR12_Pos        (12U)                                        
1850
#define EXTI_RTSR_TR12_Msk        (0x1UL << EXTI_RTSR_TR12_Pos)                 /*!< 0x00001000 */
1851
#define EXTI_RTSR_TR12            EXTI_RTSR_TR12_Msk                           /*!< Rising trigger event configuration bit of line 12 */
1852
#define EXTI_RTSR_TR13_Pos        (13U)                                        
1853
#define EXTI_RTSR_TR13_Msk        (0x1UL << EXTI_RTSR_TR13_Pos)                 /*!< 0x00002000 */
1854
#define EXTI_RTSR_TR13            EXTI_RTSR_TR13_Msk                           /*!< Rising trigger event configuration bit of line 13 */
1855
#define EXTI_RTSR_TR14_Pos        (14U)                                        
1856
#define EXTI_RTSR_TR14_Msk        (0x1UL << EXTI_RTSR_TR14_Pos)                 /*!< 0x00004000 */
1857
#define EXTI_RTSR_TR14            EXTI_RTSR_TR14_Msk                           /*!< Rising trigger event configuration bit of line 14 */
1858
#define EXTI_RTSR_TR15_Pos        (15U)                                        
1859
#define EXTI_RTSR_TR15_Msk        (0x1UL << EXTI_RTSR_TR15_Pos)                 /*!< 0x00008000 */
1860
#define EXTI_RTSR_TR15            EXTI_RTSR_TR15_Msk                           /*!< Rising trigger event configuration bit of line 15 */
1861
#define EXTI_RTSR_TR16_Pos        (16U)                                        
1862
#define EXTI_RTSR_TR16_Msk        (0x1UL << EXTI_RTSR_TR16_Pos)                 /*!< 0x00010000 */
1863
#define EXTI_RTSR_TR16            EXTI_RTSR_TR16_Msk                           /*!< Rising trigger event configuration bit of line 16 */
1864
#define EXTI_RTSR_TR17_Pos        (17U)                                        
1865
#define EXTI_RTSR_TR17_Msk        (0x1UL << EXTI_RTSR_TR17_Pos)                 /*!< 0x00020000 */
1866
#define EXTI_RTSR_TR17            EXTI_RTSR_TR17_Msk                           /*!< Rising trigger event configuration bit of line 17 */
1867
#define EXTI_RTSR_TR19_Pos        (19U)                                        
1868
#define EXTI_RTSR_TR19_Msk        (0x1UL << EXTI_RTSR_TR19_Pos)                 /*!< 0x00080000 */
1869
#define EXTI_RTSR_TR19            EXTI_RTSR_TR19_Msk                           /*!< Rising trigger event configuration bit of line 19 */
1870
#define EXTI_RTSR_TR21_Pos        (21U)                                        
1871
#define EXTI_RTSR_TR21_Msk        (0x1UL << EXTI_RTSR_TR21_Pos)                 /*!< 0x00200000 */
1872
#define EXTI_RTSR_TR21            EXTI_RTSR_TR21_Msk                           /*!< Rising trigger event configuration bit of line 21 */
1873
#define EXTI_RTSR_TR22_Pos        (22U)                                        
1874
#define EXTI_RTSR_TR22_Msk        (0x1UL << EXTI_RTSR_TR22_Pos)                 /*!< 0x00400000 */
1875
#define EXTI_RTSR_TR22            EXTI_RTSR_TR22_Msk                           /*!< Rising trigger event configuration bit of line 22 */
1876
 
1877
/* References Defines */
1878
#define EXTI_RTSR_RT0 EXTI_RTSR_TR0
1879
#define EXTI_RTSR_RT1 EXTI_RTSR_TR1
1880
#define EXTI_RTSR_RT2 EXTI_RTSR_TR2
1881
#define EXTI_RTSR_RT3 EXTI_RTSR_TR3
1882
#define EXTI_RTSR_RT4 EXTI_RTSR_TR4
1883
#define EXTI_RTSR_RT5 EXTI_RTSR_TR5
1884
#define EXTI_RTSR_RT6 EXTI_RTSR_TR6
1885
#define EXTI_RTSR_RT7 EXTI_RTSR_TR7
1886
#define EXTI_RTSR_RT8 EXTI_RTSR_TR8
1887
#define EXTI_RTSR_RT9 EXTI_RTSR_TR9
1888
#define EXTI_RTSR_RT10 EXTI_RTSR_TR10
1889
#define EXTI_RTSR_RT11 EXTI_RTSR_TR11
1890
#define EXTI_RTSR_RT12 EXTI_RTSR_TR12
1891
#define EXTI_RTSR_RT13 EXTI_RTSR_TR13
1892
#define EXTI_RTSR_RT14 EXTI_RTSR_TR14
1893
#define EXTI_RTSR_RT15 EXTI_RTSR_TR15
1894
#define EXTI_RTSR_RT16 EXTI_RTSR_TR16
1895
#define EXTI_RTSR_RT17 EXTI_RTSR_TR17
1896
#define EXTI_RTSR_RT19 EXTI_RTSR_TR19
1897
#define EXTI_RTSR_RT21 EXTI_RTSR_TR21
1898
#define EXTI_RTSR_RT22 EXTI_RTSR_TR22
1899
 
1900
/*******************  Bit definition for EXTI_FTSR register *******************/
1901
#define EXTI_FTSR_TR0_Pos         (0U)                                         
1902
#define EXTI_FTSR_TR0_Msk         (0x1UL << EXTI_FTSR_TR0_Pos)                  /*!< 0x00000001 */
1903
#define EXTI_FTSR_TR0             EXTI_FTSR_TR0_Msk                            /*!< Falling trigger event configuration bit of line 0 */
1904
#define EXTI_FTSR_TR1_Pos         (1U)                                         
1905
#define EXTI_FTSR_TR1_Msk         (0x1UL << EXTI_FTSR_TR1_Pos)                  /*!< 0x00000002 */
1906
#define EXTI_FTSR_TR1             EXTI_FTSR_TR1_Msk                            /*!< Falling trigger event configuration bit of line 1 */
1907
#define EXTI_FTSR_TR2_Pos         (2U)                                         
1908
#define EXTI_FTSR_TR2_Msk         (0x1UL << EXTI_FTSR_TR2_Pos)                  /*!< 0x00000004 */
1909
#define EXTI_FTSR_TR2             EXTI_FTSR_TR2_Msk                            /*!< Falling trigger event configuration bit of line 2 */
1910
#define EXTI_FTSR_TR3_Pos         (3U)                                         
1911
#define EXTI_FTSR_TR3_Msk         (0x1UL << EXTI_FTSR_TR3_Pos)                  /*!< 0x00000008 */
1912
#define EXTI_FTSR_TR3             EXTI_FTSR_TR3_Msk                            /*!< Falling trigger event configuration bit of line 3 */
1913
#define EXTI_FTSR_TR4_Pos         (4U)                                         
1914
#define EXTI_FTSR_TR4_Msk         (0x1UL << EXTI_FTSR_TR4_Pos)                  /*!< 0x00000010 */
1915
#define EXTI_FTSR_TR4             EXTI_FTSR_TR4_Msk                            /*!< Falling trigger event configuration bit of line 4 */
1916
#define EXTI_FTSR_TR5_Pos         (5U)                                         
1917
#define EXTI_FTSR_TR5_Msk         (0x1UL << EXTI_FTSR_TR5_Pos)                  /*!< 0x00000020 */
1918
#define EXTI_FTSR_TR5             EXTI_FTSR_TR5_Msk                            /*!< Falling trigger event configuration bit of line 5 */
1919
#define EXTI_FTSR_TR6_Pos         (6U)                                         
1920
#define EXTI_FTSR_TR6_Msk         (0x1UL << EXTI_FTSR_TR6_Pos)                  /*!< 0x00000040 */
1921
#define EXTI_FTSR_TR6             EXTI_FTSR_TR6_Msk                            /*!< Falling trigger event configuration bit of line 6 */
1922
#define EXTI_FTSR_TR7_Pos         (7U)                                         
1923
#define EXTI_FTSR_TR7_Msk         (0x1UL << EXTI_FTSR_TR7_Pos)                  /*!< 0x00000080 */
1924
#define EXTI_FTSR_TR7             EXTI_FTSR_TR7_Msk                            /*!< Falling trigger event configuration bit of line 7 */
1925
#define EXTI_FTSR_TR8_Pos         (8U)                                         
1926
#define EXTI_FTSR_TR8_Msk         (0x1UL << EXTI_FTSR_TR8_Pos)                  /*!< 0x00000100 */
1927
#define EXTI_FTSR_TR8             EXTI_FTSR_TR8_Msk                            /*!< Falling trigger event configuration bit of line 8 */
1928
#define EXTI_FTSR_TR9_Pos         (9U)                                         
1929
#define EXTI_FTSR_TR9_Msk         (0x1UL << EXTI_FTSR_TR9_Pos)                  /*!< 0x00000200 */
1930
#define EXTI_FTSR_TR9             EXTI_FTSR_TR9_Msk                            /*!< Falling trigger event configuration bit of line 9 */
1931
#define EXTI_FTSR_TR10_Pos        (10U)                                        
1932
#define EXTI_FTSR_TR10_Msk        (0x1UL << EXTI_FTSR_TR10_Pos)                 /*!< 0x00000400 */
1933
#define EXTI_FTSR_TR10            EXTI_FTSR_TR10_Msk                           /*!< Falling trigger event configuration bit of line 10 */
1934
#define EXTI_FTSR_TR11_Pos        (11U)                                        
1935
#define EXTI_FTSR_TR11_Msk        (0x1UL << EXTI_FTSR_TR11_Pos)                 /*!< 0x00000800 */
1936
#define EXTI_FTSR_TR11            EXTI_FTSR_TR11_Msk                           /*!< Falling trigger event configuration bit of line 11 */
1937
#define EXTI_FTSR_TR12_Pos        (12U)                                        
1938
#define EXTI_FTSR_TR12_Msk        (0x1UL << EXTI_FTSR_TR12_Pos)                 /*!< 0x00001000 */
1939
#define EXTI_FTSR_TR12            EXTI_FTSR_TR12_Msk                           /*!< Falling trigger event configuration bit of line 12 */
1940
#define EXTI_FTSR_TR13_Pos        (13U)                                        
1941
#define EXTI_FTSR_TR13_Msk        (0x1UL << EXTI_FTSR_TR13_Pos)                 /*!< 0x00002000 */
1942
#define EXTI_FTSR_TR13            EXTI_FTSR_TR13_Msk                           /*!< Falling trigger event configuration bit of line 13 */
1943
#define EXTI_FTSR_TR14_Pos        (14U)                                        
1944
#define EXTI_FTSR_TR14_Msk        (0x1UL << EXTI_FTSR_TR14_Pos)                 /*!< 0x00004000 */
1945
#define EXTI_FTSR_TR14            EXTI_FTSR_TR14_Msk                           /*!< Falling trigger event configuration bit of line 14 */
1946
#define EXTI_FTSR_TR15_Pos        (15U)                                        
1947
#define EXTI_FTSR_TR15_Msk        (0x1UL << EXTI_FTSR_TR15_Pos)                 /*!< 0x00008000 */
1948
#define EXTI_FTSR_TR15            EXTI_FTSR_TR15_Msk                           /*!< Falling trigger event configuration bit of line 15 */
1949
#define EXTI_FTSR_TR16_Pos        (16U)                                        
1950
#define EXTI_FTSR_TR16_Msk        (0x1UL << EXTI_FTSR_TR16_Pos)                 /*!< 0x00010000 */
1951
#define EXTI_FTSR_TR16            EXTI_FTSR_TR16_Msk                           /*!< Falling trigger event configuration bit of line 16 */
1952
#define EXTI_FTSR_TR17_Pos        (17U)                                        
1953
#define EXTI_FTSR_TR17_Msk        (0x1UL << EXTI_FTSR_TR17_Pos)                 /*!< 0x00020000 */
1954
#define EXTI_FTSR_TR17            EXTI_FTSR_TR17_Msk                           /*!< Falling trigger event configuration bit of line 17 */
1955
#define EXTI_FTSR_TR19_Pos        (19U)                                        
1956
#define EXTI_FTSR_TR19_Msk        (0x1UL << EXTI_FTSR_TR19_Pos)                 /*!< 0x00080000 */
1957
#define EXTI_FTSR_TR19            EXTI_FTSR_TR19_Msk                           /*!< Falling trigger event configuration bit of line 19 */
1958
#define EXTI_FTSR_TR21_Pos        (21U)                                        
1959
#define EXTI_FTSR_TR21_Msk        (0x1UL << EXTI_FTSR_TR21_Pos)                 /*!< 0x00200000 */
1960
#define EXTI_FTSR_TR21            EXTI_FTSR_TR21_Msk                           /*!< Falling trigger event configuration bit of line 21 */
1961
#define EXTI_FTSR_TR22_Pos        (22U)                                        
1962
#define EXTI_FTSR_TR22_Msk        (0x1UL << EXTI_FTSR_TR22_Pos)                 /*!< 0x00400000 */
1963
#define EXTI_FTSR_TR22            EXTI_FTSR_TR22_Msk                           /*!< Falling trigger event configuration bit of line 22 */
1964
 
1965
/* References Defines */
1966
#define EXTI_FTSR_FT0 EXTI_FTSR_TR0
1967
#define EXTI_FTSR_FT1 EXTI_FTSR_TR1
1968
#define EXTI_FTSR_FT2 EXTI_FTSR_TR2
1969
#define EXTI_FTSR_FT3 EXTI_FTSR_TR3
1970
#define EXTI_FTSR_FT4 EXTI_FTSR_TR4
1971
#define EXTI_FTSR_FT5 EXTI_FTSR_TR5
1972
#define EXTI_FTSR_FT6 EXTI_FTSR_TR6
1973
#define EXTI_FTSR_FT7 EXTI_FTSR_TR7
1974
#define EXTI_FTSR_FT8 EXTI_FTSR_TR8
1975
#define EXTI_FTSR_FT9 EXTI_FTSR_TR9
1976
#define EXTI_FTSR_FT10 EXTI_FTSR_TR10
1977
#define EXTI_FTSR_FT11 EXTI_FTSR_TR11
1978
#define EXTI_FTSR_FT12 EXTI_FTSR_TR12
1979
#define EXTI_FTSR_FT13 EXTI_FTSR_TR13
1980
#define EXTI_FTSR_FT14 EXTI_FTSR_TR14
1981
#define EXTI_FTSR_FT15 EXTI_FTSR_TR15
1982
#define EXTI_FTSR_FT16 EXTI_FTSR_TR16
1983
#define EXTI_FTSR_FT17 EXTI_FTSR_TR17
1984
#define EXTI_FTSR_FT19 EXTI_FTSR_TR19
1985
#define EXTI_FTSR_FT21 EXTI_FTSR_TR21
1986
#define EXTI_FTSR_FT22 EXTI_FTSR_TR22
1987
 
1988
/******************* Bit definition for EXTI_SWIER register *******************/
1989
#define EXTI_SWIER_SWIER0_Pos     (0U)                                         
1990
#define EXTI_SWIER_SWIER0_Msk     (0x1UL << EXTI_SWIER_SWIER0_Pos)              /*!< 0x00000001 */
1991
#define EXTI_SWIER_SWIER0         EXTI_SWIER_SWIER0_Msk                        /*!< Software Interrupt on line 0  */
1992
#define EXTI_SWIER_SWIER1_Pos     (1U)                                         
1993
#define EXTI_SWIER_SWIER1_Msk     (0x1UL << EXTI_SWIER_SWIER1_Pos)              /*!< 0x00000002 */
1994
#define EXTI_SWIER_SWIER1         EXTI_SWIER_SWIER1_Msk                        /*!< Software Interrupt on line 1  */
1995
#define EXTI_SWIER_SWIER2_Pos     (2U)                                         
1996
#define EXTI_SWIER_SWIER2_Msk     (0x1UL << EXTI_SWIER_SWIER2_Pos)              /*!< 0x00000004 */
1997
#define EXTI_SWIER_SWIER2         EXTI_SWIER_SWIER2_Msk                        /*!< Software Interrupt on line 2  */
1998
#define EXTI_SWIER_SWIER3_Pos     (3U)                                         
1999
#define EXTI_SWIER_SWIER3_Msk     (0x1UL << EXTI_SWIER_SWIER3_Pos)              /*!< 0x00000008 */
2000
#define EXTI_SWIER_SWIER3         EXTI_SWIER_SWIER3_Msk                        /*!< Software Interrupt on line 3  */
2001
#define EXTI_SWIER_SWIER4_Pos     (4U)                                         
2002
#define EXTI_SWIER_SWIER4_Msk     (0x1UL << EXTI_SWIER_SWIER4_Pos)              /*!< 0x00000010 */
2003
#define EXTI_SWIER_SWIER4         EXTI_SWIER_SWIER4_Msk                        /*!< Software Interrupt on line 4  */
2004
#define EXTI_SWIER_SWIER5_Pos     (5U)                                         
2005
#define EXTI_SWIER_SWIER5_Msk     (0x1UL << EXTI_SWIER_SWIER5_Pos)              /*!< 0x00000020 */
2006
#define EXTI_SWIER_SWIER5         EXTI_SWIER_SWIER5_Msk                        /*!< Software Interrupt on line 5  */
2007
#define EXTI_SWIER_SWIER6_Pos     (6U)                                         
2008
#define EXTI_SWIER_SWIER6_Msk     (0x1UL << EXTI_SWIER_SWIER6_Pos)              /*!< 0x00000040 */
2009
#define EXTI_SWIER_SWIER6         EXTI_SWIER_SWIER6_Msk                        /*!< Software Interrupt on line 6  */
2010
#define EXTI_SWIER_SWIER7_Pos     (7U)                                         
2011
#define EXTI_SWIER_SWIER7_Msk     (0x1UL << EXTI_SWIER_SWIER7_Pos)              /*!< 0x00000080 */
2012
#define EXTI_SWIER_SWIER7         EXTI_SWIER_SWIER7_Msk                        /*!< Software Interrupt on line 7  */
2013
#define EXTI_SWIER_SWIER8_Pos     (8U)                                         
2014
#define EXTI_SWIER_SWIER8_Msk     (0x1UL << EXTI_SWIER_SWIER8_Pos)              /*!< 0x00000100 */
2015
#define EXTI_SWIER_SWIER8         EXTI_SWIER_SWIER8_Msk                        /*!< Software Interrupt on line 8  */
2016
#define EXTI_SWIER_SWIER9_Pos     (9U)                                         
2017
#define EXTI_SWIER_SWIER9_Msk     (0x1UL << EXTI_SWIER_SWIER9_Pos)              /*!< 0x00000200 */
2018
#define EXTI_SWIER_SWIER9         EXTI_SWIER_SWIER9_Msk                        /*!< Software Interrupt on line 9  */
2019
#define EXTI_SWIER_SWIER10_Pos    (10U)                                        
2020
#define EXTI_SWIER_SWIER10_Msk    (0x1UL << EXTI_SWIER_SWIER10_Pos)             /*!< 0x00000400 */
2021
#define EXTI_SWIER_SWIER10        EXTI_SWIER_SWIER10_Msk                       /*!< Software Interrupt on line 10 */
2022
#define EXTI_SWIER_SWIER11_Pos    (11U)                                        
2023
#define EXTI_SWIER_SWIER11_Msk    (0x1UL << EXTI_SWIER_SWIER11_Pos)             /*!< 0x00000800 */
2024
#define EXTI_SWIER_SWIER11        EXTI_SWIER_SWIER11_Msk                       /*!< Software Interrupt on line 11 */
2025
#define EXTI_SWIER_SWIER12_Pos    (12U)                                        
2026
#define EXTI_SWIER_SWIER12_Msk    (0x1UL << EXTI_SWIER_SWIER12_Pos)             /*!< 0x00001000 */
2027
#define EXTI_SWIER_SWIER12        EXTI_SWIER_SWIER12_Msk                       /*!< Software Interrupt on line 12 */
2028
#define EXTI_SWIER_SWIER13_Pos    (13U)                                        
2029
#define EXTI_SWIER_SWIER13_Msk    (0x1UL << EXTI_SWIER_SWIER13_Pos)             /*!< 0x00002000 */
2030
#define EXTI_SWIER_SWIER13        EXTI_SWIER_SWIER13_Msk                       /*!< Software Interrupt on line 13 */
2031
#define EXTI_SWIER_SWIER14_Pos    (14U)                                        
2032
#define EXTI_SWIER_SWIER14_Msk    (0x1UL << EXTI_SWIER_SWIER14_Pos)             /*!< 0x00004000 */
2033
#define EXTI_SWIER_SWIER14        EXTI_SWIER_SWIER14_Msk                       /*!< Software Interrupt on line 14 */
2034
#define EXTI_SWIER_SWIER15_Pos    (15U)                                        
2035
#define EXTI_SWIER_SWIER15_Msk    (0x1UL << EXTI_SWIER_SWIER15_Pos)             /*!< 0x00008000 */
2036
#define EXTI_SWIER_SWIER15        EXTI_SWIER_SWIER15_Msk                       /*!< Software Interrupt on line 15 */
2037
#define EXTI_SWIER_SWIER16_Pos    (16U)                                        
2038
#define EXTI_SWIER_SWIER16_Msk    (0x1UL << EXTI_SWIER_SWIER16_Pos)             /*!< 0x00010000 */
2039
#define EXTI_SWIER_SWIER16        EXTI_SWIER_SWIER16_Msk                       /*!< Software Interrupt on line 16 */
2040
#define EXTI_SWIER_SWIER17_Pos    (17U)                                        
2041
#define EXTI_SWIER_SWIER17_Msk    (0x1UL << EXTI_SWIER_SWIER17_Pos)             /*!< 0x00020000 */
2042
#define EXTI_SWIER_SWIER17        EXTI_SWIER_SWIER17_Msk                       /*!< Software Interrupt on line 17 */
2043
#define EXTI_SWIER_SWIER19_Pos    (19U)                                        
2044
#define EXTI_SWIER_SWIER19_Msk    (0x1UL << EXTI_SWIER_SWIER19_Pos)             /*!< 0x00080000 */
2045
#define EXTI_SWIER_SWIER19        EXTI_SWIER_SWIER19_Msk                       /*!< Software Interrupt on line 19 */
2046
#define EXTI_SWIER_SWIER21_Pos    (21U)                                        
2047
#define EXTI_SWIER_SWIER21_Msk    (0x1UL << EXTI_SWIER_SWIER21_Pos)             /*!< 0x00200000 */
2048
#define EXTI_SWIER_SWIER21        EXTI_SWIER_SWIER21_Msk                       /*!< Software Interrupt on line 21 */
2049
#define EXTI_SWIER_SWIER22_Pos    (22U)                                        
2050
#define EXTI_SWIER_SWIER22_Msk    (0x1UL << EXTI_SWIER_SWIER22_Pos)             /*!< 0x00400000 */
2051
#define EXTI_SWIER_SWIER22        EXTI_SWIER_SWIER22_Msk                       /*!< Software Interrupt on line 22 */
2052
 
2053
/* References Defines */
2054
#define EXTI_SWIER_SWI0 EXTI_SWIER_SWIER0
2055
#define EXTI_SWIER_SWI1 EXTI_SWIER_SWIER1
2056
#define EXTI_SWIER_SWI2 EXTI_SWIER_SWIER2
2057
#define EXTI_SWIER_SWI3 EXTI_SWIER_SWIER3
2058
#define EXTI_SWIER_SWI4 EXTI_SWIER_SWIER4
2059
#define EXTI_SWIER_SWI5 EXTI_SWIER_SWIER5
2060
#define EXTI_SWIER_SWI6 EXTI_SWIER_SWIER6
2061
#define EXTI_SWIER_SWI7 EXTI_SWIER_SWIER7
2062
#define EXTI_SWIER_SWI8 EXTI_SWIER_SWIER8
2063
#define EXTI_SWIER_SWI9 EXTI_SWIER_SWIER9
2064
#define EXTI_SWIER_SWI10 EXTI_SWIER_SWIER10
2065
#define EXTI_SWIER_SWI11 EXTI_SWIER_SWIER11
2066
#define EXTI_SWIER_SWI12 EXTI_SWIER_SWIER12
2067
#define EXTI_SWIER_SWI13 EXTI_SWIER_SWIER13
2068
#define EXTI_SWIER_SWI14 EXTI_SWIER_SWIER14
2069
#define EXTI_SWIER_SWI15 EXTI_SWIER_SWIER15
2070
#define EXTI_SWIER_SWI16 EXTI_SWIER_SWIER16
2071
#define EXTI_SWIER_SWI17 EXTI_SWIER_SWIER17
2072
#define EXTI_SWIER_SWI19 EXTI_SWIER_SWIER19
2073
#define EXTI_SWIER_SWI21 EXTI_SWIER_SWIER21
2074
#define EXTI_SWIER_SWI22 EXTI_SWIER_SWIER22
2075
 
2076
/******************  Bit definition for EXTI_PR register  *********************/
2077
#define EXTI_PR_PR0_Pos           (0U)                                         
2078
#define EXTI_PR_PR0_Msk           (0x1UL << EXTI_PR_PR0_Pos)                    /*!< 0x00000001 */
2079
#define EXTI_PR_PR0               EXTI_PR_PR0_Msk                              /*!< Pending bit 0  */
2080
#define EXTI_PR_PR1_Pos           (1U)                                         
2081
#define EXTI_PR_PR1_Msk           (0x1UL << EXTI_PR_PR1_Pos)                    /*!< 0x00000002 */
2082
#define EXTI_PR_PR1               EXTI_PR_PR1_Msk                              /*!< Pending bit 1  */
2083
#define EXTI_PR_PR2_Pos           (2U)                                         
2084
#define EXTI_PR_PR2_Msk           (0x1UL << EXTI_PR_PR2_Pos)                    /*!< 0x00000004 */
2085
#define EXTI_PR_PR2               EXTI_PR_PR2_Msk                              /*!< Pending bit 2  */
2086
#define EXTI_PR_PR3_Pos           (3U)                                         
2087
#define EXTI_PR_PR3_Msk           (0x1UL << EXTI_PR_PR3_Pos)                    /*!< 0x00000008 */
2088
#define EXTI_PR_PR3               EXTI_PR_PR3_Msk                              /*!< Pending bit 3  */
2089
#define EXTI_PR_PR4_Pos           (4U)                                         
2090
#define EXTI_PR_PR4_Msk           (0x1UL << EXTI_PR_PR4_Pos)                    /*!< 0x00000010 */
2091
#define EXTI_PR_PR4               EXTI_PR_PR4_Msk                              /*!< Pending bit 4  */
2092
#define EXTI_PR_PR5_Pos           (5U)                                         
2093
#define EXTI_PR_PR5_Msk           (0x1UL << EXTI_PR_PR5_Pos)                    /*!< 0x00000020 */
2094
#define EXTI_PR_PR5               EXTI_PR_PR5_Msk                              /*!< Pending bit 5  */
2095
#define EXTI_PR_PR6_Pos           (6U)                                         
2096
#define EXTI_PR_PR6_Msk           (0x1UL << EXTI_PR_PR6_Pos)                    /*!< 0x00000040 */
2097
#define EXTI_PR_PR6               EXTI_PR_PR6_Msk                              /*!< Pending bit 6  */
2098
#define EXTI_PR_PR7_Pos           (7U)                                         
2099
#define EXTI_PR_PR7_Msk           (0x1UL << EXTI_PR_PR7_Pos)                    /*!< 0x00000080 */
2100
#define EXTI_PR_PR7               EXTI_PR_PR7_Msk                              /*!< Pending bit 7  */
2101
#define EXTI_PR_PR8_Pos           (8U)                                         
2102
#define EXTI_PR_PR8_Msk           (0x1UL << EXTI_PR_PR8_Pos)                    /*!< 0x00000100 */
2103
#define EXTI_PR_PR8               EXTI_PR_PR8_Msk                              /*!< Pending bit 8  */
2104
#define EXTI_PR_PR9_Pos           (9U)                                         
2105
#define EXTI_PR_PR9_Msk           (0x1UL << EXTI_PR_PR9_Pos)                    /*!< 0x00000200 */
2106
#define EXTI_PR_PR9               EXTI_PR_PR9_Msk                              /*!< Pending bit 9  */
2107
#define EXTI_PR_PR10_Pos          (10U)                                        
2108
#define EXTI_PR_PR10_Msk          (0x1UL << EXTI_PR_PR10_Pos)                   /*!< 0x00000400 */
2109
#define EXTI_PR_PR10              EXTI_PR_PR10_Msk                             /*!< Pending bit 10 */
2110
#define EXTI_PR_PR11_Pos          (11U)                                        
2111
#define EXTI_PR_PR11_Msk          (0x1UL << EXTI_PR_PR11_Pos)                   /*!< 0x00000800 */
2112
#define EXTI_PR_PR11              EXTI_PR_PR11_Msk                             /*!< Pending bit 11 */
2113
#define EXTI_PR_PR12_Pos          (12U)                                        
2114
#define EXTI_PR_PR12_Msk          (0x1UL << EXTI_PR_PR12_Pos)                   /*!< 0x00001000 */
2115
#define EXTI_PR_PR12              EXTI_PR_PR12_Msk                             /*!< Pending bit 12 */
2116
#define EXTI_PR_PR13_Pos          (13U)                                        
2117
#define EXTI_PR_PR13_Msk          (0x1UL << EXTI_PR_PR13_Pos)                   /*!< 0x00002000 */
2118
#define EXTI_PR_PR13              EXTI_PR_PR13_Msk                             /*!< Pending bit 13 */
2119
#define EXTI_PR_PR14_Pos          (14U)                                        
2120
#define EXTI_PR_PR14_Msk          (0x1UL << EXTI_PR_PR14_Pos)                   /*!< 0x00004000 */
2121
#define EXTI_PR_PR14              EXTI_PR_PR14_Msk                             /*!< Pending bit 14 */
2122
#define EXTI_PR_PR15_Pos          (15U)                                        
2123
#define EXTI_PR_PR15_Msk          (0x1UL << EXTI_PR_PR15_Pos)                   /*!< 0x00008000 */
2124
#define EXTI_PR_PR15              EXTI_PR_PR15_Msk                             /*!< Pending bit 15 */
2125
#define EXTI_PR_PR16_Pos          (16U)                                        
2126
#define EXTI_PR_PR16_Msk          (0x1UL << EXTI_PR_PR16_Pos)                   /*!< 0x00010000 */
2127
#define EXTI_PR_PR16              EXTI_PR_PR16_Msk                             /*!< Pending bit 16 */
2128
#define EXTI_PR_PR17_Pos          (17U)                                        
2129
#define EXTI_PR_PR17_Msk          (0x1UL << EXTI_PR_PR17_Pos)                   /*!< 0x00020000 */
2130
#define EXTI_PR_PR17              EXTI_PR_PR17_Msk                             /*!< Pending bit 17 */
2131
#define EXTI_PR_PR19_Pos          (19U)                                        
2132
#define EXTI_PR_PR19_Msk          (0x1UL << EXTI_PR_PR19_Pos)                   /*!< 0x00080000 */
2133
#define EXTI_PR_PR19              EXTI_PR_PR19_Msk                             /*!< Pending bit 19 */
2134
#define EXTI_PR_PR21_Pos          (21U)                                        
2135
#define EXTI_PR_PR21_Msk          (0x1UL << EXTI_PR_PR21_Pos)                   /*!< 0x00200000 */
2136
#define EXTI_PR_PR21              EXTI_PR_PR21_Msk                             /*!< Pending bit 21 */
2137
#define EXTI_PR_PR22_Pos          (22U)                                        
2138
#define EXTI_PR_PR22_Msk          (0x1UL << EXTI_PR_PR22_Pos)                   /*!< 0x00400000 */
2139
#define EXTI_PR_PR22              EXTI_PR_PR22_Msk                             /*!< Pending bit 22 */
2140
 
2141
/* References Defines */
2142
#define EXTI_PR_PIF0 EXTI_PR_PR0
2143
#define EXTI_PR_PIF1 EXTI_PR_PR1
2144
#define EXTI_PR_PIF2 EXTI_PR_PR2
2145
#define EXTI_PR_PIF3 EXTI_PR_PR3
2146
#define EXTI_PR_PIF4 EXTI_PR_PR4
2147
#define EXTI_PR_PIF5 EXTI_PR_PR5
2148
#define EXTI_PR_PIF6 EXTI_PR_PR6
2149
#define EXTI_PR_PIF7 EXTI_PR_PR7
2150
#define EXTI_PR_PIF8 EXTI_PR_PR8
2151
#define EXTI_PR_PIF9 EXTI_PR_PR9
2152
#define EXTI_PR_PIF10 EXTI_PR_PR10
2153
#define EXTI_PR_PIF11 EXTI_PR_PR11
2154
#define EXTI_PR_PIF12 EXTI_PR_PR12
2155
#define EXTI_PR_PIF13 EXTI_PR_PR13
2156
#define EXTI_PR_PIF14 EXTI_PR_PR14
2157
#define EXTI_PR_PIF15 EXTI_PR_PR15
2158
#define EXTI_PR_PIF16 EXTI_PR_PR16
2159
#define EXTI_PR_PIF17 EXTI_PR_PR17
2160
#define EXTI_PR_PIF19 EXTI_PR_PR19
2161
#define EXTI_PR_PIF21 EXTI_PR_PR21
2162
#define EXTI_PR_PIF22 EXTI_PR_PR22
2163
 
2164
/******************************************************************************/
2165
/*                                                                            */
2166
/*                      FLASH and Option Bytes Registers                      */
2167
/*                                                                            */
2168
/******************************************************************************/
2169
 
2170
/*******************  Bit definition for FLASH_ACR register  ******************/
2171
#define FLASH_ACR_LATENCY_Pos             (0U)                                 
2172
#define FLASH_ACR_LATENCY_Msk             (0x1UL << FLASH_ACR_LATENCY_Pos)      /*!< 0x00000001 */
2173
#define FLASH_ACR_LATENCY                 FLASH_ACR_LATENCY_Msk                /*!< LATENCY bit (Latency) */
2174
 
2175
#define FLASH_ACR_PRFTBE_Pos              (4U)                                 
2176
#define FLASH_ACR_PRFTBE_Msk              (0x1UL << FLASH_ACR_PRFTBE_Pos)       /*!< 0x00000010 */
2177
#define FLASH_ACR_PRFTBE                  FLASH_ACR_PRFTBE_Msk                 /*!< Prefetch Buffer Enable */
2178
#define FLASH_ACR_PRFTBS_Pos              (5U)                                 
2179
#define FLASH_ACR_PRFTBS_Msk              (0x1UL << FLASH_ACR_PRFTBS_Pos)       /*!< 0x00000020 */
2180
#define FLASH_ACR_PRFTBS                  FLASH_ACR_PRFTBS_Msk                 /*!< Prefetch Buffer Status */
2181
 
2182
/******************  Bit definition for FLASH_KEYR register  ******************/
2183
#define FLASH_KEYR_FKEYR_Pos              (0U)                                 
2184
#define FLASH_KEYR_FKEYR_Msk              (0xFFFFFFFFUL << FLASH_KEYR_FKEYR_Pos) /*!< 0xFFFFFFFF */
2185
#define FLASH_KEYR_FKEYR                  FLASH_KEYR_FKEYR_Msk                 /*!< FPEC Key */
2186
 
2187
/*****************  Bit definition for FLASH_OPTKEYR register  ****************/
2188
#define FLASH_OPTKEYR_OPTKEYR_Pos         (0U)                                 
2189
#define FLASH_OPTKEYR_OPTKEYR_Msk         (0xFFFFFFFFUL << FLASH_OPTKEYR_OPTKEYR_Pos) /*!< 0xFFFFFFFF */
2190
#define FLASH_OPTKEYR_OPTKEYR             FLASH_OPTKEYR_OPTKEYR_Msk            /*!< Option Byte Key */
2191
 
2192
/******************  FLASH Keys  **********************************************/
2193
#define FLASH_KEY1_Pos                    (0U)                                 
2194
#define FLASH_KEY1_Msk                    (0x45670123UL << FLASH_KEY1_Pos)      /*!< 0x45670123 */
2195
#define FLASH_KEY1                        FLASH_KEY1_Msk                       /*!< Flash program erase key1 */
2196
#define FLASH_KEY2_Pos                    (0U)                                 
2197
#define FLASH_KEY2_Msk                    (0xCDEF89ABUL << FLASH_KEY2_Pos)      /*!< 0xCDEF89AB */
2198
#define FLASH_KEY2                        FLASH_KEY2_Msk                       /*!< Flash program erase key2: used with FLASH_PEKEY1
2199
                                                                                to unlock the write access to the FPEC. */
2200
 
2201
#define FLASH_OPTKEY1_Pos                 (0U)                                 
2202
#define FLASH_OPTKEY1_Msk                 (0x45670123UL << FLASH_OPTKEY1_Pos)   /*!< 0x45670123 */
2203
#define FLASH_OPTKEY1                     FLASH_OPTKEY1_Msk                    /*!< Flash option key1 */
2204
#define FLASH_OPTKEY2_Pos                 (0U)                                 
2205
#define FLASH_OPTKEY2_Msk                 (0xCDEF89ABUL << FLASH_OPTKEY2_Pos)   /*!< 0xCDEF89AB */
2206
#define FLASH_OPTKEY2                     FLASH_OPTKEY2_Msk                    /*!< Flash option key2: used with FLASH_OPTKEY1 to
2207
                                                                                unlock the write access to the option byte block */
2208
 
2209
/******************  Bit definition for FLASH_SR register  *******************/
2210
#define FLASH_SR_BSY_Pos                  (0U)                                 
2211
#define FLASH_SR_BSY_Msk                  (0x1UL << FLASH_SR_BSY_Pos)           /*!< 0x00000001 */
2212
#define FLASH_SR_BSY                      FLASH_SR_BSY_Msk                     /*!< Busy */
2213
#define FLASH_SR_PGERR_Pos                (2U)                                 
2214
#define FLASH_SR_PGERR_Msk                (0x1UL << FLASH_SR_PGERR_Pos)         /*!< 0x00000004 */
2215
#define FLASH_SR_PGERR                    FLASH_SR_PGERR_Msk                   /*!< Programming Error */
2216
#define FLASH_SR_WRPRTERR_Pos             (4U)                                 
2217
#define FLASH_SR_WRPRTERR_Msk             (0x1UL << FLASH_SR_WRPRTERR_Pos)      /*!< 0x00000010 */
2218
#define FLASH_SR_WRPRTERR                 FLASH_SR_WRPRTERR_Msk                /*!< Write Protection Error */
2219
#define FLASH_SR_EOP_Pos                  (5U)                                 
2220
#define FLASH_SR_EOP_Msk                  (0x1UL << FLASH_SR_EOP_Pos)           /*!< 0x00000020 */
2221
#define FLASH_SR_EOP                      FLASH_SR_EOP_Msk                     /*!< End of operation */
2222
#define  FLASH_SR_WRPERR                     FLASH_SR_WRPRTERR             /*!< Legacy of Write Protection Error */
2223
 
2224
/*******************  Bit definition for FLASH_CR register  *******************/
2225
#define FLASH_CR_PG_Pos                   (0U)                                 
2226
#define FLASH_CR_PG_Msk                   (0x1UL << FLASH_CR_PG_Pos)            /*!< 0x00000001 */
2227
#define FLASH_CR_PG                       FLASH_CR_PG_Msk                      /*!< Programming */
2228
#define FLASH_CR_PER_Pos                  (1U)                                 
2229
#define FLASH_CR_PER_Msk                  (0x1UL << FLASH_CR_PER_Pos)           /*!< 0x00000002 */
2230
#define FLASH_CR_PER                      FLASH_CR_PER_Msk                     /*!< Page Erase */
2231
#define FLASH_CR_MER_Pos                  (2U)                                 
2232
#define FLASH_CR_MER_Msk                  (0x1UL << FLASH_CR_MER_Pos)           /*!< 0x00000004 */
2233
#define FLASH_CR_MER                      FLASH_CR_MER_Msk                     /*!< Mass Erase */
2234
#define FLASH_CR_OPTPG_Pos                (4U)                                 
2235
#define FLASH_CR_OPTPG_Msk                (0x1UL << FLASH_CR_OPTPG_Pos)         /*!< 0x00000010 */
2236
#define FLASH_CR_OPTPG                    FLASH_CR_OPTPG_Msk                   /*!< Option Byte Programming */
2237
#define FLASH_CR_OPTER_Pos                (5U)                                 
2238
#define FLASH_CR_OPTER_Msk                (0x1UL << FLASH_CR_OPTER_Pos)         /*!< 0x00000020 */
2239
#define FLASH_CR_OPTER                    FLASH_CR_OPTER_Msk                   /*!< Option Byte Erase */
2240
#define FLASH_CR_STRT_Pos                 (6U)                                 
2241
#define FLASH_CR_STRT_Msk                 (0x1UL << FLASH_CR_STRT_Pos)          /*!< 0x00000040 */
2242
#define FLASH_CR_STRT                     FLASH_CR_STRT_Msk                    /*!< Start */
2243
#define FLASH_CR_LOCK_Pos                 (7U)                                 
2244
#define FLASH_CR_LOCK_Msk                 (0x1UL << FLASH_CR_LOCK_Pos)          /*!< 0x00000080 */
2245
#define FLASH_CR_LOCK                     FLASH_CR_LOCK_Msk                    /*!< Lock */
2246
#define FLASH_CR_OPTWRE_Pos               (9U)                                 
2247
#define FLASH_CR_OPTWRE_Msk               (0x1UL << FLASH_CR_OPTWRE_Pos)        /*!< 0x00000200 */
2248
#define FLASH_CR_OPTWRE                   FLASH_CR_OPTWRE_Msk                  /*!< Option Bytes Write Enable */
2249
#define FLASH_CR_ERRIE_Pos                (10U)                                
2250
#define FLASH_CR_ERRIE_Msk                (0x1UL << FLASH_CR_ERRIE_Pos)         /*!< 0x00000400 */
2251
#define FLASH_CR_ERRIE                    FLASH_CR_ERRIE_Msk                   /*!< Error Interrupt Enable */
2252
#define FLASH_CR_EOPIE_Pos                (12U)                                
2253
#define FLASH_CR_EOPIE_Msk                (0x1UL << FLASH_CR_EOPIE_Pos)         /*!< 0x00001000 */
2254
#define FLASH_CR_EOPIE                    FLASH_CR_EOPIE_Msk                   /*!< End of operation interrupt enable */
2255
#define FLASH_CR_OBL_LAUNCH_Pos           (13U)                                
2256
#define FLASH_CR_OBL_LAUNCH_Msk           (0x1UL << FLASH_CR_OBL_LAUNCH_Pos)    /*!< 0x00002000 */
2257
#define FLASH_CR_OBL_LAUNCH               FLASH_CR_OBL_LAUNCH_Msk              /*!< Option Bytes Loader Launch */
2258
 
2259
/*******************  Bit definition for FLASH_AR register  *******************/
2260
#define FLASH_AR_FAR_Pos                  (0U)                                 
2261
#define FLASH_AR_FAR_Msk                  (0xFFFFFFFFUL << FLASH_AR_FAR_Pos)    /*!< 0xFFFFFFFF */
2262
#define FLASH_AR_FAR                      FLASH_AR_FAR_Msk                     /*!< Flash Address */
2263
 
2264
/******************  Bit definition for FLASH_OBR register  *******************/
2265
#define FLASH_OBR_OPTERR_Pos              (0U)                                 
2266
#define FLASH_OBR_OPTERR_Msk              (0x1UL << FLASH_OBR_OPTERR_Pos)       /*!< 0x00000001 */
2267
#define FLASH_OBR_OPTERR                  FLASH_OBR_OPTERR_Msk                 /*!< Option Byte Error */
2268
#define FLASH_OBR_RDPRT1_Pos              (1U)                                 
2269
#define FLASH_OBR_RDPRT1_Msk              (0x1UL << FLASH_OBR_RDPRT1_Pos)       /*!< 0x00000002 */
2270
#define FLASH_OBR_RDPRT1                  FLASH_OBR_RDPRT1_Msk                 /*!< Read protection Level 1 */
2271
#define FLASH_OBR_RDPRT2_Pos              (2U)                                 
2272
#define FLASH_OBR_RDPRT2_Msk              (0x1UL << FLASH_OBR_RDPRT2_Pos)       /*!< 0x00000004 */
2273
#define FLASH_OBR_RDPRT2                  FLASH_OBR_RDPRT2_Msk                 /*!< Read protection Level 2 */
2274
 
2275
#define FLASH_OBR_USER_Pos                (8U)                                 
2276
#define FLASH_OBR_USER_Msk                (0x77UL << FLASH_OBR_USER_Pos)        /*!< 0x00007700 */
2277
#define FLASH_OBR_USER                    FLASH_OBR_USER_Msk                   /*!< User Option Bytes */
2278
#define FLASH_OBR_IWDG_SW_Pos             (8U)                                 
2279
#define FLASH_OBR_IWDG_SW_Msk             (0x1UL << FLASH_OBR_IWDG_SW_Pos)      /*!< 0x00000100 */
2280
#define FLASH_OBR_IWDG_SW                 FLASH_OBR_IWDG_SW_Msk                /*!< IWDG SW */
2281
#define FLASH_OBR_nRST_STOP_Pos           (9U)                                 
2282
#define FLASH_OBR_nRST_STOP_Msk           (0x1UL << FLASH_OBR_nRST_STOP_Pos)    /*!< 0x00000200 */
2283
#define FLASH_OBR_nRST_STOP               FLASH_OBR_nRST_STOP_Msk              /*!< nRST_STOP */
2284
#define FLASH_OBR_nRST_STDBY_Pos          (10U)                                
2285
#define FLASH_OBR_nRST_STDBY_Msk          (0x1UL << FLASH_OBR_nRST_STDBY_Pos)   /*!< 0x00000400 */
2286
#define FLASH_OBR_nRST_STDBY              FLASH_OBR_nRST_STDBY_Msk             /*!< nRST_STDBY */
2287
#define FLASH_OBR_nBOOT1_Pos              (12U)                                
2288
#define FLASH_OBR_nBOOT1_Msk              (0x1UL << FLASH_OBR_nBOOT1_Pos)       /*!< 0x00001000 */
2289
#define FLASH_OBR_nBOOT1                  FLASH_OBR_nBOOT1_Msk                 /*!< nBOOT1 */
2290
#define FLASH_OBR_VDDA_MONITOR_Pos        (13U)                                
2291
#define FLASH_OBR_VDDA_MONITOR_Msk        (0x1UL << FLASH_OBR_VDDA_MONITOR_Pos) /*!< 0x00002000 */
2292
#define FLASH_OBR_VDDA_MONITOR            FLASH_OBR_VDDA_MONITOR_Msk           /*!< VDDA power supply supervisor */
2293
#define FLASH_OBR_RAM_PARITY_CHECK_Pos    (14U)                                
2294
#define FLASH_OBR_RAM_PARITY_CHECK_Msk    (0x1UL << FLASH_OBR_RAM_PARITY_CHECK_Pos) /*!< 0x00004000 */
2295
#define FLASH_OBR_RAM_PARITY_CHECK        FLASH_OBR_RAM_PARITY_CHECK_Msk       /*!< RAM parity check */
2296
#define FLASH_OBR_DATA0_Pos               (16U)                                
2297
#define FLASH_OBR_DATA0_Msk               (0xFFUL << FLASH_OBR_DATA0_Pos)       /*!< 0x00FF0000 */
2298
#define FLASH_OBR_DATA0                   FLASH_OBR_DATA0_Msk                  /*!< Data0 */
2299
#define FLASH_OBR_DATA1_Pos               (24U)                                
2300
#define FLASH_OBR_DATA1_Msk               (0xFFUL << FLASH_OBR_DATA1_Pos)       /*!< 0xFF000000 */
2301
#define FLASH_OBR_DATA1                   FLASH_OBR_DATA1_Msk                  /*!< Data1 */
2302
 
2303
/* Old BOOT1 bit definition, maintained for legacy purpose */
2304
#define FLASH_OBR_BOOT1                      FLASH_OBR_nBOOT1
2305
 
2306
/* Old OBR_VDDA bit definition, maintained for legacy purpose */
2307
#define FLASH_OBR_VDDA_ANALOG                FLASH_OBR_VDDA_MONITOR
2308
 
2309
/******************  Bit definition for FLASH_WRPR register  ******************/
2310
#define FLASH_WRPR_WRP_Pos                (0U)                                 
2311
#define FLASH_WRPR_WRP_Msk                (0xFFFFUL << FLASH_WRPR_WRP_Pos)      /*!< 0x0000FFFF */
2312
#define FLASH_WRPR_WRP                    FLASH_WRPR_WRP_Msk                   /*!< Write Protect */
2313
 
2314
/*----------------------------------------------------------------------------*/
2315
 
2316
/******************  Bit definition for OB_RDP register  **********************/
2317
#define OB_RDP_RDP_Pos       (0U)                                              
2318
#define OB_RDP_RDP_Msk       (0xFFUL << OB_RDP_RDP_Pos)                         /*!< 0x000000FF */
2319
#define OB_RDP_RDP           OB_RDP_RDP_Msk                                    /*!< Read protection option byte */
2320
#define OB_RDP_nRDP_Pos      (8U)                                              
2321
#define OB_RDP_nRDP_Msk      (0xFFUL << OB_RDP_nRDP_Pos)                        /*!< 0x0000FF00 */
2322
#define OB_RDP_nRDP          OB_RDP_nRDP_Msk                                   /*!< Read protection complemented option byte */
2323
 
2324
/******************  Bit definition for OB_USER register  *********************/
2325
#define OB_USER_USER_Pos     (16U)                                             
2326
#define OB_USER_USER_Msk     (0xFFUL << OB_USER_USER_Pos)                       /*!< 0x00FF0000 */
2327
#define OB_USER_USER         OB_USER_USER_Msk                                  /*!< User option byte */
2328
#define OB_USER_nUSER_Pos    (24U)                                             
2329
#define OB_USER_nUSER_Msk    (0xFFUL << OB_USER_nUSER_Pos)                      /*!< 0xFF000000 */
2330
#define OB_USER_nUSER        OB_USER_nUSER_Msk                                 /*!< User complemented option byte */
2331
 
2332
/******************  Bit definition for OB_WRP0 register  *********************/
2333
#define OB_WRP0_WRP0_Pos     (0U)                                              
2334
#define OB_WRP0_WRP0_Msk     (0xFFUL << OB_WRP0_WRP0_Pos)                       /*!< 0x000000FF */
2335
#define OB_WRP0_WRP0         OB_WRP0_WRP0_Msk                                  /*!< Flash memory write protection option bytes */
2336
#define OB_WRP0_nWRP0_Pos    (8U)                                              
2337
#define OB_WRP0_nWRP0_Msk    (0xFFUL << OB_WRP0_nWRP0_Pos)                      /*!< 0x0000FF00 */
2338
#define OB_WRP0_nWRP0        OB_WRP0_nWRP0_Msk                                 /*!< Flash memory write protection complemented option bytes */
2339
 
2340
/******************  Bit definition for OB_WRP1 register  *********************/
2341
#define OB_WRP1_WRP1_Pos     (16U)                                             
2342
#define OB_WRP1_WRP1_Msk     (0xFFUL << OB_WRP1_WRP1_Pos)                       /*!< 0x00FF0000 */
2343
#define OB_WRP1_WRP1         OB_WRP1_WRP1_Msk                                  /*!< Flash memory write protection option bytes */
2344
#define OB_WRP1_nWRP1_Pos    (24U)                                             
2345
#define OB_WRP1_nWRP1_Msk    (0xFFUL << OB_WRP1_nWRP1_Pos)                      /*!< 0xFF000000 */
2346
#define OB_WRP1_nWRP1        OB_WRP1_nWRP1_Msk                                 /*!< Flash memory write protection complemented option bytes */
2347
 
2348
/******************************************************************************/
2349
/*                                                                            */
2350
/*                       General Purpose IOs (GPIO)                           */
2351
/*                                                                            */
2352
/******************************************************************************/
2353
/*******************  Bit definition for GPIO_MODER register  *****************/
2354
#define GPIO_MODER_MODER0_Pos           (0U)                                   
2355
#define GPIO_MODER_MODER0_Msk           (0x3UL << GPIO_MODER_MODER0_Pos)        /*!< 0x00000003 */
2356
#define GPIO_MODER_MODER0               GPIO_MODER_MODER0_Msk                  
2357
#define GPIO_MODER_MODER0_0             (0x1UL << GPIO_MODER_MODER0_Pos)        /*!< 0x00000001 */
2358
#define GPIO_MODER_MODER0_1             (0x2UL << GPIO_MODER_MODER0_Pos)        /*!< 0x00000002 */
2359
#define GPIO_MODER_MODER1_Pos           (2U)                                   
2360
#define GPIO_MODER_MODER1_Msk           (0x3UL << GPIO_MODER_MODER1_Pos)        /*!< 0x0000000C */
2361
#define GPIO_MODER_MODER1               GPIO_MODER_MODER1_Msk                  
2362
#define GPIO_MODER_MODER1_0             (0x1UL << GPIO_MODER_MODER1_Pos)        /*!< 0x00000004 */
2363
#define GPIO_MODER_MODER1_1             (0x2UL << GPIO_MODER_MODER1_Pos)        /*!< 0x00000008 */
2364
#define GPIO_MODER_MODER2_Pos           (4U)                                   
2365
#define GPIO_MODER_MODER2_Msk           (0x3UL << GPIO_MODER_MODER2_Pos)        /*!< 0x00000030 */
2366
#define GPIO_MODER_MODER2               GPIO_MODER_MODER2_Msk                  
2367
#define GPIO_MODER_MODER2_0             (0x1UL << GPIO_MODER_MODER2_Pos)        /*!< 0x00000010 */
2368
#define GPIO_MODER_MODER2_1             (0x2UL << GPIO_MODER_MODER2_Pos)        /*!< 0x00000020 */
2369
#define GPIO_MODER_MODER3_Pos           (6U)                                   
2370
#define GPIO_MODER_MODER3_Msk           (0x3UL << GPIO_MODER_MODER3_Pos)        /*!< 0x000000C0 */
2371
#define GPIO_MODER_MODER3               GPIO_MODER_MODER3_Msk                  
2372
#define GPIO_MODER_MODER3_0             (0x1UL << GPIO_MODER_MODER3_Pos)        /*!< 0x00000040 */
2373
#define GPIO_MODER_MODER3_1             (0x2UL << GPIO_MODER_MODER3_Pos)        /*!< 0x00000080 */
2374
#define GPIO_MODER_MODER4_Pos           (8U)                                   
2375
#define GPIO_MODER_MODER4_Msk           (0x3UL << GPIO_MODER_MODER4_Pos)        /*!< 0x00000300 */
2376
#define GPIO_MODER_MODER4               GPIO_MODER_MODER4_Msk                  
2377
#define GPIO_MODER_MODER4_0             (0x1UL << GPIO_MODER_MODER4_Pos)        /*!< 0x00000100 */
2378
#define GPIO_MODER_MODER4_1             (0x2UL << GPIO_MODER_MODER4_Pos)        /*!< 0x00000200 */
2379
#define GPIO_MODER_MODER5_Pos           (10U)                                  
2380
#define GPIO_MODER_MODER5_Msk           (0x3UL << GPIO_MODER_MODER5_Pos)        /*!< 0x00000C00 */
2381
#define GPIO_MODER_MODER5               GPIO_MODER_MODER5_Msk                  
2382
#define GPIO_MODER_MODER5_0             (0x1UL << GPIO_MODER_MODER5_Pos)        /*!< 0x00000400 */
2383
#define GPIO_MODER_MODER5_1             (0x2UL << GPIO_MODER_MODER5_Pos)        /*!< 0x00000800 */
2384
#define GPIO_MODER_MODER6_Pos           (12U)                                  
2385
#define GPIO_MODER_MODER6_Msk           (0x3UL << GPIO_MODER_MODER6_Pos)        /*!< 0x00003000 */
2386
#define GPIO_MODER_MODER6               GPIO_MODER_MODER6_Msk                  
2387
#define GPIO_MODER_MODER6_0             (0x1UL << GPIO_MODER_MODER6_Pos)        /*!< 0x00001000 */
2388
#define GPIO_MODER_MODER6_1             (0x2UL << GPIO_MODER_MODER6_Pos)        /*!< 0x00002000 */
2389
#define GPIO_MODER_MODER7_Pos           (14U)                                  
2390
#define GPIO_MODER_MODER7_Msk           (0x3UL << GPIO_MODER_MODER7_Pos)        /*!< 0x0000C000 */
2391
#define GPIO_MODER_MODER7               GPIO_MODER_MODER7_Msk                  
2392
#define GPIO_MODER_MODER7_0             (0x1UL << GPIO_MODER_MODER7_Pos)        /*!< 0x00004000 */
2393
#define GPIO_MODER_MODER7_1             (0x2UL << GPIO_MODER_MODER7_Pos)        /*!< 0x00008000 */
2394
#define GPIO_MODER_MODER8_Pos           (16U)                                  
2395
#define GPIO_MODER_MODER8_Msk           (0x3UL << GPIO_MODER_MODER8_Pos)        /*!< 0x00030000 */
2396
#define GPIO_MODER_MODER8               GPIO_MODER_MODER8_Msk                  
2397
#define GPIO_MODER_MODER8_0             (0x1UL << GPIO_MODER_MODER8_Pos)        /*!< 0x00010000 */
2398
#define GPIO_MODER_MODER8_1             (0x2UL << GPIO_MODER_MODER8_Pos)        /*!< 0x00020000 */
2399
#define GPIO_MODER_MODER9_Pos           (18U)                                  
2400
#define GPIO_MODER_MODER9_Msk           (0x3UL << GPIO_MODER_MODER9_Pos)        /*!< 0x000C0000 */
2401
#define GPIO_MODER_MODER9               GPIO_MODER_MODER9_Msk                  
2402
#define GPIO_MODER_MODER9_0             (0x1UL << GPIO_MODER_MODER9_Pos)        /*!< 0x00040000 */
2403
#define GPIO_MODER_MODER9_1             (0x2UL << GPIO_MODER_MODER9_Pos)        /*!< 0x00080000 */
2404
#define GPIO_MODER_MODER10_Pos          (20U)                                  
2405
#define GPIO_MODER_MODER10_Msk          (0x3UL << GPIO_MODER_MODER10_Pos)       /*!< 0x00300000 */
2406
#define GPIO_MODER_MODER10              GPIO_MODER_MODER10_Msk                 
2407
#define GPIO_MODER_MODER10_0            (0x1UL << GPIO_MODER_MODER10_Pos)       /*!< 0x00100000 */
2408
#define GPIO_MODER_MODER10_1            (0x2UL << GPIO_MODER_MODER10_Pos)       /*!< 0x00200000 */
2409
#define GPIO_MODER_MODER11_Pos          (22U)                                  
2410
#define GPIO_MODER_MODER11_Msk          (0x3UL << GPIO_MODER_MODER11_Pos)       /*!< 0x00C00000 */
2411
#define GPIO_MODER_MODER11              GPIO_MODER_MODER11_Msk                 
2412
#define GPIO_MODER_MODER11_0            (0x1UL << GPIO_MODER_MODER11_Pos)       /*!< 0x00400000 */
2413
#define GPIO_MODER_MODER11_1            (0x2UL << GPIO_MODER_MODER11_Pos)       /*!< 0x00800000 */
2414
#define GPIO_MODER_MODER12_Pos          (24U)                                  
2415
#define GPIO_MODER_MODER12_Msk          (0x3UL << GPIO_MODER_MODER12_Pos)       /*!< 0x03000000 */
2416
#define GPIO_MODER_MODER12              GPIO_MODER_MODER12_Msk                 
2417
#define GPIO_MODER_MODER12_0            (0x1UL << GPIO_MODER_MODER12_Pos)       /*!< 0x01000000 */
2418
#define GPIO_MODER_MODER12_1            (0x2UL << GPIO_MODER_MODER12_Pos)       /*!< 0x02000000 */
2419
#define GPIO_MODER_MODER13_Pos          (26U)                                  
2420
#define GPIO_MODER_MODER13_Msk          (0x3UL << GPIO_MODER_MODER13_Pos)       /*!< 0x0C000000 */
2421
#define GPIO_MODER_MODER13              GPIO_MODER_MODER13_Msk                 
2422
#define GPIO_MODER_MODER13_0            (0x1UL << GPIO_MODER_MODER13_Pos)       /*!< 0x04000000 */
2423
#define GPIO_MODER_MODER13_1            (0x2UL << GPIO_MODER_MODER13_Pos)       /*!< 0x08000000 */
2424
#define GPIO_MODER_MODER14_Pos          (28U)                                  
2425
#define GPIO_MODER_MODER14_Msk          (0x3UL << GPIO_MODER_MODER14_Pos)       /*!< 0x30000000 */
2426
#define GPIO_MODER_MODER14              GPIO_MODER_MODER14_Msk                 
2427
#define GPIO_MODER_MODER14_0            (0x1UL << GPIO_MODER_MODER14_Pos)       /*!< 0x10000000 */
2428
#define GPIO_MODER_MODER14_1            (0x2UL << GPIO_MODER_MODER14_Pos)       /*!< 0x20000000 */
2429
#define GPIO_MODER_MODER15_Pos          (30U)                                  
2430
#define GPIO_MODER_MODER15_Msk          (0x3UL << GPIO_MODER_MODER15_Pos)       /*!< 0xC0000000 */
2431
#define GPIO_MODER_MODER15              GPIO_MODER_MODER15_Msk                 
2432
#define GPIO_MODER_MODER15_0            (0x1UL << GPIO_MODER_MODER15_Pos)       /*!< 0x40000000 */
2433
#define GPIO_MODER_MODER15_1            (0x2UL << GPIO_MODER_MODER15_Pos)       /*!< 0x80000000 */
2434
 
2435
/******************  Bit definition for GPIO_OTYPER register  *****************/
2436
#define GPIO_OTYPER_OT_0                (0x00000001U)                          
2437
#define GPIO_OTYPER_OT_1                (0x00000002U)                          
2438
#define GPIO_OTYPER_OT_2                (0x00000004U)                          
2439
#define GPIO_OTYPER_OT_3                (0x00000008U)                          
2440
#define GPIO_OTYPER_OT_4                (0x00000010U)                          
2441
#define GPIO_OTYPER_OT_5                (0x00000020U)                          
2442
#define GPIO_OTYPER_OT_6                (0x00000040U)                          
2443
#define GPIO_OTYPER_OT_7                (0x00000080U)                          
2444
#define GPIO_OTYPER_OT_8                (0x00000100U)                          
2445
#define GPIO_OTYPER_OT_9                (0x00000200U)                          
2446
#define GPIO_OTYPER_OT_10               (0x00000400U)                          
2447
#define GPIO_OTYPER_OT_11               (0x00000800U)                          
2448
#define GPIO_OTYPER_OT_12               (0x00001000U)                          
2449
#define GPIO_OTYPER_OT_13               (0x00002000U)                          
2450
#define GPIO_OTYPER_OT_14               (0x00004000U)                          
2451
#define GPIO_OTYPER_OT_15               (0x00008000U)                          
2452
 
2453
/****************  Bit definition for GPIO_OSPEEDR register  ******************/
2454
#define GPIO_OSPEEDR_OSPEEDR0_Pos       (0U)                                   
2455
#define GPIO_OSPEEDR_OSPEEDR0_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR0_Pos)    /*!< 0x00000003 */
2456
#define GPIO_OSPEEDR_OSPEEDR0           GPIO_OSPEEDR_OSPEEDR0_Msk              
2457
#define GPIO_OSPEEDR_OSPEEDR0_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR0_Pos)    /*!< 0x00000001 */
2458
#define GPIO_OSPEEDR_OSPEEDR0_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR0_Pos)    /*!< 0x00000002 */
2459
#define GPIO_OSPEEDR_OSPEEDR1_Pos       (2U)                                   
2460
#define GPIO_OSPEEDR_OSPEEDR1_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR1_Pos)    /*!< 0x0000000C */
2461
#define GPIO_OSPEEDR_OSPEEDR1           GPIO_OSPEEDR_OSPEEDR1_Msk              
2462
#define GPIO_OSPEEDR_OSPEEDR1_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR1_Pos)    /*!< 0x00000004 */
2463
#define GPIO_OSPEEDR_OSPEEDR1_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR1_Pos)    /*!< 0x00000008 */
2464
#define GPIO_OSPEEDR_OSPEEDR2_Pos       (4U)                                   
2465
#define GPIO_OSPEEDR_OSPEEDR2_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR2_Pos)    /*!< 0x00000030 */
2466
#define GPIO_OSPEEDR_OSPEEDR2           GPIO_OSPEEDR_OSPEEDR2_Msk              
2467
#define GPIO_OSPEEDR_OSPEEDR2_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR2_Pos)    /*!< 0x00000010 */
2468
#define GPIO_OSPEEDR_OSPEEDR2_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR2_Pos)    /*!< 0x00000020 */
2469
#define GPIO_OSPEEDR_OSPEEDR3_Pos       (6U)                                   
2470
#define GPIO_OSPEEDR_OSPEEDR3_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR3_Pos)    /*!< 0x000000C0 */
2471
#define GPIO_OSPEEDR_OSPEEDR3           GPIO_OSPEEDR_OSPEEDR3_Msk              
2472
#define GPIO_OSPEEDR_OSPEEDR3_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR3_Pos)    /*!< 0x00000040 */
2473
#define GPIO_OSPEEDR_OSPEEDR3_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR3_Pos)    /*!< 0x00000080 */
2474
#define GPIO_OSPEEDR_OSPEEDR4_Pos       (8U)                                   
2475
#define GPIO_OSPEEDR_OSPEEDR4_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR4_Pos)    /*!< 0x00000300 */
2476
#define GPIO_OSPEEDR_OSPEEDR4           GPIO_OSPEEDR_OSPEEDR4_Msk              
2477
#define GPIO_OSPEEDR_OSPEEDR4_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR4_Pos)    /*!< 0x00000100 */
2478
#define GPIO_OSPEEDR_OSPEEDR4_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR4_Pos)    /*!< 0x00000200 */
2479
#define GPIO_OSPEEDR_OSPEEDR5_Pos       (10U)                                  
2480
#define GPIO_OSPEEDR_OSPEEDR5_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR5_Pos)    /*!< 0x00000C00 */
2481
#define GPIO_OSPEEDR_OSPEEDR5           GPIO_OSPEEDR_OSPEEDR5_Msk              
2482
#define GPIO_OSPEEDR_OSPEEDR5_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR5_Pos)    /*!< 0x00000400 */
2483
#define GPIO_OSPEEDR_OSPEEDR5_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR5_Pos)    /*!< 0x00000800 */
2484
#define GPIO_OSPEEDR_OSPEEDR6_Pos       (12U)                                  
2485
#define GPIO_OSPEEDR_OSPEEDR6_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR6_Pos)    /*!< 0x00003000 */
2486
#define GPIO_OSPEEDR_OSPEEDR6           GPIO_OSPEEDR_OSPEEDR6_Msk              
2487
#define GPIO_OSPEEDR_OSPEEDR6_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR6_Pos)    /*!< 0x00001000 */
2488
#define GPIO_OSPEEDR_OSPEEDR6_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR6_Pos)    /*!< 0x00002000 */
2489
#define GPIO_OSPEEDR_OSPEEDR7_Pos       (14U)                                  
2490
#define GPIO_OSPEEDR_OSPEEDR7_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR7_Pos)    /*!< 0x0000C000 */
2491
#define GPIO_OSPEEDR_OSPEEDR7           GPIO_OSPEEDR_OSPEEDR7_Msk              
2492
#define GPIO_OSPEEDR_OSPEEDR7_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR7_Pos)    /*!< 0x00004000 */
2493
#define GPIO_OSPEEDR_OSPEEDR7_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR7_Pos)    /*!< 0x00008000 */
2494
#define GPIO_OSPEEDR_OSPEEDR8_Pos       (16U)                                  
2495
#define GPIO_OSPEEDR_OSPEEDR8_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR8_Pos)    /*!< 0x00030000 */
2496
#define GPIO_OSPEEDR_OSPEEDR8           GPIO_OSPEEDR_OSPEEDR8_Msk              
2497
#define GPIO_OSPEEDR_OSPEEDR8_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR8_Pos)    /*!< 0x00010000 */
2498
#define GPIO_OSPEEDR_OSPEEDR8_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR8_Pos)    /*!< 0x00020000 */
2499
#define GPIO_OSPEEDR_OSPEEDR9_Pos       (18U)                                  
2500
#define GPIO_OSPEEDR_OSPEEDR9_Msk       (0x3UL << GPIO_OSPEEDR_OSPEEDR9_Pos)    /*!< 0x000C0000 */
2501
#define GPIO_OSPEEDR_OSPEEDR9           GPIO_OSPEEDR_OSPEEDR9_Msk              
2502
#define GPIO_OSPEEDR_OSPEEDR9_0         (0x1UL << GPIO_OSPEEDR_OSPEEDR9_Pos)    /*!< 0x00040000 */
2503
#define GPIO_OSPEEDR_OSPEEDR9_1         (0x2UL << GPIO_OSPEEDR_OSPEEDR9_Pos)    /*!< 0x00080000 */
2504
#define GPIO_OSPEEDR_OSPEEDR10_Pos      (20U)                                  
2505
#define GPIO_OSPEEDR_OSPEEDR10_Msk      (0x3UL << GPIO_OSPEEDR_OSPEEDR10_Pos)   /*!< 0x00300000 */
2506
#define GPIO_OSPEEDR_OSPEEDR10          GPIO_OSPEEDR_OSPEEDR10_Msk             
2507
#define GPIO_OSPEEDR_OSPEEDR10_0        (0x1UL << GPIO_OSPEEDR_OSPEEDR10_Pos)   /*!< 0x00100000 */
2508
#define GPIO_OSPEEDR_OSPEEDR10_1        (0x2UL << GPIO_OSPEEDR_OSPEEDR10_Pos)   /*!< 0x00200000 */
2509
#define GPIO_OSPEEDR_OSPEEDR11_Pos      (22U)                                  
2510
#define GPIO_OSPEEDR_OSPEEDR11_Msk      (0x3UL << GPIO_OSPEEDR_OSPEEDR11_Pos)   /*!< 0x00C00000 */
2511
#define GPIO_OSPEEDR_OSPEEDR11          GPIO_OSPEEDR_OSPEEDR11_Msk             
2512
#define GPIO_OSPEEDR_OSPEEDR11_0        (0x1UL << GPIO_OSPEEDR_OSPEEDR11_Pos)   /*!< 0x00400000 */
2513
#define GPIO_OSPEEDR_OSPEEDR11_1        (0x2UL << GPIO_OSPEEDR_OSPEEDR11_Pos)   /*!< 0x00800000 */
2514
#define GPIO_OSPEEDR_OSPEEDR12_Pos      (24U)                                  
2515
#define GPIO_OSPEEDR_OSPEEDR12_Msk      (0x3UL << GPIO_OSPEEDR_OSPEEDR12_Pos)   /*!< 0x03000000 */
2516
#define GPIO_OSPEEDR_OSPEEDR12          GPIO_OSPEEDR_OSPEEDR12_Msk             
2517
#define GPIO_OSPEEDR_OSPEEDR12_0        (0x1UL << GPIO_OSPEEDR_OSPEEDR12_Pos)   /*!< 0x01000000 */
2518
#define GPIO_OSPEEDR_OSPEEDR12_1        (0x2UL << GPIO_OSPEEDR_OSPEEDR12_Pos)   /*!< 0x02000000 */
2519
#define GPIO_OSPEEDR_OSPEEDR13_Pos      (26U)                                  
2520
#define GPIO_OSPEEDR_OSPEEDR13_Msk      (0x3UL << GPIO_OSPEEDR_OSPEEDR13_Pos)   /*!< 0x0C000000 */
2521
#define GPIO_OSPEEDR_OSPEEDR13          GPIO_OSPEEDR_OSPEEDR13_Msk             
2522
#define GPIO_OSPEEDR_OSPEEDR13_0        (0x1UL << GPIO_OSPEEDR_OSPEEDR13_Pos)   /*!< 0x04000000 */
2523
#define GPIO_OSPEEDR_OSPEEDR13_1        (0x2UL << GPIO_OSPEEDR_OSPEEDR13_Pos)   /*!< 0x08000000 */
2524
#define GPIO_OSPEEDR_OSPEEDR14_Pos      (28U)                                  
2525
#define GPIO_OSPEEDR_OSPEEDR14_Msk      (0x3UL << GPIO_OSPEEDR_OSPEEDR14_Pos)   /*!< 0x30000000 */
2526
#define GPIO_OSPEEDR_OSPEEDR14          GPIO_OSPEEDR_OSPEEDR14_Msk             
2527
#define GPIO_OSPEEDR_OSPEEDR14_0        (0x1UL << GPIO_OSPEEDR_OSPEEDR14_Pos)   /*!< 0x10000000 */
2528
#define GPIO_OSPEEDR_OSPEEDR14_1        (0x2UL << GPIO_OSPEEDR_OSPEEDR14_Pos)   /*!< 0x20000000 */
2529
#define GPIO_OSPEEDR_OSPEEDR15_Pos      (30U)                                  
2530
#define GPIO_OSPEEDR_OSPEEDR15_Msk      (0x3UL << GPIO_OSPEEDR_OSPEEDR15_Pos)   /*!< 0xC0000000 */
2531
#define GPIO_OSPEEDR_OSPEEDR15          GPIO_OSPEEDR_OSPEEDR15_Msk             
2532
#define GPIO_OSPEEDR_OSPEEDR15_0        (0x1UL << GPIO_OSPEEDR_OSPEEDR15_Pos)   /*!< 0x40000000 */
2533
#define GPIO_OSPEEDR_OSPEEDR15_1        (0x2UL << GPIO_OSPEEDR_OSPEEDR15_Pos)   /*!< 0x80000000 */
2534
 
2535
/* Old Bit definition for GPIO_OSPEEDR register maintained for legacy purpose */
2536
#define GPIO_OSPEEDER_OSPEEDR0     GPIO_OSPEEDR_OSPEEDR0
2537
#define GPIO_OSPEEDER_OSPEEDR0_0   GPIO_OSPEEDR_OSPEEDR0_0
2538
#define GPIO_OSPEEDER_OSPEEDR0_1   GPIO_OSPEEDR_OSPEEDR0_1
2539
#define GPIO_OSPEEDER_OSPEEDR1     GPIO_OSPEEDR_OSPEEDR1
2540
#define GPIO_OSPEEDER_OSPEEDR1_0   GPIO_OSPEEDR_OSPEEDR1_0
2541
#define GPIO_OSPEEDER_OSPEEDR1_1   GPIO_OSPEEDR_OSPEEDR1_1
2542
#define GPIO_OSPEEDER_OSPEEDR2     GPIO_OSPEEDR_OSPEEDR2
2543
#define GPIO_OSPEEDER_OSPEEDR2_0   GPIO_OSPEEDR_OSPEEDR2_0
2544
#define GPIO_OSPEEDER_OSPEEDR2_1   GPIO_OSPEEDR_OSPEEDR2_1
2545
#define GPIO_OSPEEDER_OSPEEDR3     GPIO_OSPEEDR_OSPEEDR3
2546
#define GPIO_OSPEEDER_OSPEEDR3_0   GPIO_OSPEEDR_OSPEEDR3_0
2547
#define GPIO_OSPEEDER_OSPEEDR3_1   GPIO_OSPEEDR_OSPEEDR3_1
2548
#define GPIO_OSPEEDER_OSPEEDR4     GPIO_OSPEEDR_OSPEEDR4
2549
#define GPIO_OSPEEDER_OSPEEDR4_0   GPIO_OSPEEDR_OSPEEDR4_0
2550
#define GPIO_OSPEEDER_OSPEEDR4_1   GPIO_OSPEEDR_OSPEEDR4_1
2551
#define GPIO_OSPEEDER_OSPEEDR5     GPIO_OSPEEDR_OSPEEDR5
2552
#define GPIO_OSPEEDER_OSPEEDR5_0   GPIO_OSPEEDR_OSPEEDR5_0
2553
#define GPIO_OSPEEDER_OSPEEDR5_1   GPIO_OSPEEDR_OSPEEDR5_1
2554
#define GPIO_OSPEEDER_OSPEEDR6     GPIO_OSPEEDR_OSPEEDR6
2555
#define GPIO_OSPEEDER_OSPEEDR6_0   GPIO_OSPEEDR_OSPEEDR6_0
2556
#define GPIO_OSPEEDER_OSPEEDR6_1   GPIO_OSPEEDR_OSPEEDR6_1
2557
#define GPIO_OSPEEDER_OSPEEDR7     GPIO_OSPEEDR_OSPEEDR7
2558
#define GPIO_OSPEEDER_OSPEEDR7_0   GPIO_OSPEEDR_OSPEEDR7_0
2559
#define GPIO_OSPEEDER_OSPEEDR7_1   GPIO_OSPEEDR_OSPEEDR7_1
2560
#define GPIO_OSPEEDER_OSPEEDR8     GPIO_OSPEEDR_OSPEEDR8
2561
#define GPIO_OSPEEDER_OSPEEDR8_0   GPIO_OSPEEDR_OSPEEDR8_0
2562
#define GPIO_OSPEEDER_OSPEEDR8_1   GPIO_OSPEEDR_OSPEEDR8_1
2563
#define GPIO_OSPEEDER_OSPEEDR9     GPIO_OSPEEDR_OSPEEDR9
2564
#define GPIO_OSPEEDER_OSPEEDR9_0   GPIO_OSPEEDR_OSPEEDR9_0
2565
#define GPIO_OSPEEDER_OSPEEDR9_1   GPIO_OSPEEDR_OSPEEDR9_1
2566
#define GPIO_OSPEEDER_OSPEEDR10    GPIO_OSPEEDR_OSPEEDR10
2567
#define GPIO_OSPEEDER_OSPEEDR10_0  GPIO_OSPEEDR_OSPEEDR10_0
2568
#define GPIO_OSPEEDER_OSPEEDR10_1  GPIO_OSPEEDR_OSPEEDR10_1
2569
#define GPIO_OSPEEDER_OSPEEDR11    GPIO_OSPEEDR_OSPEEDR11
2570
#define GPIO_OSPEEDER_OSPEEDR11_0  GPIO_OSPEEDR_OSPEEDR11_0
2571
#define GPIO_OSPEEDER_OSPEEDR11_1  GPIO_OSPEEDR_OSPEEDR11_1
2572
#define GPIO_OSPEEDER_OSPEEDR12    GPIO_OSPEEDR_OSPEEDR12
2573
#define GPIO_OSPEEDER_OSPEEDR12_0  GPIO_OSPEEDR_OSPEEDR12_0
2574
#define GPIO_OSPEEDER_OSPEEDR12_1  GPIO_OSPEEDR_OSPEEDR12_1
2575
#define GPIO_OSPEEDER_OSPEEDR13    GPIO_OSPEEDR_OSPEEDR13
2576
#define GPIO_OSPEEDER_OSPEEDR13_0  GPIO_OSPEEDR_OSPEEDR13_0
2577
#define GPIO_OSPEEDER_OSPEEDR13_1  GPIO_OSPEEDR_OSPEEDR13_1
2578
#define GPIO_OSPEEDER_OSPEEDR14    GPIO_OSPEEDR_OSPEEDR14
2579
#define GPIO_OSPEEDER_OSPEEDR14_0  GPIO_OSPEEDR_OSPEEDR14_0
2580
#define GPIO_OSPEEDER_OSPEEDR14_1  GPIO_OSPEEDR_OSPEEDR14_1
2581
#define GPIO_OSPEEDER_OSPEEDR15    GPIO_OSPEEDR_OSPEEDR15
2582
#define GPIO_OSPEEDER_OSPEEDR15_0  GPIO_OSPEEDR_OSPEEDR15_0
2583
#define GPIO_OSPEEDER_OSPEEDR15_1  GPIO_OSPEEDR_OSPEEDR15_1
2584
 
2585
/*******************  Bit definition for GPIO_PUPDR register ******************/
2586
#define GPIO_PUPDR_PUPDR0_Pos           (0U)                                   
2587
#define GPIO_PUPDR_PUPDR0_Msk           (0x3UL << GPIO_PUPDR_PUPDR0_Pos)        /*!< 0x00000003 */
2588
#define GPIO_PUPDR_PUPDR0               GPIO_PUPDR_PUPDR0_Msk                  
2589
#define GPIO_PUPDR_PUPDR0_0             (0x1UL << GPIO_PUPDR_PUPDR0_Pos)        /*!< 0x00000001 */
2590
#define GPIO_PUPDR_PUPDR0_1             (0x2UL << GPIO_PUPDR_PUPDR0_Pos)        /*!< 0x00000002 */
2591
#define GPIO_PUPDR_PUPDR1_Pos           (2U)                                   
2592
#define GPIO_PUPDR_PUPDR1_Msk           (0x3UL << GPIO_PUPDR_PUPDR1_Pos)        /*!< 0x0000000C */
2593
#define GPIO_PUPDR_PUPDR1               GPIO_PUPDR_PUPDR1_Msk                  
2594
#define GPIO_PUPDR_PUPDR1_0             (0x1UL << GPIO_PUPDR_PUPDR1_Pos)        /*!< 0x00000004 */
2595
#define GPIO_PUPDR_PUPDR1_1             (0x2UL << GPIO_PUPDR_PUPDR1_Pos)        /*!< 0x00000008 */
2596
#define GPIO_PUPDR_PUPDR2_Pos           (4U)                                   
2597
#define GPIO_PUPDR_PUPDR2_Msk           (0x3UL << GPIO_PUPDR_PUPDR2_Pos)        /*!< 0x00000030 */
2598
#define GPIO_PUPDR_PUPDR2               GPIO_PUPDR_PUPDR2_Msk                  
2599
#define GPIO_PUPDR_PUPDR2_0             (0x1UL << GPIO_PUPDR_PUPDR2_Pos)        /*!< 0x00000010 */
2600
#define GPIO_PUPDR_PUPDR2_1             (0x2UL << GPIO_PUPDR_PUPDR2_Pos)        /*!< 0x00000020 */
2601
#define GPIO_PUPDR_PUPDR3_Pos           (6U)                                   
2602
#define GPIO_PUPDR_PUPDR3_Msk           (0x3UL << GPIO_PUPDR_PUPDR3_Pos)        /*!< 0x000000C0 */
2603
#define GPIO_PUPDR_PUPDR3               GPIO_PUPDR_PUPDR3_Msk                  
2604
#define GPIO_PUPDR_PUPDR3_0             (0x1UL << GPIO_PUPDR_PUPDR3_Pos)        /*!< 0x00000040 */
2605
#define GPIO_PUPDR_PUPDR3_1             (0x2UL << GPIO_PUPDR_PUPDR3_Pos)        /*!< 0x00000080 */
2606
#define GPIO_PUPDR_PUPDR4_Pos           (8U)                                   
2607
#define GPIO_PUPDR_PUPDR4_Msk           (0x3UL << GPIO_PUPDR_PUPDR4_Pos)        /*!< 0x00000300 */
2608
#define GPIO_PUPDR_PUPDR4               GPIO_PUPDR_PUPDR4_Msk                  
2609
#define GPIO_PUPDR_PUPDR4_0             (0x1UL << GPIO_PUPDR_PUPDR4_Pos)        /*!< 0x00000100 */
2610
#define GPIO_PUPDR_PUPDR4_1             (0x2UL << GPIO_PUPDR_PUPDR4_Pos)        /*!< 0x00000200 */
2611
#define GPIO_PUPDR_PUPDR5_Pos           (10U)                                  
2612
#define GPIO_PUPDR_PUPDR5_Msk           (0x3UL << GPIO_PUPDR_PUPDR5_Pos)        /*!< 0x00000C00 */
2613
#define GPIO_PUPDR_PUPDR5               GPIO_PUPDR_PUPDR5_Msk                  
2614
#define GPIO_PUPDR_PUPDR5_0             (0x1UL << GPIO_PUPDR_PUPDR5_Pos)        /*!< 0x00000400 */
2615
#define GPIO_PUPDR_PUPDR5_1             (0x2UL << GPIO_PUPDR_PUPDR5_Pos)        /*!< 0x00000800 */
2616
#define GPIO_PUPDR_PUPDR6_Pos           (12U)                                  
2617
#define GPIO_PUPDR_PUPDR6_Msk           (0x3UL << GPIO_PUPDR_PUPDR6_Pos)        /*!< 0x00003000 */
2618
#define GPIO_PUPDR_PUPDR6               GPIO_PUPDR_PUPDR6_Msk                  
2619
#define GPIO_PUPDR_PUPDR6_0             (0x1UL << GPIO_PUPDR_PUPDR6_Pos)        /*!< 0x00001000 */
2620
#define GPIO_PUPDR_PUPDR6_1             (0x2UL << GPIO_PUPDR_PUPDR6_Pos)        /*!< 0x00002000 */
2621
#define GPIO_PUPDR_PUPDR7_Pos           (14U)                                  
2622
#define GPIO_PUPDR_PUPDR7_Msk           (0x3UL << GPIO_PUPDR_PUPDR7_Pos)        /*!< 0x0000C000 */
2623
#define GPIO_PUPDR_PUPDR7               GPIO_PUPDR_PUPDR7_Msk                  
2624
#define GPIO_PUPDR_PUPDR7_0             (0x1UL << GPIO_PUPDR_PUPDR7_Pos)        /*!< 0x00004000 */
2625
#define GPIO_PUPDR_PUPDR7_1             (0x2UL << GPIO_PUPDR_PUPDR7_Pos)        /*!< 0x00008000 */
2626
#define GPIO_PUPDR_PUPDR8_Pos           (16U)                                  
2627
#define GPIO_PUPDR_PUPDR8_Msk           (0x3UL << GPIO_PUPDR_PUPDR8_Pos)        /*!< 0x00030000 */
2628
#define GPIO_PUPDR_PUPDR8               GPIO_PUPDR_PUPDR8_Msk                  
2629
#define GPIO_PUPDR_PUPDR8_0             (0x1UL << GPIO_PUPDR_PUPDR8_Pos)        /*!< 0x00010000 */
2630
#define GPIO_PUPDR_PUPDR8_1             (0x2UL << GPIO_PUPDR_PUPDR8_Pos)        /*!< 0x00020000 */
2631
#define GPIO_PUPDR_PUPDR9_Pos           (18U)                                  
2632
#define GPIO_PUPDR_PUPDR9_Msk           (0x3UL << GPIO_PUPDR_PUPDR9_Pos)        /*!< 0x000C0000 */
2633
#define GPIO_PUPDR_PUPDR9               GPIO_PUPDR_PUPDR9_Msk                  
2634
#define GPIO_PUPDR_PUPDR9_0             (0x1UL << GPIO_PUPDR_PUPDR9_Pos)        /*!< 0x00040000 */
2635
#define GPIO_PUPDR_PUPDR9_1             (0x2UL << GPIO_PUPDR_PUPDR9_Pos)        /*!< 0x00080000 */
2636
#define GPIO_PUPDR_PUPDR10_Pos          (20U)                                  
2637
#define GPIO_PUPDR_PUPDR10_Msk          (0x3UL << GPIO_PUPDR_PUPDR10_Pos)       /*!< 0x00300000 */
2638
#define GPIO_PUPDR_PUPDR10              GPIO_PUPDR_PUPDR10_Msk                 
2639
#define GPIO_PUPDR_PUPDR10_0            (0x1UL << GPIO_PUPDR_PUPDR10_Pos)       /*!< 0x00100000 */
2640
#define GPIO_PUPDR_PUPDR10_1            (0x2UL << GPIO_PUPDR_PUPDR10_Pos)       /*!< 0x00200000 */
2641
#define GPIO_PUPDR_PUPDR11_Pos          (22U)                                  
2642
#define GPIO_PUPDR_PUPDR11_Msk          (0x3UL << GPIO_PUPDR_PUPDR11_Pos)       /*!< 0x00C00000 */
2643
#define GPIO_PUPDR_PUPDR11              GPIO_PUPDR_PUPDR11_Msk                 
2644
#define GPIO_PUPDR_PUPDR11_0            (0x1UL << GPIO_PUPDR_PUPDR11_Pos)       /*!< 0x00400000 */
2645
#define GPIO_PUPDR_PUPDR11_1            (0x2UL << GPIO_PUPDR_PUPDR11_Pos)       /*!< 0x00800000 */
2646
#define GPIO_PUPDR_PUPDR12_Pos          (24U)                                  
2647
#define GPIO_PUPDR_PUPDR12_Msk          (0x3UL << GPIO_PUPDR_PUPDR12_Pos)       /*!< 0x03000000 */
2648
#define GPIO_PUPDR_PUPDR12              GPIO_PUPDR_PUPDR12_Msk                 
2649
#define GPIO_PUPDR_PUPDR12_0            (0x1UL << GPIO_PUPDR_PUPDR12_Pos)       /*!< 0x01000000 */
2650
#define GPIO_PUPDR_PUPDR12_1            (0x2UL << GPIO_PUPDR_PUPDR12_Pos)       /*!< 0x02000000 */
2651
#define GPIO_PUPDR_PUPDR13_Pos          (26U)                                  
2652
#define GPIO_PUPDR_PUPDR13_Msk          (0x3UL << GPIO_PUPDR_PUPDR13_Pos)       /*!< 0x0C000000 */
2653
#define GPIO_PUPDR_PUPDR13              GPIO_PUPDR_PUPDR13_Msk                 
2654
#define GPIO_PUPDR_PUPDR13_0            (0x1UL << GPIO_PUPDR_PUPDR13_Pos)       /*!< 0x04000000 */
2655
#define GPIO_PUPDR_PUPDR13_1            (0x2UL << GPIO_PUPDR_PUPDR13_Pos)       /*!< 0x08000000 */
2656
#define GPIO_PUPDR_PUPDR14_Pos          (28U)                                  
2657
#define GPIO_PUPDR_PUPDR14_Msk          (0x3UL << GPIO_PUPDR_PUPDR14_Pos)       /*!< 0x30000000 */
2658
#define GPIO_PUPDR_PUPDR14              GPIO_PUPDR_PUPDR14_Msk                 
2659
#define GPIO_PUPDR_PUPDR14_0            (0x1UL << GPIO_PUPDR_PUPDR14_Pos)       /*!< 0x10000000 */
2660
#define GPIO_PUPDR_PUPDR14_1            (0x2UL << GPIO_PUPDR_PUPDR14_Pos)       /*!< 0x20000000 */
2661
#define GPIO_PUPDR_PUPDR15_Pos          (30U)                                  
2662
#define GPIO_PUPDR_PUPDR15_Msk          (0x3UL << GPIO_PUPDR_PUPDR15_Pos)       /*!< 0xC0000000 */
2663
#define GPIO_PUPDR_PUPDR15              GPIO_PUPDR_PUPDR15_Msk                 
2664
#define GPIO_PUPDR_PUPDR15_0            (0x1UL << GPIO_PUPDR_PUPDR15_Pos)       /*!< 0x40000000 */
2665
#define GPIO_PUPDR_PUPDR15_1            (0x2UL << GPIO_PUPDR_PUPDR15_Pos)       /*!< 0x80000000 */
2666
 
2667
/*******************  Bit definition for GPIO_IDR register  *******************/
2668
#define GPIO_IDR_0                      (0x00000001U)                          
2669
#define GPIO_IDR_1                      (0x00000002U)                          
2670
#define GPIO_IDR_2                      (0x00000004U)                          
2671
#define GPIO_IDR_3                      (0x00000008U)                          
2672
#define GPIO_IDR_4                      (0x00000010U)                          
2673
#define GPIO_IDR_5                      (0x00000020U)                          
2674
#define GPIO_IDR_6                      (0x00000040U)                          
2675
#define GPIO_IDR_7                      (0x00000080U)                          
2676
#define GPIO_IDR_8                      (0x00000100U)                          
2677
#define GPIO_IDR_9                      (0x00000200U)                          
2678
#define GPIO_IDR_10                     (0x00000400U)                          
2679
#define GPIO_IDR_11                     (0x00000800U)                          
2680
#define GPIO_IDR_12                     (0x00001000U)                          
2681
#define GPIO_IDR_13                     (0x00002000U)                          
2682
#define GPIO_IDR_14                     (0x00004000U)                          
2683
#define GPIO_IDR_15                     (0x00008000U)                          
2684
 
2685
/******************  Bit definition for GPIO_ODR register  ********************/
2686
#define GPIO_ODR_0                      (0x00000001U)                          
2687
#define GPIO_ODR_1                      (0x00000002U)                          
2688
#define GPIO_ODR_2                      (0x00000004U)                          
2689
#define GPIO_ODR_3                      (0x00000008U)                          
2690
#define GPIO_ODR_4                      (0x00000010U)                          
2691
#define GPIO_ODR_5                      (0x00000020U)                          
2692
#define GPIO_ODR_6                      (0x00000040U)                          
2693
#define GPIO_ODR_7                      (0x00000080U)                          
2694
#define GPIO_ODR_8                      (0x00000100U)                          
2695
#define GPIO_ODR_9                      (0x00000200U)                          
2696
#define GPIO_ODR_10                     (0x00000400U)                          
2697
#define GPIO_ODR_11                     (0x00000800U)                          
2698
#define GPIO_ODR_12                     (0x00001000U)                          
2699
#define GPIO_ODR_13                     (0x00002000U)                          
2700
#define GPIO_ODR_14                     (0x00004000U)                          
2701
#define GPIO_ODR_15                     (0x00008000U)                          
2702
 
2703
/****************** Bit definition for GPIO_BSRR register  ********************/
2704
#define GPIO_BSRR_BS_0                  (0x00000001U)                          
2705
#define GPIO_BSRR_BS_1                  (0x00000002U)                          
2706
#define GPIO_BSRR_BS_2                  (0x00000004U)                          
2707
#define GPIO_BSRR_BS_3                  (0x00000008U)                          
2708
#define GPIO_BSRR_BS_4                  (0x00000010U)                          
2709
#define GPIO_BSRR_BS_5                  (0x00000020U)                          
2710
#define GPIO_BSRR_BS_6                  (0x00000040U)                          
2711
#define GPIO_BSRR_BS_7                  (0x00000080U)                          
2712
#define GPIO_BSRR_BS_8                  (0x00000100U)                          
2713
#define GPIO_BSRR_BS_9                  (0x00000200U)                          
2714
#define GPIO_BSRR_BS_10                 (0x00000400U)                          
2715
#define GPIO_BSRR_BS_11                 (0x00000800U)                          
2716
#define GPIO_BSRR_BS_12                 (0x00001000U)                          
2717
#define GPIO_BSRR_BS_13                 (0x00002000U)                          
2718
#define GPIO_BSRR_BS_14                 (0x00004000U)                          
2719
#define GPIO_BSRR_BS_15                 (0x00008000U)                          
2720
#define GPIO_BSRR_BR_0                  (0x00010000U)                          
2721
#define GPIO_BSRR_BR_1                  (0x00020000U)                          
2722
#define GPIO_BSRR_BR_2                  (0x00040000U)                          
2723
#define GPIO_BSRR_BR_3                  (0x00080000U)                          
2724
#define GPIO_BSRR_BR_4                  (0x00100000U)                          
2725
#define GPIO_BSRR_BR_5                  (0x00200000U)                          
2726
#define GPIO_BSRR_BR_6                  (0x00400000U)                          
2727
#define GPIO_BSRR_BR_7                  (0x00800000U)                          
2728
#define GPIO_BSRR_BR_8                  (0x01000000U)                          
2729
#define GPIO_BSRR_BR_9                  (0x02000000U)                          
2730
#define GPIO_BSRR_BR_10                 (0x04000000U)                          
2731
#define GPIO_BSRR_BR_11                 (0x08000000U)                          
2732
#define GPIO_BSRR_BR_12                 (0x10000000U)                          
2733
#define GPIO_BSRR_BR_13                 (0x20000000U)                          
2734
#define GPIO_BSRR_BR_14                 (0x40000000U)                          
2735
#define GPIO_BSRR_BR_15                 (0x80000000U)                          
2736
 
2737
/****************** Bit definition for GPIO_LCKR register  ********************/
2738
#define GPIO_LCKR_LCK0_Pos              (0U)                                   
2739
#define GPIO_LCKR_LCK0_Msk              (0x1UL << GPIO_LCKR_LCK0_Pos)           /*!< 0x00000001 */
2740
#define GPIO_LCKR_LCK0                  GPIO_LCKR_LCK0_Msk                     
2741
#define GPIO_LCKR_LCK1_Pos              (1U)                                   
2742
#define GPIO_LCKR_LCK1_Msk              (0x1UL << GPIO_LCKR_LCK1_Pos)           /*!< 0x00000002 */
2743
#define GPIO_LCKR_LCK1                  GPIO_LCKR_LCK1_Msk                     
2744
#define GPIO_LCKR_LCK2_Pos              (2U)                                   
2745
#define GPIO_LCKR_LCK2_Msk              (0x1UL << GPIO_LCKR_LCK2_Pos)           /*!< 0x00000004 */
2746
#define GPIO_LCKR_LCK2                  GPIO_LCKR_LCK2_Msk                     
2747
#define GPIO_LCKR_LCK3_Pos              (3U)                                   
2748
#define GPIO_LCKR_LCK3_Msk              (0x1UL << GPIO_LCKR_LCK3_Pos)           /*!< 0x00000008 */
2749
#define GPIO_LCKR_LCK3                  GPIO_LCKR_LCK3_Msk                     
2750
#define GPIO_LCKR_LCK4_Pos              (4U)                                   
2751
#define GPIO_LCKR_LCK4_Msk              (0x1UL << GPIO_LCKR_LCK4_Pos)           /*!< 0x00000010 */
2752
#define GPIO_LCKR_LCK4                  GPIO_LCKR_LCK4_Msk                     
2753
#define GPIO_LCKR_LCK5_Pos              (5U)                                   
2754
#define GPIO_LCKR_LCK5_Msk              (0x1UL << GPIO_LCKR_LCK5_Pos)           /*!< 0x00000020 */
2755
#define GPIO_LCKR_LCK5                  GPIO_LCKR_LCK5_Msk                     
2756
#define GPIO_LCKR_LCK6_Pos              (6U)                                   
2757
#define GPIO_LCKR_LCK6_Msk              (0x1UL << GPIO_LCKR_LCK6_Pos)           /*!< 0x00000040 */
2758
#define GPIO_LCKR_LCK6                  GPIO_LCKR_LCK6_Msk                     
2759
#define GPIO_LCKR_LCK7_Pos              (7U)                                   
2760
#define GPIO_LCKR_LCK7_Msk              (0x1UL << GPIO_LCKR_LCK7_Pos)           /*!< 0x00000080 */
2761
#define GPIO_LCKR_LCK7                  GPIO_LCKR_LCK7_Msk                     
2762
#define GPIO_LCKR_LCK8_Pos              (8U)                                   
2763
#define GPIO_LCKR_LCK8_Msk              (0x1UL << GPIO_LCKR_LCK8_Pos)           /*!< 0x00000100 */
2764
#define GPIO_LCKR_LCK8                  GPIO_LCKR_LCK8_Msk                     
2765
#define GPIO_LCKR_LCK9_Pos              (9U)                                   
2766
#define GPIO_LCKR_LCK9_Msk              (0x1UL << GPIO_LCKR_LCK9_Pos)           /*!< 0x00000200 */
2767
#define GPIO_LCKR_LCK9                  GPIO_LCKR_LCK9_Msk                     
2768
#define GPIO_LCKR_LCK10_Pos             (10U)                                  
2769
#define GPIO_LCKR_LCK10_Msk             (0x1UL << GPIO_LCKR_LCK10_Pos)          /*!< 0x00000400 */
2770
#define GPIO_LCKR_LCK10                 GPIO_LCKR_LCK10_Msk                    
2771
#define GPIO_LCKR_LCK11_Pos             (11U)                                  
2772
#define GPIO_LCKR_LCK11_Msk             (0x1UL << GPIO_LCKR_LCK11_Pos)          /*!< 0x00000800 */
2773
#define GPIO_LCKR_LCK11                 GPIO_LCKR_LCK11_Msk                    
2774
#define GPIO_LCKR_LCK12_Pos             (12U)                                  
2775
#define GPIO_LCKR_LCK12_Msk             (0x1UL << GPIO_LCKR_LCK12_Pos)          /*!< 0x00001000 */
2776
#define GPIO_LCKR_LCK12                 GPIO_LCKR_LCK12_Msk                    
2777
#define GPIO_LCKR_LCK13_Pos             (13U)                                  
2778
#define GPIO_LCKR_LCK13_Msk             (0x1UL << GPIO_LCKR_LCK13_Pos)          /*!< 0x00002000 */
2779
#define GPIO_LCKR_LCK13                 GPIO_LCKR_LCK13_Msk                    
2780
#define GPIO_LCKR_LCK14_Pos             (14U)                                  
2781
#define GPIO_LCKR_LCK14_Msk             (0x1UL << GPIO_LCKR_LCK14_Pos)          /*!< 0x00004000 */
2782
#define GPIO_LCKR_LCK14                 GPIO_LCKR_LCK14_Msk                    
2783
#define GPIO_LCKR_LCK15_Pos             (15U)                                  
2784
#define GPIO_LCKR_LCK15_Msk             (0x1UL << GPIO_LCKR_LCK15_Pos)          /*!< 0x00008000 */
2785
#define GPIO_LCKR_LCK15                 GPIO_LCKR_LCK15_Msk                    
2786
#define GPIO_LCKR_LCKK_Pos              (16U)                                  
2787
#define GPIO_LCKR_LCKK_Msk              (0x1UL << GPIO_LCKR_LCKK_Pos)           /*!< 0x00010000 */
2788
#define GPIO_LCKR_LCKK                  GPIO_LCKR_LCKK_Msk                     
2789
 
2790
/****************** Bit definition for GPIO_AFRL register  ********************/
2791
#define GPIO_AFRL_AFSEL0_Pos            (0U)                                   
2792
#define GPIO_AFRL_AFSEL0_Msk            (0xFUL << GPIO_AFRL_AFSEL0_Pos)         /*!< 0x0000000F */
2793
#define GPIO_AFRL_AFSEL0                GPIO_AFRL_AFSEL0_Msk                    
2794
#define GPIO_AFRL_AFSEL1_Pos            (4U)                                   
2795
#define GPIO_AFRL_AFSEL1_Msk            (0xFUL << GPIO_AFRL_AFSEL1_Pos)         /*!< 0x000000F0 */
2796
#define GPIO_AFRL_AFSEL1                GPIO_AFRL_AFSEL1_Msk                    
2797
#define GPIO_AFRL_AFSEL2_Pos            (8U)                                   
2798
#define GPIO_AFRL_AFSEL2_Msk            (0xFUL << GPIO_AFRL_AFSEL2_Pos)         /*!< 0x00000F00 */
2799
#define GPIO_AFRL_AFSEL2                GPIO_AFRL_AFSEL2_Msk                    
2800
#define GPIO_AFRL_AFSEL3_Pos            (12U)                                  
2801
#define GPIO_AFRL_AFSEL3_Msk            (0xFUL << GPIO_AFRL_AFSEL3_Pos)         /*!< 0x0000F000 */
2802
#define GPIO_AFRL_AFSEL3                GPIO_AFRL_AFSEL3_Msk                    
2803
#define GPIO_AFRL_AFSEL4_Pos            (16U)                                  
2804
#define GPIO_AFRL_AFSEL4_Msk            (0xFUL << GPIO_AFRL_AFSEL4_Pos)         /*!< 0x000F0000 */
2805
#define GPIO_AFRL_AFSEL4                GPIO_AFRL_AFSEL4_Msk                    
2806
#define GPIO_AFRL_AFSEL5_Pos            (20U)                                  
2807
#define GPIO_AFRL_AFSEL5_Msk            (0xFUL << GPIO_AFRL_AFSEL5_Pos)         /*!< 0x00F00000 */
2808
#define GPIO_AFRL_AFSEL5                GPIO_AFRL_AFSEL5_Msk                    
2809
#define GPIO_AFRL_AFSEL6_Pos            (24U)                                  
2810
#define GPIO_AFRL_AFSEL6_Msk            (0xFUL << GPIO_AFRL_AFSEL6_Pos)         /*!< 0x0F000000 */
2811
#define GPIO_AFRL_AFSEL6                GPIO_AFRL_AFSEL6_Msk                    
2812
#define GPIO_AFRL_AFSEL7_Pos            (28U)                                  
2813
#define GPIO_AFRL_AFSEL7_Msk            (0xFUL << GPIO_AFRL_AFSEL7_Pos)         /*!< 0xF0000000 */
2814
#define GPIO_AFRL_AFSEL7                GPIO_AFRL_AFSEL7_Msk  
2815
 
2816
/* Legacy aliases */
2817
#define GPIO_AFRL_AFRL0_Pos             GPIO_AFRL_AFSEL0_Pos                                  
2818
#define GPIO_AFRL_AFRL0_Msk             GPIO_AFRL_AFSEL0_Msk
2819
#define GPIO_AFRL_AFRL0                 GPIO_AFRL_AFSEL0
2820
#define GPIO_AFRL_AFRL1_Pos             GPIO_AFRL_AFSEL1_Pos
2821
#define GPIO_AFRL_AFRL1_Msk             GPIO_AFRL_AFSEL1_Msk
2822
#define GPIO_AFRL_AFRL1                 GPIO_AFRL_AFSEL1
2823
#define GPIO_AFRL_AFRL2_Pos             GPIO_AFRL_AFSEL2_Pos
2824
#define GPIO_AFRL_AFRL2_Msk             GPIO_AFRL_AFSEL2_Msk
2825
#define GPIO_AFRL_AFRL2                 GPIO_AFRL_AFSEL2
2826
#define GPIO_AFRL_AFRL3_Pos             GPIO_AFRL_AFSEL3_Pos
2827
#define GPIO_AFRL_AFRL3_Msk             GPIO_AFRL_AFSEL3_Msk
2828
#define GPIO_AFRL_AFRL3                 GPIO_AFRL_AFSEL3
2829
#define GPIO_AFRL_AFRL4_Pos             GPIO_AFRL_AFSEL4_Pos
2830
#define GPIO_AFRL_AFRL4_Msk             GPIO_AFRL_AFSEL4_Msk
2831
#define GPIO_AFRL_AFRL4                 GPIO_AFRL_AFSEL4
2832
#define GPIO_AFRL_AFRL5_Pos             GPIO_AFRL_AFSEL5_Pos
2833
#define GPIO_AFRL_AFRL5_Msk             GPIO_AFRL_AFSEL5_Msk
2834
#define GPIO_AFRL_AFRL5                 GPIO_AFRL_AFSEL5
2835
#define GPIO_AFRL_AFRL6_Pos             GPIO_AFRL_AFSEL6_Pos
2836
#define GPIO_AFRL_AFRL6_Msk             GPIO_AFRL_AFSEL6_Msk
2837
#define GPIO_AFRL_AFRL6                 GPIO_AFRL_AFSEL6
2838
#define GPIO_AFRL_AFRL7_Pos             GPIO_AFRL_AFSEL7_Pos
2839
#define GPIO_AFRL_AFRL7_Msk             GPIO_AFRL_AFSEL7_Msk
2840
#define GPIO_AFRL_AFRL7                 GPIO_AFRL_AFSEL7
2841
 
2842
/****************** Bit definition for GPIO_AFRH register  ********************/
2843
#define GPIO_AFRH_AFSEL8_Pos            (0U)                                   
2844
#define GPIO_AFRH_AFSEL8_Msk            (0xFUL << GPIO_AFRH_AFSEL8_Pos)         /*!< 0x0000000F */
2845
#define GPIO_AFRH_AFSEL8                GPIO_AFRH_AFSEL8_Msk                    
2846
#define GPIO_AFRH_AFSEL9_Pos            (4U)                                   
2847
#define GPIO_AFRH_AFSEL9_Msk            (0xFUL << GPIO_AFRH_AFSEL9_Pos)         /*!< 0x000000F0 */
2848
#define GPIO_AFRH_AFSEL9                GPIO_AFRH_AFSEL9_Msk                    
2849
#define GPIO_AFRH_AFSEL10_Pos           (8U)                                   
2850
#define GPIO_AFRH_AFSEL10_Msk           (0xFUL << GPIO_AFRH_AFSEL10_Pos)        /*!< 0x00000F00 */
2851
#define GPIO_AFRH_AFSEL10               GPIO_AFRH_AFSEL10_Msk                    
2852
#define GPIO_AFRH_AFSEL11_Pos           (12U)                                  
2853
#define GPIO_AFRH_AFSEL11_Msk           (0xFUL << GPIO_AFRH_AFSEL11_Pos)        /*!< 0x0000F000 */
2854
#define GPIO_AFRH_AFSEL11               GPIO_AFRH_AFSEL11_Msk                    
2855
#define GPIO_AFRH_AFSEL12_Pos           (16U)                                  
2856
#define GPIO_AFRH_AFSEL12_Msk           (0xFUL << GPIO_AFRH_AFSEL12_Pos)        /*!< 0x000F0000 */
2857
#define GPIO_AFRH_AFSEL12               GPIO_AFRH_AFSEL12_Msk                    
2858
#define GPIO_AFRH_AFSEL13_Pos           (20U)                                  
2859
#define GPIO_AFRH_AFSEL13_Msk           (0xFUL << GPIO_AFRH_AFSEL13_Pos)        /*!< 0x00F00000 */
2860
#define GPIO_AFRH_AFSEL13               GPIO_AFRH_AFSEL13_Msk                    
2861
#define GPIO_AFRH_AFSEL14_Pos           (24U)                                  
2862
#define GPIO_AFRH_AFSEL14_Msk           (0xFUL << GPIO_AFRH_AFSEL14_Pos)        /*!< 0x0F000000 */
2863
#define GPIO_AFRH_AFSEL14               GPIO_AFRH_AFSEL14_Msk                    
2864
#define GPIO_AFRH_AFSEL15_Pos           (28U)                                  
2865
#define GPIO_AFRH_AFSEL15_Msk           (0xFUL << GPIO_AFRH_AFSEL15_Pos)        /*!< 0xF0000000 */
2866
#define GPIO_AFRH_AFSEL15               GPIO_AFRH_AFSEL15_Msk                    
2867
 
2868
/* Legacy aliases */                  
2869
#define GPIO_AFRH_AFRH0_Pos             GPIO_AFRH_AFSEL8_Pos
2870
#define GPIO_AFRH_AFRH0_Msk             GPIO_AFRH_AFSEL8_Msk
2871
#define GPIO_AFRH_AFRH0                 GPIO_AFRH_AFSEL8
2872
#define GPIO_AFRH_AFRH1_Pos             GPIO_AFRH_AFSEL9_Pos
2873
#define GPIO_AFRH_AFRH1_Msk             GPIO_AFRH_AFSEL9_Msk
2874
#define GPIO_AFRH_AFRH1                 GPIO_AFRH_AFSEL9
2875
#define GPIO_AFRH_AFRH2_Pos             GPIO_AFRH_AFSEL10_Pos
2876
#define GPIO_AFRH_AFRH2_Msk             GPIO_AFRH_AFSEL10_Msk
2877
#define GPIO_AFRH_AFRH2                 GPIO_AFRH_AFSEL10
2878
#define GPIO_AFRH_AFRH3_Pos             GPIO_AFRH_AFSEL11_Pos
2879
#define GPIO_AFRH_AFRH3_Msk             GPIO_AFRH_AFSEL11_Msk
2880
#define GPIO_AFRH_AFRH3                 GPIO_AFRH_AFSEL11
2881
#define GPIO_AFRH_AFRH4_Pos             GPIO_AFRH_AFSEL12_Pos
2882
#define GPIO_AFRH_AFRH4_Msk             GPIO_AFRH_AFSEL12_Msk
2883
#define GPIO_AFRH_AFRH4                 GPIO_AFRH_AFSEL12
2884
#define GPIO_AFRH_AFRH5_Pos             GPIO_AFRH_AFSEL13_Pos
2885
#define GPIO_AFRH_AFRH5_Msk             GPIO_AFRH_AFSEL13_Msk
2886
#define GPIO_AFRH_AFRH5                 GPIO_AFRH_AFSEL13
2887
#define GPIO_AFRH_AFRH6_Pos             GPIO_AFRH_AFSEL14_Pos
2888
#define GPIO_AFRH_AFRH6_Msk             GPIO_AFRH_AFSEL14_Msk
2889
#define GPIO_AFRH_AFRH6                 GPIO_AFRH_AFSEL14
2890
#define GPIO_AFRH_AFRH7_Pos             GPIO_AFRH_AFSEL15_Pos
2891
#define GPIO_AFRH_AFRH7_Msk             GPIO_AFRH_AFSEL15_Msk
2892
#define GPIO_AFRH_AFRH7                 GPIO_AFRH_AFSEL15
2893
 
2894
/****************** Bit definition for GPIO_BRR register  *********************/
2895
#define GPIO_BRR_BR_0                   (0x00000001U)                          
2896
#define GPIO_BRR_BR_1                   (0x00000002U)                          
2897
#define GPIO_BRR_BR_2                   (0x00000004U)                          
2898
#define GPIO_BRR_BR_3                   (0x00000008U)                          
2899
#define GPIO_BRR_BR_4                   (0x00000010U)                          
2900
#define GPIO_BRR_BR_5                   (0x00000020U)                          
2901
#define GPIO_BRR_BR_6                   (0x00000040U)                          
2902
#define GPIO_BRR_BR_7                   (0x00000080U)                          
2903
#define GPIO_BRR_BR_8                   (0x00000100U)                          
2904
#define GPIO_BRR_BR_9                   (0x00000200U)                          
2905
#define GPIO_BRR_BR_10                  (0x00000400U)                          
2906
#define GPIO_BRR_BR_11                  (0x00000800U)                          
2907
#define GPIO_BRR_BR_12                  (0x00001000U)                          
2908
#define GPIO_BRR_BR_13                  (0x00002000U)                          
2909
#define GPIO_BRR_BR_14                  (0x00004000U)                          
2910
#define GPIO_BRR_BR_15                  (0x00008000U)                          
2911
 
2912
/******************************************************************************/
2913
/*                                                                            */
2914
/*                   Inter-integrated Circuit Interface (I2C)                 */
2915
/*                                                                            */
2916
/******************************************************************************/
2917
 
2918
/*******************  Bit definition for I2C_CR1 register  *******************/
2919
#define I2C_CR1_PE_Pos               (0U)                                      
2920
#define I2C_CR1_PE_Msk               (0x1UL << I2C_CR1_PE_Pos)                  /*!< 0x00000001 */
2921
#define I2C_CR1_PE                   I2C_CR1_PE_Msk                            /*!< Peripheral enable */
2922
#define I2C_CR1_TXIE_Pos             (1U)                                      
2923
#define I2C_CR1_TXIE_Msk             (0x1UL << I2C_CR1_TXIE_Pos)                /*!< 0x00000002 */
2924
#define I2C_CR1_TXIE                 I2C_CR1_TXIE_Msk                          /*!< TX interrupt enable */
2925
#define I2C_CR1_RXIE_Pos             (2U)                                      
2926
#define I2C_CR1_RXIE_Msk             (0x1UL << I2C_CR1_RXIE_Pos)                /*!< 0x00000004 */
2927
#define I2C_CR1_RXIE                 I2C_CR1_RXIE_Msk                          /*!< RX interrupt enable */
2928
#define I2C_CR1_ADDRIE_Pos           (3U)                                      
2929
#define I2C_CR1_ADDRIE_Msk           (0x1UL << I2C_CR1_ADDRIE_Pos)              /*!< 0x00000008 */
2930
#define I2C_CR1_ADDRIE               I2C_CR1_ADDRIE_Msk                        /*!< Address match interrupt enable */
2931
#define I2C_CR1_NACKIE_Pos           (4U)                                      
2932
#define I2C_CR1_NACKIE_Msk           (0x1UL << I2C_CR1_NACKIE_Pos)              /*!< 0x00000010 */
2933
#define I2C_CR1_NACKIE               I2C_CR1_NACKIE_Msk                        /*!< NACK received interrupt enable */
2934
#define I2C_CR1_STOPIE_Pos           (5U)                                      
2935
#define I2C_CR1_STOPIE_Msk           (0x1UL << I2C_CR1_STOPIE_Pos)              /*!< 0x00000020 */
2936
#define I2C_CR1_STOPIE               I2C_CR1_STOPIE_Msk                        /*!< STOP detection interrupt enable */
2937
#define I2C_CR1_TCIE_Pos             (6U)                                      
2938
#define I2C_CR1_TCIE_Msk             (0x1UL << I2C_CR1_TCIE_Pos)                /*!< 0x00000040 */
2939
#define I2C_CR1_TCIE                 I2C_CR1_TCIE_Msk                          /*!< Transfer complete interrupt enable */
2940
#define I2C_CR1_ERRIE_Pos            (7U)                                      
2941
#define I2C_CR1_ERRIE_Msk            (0x1UL << I2C_CR1_ERRIE_Pos)               /*!< 0x00000080 */
2942
#define I2C_CR1_ERRIE                I2C_CR1_ERRIE_Msk                         /*!< Errors interrupt enable */
2943
#define I2C_CR1_DNF_Pos              (8U)                                      
2944
#define I2C_CR1_DNF_Msk              (0xFUL << I2C_CR1_DNF_Pos)                 /*!< 0x00000F00 */
2945
#define I2C_CR1_DNF                  I2C_CR1_DNF_Msk                           /*!< Digital noise filter */
2946
#define I2C_CR1_ANFOFF_Pos           (12U)                                     
2947
#define I2C_CR1_ANFOFF_Msk           (0x1UL << I2C_CR1_ANFOFF_Pos)              /*!< 0x00001000 */
2948
#define I2C_CR1_ANFOFF               I2C_CR1_ANFOFF_Msk                        /*!< Analog noise filter OFF */
2949
#define I2C_CR1_SWRST_Pos            (13U)                                     
2950
#define I2C_CR1_SWRST_Msk            (0x1UL << I2C_CR1_SWRST_Pos)               /*!< 0x00002000 */
2951
#define I2C_CR1_SWRST                I2C_CR1_SWRST_Msk                         /*!< Software reset */
2952
#define I2C_CR1_TXDMAEN_Pos          (14U)                                     
2953
#define I2C_CR1_TXDMAEN_Msk          (0x1UL << I2C_CR1_TXDMAEN_Pos)             /*!< 0x00004000 */
2954
#define I2C_CR1_TXDMAEN              I2C_CR1_TXDMAEN_Msk                       /*!< DMA transmission requests enable */
2955
#define I2C_CR1_RXDMAEN_Pos          (15U)                                     
2956
#define I2C_CR1_RXDMAEN_Msk          (0x1UL << I2C_CR1_RXDMAEN_Pos)             /*!< 0x00008000 */
2957
#define I2C_CR1_RXDMAEN              I2C_CR1_RXDMAEN_Msk                       /*!< DMA reception requests enable */
2958
#define I2C_CR1_SBC_Pos              (16U)                                     
2959
#define I2C_CR1_SBC_Msk              (0x1UL << I2C_CR1_SBC_Pos)                 /*!< 0x00010000 */
2960
#define I2C_CR1_SBC                  I2C_CR1_SBC_Msk                           /*!< Slave byte control */
2961
#define I2C_CR1_NOSTRETCH_Pos        (17U)                                     
2962
#define I2C_CR1_NOSTRETCH_Msk        (0x1UL << I2C_CR1_NOSTRETCH_Pos)           /*!< 0x00020000 */
2963
#define I2C_CR1_NOSTRETCH            I2C_CR1_NOSTRETCH_Msk                     /*!< Clock stretching disable */
2964
#define I2C_CR1_WUPEN_Pos            (18U)                                     
2965
#define I2C_CR1_WUPEN_Msk            (0x1UL << I2C_CR1_WUPEN_Pos)               /*!< 0x00040000 */
2966
#define I2C_CR1_WUPEN                I2C_CR1_WUPEN_Msk                         /*!< Wakeup from STOP enable */
2967
#define I2C_CR1_GCEN_Pos             (19U)                                     
2968
#define I2C_CR1_GCEN_Msk             (0x1UL << I2C_CR1_GCEN_Pos)                /*!< 0x00080000 */
2969
#define I2C_CR1_GCEN                 I2C_CR1_GCEN_Msk                          /*!< General call enable */
2970
#define I2C_CR1_SMBHEN_Pos           (20U)                                     
2971
#define I2C_CR1_SMBHEN_Msk           (0x1UL << I2C_CR1_SMBHEN_Pos)              /*!< 0x00100000 */
2972
#define I2C_CR1_SMBHEN               I2C_CR1_SMBHEN_Msk                        /*!< SMBus host address enable */
2973
#define I2C_CR1_SMBDEN_Pos           (21U)                                     
2974
#define I2C_CR1_SMBDEN_Msk           (0x1UL << I2C_CR1_SMBDEN_Pos)              /*!< 0x00200000 */
2975
#define I2C_CR1_SMBDEN               I2C_CR1_SMBDEN_Msk                        /*!< SMBus device default address enable */
2976
#define I2C_CR1_ALERTEN_Pos          (22U)                                     
2977
#define I2C_CR1_ALERTEN_Msk          (0x1UL << I2C_CR1_ALERTEN_Pos)             /*!< 0x00400000 */
2978
#define I2C_CR1_ALERTEN              I2C_CR1_ALERTEN_Msk                       /*!< SMBus alert enable */
2979
#define I2C_CR1_PECEN_Pos            (23U)                                     
2980
#define I2C_CR1_PECEN_Msk            (0x1UL << I2C_CR1_PECEN_Pos)               /*!< 0x00800000 */
2981
#define I2C_CR1_PECEN                I2C_CR1_PECEN_Msk                         /*!< PEC enable */
2982
 
2983
/******************  Bit definition for I2C_CR2 register  ********************/
2984
#define I2C_CR2_SADD_Pos             (0U)                                      
2985
#define I2C_CR2_SADD_Msk             (0x3FFUL << I2C_CR2_SADD_Pos)              /*!< 0x000003FF */
2986
#define I2C_CR2_SADD                 I2C_CR2_SADD_Msk                          /*!< Slave address (master mode) */
2987
#define I2C_CR2_RD_WRN_Pos           (10U)                                     
2988
#define I2C_CR2_RD_WRN_Msk           (0x1UL << I2C_CR2_RD_WRN_Pos)              /*!< 0x00000400 */
2989
#define I2C_CR2_RD_WRN               I2C_CR2_RD_WRN_Msk                        /*!< Transfer direction (master mode) */
2990
#define I2C_CR2_ADD10_Pos            (11U)                                     
2991
#define I2C_CR2_ADD10_Msk            (0x1UL << I2C_CR2_ADD10_Pos)               /*!< 0x00000800 */
2992
#define I2C_CR2_ADD10                I2C_CR2_ADD10_Msk                         /*!< 10-bit addressing mode (master mode) */
2993
#define I2C_CR2_HEAD10R_Pos          (12U)                                     
2994
#define I2C_CR2_HEAD10R_Msk          (0x1UL << I2C_CR2_HEAD10R_Pos)             /*!< 0x00001000 */
2995
#define I2C_CR2_HEAD10R              I2C_CR2_HEAD10R_Msk                       /*!< 10-bit address header only read direction (master mode) */
2996
#define I2C_CR2_START_Pos            (13U)                                     
2997
#define I2C_CR2_START_Msk            (0x1UL << I2C_CR2_START_Pos)               /*!< 0x00002000 */
2998
#define I2C_CR2_START                I2C_CR2_START_Msk                         /*!< START generation */
2999
#define I2C_CR2_STOP_Pos             (14U)                                     
3000
#define I2C_CR2_STOP_Msk             (0x1UL << I2C_CR2_STOP_Pos)                /*!< 0x00004000 */
3001
#define I2C_CR2_STOP                 I2C_CR2_STOP_Msk                          /*!< STOP generation (master mode) */
3002
#define I2C_CR2_NACK_Pos             (15U)                                     
3003
#define I2C_CR2_NACK_Msk             (0x1UL << I2C_CR2_NACK_Pos)                /*!< 0x00008000 */
3004
#define I2C_CR2_NACK                 I2C_CR2_NACK_Msk                          /*!< NACK generation (slave mode) */
3005
#define I2C_CR2_NBYTES_Pos           (16U)                                     
3006
#define I2C_CR2_NBYTES_Msk           (0xFFUL << I2C_CR2_NBYTES_Pos)             /*!< 0x00FF0000 */
3007
#define I2C_CR2_NBYTES               I2C_CR2_NBYTES_Msk                        /*!< Number of bytes */
3008
#define I2C_CR2_RELOAD_Pos           (24U)                                     
3009
#define I2C_CR2_RELOAD_Msk           (0x1UL << I2C_CR2_RELOAD_Pos)              /*!< 0x01000000 */
3010
#define I2C_CR2_RELOAD               I2C_CR2_RELOAD_Msk                        /*!< NBYTES reload mode */
3011
#define I2C_CR2_AUTOEND_Pos          (25U)                                     
3012
#define I2C_CR2_AUTOEND_Msk          (0x1UL << I2C_CR2_AUTOEND_Pos)             /*!< 0x02000000 */
3013
#define I2C_CR2_AUTOEND              I2C_CR2_AUTOEND_Msk                       /*!< Automatic end mode (master mode) */
3014
#define I2C_CR2_PECBYTE_Pos          (26U)                                     
3015
#define I2C_CR2_PECBYTE_Msk          (0x1UL << I2C_CR2_PECBYTE_Pos)             /*!< 0x04000000 */
3016
#define I2C_CR2_PECBYTE              I2C_CR2_PECBYTE_Msk                       /*!< Packet error checking byte */
3017
 
3018
/*******************  Bit definition for I2C_OAR1 register  ******************/
3019
#define I2C_OAR1_OA1_Pos             (0U)                                      
3020
#define I2C_OAR1_OA1_Msk             (0x3FFUL << I2C_OAR1_OA1_Pos)              /*!< 0x000003FF */
3021
#define I2C_OAR1_OA1                 I2C_OAR1_OA1_Msk                          /*!< Interface own address 1 */
3022
#define I2C_OAR1_OA1MODE_Pos         (10U)                                     
3023
#define I2C_OAR1_OA1MODE_Msk         (0x1UL << I2C_OAR1_OA1MODE_Pos)            /*!< 0x00000400 */
3024
#define I2C_OAR1_OA1MODE             I2C_OAR1_OA1MODE_Msk                      /*!< Own address 1 10-bit mode */
3025
#define I2C_OAR1_OA1EN_Pos           (15U)                                     
3026
#define I2C_OAR1_OA1EN_Msk           (0x1UL << I2C_OAR1_OA1EN_Pos)              /*!< 0x00008000 */
3027
#define I2C_OAR1_OA1EN               I2C_OAR1_OA1EN_Msk                        /*!< Own address 1 enable */
3028
 
3029
/*******************  Bit definition for I2C_OAR2 register  ******************/
3030
#define I2C_OAR2_OA2_Pos             (1U)                                      
3031
#define I2C_OAR2_OA2_Msk             (0x7FUL << I2C_OAR2_OA2_Pos)               /*!< 0x000000FE */
3032
#define I2C_OAR2_OA2                 I2C_OAR2_OA2_Msk                          /*!< Interface own address 2 */
3033
#define I2C_OAR2_OA2MSK_Pos          (8U)                                      
3034
#define I2C_OAR2_OA2MSK_Msk          (0x7UL << I2C_OAR2_OA2MSK_Pos)             /*!< 0x00000700 */
3035
#define I2C_OAR2_OA2MSK              I2C_OAR2_OA2MSK_Msk                       /*!< Own address 2 masks */
3036
#define I2C_OAR2_OA2NOMASK           (0x00000000U)                             /*!< No mask                                        */
3037
#define I2C_OAR2_OA2MASK01_Pos       (8U)                                      
3038
#define I2C_OAR2_OA2MASK01_Msk       (0x1UL << I2C_OAR2_OA2MASK01_Pos)          /*!< 0x00000100 */
3039
#define I2C_OAR2_OA2MASK01           I2C_OAR2_OA2MASK01_Msk                    /*!< OA2[1] is masked, Only OA2[7:2] are compared   */
3040
#define I2C_OAR2_OA2MASK02_Pos       (9U)                                      
3041
#define I2C_OAR2_OA2MASK02_Msk       (0x1UL << I2C_OAR2_OA2MASK02_Pos)          /*!< 0x00000200 */
3042
#define I2C_OAR2_OA2MASK02           I2C_OAR2_OA2MASK02_Msk                    /*!< OA2[2:1] is masked, Only OA2[7:3] are compared */
3043
#define I2C_OAR2_OA2MASK03_Pos       (8U)                                      
3044
#define I2C_OAR2_OA2MASK03_Msk       (0x3UL << I2C_OAR2_OA2MASK03_Pos)          /*!< 0x00000300 */
3045
#define I2C_OAR2_OA2MASK03           I2C_OAR2_OA2MASK03_Msk                    /*!< OA2[3:1] is masked, Only OA2[7:4] are compared */
3046
#define I2C_OAR2_OA2MASK04_Pos       (10U)                                     
3047
#define I2C_OAR2_OA2MASK04_Msk       (0x1UL << I2C_OAR2_OA2MASK04_Pos)          /*!< 0x00000400 */
3048
#define I2C_OAR2_OA2MASK04           I2C_OAR2_OA2MASK04_Msk                    /*!< OA2[4:1] is masked, Only OA2[7:5] are compared */
3049
#define I2C_OAR2_OA2MASK05_Pos       (8U)                                      
3050
#define I2C_OAR2_OA2MASK05_Msk       (0x5UL << I2C_OAR2_OA2MASK05_Pos)          /*!< 0x00000500 */
3051
#define I2C_OAR2_OA2MASK05           I2C_OAR2_OA2MASK05_Msk                    /*!< OA2[5:1] is masked, Only OA2[7:6] are compared */
3052
#define I2C_OAR2_OA2MASK06_Pos       (9U)                                      
3053
#define I2C_OAR2_OA2MASK06_Msk       (0x3UL << I2C_OAR2_OA2MASK06_Pos)          /*!< 0x00000600 */
3054
#define I2C_OAR2_OA2MASK06           I2C_OAR2_OA2MASK06_Msk                    /*!< OA2[6:1] is masked, Only OA2[7] are compared   */
3055
#define I2C_OAR2_OA2MASK07_Pos       (8U)                                      
3056
#define I2C_OAR2_OA2MASK07_Msk       (0x7UL << I2C_OAR2_OA2MASK07_Pos)          /*!< 0x00000700 */
3057
#define I2C_OAR2_OA2MASK07           I2C_OAR2_OA2MASK07_Msk                    /*!< OA2[7:1] is masked, No comparison is done      */
3058
#define I2C_OAR2_OA2EN_Pos           (15U)                                     
3059
#define I2C_OAR2_OA2EN_Msk           (0x1UL << I2C_OAR2_OA2EN_Pos)              /*!< 0x00008000 */
3060
#define I2C_OAR2_OA2EN               I2C_OAR2_OA2EN_Msk                        /*!< Own address 2 enable */
3061
 
3062
/*******************  Bit definition for I2C_TIMINGR register ****************/
3063
#define I2C_TIMINGR_SCLL_Pos         (0U)                                      
3064
#define I2C_TIMINGR_SCLL_Msk         (0xFFUL << I2C_TIMINGR_SCLL_Pos)           /*!< 0x000000FF */
3065
#define I2C_TIMINGR_SCLL             I2C_TIMINGR_SCLL_Msk                      /*!< SCL low period (master mode) */
3066
#define I2C_TIMINGR_SCLH_Pos         (8U)                                      
3067
#define I2C_TIMINGR_SCLH_Msk         (0xFFUL << I2C_TIMINGR_SCLH_Pos)           /*!< 0x0000FF00 */
3068
#define I2C_TIMINGR_SCLH             I2C_TIMINGR_SCLH_Msk                      /*!< SCL high period (master mode) */
3069
#define I2C_TIMINGR_SDADEL_Pos       (16U)                                     
3070
#define I2C_TIMINGR_SDADEL_Msk       (0xFUL << I2C_TIMINGR_SDADEL_Pos)          /*!< 0x000F0000 */
3071
#define I2C_TIMINGR_SDADEL           I2C_TIMINGR_SDADEL_Msk                    /*!< Data hold time */
3072
#define I2C_TIMINGR_SCLDEL_Pos       (20U)                                     
3073
#define I2C_TIMINGR_SCLDEL_Msk       (0xFUL << I2C_TIMINGR_SCLDEL_Pos)          /*!< 0x00F00000 */
3074
#define I2C_TIMINGR_SCLDEL           I2C_TIMINGR_SCLDEL_Msk                    /*!< Data setup time */
3075
#define I2C_TIMINGR_PRESC_Pos        (28U)                                     
3076
#define I2C_TIMINGR_PRESC_Msk        (0xFUL << I2C_TIMINGR_PRESC_Pos)           /*!< 0xF0000000 */
3077
#define I2C_TIMINGR_PRESC            I2C_TIMINGR_PRESC_Msk                     /*!< Timings prescaler */
3078
 
3079
/******************* Bit definition for I2C_TIMEOUTR register ****************/
3080
#define I2C_TIMEOUTR_TIMEOUTA_Pos    (0U)                                      
3081
#define I2C_TIMEOUTR_TIMEOUTA_Msk    (0xFFFUL << I2C_TIMEOUTR_TIMEOUTA_Pos)     /*!< 0x00000FFF */
3082
#define I2C_TIMEOUTR_TIMEOUTA        I2C_TIMEOUTR_TIMEOUTA_Msk                 /*!< Bus timeout A */
3083
#define I2C_TIMEOUTR_TIDLE_Pos       (12U)                                     
3084
#define I2C_TIMEOUTR_TIDLE_Msk       (0x1UL << I2C_TIMEOUTR_TIDLE_Pos)          /*!< 0x00001000 */
3085
#define I2C_TIMEOUTR_TIDLE           I2C_TIMEOUTR_TIDLE_Msk                    /*!< Idle clock timeout detection */
3086
#define I2C_TIMEOUTR_TIMOUTEN_Pos    (15U)                                     
3087
#define I2C_TIMEOUTR_TIMOUTEN_Msk    (0x1UL << I2C_TIMEOUTR_TIMOUTEN_Pos)       /*!< 0x00008000 */
3088
#define I2C_TIMEOUTR_TIMOUTEN        I2C_TIMEOUTR_TIMOUTEN_Msk                 /*!< Clock timeout enable */
3089
#define I2C_TIMEOUTR_TIMEOUTB_Pos    (16U)                                     
3090
#define I2C_TIMEOUTR_TIMEOUTB_Msk    (0xFFFUL << I2C_TIMEOUTR_TIMEOUTB_Pos)     /*!< 0x0FFF0000 */
3091
#define I2C_TIMEOUTR_TIMEOUTB        I2C_TIMEOUTR_TIMEOUTB_Msk                 /*!< Bus timeout B*/
3092
#define I2C_TIMEOUTR_TEXTEN_Pos      (31U)                                     
3093
#define I2C_TIMEOUTR_TEXTEN_Msk      (0x1UL << I2C_TIMEOUTR_TEXTEN_Pos)         /*!< 0x80000000 */
3094
#define I2C_TIMEOUTR_TEXTEN          I2C_TIMEOUTR_TEXTEN_Msk                   /*!< Extended clock timeout enable */
3095
 
3096
/******************  Bit definition for I2C_ISR register  ********************/
3097
#define I2C_ISR_TXE_Pos              (0U)                                      
3098
#define I2C_ISR_TXE_Msk              (0x1UL << I2C_ISR_TXE_Pos)                 /*!< 0x00000001 */
3099
#define I2C_ISR_TXE                  I2C_ISR_TXE_Msk                           /*!< Transmit data register empty */
3100
#define I2C_ISR_TXIS_Pos             (1U)                                      
3101
#define I2C_ISR_TXIS_Msk             (0x1UL << I2C_ISR_TXIS_Pos)                /*!< 0x00000002 */
3102
#define I2C_ISR_TXIS                 I2C_ISR_TXIS_Msk                          /*!< Transmit interrupt status */
3103
#define I2C_ISR_RXNE_Pos             (2U)                                      
3104
#define I2C_ISR_RXNE_Msk             (0x1UL << I2C_ISR_RXNE_Pos)                /*!< 0x00000004 */
3105
#define I2C_ISR_RXNE                 I2C_ISR_RXNE_Msk                          /*!< Receive data register not empty */
3106
#define I2C_ISR_ADDR_Pos             (3U)                                      
3107
#define I2C_ISR_ADDR_Msk             (0x1UL << I2C_ISR_ADDR_Pos)                /*!< 0x00000008 */
3108
#define I2C_ISR_ADDR                 I2C_ISR_ADDR_Msk                          /*!< Address matched (slave mode)*/
3109
#define I2C_ISR_NACKF_Pos            (4U)                                      
3110
#define I2C_ISR_NACKF_Msk            (0x1UL << I2C_ISR_NACKF_Pos)               /*!< 0x00000010 */
3111
#define I2C_ISR_NACKF                I2C_ISR_NACKF_Msk                         /*!< NACK received flag */
3112
#define I2C_ISR_STOPF_Pos            (5U)                                      
3113
#define I2C_ISR_STOPF_Msk            (0x1UL << I2C_ISR_STOPF_Pos)               /*!< 0x00000020 */
3114
#define I2C_ISR_STOPF                I2C_ISR_STOPF_Msk                         /*!< STOP detection flag */
3115
#define I2C_ISR_TC_Pos               (6U)                                      
3116
#define I2C_ISR_TC_Msk               (0x1UL << I2C_ISR_TC_Pos)                  /*!< 0x00000040 */
3117
#define I2C_ISR_TC                   I2C_ISR_TC_Msk                            /*!< Transfer complete (master mode) */
3118
#define I2C_ISR_TCR_Pos              (7U)                                      
3119
#define I2C_ISR_TCR_Msk              (0x1UL << I2C_ISR_TCR_Pos)                 /*!< 0x00000080 */
3120
#define I2C_ISR_TCR                  I2C_ISR_TCR_Msk                           /*!< Transfer complete reload */
3121
#define I2C_ISR_BERR_Pos             (8U)                                      
3122
#define I2C_ISR_BERR_Msk             (0x1UL << I2C_ISR_BERR_Pos)                /*!< 0x00000100 */
3123
#define I2C_ISR_BERR                 I2C_ISR_BERR_Msk                          /*!< Bus error */
3124
#define I2C_ISR_ARLO_Pos             (9U)                                      
3125
#define I2C_ISR_ARLO_Msk             (0x1UL << I2C_ISR_ARLO_Pos)                /*!< 0x00000200 */
3126
#define I2C_ISR_ARLO                 I2C_ISR_ARLO_Msk                          /*!< Arbitration lost */
3127
#define I2C_ISR_OVR_Pos              (10U)                                     
3128
#define I2C_ISR_OVR_Msk              (0x1UL << I2C_ISR_OVR_Pos)                 /*!< 0x00000400 */
3129
#define I2C_ISR_OVR                  I2C_ISR_OVR_Msk                           /*!< Overrun/Underrun */
3130
#define I2C_ISR_PECERR_Pos           (11U)                                     
3131
#define I2C_ISR_PECERR_Msk           (0x1UL << I2C_ISR_PECERR_Pos)              /*!< 0x00000800 */
3132
#define I2C_ISR_PECERR               I2C_ISR_PECERR_Msk                        /*!< PEC error in reception */
3133
#define I2C_ISR_TIMEOUT_Pos          (12U)                                     
3134
#define I2C_ISR_TIMEOUT_Msk          (0x1UL << I2C_ISR_TIMEOUT_Pos)             /*!< 0x00001000 */
3135
#define I2C_ISR_TIMEOUT              I2C_ISR_TIMEOUT_Msk                       /*!< Timeout or Tlow detection flag */
3136
#define I2C_ISR_ALERT_Pos            (13U)                                     
3137
#define I2C_ISR_ALERT_Msk            (0x1UL << I2C_ISR_ALERT_Pos)               /*!< 0x00002000 */
3138
#define I2C_ISR_ALERT                I2C_ISR_ALERT_Msk                         /*!< SMBus alert */
3139
#define I2C_ISR_BUSY_Pos             (15U)                                     
3140
#define I2C_ISR_BUSY_Msk             (0x1UL << I2C_ISR_BUSY_Pos)                /*!< 0x00008000 */
3141
#define I2C_ISR_BUSY                 I2C_ISR_BUSY_Msk                          /*!< Bus busy */
3142
#define I2C_ISR_DIR_Pos              (16U)                                     
3143
#define I2C_ISR_DIR_Msk              (0x1UL << I2C_ISR_DIR_Pos)                 /*!< 0x00010000 */
3144
#define I2C_ISR_DIR                  I2C_ISR_DIR_Msk                           /*!< Transfer direction (slave mode) */
3145
#define I2C_ISR_ADDCODE_Pos          (17U)                                     
3146
#define I2C_ISR_ADDCODE_Msk          (0x7FUL << I2C_ISR_ADDCODE_Pos)            /*!< 0x00FE0000 */
3147
#define I2C_ISR_ADDCODE              I2C_ISR_ADDCODE_Msk                       /*!< Address match code (slave mode) */
3148
 
3149
/******************  Bit definition for I2C_ICR register  ********************/
3150
#define I2C_ICR_ADDRCF_Pos           (3U)                                      
3151
#define I2C_ICR_ADDRCF_Msk           (0x1UL << I2C_ICR_ADDRCF_Pos)              /*!< 0x00000008 */
3152
#define I2C_ICR_ADDRCF               I2C_ICR_ADDRCF_Msk                        /*!< Address matched clear flag */
3153
#define I2C_ICR_NACKCF_Pos           (4U)                                      
3154
#define I2C_ICR_NACKCF_Msk           (0x1UL << I2C_ICR_NACKCF_Pos)              /*!< 0x00000010 */
3155
#define I2C_ICR_NACKCF               I2C_ICR_NACKCF_Msk                        /*!< NACK clear flag */
3156
#define I2C_ICR_STOPCF_Pos           (5U)                                      
3157
#define I2C_ICR_STOPCF_Msk           (0x1UL << I2C_ICR_STOPCF_Pos)              /*!< 0x00000020 */
3158
#define I2C_ICR_STOPCF               I2C_ICR_STOPCF_Msk                        /*!< STOP detection clear flag */
3159
#define I2C_ICR_BERRCF_Pos           (8U)                                      
3160
#define I2C_ICR_BERRCF_Msk           (0x1UL << I2C_ICR_BERRCF_Pos)              /*!< 0x00000100 */
3161
#define I2C_ICR_BERRCF               I2C_ICR_BERRCF_Msk                        /*!< Bus error clear flag */
3162
#define I2C_ICR_ARLOCF_Pos           (9U)                                      
3163
#define I2C_ICR_ARLOCF_Msk           (0x1UL << I2C_ICR_ARLOCF_Pos)              /*!< 0x00000200 */
3164
#define I2C_ICR_ARLOCF               I2C_ICR_ARLOCF_Msk                        /*!< Arbitration lost clear flag */
3165
#define I2C_ICR_OVRCF_Pos            (10U)                                     
3166
#define I2C_ICR_OVRCF_Msk            (0x1UL << I2C_ICR_OVRCF_Pos)               /*!< 0x00000400 */
3167
#define I2C_ICR_OVRCF                I2C_ICR_OVRCF_Msk                         /*!< Overrun/Underrun clear flag */
3168
#define I2C_ICR_PECCF_Pos            (11U)                                     
3169
#define I2C_ICR_PECCF_Msk            (0x1UL << I2C_ICR_PECCF_Pos)               /*!< 0x00000800 */
3170
#define I2C_ICR_PECCF                I2C_ICR_PECCF_Msk                         /*!< PAC error clear flag */
3171
#define I2C_ICR_TIMOUTCF_Pos         (12U)                                     
3172
#define I2C_ICR_TIMOUTCF_Msk         (0x1UL << I2C_ICR_TIMOUTCF_Pos)            /*!< 0x00001000 */
3173
#define I2C_ICR_TIMOUTCF             I2C_ICR_TIMOUTCF_Msk                      /*!< Timeout clear flag */
3174
#define I2C_ICR_ALERTCF_Pos          (13U)                                     
3175
#define I2C_ICR_ALERTCF_Msk          (0x1UL << I2C_ICR_ALERTCF_Pos)             /*!< 0x00002000 */
3176
#define I2C_ICR_ALERTCF              I2C_ICR_ALERTCF_Msk                       /*!< Alert clear flag */
3177
 
3178
/******************  Bit definition for I2C_PECR register  *******************/
3179
#define I2C_PECR_PEC_Pos             (0U)                                      
3180
#define I2C_PECR_PEC_Msk             (0xFFUL << I2C_PECR_PEC_Pos)               /*!< 0x000000FF */
3181
#define I2C_PECR_PEC                 I2C_PECR_PEC_Msk                          /*!< PEC register */
3182
 
3183
/******************  Bit definition for I2C_RXDR register  *********************/
3184
#define I2C_RXDR_RXDATA_Pos          (0U)                                      
3185
#define I2C_RXDR_RXDATA_Msk          (0xFFUL << I2C_RXDR_RXDATA_Pos)            /*!< 0x000000FF */
3186
#define I2C_RXDR_RXDATA              I2C_RXDR_RXDATA_Msk                       /*!< 8-bit receive data */
3187
 
3188
/******************  Bit definition for I2C_TXDR register  *******************/
3189
#define I2C_TXDR_TXDATA_Pos          (0U)                                      
3190
#define I2C_TXDR_TXDATA_Msk          (0xFFUL << I2C_TXDR_TXDATA_Pos)            /*!< 0x000000FF */
3191
#define I2C_TXDR_TXDATA              I2C_TXDR_TXDATA_Msk                       /*!< 8-bit transmit data */
3192
 
3193
/*****************************************************************************/
3194
/*                                                                           */
3195
/*                        Independent WATCHDOG (IWDG)                        */
3196
/*                                                                           */
3197
/*****************************************************************************/
3198
/*******************  Bit definition for IWDG_KR register  *******************/
3199
#define IWDG_KR_KEY_Pos      (0U)                                              
3200
#define IWDG_KR_KEY_Msk      (0xFFFFUL << IWDG_KR_KEY_Pos)                      /*!< 0x0000FFFF */
3201
#define IWDG_KR_KEY          IWDG_KR_KEY_Msk                                   /*!< Key value (write only, read 0000h) */
3202
 
3203
/*******************  Bit definition for IWDG_PR register  *******************/
3204
#define IWDG_PR_PR_Pos       (0U)                                              
3205
#define IWDG_PR_PR_Msk       (0x7UL << IWDG_PR_PR_Pos)                          /*!< 0x00000007 */
3206
#define IWDG_PR_PR           IWDG_PR_PR_Msk                                    /*!< PR[2:0] (Prescaler divider) */
3207
#define IWDG_PR_PR_0         (0x1UL << IWDG_PR_PR_Pos)                          /*!< 0x01 */
3208
#define IWDG_PR_PR_1         (0x2UL << IWDG_PR_PR_Pos)                          /*!< 0x02 */
3209
#define IWDG_PR_PR_2         (0x4UL << IWDG_PR_PR_Pos)                          /*!< 0x04 */
3210
 
3211
/*******************  Bit definition for IWDG_RLR register  ******************/
3212
#define IWDG_RLR_RL_Pos      (0U)                                              
3213
#define IWDG_RLR_RL_Msk      (0xFFFUL << IWDG_RLR_RL_Pos)                       /*!< 0x00000FFF */
3214
#define IWDG_RLR_RL          IWDG_RLR_RL_Msk                                   /*!< Watchdog counter reload value */
3215
 
3216
/*******************  Bit definition for IWDG_SR register  *******************/
3217
#define IWDG_SR_PVU_Pos      (0U)                                              
3218
#define IWDG_SR_PVU_Msk      (0x1UL << IWDG_SR_PVU_Pos)                         /*!< 0x00000001 */
3219
#define IWDG_SR_PVU          IWDG_SR_PVU_Msk                                   /*!< Watchdog prescaler value update */
3220
#define IWDG_SR_RVU_Pos      (1U)                                              
3221
#define IWDG_SR_RVU_Msk      (0x1UL << IWDG_SR_RVU_Pos)                         /*!< 0x00000002 */
3222
#define IWDG_SR_RVU          IWDG_SR_RVU_Msk                                   /*!< Watchdog counter reload value update */
3223
#define IWDG_SR_WVU_Pos      (2U)                                              
3224
#define IWDG_SR_WVU_Msk      (0x1UL << IWDG_SR_WVU_Pos)                         /*!< 0x00000004 */
3225
#define IWDG_SR_WVU          IWDG_SR_WVU_Msk                                   /*!< Watchdog counter window value update */
3226
 
3227
/*******************  Bit definition for IWDG_KR register  *******************/
3228
#define IWDG_WINR_WIN_Pos    (0U)                                              
3229
#define IWDG_WINR_WIN_Msk    (0xFFFUL << IWDG_WINR_WIN_Pos)                     /*!< 0x00000FFF */
3230
#define IWDG_WINR_WIN        IWDG_WINR_WIN_Msk                                 /*!< Watchdog counter window value */
3231
 
3232
/*****************************************************************************/
3233
/*                                                                           */
3234
/*                          Power Control (PWR)                              */
3235
/*                                                                           */
3236
/*****************************************************************************/
3237
 
3238
#define PWR_PVD_SUPPORT                       /*!< PWR feature available only on specific devices: Power Voltage Detection feature */
3239
 
3240
 
3241
/********************  Bit definition for PWR_CR register  *******************/
3242
#define PWR_CR_LPDS_Pos            (0U)                                        
3243
#define PWR_CR_LPDS_Msk            (0x1UL << PWR_CR_LPDS_Pos)                   /*!< 0x00000001 */
3244
#define PWR_CR_LPDS                PWR_CR_LPDS_Msk                             /*!< Low-power Deepsleep */
3245
#define PWR_CR_PDDS_Pos            (1U)                                        
3246
#define PWR_CR_PDDS_Msk            (0x1UL << PWR_CR_PDDS_Pos)                   /*!< 0x00000002 */
3247
#define PWR_CR_PDDS                PWR_CR_PDDS_Msk                             /*!< Power Down Deepsleep */
3248
#define PWR_CR_CWUF_Pos            (2U)                                        
3249
#define PWR_CR_CWUF_Msk            (0x1UL << PWR_CR_CWUF_Pos)                   /*!< 0x00000004 */
3250
#define PWR_CR_CWUF                PWR_CR_CWUF_Msk                             /*!< Clear Wakeup Flag */
3251
#define PWR_CR_CSBF_Pos            (3U)                                        
3252
#define PWR_CR_CSBF_Msk            (0x1UL << PWR_CR_CSBF_Pos)                   /*!< 0x00000008 */
3253
#define PWR_CR_CSBF                PWR_CR_CSBF_Msk                             /*!< Clear Standby Flag */
3254
#define PWR_CR_PVDE_Pos            (4U)                                        
3255
#define PWR_CR_PVDE_Msk            (0x1UL << PWR_CR_PVDE_Pos)                   /*!< 0x00000010 */
3256
#define PWR_CR_PVDE                PWR_CR_PVDE_Msk                             /*!< Power Voltage Detector Enable */
3257
 
3258
#define PWR_CR_PLS_Pos             (5U)                                        
3259
#define PWR_CR_PLS_Msk             (0x7UL << PWR_CR_PLS_Pos)                    /*!< 0x000000E0 */
3260
#define PWR_CR_PLS                 PWR_CR_PLS_Msk                              /*!< PLS[2:0] bits (PVD Level Selection) */
3261
#define PWR_CR_PLS_0               (0x1UL << PWR_CR_PLS_Pos)                    /*!< 0x00000020 */
3262
#define PWR_CR_PLS_1               (0x2UL << PWR_CR_PLS_Pos)                    /*!< 0x00000040 */
3263
#define PWR_CR_PLS_2               (0x4UL << PWR_CR_PLS_Pos)                    /*!< 0x00000080 */
3264
 
3265
/*!< PVD level configuration */
3266
#define PWR_CR_PLS_LEV0            (0x00000000U)                               /*!< PVD level 0 */
3267
#define PWR_CR_PLS_LEV1            (0x00000020U)                               /*!< PVD level 1 */
3268
#define PWR_CR_PLS_LEV2            (0x00000040U)                               /*!< PVD level 2 */
3269
#define PWR_CR_PLS_LEV3            (0x00000060U)                               /*!< PVD level 3 */
3270
#define PWR_CR_PLS_LEV4            (0x00000080U)                               /*!< PVD level 4 */
3271
#define PWR_CR_PLS_LEV5            (0x000000A0U)                               /*!< PVD level 5 */
3272
#define PWR_CR_PLS_LEV6            (0x000000C0U)                               /*!< PVD level 6 */
3273
#define PWR_CR_PLS_LEV7            (0x000000E0U)                               /*!< PVD level 7 */
3274
 
3275
#define PWR_CR_DBP_Pos             (8U)                                        
3276
#define PWR_CR_DBP_Msk             (0x1UL << PWR_CR_DBP_Pos)                    /*!< 0x00000100 */
3277
#define PWR_CR_DBP                 PWR_CR_DBP_Msk                              /*!< Disable Backup Domain write protection */
3278
 
3279
/*******************  Bit definition for PWR_CSR register  *******************/
3280
#define PWR_CSR_WUF_Pos            (0U)                                        
3281
#define PWR_CSR_WUF_Msk            (0x1UL << PWR_CSR_WUF_Pos)                   /*!< 0x00000001 */
3282
#define PWR_CSR_WUF                PWR_CSR_WUF_Msk                             /*!< Wakeup Flag */
3283
#define PWR_CSR_SBF_Pos            (1U)                                        
3284
#define PWR_CSR_SBF_Msk            (0x1UL << PWR_CSR_SBF_Pos)                   /*!< 0x00000002 */
3285
#define PWR_CSR_SBF                PWR_CSR_SBF_Msk                             /*!< Standby Flag */
3286
#define PWR_CSR_PVDO_Pos           (2U)                                        
3287
#define PWR_CSR_PVDO_Msk           (0x1UL << PWR_CSR_PVDO_Pos)                  /*!< 0x00000004 */
3288
#define PWR_CSR_PVDO               PWR_CSR_PVDO_Msk                            /*!< PVD Output */
3289
#define PWR_CSR_VREFINTRDYF_Pos    (3U)                                        
3290
#define PWR_CSR_VREFINTRDYF_Msk    (0x1UL << PWR_CSR_VREFINTRDYF_Pos)           /*!< 0x00000008 */
3291
#define PWR_CSR_VREFINTRDYF        PWR_CSR_VREFINTRDYF_Msk                     /*!< Internal voltage reference (VREFINT) ready flag */
3292
 
3293
#define PWR_CSR_EWUP1_Pos          (8U)                                        
3294
#define PWR_CSR_EWUP1_Msk          (0x1UL << PWR_CSR_EWUP1_Pos)                 /*!< 0x00000100 */
3295
#define PWR_CSR_EWUP1              PWR_CSR_EWUP1_Msk                           /*!< Enable WKUP pin 1 */
3296
#define PWR_CSR_EWUP2_Pos          (9U)                                        
3297
#define PWR_CSR_EWUP2_Msk          (0x1UL << PWR_CSR_EWUP2_Pos)                 /*!< 0x00000200 */
3298
#define PWR_CSR_EWUP2              PWR_CSR_EWUP2_Msk                           /*!< Enable WKUP pin 2 */
3299
 
3300
/*****************************************************************************/
3301
/*                                                                           */
3302
/*                         Reset and Clock Control                           */
3303
/*                                                                           */
3304
/*****************************************************************************/
3305
/*
3306
* @brief Specific device feature definitions  (not present on all devices in the STM32F0 serie)
3307
*/
3308
 
3309
/********************  Bit definition for RCC_CR register  *******************/
3310
#define RCC_CR_HSION_Pos                         (0U)                          
3311
#define RCC_CR_HSION_Msk                         (0x1UL << RCC_CR_HSION_Pos)    /*!< 0x00000001 */
3312
#define RCC_CR_HSION                             RCC_CR_HSION_Msk              /*!< Internal High Speed clock enable */
3313
#define RCC_CR_HSIRDY_Pos                        (1U)                          
3314
#define RCC_CR_HSIRDY_Msk                        (0x1UL << RCC_CR_HSIRDY_Pos)   /*!< 0x00000002 */
3315
#define RCC_CR_HSIRDY                            RCC_CR_HSIRDY_Msk             /*!< Internal High Speed clock ready flag */
3316
 
3317
#define RCC_CR_HSITRIM_Pos                       (3U)                          
3318
#define RCC_CR_HSITRIM_Msk                       (0x1FUL << RCC_CR_HSITRIM_Pos) /*!< 0x000000F8 */
3319
#define RCC_CR_HSITRIM                           RCC_CR_HSITRIM_Msk            /*!< Internal High Speed clock trimming */
3320
#define RCC_CR_HSITRIM_0                         (0x01UL << RCC_CR_HSITRIM_Pos) /*!< 0x00000008 */
3321
#define RCC_CR_HSITRIM_1                         (0x02UL << RCC_CR_HSITRIM_Pos) /*!< 0x00000010 */
3322
#define RCC_CR_HSITRIM_2                         (0x04UL << RCC_CR_HSITRIM_Pos) /*!< 0x00000020 */
3323
#define RCC_CR_HSITRIM_3                         (0x08UL << RCC_CR_HSITRIM_Pos) /*!< 0x00000040 */
3324
#define RCC_CR_HSITRIM_4                         (0x10UL << RCC_CR_HSITRIM_Pos) /*!< 0x00000080 */
3325
 
3326
#define RCC_CR_HSICAL_Pos                        (8U)                          
3327
#define RCC_CR_HSICAL_Msk                        (0xFFUL << RCC_CR_HSICAL_Pos)  /*!< 0x0000FF00 */
3328
#define RCC_CR_HSICAL                            RCC_CR_HSICAL_Msk             /*!< Internal High Speed clock Calibration */
3329
#define RCC_CR_HSICAL_0                          (0x01UL << RCC_CR_HSICAL_Pos)  /*!< 0x00000100 */
3330
#define RCC_CR_HSICAL_1                          (0x02UL << RCC_CR_HSICAL_Pos)  /*!< 0x00000200 */
3331
#define RCC_CR_HSICAL_2                          (0x04UL << RCC_CR_HSICAL_Pos)  /*!< 0x00000400 */
3332
#define RCC_CR_HSICAL_3                          (0x08UL << RCC_CR_HSICAL_Pos)  /*!< 0x00000800 */
3333
#define RCC_CR_HSICAL_4                          (0x10UL << RCC_CR_HSICAL_Pos)  /*!< 0x00001000 */
3334
#define RCC_CR_HSICAL_5                          (0x20UL << RCC_CR_HSICAL_Pos)  /*!< 0x00002000 */
3335
#define RCC_CR_HSICAL_6                          (0x40UL << RCC_CR_HSICAL_Pos)  /*!< 0x00004000 */
3336
#define RCC_CR_HSICAL_7                          (0x80UL << RCC_CR_HSICAL_Pos)  /*!< 0x00008000 */
3337
 
3338
#define RCC_CR_HSEON_Pos                         (16U)                         
3339
#define RCC_CR_HSEON_Msk                         (0x1UL << RCC_CR_HSEON_Pos)    /*!< 0x00010000 */
3340
#define RCC_CR_HSEON                             RCC_CR_HSEON_Msk              /*!< External High Speed clock enable */
3341
#define RCC_CR_HSERDY_Pos                        (17U)                         
3342
#define RCC_CR_HSERDY_Msk                        (0x1UL << RCC_CR_HSERDY_Pos)   /*!< 0x00020000 */
3343
#define RCC_CR_HSERDY                            RCC_CR_HSERDY_Msk             /*!< External High Speed clock ready flag */
3344
#define RCC_CR_HSEBYP_Pos                        (18U)                         
3345
#define RCC_CR_HSEBYP_Msk                        (0x1UL << RCC_CR_HSEBYP_Pos)   /*!< 0x00040000 */
3346
#define RCC_CR_HSEBYP                            RCC_CR_HSEBYP_Msk             /*!< External High Speed clock Bypass */
3347
#define RCC_CR_CSSON_Pos                         (19U)                         
3348
#define RCC_CR_CSSON_Msk                         (0x1UL << RCC_CR_CSSON_Pos)    /*!< 0x00080000 */
3349
#define RCC_CR_CSSON                             RCC_CR_CSSON_Msk              /*!< Clock Security System enable */
3350
#define RCC_CR_PLLON_Pos                         (24U)                         
3351
#define RCC_CR_PLLON_Msk                         (0x1UL << RCC_CR_PLLON_Pos)    /*!< 0x01000000 */
3352
#define RCC_CR_PLLON                             RCC_CR_PLLON_Msk              /*!< PLL enable */
3353
#define RCC_CR_PLLRDY_Pos                        (25U)                         
3354
#define RCC_CR_PLLRDY_Msk                        (0x1UL << RCC_CR_PLLRDY_Pos)   /*!< 0x02000000 */
3355
#define RCC_CR_PLLRDY                            RCC_CR_PLLRDY_Msk             /*!< PLL clock ready flag */
3356
 
3357
/********************  Bit definition for RCC_CFGR register  *****************/
3358
/*!< SW configuration */
3359
#define RCC_CFGR_SW_Pos                          (0U)                          
3360
#define RCC_CFGR_SW_Msk                          (0x3UL << RCC_CFGR_SW_Pos)     /*!< 0x00000003 */
3361
#define RCC_CFGR_SW                              RCC_CFGR_SW_Msk               /*!< SW[1:0] bits (System clock Switch) */
3362
#define RCC_CFGR_SW_0                            (0x1UL << RCC_CFGR_SW_Pos)     /*!< 0x00000001 */
3363
#define RCC_CFGR_SW_1                            (0x2UL << RCC_CFGR_SW_Pos)     /*!< 0x00000002 */
3364
 
3365
#define RCC_CFGR_SW_HSI                          (0x00000000U)                 /*!< HSI selected as system clock */
3366
#define RCC_CFGR_SW_HSE                          (0x00000001U)                 /*!< HSE selected as system clock */
3367
#define RCC_CFGR_SW_PLL                          (0x00000002U)                 /*!< PLL selected as system clock */
3368
 
3369
/*!< SWS configuration */
3370
#define RCC_CFGR_SWS_Pos                         (2U)                          
3371
#define RCC_CFGR_SWS_Msk                         (0x3UL << RCC_CFGR_SWS_Pos)    /*!< 0x0000000C */
3372
#define RCC_CFGR_SWS                             RCC_CFGR_SWS_Msk              /*!< SWS[1:0] bits (System Clock Switch Status) */
3373
#define RCC_CFGR_SWS_0                           (0x1UL << RCC_CFGR_SWS_Pos)    /*!< 0x00000004 */
3374
#define RCC_CFGR_SWS_1                           (0x2UL << RCC_CFGR_SWS_Pos)    /*!< 0x00000008 */
3375
 
3376
#define RCC_CFGR_SWS_HSI                         (0x00000000U)                 /*!< HSI oscillator used as system clock */
3377
#define RCC_CFGR_SWS_HSE                         (0x00000004U)                 /*!< HSE oscillator used as system clock */
3378
#define RCC_CFGR_SWS_PLL                         (0x00000008U)                 /*!< PLL used as system clock */
3379
 
3380
/*!< HPRE configuration */
3381
#define RCC_CFGR_HPRE_Pos                        (4U)                          
3382
#define RCC_CFGR_HPRE_Msk                        (0xFUL << RCC_CFGR_HPRE_Pos)   /*!< 0x000000F0 */
3383
#define RCC_CFGR_HPRE                            RCC_CFGR_HPRE_Msk             /*!< HPRE[3:0] bits (AHB prescaler) */
3384
#define RCC_CFGR_HPRE_0                          (0x1UL << RCC_CFGR_HPRE_Pos)   /*!< 0x00000010 */
3385
#define RCC_CFGR_HPRE_1                          (0x2UL << RCC_CFGR_HPRE_Pos)   /*!< 0x00000020 */
3386
#define RCC_CFGR_HPRE_2                          (0x4UL << RCC_CFGR_HPRE_Pos)   /*!< 0x00000040 */
3387
#define RCC_CFGR_HPRE_3                          (0x8UL << RCC_CFGR_HPRE_Pos)   /*!< 0x00000080 */
3388
 
3389
#define RCC_CFGR_HPRE_DIV1                       (0x00000000U)                 /*!< SYSCLK not divided */
3390
#define RCC_CFGR_HPRE_DIV2                       (0x00000080U)                 /*!< SYSCLK divided by 2 */
3391
#define RCC_CFGR_HPRE_DIV4                       (0x00000090U)                 /*!< SYSCLK divided by 4 */
3392
#define RCC_CFGR_HPRE_DIV8                       (0x000000A0U)                 /*!< SYSCLK divided by 8 */
3393
#define RCC_CFGR_HPRE_DIV16                      (0x000000B0U)                 /*!< SYSCLK divided by 16 */
3394
#define RCC_CFGR_HPRE_DIV64                      (0x000000C0U)                 /*!< SYSCLK divided by 64 */
3395
#define RCC_CFGR_HPRE_DIV128                     (0x000000D0U)                 /*!< SYSCLK divided by 128 */
3396
#define RCC_CFGR_HPRE_DIV256                     (0x000000E0U)                 /*!< SYSCLK divided by 256 */
3397
#define RCC_CFGR_HPRE_DIV512                     (0x000000F0U)                 /*!< SYSCLK divided by 512 */
3398
 
3399
/*!< PPRE configuration */
3400
#define RCC_CFGR_PPRE_Pos                        (8U)                          
3401
#define RCC_CFGR_PPRE_Msk                        (0x7UL << RCC_CFGR_PPRE_Pos)   /*!< 0x00000700 */
3402
#define RCC_CFGR_PPRE                            RCC_CFGR_PPRE_Msk             /*!< PRE[2:0] bits (APB prescaler) */
3403
#define RCC_CFGR_PPRE_0                          (0x1UL << RCC_CFGR_PPRE_Pos)   /*!< 0x00000100 */
3404
#define RCC_CFGR_PPRE_1                          (0x2UL << RCC_CFGR_PPRE_Pos)   /*!< 0x00000200 */
3405
#define RCC_CFGR_PPRE_2                          (0x4UL << RCC_CFGR_PPRE_Pos)   /*!< 0x00000400 */
3406
 
3407
#define RCC_CFGR_PPRE_DIV1                       (0x00000000U)                 /*!< HCLK not divided */
3408
#define RCC_CFGR_PPRE_DIV2_Pos                   (10U)                         
3409
#define RCC_CFGR_PPRE_DIV2_Msk                   (0x1UL << RCC_CFGR_PPRE_DIV2_Pos) /*!< 0x00000400 */
3410
#define RCC_CFGR_PPRE_DIV2                       RCC_CFGR_PPRE_DIV2_Msk        /*!< HCLK divided by 2 */
3411
#define RCC_CFGR_PPRE_DIV4_Pos                   (8U)                          
3412
#define RCC_CFGR_PPRE_DIV4_Msk                   (0x5UL << RCC_CFGR_PPRE_DIV4_Pos) /*!< 0x00000500 */
3413
#define RCC_CFGR_PPRE_DIV4                       RCC_CFGR_PPRE_DIV4_Msk        /*!< HCLK divided by 4 */
3414
#define RCC_CFGR_PPRE_DIV8_Pos                   (9U)                          
3415
#define RCC_CFGR_PPRE_DIV8_Msk                   (0x3UL << RCC_CFGR_PPRE_DIV8_Pos) /*!< 0x00000600 */
3416
#define RCC_CFGR_PPRE_DIV8                       RCC_CFGR_PPRE_DIV8_Msk        /*!< HCLK divided by 8 */
3417
#define RCC_CFGR_PPRE_DIV16_Pos                  (8U)                          
3418
#define RCC_CFGR_PPRE_DIV16_Msk                  (0x7UL << RCC_CFGR_PPRE_DIV16_Pos) /*!< 0x00000700 */
3419
#define RCC_CFGR_PPRE_DIV16                      RCC_CFGR_PPRE_DIV16_Msk       /*!< HCLK divided by 16 */
3420
 
3421
/*!< ADCPPRE configuration */
3422
#define RCC_CFGR_ADCPRE_Pos                      (14U)                         
3423
#define RCC_CFGR_ADCPRE_Msk                      (0x1UL << RCC_CFGR_ADCPRE_Pos) /*!< 0x00004000 */
3424
#define RCC_CFGR_ADCPRE                          RCC_CFGR_ADCPRE_Msk           /*!< ADCPRE bit (ADC prescaler) */
3425
 
3426
#define RCC_CFGR_ADCPRE_DIV2                     (0x00000000U)                 /*!< PCLK divided by 2 */
3427
#define RCC_CFGR_ADCPRE_DIV4                     (0x00004000U)                 /*!< PCLK divided by 4 */
3428
 
3429
#define RCC_CFGR_PLLSRC_Pos                      (16U)                         
3430
#define RCC_CFGR_PLLSRC_Msk                      (0x1UL << RCC_CFGR_PLLSRC_Pos) /*!< 0x00010000 */
3431
#define RCC_CFGR_PLLSRC                          RCC_CFGR_PLLSRC_Msk           /*!< PLL entry clock source */
3432
#define RCC_CFGR_PLLSRC_HSI_DIV2                 (0x00000000U)                 /*!< HSI clock divided by 2 selected as PLL entry clock source */
3433
#define RCC_CFGR_PLLSRC_HSE_PREDIV               (0x00010000U)                 /*!< HSE/PREDIV clock selected as PLL entry clock source */
3434
 
3435
#define RCC_CFGR_PLLXTPRE_Pos                    (17U)                         
3436
#define RCC_CFGR_PLLXTPRE_Msk                    (0x1UL << RCC_CFGR_PLLXTPRE_Pos) /*!< 0x00020000 */
3437
#define RCC_CFGR_PLLXTPRE                        RCC_CFGR_PLLXTPRE_Msk         /*!< HSE divider for PLL entry */
3438
#define RCC_CFGR_PLLXTPRE_HSE_PREDIV_DIV1        (0x00000000U)                 /*!< HSE/PREDIV clock not divided for PLL entry */
3439
#define RCC_CFGR_PLLXTPRE_HSE_PREDIV_DIV2        (0x00020000U)                 /*!< HSE/PREDIV clock divided by 2 for PLL entry */
3440
 
3441
/*!< PLLMUL configuration */
3442
#define RCC_CFGR_PLLMUL_Pos                      (18U)                         
3443
#define RCC_CFGR_PLLMUL_Msk                      (0xFUL << RCC_CFGR_PLLMUL_Pos) /*!< 0x003C0000 */
3444
#define RCC_CFGR_PLLMUL                          RCC_CFGR_PLLMUL_Msk           /*!< PLLMUL[3:0] bits (PLL multiplication factor) */
3445
#define RCC_CFGR_PLLMUL_0                        (0x1UL << RCC_CFGR_PLLMUL_Pos) /*!< 0x00040000 */
3446
#define RCC_CFGR_PLLMUL_1                        (0x2UL << RCC_CFGR_PLLMUL_Pos) /*!< 0x00080000 */
3447
#define RCC_CFGR_PLLMUL_2                        (0x4UL << RCC_CFGR_PLLMUL_Pos) /*!< 0x00100000 */
3448
#define RCC_CFGR_PLLMUL_3                        (0x8UL << RCC_CFGR_PLLMUL_Pos) /*!< 0x00200000 */
3449
 
3450
#define RCC_CFGR_PLLMUL2                         (0x00000000U)                 /*!< PLL input clock*2 */
3451
#define RCC_CFGR_PLLMUL3                         (0x00040000U)                 /*!< PLL input clock*3 */
3452
#define RCC_CFGR_PLLMUL4                         (0x00080000U)                 /*!< PLL input clock*4 */
3453
#define RCC_CFGR_PLLMUL5                         (0x000C0000U)                 /*!< PLL input clock*5 */
3454
#define RCC_CFGR_PLLMUL6                         (0x00100000U)                 /*!< PLL input clock*6 */
3455
#define RCC_CFGR_PLLMUL7                         (0x00140000U)                 /*!< PLL input clock*7 */
3456
#define RCC_CFGR_PLLMUL8                         (0x00180000U)                 /*!< PLL input clock*8 */
3457
#define RCC_CFGR_PLLMUL9                         (0x001C0000U)                 /*!< PLL input clock*9 */
3458
#define RCC_CFGR_PLLMUL10                        (0x00200000U)                 /*!< PLL input clock10 */
3459
#define RCC_CFGR_PLLMUL11                        (0x00240000U)                 /*!< PLL input clock*11 */
3460
#define RCC_CFGR_PLLMUL12                        (0x00280000U)                 /*!< PLL input clock*12 */
3461
#define RCC_CFGR_PLLMUL13                        (0x002C0000U)                 /*!< PLL input clock*13 */
3462
#define RCC_CFGR_PLLMUL14                        (0x00300000U)                 /*!< PLL input clock*14 */
3463
#define RCC_CFGR_PLLMUL15                        (0x00340000U)                 /*!< PLL input clock*15 */
3464
#define RCC_CFGR_PLLMUL16                        (0x00380000U)                 /*!< PLL input clock*16 */
3465
 
3466
/*!< MCO configuration */
3467
#define RCC_CFGR_MCO_Pos                         (24U)                         
3468
#define RCC_CFGR_MCO_Msk                         (0xFUL << RCC_CFGR_MCO_Pos)    /*!< 0x0F000000 */
3469
#define RCC_CFGR_MCO                             RCC_CFGR_MCO_Msk              /*!< MCO[3:0] bits (Microcontroller Clock Output) */
3470
#define RCC_CFGR_MCO_0                           (0x1UL << RCC_CFGR_MCO_Pos)    /*!< 0x01000000 */
3471
#define RCC_CFGR_MCO_1                           (0x2UL << RCC_CFGR_MCO_Pos)    /*!< 0x02000000 */
3472
#define RCC_CFGR_MCO_2                           (0x4UL << RCC_CFGR_MCO_Pos)    /*!< 0x04000000 */
3473
 
3474
#define RCC_CFGR_MCO_NOCLOCK                     (0x00000000U)                 /*!< No clock */
3475
#define RCC_CFGR_MCO_HSI14                       (0x01000000U)                 /*!< HSI14 clock selected as MCO source */
3476
#define RCC_CFGR_MCO_LSI                         (0x02000000U)                 /*!< LSI clock selected as MCO source */
3477
#define RCC_CFGR_MCO_LSE                         (0x03000000U)                 /*!< LSE clock selected as MCO source */
3478
#define RCC_CFGR_MCO_SYSCLK                      (0x04000000U)                 /*!< System clock selected as MCO source */
3479
#define RCC_CFGR_MCO_HSI                         (0x05000000U)                 /*!< HSI clock selected as MCO source */
3480
#define RCC_CFGR_MCO_HSE                         (0x06000000U)                 /*!< HSE clock selected as MCO source  */
3481
#define RCC_CFGR_MCO_PLL                         (0x07000000U)                 /*!< PLL clock divided by 2 selected as MCO source */
3482
 
3483
/* Reference defines */
3484
#define RCC_CFGR_MCOSEL                      RCC_CFGR_MCO
3485
#define RCC_CFGR_MCOSEL_0                    RCC_CFGR_MCO_0
3486
#define RCC_CFGR_MCOSEL_1                    RCC_CFGR_MCO_1
3487
#define RCC_CFGR_MCOSEL_2                    RCC_CFGR_MCO_2
3488
#define RCC_CFGR_MCOSEL_NOCLOCK              RCC_CFGR_MCO_NOCLOCK
3489
#define RCC_CFGR_MCOSEL_HSI14                RCC_CFGR_MCO_HSI14
3490
#define RCC_CFGR_MCOSEL_LSI                  RCC_CFGR_MCO_LSI
3491
#define RCC_CFGR_MCOSEL_LSE                  RCC_CFGR_MCO_LSE
3492
#define RCC_CFGR_MCOSEL_SYSCLK               RCC_CFGR_MCO_SYSCLK
3493
#define RCC_CFGR_MCOSEL_HSI                  RCC_CFGR_MCO_HSI
3494
#define RCC_CFGR_MCOSEL_HSE                  RCC_CFGR_MCO_HSE
3495
#define RCC_CFGR_MCOSEL_PLL_DIV2             RCC_CFGR_MCO_PLL
3496
 
3497
/*!<******************  Bit definition for RCC_CIR register  *****************/
3498
#define RCC_CIR_LSIRDYF_Pos                      (0U)                          
3499
#define RCC_CIR_LSIRDYF_Msk                      (0x1UL << RCC_CIR_LSIRDYF_Pos) /*!< 0x00000001 */
3500
#define RCC_CIR_LSIRDYF                          RCC_CIR_LSIRDYF_Msk           /*!< LSI Ready Interrupt flag */
3501
#define RCC_CIR_LSERDYF_Pos                      (1U)                          
3502
#define RCC_CIR_LSERDYF_Msk                      (0x1UL << RCC_CIR_LSERDYF_Pos) /*!< 0x00000002 */
3503
#define RCC_CIR_LSERDYF                          RCC_CIR_LSERDYF_Msk           /*!< LSE Ready Interrupt flag */
3504
#define RCC_CIR_HSIRDYF_Pos                      (2U)                          
3505
#define RCC_CIR_HSIRDYF_Msk                      (0x1UL << RCC_CIR_HSIRDYF_Pos) /*!< 0x00000004 */
3506
#define RCC_CIR_HSIRDYF                          RCC_CIR_HSIRDYF_Msk           /*!< HSI Ready Interrupt flag */
3507
#define RCC_CIR_HSERDYF_Pos                      (3U)                          
3508
#define RCC_CIR_HSERDYF_Msk                      (0x1UL << RCC_CIR_HSERDYF_Pos) /*!< 0x00000008 */
3509
#define RCC_CIR_HSERDYF                          RCC_CIR_HSERDYF_Msk           /*!< HSE Ready Interrupt flag */
3510
#define RCC_CIR_PLLRDYF_Pos                      (4U)                          
3511
#define RCC_CIR_PLLRDYF_Msk                      (0x1UL << RCC_CIR_PLLRDYF_Pos) /*!< 0x00000010 */
3512
#define RCC_CIR_PLLRDYF                          RCC_CIR_PLLRDYF_Msk           /*!< PLL Ready Interrupt flag */
3513
#define RCC_CIR_HSI14RDYF_Pos                    (5U)                          
3514
#define RCC_CIR_HSI14RDYF_Msk                    (0x1UL << RCC_CIR_HSI14RDYF_Pos) /*!< 0x00000020 */
3515
#define RCC_CIR_HSI14RDYF                        RCC_CIR_HSI14RDYF_Msk         /*!< HSI14 Ready Interrupt flag */
3516
#define RCC_CIR_CSSF_Pos                         (7U)                          
3517
#define RCC_CIR_CSSF_Msk                         (0x1UL << RCC_CIR_CSSF_Pos)    /*!< 0x00000080 */
3518
#define RCC_CIR_CSSF                             RCC_CIR_CSSF_Msk              /*!< Clock Security System Interrupt flag */
3519
#define RCC_CIR_LSIRDYIE_Pos                     (8U)                          
3520
#define RCC_CIR_LSIRDYIE_Msk                     (0x1UL << RCC_CIR_LSIRDYIE_Pos) /*!< 0x00000100 */
3521
#define RCC_CIR_LSIRDYIE                         RCC_CIR_LSIRDYIE_Msk          /*!< LSI Ready Interrupt Enable */
3522
#define RCC_CIR_LSERDYIE_Pos                     (9U)                          
3523
#define RCC_CIR_LSERDYIE_Msk                     (0x1UL << RCC_CIR_LSERDYIE_Pos) /*!< 0x00000200 */
3524
#define RCC_CIR_LSERDYIE                         RCC_CIR_LSERDYIE_Msk          /*!< LSE Ready Interrupt Enable */
3525
#define RCC_CIR_HSIRDYIE_Pos                     (10U)                         
3526
#define RCC_CIR_HSIRDYIE_Msk                     (0x1UL << RCC_CIR_HSIRDYIE_Pos) /*!< 0x00000400 */
3527
#define RCC_CIR_HSIRDYIE                         RCC_CIR_HSIRDYIE_Msk          /*!< HSI Ready Interrupt Enable */
3528
#define RCC_CIR_HSERDYIE_Pos                     (11U)                         
3529
#define RCC_CIR_HSERDYIE_Msk                     (0x1UL << RCC_CIR_HSERDYIE_Pos) /*!< 0x00000800 */
3530
#define RCC_CIR_HSERDYIE                         RCC_CIR_HSERDYIE_Msk          /*!< HSE Ready Interrupt Enable */
3531
#define RCC_CIR_PLLRDYIE_Pos                     (12U)                         
3532
#define RCC_CIR_PLLRDYIE_Msk                     (0x1UL << RCC_CIR_PLLRDYIE_Pos) /*!< 0x00001000 */
3533
#define RCC_CIR_PLLRDYIE                         RCC_CIR_PLLRDYIE_Msk          /*!< PLL Ready Interrupt Enable */
3534
#define RCC_CIR_HSI14RDYIE_Pos                   (13U)                         
3535
#define RCC_CIR_HSI14RDYIE_Msk                   (0x1UL << RCC_CIR_HSI14RDYIE_Pos) /*!< 0x00002000 */
3536
#define RCC_CIR_HSI14RDYIE                       RCC_CIR_HSI14RDYIE_Msk        /*!< HSI14 Ready Interrupt Enable */
3537
#define RCC_CIR_LSIRDYC_Pos                      (16U)                         
3538
#define RCC_CIR_LSIRDYC_Msk                      (0x1UL << RCC_CIR_LSIRDYC_Pos) /*!< 0x00010000 */
3539
#define RCC_CIR_LSIRDYC                          RCC_CIR_LSIRDYC_Msk           /*!< LSI Ready Interrupt Clear */
3540
#define RCC_CIR_LSERDYC_Pos                      (17U)                         
3541
#define RCC_CIR_LSERDYC_Msk                      (0x1UL << RCC_CIR_LSERDYC_Pos) /*!< 0x00020000 */
3542
#define RCC_CIR_LSERDYC                          RCC_CIR_LSERDYC_Msk           /*!< LSE Ready Interrupt Clear */
3543
#define RCC_CIR_HSIRDYC_Pos                      (18U)                         
3544
#define RCC_CIR_HSIRDYC_Msk                      (0x1UL << RCC_CIR_HSIRDYC_Pos) /*!< 0x00040000 */
3545
#define RCC_CIR_HSIRDYC                          RCC_CIR_HSIRDYC_Msk           /*!< HSI Ready Interrupt Clear */
3546
#define RCC_CIR_HSERDYC_Pos                      (19U)                         
3547
#define RCC_CIR_HSERDYC_Msk                      (0x1UL << RCC_CIR_HSERDYC_Pos) /*!< 0x00080000 */
3548
#define RCC_CIR_HSERDYC                          RCC_CIR_HSERDYC_Msk           /*!< HSE Ready Interrupt Clear */
3549
#define RCC_CIR_PLLRDYC_Pos                      (20U)                         
3550
#define RCC_CIR_PLLRDYC_Msk                      (0x1UL << RCC_CIR_PLLRDYC_Pos) /*!< 0x00100000 */
3551
#define RCC_CIR_PLLRDYC                          RCC_CIR_PLLRDYC_Msk           /*!< PLL Ready Interrupt Clear */
3552
#define RCC_CIR_HSI14RDYC_Pos                    (21U)                         
3553
#define RCC_CIR_HSI14RDYC_Msk                    (0x1UL << RCC_CIR_HSI14RDYC_Pos) /*!< 0x00200000 */
3554
#define RCC_CIR_HSI14RDYC                        RCC_CIR_HSI14RDYC_Msk         /*!< HSI14 Ready Interrupt Clear */
3555
#define RCC_CIR_CSSC_Pos                         (23U)                         
3556
#define RCC_CIR_CSSC_Msk                         (0x1UL << RCC_CIR_CSSC_Pos)    /*!< 0x00800000 */
3557
#define RCC_CIR_CSSC                             RCC_CIR_CSSC_Msk              /*!< Clock Security System Interrupt Clear */
3558
 
3559
/*****************  Bit definition for RCC_APB2RSTR register  ****************/
3560
#define RCC_APB2RSTR_SYSCFGRST_Pos               (0U)                          
3561
#define RCC_APB2RSTR_SYSCFGRST_Msk               (0x1UL << RCC_APB2RSTR_SYSCFGRST_Pos) /*!< 0x00000001 */
3562
#define RCC_APB2RSTR_SYSCFGRST                   RCC_APB2RSTR_SYSCFGRST_Msk    /*!< SYSCFG reset */
3563
#define RCC_APB2RSTR_ADCRST_Pos                  (9U)                          
3564
#define RCC_APB2RSTR_ADCRST_Msk                  (0x1UL << RCC_APB2RSTR_ADCRST_Pos) /*!< 0x00000200 */
3565
#define RCC_APB2RSTR_ADCRST                      RCC_APB2RSTR_ADCRST_Msk       /*!< ADC reset */
3566
#define RCC_APB2RSTR_TIM1RST_Pos                 (11U)                         
3567
#define RCC_APB2RSTR_TIM1RST_Msk                 (0x1UL << RCC_APB2RSTR_TIM1RST_Pos) /*!< 0x00000800 */
3568
#define RCC_APB2RSTR_TIM1RST                     RCC_APB2RSTR_TIM1RST_Msk      /*!< TIM1 reset */
3569
#define RCC_APB2RSTR_SPI1RST_Pos                 (12U)                         
3570
#define RCC_APB2RSTR_SPI1RST_Msk                 (0x1UL << RCC_APB2RSTR_SPI1RST_Pos) /*!< 0x00001000 */
3571
#define RCC_APB2RSTR_SPI1RST                     RCC_APB2RSTR_SPI1RST_Msk      /*!< SPI1 reset */
3572
#define RCC_APB2RSTR_USART1RST_Pos               (14U)                         
3573
#define RCC_APB2RSTR_USART1RST_Msk               (0x1UL << RCC_APB2RSTR_USART1RST_Pos) /*!< 0x00004000 */
3574
#define RCC_APB2RSTR_USART1RST                   RCC_APB2RSTR_USART1RST_Msk    /*!< USART1 reset */
3575
#define RCC_APB2RSTR_TIM15RST_Pos                (16U)                         
3576
#define RCC_APB2RSTR_TIM15RST_Msk                (0x1UL << RCC_APB2RSTR_TIM15RST_Pos) /*!< 0x00010000 */
3577
#define RCC_APB2RSTR_TIM15RST                    RCC_APB2RSTR_TIM15RST_Msk     /*!< TIM15 reset */
3578
#define RCC_APB2RSTR_TIM16RST_Pos                (17U)                         
3579
#define RCC_APB2RSTR_TIM16RST_Msk                (0x1UL << RCC_APB2RSTR_TIM16RST_Pos) /*!< 0x00020000 */
3580
#define RCC_APB2RSTR_TIM16RST                    RCC_APB2RSTR_TIM16RST_Msk     /*!< TIM16 reset */
3581
#define RCC_APB2RSTR_TIM17RST_Pos                (18U)                         
3582
#define RCC_APB2RSTR_TIM17RST_Msk                (0x1UL << RCC_APB2RSTR_TIM17RST_Pos) /*!< 0x00040000 */
3583
#define RCC_APB2RSTR_TIM17RST                    RCC_APB2RSTR_TIM17RST_Msk     /*!< TIM17 reset */
3584
#define RCC_APB2RSTR_DBGMCURST_Pos               (22U)                         
3585
#define RCC_APB2RSTR_DBGMCURST_Msk               (0x1UL << RCC_APB2RSTR_DBGMCURST_Pos) /*!< 0x00400000 */
3586
#define RCC_APB2RSTR_DBGMCURST                   RCC_APB2RSTR_DBGMCURST_Msk    /*!< DBGMCU reset */
3587
 
3588
/*!< Old ADC1 reset bit definition maintained for legacy purpose */
3589
#define  RCC_APB2RSTR_ADC1RST                RCC_APB2RSTR_ADCRST          
3590
 
3591
/*****************  Bit definition for RCC_APB1RSTR register  ****************/
3592
#define RCC_APB1RSTR_TIM2RST_Pos                 (0U)                          
3593
#define RCC_APB1RSTR_TIM2RST_Msk                 (0x1UL << RCC_APB1RSTR_TIM2RST_Pos) /*!< 0x00000001 */
3594
#define RCC_APB1RSTR_TIM2RST                     RCC_APB1RSTR_TIM2RST_Msk      /*!< Timer 2 reset */
3595
#define RCC_APB1RSTR_TIM3RST_Pos                 (1U)                          
3596
#define RCC_APB1RSTR_TIM3RST_Msk                 (0x1UL << RCC_APB1RSTR_TIM3RST_Pos) /*!< 0x00000002 */
3597
#define RCC_APB1RSTR_TIM3RST                     RCC_APB1RSTR_TIM3RST_Msk      /*!< Timer 3 reset */
3598
#define RCC_APB1RSTR_TIM6RST_Pos                 (4U)                          
3599
#define RCC_APB1RSTR_TIM6RST_Msk                 (0x1UL << RCC_APB1RSTR_TIM6RST_Pos) /*!< 0x00000010 */
3600
#define RCC_APB1RSTR_TIM6RST                     RCC_APB1RSTR_TIM6RST_Msk      /*!< Timer 6 reset */
3601
#define RCC_APB1RSTR_TIM14RST_Pos                (8U)                          
3602
#define RCC_APB1RSTR_TIM14RST_Msk                (0x1UL << RCC_APB1RSTR_TIM14RST_Pos) /*!< 0x00000100 */
3603
#define RCC_APB1RSTR_TIM14RST                    RCC_APB1RSTR_TIM14RST_Msk     /*!< Timer 14 reset */
3604
#define RCC_APB1RSTR_WWDGRST_Pos                 (11U)                         
3605
#define RCC_APB1RSTR_WWDGRST_Msk                 (0x1UL << RCC_APB1RSTR_WWDGRST_Pos) /*!< 0x00000800 */
3606
#define RCC_APB1RSTR_WWDGRST                     RCC_APB1RSTR_WWDGRST_Msk      /*!< Window Watchdog reset */
3607
#define RCC_APB1RSTR_SPI2RST_Pos                 (14U)                         
3608
#define RCC_APB1RSTR_SPI2RST_Msk                 (0x1UL << RCC_APB1RSTR_SPI2RST_Pos) /*!< 0x00004000 */
3609
#define RCC_APB1RSTR_SPI2RST                     RCC_APB1RSTR_SPI2RST_Msk      /*!< SPI2 reset */
3610
#define RCC_APB1RSTR_USART2RST_Pos               (17U)                         
3611
#define RCC_APB1RSTR_USART2RST_Msk               (0x1UL << RCC_APB1RSTR_USART2RST_Pos) /*!< 0x00020000 */
3612
#define RCC_APB1RSTR_USART2RST                   RCC_APB1RSTR_USART2RST_Msk    /*!< USART 2 reset */
3613
#define RCC_APB1RSTR_I2C1RST_Pos                 (21U)                         
3614
#define RCC_APB1RSTR_I2C1RST_Msk                 (0x1UL << RCC_APB1RSTR_I2C1RST_Pos) /*!< 0x00200000 */
3615
#define RCC_APB1RSTR_I2C1RST                     RCC_APB1RSTR_I2C1RST_Msk      /*!< I2C 1 reset */
3616
#define RCC_APB1RSTR_I2C2RST_Pos                 (22U)                         
3617
#define RCC_APB1RSTR_I2C2RST_Msk                 (0x1UL << RCC_APB1RSTR_I2C2RST_Pos) /*!< 0x00400000 */
3618
#define RCC_APB1RSTR_I2C2RST                     RCC_APB1RSTR_I2C2RST_Msk      /*!< I2C 2 reset */
3619
#define RCC_APB1RSTR_PWRRST_Pos                  (28U)                         
3620
#define RCC_APB1RSTR_PWRRST_Msk                  (0x1UL << RCC_APB1RSTR_PWRRST_Pos) /*!< 0x10000000 */
3621
#define RCC_APB1RSTR_PWRRST                      RCC_APB1RSTR_PWRRST_Msk       /*!< PWR reset */
3622
#define RCC_APB1RSTR_DACRST_Pos                  (29U)                         
3623
#define RCC_APB1RSTR_DACRST_Msk                  (0x1UL << RCC_APB1RSTR_DACRST_Pos) /*!< 0x20000000 */
3624
#define RCC_APB1RSTR_DACRST                      RCC_APB1RSTR_DACRST_Msk       /*!< DAC reset */
3625
#define RCC_APB1RSTR_CECRST_Pos                  (30U)                         
3626
#define RCC_APB1RSTR_CECRST_Msk                  (0x1UL << RCC_APB1RSTR_CECRST_Pos) /*!< 0x40000000 */
3627
#define RCC_APB1RSTR_CECRST                      RCC_APB1RSTR_CECRST_Msk       /*!< CEC reset */
3628
 
3629
/******************  Bit definition for RCC_AHBENR register  *****************/
3630
#define RCC_AHBENR_DMAEN_Pos                     (0U)                          
3631
#define RCC_AHBENR_DMAEN_Msk                     (0x1UL << RCC_AHBENR_DMAEN_Pos) /*!< 0x00000001 */
3632
#define RCC_AHBENR_DMAEN                         RCC_AHBENR_DMAEN_Msk          /*!< DMA1 clock enable */
3633
#define RCC_AHBENR_SRAMEN_Pos                    (2U)                          
3634
#define RCC_AHBENR_SRAMEN_Msk                    (0x1UL << RCC_AHBENR_SRAMEN_Pos) /*!< 0x00000004 */
3635
#define RCC_AHBENR_SRAMEN                        RCC_AHBENR_SRAMEN_Msk         /*!< SRAM interface clock enable */
3636
#define RCC_AHBENR_FLITFEN_Pos                   (4U)                          
3637
#define RCC_AHBENR_FLITFEN_Msk                   (0x1UL << RCC_AHBENR_FLITFEN_Pos) /*!< 0x00000010 */
3638
#define RCC_AHBENR_FLITFEN                       RCC_AHBENR_FLITFEN_Msk        /*!< FLITF clock enable */
3639
#define RCC_AHBENR_CRCEN_Pos                     (6U)                          
3640
#define RCC_AHBENR_CRCEN_Msk                     (0x1UL << RCC_AHBENR_CRCEN_Pos) /*!< 0x00000040 */
3641
#define RCC_AHBENR_CRCEN                         RCC_AHBENR_CRCEN_Msk          /*!< CRC clock enable */
3642
#define RCC_AHBENR_GPIOAEN_Pos                   (17U)                         
3643
#define RCC_AHBENR_GPIOAEN_Msk                   (0x1UL << RCC_AHBENR_GPIOAEN_Pos) /*!< 0x00020000 */
3644
#define RCC_AHBENR_GPIOAEN                       RCC_AHBENR_GPIOAEN_Msk        /*!< GPIOA clock enable */
3645
#define RCC_AHBENR_GPIOBEN_Pos                   (18U)                         
3646
#define RCC_AHBENR_GPIOBEN_Msk                   (0x1UL << RCC_AHBENR_GPIOBEN_Pos) /*!< 0x00040000 */
3647
#define RCC_AHBENR_GPIOBEN                       RCC_AHBENR_GPIOBEN_Msk        /*!< GPIOB clock enable */
3648
#define RCC_AHBENR_GPIOCEN_Pos                   (19U)                         
3649
#define RCC_AHBENR_GPIOCEN_Msk                   (0x1UL << RCC_AHBENR_GPIOCEN_Pos) /*!< 0x00080000 */
3650
#define RCC_AHBENR_GPIOCEN                       RCC_AHBENR_GPIOCEN_Msk        /*!< GPIOC clock enable */
3651
#define RCC_AHBENR_GPIODEN_Pos                   (20U)                         
3652
#define RCC_AHBENR_GPIODEN_Msk                   (0x1UL << RCC_AHBENR_GPIODEN_Pos) /*!< 0x00100000 */
3653
#define RCC_AHBENR_GPIODEN                       RCC_AHBENR_GPIODEN_Msk        /*!< GPIOD clock enable */
3654
#define RCC_AHBENR_GPIOFEN_Pos                   (22U)                         
3655
#define RCC_AHBENR_GPIOFEN_Msk                   (0x1UL << RCC_AHBENR_GPIOFEN_Pos) /*!< 0x00400000 */
3656
#define RCC_AHBENR_GPIOFEN                       RCC_AHBENR_GPIOFEN_Msk        /*!< GPIOF clock enable */
3657
#define RCC_AHBENR_TSCEN_Pos                     (24U)                         
3658
#define RCC_AHBENR_TSCEN_Msk                     (0x1UL << RCC_AHBENR_TSCEN_Pos) /*!< 0x01000000 */
3659
#define RCC_AHBENR_TSCEN                         RCC_AHBENR_TSCEN_Msk          /*!< TS controller clock enable */
3660
 
3661
/* Old Bit definition maintained for legacy purpose */
3662
#define  RCC_AHBENR_DMA1EN                   RCC_AHBENR_DMAEN        /*!< DMA1 clock enable */
3663
#define  RCC_AHBENR_TSEN                     RCC_AHBENR_TSCEN        /*!< TS clock enable */
3664
 
3665
/*****************  Bit definition for RCC_APB2ENR register  *****************/
3666
#define RCC_APB2ENR_SYSCFGCOMPEN_Pos             (0U)                          
3667
#define RCC_APB2ENR_SYSCFGCOMPEN_Msk             (0x1UL << RCC_APB2ENR_SYSCFGCOMPEN_Pos) /*!< 0x00000001 */
3668
#define RCC_APB2ENR_SYSCFGCOMPEN                 RCC_APB2ENR_SYSCFGCOMPEN_Msk  /*!< SYSCFG and comparator clock enable */
3669
#define RCC_APB2ENR_ADCEN_Pos                    (9U)                          
3670
#define RCC_APB2ENR_ADCEN_Msk                    (0x1UL << RCC_APB2ENR_ADCEN_Pos) /*!< 0x00000200 */
3671
#define RCC_APB2ENR_ADCEN                        RCC_APB2ENR_ADCEN_Msk         /*!< ADC1 clock enable */
3672
#define RCC_APB2ENR_TIM1EN_Pos                   (11U)                         
3673
#define RCC_APB2ENR_TIM1EN_Msk                   (0x1UL << RCC_APB2ENR_TIM1EN_Pos) /*!< 0x00000800 */
3674
#define RCC_APB2ENR_TIM1EN                       RCC_APB2ENR_TIM1EN_Msk        /*!< TIM1 clock enable */
3675
#define RCC_APB2ENR_SPI1EN_Pos                   (12U)                         
3676
#define RCC_APB2ENR_SPI1EN_Msk                   (0x1UL << RCC_APB2ENR_SPI1EN_Pos) /*!< 0x00001000 */
3677
#define RCC_APB2ENR_SPI1EN                       RCC_APB2ENR_SPI1EN_Msk        /*!< SPI1 clock enable */
3678
#define RCC_APB2ENR_USART1EN_Pos                 (14U)                         
3679
#define RCC_APB2ENR_USART1EN_Msk                 (0x1UL << RCC_APB2ENR_USART1EN_Pos) /*!< 0x00004000 */
3680
#define RCC_APB2ENR_USART1EN                     RCC_APB2ENR_USART1EN_Msk      /*!< USART1 clock enable */
3681
#define RCC_APB2ENR_TIM15EN_Pos                  (16U)                         
3682
#define RCC_APB2ENR_TIM15EN_Msk                  (0x1UL << RCC_APB2ENR_TIM15EN_Pos) /*!< 0x00010000 */
3683
#define RCC_APB2ENR_TIM15EN                      RCC_APB2ENR_TIM15EN_Msk       /*!< TIM15 clock enable */
3684
#define RCC_APB2ENR_TIM16EN_Pos                  (17U)                         
3685
#define RCC_APB2ENR_TIM16EN_Msk                  (0x1UL << RCC_APB2ENR_TIM16EN_Pos) /*!< 0x00020000 */
3686
#define RCC_APB2ENR_TIM16EN                      RCC_APB2ENR_TIM16EN_Msk       /*!< TIM16 clock enable */
3687
#define RCC_APB2ENR_TIM17EN_Pos                  (18U)                         
3688
#define RCC_APB2ENR_TIM17EN_Msk                  (0x1UL << RCC_APB2ENR_TIM17EN_Pos) /*!< 0x00040000 */
3689
#define RCC_APB2ENR_TIM17EN                      RCC_APB2ENR_TIM17EN_Msk       /*!< TIM17 clock enable */
3690
#define RCC_APB2ENR_DBGMCUEN_Pos                 (22U)                         
3691
#define RCC_APB2ENR_DBGMCUEN_Msk                 (0x1UL << RCC_APB2ENR_DBGMCUEN_Pos) /*!< 0x00400000 */
3692
#define RCC_APB2ENR_DBGMCUEN                     RCC_APB2ENR_DBGMCUEN_Msk      /*!< DBGMCU clock enable */
3693
 
3694
/* Old Bit definition maintained for legacy purpose */
3695
#define  RCC_APB2ENR_SYSCFGEN                RCC_APB2ENR_SYSCFGCOMPEN        /*!< SYSCFG clock enable */
3696
#define  RCC_APB2ENR_ADC1EN                  RCC_APB2ENR_ADCEN               /*!< ADC1 clock enable */
3697
 
3698
/*****************  Bit definition for RCC_APB1ENR register  *****************/
3699
#define RCC_APB1ENR_TIM2EN_Pos                   (0U)                          
3700
#define RCC_APB1ENR_TIM2EN_Msk                   (0x1UL << RCC_APB1ENR_TIM2EN_Pos) /*!< 0x00000001 */
3701
#define RCC_APB1ENR_TIM2EN                       RCC_APB1ENR_TIM2EN_Msk        /*!< Timer 2 clock enable */
3702
#define RCC_APB1ENR_TIM3EN_Pos                   (1U)                          
3703
#define RCC_APB1ENR_TIM3EN_Msk                   (0x1UL << RCC_APB1ENR_TIM3EN_Pos) /*!< 0x00000002 */
3704
#define RCC_APB1ENR_TIM3EN                       RCC_APB1ENR_TIM3EN_Msk        /*!< Timer 3 clock enable */
3705
#define RCC_APB1ENR_TIM6EN_Pos                   (4U)                          
3706
#define RCC_APB1ENR_TIM6EN_Msk                   (0x1UL << RCC_APB1ENR_TIM6EN_Pos) /*!< 0x00000010 */
3707
#define RCC_APB1ENR_TIM6EN                       RCC_APB1ENR_TIM6EN_Msk        /*!< Timer 6 clock enable */
3708
#define RCC_APB1ENR_TIM14EN_Pos                  (8U)                          
3709
#define RCC_APB1ENR_TIM14EN_Msk                  (0x1UL << RCC_APB1ENR_TIM14EN_Pos) /*!< 0x00000100 */
3710
#define RCC_APB1ENR_TIM14EN                      RCC_APB1ENR_TIM14EN_Msk       /*!< Timer 14 clock enable */
3711
#define RCC_APB1ENR_WWDGEN_Pos                   (11U)                         
3712
#define RCC_APB1ENR_WWDGEN_Msk                   (0x1UL << RCC_APB1ENR_WWDGEN_Pos) /*!< 0x00000800 */
3713
#define RCC_APB1ENR_WWDGEN                       RCC_APB1ENR_WWDGEN_Msk        /*!< Window Watchdog clock enable */
3714
#define RCC_APB1ENR_SPI2EN_Pos                   (14U)                         
3715
#define RCC_APB1ENR_SPI2EN_Msk                   (0x1UL << RCC_APB1ENR_SPI2EN_Pos) /*!< 0x00004000 */
3716
#define RCC_APB1ENR_SPI2EN                       RCC_APB1ENR_SPI2EN_Msk        /*!< SPI2 clock enable */
3717
#define RCC_APB1ENR_USART2EN_Pos                 (17U)                         
3718
#define RCC_APB1ENR_USART2EN_Msk                 (0x1UL << RCC_APB1ENR_USART2EN_Pos) /*!< 0x00020000 */
3719
#define RCC_APB1ENR_USART2EN                     RCC_APB1ENR_USART2EN_Msk      /*!< USART2 clock enable */
3720
#define RCC_APB1ENR_I2C1EN_Pos                   (21U)                         
3721
#define RCC_APB1ENR_I2C1EN_Msk                   (0x1UL << RCC_APB1ENR_I2C1EN_Pos) /*!< 0x00200000 */
3722
#define RCC_APB1ENR_I2C1EN                       RCC_APB1ENR_I2C1EN_Msk        /*!< I2C1 clock enable */
3723
#define RCC_APB1ENR_I2C2EN_Pos                   (22U)                         
3724
#define RCC_APB1ENR_I2C2EN_Msk                   (0x1UL << RCC_APB1ENR_I2C2EN_Pos) /*!< 0x00400000 */
3725
#define RCC_APB1ENR_I2C2EN                       RCC_APB1ENR_I2C2EN_Msk        /*!< I2C2 clock enable */
3726
#define RCC_APB1ENR_PWREN_Pos                    (28U)                         
3727
#define RCC_APB1ENR_PWREN_Msk                    (0x1UL << RCC_APB1ENR_PWREN_Pos) /*!< 0x10000000 */
3728
#define RCC_APB1ENR_PWREN                        RCC_APB1ENR_PWREN_Msk         /*!< PWR clock enable */
3729
#define RCC_APB1ENR_DACEN_Pos                    (29U)                         
3730
#define RCC_APB1ENR_DACEN_Msk                    (0x1UL << RCC_APB1ENR_DACEN_Pos) /*!< 0x20000000 */
3731
#define RCC_APB1ENR_DACEN                        RCC_APB1ENR_DACEN_Msk         /*!< DAC clock enable */
3732
#define RCC_APB1ENR_CECEN_Pos                    (30U)                         
3733
#define RCC_APB1ENR_CECEN_Msk                    (0x1UL << RCC_APB1ENR_CECEN_Pos) /*!< 0x40000000 */
3734
#define RCC_APB1ENR_CECEN                        RCC_APB1ENR_CECEN_Msk         /*!< CEC clock enable */
3735
 
3736
/*******************  Bit definition for RCC_BDCR register  ******************/
3737
#define RCC_BDCR_LSEON_Pos                       (0U)                          
3738
#define RCC_BDCR_LSEON_Msk                       (0x1UL << RCC_BDCR_LSEON_Pos)  /*!< 0x00000001 */
3739
#define RCC_BDCR_LSEON                           RCC_BDCR_LSEON_Msk            /*!< External Low Speed oscillator enable */
3740
#define RCC_BDCR_LSERDY_Pos                      (1U)                          
3741
#define RCC_BDCR_LSERDY_Msk                      (0x1UL << RCC_BDCR_LSERDY_Pos) /*!< 0x00000002 */
3742
#define RCC_BDCR_LSERDY                          RCC_BDCR_LSERDY_Msk           /*!< External Low Speed oscillator Ready */
3743
#define RCC_BDCR_LSEBYP_Pos                      (2U)                          
3744
#define RCC_BDCR_LSEBYP_Msk                      (0x1UL << RCC_BDCR_LSEBYP_Pos) /*!< 0x00000004 */
3745
#define RCC_BDCR_LSEBYP                          RCC_BDCR_LSEBYP_Msk           /*!< External Low Speed oscillator Bypass */
3746
 
3747
#define RCC_BDCR_LSEDRV_Pos                      (3U)                          
3748
#define RCC_BDCR_LSEDRV_Msk                      (0x3UL << RCC_BDCR_LSEDRV_Pos) /*!< 0x00000018 */
3749
#define RCC_BDCR_LSEDRV                          RCC_BDCR_LSEDRV_Msk           /*!< LSEDRV[1:0] bits (LSE Osc. drive capability) */
3750
#define RCC_BDCR_LSEDRV_0                        (0x1UL << RCC_BDCR_LSEDRV_Pos) /*!< 0x00000008 */
3751
#define RCC_BDCR_LSEDRV_1                        (0x2UL << RCC_BDCR_LSEDRV_Pos) /*!< 0x00000010 */
3752
 
3753
#define RCC_BDCR_RTCSEL_Pos                      (8U)                          
3754
#define RCC_BDCR_RTCSEL_Msk                      (0x3UL << RCC_BDCR_RTCSEL_Pos) /*!< 0x00000300 */
3755
#define RCC_BDCR_RTCSEL                          RCC_BDCR_RTCSEL_Msk           /*!< RTCSEL[1:0] bits (RTC clock source selection) */
3756
#define RCC_BDCR_RTCSEL_0                        (0x1UL << RCC_BDCR_RTCSEL_Pos) /*!< 0x00000100 */
3757
#define RCC_BDCR_RTCSEL_1                        (0x2UL << RCC_BDCR_RTCSEL_Pos) /*!< 0x00000200 */
3758
 
3759
/*!< RTC configuration */
3760
#define RCC_BDCR_RTCSEL_NOCLOCK                  (0x00000000U)                 /*!< No clock */
3761
#define RCC_BDCR_RTCSEL_LSE                      (0x00000100U)                 /*!< LSE oscillator clock used as RTC clock */
3762
#define RCC_BDCR_RTCSEL_LSI                      (0x00000200U)                 /*!< LSI oscillator clock used as RTC clock */
3763
#define RCC_BDCR_RTCSEL_HSE                      (0x00000300U)                 /*!< HSE oscillator clock divided by 128 used as RTC clock */
3764
 
3765
#define RCC_BDCR_RTCEN_Pos                       (15U)                         
3766
#define RCC_BDCR_RTCEN_Msk                       (0x1UL << RCC_BDCR_RTCEN_Pos)  /*!< 0x00008000 */
3767
#define RCC_BDCR_RTCEN                           RCC_BDCR_RTCEN_Msk            /*!< RTC clock enable */
3768
#define RCC_BDCR_BDRST_Pos                       (16U)                         
3769
#define RCC_BDCR_BDRST_Msk                       (0x1UL << RCC_BDCR_BDRST_Pos)  /*!< 0x00010000 */
3770
#define RCC_BDCR_BDRST                           RCC_BDCR_BDRST_Msk            /*!< Backup domain software reset  */
3771
 
3772
/*******************  Bit definition for RCC_CSR register  *******************/
3773
#define RCC_CSR_LSION_Pos                        (0U)                          
3774
#define RCC_CSR_LSION_Msk                        (0x1UL << RCC_CSR_LSION_Pos)   /*!< 0x00000001 */
3775
#define RCC_CSR_LSION                            RCC_CSR_LSION_Msk             /*!< Internal Low Speed oscillator enable */
3776
#define RCC_CSR_LSIRDY_Pos                       (1U)                          
3777
#define RCC_CSR_LSIRDY_Msk                       (0x1UL << RCC_CSR_LSIRDY_Pos)  /*!< 0x00000002 */
3778
#define RCC_CSR_LSIRDY                           RCC_CSR_LSIRDY_Msk            /*!< Internal Low Speed oscillator Ready */
3779
#define RCC_CSR_V18PWRRSTF_Pos                   (23U)                         
3780
#define RCC_CSR_V18PWRRSTF_Msk                   (0x1UL << RCC_CSR_V18PWRRSTF_Pos) /*!< 0x00800000 */
3781
#define RCC_CSR_V18PWRRSTF                       RCC_CSR_V18PWRRSTF_Msk        /*!< V1.8 power domain reset flag */
3782
#define RCC_CSR_RMVF_Pos                         (24U)                         
3783
#define RCC_CSR_RMVF_Msk                         (0x1UL << RCC_CSR_RMVF_Pos)    /*!< 0x01000000 */
3784
#define RCC_CSR_RMVF                             RCC_CSR_RMVF_Msk              /*!< Remove reset flag */
3785
#define RCC_CSR_OBLRSTF_Pos                      (25U)                         
3786
#define RCC_CSR_OBLRSTF_Msk                      (0x1UL << RCC_CSR_OBLRSTF_Pos) /*!< 0x02000000 */
3787
#define RCC_CSR_OBLRSTF                          RCC_CSR_OBLRSTF_Msk           /*!< OBL reset flag */
3788
#define RCC_CSR_PINRSTF_Pos                      (26U)                         
3789
#define RCC_CSR_PINRSTF_Msk                      (0x1UL << RCC_CSR_PINRSTF_Pos) /*!< 0x04000000 */
3790
#define RCC_CSR_PINRSTF                          RCC_CSR_PINRSTF_Msk           /*!< PIN reset flag */
3791
#define RCC_CSR_PORRSTF_Pos                      (27U)                         
3792
#define RCC_CSR_PORRSTF_Msk                      (0x1UL << RCC_CSR_PORRSTF_Pos) /*!< 0x08000000 */
3793
#define RCC_CSR_PORRSTF                          RCC_CSR_PORRSTF_Msk           /*!< POR/PDR reset flag */
3794
#define RCC_CSR_SFTRSTF_Pos                      (28U)                         
3795
#define RCC_CSR_SFTRSTF_Msk                      (0x1UL << RCC_CSR_SFTRSTF_Pos) /*!< 0x10000000 */
3796
#define RCC_CSR_SFTRSTF                          RCC_CSR_SFTRSTF_Msk           /*!< Software Reset flag */
3797
#define RCC_CSR_IWDGRSTF_Pos                     (29U)                         
3798
#define RCC_CSR_IWDGRSTF_Msk                     (0x1UL << RCC_CSR_IWDGRSTF_Pos) /*!< 0x20000000 */
3799
#define RCC_CSR_IWDGRSTF                         RCC_CSR_IWDGRSTF_Msk          /*!< Independent Watchdog reset flag */
3800
#define RCC_CSR_WWDGRSTF_Pos                     (30U)                         
3801
#define RCC_CSR_WWDGRSTF_Msk                     (0x1UL << RCC_CSR_WWDGRSTF_Pos) /*!< 0x40000000 */
3802
#define RCC_CSR_WWDGRSTF                         RCC_CSR_WWDGRSTF_Msk          /*!< Window watchdog reset flag */
3803
#define RCC_CSR_LPWRRSTF_Pos                     (31U)                         
3804
#define RCC_CSR_LPWRRSTF_Msk                     (0x1UL << RCC_CSR_LPWRRSTF_Pos) /*!< 0x80000000 */
3805
#define RCC_CSR_LPWRRSTF                         RCC_CSR_LPWRRSTF_Msk          /*!< Low-Power reset flag */
3806
 
3807
/* Old Bit definition maintained for legacy purpose */
3808
#define  RCC_CSR_OBL                         RCC_CSR_OBLRSTF        /*!< OBL reset flag */
3809
 
3810
/*******************  Bit definition for RCC_AHBRSTR register  ***************/
3811
#define RCC_AHBRSTR_GPIOARST_Pos                 (17U)                         
3812
#define RCC_AHBRSTR_GPIOARST_Msk                 (0x1UL << RCC_AHBRSTR_GPIOARST_Pos) /*!< 0x00020000 */
3813
#define RCC_AHBRSTR_GPIOARST                     RCC_AHBRSTR_GPIOARST_Msk      /*!< GPIOA reset */
3814
#define RCC_AHBRSTR_GPIOBRST_Pos                 (18U)                         
3815
#define RCC_AHBRSTR_GPIOBRST_Msk                 (0x1UL << RCC_AHBRSTR_GPIOBRST_Pos) /*!< 0x00040000 */
3816
#define RCC_AHBRSTR_GPIOBRST                     RCC_AHBRSTR_GPIOBRST_Msk      /*!< GPIOB reset */
3817
#define RCC_AHBRSTR_GPIOCRST_Pos                 (19U)                         
3818
#define RCC_AHBRSTR_GPIOCRST_Msk                 (0x1UL << RCC_AHBRSTR_GPIOCRST_Pos) /*!< 0x00080000 */
3819
#define RCC_AHBRSTR_GPIOCRST                     RCC_AHBRSTR_GPIOCRST_Msk      /*!< GPIOC reset */
3820
#define RCC_AHBRSTR_GPIODRST_Pos                 (20U)                         
3821
#define RCC_AHBRSTR_GPIODRST_Msk                 (0x1UL << RCC_AHBRSTR_GPIODRST_Pos) /*!< 0x00100000 */
3822
#define RCC_AHBRSTR_GPIODRST                     RCC_AHBRSTR_GPIODRST_Msk      /*!< GPIOD reset */
3823
#define RCC_AHBRSTR_GPIOFRST_Pos                 (22U)                         
3824
#define RCC_AHBRSTR_GPIOFRST_Msk                 (0x1UL << RCC_AHBRSTR_GPIOFRST_Pos) /*!< 0x00400000 */
3825
#define RCC_AHBRSTR_GPIOFRST                     RCC_AHBRSTR_GPIOFRST_Msk      /*!< GPIOF reset */
3826
#define RCC_AHBRSTR_TSCRST_Pos                   (24U)                         
3827
#define RCC_AHBRSTR_TSCRST_Msk                   (0x1UL << RCC_AHBRSTR_TSCRST_Pos) /*!< 0x01000000 */
3828
#define RCC_AHBRSTR_TSCRST                       RCC_AHBRSTR_TSCRST_Msk        /*!< TS reset */
3829
 
3830
/* Old Bit definition maintained for legacy purpose */
3831
#define  RCC_AHBRSTR_TSRST                   RCC_AHBRSTR_TSCRST         /*!< TS reset */
3832
 
3833
/*******************  Bit definition for RCC_CFGR2 register  *****************/
3834
/*!< PREDIV configuration */
3835
#define RCC_CFGR2_PREDIV_Pos                     (0U)                          
3836
#define RCC_CFGR2_PREDIV_Msk                     (0xFUL << RCC_CFGR2_PREDIV_Pos) /*!< 0x0000000F */
3837
#define RCC_CFGR2_PREDIV                         RCC_CFGR2_PREDIV_Msk          /*!< PREDIV[3:0] bits */
3838
#define RCC_CFGR2_PREDIV_0                       (0x1UL << RCC_CFGR2_PREDIV_Pos) /*!< 0x00000001 */
3839
#define RCC_CFGR2_PREDIV_1                       (0x2UL << RCC_CFGR2_PREDIV_Pos) /*!< 0x00000002 */
3840
#define RCC_CFGR2_PREDIV_2                       (0x4UL << RCC_CFGR2_PREDIV_Pos) /*!< 0x00000004 */
3841
#define RCC_CFGR2_PREDIV_3                       (0x8UL << RCC_CFGR2_PREDIV_Pos) /*!< 0x00000008 */
3842
 
3843
#define RCC_CFGR2_PREDIV_DIV1                    (0x00000000U)                 /*!< PREDIV input clock not divided */
3844
#define RCC_CFGR2_PREDIV_DIV2                    (0x00000001U)                 /*!< PREDIV input clock divided by 2 */
3845
#define RCC_CFGR2_PREDIV_DIV3                    (0x00000002U)                 /*!< PREDIV input clock divided by 3 */
3846
#define RCC_CFGR2_PREDIV_DIV4                    (0x00000003U)                 /*!< PREDIV input clock divided by 4 */
3847
#define RCC_CFGR2_PREDIV_DIV5                    (0x00000004U)                 /*!< PREDIV input clock divided by 5 */
3848
#define RCC_CFGR2_PREDIV_DIV6                    (0x00000005U)                 /*!< PREDIV input clock divided by 6 */
3849
#define RCC_CFGR2_PREDIV_DIV7                    (0x00000006U)                 /*!< PREDIV input clock divided by 7 */
3850
#define RCC_CFGR2_PREDIV_DIV8                    (0x00000007U)                 /*!< PREDIV input clock divided by 8 */
3851
#define RCC_CFGR2_PREDIV_DIV9                    (0x00000008U)                 /*!< PREDIV input clock divided by 9 */
3852
#define RCC_CFGR2_PREDIV_DIV10                   (0x00000009U)                 /*!< PREDIV input clock divided by 10 */
3853
#define RCC_CFGR2_PREDIV_DIV11                   (0x0000000AU)                 /*!< PREDIV input clock divided by 11 */
3854
#define RCC_CFGR2_PREDIV_DIV12                   (0x0000000BU)                 /*!< PREDIV input clock divided by 12 */
3855
#define RCC_CFGR2_PREDIV_DIV13                   (0x0000000CU)                 /*!< PREDIV input clock divided by 13 */
3856
#define RCC_CFGR2_PREDIV_DIV14                   (0x0000000DU)                 /*!< PREDIV input clock divided by 14 */
3857
#define RCC_CFGR2_PREDIV_DIV15                   (0x0000000EU)                 /*!< PREDIV input clock divided by 15 */
3858
#define RCC_CFGR2_PREDIV_DIV16                   (0x0000000FU)                 /*!< PREDIV input clock divided by 16 */
3859
 
3860
/*******************  Bit definition for RCC_CFGR3 register  *****************/
3861
/*!< USART1 Clock source selection */
3862
#define RCC_CFGR3_USART1SW_Pos                   (0U)                          
3863
#define RCC_CFGR3_USART1SW_Msk                   (0x3UL << RCC_CFGR3_USART1SW_Pos) /*!< 0x00000003 */
3864
#define RCC_CFGR3_USART1SW                       RCC_CFGR3_USART1SW_Msk        /*!< USART1SW[1:0] bits */
3865
#define RCC_CFGR3_USART1SW_0                     (0x1UL << RCC_CFGR3_USART1SW_Pos) /*!< 0x00000001 */
3866
#define RCC_CFGR3_USART1SW_1                     (0x2UL << RCC_CFGR3_USART1SW_Pos) /*!< 0x00000002 */
3867
 
3868
#define RCC_CFGR3_USART1SW_PCLK                  (0x00000000U)                 /*!< PCLK clock used as USART1 clock source */
3869
#define RCC_CFGR3_USART1SW_SYSCLK                (0x00000001U)                 /*!< System clock selected as USART1 clock source */
3870
#define RCC_CFGR3_USART1SW_LSE                   (0x00000002U)                 /*!< LSE oscillator clock used as USART1 clock source */
3871
#define RCC_CFGR3_USART1SW_HSI                   (0x00000003U)                 /*!< HSI oscillator clock used as USART1 clock source */
3872
 
3873
/*!< I2C1 Clock source selection */
3874
#define RCC_CFGR3_I2C1SW_Pos                     (4U)                          
3875
#define RCC_CFGR3_I2C1SW_Msk                     (0x1UL << RCC_CFGR3_I2C1SW_Pos) /*!< 0x00000010 */
3876
#define RCC_CFGR3_I2C1SW                         RCC_CFGR3_I2C1SW_Msk          /*!< I2C1SW bits */ 
3877
 
3878
#define RCC_CFGR3_I2C1SW_HSI                     (0x00000000U)                 /*!< HSI oscillator clock used as I2C1 clock source */
3879
#define RCC_CFGR3_I2C1SW_SYSCLK_Pos              (4U)                          
3880
#define RCC_CFGR3_I2C1SW_SYSCLK_Msk              (0x1UL << RCC_CFGR3_I2C1SW_SYSCLK_Pos) /*!< 0x00000010 */
3881
#define RCC_CFGR3_I2C1SW_SYSCLK                  RCC_CFGR3_I2C1SW_SYSCLK_Msk   /*!< System clock selected as I2C1 clock source */
3882
 
3883
/*!< CEC Clock source selection */
3884
#define RCC_CFGR3_CECSW_Pos                      (6U)                          
3885
#define RCC_CFGR3_CECSW_Msk                      (0x1UL << RCC_CFGR3_CECSW_Pos) /*!< 0x00000040 */
3886
#define RCC_CFGR3_CECSW                          RCC_CFGR3_CECSW_Msk           /*!< CECSW bits */ 
3887
 
3888
#define RCC_CFGR3_CECSW_HSI_DIV244               (0x00000000U)                 /*!< HSI clock divided by 244 selected as HDMI CEC entry clock source */
3889
#define RCC_CFGR3_CECSW_LSE_Pos                  (6U)                          
3890
#define RCC_CFGR3_CECSW_LSE_Msk                  (0x1UL << RCC_CFGR3_CECSW_LSE_Pos) /*!< 0x00000040 */
3891
#define RCC_CFGR3_CECSW_LSE                      RCC_CFGR3_CECSW_LSE_Msk       /*!< LSE clock selected as HDMI CEC entry clock source */
3892
 
3893
/*******************  Bit definition for RCC_CR2 register  *******************/
3894
#define RCC_CR2_HSI14ON_Pos                      (0U)                          
3895
#define RCC_CR2_HSI14ON_Msk                      (0x1UL << RCC_CR2_HSI14ON_Pos) /*!< 0x00000001 */
3896
#define RCC_CR2_HSI14ON                          RCC_CR2_HSI14ON_Msk           /*!< Internal High Speed 14MHz clock enable */
3897
#define RCC_CR2_HSI14RDY_Pos                     (1U)                          
3898
#define RCC_CR2_HSI14RDY_Msk                     (0x1UL << RCC_CR2_HSI14RDY_Pos) /*!< 0x00000002 */
3899
#define RCC_CR2_HSI14RDY                         RCC_CR2_HSI14RDY_Msk          /*!< Internal High Speed 14MHz clock ready flag */
3900
#define RCC_CR2_HSI14DIS_Pos                     (2U)                          
3901
#define RCC_CR2_HSI14DIS_Msk                     (0x1UL << RCC_CR2_HSI14DIS_Pos) /*!< 0x00000004 */
3902
#define RCC_CR2_HSI14DIS                         RCC_CR2_HSI14DIS_Msk          /*!< Internal High Speed 14MHz clock disable */
3903
#define RCC_CR2_HSI14TRIM_Pos                    (3U)                          
3904
#define RCC_CR2_HSI14TRIM_Msk                    (0x1FUL << RCC_CR2_HSI14TRIM_Pos) /*!< 0x000000F8 */
3905
#define RCC_CR2_HSI14TRIM                        RCC_CR2_HSI14TRIM_Msk         /*!< Internal High Speed 14MHz clock trimming */
3906
#define RCC_CR2_HSI14CAL_Pos                     (8U)                          
3907
#define RCC_CR2_HSI14CAL_Msk                     (0xFFUL << RCC_CR2_HSI14CAL_Pos) /*!< 0x0000FF00 */
3908
#define RCC_CR2_HSI14CAL                         RCC_CR2_HSI14CAL_Msk          /*!< Internal High Speed 14MHz clock Calibration */
3909
 
3910
/*****************************************************************************/
3911
/*                                                                           */
3912
/*                           Real-Time Clock (RTC)                           */
3913
/*                                                                           */
3914
/*****************************************************************************/
3915
/*
3916
* @brief Specific device feature definitions  (not present on all devices in the STM32F0 serie)
3917
*/
3918
#define RTC_TAMPER1_SUPPORT  /*!< TAMPER 1 feature support */
3919
#define RTC_TAMPER2_SUPPORT  /*!< TAMPER 2 feature support */
3920
#define RTC_BACKUP_SUPPORT   /*!< BACKUP register feature support */
3921
 
3922
/********************  Bits definition for RTC_TR register  ******************/
3923
#define RTC_TR_PM_Pos                (22U)                                     
3924
#define RTC_TR_PM_Msk                (0x1UL << RTC_TR_PM_Pos)                   /*!< 0x00400000 */
3925
#define RTC_TR_PM                    RTC_TR_PM_Msk                             
3926
#define RTC_TR_HT_Pos                (20U)                                     
3927
#define RTC_TR_HT_Msk                (0x3UL << RTC_TR_HT_Pos)                   /*!< 0x00300000 */
3928
#define RTC_TR_HT                    RTC_TR_HT_Msk                             
3929
#define RTC_TR_HT_0                  (0x1UL << RTC_TR_HT_Pos)                   /*!< 0x00100000 */
3930
#define RTC_TR_HT_1                  (0x2UL << RTC_TR_HT_Pos)                   /*!< 0x00200000 */
3931
#define RTC_TR_HU_Pos                (16U)                                     
3932
#define RTC_TR_HU_Msk                (0xFUL << RTC_TR_HU_Pos)                   /*!< 0x000F0000 */
3933
#define RTC_TR_HU                    RTC_TR_HU_Msk                             
3934
#define RTC_TR_HU_0                  (0x1UL << RTC_TR_HU_Pos)                   /*!< 0x00010000 */
3935
#define RTC_TR_HU_1                  (0x2UL << RTC_TR_HU_Pos)                   /*!< 0x00020000 */
3936
#define RTC_TR_HU_2                  (0x4UL << RTC_TR_HU_Pos)                   /*!< 0x00040000 */
3937
#define RTC_TR_HU_3                  (0x8UL << RTC_TR_HU_Pos)                   /*!< 0x00080000 */
3938
#define RTC_TR_MNT_Pos               (12U)                                     
3939
#define RTC_TR_MNT_Msk               (0x7UL << RTC_TR_MNT_Pos)                  /*!< 0x00007000 */
3940
#define RTC_TR_MNT                   RTC_TR_MNT_Msk                            
3941
#define RTC_TR_MNT_0                 (0x1UL << RTC_TR_MNT_Pos)                  /*!< 0x00001000 */
3942
#define RTC_TR_MNT_1                 (0x2UL << RTC_TR_MNT_Pos)                  /*!< 0x00002000 */
3943
#define RTC_TR_MNT_2                 (0x4UL << RTC_TR_MNT_Pos)                  /*!< 0x00004000 */
3944
#define RTC_TR_MNU_Pos               (8U)                                      
3945
#define RTC_TR_MNU_Msk               (0xFUL << RTC_TR_MNU_Pos)                  /*!< 0x00000F00 */
3946
#define RTC_TR_MNU                   RTC_TR_MNU_Msk                            
3947
#define RTC_TR_MNU_0                 (0x1UL << RTC_TR_MNU_Pos)                  /*!< 0x00000100 */
3948
#define RTC_TR_MNU_1                 (0x2UL << RTC_TR_MNU_Pos)                  /*!< 0x00000200 */
3949
#define RTC_TR_MNU_2                 (0x4UL << RTC_TR_MNU_Pos)                  /*!< 0x00000400 */
3950
#define RTC_TR_MNU_3                 (0x8UL << RTC_TR_MNU_Pos)                  /*!< 0x00000800 */
3951
#define RTC_TR_ST_Pos                (4U)                                      
3952
#define RTC_TR_ST_Msk                (0x7UL << RTC_TR_ST_Pos)                   /*!< 0x00000070 */
3953
#define RTC_TR_ST                    RTC_TR_ST_Msk                             
3954
#define RTC_TR_ST_0                  (0x1UL << RTC_TR_ST_Pos)                   /*!< 0x00000010 */
3955
#define RTC_TR_ST_1                  (0x2UL << RTC_TR_ST_Pos)                   /*!< 0x00000020 */
3956
#define RTC_TR_ST_2                  (0x4UL << RTC_TR_ST_Pos)                   /*!< 0x00000040 */
3957
#define RTC_TR_SU_Pos                (0U)                                      
3958
#define RTC_TR_SU_Msk                (0xFUL << RTC_TR_SU_Pos)                   /*!< 0x0000000F */
3959
#define RTC_TR_SU                    RTC_TR_SU_Msk                             
3960
#define RTC_TR_SU_0                  (0x1UL << RTC_TR_SU_Pos)                   /*!< 0x00000001 */
3961
#define RTC_TR_SU_1                  (0x2UL << RTC_TR_SU_Pos)                   /*!< 0x00000002 */
3962
#define RTC_TR_SU_2                  (0x4UL << RTC_TR_SU_Pos)                   /*!< 0x00000004 */
3963
#define RTC_TR_SU_3                  (0x8UL << RTC_TR_SU_Pos)                   /*!< 0x00000008 */
3964
 
3965
/********************  Bits definition for RTC_DR register  ******************/
3966
#define RTC_DR_YT_Pos                (20U)                                     
3967
#define RTC_DR_YT_Msk                (0xFUL << RTC_DR_YT_Pos)                   /*!< 0x00F00000 */
3968
#define RTC_DR_YT                    RTC_DR_YT_Msk                             
3969
#define RTC_DR_YT_0                  (0x1UL << RTC_DR_YT_Pos)                   /*!< 0x00100000 */
3970
#define RTC_DR_YT_1                  (0x2UL << RTC_DR_YT_Pos)                   /*!< 0x00200000 */
3971
#define RTC_DR_YT_2                  (0x4UL << RTC_DR_YT_Pos)                   /*!< 0x00400000 */
3972
#define RTC_DR_YT_3                  (0x8UL << RTC_DR_YT_Pos)                   /*!< 0x00800000 */
3973
#define RTC_DR_YU_Pos                (16U)                                     
3974
#define RTC_DR_YU_Msk                (0xFUL << RTC_DR_YU_Pos)                   /*!< 0x000F0000 */
3975
#define RTC_DR_YU                    RTC_DR_YU_Msk                             
3976
#define RTC_DR_YU_0                  (0x1UL << RTC_DR_YU_Pos)                   /*!< 0x00010000 */
3977
#define RTC_DR_YU_1                  (0x2UL << RTC_DR_YU_Pos)                   /*!< 0x00020000 */
3978
#define RTC_DR_YU_2                  (0x4UL << RTC_DR_YU_Pos)                   /*!< 0x00040000 */
3979
#define RTC_DR_YU_3                  (0x8UL << RTC_DR_YU_Pos)                   /*!< 0x00080000 */
3980
#define RTC_DR_WDU_Pos               (13U)                                     
3981
#define RTC_DR_WDU_Msk               (0x7UL << RTC_DR_WDU_Pos)                  /*!< 0x0000E000 */
3982
#define RTC_DR_WDU                   RTC_DR_WDU_Msk                            
3983
#define RTC_DR_WDU_0                 (0x1UL << RTC_DR_WDU_Pos)                  /*!< 0x00002000 */
3984
#define RTC_DR_WDU_1                 (0x2UL << RTC_DR_WDU_Pos)                  /*!< 0x00004000 */
3985
#define RTC_DR_WDU_2                 (0x4UL << RTC_DR_WDU_Pos)                  /*!< 0x00008000 */
3986
#define RTC_DR_MT_Pos                (12U)                                     
3987
#define RTC_DR_MT_Msk                (0x1UL << RTC_DR_MT_Pos)                   /*!< 0x00001000 */
3988
#define RTC_DR_MT                    RTC_DR_MT_Msk                             
3989
#define RTC_DR_MU_Pos                (8U)                                      
3990
#define RTC_DR_MU_Msk                (0xFUL << RTC_DR_MU_Pos)                   /*!< 0x00000F00 */
3991
#define RTC_DR_MU                    RTC_DR_MU_Msk                             
3992
#define RTC_DR_MU_0                  (0x1UL << RTC_DR_MU_Pos)                   /*!< 0x00000100 */
3993
#define RTC_DR_MU_1                  (0x2UL << RTC_DR_MU_Pos)                   /*!< 0x00000200 */
3994
#define RTC_DR_MU_2                  (0x4UL << RTC_DR_MU_Pos)                   /*!< 0x00000400 */
3995
#define RTC_DR_MU_3                  (0x8UL << RTC_DR_MU_Pos)                   /*!< 0x00000800 */
3996
#define RTC_DR_DT_Pos                (4U)                                      
3997
#define RTC_DR_DT_Msk                (0x3UL << RTC_DR_DT_Pos)                   /*!< 0x00000030 */
3998
#define RTC_DR_DT                    RTC_DR_DT_Msk                             
3999
#define RTC_DR_DT_0                  (0x1UL << RTC_DR_DT_Pos)                   /*!< 0x00000010 */
4000
#define RTC_DR_DT_1                  (0x2UL << RTC_DR_DT_Pos)                   /*!< 0x00000020 */
4001
#define RTC_DR_DU_Pos                (0U)                                      
4002
#define RTC_DR_DU_Msk                (0xFUL << RTC_DR_DU_Pos)                   /*!< 0x0000000F */
4003
#define RTC_DR_DU                    RTC_DR_DU_Msk                             
4004
#define RTC_DR_DU_0                  (0x1UL << RTC_DR_DU_Pos)                   /*!< 0x00000001 */
4005
#define RTC_DR_DU_1                  (0x2UL << RTC_DR_DU_Pos)                   /*!< 0x00000002 */
4006
#define RTC_DR_DU_2                  (0x4UL << RTC_DR_DU_Pos)                   /*!< 0x00000004 */
4007
#define RTC_DR_DU_3                  (0x8UL << RTC_DR_DU_Pos)                   /*!< 0x00000008 */
4008
 
4009
/********************  Bits definition for RTC_CR register  ******************/
4010
#define RTC_CR_COE_Pos               (23U)                                     
4011
#define RTC_CR_COE_Msk               (0x1UL << RTC_CR_COE_Pos)                  /*!< 0x00800000 */
4012
#define RTC_CR_COE                   RTC_CR_COE_Msk                            
4013
#define RTC_CR_OSEL_Pos              (21U)                                     
4014
#define RTC_CR_OSEL_Msk              (0x3UL << RTC_CR_OSEL_Pos)                 /*!< 0x00600000 */
4015
#define RTC_CR_OSEL                  RTC_CR_OSEL_Msk                           
4016
#define RTC_CR_OSEL_0                (0x1UL << RTC_CR_OSEL_Pos)                 /*!< 0x00200000 */
4017
#define RTC_CR_OSEL_1                (0x2UL << RTC_CR_OSEL_Pos)                 /*!< 0x00400000 */
4018
#define RTC_CR_POL_Pos               (20U)                                     
4019
#define RTC_CR_POL_Msk               (0x1UL << RTC_CR_POL_Pos)                  /*!< 0x00100000 */
4020
#define RTC_CR_POL                   RTC_CR_POL_Msk                            
4021
#define RTC_CR_COSEL_Pos             (19U)                                     
4022
#define RTC_CR_COSEL_Msk             (0x1UL << RTC_CR_COSEL_Pos)                /*!< 0x00080000 */
4023
#define RTC_CR_COSEL                 RTC_CR_COSEL_Msk                          
4024
#define RTC_CR_BKP_Pos               (18U)                                     
4025
#define RTC_CR_BKP_Msk               (0x1UL << RTC_CR_BKP_Pos)                  /*!< 0x00040000 */
4026
#define RTC_CR_BKP                   RTC_CR_BKP_Msk                            
4027
#define RTC_CR_SUB1H_Pos             (17U)                                     
4028
#define RTC_CR_SUB1H_Msk             (0x1UL << RTC_CR_SUB1H_Pos)                /*!< 0x00020000 */
4029
#define RTC_CR_SUB1H                 RTC_CR_SUB1H_Msk                          
4030
#define RTC_CR_ADD1H_Pos             (16U)                                     
4031
#define RTC_CR_ADD1H_Msk             (0x1UL << RTC_CR_ADD1H_Pos)                /*!< 0x00010000 */
4032
#define RTC_CR_ADD1H                 RTC_CR_ADD1H_Msk                          
4033
#define RTC_CR_TSIE_Pos              (15U)                                     
4034
#define RTC_CR_TSIE_Msk              (0x1UL << RTC_CR_TSIE_Pos)                 /*!< 0x00008000 */
4035
#define RTC_CR_TSIE                  RTC_CR_TSIE_Msk                           
4036
#define RTC_CR_ALRAIE_Pos            (12U)                                     
4037
#define RTC_CR_ALRAIE_Msk            (0x1UL << RTC_CR_ALRAIE_Pos)               /*!< 0x00001000 */
4038
#define RTC_CR_ALRAIE                RTC_CR_ALRAIE_Msk                         
4039
#define RTC_CR_TSE_Pos               (11U)                                     
4040
#define RTC_CR_TSE_Msk               (0x1UL << RTC_CR_TSE_Pos)                  /*!< 0x00000800 */
4041
#define RTC_CR_TSE                   RTC_CR_TSE_Msk                            
4042
#define RTC_CR_ALRAE_Pos             (8U)                                      
4043
#define RTC_CR_ALRAE_Msk             (0x1UL << RTC_CR_ALRAE_Pos)                /*!< 0x00000100 */
4044
#define RTC_CR_ALRAE                 RTC_CR_ALRAE_Msk                          
4045
#define RTC_CR_FMT_Pos               (6U)                                      
4046
#define RTC_CR_FMT_Msk               (0x1UL << RTC_CR_FMT_Pos)                  /*!< 0x00000040 */
4047
#define RTC_CR_FMT                   RTC_CR_FMT_Msk                            
4048
#define RTC_CR_BYPSHAD_Pos           (5U)                                      
4049
#define RTC_CR_BYPSHAD_Msk           (0x1UL << RTC_CR_BYPSHAD_Pos)              /*!< 0x00000020 */
4050
#define RTC_CR_BYPSHAD               RTC_CR_BYPSHAD_Msk                        
4051
#define RTC_CR_REFCKON_Pos           (4U)                                      
4052
#define RTC_CR_REFCKON_Msk           (0x1UL << RTC_CR_REFCKON_Pos)              /*!< 0x00000010 */
4053
#define RTC_CR_REFCKON               RTC_CR_REFCKON_Msk                        
4054
#define RTC_CR_TSEDGE_Pos            (3U)                                      
4055
#define RTC_CR_TSEDGE_Msk            (0x1UL << RTC_CR_TSEDGE_Pos)               /*!< 0x00000008 */
4056
#define RTC_CR_TSEDGE                RTC_CR_TSEDGE_Msk                         
4057
 
4058
/* Legacy defines */
4059
#define RTC_CR_BCK_Pos               RTC_CR_BKP_Pos
4060
#define RTC_CR_BCK_Msk               RTC_CR_BKP_Msk
4061
#define RTC_CR_BCK                   RTC_CR_BKP
4062
 
4063
/********************  Bits definition for RTC_ISR register  *****************/
4064
#define RTC_ISR_RECALPF_Pos          (16U)                                     
4065
#define RTC_ISR_RECALPF_Msk          (0x1UL << RTC_ISR_RECALPF_Pos)             /*!< 0x00010000 */
4066
#define RTC_ISR_RECALPF              RTC_ISR_RECALPF_Msk                       
4067
#define RTC_ISR_TAMP2F_Pos           (14U)                                     
4068
#define RTC_ISR_TAMP2F_Msk           (0x1UL << RTC_ISR_TAMP2F_Pos)              /*!< 0x00004000 */
4069
#define RTC_ISR_TAMP2F               RTC_ISR_TAMP2F_Msk                        
4070
#define RTC_ISR_TAMP1F_Pos           (13U)                                     
4071
#define RTC_ISR_TAMP1F_Msk           (0x1UL << RTC_ISR_TAMP1F_Pos)              /*!< 0x00002000 */
4072
#define RTC_ISR_TAMP1F               RTC_ISR_TAMP1F_Msk                        
4073
#define RTC_ISR_TSOVF_Pos            (12U)                                     
4074
#define RTC_ISR_TSOVF_Msk            (0x1UL << RTC_ISR_TSOVF_Pos)               /*!< 0x00001000 */
4075
#define RTC_ISR_TSOVF                RTC_ISR_TSOVF_Msk                         
4076
#define RTC_ISR_TSF_Pos              (11U)                                     
4077
#define RTC_ISR_TSF_Msk              (0x1UL << RTC_ISR_TSF_Pos)                 /*!< 0x00000800 */
4078
#define RTC_ISR_TSF                  RTC_ISR_TSF_Msk                           
4079
#define RTC_ISR_ALRAF_Pos            (8U)                                      
4080
#define RTC_ISR_ALRAF_Msk            (0x1UL << RTC_ISR_ALRAF_Pos)               /*!< 0x00000100 */
4081
#define RTC_ISR_ALRAF                RTC_ISR_ALRAF_Msk                         
4082
#define RTC_ISR_INIT_Pos             (7U)                                      
4083
#define RTC_ISR_INIT_Msk             (0x1UL << RTC_ISR_INIT_Pos)                /*!< 0x00000080 */
4084
#define RTC_ISR_INIT                 RTC_ISR_INIT_Msk                          
4085
#define RTC_ISR_INITF_Pos            (6U)                                      
4086
#define RTC_ISR_INITF_Msk            (0x1UL << RTC_ISR_INITF_Pos)               /*!< 0x00000040 */
4087
#define RTC_ISR_INITF                RTC_ISR_INITF_Msk                         
4088
#define RTC_ISR_RSF_Pos              (5U)                                      
4089
#define RTC_ISR_RSF_Msk              (0x1UL << RTC_ISR_RSF_Pos)                 /*!< 0x00000020 */
4090
#define RTC_ISR_RSF                  RTC_ISR_RSF_Msk                           
4091
#define RTC_ISR_INITS_Pos            (4U)                                      
4092
#define RTC_ISR_INITS_Msk            (0x1UL << RTC_ISR_INITS_Pos)               /*!< 0x00000010 */
4093
#define RTC_ISR_INITS                RTC_ISR_INITS_Msk                         
4094
#define RTC_ISR_SHPF_Pos             (3U)                                      
4095
#define RTC_ISR_SHPF_Msk             (0x1UL << RTC_ISR_SHPF_Pos)                /*!< 0x00000008 */
4096
#define RTC_ISR_SHPF                 RTC_ISR_SHPF_Msk                          
4097
#define RTC_ISR_ALRAWF_Pos           (0U)                                      
4098
#define RTC_ISR_ALRAWF_Msk           (0x1UL << RTC_ISR_ALRAWF_Pos)              /*!< 0x00000001 */
4099
#define RTC_ISR_ALRAWF               RTC_ISR_ALRAWF_Msk                        
4100
 
4101
/********************  Bits definition for RTC_PRER register  ****************/
4102
#define RTC_PRER_PREDIV_A_Pos        (16U)                                     
4103
#define RTC_PRER_PREDIV_A_Msk        (0x7FUL << RTC_PRER_PREDIV_A_Pos)          /*!< 0x007F0000 */
4104
#define RTC_PRER_PREDIV_A            RTC_PRER_PREDIV_A_Msk                     
4105
#define RTC_PRER_PREDIV_S_Pos        (0U)                                      
4106
#define RTC_PRER_PREDIV_S_Msk        (0x7FFFUL << RTC_PRER_PREDIV_S_Pos)        /*!< 0x00007FFF */
4107
#define RTC_PRER_PREDIV_S            RTC_PRER_PREDIV_S_Msk                     
4108
 
4109
/********************  Bits definition for RTC_ALRMAR register  **************/
4110
#define RTC_ALRMAR_MSK4_Pos          (31U)                                     
4111
#define RTC_ALRMAR_MSK4_Msk          (0x1UL << RTC_ALRMAR_MSK4_Pos)             /*!< 0x80000000 */
4112
#define RTC_ALRMAR_MSK4              RTC_ALRMAR_MSK4_Msk                       
4113
#define RTC_ALRMAR_WDSEL_Pos         (30U)                                     
4114
#define RTC_ALRMAR_WDSEL_Msk         (0x1UL << RTC_ALRMAR_WDSEL_Pos)            /*!< 0x40000000 */
4115
#define RTC_ALRMAR_WDSEL             RTC_ALRMAR_WDSEL_Msk                      
4116
#define RTC_ALRMAR_DT_Pos            (28U)                                     
4117
#define RTC_ALRMAR_DT_Msk            (0x3UL << RTC_ALRMAR_DT_Pos)               /*!< 0x30000000 */
4118
#define RTC_ALRMAR_DT                RTC_ALRMAR_DT_Msk                         
4119
#define RTC_ALRMAR_DT_0              (0x1UL << RTC_ALRMAR_DT_Pos)               /*!< 0x10000000 */
4120
#define RTC_ALRMAR_DT_1              (0x2UL << RTC_ALRMAR_DT_Pos)               /*!< 0x20000000 */
4121
#define RTC_ALRMAR_DU_Pos            (24U)                                     
4122
#define RTC_ALRMAR_DU_Msk            (0xFUL << RTC_ALRMAR_DU_Pos)               /*!< 0x0F000000 */
4123
#define RTC_ALRMAR_DU                RTC_ALRMAR_DU_Msk                         
4124
#define RTC_ALRMAR_DU_0              (0x1UL << RTC_ALRMAR_DU_Pos)               /*!< 0x01000000 */
4125
#define RTC_ALRMAR_DU_1              (0x2UL << RTC_ALRMAR_DU_Pos)               /*!< 0x02000000 */
4126
#define RTC_ALRMAR_DU_2              (0x4UL << RTC_ALRMAR_DU_Pos)               /*!< 0x04000000 */
4127
#define RTC_ALRMAR_DU_3              (0x8UL << RTC_ALRMAR_DU_Pos)               /*!< 0x08000000 */
4128
#define RTC_ALRMAR_MSK3_Pos          (23U)                                     
4129
#define RTC_ALRMAR_MSK3_Msk          (0x1UL << RTC_ALRMAR_MSK3_Pos)             /*!< 0x00800000 */
4130
#define RTC_ALRMAR_MSK3              RTC_ALRMAR_MSK3_Msk                       
4131
#define RTC_ALRMAR_PM_Pos            (22U)                                     
4132
#define RTC_ALRMAR_PM_Msk            (0x1UL << RTC_ALRMAR_PM_Pos)               /*!< 0x00400000 */
4133
#define RTC_ALRMAR_PM                RTC_ALRMAR_PM_Msk                         
4134
#define RTC_ALRMAR_HT_Pos            (20U)                                     
4135
#define RTC_ALRMAR_HT_Msk            (0x3UL << RTC_ALRMAR_HT_Pos)               /*!< 0x00300000 */
4136
#define RTC_ALRMAR_HT                RTC_ALRMAR_HT_Msk                         
4137
#define RTC_ALRMAR_HT_0              (0x1UL << RTC_ALRMAR_HT_Pos)               /*!< 0x00100000 */
4138
#define RTC_ALRMAR_HT_1              (0x2UL << RTC_ALRMAR_HT_Pos)               /*!< 0x00200000 */
4139
#define RTC_ALRMAR_HU_Pos            (16U)                                     
4140
#define RTC_ALRMAR_HU_Msk            (0xFUL << RTC_ALRMAR_HU_Pos)               /*!< 0x000F0000 */
4141
#define RTC_ALRMAR_HU                RTC_ALRMAR_HU_Msk                         
4142
#define RTC_ALRMAR_HU_0              (0x1UL << RTC_ALRMAR_HU_Pos)               /*!< 0x00010000 */
4143
#define RTC_ALRMAR_HU_1              (0x2UL << RTC_ALRMAR_HU_Pos)               /*!< 0x00020000 */
4144
#define RTC_ALRMAR_HU_2              (0x4UL << RTC_ALRMAR_HU_Pos)               /*!< 0x00040000 */
4145
#define RTC_ALRMAR_HU_3              (0x8UL << RTC_ALRMAR_HU_Pos)               /*!< 0x00080000 */
4146
#define RTC_ALRMAR_MSK2_Pos          (15U)                                     
4147
#define RTC_ALRMAR_MSK2_Msk          (0x1UL << RTC_ALRMAR_MSK2_Pos)             /*!< 0x00008000 */
4148
#define RTC_ALRMAR_MSK2              RTC_ALRMAR_MSK2_Msk                       
4149
#define RTC_ALRMAR_MNT_Pos           (12U)                                     
4150
#define RTC_ALRMAR_MNT_Msk           (0x7UL << RTC_ALRMAR_MNT_Pos)              /*!< 0x00007000 */
4151
#define RTC_ALRMAR_MNT               RTC_ALRMAR_MNT_Msk                        
4152
#define RTC_ALRMAR_MNT_0             (0x1UL << RTC_ALRMAR_MNT_Pos)              /*!< 0x00001000 */
4153
#define RTC_ALRMAR_MNT_1             (0x2UL << RTC_ALRMAR_MNT_Pos)              /*!< 0x00002000 */
4154
#define RTC_ALRMAR_MNT_2             (0x4UL << RTC_ALRMAR_MNT_Pos)              /*!< 0x00004000 */
4155
#define RTC_ALRMAR_MNU_Pos           (8U)                                      
4156
#define RTC_ALRMAR_MNU_Msk           (0xFUL << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000F00 */
4157
#define RTC_ALRMAR_MNU               RTC_ALRMAR_MNU_Msk                        
4158
#define RTC_ALRMAR_MNU_0             (0x1UL << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000100 */
4159
#define RTC_ALRMAR_MNU_1             (0x2UL << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000200 */
4160
#define RTC_ALRMAR_MNU_2             (0x4UL << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000400 */
4161
#define RTC_ALRMAR_MNU_3             (0x8UL << RTC_ALRMAR_MNU_Pos)              /*!< 0x00000800 */
4162
#define RTC_ALRMAR_MSK1_Pos          (7U)                                      
4163
#define RTC_ALRMAR_MSK1_Msk          (0x1UL << RTC_ALRMAR_MSK1_Pos)             /*!< 0x00000080 */
4164
#define RTC_ALRMAR_MSK1              RTC_ALRMAR_MSK1_Msk                       
4165
#define RTC_ALRMAR_ST_Pos            (4U)                                      
4166
#define RTC_ALRMAR_ST_Msk            (0x7UL << RTC_ALRMAR_ST_Pos)               /*!< 0x00000070 */
4167
#define RTC_ALRMAR_ST                RTC_ALRMAR_ST_Msk                         
4168
#define RTC_ALRMAR_ST_0              (0x1UL << RTC_ALRMAR_ST_Pos)               /*!< 0x00000010 */
4169
#define RTC_ALRMAR_ST_1              (0x2UL << RTC_ALRMAR_ST_Pos)               /*!< 0x00000020 */
4170
#define RTC_ALRMAR_ST_2              (0x4UL << RTC_ALRMAR_ST_Pos)               /*!< 0x00000040 */
4171
#define RTC_ALRMAR_SU_Pos            (0U)                                      
4172
#define RTC_ALRMAR_SU_Msk            (0xFUL << RTC_ALRMAR_SU_Pos)               /*!< 0x0000000F */
4173
#define RTC_ALRMAR_SU                RTC_ALRMAR_SU_Msk                         
4174
#define RTC_ALRMAR_SU_0              (0x1UL << RTC_ALRMAR_SU_Pos)               /*!< 0x00000001 */
4175
#define RTC_ALRMAR_SU_1              (0x2UL << RTC_ALRMAR_SU_Pos)               /*!< 0x00000002 */
4176
#define RTC_ALRMAR_SU_2              (0x4UL << RTC_ALRMAR_SU_Pos)               /*!< 0x00000004 */
4177
#define RTC_ALRMAR_SU_3              (0x8UL << RTC_ALRMAR_SU_Pos)               /*!< 0x00000008 */
4178
 
4179
/********************  Bits definition for RTC_WPR register  *****************/
4180
#define RTC_WPR_KEY_Pos              (0U)                                      
4181
#define RTC_WPR_KEY_Msk              (0xFFUL << RTC_WPR_KEY_Pos)                /*!< 0x000000FF */
4182
#define RTC_WPR_KEY                  RTC_WPR_KEY_Msk                           
4183
 
4184
/********************  Bits definition for RTC_SSR register  *****************/
4185
#define RTC_SSR_SS_Pos               (0U)                                      
4186
#define RTC_SSR_SS_Msk               (0xFFFFUL << RTC_SSR_SS_Pos)               /*!< 0x0000FFFF */
4187
#define RTC_SSR_SS                   RTC_SSR_SS_Msk                            
4188
 
4189
/********************  Bits definition for RTC_SHIFTR register  **************/
4190
#define RTC_SHIFTR_SUBFS_Pos         (0U)                                      
4191
#define RTC_SHIFTR_SUBFS_Msk         (0x7FFFUL << RTC_SHIFTR_SUBFS_Pos)         /*!< 0x00007FFF */
4192
#define RTC_SHIFTR_SUBFS             RTC_SHIFTR_SUBFS_Msk                      
4193
#define RTC_SHIFTR_ADD1S_Pos         (31U)                                     
4194
#define RTC_SHIFTR_ADD1S_Msk         (0x1UL << RTC_SHIFTR_ADD1S_Pos)            /*!< 0x80000000 */
4195
#define RTC_SHIFTR_ADD1S             RTC_SHIFTR_ADD1S_Msk                      
4196
 
4197
/********************  Bits definition for RTC_TSTR register  ****************/
4198
#define RTC_TSTR_PM_Pos              (22U)                                     
4199
#define RTC_TSTR_PM_Msk              (0x1UL << RTC_TSTR_PM_Pos)                 /*!< 0x00400000 */
4200
#define RTC_TSTR_PM                  RTC_TSTR_PM_Msk                           
4201
#define RTC_TSTR_HT_Pos              (20U)                                     
4202
#define RTC_TSTR_HT_Msk              (0x3UL << RTC_TSTR_HT_Pos)                 /*!< 0x00300000 */
4203
#define RTC_TSTR_HT                  RTC_TSTR_HT_Msk                           
4204
#define RTC_TSTR_HT_0                (0x1UL << RTC_TSTR_HT_Pos)                 /*!< 0x00100000 */
4205
#define RTC_TSTR_HT_1                (0x2UL << RTC_TSTR_HT_Pos)                 /*!< 0x00200000 */
4206
#define RTC_TSTR_HU_Pos              (16U)                                     
4207
#define RTC_TSTR_HU_Msk              (0xFUL << RTC_TSTR_HU_Pos)                 /*!< 0x000F0000 */
4208
#define RTC_TSTR_HU                  RTC_TSTR_HU_Msk                           
4209
#define RTC_TSTR_HU_0                (0x1UL << RTC_TSTR_HU_Pos)                 /*!< 0x00010000 */
4210
#define RTC_TSTR_HU_1                (0x2UL << RTC_TSTR_HU_Pos)                 /*!< 0x00020000 */
4211
#define RTC_TSTR_HU_2                (0x4UL << RTC_TSTR_HU_Pos)                 /*!< 0x00040000 */
4212
#define RTC_TSTR_HU_3                (0x8UL << RTC_TSTR_HU_Pos)                 /*!< 0x00080000 */
4213
#define RTC_TSTR_MNT_Pos             (12U)                                     
4214
#define RTC_TSTR_MNT_Msk             (0x7UL << RTC_TSTR_MNT_Pos)                /*!< 0x00007000 */
4215
#define RTC_TSTR_MNT                 RTC_TSTR_MNT_Msk                          
4216
#define RTC_TSTR_MNT_0               (0x1UL << RTC_TSTR_MNT_Pos)                /*!< 0x00001000 */
4217
#define RTC_TSTR_MNT_1               (0x2UL << RTC_TSTR_MNT_Pos)                /*!< 0x00002000 */
4218
#define RTC_TSTR_MNT_2               (0x4UL << RTC_TSTR_MNT_Pos)                /*!< 0x00004000 */
4219
#define RTC_TSTR_MNU_Pos             (8U)                                      
4220
#define RTC_TSTR_MNU_Msk             (0xFUL << RTC_TSTR_MNU_Pos)                /*!< 0x00000F00 */
4221
#define RTC_TSTR_MNU                 RTC_TSTR_MNU_Msk                          
4222
#define RTC_TSTR_MNU_0               (0x1UL << RTC_TSTR_MNU_Pos)                /*!< 0x00000100 */
4223
#define RTC_TSTR_MNU_1               (0x2UL << RTC_TSTR_MNU_Pos)                /*!< 0x00000200 */
4224
#define RTC_TSTR_MNU_2               (0x4UL << RTC_TSTR_MNU_Pos)                /*!< 0x00000400 */
4225
#define RTC_TSTR_MNU_3               (0x8UL << RTC_TSTR_MNU_Pos)                /*!< 0x00000800 */
4226
#define RTC_TSTR_ST_Pos              (4U)                                      
4227
#define RTC_TSTR_ST_Msk              (0x7UL << RTC_TSTR_ST_Pos)                 /*!< 0x00000070 */
4228
#define RTC_TSTR_ST                  RTC_TSTR_ST_Msk                           
4229
#define RTC_TSTR_ST_0                (0x1UL << RTC_TSTR_ST_Pos)                 /*!< 0x00000010 */
4230
#define RTC_TSTR_ST_1                (0x2UL << RTC_TSTR_ST_Pos)                 /*!< 0x00000020 */
4231
#define RTC_TSTR_ST_2                (0x4UL << RTC_TSTR_ST_Pos)                 /*!< 0x00000040 */
4232
#define RTC_TSTR_SU_Pos              (0U)                                      
4233
#define RTC_TSTR_SU_Msk              (0xFUL << RTC_TSTR_SU_Pos)                 /*!< 0x0000000F */
4234
#define RTC_TSTR_SU                  RTC_TSTR_SU_Msk                           
4235
#define RTC_TSTR_SU_0                (0x1UL << RTC_TSTR_SU_Pos)                 /*!< 0x00000001 */
4236
#define RTC_TSTR_SU_1                (0x2UL << RTC_TSTR_SU_Pos)                 /*!< 0x00000002 */
4237
#define RTC_TSTR_SU_2                (0x4UL << RTC_TSTR_SU_Pos)                 /*!< 0x00000004 */
4238
#define RTC_TSTR_SU_3                (0x8UL << RTC_TSTR_SU_Pos)                 /*!< 0x00000008 */
4239
 
4240
/********************  Bits definition for RTC_TSDR register  ****************/
4241
#define RTC_TSDR_WDU_Pos             (13U)                                     
4242
#define RTC_TSDR_WDU_Msk             (0x7UL << RTC_TSDR_WDU_Pos)                /*!< 0x0000E000 */
4243
#define RTC_TSDR_WDU                 RTC_TSDR_WDU_Msk                          
4244
#define RTC_TSDR_WDU_0               (0x1UL << RTC_TSDR_WDU_Pos)                /*!< 0x00002000 */
4245
#define RTC_TSDR_WDU_1               (0x2UL << RTC_TSDR_WDU_Pos)                /*!< 0x00004000 */
4246
#define RTC_TSDR_WDU_2               (0x4UL << RTC_TSDR_WDU_Pos)                /*!< 0x00008000 */
4247
#define RTC_TSDR_MT_Pos              (12U)                                     
4248
#define RTC_TSDR_MT_Msk              (0x1UL << RTC_TSDR_MT_Pos)                 /*!< 0x00001000 */
4249
#define RTC_TSDR_MT                  RTC_TSDR_MT_Msk                           
4250
#define RTC_TSDR_MU_Pos              (8U)                                      
4251
#define RTC_TSDR_MU_Msk              (0xFUL << RTC_TSDR_MU_Pos)                 /*!< 0x00000F00 */
4252
#define RTC_TSDR_MU                  RTC_TSDR_MU_Msk                           
4253
#define RTC_TSDR_MU_0                (0x1UL << RTC_TSDR_MU_Pos)                 /*!< 0x00000100 */
4254
#define RTC_TSDR_MU_1                (0x2UL << RTC_TSDR_MU_Pos)                 /*!< 0x00000200 */
4255
#define RTC_TSDR_MU_2                (0x4UL << RTC_TSDR_MU_Pos)                 /*!< 0x00000400 */
4256
#define RTC_TSDR_MU_3                (0x8UL << RTC_TSDR_MU_Pos)                 /*!< 0x00000800 */
4257
#define RTC_TSDR_DT_Pos              (4U)                                      
4258
#define RTC_TSDR_DT_Msk              (0x3UL << RTC_TSDR_DT_Pos)                 /*!< 0x00000030 */
4259
#define RTC_TSDR_DT                  RTC_TSDR_DT_Msk                           
4260
#define RTC_TSDR_DT_0                (0x1UL << RTC_TSDR_DT_Pos)                 /*!< 0x00000010 */
4261
#define RTC_TSDR_DT_1                (0x2UL << RTC_TSDR_DT_Pos)                 /*!< 0x00000020 */
4262
#define RTC_TSDR_DU_Pos              (0U)                                      
4263
#define RTC_TSDR_DU_Msk              (0xFUL << RTC_TSDR_DU_Pos)                 /*!< 0x0000000F */
4264
#define RTC_TSDR_DU                  RTC_TSDR_DU_Msk                           
4265
#define RTC_TSDR_DU_0                (0x1UL << RTC_TSDR_DU_Pos)                 /*!< 0x00000001 */
4266
#define RTC_TSDR_DU_1                (0x2UL << RTC_TSDR_DU_Pos)                 /*!< 0x00000002 */
4267
#define RTC_TSDR_DU_2                (0x4UL << RTC_TSDR_DU_Pos)                 /*!< 0x00000004 */
4268
#define RTC_TSDR_DU_3                (0x8UL << RTC_TSDR_DU_Pos)                 /*!< 0x00000008 */
4269
 
4270
/********************  Bits definition for RTC_TSSSR register  ***************/
4271
#define RTC_TSSSR_SS_Pos             (0U)                                      
4272
#define RTC_TSSSR_SS_Msk             (0xFFFFUL << RTC_TSSSR_SS_Pos)             /*!< 0x0000FFFF */
4273
#define RTC_TSSSR_SS                 RTC_TSSSR_SS_Msk                          
4274
 
4275
/********************  Bits definition for RTC_CALR register  ****************/
4276
#define RTC_CALR_CALP_Pos            (15U)                                     
4277
#define RTC_CALR_CALP_Msk            (0x1UL << RTC_CALR_CALP_Pos)               /*!< 0x00008000 */
4278
#define RTC_CALR_CALP                RTC_CALR_CALP_Msk                         
4279
#define RTC_CALR_CALW8_Pos           (14U)                                     
4280
#define RTC_CALR_CALW8_Msk           (0x1UL << RTC_CALR_CALW8_Pos)              /*!< 0x00004000 */
4281
#define RTC_CALR_CALW8               RTC_CALR_CALW8_Msk                        
4282
#define RTC_CALR_CALW16_Pos          (13U)                                     
4283
#define RTC_CALR_CALW16_Msk          (0x1UL << RTC_CALR_CALW16_Pos)             /*!< 0x00002000 */
4284
#define RTC_CALR_CALW16              RTC_CALR_CALW16_Msk                       
4285
#define RTC_CALR_CALM_Pos            (0U)                                      
4286
#define RTC_CALR_CALM_Msk            (0x1FFUL << RTC_CALR_CALM_Pos)             /*!< 0x000001FF */
4287
#define RTC_CALR_CALM                RTC_CALR_CALM_Msk                         
4288
#define RTC_CALR_CALM_0              (0x001UL << RTC_CALR_CALM_Pos)             /*!< 0x00000001 */
4289
#define RTC_CALR_CALM_1              (0x002UL << RTC_CALR_CALM_Pos)             /*!< 0x00000002 */
4290
#define RTC_CALR_CALM_2              (0x004UL << RTC_CALR_CALM_Pos)             /*!< 0x00000004 */
4291
#define RTC_CALR_CALM_3              (0x008UL << RTC_CALR_CALM_Pos)             /*!< 0x00000008 */
4292
#define RTC_CALR_CALM_4              (0x010UL << RTC_CALR_CALM_Pos)             /*!< 0x00000010 */
4293
#define RTC_CALR_CALM_5              (0x020UL << RTC_CALR_CALM_Pos)             /*!< 0x00000020 */
4294
#define RTC_CALR_CALM_6              (0x040UL << RTC_CALR_CALM_Pos)             /*!< 0x00000040 */
4295
#define RTC_CALR_CALM_7              (0x080UL << RTC_CALR_CALM_Pos)             /*!< 0x00000080 */
4296
#define RTC_CALR_CALM_8              (0x100UL << RTC_CALR_CALM_Pos)             /*!< 0x00000100 */
4297
 
4298
/********************  Bits definition for RTC_TAFCR register  ***************/
4299
#define RTC_TAFCR_PC15MODE_Pos       (23U)                                     
4300
#define RTC_TAFCR_PC15MODE_Msk       (0x1UL << RTC_TAFCR_PC15MODE_Pos)          /*!< 0x00800000 */
4301
#define RTC_TAFCR_PC15MODE           RTC_TAFCR_PC15MODE_Msk                    
4302
#define RTC_TAFCR_PC15VALUE_Pos      (22U)                                     
4303
#define RTC_TAFCR_PC15VALUE_Msk      (0x1UL << RTC_TAFCR_PC15VALUE_Pos)         /*!< 0x00400000 */
4304
#define RTC_TAFCR_PC15VALUE          RTC_TAFCR_PC15VALUE_Msk                   
4305
#define RTC_TAFCR_PC14MODE_Pos       (21U)                                     
4306
#define RTC_TAFCR_PC14MODE_Msk       (0x1UL << RTC_TAFCR_PC14MODE_Pos)          /*!< 0x00200000 */
4307
#define RTC_TAFCR_PC14MODE           RTC_TAFCR_PC14MODE_Msk                    
4308
#define RTC_TAFCR_PC14VALUE_Pos      (20U)                                     
4309
#define RTC_TAFCR_PC14VALUE_Msk      (0x1UL << RTC_TAFCR_PC14VALUE_Pos)         /*!< 0x00100000 */
4310
#define RTC_TAFCR_PC14VALUE          RTC_TAFCR_PC14VALUE_Msk                   
4311
#define RTC_TAFCR_PC13MODE_Pos       (19U)                                     
4312
#define RTC_TAFCR_PC13MODE_Msk       (0x1UL << RTC_TAFCR_PC13MODE_Pos)          /*!< 0x00080000 */
4313
#define RTC_TAFCR_PC13MODE           RTC_TAFCR_PC13MODE_Msk                    
4314
#define RTC_TAFCR_PC13VALUE_Pos      (18U)                                     
4315
#define RTC_TAFCR_PC13VALUE_Msk      (0x1UL << RTC_TAFCR_PC13VALUE_Pos)         /*!< 0x00040000 */
4316
#define RTC_TAFCR_PC13VALUE          RTC_TAFCR_PC13VALUE_Msk                   
4317
#define RTC_TAFCR_TAMPPUDIS_Pos      (15U)                                     
4318
#define RTC_TAFCR_TAMPPUDIS_Msk      (0x1UL << RTC_TAFCR_TAMPPUDIS_Pos)         /*!< 0x00008000 */
4319
#define RTC_TAFCR_TAMPPUDIS          RTC_TAFCR_TAMPPUDIS_Msk                   
4320
#define RTC_TAFCR_TAMPPRCH_Pos       (13U)                                     
4321
#define RTC_TAFCR_TAMPPRCH_Msk       (0x3UL << RTC_TAFCR_TAMPPRCH_Pos)          /*!< 0x00006000 */
4322
#define RTC_TAFCR_TAMPPRCH           RTC_TAFCR_TAMPPRCH_Msk                    
4323
#define RTC_TAFCR_TAMPPRCH_0         (0x1UL << RTC_TAFCR_TAMPPRCH_Pos)          /*!< 0x00002000 */
4324
#define RTC_TAFCR_TAMPPRCH_1         (0x2UL << RTC_TAFCR_TAMPPRCH_Pos)          /*!< 0x00004000 */
4325
#define RTC_TAFCR_TAMPFLT_Pos        (11U)                                     
4326
#define RTC_TAFCR_TAMPFLT_Msk        (0x3UL << RTC_TAFCR_TAMPFLT_Pos)           /*!< 0x00001800 */
4327
#define RTC_TAFCR_TAMPFLT            RTC_TAFCR_TAMPFLT_Msk                     
4328
#define RTC_TAFCR_TAMPFLT_0          (0x1UL << RTC_TAFCR_TAMPFLT_Pos)           /*!< 0x00000800 */
4329
#define RTC_TAFCR_TAMPFLT_1          (0x2UL << RTC_TAFCR_TAMPFLT_Pos)           /*!< 0x00001000 */
4330
#define RTC_TAFCR_TAMPFREQ_Pos       (8U)                                      
4331
#define RTC_TAFCR_TAMPFREQ_Msk       (0x7UL << RTC_TAFCR_TAMPFREQ_Pos)          /*!< 0x00000700 */
4332
#define RTC_TAFCR_TAMPFREQ           RTC_TAFCR_TAMPFREQ_Msk                    
4333
#define RTC_TAFCR_TAMPFREQ_0         (0x1UL << RTC_TAFCR_TAMPFREQ_Pos)          /*!< 0x00000100 */
4334
#define RTC_TAFCR_TAMPFREQ_1         (0x2UL << RTC_TAFCR_TAMPFREQ_Pos)          /*!< 0x00000200 */
4335
#define RTC_TAFCR_TAMPFREQ_2         (0x4UL << RTC_TAFCR_TAMPFREQ_Pos)          /*!< 0x00000400 */
4336
#define RTC_TAFCR_TAMPTS_Pos         (7U)                                      
4337
#define RTC_TAFCR_TAMPTS_Msk         (0x1UL << RTC_TAFCR_TAMPTS_Pos)            /*!< 0x00000080 */
4338
#define RTC_TAFCR_TAMPTS             RTC_TAFCR_TAMPTS_Msk                      
4339
#define RTC_TAFCR_TAMP2TRG_Pos       (4U)                                      
4340
#define RTC_TAFCR_TAMP2TRG_Msk       (0x1UL << RTC_TAFCR_TAMP2TRG_Pos)          /*!< 0x00000010 */
4341
#define RTC_TAFCR_TAMP2TRG           RTC_TAFCR_TAMP2TRG_Msk                    
4342
#define RTC_TAFCR_TAMP2E_Pos         (3U)                                      
4343
#define RTC_TAFCR_TAMP2E_Msk         (0x1UL << RTC_TAFCR_TAMP2E_Pos)            /*!< 0x00000008 */
4344
#define RTC_TAFCR_TAMP2E             RTC_TAFCR_TAMP2E_Msk                      
4345
#define RTC_TAFCR_TAMPIE_Pos         (2U)                                      
4346
#define RTC_TAFCR_TAMPIE_Msk         (0x1UL << RTC_TAFCR_TAMPIE_Pos)            /*!< 0x00000004 */
4347
#define RTC_TAFCR_TAMPIE             RTC_TAFCR_TAMPIE_Msk                      
4348
#define RTC_TAFCR_TAMP1TRG_Pos       (1U)                                      
4349
#define RTC_TAFCR_TAMP1TRG_Msk       (0x1UL << RTC_TAFCR_TAMP1TRG_Pos)          /*!< 0x00000002 */
4350
#define RTC_TAFCR_TAMP1TRG           RTC_TAFCR_TAMP1TRG_Msk                    
4351
#define RTC_TAFCR_TAMP1E_Pos         (0U)                                      
4352
#define RTC_TAFCR_TAMP1E_Msk         (0x1UL << RTC_TAFCR_TAMP1E_Pos)            /*!< 0x00000001 */
4353
#define RTC_TAFCR_TAMP1E             RTC_TAFCR_TAMP1E_Msk                      
4354
 
4355
/* Reference defines */
4356
#define RTC_TAFCR_ALARMOUTTYPE               RTC_TAFCR_PC13VALUE
4357
 
4358
/********************  Bits definition for RTC_ALRMASSR register  ************/
4359
#define RTC_ALRMASSR_MASKSS_Pos      (24U)                                     
4360
#define RTC_ALRMASSR_MASKSS_Msk      (0xFUL << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x0F000000 */
4361
#define RTC_ALRMASSR_MASKSS          RTC_ALRMASSR_MASKSS_Msk                   
4362
#define RTC_ALRMASSR_MASKSS_0        (0x1UL << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x01000000 */
4363
#define RTC_ALRMASSR_MASKSS_1        (0x2UL << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x02000000 */
4364
#define RTC_ALRMASSR_MASKSS_2        (0x4UL << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x04000000 */
4365
#define RTC_ALRMASSR_MASKSS_3        (0x8UL << RTC_ALRMASSR_MASKSS_Pos)         /*!< 0x08000000 */
4366
#define RTC_ALRMASSR_SS_Pos          (0U)                                      
4367
#define RTC_ALRMASSR_SS_Msk          (0x7FFFUL << RTC_ALRMASSR_SS_Pos)          /*!< 0x00007FFF */
4368
#define RTC_ALRMASSR_SS              RTC_ALRMASSR_SS_Msk                       
4369
 
4370
/********************  Bits definition for RTC_BKP0R register  ***************/
4371
#define RTC_BKP0R_Pos                (0U)                                      
4372
#define RTC_BKP0R_Msk                (0xFFFFFFFFUL << RTC_BKP0R_Pos)            /*!< 0xFFFFFFFF */
4373
#define RTC_BKP0R                    RTC_BKP0R_Msk                             
4374
 
4375
/********************  Bits definition for RTC_BKP1R register  ***************/
4376
#define RTC_BKP1R_Pos                (0U)                                      
4377
#define RTC_BKP1R_Msk                (0xFFFFFFFFUL << RTC_BKP1R_Pos)            /*!< 0xFFFFFFFF */
4378
#define RTC_BKP1R                    RTC_BKP1R_Msk                             
4379
 
4380
/********************  Bits definition for RTC_BKP2R register  ***************/
4381
#define RTC_BKP2R_Pos                (0U)                                      
4382
#define RTC_BKP2R_Msk                (0xFFFFFFFFUL << RTC_BKP2R_Pos)            /*!< 0xFFFFFFFF */
4383
#define RTC_BKP2R                    RTC_BKP2R_Msk                             
4384
 
4385
/********************  Bits definition for RTC_BKP3R register  ***************/
4386
#define RTC_BKP3R_Pos                (0U)                                      
4387
#define RTC_BKP3R_Msk                (0xFFFFFFFFUL << RTC_BKP3R_Pos)            /*!< 0xFFFFFFFF */
4388
#define RTC_BKP3R                    RTC_BKP3R_Msk                             
4389
 
4390
/********************  Bits definition for RTC_BKP4R register  ***************/
4391
#define RTC_BKP4R_Pos                (0U)                                      
4392
#define RTC_BKP4R_Msk                (0xFFFFFFFFUL << RTC_BKP4R_Pos)            /*!< 0xFFFFFFFF */
4393
#define RTC_BKP4R                    RTC_BKP4R_Msk                             
4394
 
4395
/******************** Number of backup registers ******************************/
4396
#define RTC_BKP_NUMBER                       0x00000005U
4397
 
4398
/*****************************************************************************/
4399
/*                                                                           */
4400
/*                        Serial Peripheral Interface (SPI)                  */
4401
/*                                                                           */
4402
/*****************************************************************************/
4403
 
4404
/*
4405
 * @brief Specific device feature definitions (not present on all devices in the STM32F0 serie)
4406
 */
4407
#define SPI_I2S_SUPPORT                       /*!< I2S support */
4408
 
4409
/*******************  Bit definition for SPI_CR1 register  *******************/
4410
#define SPI_CR1_CPHA_Pos            (0U)                                       
4411
#define SPI_CR1_CPHA_Msk            (0x1UL << SPI_CR1_CPHA_Pos)                 /*!< 0x00000001 */
4412
#define SPI_CR1_CPHA                SPI_CR1_CPHA_Msk                           /*!< Clock Phase */
4413
#define SPI_CR1_CPOL_Pos            (1U)                                       
4414
#define SPI_CR1_CPOL_Msk            (0x1UL << SPI_CR1_CPOL_Pos)                 /*!< 0x00000002 */
4415
#define SPI_CR1_CPOL                SPI_CR1_CPOL_Msk                           /*!< Clock Polarity */
4416
#define SPI_CR1_MSTR_Pos            (2U)                                       
4417
#define SPI_CR1_MSTR_Msk            (0x1UL << SPI_CR1_MSTR_Pos)                 /*!< 0x00000004 */
4418
#define SPI_CR1_MSTR                SPI_CR1_MSTR_Msk                           /*!< Master Selection */
4419
#define SPI_CR1_BR_Pos              (3U)                                       
4420
#define SPI_CR1_BR_Msk              (0x7UL << SPI_CR1_BR_Pos)                   /*!< 0x00000038 */
4421
#define SPI_CR1_BR                  SPI_CR1_BR_Msk                             /*!< BR[2:0] bits (Baud Rate Control) */
4422
#define SPI_CR1_BR_0                (0x1UL << SPI_CR1_BR_Pos)                   /*!< 0x00000008 */
4423
#define SPI_CR1_BR_1                (0x2UL << SPI_CR1_BR_Pos)                   /*!< 0x00000010 */
4424
#define SPI_CR1_BR_2                (0x4UL << SPI_CR1_BR_Pos)                   /*!< 0x00000020 */
4425
#define SPI_CR1_SPE_Pos             (6U)                                       
4426
#define SPI_CR1_SPE_Msk             (0x1UL << SPI_CR1_SPE_Pos)                  /*!< 0x00000040 */
4427
#define SPI_CR1_SPE                 SPI_CR1_SPE_Msk                            /*!< SPI Enable */
4428
#define SPI_CR1_LSBFIRST_Pos        (7U)                                       
4429
#define SPI_CR1_LSBFIRST_Msk        (0x1UL << SPI_CR1_LSBFIRST_Pos)             /*!< 0x00000080 */
4430
#define SPI_CR1_LSBFIRST            SPI_CR1_LSBFIRST_Msk                       /*!< Frame Format */
4431
#define SPI_CR1_SSI_Pos             (8U)                                       
4432
#define SPI_CR1_SSI_Msk             (0x1UL << SPI_CR1_SSI_Pos)                  /*!< 0x00000100 */
4433
#define SPI_CR1_SSI                 SPI_CR1_SSI_Msk                            /*!< Internal slave select */
4434
#define SPI_CR1_SSM_Pos             (9U)                                       
4435
#define SPI_CR1_SSM_Msk             (0x1UL << SPI_CR1_SSM_Pos)                  /*!< 0x00000200 */
4436
#define SPI_CR1_SSM                 SPI_CR1_SSM_Msk                            /*!< Software slave management */
4437
#define SPI_CR1_RXONLY_Pos          (10U)                                      
4438
#define SPI_CR1_RXONLY_Msk          (0x1UL << SPI_CR1_RXONLY_Pos)               /*!< 0x00000400 */
4439
#define SPI_CR1_RXONLY              SPI_CR1_RXONLY_Msk                         /*!< Receive only */
4440
#define SPI_CR1_CRCL_Pos            (11U)                                      
4441
#define SPI_CR1_CRCL_Msk            (0x1UL << SPI_CR1_CRCL_Pos)                 /*!< 0x00000800 */
4442
#define SPI_CR1_CRCL                SPI_CR1_CRCL_Msk                           /*!< CRC Length */
4443
#define SPI_CR1_CRCNEXT_Pos         (12U)                                      
4444
#define SPI_CR1_CRCNEXT_Msk         (0x1UL << SPI_CR1_CRCNEXT_Pos)              /*!< 0x00001000 */
4445
#define SPI_CR1_CRCNEXT             SPI_CR1_CRCNEXT_Msk                        /*!< Transmit CRC next */
4446
#define SPI_CR1_CRCEN_Pos           (13U)                                      
4447
#define SPI_CR1_CRCEN_Msk           (0x1UL << SPI_CR1_CRCEN_Pos)                /*!< 0x00002000 */
4448
#define SPI_CR1_CRCEN               SPI_CR1_CRCEN_Msk                          /*!< Hardware CRC calculation enable */
4449
#define SPI_CR1_BIDIOE_Pos          (14U)                                      
4450
#define SPI_CR1_BIDIOE_Msk          (0x1UL << SPI_CR1_BIDIOE_Pos)               /*!< 0x00004000 */
4451
#define SPI_CR1_BIDIOE              SPI_CR1_BIDIOE_Msk                         /*!< Output enable in bidirectional mode */
4452
#define SPI_CR1_BIDIMODE_Pos        (15U)                                      
4453
#define SPI_CR1_BIDIMODE_Msk        (0x1UL << SPI_CR1_BIDIMODE_Pos)             /*!< 0x00008000 */
4454
#define SPI_CR1_BIDIMODE            SPI_CR1_BIDIMODE_Msk                       /*!< Bidirectional data mode enable */
4455
 
4456
/*******************  Bit definition for SPI_CR2 register  *******************/
4457
#define SPI_CR2_RXDMAEN_Pos         (0U)                                       
4458
#define SPI_CR2_RXDMAEN_Msk         (0x1UL << SPI_CR2_RXDMAEN_Pos)              /*!< 0x00000001 */
4459
#define SPI_CR2_RXDMAEN             SPI_CR2_RXDMAEN_Msk                        /*!< Rx Buffer DMA Enable */
4460
#define SPI_CR2_TXDMAEN_Pos         (1U)                                       
4461
#define SPI_CR2_TXDMAEN_Msk         (0x1UL << SPI_CR2_TXDMAEN_Pos)              /*!< 0x00000002 */
4462
#define SPI_CR2_TXDMAEN             SPI_CR2_TXDMAEN_Msk                        /*!< Tx Buffer DMA Enable */
4463
#define SPI_CR2_SSOE_Pos            (2U)                                       
4464
#define SPI_CR2_SSOE_Msk            (0x1UL << SPI_CR2_SSOE_Pos)                 /*!< 0x00000004 */
4465
#define SPI_CR2_SSOE                SPI_CR2_SSOE_Msk                           /*!< SS Output Enable */
4466
#define SPI_CR2_NSSP_Pos            (3U)                                       
4467
#define SPI_CR2_NSSP_Msk            (0x1UL << SPI_CR2_NSSP_Pos)                 /*!< 0x00000008 */
4468
#define SPI_CR2_NSSP                SPI_CR2_NSSP_Msk                           /*!< NSS pulse management Enable */
4469
#define SPI_CR2_FRF_Pos             (4U)                                       
4470
#define SPI_CR2_FRF_Msk             (0x1UL << SPI_CR2_FRF_Pos)                  /*!< 0x00000010 */
4471
#define SPI_CR2_FRF                 SPI_CR2_FRF_Msk                            /*!< Frame Format Enable */
4472
#define SPI_CR2_ERRIE_Pos           (5U)                                       
4473
#define SPI_CR2_ERRIE_Msk           (0x1UL << SPI_CR2_ERRIE_Pos)                /*!< 0x00000020 */
4474
#define SPI_CR2_ERRIE               SPI_CR2_ERRIE_Msk                          /*!< Error Interrupt Enable */
4475
#define SPI_CR2_RXNEIE_Pos          (6U)                                       
4476
#define SPI_CR2_RXNEIE_Msk          (0x1UL << SPI_CR2_RXNEIE_Pos)               /*!< 0x00000040 */
4477
#define SPI_CR2_RXNEIE              SPI_CR2_RXNEIE_Msk                         /*!< RX buffer Not Empty Interrupt Enable */
4478
#define SPI_CR2_TXEIE_Pos           (7U)                                       
4479
#define SPI_CR2_TXEIE_Msk           (0x1UL << SPI_CR2_TXEIE_Pos)                /*!< 0x00000080 */
4480
#define SPI_CR2_TXEIE               SPI_CR2_TXEIE_Msk                          /*!< Tx buffer Empty Interrupt Enable */
4481
#define SPI_CR2_DS_Pos              (8U)                                       
4482
#define SPI_CR2_DS_Msk              (0xFUL << SPI_CR2_DS_Pos)                   /*!< 0x00000F00 */
4483
#define SPI_CR2_DS                  SPI_CR2_DS_Msk                             /*!< DS[3:0] Data Size */
4484
#define SPI_CR2_DS_0                (0x1UL << SPI_CR2_DS_Pos)                   /*!< 0x00000100 */
4485
#define SPI_CR2_DS_1                (0x2UL << SPI_CR2_DS_Pos)                   /*!< 0x00000200 */
4486
#define SPI_CR2_DS_2                (0x4UL << SPI_CR2_DS_Pos)                   /*!< 0x00000400 */
4487
#define SPI_CR2_DS_3                (0x8UL << SPI_CR2_DS_Pos)                   /*!< 0x00000800 */
4488
#define SPI_CR2_FRXTH_Pos           (12U)                                      
4489
#define SPI_CR2_FRXTH_Msk           (0x1UL << SPI_CR2_FRXTH_Pos)                /*!< 0x00001000 */
4490
#define SPI_CR2_FRXTH               SPI_CR2_FRXTH_Msk                          /*!< FIFO reception Threshold */
4491
#define SPI_CR2_LDMARX_Pos          (13U)                                      
4492
#define SPI_CR2_LDMARX_Msk          (0x1UL << SPI_CR2_LDMARX_Pos)               /*!< 0x00002000 */
4493
#define SPI_CR2_LDMARX              SPI_CR2_LDMARX_Msk                         /*!< Last DMA transfer for reception */
4494
#define SPI_CR2_LDMATX_Pos          (14U)                                      
4495
#define SPI_CR2_LDMATX_Msk          (0x1UL << SPI_CR2_LDMATX_Pos)               /*!< 0x00004000 */
4496
#define SPI_CR2_LDMATX              SPI_CR2_LDMATX_Msk                         /*!< Last DMA transfer for transmission */
4497
 
4498
/********************  Bit definition for SPI_SR register  *******************/
4499
#define SPI_SR_RXNE_Pos             (0U)                                       
4500
#define SPI_SR_RXNE_Msk             (0x1UL << SPI_SR_RXNE_Pos)                  /*!< 0x00000001 */
4501
#define SPI_SR_RXNE                 SPI_SR_RXNE_Msk                            /*!< Receive buffer Not Empty */
4502
#define SPI_SR_TXE_Pos              (1U)                                       
4503
#define SPI_SR_TXE_Msk              (0x1UL << SPI_SR_TXE_Pos)                   /*!< 0x00000002 */
4504
#define SPI_SR_TXE                  SPI_SR_TXE_Msk                             /*!< Transmit buffer Empty */
4505
#define SPI_SR_CHSIDE_Pos           (2U)                                       
4506
#define SPI_SR_CHSIDE_Msk           (0x1UL << SPI_SR_CHSIDE_Pos)                /*!< 0x00000004 */
4507
#define SPI_SR_CHSIDE               SPI_SR_CHSIDE_Msk                          /*!< Channel side */
4508
#define SPI_SR_UDR_Pos              (3U)                                       
4509
#define SPI_SR_UDR_Msk              (0x1UL << SPI_SR_UDR_Pos)                   /*!< 0x00000008 */
4510
#define SPI_SR_UDR                  SPI_SR_UDR_Msk                             /*!< Underrun flag */
4511
#define SPI_SR_CRCERR_Pos           (4U)                                       
4512
#define SPI_SR_CRCERR_Msk           (0x1UL << SPI_SR_CRCERR_Pos)                /*!< 0x00000010 */
4513
#define SPI_SR_CRCERR               SPI_SR_CRCERR_Msk                          /*!< CRC Error flag */
4514
#define SPI_SR_MODF_Pos             (5U)                                       
4515
#define SPI_SR_MODF_Msk             (0x1UL << SPI_SR_MODF_Pos)                  /*!< 0x00000020 */
4516
#define SPI_SR_MODF                 SPI_SR_MODF_Msk                            /*!< Mode fault */
4517
#define SPI_SR_OVR_Pos              (6U)                                       
4518
#define SPI_SR_OVR_Msk              (0x1UL << SPI_SR_OVR_Pos)                   /*!< 0x00000040 */
4519
#define SPI_SR_OVR                  SPI_SR_OVR_Msk                             /*!< Overrun flag */
4520
#define SPI_SR_BSY_Pos              (7U)                                       
4521
#define SPI_SR_BSY_Msk              (0x1UL << SPI_SR_BSY_Pos)                   /*!< 0x00000080 */
4522
#define SPI_SR_BSY                  SPI_SR_BSY_Msk                             /*!< Busy flag */
4523
#define SPI_SR_FRE_Pos              (8U)                                       
4524
#define SPI_SR_FRE_Msk              (0x1UL << SPI_SR_FRE_Pos)                   /*!< 0x00000100 */
4525
#define SPI_SR_FRE                  SPI_SR_FRE_Msk                             /*!< TI frame format error */
4526
#define SPI_SR_FRLVL_Pos            (9U)                                       
4527
#define SPI_SR_FRLVL_Msk            (0x3UL << SPI_SR_FRLVL_Pos)                 /*!< 0x00000600 */
4528
#define SPI_SR_FRLVL                SPI_SR_FRLVL_Msk                           /*!< FIFO Reception Level */
4529
#define SPI_SR_FRLVL_0              (0x1UL << SPI_SR_FRLVL_Pos)                 /*!< 0x00000200 */
4530
#define SPI_SR_FRLVL_1              (0x2UL << SPI_SR_FRLVL_Pos)                 /*!< 0x00000400 */
4531
#define SPI_SR_FTLVL_Pos            (11U)                                      
4532
#define SPI_SR_FTLVL_Msk            (0x3UL << SPI_SR_FTLVL_Pos)                 /*!< 0x00001800 */
4533
#define SPI_SR_FTLVL                SPI_SR_FTLVL_Msk                           /*!< FIFO Transmission Level */
4534
#define SPI_SR_FTLVL_0              (0x1UL << SPI_SR_FTLVL_Pos)                 /*!< 0x00000800 */
4535
#define SPI_SR_FTLVL_1              (0x2UL << SPI_SR_FTLVL_Pos)                 /*!< 0x00001000 */
4536
 
4537
/********************  Bit definition for SPI_DR register  *******************/
4538
#define SPI_DR_DR_Pos               (0U)                                       
4539
#define SPI_DR_DR_Msk               (0xFFFFFFFFUL << SPI_DR_DR_Pos)             /*!< 0xFFFFFFFF */
4540
#define SPI_DR_DR                   SPI_DR_DR_Msk                              /*!< Data Register */
4541
 
4542
/*******************  Bit definition for SPI_CRCPR register  *****************/
4543
#define SPI_CRCPR_CRCPOLY_Pos       (0U)                                       
4544
#define SPI_CRCPR_CRCPOLY_Msk       (0xFFFFFFFFUL << SPI_CRCPR_CRCPOLY_Pos)     /*!< 0xFFFFFFFF */
4545
#define SPI_CRCPR_CRCPOLY           SPI_CRCPR_CRCPOLY_Msk                      /*!< CRC polynomial register */
4546
 
4547
/******************  Bit definition for SPI_RXCRCR register  *****************/
4548
#define SPI_RXCRCR_RXCRC_Pos        (0U)                                       
4549
#define SPI_RXCRCR_RXCRC_Msk        (0xFFFFFFFFUL << SPI_RXCRCR_RXCRC_Pos)      /*!< 0xFFFFFFFF */
4550
#define SPI_RXCRCR_RXCRC            SPI_RXCRCR_RXCRC_Msk                       /*!< Rx CRC Register */
4551
 
4552
/******************  Bit definition for SPI_TXCRCR register  *****************/
4553
#define SPI_TXCRCR_TXCRC_Pos        (0U)                                       
4554
#define SPI_TXCRCR_TXCRC_Msk        (0xFFFFFFFFUL << SPI_TXCRCR_TXCRC_Pos)      /*!< 0xFFFFFFFF */
4555
#define SPI_TXCRCR_TXCRC            SPI_TXCRCR_TXCRC_Msk                       /*!< Tx CRC Register */
4556
 
4557
/******************  Bit definition for SPI_I2SCFGR register  ****************/
4558
#define SPI_I2SCFGR_CHLEN_Pos       (0U)                                       
4559
#define SPI_I2SCFGR_CHLEN_Msk       (0x1UL << SPI_I2SCFGR_CHLEN_Pos)            /*!< 0x00000001 */
4560
#define SPI_I2SCFGR_CHLEN           SPI_I2SCFGR_CHLEN_Msk                      /*!<Channel length (number of bits per audio channel) */
4561
#define SPI_I2SCFGR_DATLEN_Pos      (1U)                                       
4562
#define SPI_I2SCFGR_DATLEN_Msk      (0x3UL << SPI_I2SCFGR_DATLEN_Pos)           /*!< 0x00000006 */
4563
#define SPI_I2SCFGR_DATLEN          SPI_I2SCFGR_DATLEN_Msk                     /*!<DATLEN[1:0] bits (Data length to be transferred) */
4564
#define SPI_I2SCFGR_DATLEN_0        (0x1UL << SPI_I2SCFGR_DATLEN_Pos)           /*!< 0x00000002 */
4565
#define SPI_I2SCFGR_DATLEN_1        (0x2UL << SPI_I2SCFGR_DATLEN_Pos)           /*!< 0x00000004 */
4566
#define SPI_I2SCFGR_CKPOL_Pos       (3U)                                       
4567
#define SPI_I2SCFGR_CKPOL_Msk       (0x1UL << SPI_I2SCFGR_CKPOL_Pos)            /*!< 0x00000008 */
4568
#define SPI_I2SCFGR_CKPOL           SPI_I2SCFGR_CKPOL_Msk                      /*!<steady state clock polarity */
4569
#define SPI_I2SCFGR_I2SSTD_Pos      (4U)                                       
4570
#define SPI_I2SCFGR_I2SSTD_Msk      (0x3UL << SPI_I2SCFGR_I2SSTD_Pos)           /*!< 0x00000030 */
4571
#define SPI_I2SCFGR_I2SSTD          SPI_I2SCFGR_I2SSTD_Msk                     /*!<I2SSTD[1:0] bits (I2S standard selection) */
4572
#define SPI_I2SCFGR_I2SSTD_0        (0x1UL << SPI_I2SCFGR_I2SSTD_Pos)           /*!< 0x00000010 */
4573
#define SPI_I2SCFGR_I2SSTD_1        (0x2UL << SPI_I2SCFGR_I2SSTD_Pos)           /*!< 0x00000020 */
4574
#define SPI_I2SCFGR_PCMSYNC_Pos     (7U)                                       
4575
#define SPI_I2SCFGR_PCMSYNC_Msk     (0x1UL << SPI_I2SCFGR_PCMSYNC_Pos)          /*!< 0x00000080 */
4576
#define SPI_I2SCFGR_PCMSYNC         SPI_I2SCFGR_PCMSYNC_Msk                    /*!<PCM frame synchronization */
4577
#define SPI_I2SCFGR_I2SCFG_Pos      (8U)                                       
4578
#define SPI_I2SCFGR_I2SCFG_Msk      (0x3UL << SPI_I2SCFGR_I2SCFG_Pos)           /*!< 0x00000300 */
4579
#define SPI_I2SCFGR_I2SCFG          SPI_I2SCFGR_I2SCFG_Msk                     /*!<I2SCFG[1:0] bits (I2S configuration mode) */
4580
#define SPI_I2SCFGR_I2SCFG_0        (0x1UL << SPI_I2SCFGR_I2SCFG_Pos)           /*!< 0x00000100 */
4581
#define SPI_I2SCFGR_I2SCFG_1        (0x2UL << SPI_I2SCFGR_I2SCFG_Pos)           /*!< 0x00000200 */
4582
#define SPI_I2SCFGR_I2SE_Pos        (10U)                                      
4583
#define SPI_I2SCFGR_I2SE_Msk        (0x1UL << SPI_I2SCFGR_I2SE_Pos)             /*!< 0x00000400 */
4584
#define SPI_I2SCFGR_I2SE            SPI_I2SCFGR_I2SE_Msk                       /*!<I2S Enable */
4585
#define SPI_I2SCFGR_I2SMOD_Pos      (11U)                                      
4586
#define SPI_I2SCFGR_I2SMOD_Msk      (0x1UL << SPI_I2SCFGR_I2SMOD_Pos)           /*!< 0x00000800 */
4587
#define SPI_I2SCFGR_I2SMOD          SPI_I2SCFGR_I2SMOD_Msk                     /*!<I2S mode selection */
4588
 
4589
/******************  Bit definition for SPI_I2SPR register  ******************/
4590
#define SPI_I2SPR_I2SDIV_Pos        (0U)                                       
4591
#define SPI_I2SPR_I2SDIV_Msk        (0xFFUL << SPI_I2SPR_I2SDIV_Pos)            /*!< 0x000000FF */
4592
#define SPI_I2SPR_I2SDIV            SPI_I2SPR_I2SDIV_Msk                       /*!<I2S Linear prescaler */
4593
#define SPI_I2SPR_ODD_Pos           (8U)                                       
4594
#define SPI_I2SPR_ODD_Msk           (0x1UL << SPI_I2SPR_ODD_Pos)                /*!< 0x00000100 */
4595
#define SPI_I2SPR_ODD               SPI_I2SPR_ODD_Msk                          /*!<Odd factor for the prescaler */
4596
#define SPI_I2SPR_MCKOE_Pos         (9U)                                       
4597
#define SPI_I2SPR_MCKOE_Msk         (0x1UL << SPI_I2SPR_MCKOE_Pos)              /*!< 0x00000200 */
4598
#define SPI_I2SPR_MCKOE             SPI_I2SPR_MCKOE_Msk                        /*!<Master Clock Output Enable */
4599
 
4600
/*****************************************************************************/
4601
/*                                                                           */
4602
/*                       System Configuration (SYSCFG)                       */
4603
/*                                                                           */
4604
/*****************************************************************************/
4605
/*****************  Bit definition for SYSCFG_CFGR1 register  ****************/
4606
#define SYSCFG_CFGR1_MEM_MODE_Pos            (0U)                              
4607
#define SYSCFG_CFGR1_MEM_MODE_Msk            (0x3UL << SYSCFG_CFGR1_MEM_MODE_Pos) /*!< 0x00000003 */
4608
#define SYSCFG_CFGR1_MEM_MODE                SYSCFG_CFGR1_MEM_MODE_Msk           /*!< SYSCFG_Memory Remap Config */
4609
#define SYSCFG_CFGR1_MEM_MODE_0              (0x1UL << SYSCFG_CFGR1_MEM_MODE_Pos) /*!< 0x00000001 */
4610
#define SYSCFG_CFGR1_MEM_MODE_1              (0x2UL << SYSCFG_CFGR1_MEM_MODE_Pos) /*!< 0x00000002 */
4611
 
4612
#define SYSCFG_CFGR1_DMA_RMP_Pos             (8U)                              
4613
#define SYSCFG_CFGR1_DMA_RMP_Msk             (0x1FUL << SYSCFG_CFGR1_DMA_RMP_Pos) /*!< 0x00001F00 */
4614
#define SYSCFG_CFGR1_DMA_RMP                 SYSCFG_CFGR1_DMA_RMP_Msk          /*!< DMA remap mask */
4615
#define SYSCFG_CFGR1_ADC_DMA_RMP_Pos         (8U)                              
4616
#define SYSCFG_CFGR1_ADC_DMA_RMP_Msk         (0x1UL << SYSCFG_CFGR1_ADC_DMA_RMP_Pos) /*!< 0x00000100 */
4617
#define SYSCFG_CFGR1_ADC_DMA_RMP             SYSCFG_CFGR1_ADC_DMA_RMP_Msk      /*!< ADC DMA remap */
4618
#define SYSCFG_CFGR1_USART1TX_DMA_RMP_Pos    (9U)                              
4619
#define SYSCFG_CFGR1_USART1TX_DMA_RMP_Msk    (0x1UL << SYSCFG_CFGR1_USART1TX_DMA_RMP_Pos) /*!< 0x00000200 */
4620
#define SYSCFG_CFGR1_USART1TX_DMA_RMP        SYSCFG_CFGR1_USART1TX_DMA_RMP_Msk /*!< USART1 TX DMA remap */
4621
#define SYSCFG_CFGR1_USART1RX_DMA_RMP_Pos    (10U)                             
4622
#define SYSCFG_CFGR1_USART1RX_DMA_RMP_Msk    (0x1UL << SYSCFG_CFGR1_USART1RX_DMA_RMP_Pos) /*!< 0x00000400 */
4623
#define SYSCFG_CFGR1_USART1RX_DMA_RMP        SYSCFG_CFGR1_USART1RX_DMA_RMP_Msk /*!< USART1 RX DMA remap */
4624
#define SYSCFG_CFGR1_TIM16_DMA_RMP_Pos       (11U)                             
4625
#define SYSCFG_CFGR1_TIM16_DMA_RMP_Msk       (0x1UL << SYSCFG_CFGR1_TIM16_DMA_RMP_Pos) /*!< 0x00000800 */
4626
#define SYSCFG_CFGR1_TIM16_DMA_RMP           SYSCFG_CFGR1_TIM16_DMA_RMP_Msk    /*!< Timer 16 DMA remap */
4627
#define SYSCFG_CFGR1_TIM17_DMA_RMP_Pos       (12U)                             
4628
#define SYSCFG_CFGR1_TIM17_DMA_RMP_Msk       (0x1UL << SYSCFG_CFGR1_TIM17_DMA_RMP_Pos) /*!< 0x00001000 */
4629
#define SYSCFG_CFGR1_TIM17_DMA_RMP           SYSCFG_CFGR1_TIM17_DMA_RMP_Msk    /*!< Timer 17 DMA remap */
4630
 
4631
#define SYSCFG_CFGR1_I2C_FMP_PB6_Pos         (16U)                             
4632
#define SYSCFG_CFGR1_I2C_FMP_PB6_Msk         (0x1UL << SYSCFG_CFGR1_I2C_FMP_PB6_Pos) /*!< 0x00010000 */
4633
#define SYSCFG_CFGR1_I2C_FMP_PB6             SYSCFG_CFGR1_I2C_FMP_PB6_Msk      /*!< I2C PB6 Fast mode plus */
4634
#define SYSCFG_CFGR1_I2C_FMP_PB7_Pos         (17U)                             
4635
#define SYSCFG_CFGR1_I2C_FMP_PB7_Msk         (0x1UL << SYSCFG_CFGR1_I2C_FMP_PB7_Pos) /*!< 0x00020000 */
4636
#define SYSCFG_CFGR1_I2C_FMP_PB7             SYSCFG_CFGR1_I2C_FMP_PB7_Msk      /*!< I2C PB7 Fast mode plus */
4637
#define SYSCFG_CFGR1_I2C_FMP_PB8_Pos         (18U)                             
4638
#define SYSCFG_CFGR1_I2C_FMP_PB8_Msk         (0x1UL << SYSCFG_CFGR1_I2C_FMP_PB8_Pos) /*!< 0x00040000 */
4639
#define SYSCFG_CFGR1_I2C_FMP_PB8             SYSCFG_CFGR1_I2C_FMP_PB8_Msk      /*!< I2C PB8 Fast mode plus */
4640
#define SYSCFG_CFGR1_I2C_FMP_PB9_Pos         (19U)                             
4641
#define SYSCFG_CFGR1_I2C_FMP_PB9_Msk         (0x1UL << SYSCFG_CFGR1_I2C_FMP_PB9_Pos) /*!< 0x00080000 */
4642
#define SYSCFG_CFGR1_I2C_FMP_PB9             SYSCFG_CFGR1_I2C_FMP_PB9_Msk      /*!< I2C PB9 Fast mode plus */
4643
 
4644
/*****************  Bit definition for SYSCFG_EXTICR1 register  **************/
4645
#define SYSCFG_EXTICR1_EXTI0_Pos             (0U)                              
4646
#define SYSCFG_EXTICR1_EXTI0_Msk             (0xFUL << SYSCFG_EXTICR1_EXTI0_Pos) /*!< 0x0000000F */
4647
#define SYSCFG_EXTICR1_EXTI0                 SYSCFG_EXTICR1_EXTI0_Msk          /*!< EXTI 0 configuration */
4648
#define SYSCFG_EXTICR1_EXTI1_Pos             (4U)                              
4649
#define SYSCFG_EXTICR1_EXTI1_Msk             (0xFUL << SYSCFG_EXTICR1_EXTI1_Pos) /*!< 0x000000F0 */
4650
#define SYSCFG_EXTICR1_EXTI1                 SYSCFG_EXTICR1_EXTI1_Msk          /*!< EXTI 1 configuration */
4651
#define SYSCFG_EXTICR1_EXTI2_Pos             (8U)                              
4652
#define SYSCFG_EXTICR1_EXTI2_Msk             (0xFUL << SYSCFG_EXTICR1_EXTI2_Pos) /*!< 0x00000F00 */
4653
#define SYSCFG_EXTICR1_EXTI2                 SYSCFG_EXTICR1_EXTI2_Msk          /*!< EXTI 2 configuration */
4654
#define SYSCFG_EXTICR1_EXTI3_Pos             (12U)                             
4655
#define SYSCFG_EXTICR1_EXTI3_Msk             (0xFUL << SYSCFG_EXTICR1_EXTI3_Pos) /*!< 0x0000F000 */
4656
#define SYSCFG_EXTICR1_EXTI3                 SYSCFG_EXTICR1_EXTI3_Msk          /*!< EXTI 3 configuration */
4657
 
4658
/**
4659
  * @brief  EXTI0 configuration
4660
  */
4661
#define SYSCFG_EXTICR1_EXTI0_PA              (0x00000000U)                     /*!< PA[0] pin */
4662
#define SYSCFG_EXTICR1_EXTI0_PB              (0x00000001U)                     /*!< PB[0] pin */
4663
#define SYSCFG_EXTICR1_EXTI0_PC              (0x00000002U)                     /*!< PC[0] pin */
4664
#define SYSCFG_EXTICR1_EXTI0_PD              (0x00000003U)                     /*!< PD[0] pin */
4665
#define SYSCFG_EXTICR1_EXTI0_PF              (0x00000005U)                     /*!< PF[0] pin */
4666
 
4667
/**
4668
  * @brief  EXTI1 configuration  
4669
  */
4670
#define SYSCFG_EXTICR1_EXTI1_PA              (0x00000000U)                     /*!< PA[1] pin */
4671
#define SYSCFG_EXTICR1_EXTI1_PB              (0x00000010U)                     /*!< PB[1] pin */
4672
#define SYSCFG_EXTICR1_EXTI1_PC              (0x00000020U)                     /*!< PC[1] pin */
4673
#define SYSCFG_EXTICR1_EXTI1_PD              (0x00000030U)                     /*!< PD[1] pin */
4674
#define SYSCFG_EXTICR1_EXTI1_PF              (0x00000050U)                     /*!< PF[1] pin */
4675
 
4676
/**
4677
  * @brief  EXTI2 configuration  
4678
  */
4679
#define SYSCFG_EXTICR1_EXTI2_PA              (0x00000000U)                     /*!< PA[2] pin */
4680
#define SYSCFG_EXTICR1_EXTI2_PB              (0x00000100U)                     /*!< PB[2] pin */
4681
#define SYSCFG_EXTICR1_EXTI2_PC              (0x00000200U)                     /*!< PC[2] pin */
4682
#define SYSCFG_EXTICR1_EXTI2_PD              (0x00000300U)                     /*!< PD[2] pin */
4683
#define SYSCFG_EXTICR1_EXTI2_PF              (0x00000500U)                     /*!< PF[2] pin */
4684
 
4685
/**
4686
  * @brief  EXTI3 configuration  
4687
  */
4688
#define SYSCFG_EXTICR1_EXTI3_PA              (0x00000000U)                     /*!< PA[3] pin */
4689
#define SYSCFG_EXTICR1_EXTI3_PB              (0x00001000U)                     /*!< PB[3] pin */
4690
#define SYSCFG_EXTICR1_EXTI3_PC              (0x00002000U)                     /*!< PC[3] pin */
4691
#define SYSCFG_EXTICR1_EXTI3_PD              (0x00003000U)                     /*!< PD[3] pin */
4692
#define SYSCFG_EXTICR1_EXTI3_PF              (0x00005000U)                     /*!< PF[3] pin */
4693
 
4694
/*****************  Bit definition for SYSCFG_EXTICR2 register  **************/
4695
#define SYSCFG_EXTICR2_EXTI4_Pos             (0U)                              
4696
#define SYSCFG_EXTICR2_EXTI4_Msk             (0xFUL << SYSCFG_EXTICR2_EXTI4_Pos) /*!< 0x0000000F */
4697
#define SYSCFG_EXTICR2_EXTI4                 SYSCFG_EXTICR2_EXTI4_Msk          /*!< EXTI 4 configuration */
4698
#define SYSCFG_EXTICR2_EXTI5_Pos             (4U)                              
4699
#define SYSCFG_EXTICR2_EXTI5_Msk             (0xFUL << SYSCFG_EXTICR2_EXTI5_Pos) /*!< 0x000000F0 */
4700
#define SYSCFG_EXTICR2_EXTI5                 SYSCFG_EXTICR2_EXTI5_Msk          /*!< EXTI 5 configuration */
4701
#define SYSCFG_EXTICR2_EXTI6_Pos             (8U)                              
4702
#define SYSCFG_EXTICR2_EXTI6_Msk             (0xFUL << SYSCFG_EXTICR2_EXTI6_Pos) /*!< 0x00000F00 */
4703
#define SYSCFG_EXTICR2_EXTI6                 SYSCFG_EXTICR2_EXTI6_Msk          /*!< EXTI 6 configuration */
4704
#define SYSCFG_EXTICR2_EXTI7_Pos             (12U)                             
4705
#define SYSCFG_EXTICR2_EXTI7_Msk             (0xFUL << SYSCFG_EXTICR2_EXTI7_Pos) /*!< 0x0000F000 */
4706
#define SYSCFG_EXTICR2_EXTI7                 SYSCFG_EXTICR2_EXTI7_Msk          /*!< EXTI 7 configuration */
4707
 
4708
/**
4709
  * @brief  EXTI4 configuration  
4710
  */
4711
#define SYSCFG_EXTICR2_EXTI4_PA              (0x00000000U)                     /*!< PA[4] pin */
4712
#define SYSCFG_EXTICR2_EXTI4_PB              (0x00000001U)                     /*!< PB[4] pin */
4713
#define SYSCFG_EXTICR2_EXTI4_PC              (0x00000002U)                     /*!< PC[4] pin */
4714
#define SYSCFG_EXTICR2_EXTI4_PD              (0x00000003U)                     /*!< PD[4] pin */
4715
#define SYSCFG_EXTICR2_EXTI4_PF              (0x00000005U)                     /*!< PF[4] pin */
4716
 
4717
/**
4718
  * @brief  EXTI5 configuration  
4719
  */
4720
#define SYSCFG_EXTICR2_EXTI5_PA              (0x00000000U)                     /*!< PA[5] pin */
4721
#define SYSCFG_EXTICR2_EXTI5_PB              (0x00000010U)                     /*!< PB[5] pin */
4722
#define SYSCFG_EXTICR2_EXTI5_PC              (0x00000020U)                     /*!< PC[5] pin */
4723
#define SYSCFG_EXTICR2_EXTI5_PD              (0x00000030U)                     /*!< PD[5] pin */
4724
#define SYSCFG_EXTICR2_EXTI5_PF              (0x00000050U)                     /*!< PF[5] pin */
4725
 
4726
/**
4727
  * @brief  EXTI6 configuration  
4728
  */
4729
#define SYSCFG_EXTICR2_EXTI6_PA              (0x00000000U)                     /*!< PA[6] pin */
4730
#define SYSCFG_EXTICR2_EXTI6_PB              (0x00000100U)                     /*!< PB[6] pin */
4731
#define SYSCFG_EXTICR2_EXTI6_PC              (0x00000200U)                     /*!< PC[6] pin */
4732
#define SYSCFG_EXTICR2_EXTI6_PD              (0x00000300U)                     /*!< PD[6] pin */
4733
#define SYSCFG_EXTICR2_EXTI6_PF              (0x00000500U)                     /*!< PF[6] pin */
4734
 
4735
/**
4736
  * @brief  EXTI7 configuration  
4737
  */
4738
#define SYSCFG_EXTICR2_EXTI7_PA              (0x00000000U)                     /*!< PA[7] pin */
4739
#define SYSCFG_EXTICR2_EXTI7_PB              (0x00001000U)                     /*!< PB[7] pin */
4740
#define SYSCFG_EXTICR2_EXTI7_PC              (0x00002000U)                     /*!< PC[7] pin */
4741
#define SYSCFG_EXTICR2_EXTI7_PD              (0x00003000U)                     /*!< PD[7] pin */
4742
#define SYSCFG_EXTICR2_EXTI7_PF              (0x00005000U)                     /*!< PF[7] pin */
4743
 
4744
/*****************  Bit definition for SYSCFG_EXTICR3 register  **************/
4745
#define SYSCFG_EXTICR3_EXTI8_Pos             (0U)                              
4746
#define SYSCFG_EXTICR3_EXTI8_Msk             (0xFUL << SYSCFG_EXTICR3_EXTI8_Pos) /*!< 0x0000000F */
4747
#define SYSCFG_EXTICR3_EXTI8                 SYSCFG_EXTICR3_EXTI8_Msk          /*!< EXTI 8 configuration */
4748
#define SYSCFG_EXTICR3_EXTI9_Pos             (4U)                              
4749
#define SYSCFG_EXTICR3_EXTI9_Msk             (0xFUL << SYSCFG_EXTICR3_EXTI9_Pos) /*!< 0x000000F0 */
4750
#define SYSCFG_EXTICR3_EXTI9                 SYSCFG_EXTICR3_EXTI9_Msk          /*!< EXTI 9 configuration */
4751
#define SYSCFG_EXTICR3_EXTI10_Pos            (8U)                              
4752
#define SYSCFG_EXTICR3_EXTI10_Msk            (0xFUL << SYSCFG_EXTICR3_EXTI10_Pos) /*!< 0x00000F00 */
4753
#define SYSCFG_EXTICR3_EXTI10                SYSCFG_EXTICR3_EXTI10_Msk         /*!< EXTI 10 configuration */
4754
#define SYSCFG_EXTICR3_EXTI11_Pos            (12U)                             
4755
#define SYSCFG_EXTICR3_EXTI11_Msk            (0xFUL << SYSCFG_EXTICR3_EXTI11_Pos) /*!< 0x0000F000 */
4756
#define SYSCFG_EXTICR3_EXTI11                SYSCFG_EXTICR3_EXTI11_Msk         /*!< EXTI 11 configuration */
4757
 
4758
/**
4759
  * @brief  EXTI8 configuration  
4760
  */
4761
#define SYSCFG_EXTICR3_EXTI8_PA              (0x00000000U)                     /*!< PA[8] pin */
4762
#define SYSCFG_EXTICR3_EXTI8_PB              (0x00000001U)                     /*!< PB[8] pin */
4763
#define SYSCFG_EXTICR3_EXTI8_PC              (0x00000002U)                     /*!< PC[8] pin */
4764
#define SYSCFG_EXTICR3_EXTI8_PD              (0x00000003U)                     /*!< PD[8] pin */
4765
#define SYSCFG_EXTICR3_EXTI8_PF              (0x00000005U)                     /*!< PF[8] pin */
4766
 
4767
 
4768
/**
4769
  * @brief  EXTI9 configuration  
4770
  */
4771
#define SYSCFG_EXTICR3_EXTI9_PA              (0x00000000U)                     /*!< PA[9] pin */
4772
#define SYSCFG_EXTICR3_EXTI9_PB              (0x00000010U)                     /*!< PB[9] pin */
4773
#define SYSCFG_EXTICR3_EXTI9_PC              (0x00000020U)                     /*!< PC[9] pin */
4774
#define SYSCFG_EXTICR3_EXTI9_PD              (0x00000030U)                     /*!< PD[9] pin */
4775
#define SYSCFG_EXTICR3_EXTI9_PF              (0x00000050U)                     /*!< PF[9] pin */
4776
 
4777
/**
4778
  * @brief  EXTI10 configuration  
4779
  */
4780
#define SYSCFG_EXTICR3_EXTI10_PA             (0x00000000U)                     /*!< PA[10] pin */
4781
#define SYSCFG_EXTICR3_EXTI10_PB             (0x00000100U)                     /*!< PB[10] pin */
4782
#define SYSCFG_EXTICR3_EXTI10_PC             (0x00000200U)                     /*!< PC[10] pin */
4783
#define SYSCFG_EXTICR3_EXTI10_PD             (0x00000300U)                     /*!< PD[10] pin */
4784
#define SYSCFG_EXTICR3_EXTI10_PF             (0x00000500U)                     /*!< PF[10] pin */
4785
 
4786
/**
4787
  * @brief  EXTI11 configuration  
4788
  */
4789
#define SYSCFG_EXTICR3_EXTI11_PA             (0x00000000U)                     /*!< PA[11] pin */
4790
#define SYSCFG_EXTICR3_EXTI11_PB             (0x00001000U)                     /*!< PB[11] pin */
4791
#define SYSCFG_EXTICR3_EXTI11_PC             (0x00002000U)                     /*!< PC[11] pin */
4792
#define SYSCFG_EXTICR3_EXTI11_PD             (0x00003000U)                     /*!< PD[11] pin */
4793
#define SYSCFG_EXTICR3_EXTI11_PF             (0x00005000U)                     /*!< PF[11] pin */
4794
 
4795
/*****************  Bit definition for SYSCFG_EXTICR4 register  **************/
4796
#define SYSCFG_EXTICR4_EXTI12_Pos            (0U)                              
4797
#define SYSCFG_EXTICR4_EXTI12_Msk            (0xFUL << SYSCFG_EXTICR4_EXTI12_Pos) /*!< 0x0000000F */
4798
#define SYSCFG_EXTICR4_EXTI12                SYSCFG_EXTICR4_EXTI12_Msk         /*!< EXTI 12 configuration */
4799
#define SYSCFG_EXTICR4_EXTI13_Pos            (4U)                              
4800
#define SYSCFG_EXTICR4_EXTI13_Msk            (0xFUL << SYSCFG_EXTICR4_EXTI13_Pos) /*!< 0x000000F0 */
4801
#define SYSCFG_EXTICR4_EXTI13                SYSCFG_EXTICR4_EXTI13_Msk         /*!< EXTI 13 configuration */
4802
#define SYSCFG_EXTICR4_EXTI14_Pos            (8U)                              
4803
#define SYSCFG_EXTICR4_EXTI14_Msk            (0xFUL << SYSCFG_EXTICR4_EXTI14_Pos) /*!< 0x00000F00 */
4804
#define SYSCFG_EXTICR4_EXTI14                SYSCFG_EXTICR4_EXTI14_Msk         /*!< EXTI 14 configuration */
4805
#define SYSCFG_EXTICR4_EXTI15_Pos            (12U)                             
4806
#define SYSCFG_EXTICR4_EXTI15_Msk            (0xFUL << SYSCFG_EXTICR4_EXTI15_Pos) /*!< 0x0000F000 */
4807
#define SYSCFG_EXTICR4_EXTI15                SYSCFG_EXTICR4_EXTI15_Msk         /*!< EXTI 15 configuration */
4808
 
4809
/**
4810
  * @brief  EXTI12 configuration  
4811
  */
4812
#define SYSCFG_EXTICR4_EXTI12_PA             (0x00000000U)                     /*!< PA[12] pin */
4813
#define SYSCFG_EXTICR4_EXTI12_PB             (0x00000001U)                     /*!< PB[12] pin */
4814
#define SYSCFG_EXTICR4_EXTI12_PC             (0x00000002U)                     /*!< PC[12] pin */
4815
#define SYSCFG_EXTICR4_EXTI12_PD             (0x00000003U)                     /*!< PD[12] pin */
4816
#define SYSCFG_EXTICR4_EXTI12_PF             (0x00000005U)                     /*!< PF[12] pin */
4817
 
4818
/**
4819
  * @brief  EXTI13 configuration  
4820
  */
4821
#define SYSCFG_EXTICR4_EXTI13_PA             (0x00000000U)                     /*!< PA[13] pin */
4822
#define SYSCFG_EXTICR4_EXTI13_PB             (0x00000010U)                     /*!< PB[13] pin */
4823
#define SYSCFG_EXTICR4_EXTI13_PC             (0x00000020U)                     /*!< PC[13] pin */
4824
#define SYSCFG_EXTICR4_EXTI13_PD             (0x00000030U)                     /*!< PD[13] pin */
4825
#define SYSCFG_EXTICR4_EXTI13_PF             (0x00000050U)                     /*!< PF[13] pin */
4826
 
4827
/**
4828
  * @brief  EXTI14 configuration  
4829
  */
4830
#define SYSCFG_EXTICR4_EXTI14_PA             (0x00000000U)                     /*!< PA[14] pin */
4831
#define SYSCFG_EXTICR4_EXTI14_PB             (0x00000100U)                     /*!< PB[14] pin */
4832
#define SYSCFG_EXTICR4_EXTI14_PC             (0x00000200U)                     /*!< PC[14] pin */
4833
#define SYSCFG_EXTICR4_EXTI14_PD             (0x00000300U)                     /*!< PD[14] pin */
4834
#define SYSCFG_EXTICR4_EXTI14_PF             (0x00000500U)                     /*!< PF[14] pin */
4835
 
4836
/**
4837
  * @brief  EXTI15 configuration  
4838
  */
4839
#define SYSCFG_EXTICR4_EXTI15_PA             (0x00000000U)                     /*!< PA[15] pin */
4840
#define SYSCFG_EXTICR4_EXTI15_PB             (0x00001000U)                     /*!< PB[15] pin */
4841
#define SYSCFG_EXTICR4_EXTI15_PC             (0x00002000U)                     /*!< PC[15] pin */
4842
#define SYSCFG_EXTICR4_EXTI15_PD             (0x00003000U)                     /*!< PD[15] pin */
4843
#define SYSCFG_EXTICR4_EXTI15_PF             (0x00005000U)                     /*!< PF[15] pin */
4844
 
4845
/*****************  Bit definition for SYSCFG_CFGR2 register  ****************/
4846
#define SYSCFG_CFGR2_LOCKUP_LOCK_Pos         (0U)                              
4847
#define SYSCFG_CFGR2_LOCKUP_LOCK_Msk         (0x1UL << SYSCFG_CFGR2_LOCKUP_LOCK_Pos) /*!< 0x00000001 */
4848
#define SYSCFG_CFGR2_LOCKUP_LOCK             SYSCFG_CFGR2_LOCKUP_LOCK_Msk      /*!< Enables and locks the LOCKUP (Hardfault) output of CortexM0 with Break Input of TIMER1 */
4849
#define SYSCFG_CFGR2_SRAM_PARITY_LOCK_Pos    (1U)                              
4850
#define SYSCFG_CFGR2_SRAM_PARITY_LOCK_Msk    (0x1UL << SYSCFG_CFGR2_SRAM_PARITY_LOCK_Pos) /*!< 0x00000002 */
4851
#define SYSCFG_CFGR2_SRAM_PARITY_LOCK        SYSCFG_CFGR2_SRAM_PARITY_LOCK_Msk /*!< Enables and locks the SRAM_PARITY error signal with Break Input of TIMER1 */
4852
#define SYSCFG_CFGR2_PVD_LOCK_Pos            (2U)                              
4853
#define SYSCFG_CFGR2_PVD_LOCK_Msk            (0x1UL << SYSCFG_CFGR2_PVD_LOCK_Pos) /*!< 0x00000004 */
4854
#define SYSCFG_CFGR2_PVD_LOCK                SYSCFG_CFGR2_PVD_LOCK_Msk         /*!< Enables and locks the PVD connection with Timer1 Break Input and also the PVD_EN and PVDSEL[2:0] bits of the Power Control Interface */
4855
#define SYSCFG_CFGR2_SRAM_PEF_Pos            (8U)                              
4856
#define SYSCFG_CFGR2_SRAM_PEF_Msk            (0x1UL << SYSCFG_CFGR2_SRAM_PEF_Pos) /*!< 0x00000100 */
4857
#define SYSCFG_CFGR2_SRAM_PEF                SYSCFG_CFGR2_SRAM_PEF_Msk         /*!< SRAM Parity error flag */
4858
#define SYSCFG_CFGR2_SRAM_PE                 SYSCFG_CFGR2_SRAM_PEF  /*!< SRAM Parity error flag (define maintained for legacy purpose) */
4859
 
4860
/*****************************************************************************/
4861
/*                                                                           */
4862
/*                               Timers (TIM)                                */
4863
/*                                                                           */
4864
/*****************************************************************************/
4865
/*******************  Bit definition for TIM_CR1 register  *******************/
4866
#define TIM_CR1_CEN_Pos           (0U)                                         
4867
#define TIM_CR1_CEN_Msk           (0x1UL << TIM_CR1_CEN_Pos)                    /*!< 0x00000001 */
4868
#define TIM_CR1_CEN               TIM_CR1_CEN_Msk                              /*!<Counter enable */
4869
#define TIM_CR1_UDIS_Pos          (1U)                                         
4870
#define TIM_CR1_UDIS_Msk          (0x1UL << TIM_CR1_UDIS_Pos)                   /*!< 0x00000002 */
4871
#define TIM_CR1_UDIS              TIM_CR1_UDIS_Msk                             /*!<Update disable */
4872
#define TIM_CR1_URS_Pos           (2U)                                         
4873
#define TIM_CR1_URS_Msk           (0x1UL << TIM_CR1_URS_Pos)                    /*!< 0x00000004 */
4874
#define TIM_CR1_URS               TIM_CR1_URS_Msk                              /*!<Update request source */
4875
#define TIM_CR1_OPM_Pos           (3U)                                         
4876
#define TIM_CR1_OPM_Msk           (0x1UL << TIM_CR1_OPM_Pos)                    /*!< 0x00000008 */
4877
#define TIM_CR1_OPM               TIM_CR1_OPM_Msk                              /*!<One pulse mode */
4878
#define TIM_CR1_DIR_Pos           (4U)                                         
4879
#define TIM_CR1_DIR_Msk           (0x1UL << TIM_CR1_DIR_Pos)                    /*!< 0x00000010 */
4880
#define TIM_CR1_DIR               TIM_CR1_DIR_Msk                              /*!<Direction */
4881
 
4882
#define TIM_CR1_CMS_Pos           (5U)                                         
4883
#define TIM_CR1_CMS_Msk           (0x3UL << TIM_CR1_CMS_Pos)                    /*!< 0x00000060 */
4884
#define TIM_CR1_CMS               TIM_CR1_CMS_Msk                              /*!<CMS[1:0] bits (Center-aligned mode selection) */
4885
#define TIM_CR1_CMS_0             (0x1UL << TIM_CR1_CMS_Pos)                    /*!< 0x00000020 */
4886
#define TIM_CR1_CMS_1             (0x2UL << TIM_CR1_CMS_Pos)                    /*!< 0x00000040 */
4887
 
4888
#define TIM_CR1_ARPE_Pos          (7U)                                         
4889
#define TIM_CR1_ARPE_Msk          (0x1UL << TIM_CR1_ARPE_Pos)                   /*!< 0x00000080 */
4890
#define TIM_CR1_ARPE              TIM_CR1_ARPE_Msk                             /*!<Auto-reload preload enable */
4891
 
4892
#define TIM_CR1_CKD_Pos           (8U)                                         
4893
#define TIM_CR1_CKD_Msk           (0x3UL << TIM_CR1_CKD_Pos)                    /*!< 0x00000300 */
4894
#define TIM_CR1_CKD               TIM_CR1_CKD_Msk                              /*!<CKD[1:0] bits (clock division) */
4895
#define TIM_CR1_CKD_0             (0x1UL << TIM_CR1_CKD_Pos)                    /*!< 0x00000100 */
4896
#define TIM_CR1_CKD_1             (0x2UL << TIM_CR1_CKD_Pos)                    /*!< 0x00000200 */
4897
 
4898
/*******************  Bit definition for TIM_CR2 register  *******************/
4899
#define TIM_CR2_CCPC_Pos          (0U)                                         
4900
#define TIM_CR2_CCPC_Msk          (0x1UL << TIM_CR2_CCPC_Pos)                   /*!< 0x00000001 */
4901
#define TIM_CR2_CCPC              TIM_CR2_CCPC_Msk                             /*!<Capture/Compare Preloaded Control */
4902
#define TIM_CR2_CCUS_Pos          (2U)                                         
4903
#define TIM_CR2_CCUS_Msk          (0x1UL << TIM_CR2_CCUS_Pos)                   /*!< 0x00000004 */
4904
#define TIM_CR2_CCUS              TIM_CR2_CCUS_Msk                             /*!<Capture/Compare Control Update Selection */
4905
#define TIM_CR2_CCDS_Pos          (3U)                                         
4906
#define TIM_CR2_CCDS_Msk          (0x1UL << TIM_CR2_CCDS_Pos)                   /*!< 0x00000008 */
4907
#define TIM_CR2_CCDS              TIM_CR2_CCDS_Msk                             /*!<Capture/Compare DMA Selection */
4908
 
4909
#define TIM_CR2_MMS_Pos           (4U)                                         
4910
#define TIM_CR2_MMS_Msk           (0x7UL << TIM_CR2_MMS_Pos)                    /*!< 0x00000070 */
4911
#define TIM_CR2_MMS               TIM_CR2_MMS_Msk                              /*!<MMS[2:0] bits (Master Mode Selection) */
4912
#define TIM_CR2_MMS_0             (0x1UL << TIM_CR2_MMS_Pos)                    /*!< 0x00000010 */
4913
#define TIM_CR2_MMS_1             (0x2UL << TIM_CR2_MMS_Pos)                    /*!< 0x00000020 */
4914
#define TIM_CR2_MMS_2             (0x4UL << TIM_CR2_MMS_Pos)                    /*!< 0x00000040 */
4915
 
4916
#define TIM_CR2_TI1S_Pos          (7U)                                         
4917
#define TIM_CR2_TI1S_Msk          (0x1UL << TIM_CR2_TI1S_Pos)                   /*!< 0x00000080 */
4918
#define TIM_CR2_TI1S              TIM_CR2_TI1S_Msk                             /*!<TI1 Selection */
4919
#define TIM_CR2_OIS1_Pos          (8U)                                         
4920
#define TIM_CR2_OIS1_Msk          (0x1UL << TIM_CR2_OIS1_Pos)                   /*!< 0x00000100 */
4921
#define TIM_CR2_OIS1              TIM_CR2_OIS1_Msk                             /*!<Output Idle state 1 (OC1 output) */
4922
#define TIM_CR2_OIS1N_Pos         (9U)                                         
4923
#define TIM_CR2_OIS1N_Msk         (0x1UL << TIM_CR2_OIS1N_Pos)                  /*!< 0x00000200 */
4924
#define TIM_CR2_OIS1N             TIM_CR2_OIS1N_Msk                            /*!<Output Idle state 1 (OC1N output) */
4925
#define TIM_CR2_OIS2_Pos          (10U)                                        
4926
#define TIM_CR2_OIS2_Msk          (0x1UL << TIM_CR2_OIS2_Pos)                   /*!< 0x00000400 */
4927
#define TIM_CR2_OIS2              TIM_CR2_OIS2_Msk                             /*!<Output Idle state 2 (OC2 output) */
4928
#define TIM_CR2_OIS2N_Pos         (11U)                                        
4929
#define TIM_CR2_OIS2N_Msk         (0x1UL << TIM_CR2_OIS2N_Pos)                  /*!< 0x00000800 */
4930
#define TIM_CR2_OIS2N             TIM_CR2_OIS2N_Msk                            /*!<Output Idle state 2 (OC2N output) */
4931
#define TIM_CR2_OIS3_Pos          (12U)                                        
4932
#define TIM_CR2_OIS3_Msk          (0x1UL << TIM_CR2_OIS3_Pos)                   /*!< 0x00001000 */
4933
#define TIM_CR2_OIS3              TIM_CR2_OIS3_Msk                             /*!<Output Idle state 3 (OC3 output) */
4934
#define TIM_CR2_OIS3N_Pos         (13U)                                        
4935
#define TIM_CR2_OIS3N_Msk         (0x1UL << TIM_CR2_OIS3N_Pos)                  /*!< 0x00002000 */
4936
#define TIM_CR2_OIS3N             TIM_CR2_OIS3N_Msk                            /*!<Output Idle state 3 (OC3N output) */
4937
#define TIM_CR2_OIS4_Pos          (14U)                                        
4938
#define TIM_CR2_OIS4_Msk          (0x1UL << TIM_CR2_OIS4_Pos)                   /*!< 0x00004000 */
4939
#define TIM_CR2_OIS4              TIM_CR2_OIS4_Msk                             /*!<Output Idle state 4 (OC4 output) */
4940
 
4941
/*******************  Bit definition for TIM_SMCR register  ******************/
4942
#define TIM_SMCR_SMS_Pos          (0U)                                         
4943
#define TIM_SMCR_SMS_Msk          (0x7UL << TIM_SMCR_SMS_Pos)                   /*!< 0x00000007 */
4944
#define TIM_SMCR_SMS              TIM_SMCR_SMS_Msk                             /*!<SMS[2:0] bits (Slave mode selection) */
4945
#define TIM_SMCR_SMS_0            (0x1UL << TIM_SMCR_SMS_Pos)                   /*!< 0x00000001 */
4946
#define TIM_SMCR_SMS_1            (0x2UL << TIM_SMCR_SMS_Pos)                   /*!< 0x00000002 */
4947
#define TIM_SMCR_SMS_2            (0x4UL << TIM_SMCR_SMS_Pos)                   /*!< 0x00000004 */
4948
 
4949
#define TIM_SMCR_OCCS_Pos         (3U)                                         
4950
#define TIM_SMCR_OCCS_Msk         (0x1UL << TIM_SMCR_OCCS_Pos)                  /*!< 0x00000008 */
4951
#define TIM_SMCR_OCCS             TIM_SMCR_OCCS_Msk                            /*!< OCREF clear selection */
4952
 
4953
#define TIM_SMCR_TS_Pos           (4U)                                         
4954
#define TIM_SMCR_TS_Msk           (0x7UL << TIM_SMCR_TS_Pos)                    /*!< 0x00000070 */
4955
#define TIM_SMCR_TS               TIM_SMCR_TS_Msk                              /*!<TS[2:0] bits (Trigger selection) */
4956
#define TIM_SMCR_TS_0             (0x1UL << TIM_SMCR_TS_Pos)                    /*!< 0x00000010 */
4957
#define TIM_SMCR_TS_1             (0x2UL << TIM_SMCR_TS_Pos)                    /*!< 0x00000020 */
4958
#define TIM_SMCR_TS_2             (0x4UL << TIM_SMCR_TS_Pos)                    /*!< 0x00000040 */
4959
 
4960
#define TIM_SMCR_MSM_Pos          (7U)                                         
4961
#define TIM_SMCR_MSM_Msk          (0x1UL << TIM_SMCR_MSM_Pos)                   /*!< 0x00000080 */
4962
#define TIM_SMCR_MSM              TIM_SMCR_MSM_Msk                             /*!<Master/slave mode */
4963
 
4964
#define TIM_SMCR_ETF_Pos          (8U)                                         
4965
#define TIM_SMCR_ETF_Msk          (0xFUL << TIM_SMCR_ETF_Pos)                   /*!< 0x00000F00 */
4966
#define TIM_SMCR_ETF              TIM_SMCR_ETF_Msk                             /*!<ETF[3:0] bits (External trigger filter) */
4967
#define TIM_SMCR_ETF_0            (0x1UL << TIM_SMCR_ETF_Pos)                   /*!< 0x00000100 */
4968
#define TIM_SMCR_ETF_1            (0x2UL << TIM_SMCR_ETF_Pos)                   /*!< 0x00000200 */
4969
#define TIM_SMCR_ETF_2            (0x4UL << TIM_SMCR_ETF_Pos)                   /*!< 0x00000400 */
4970
#define TIM_SMCR_ETF_3            (0x8UL << TIM_SMCR_ETF_Pos)                   /*!< 0x00000800 */
4971
 
4972
#define TIM_SMCR_ETPS_Pos         (12U)                                        
4973
#define TIM_SMCR_ETPS_Msk         (0x3UL << TIM_SMCR_ETPS_Pos)                  /*!< 0x00003000 */
4974
#define TIM_SMCR_ETPS             TIM_SMCR_ETPS_Msk                            /*!<ETPS[1:0] bits (External trigger prescaler) */
4975
#define TIM_SMCR_ETPS_0           (0x1UL << TIM_SMCR_ETPS_Pos)                  /*!< 0x00001000 */
4976
#define TIM_SMCR_ETPS_1           (0x2UL << TIM_SMCR_ETPS_Pos)                  /*!< 0x00002000 */
4977
 
4978
#define TIM_SMCR_ECE_Pos          (14U)                                        
4979
#define TIM_SMCR_ECE_Msk          (0x1UL << TIM_SMCR_ECE_Pos)                   /*!< 0x00004000 */
4980
#define TIM_SMCR_ECE              TIM_SMCR_ECE_Msk                             /*!<External clock enable */
4981
#define TIM_SMCR_ETP_Pos          (15U)                                        
4982
#define TIM_SMCR_ETP_Msk          (0x1UL << TIM_SMCR_ETP_Pos)                   /*!< 0x00008000 */
4983
#define TIM_SMCR_ETP              TIM_SMCR_ETP_Msk                             /*!<External trigger polarity */
4984
 
4985
/*******************  Bit definition for TIM_DIER register  ******************/
4986
#define TIM_DIER_UIE_Pos          (0U)                                         
4987
#define TIM_DIER_UIE_Msk          (0x1UL << TIM_DIER_UIE_Pos)                   /*!< 0x00000001 */
4988
#define TIM_DIER_UIE              TIM_DIER_UIE_Msk                             /*!<Update interrupt enable */
4989
#define TIM_DIER_CC1IE_Pos        (1U)                                         
4990
#define TIM_DIER_CC1IE_Msk        (0x1UL << TIM_DIER_CC1IE_Pos)                 /*!< 0x00000002 */
4991
#define TIM_DIER_CC1IE            TIM_DIER_CC1IE_Msk                           /*!<Capture/Compare 1 interrupt enable */
4992
#define TIM_DIER_CC2IE_Pos        (2U)                                         
4993
#define TIM_DIER_CC2IE_Msk        (0x1UL << TIM_DIER_CC2IE_Pos)                 /*!< 0x00000004 */
4994
#define TIM_DIER_CC2IE            TIM_DIER_CC2IE_Msk                           /*!<Capture/Compare 2 interrupt enable */
4995
#define TIM_DIER_CC3IE_Pos        (3U)                                         
4996
#define TIM_DIER_CC3IE_Msk        (0x1UL << TIM_DIER_CC3IE_Pos)                 /*!< 0x00000008 */
4997
#define TIM_DIER_CC3IE            TIM_DIER_CC3IE_Msk                           /*!<Capture/Compare 3 interrupt enable */
4998
#define TIM_DIER_CC4IE_Pos        (4U)                                         
4999
#define TIM_DIER_CC4IE_Msk        (0x1UL << TIM_DIER_CC4IE_Pos)                 /*!< 0x00000010 */
5000
#define TIM_DIER_CC4IE            TIM_DIER_CC4IE_Msk                           /*!<Capture/Compare 4 interrupt enable */
5001
#define TIM_DIER_COMIE_Pos        (5U)                                         
5002
#define TIM_DIER_COMIE_Msk        (0x1UL << TIM_DIER_COMIE_Pos)                 /*!< 0x00000020 */
5003
#define TIM_DIER_COMIE            TIM_DIER_COMIE_Msk                           /*!<COM interrupt enable */
5004
#define TIM_DIER_TIE_Pos          (6U)                                         
5005
#define TIM_DIER_TIE_Msk          (0x1UL << TIM_DIER_TIE_Pos)                   /*!< 0x00000040 */
5006
#define TIM_DIER_TIE              TIM_DIER_TIE_Msk                             /*!<Trigger interrupt enable */
5007
#define TIM_DIER_BIE_Pos          (7U)                                         
5008
#define TIM_DIER_BIE_Msk          (0x1UL << TIM_DIER_BIE_Pos)                   /*!< 0x00000080 */
5009
#define TIM_DIER_BIE              TIM_DIER_BIE_Msk                             /*!<Break interrupt enable */
5010
#define TIM_DIER_UDE_Pos          (8U)                                         
5011
#define TIM_DIER_UDE_Msk          (0x1UL << TIM_DIER_UDE_Pos)                   /*!< 0x00000100 */
5012
#define TIM_DIER_UDE              TIM_DIER_UDE_Msk                             /*!<Update DMA request enable */
5013
#define TIM_DIER_CC1DE_Pos        (9U)                                         
5014
#define TIM_DIER_CC1DE_Msk        (0x1UL << TIM_DIER_CC1DE_Pos)                 /*!< 0x00000200 */
5015
#define TIM_DIER_CC1DE            TIM_DIER_CC1DE_Msk                           /*!<Capture/Compare 1 DMA request enable */
5016
#define TIM_DIER_CC2DE_Pos        (10U)                                        
5017
#define TIM_DIER_CC2DE_Msk        (0x1UL << TIM_DIER_CC2DE_Pos)                 /*!< 0x00000400 */
5018
#define TIM_DIER_CC2DE            TIM_DIER_CC2DE_Msk                           /*!<Capture/Compare 2 DMA request enable */
5019
#define TIM_DIER_CC3DE_Pos        (11U)                                        
5020
#define TIM_DIER_CC3DE_Msk        (0x1UL << TIM_DIER_CC3DE_Pos)                 /*!< 0x00000800 */
5021
#define TIM_DIER_CC3DE            TIM_DIER_CC3DE_Msk                           /*!<Capture/Compare 3 DMA request enable */
5022
#define TIM_DIER_CC4DE_Pos        (12U)                                        
5023
#define TIM_DIER_CC4DE_Msk        (0x1UL << TIM_DIER_CC4DE_Pos)                 /*!< 0x00001000 */
5024
#define TIM_DIER_CC4DE            TIM_DIER_CC4DE_Msk                           /*!<Capture/Compare 4 DMA request enable */
5025
#define TIM_DIER_COMDE_Pos        (13U)                                        
5026
#define TIM_DIER_COMDE_Msk        (0x1UL << TIM_DIER_COMDE_Pos)                 /*!< 0x00002000 */
5027
#define TIM_DIER_COMDE            TIM_DIER_COMDE_Msk                           /*!<COM DMA request enable */
5028
#define TIM_DIER_TDE_Pos          (14U)                                        
5029
#define TIM_DIER_TDE_Msk          (0x1UL << TIM_DIER_TDE_Pos)                   /*!< 0x00004000 */
5030
#define TIM_DIER_TDE              TIM_DIER_TDE_Msk                             /*!<Trigger DMA request enable */
5031
 
5032
/********************  Bit definition for TIM_SR register  *******************/
5033
#define TIM_SR_UIF_Pos            (0U)                                         
5034
#define TIM_SR_UIF_Msk            (0x1UL << TIM_SR_UIF_Pos)                     /*!< 0x00000001 */
5035
#define TIM_SR_UIF                TIM_SR_UIF_Msk                               /*!<Update interrupt Flag */
5036
#define TIM_SR_CC1IF_Pos          (1U)                                         
5037
#define TIM_SR_CC1IF_Msk          (0x1UL << TIM_SR_CC1IF_Pos)                   /*!< 0x00000002 */
5038
#define TIM_SR_CC1IF              TIM_SR_CC1IF_Msk                             /*!<Capture/Compare 1 interrupt Flag */
5039
#define TIM_SR_CC2IF_Pos          (2U)                                         
5040
#define TIM_SR_CC2IF_Msk          (0x1UL << TIM_SR_CC2IF_Pos)                   /*!< 0x00000004 */
5041
#define TIM_SR_CC2IF              TIM_SR_CC2IF_Msk                             /*!<Capture/Compare 2 interrupt Flag */
5042
#define TIM_SR_CC3IF_Pos          (3U)                                         
5043
#define TIM_SR_CC3IF_Msk          (0x1UL << TIM_SR_CC3IF_Pos)                   /*!< 0x00000008 */
5044
#define TIM_SR_CC3IF              TIM_SR_CC3IF_Msk                             /*!<Capture/Compare 3 interrupt Flag */
5045
#define TIM_SR_CC4IF_Pos          (4U)                                         
5046
#define TIM_SR_CC4IF_Msk          (0x1UL << TIM_SR_CC4IF_Pos)                   /*!< 0x00000010 */
5047
#define TIM_SR_CC4IF              TIM_SR_CC4IF_Msk                             /*!<Capture/Compare 4 interrupt Flag */
5048
#define TIM_SR_COMIF_Pos          (5U)                                         
5049
#define TIM_SR_COMIF_Msk          (0x1UL << TIM_SR_COMIF_Pos)                   /*!< 0x00000020 */
5050
#define TIM_SR_COMIF              TIM_SR_COMIF_Msk                             /*!<COM interrupt Flag */
5051
#define TIM_SR_TIF_Pos            (6U)                                         
5052
#define TIM_SR_TIF_Msk            (0x1UL << TIM_SR_TIF_Pos)                     /*!< 0x00000040 */
5053
#define TIM_SR_TIF                TIM_SR_TIF_Msk                               /*!<Trigger interrupt Flag */
5054
#define TIM_SR_BIF_Pos            (7U)                                         
5055
#define TIM_SR_BIF_Msk            (0x1UL << TIM_SR_BIF_Pos)                     /*!< 0x00000080 */
5056
#define TIM_SR_BIF                TIM_SR_BIF_Msk                               /*!<Break interrupt Flag */
5057
#define TIM_SR_CC1OF_Pos          (9U)                                         
5058
#define TIM_SR_CC1OF_Msk          (0x1UL << TIM_SR_CC1OF_Pos)                   /*!< 0x00000200 */
5059
#define TIM_SR_CC1OF              TIM_SR_CC1OF_Msk                             /*!<Capture/Compare 1 Overcapture Flag */
5060
#define TIM_SR_CC2OF_Pos          (10U)                                        
5061
#define TIM_SR_CC2OF_Msk          (0x1UL << TIM_SR_CC2OF_Pos)                   /*!< 0x00000400 */
5062
#define TIM_SR_CC2OF              TIM_SR_CC2OF_Msk                             /*!<Capture/Compare 2 Overcapture Flag */
5063
#define TIM_SR_CC3OF_Pos          (11U)                                        
5064
#define TIM_SR_CC3OF_Msk          (0x1UL << TIM_SR_CC3OF_Pos)                   /*!< 0x00000800 */
5065
#define TIM_SR_CC3OF              TIM_SR_CC3OF_Msk                             /*!<Capture/Compare 3 Overcapture Flag */
5066
#define TIM_SR_CC4OF_Pos          (12U)                                        
5067
#define TIM_SR_CC4OF_Msk          (0x1UL << TIM_SR_CC4OF_Pos)                   /*!< 0x00001000 */
5068
#define TIM_SR_CC4OF              TIM_SR_CC4OF_Msk                             /*!<Capture/Compare 4 Overcapture Flag */
5069
 
5070
/*******************  Bit definition for TIM_EGR register  *******************/
5071
#define TIM_EGR_UG_Pos            (0U)                                         
5072
#define TIM_EGR_UG_Msk            (0x1UL << TIM_EGR_UG_Pos)                     /*!< 0x00000001 */
5073
#define TIM_EGR_UG                TIM_EGR_UG_Msk                               /*!<Update Generation */
5074
#define TIM_EGR_CC1G_Pos          (1U)                                         
5075
#define TIM_EGR_CC1G_Msk          (0x1UL << TIM_EGR_CC1G_Pos)                   /*!< 0x00000002 */
5076
#define TIM_EGR_CC1G              TIM_EGR_CC1G_Msk                             /*!<Capture/Compare 1 Generation */
5077
#define TIM_EGR_CC2G_Pos          (2U)                                         
5078
#define TIM_EGR_CC2G_Msk          (0x1UL << TIM_EGR_CC2G_Pos)                   /*!< 0x00000004 */
5079
#define TIM_EGR_CC2G              TIM_EGR_CC2G_Msk                             /*!<Capture/Compare 2 Generation */
5080
#define TIM_EGR_CC3G_Pos          (3U)                                         
5081
#define TIM_EGR_CC3G_Msk          (0x1UL << TIM_EGR_CC3G_Pos)                   /*!< 0x00000008 */
5082
#define TIM_EGR_CC3G              TIM_EGR_CC3G_Msk                             /*!<Capture/Compare 3 Generation */
5083
#define TIM_EGR_CC4G_Pos          (4U)                                         
5084
#define TIM_EGR_CC4G_Msk          (0x1UL << TIM_EGR_CC4G_Pos)                   /*!< 0x00000010 */
5085
#define TIM_EGR_CC4G              TIM_EGR_CC4G_Msk                             /*!<Capture/Compare 4 Generation */
5086
#define TIM_EGR_COMG_Pos          (5U)                                         
5087
#define TIM_EGR_COMG_Msk          (0x1UL << TIM_EGR_COMG_Pos)                   /*!< 0x00000020 */
5088
#define TIM_EGR_COMG              TIM_EGR_COMG_Msk                             /*!<Capture/Compare Control Update Generation */
5089
#define TIM_EGR_TG_Pos            (6U)                                         
5090
#define TIM_EGR_TG_Msk            (0x1UL << TIM_EGR_TG_Pos)                     /*!< 0x00000040 */
5091
#define TIM_EGR_TG                TIM_EGR_TG_Msk                               /*!<Trigger Generation */
5092
#define TIM_EGR_BG_Pos            (7U)                                         
5093
#define TIM_EGR_BG_Msk            (0x1UL << TIM_EGR_BG_Pos)                     /*!< 0x00000080 */
5094
#define TIM_EGR_BG                TIM_EGR_BG_Msk                               /*!<Break Generation */
5095
 
5096
/******************  Bit definition for TIM_CCMR1 register  ******************/
5097
#define TIM_CCMR1_CC1S_Pos        (0U)                                         
5098
#define TIM_CCMR1_CC1S_Msk        (0x3UL << TIM_CCMR1_CC1S_Pos)                 /*!< 0x00000003 */
5099
#define TIM_CCMR1_CC1S            TIM_CCMR1_CC1S_Msk                           /*!<CC1S[1:0] bits (Capture/Compare 1 Selection) */
5100
#define TIM_CCMR1_CC1S_0          (0x1UL << TIM_CCMR1_CC1S_Pos)                 /*!< 0x00000001 */
5101
#define TIM_CCMR1_CC1S_1          (0x2UL << TIM_CCMR1_CC1S_Pos)                 /*!< 0x00000002 */
5102
 
5103
#define TIM_CCMR1_OC1FE_Pos       (2U)                                         
5104
#define TIM_CCMR1_OC1FE_Msk       (0x1UL << TIM_CCMR1_OC1FE_Pos)                /*!< 0x00000004 */
5105
#define TIM_CCMR1_OC1FE           TIM_CCMR1_OC1FE_Msk                          /*!<Output Compare 1 Fast enable */
5106
#define TIM_CCMR1_OC1PE_Pos       (3U)                                         
5107
#define TIM_CCMR1_OC1PE_Msk       (0x1UL << TIM_CCMR1_OC1PE_Pos)                /*!< 0x00000008 */
5108
#define TIM_CCMR1_OC1PE           TIM_CCMR1_OC1PE_Msk                          /*!<Output Compare 1 Preload enable */
5109
 
5110
#define TIM_CCMR1_OC1M_Pos        (4U)                                         
5111
#define TIM_CCMR1_OC1M_Msk        (0x7UL << TIM_CCMR1_OC1M_Pos)                 /*!< 0x00000070 */
5112
#define TIM_CCMR1_OC1M            TIM_CCMR1_OC1M_Msk                           /*!<OC1M[2:0] bits (Output Compare 1 Mode) */
5113
#define TIM_CCMR1_OC1M_0          (0x1UL << TIM_CCMR1_OC1M_Pos)                 /*!< 0x00000010 */
5114
#define TIM_CCMR1_OC1M_1          (0x2UL << TIM_CCMR1_OC1M_Pos)                 /*!< 0x00000020 */
5115
#define TIM_CCMR1_OC1M_2          (0x4UL << TIM_CCMR1_OC1M_Pos)                 /*!< 0x00000040 */
5116
 
5117
#define TIM_CCMR1_OC1CE_Pos       (7U)                                         
5118
#define TIM_CCMR1_OC1CE_Msk       (0x1UL << TIM_CCMR1_OC1CE_Pos)                /*!< 0x00000080 */
5119
#define TIM_CCMR1_OC1CE           TIM_CCMR1_OC1CE_Msk                          /*!<Output Compare 1Clear Enable */
5120
 
5121
#define TIM_CCMR1_CC2S_Pos        (8U)                                         
5122
#define TIM_CCMR1_CC2S_Msk        (0x3UL << TIM_CCMR1_CC2S_Pos)                 /*!< 0x00000300 */
5123
#define TIM_CCMR1_CC2S            TIM_CCMR1_CC2S_Msk                           /*!<CC2S[1:0] bits (Capture/Compare 2 Selection) */
5124
#define TIM_CCMR1_CC2S_0          (0x1UL << TIM_CCMR1_CC2S_Pos)                 /*!< 0x00000100 */
5125
#define TIM_CCMR1_CC2S_1          (0x2UL << TIM_CCMR1_CC2S_Pos)                 /*!< 0x00000200 */
5126
 
5127
#define TIM_CCMR1_OC2FE_Pos       (10U)                                        
5128
#define TIM_CCMR1_OC2FE_Msk       (0x1UL << TIM_CCMR1_OC2FE_Pos)                /*!< 0x00000400 */
5129
#define TIM_CCMR1_OC2FE           TIM_CCMR1_OC2FE_Msk                          /*!<Output Compare 2 Fast enable */
5130
#define TIM_CCMR1_OC2PE_Pos       (11U)                                        
5131
#define TIM_CCMR1_OC2PE_Msk       (0x1UL << TIM_CCMR1_OC2PE_Pos)                /*!< 0x00000800 */
5132
#define TIM_CCMR1_OC2PE           TIM_CCMR1_OC2PE_Msk                          /*!<Output Compare 2 Preload enable */
5133
 
5134
#define TIM_CCMR1_OC2M_Pos        (12U)                                        
5135
#define TIM_CCMR1_OC2M_Msk        (0x7UL << TIM_CCMR1_OC2M_Pos)                 /*!< 0x00007000 */
5136
#define TIM_CCMR1_OC2M            TIM_CCMR1_OC2M_Msk                           /*!<OC2M[2:0] bits (Output Compare 2 Mode) */
5137
#define TIM_CCMR1_OC2M_0          (0x1UL << TIM_CCMR1_OC2M_Pos)                 /*!< 0x00001000 */
5138
#define TIM_CCMR1_OC2M_1          (0x2UL << TIM_CCMR1_OC2M_Pos)                 /*!< 0x00002000 */
5139
#define TIM_CCMR1_OC2M_2          (0x4UL << TIM_CCMR1_OC2M_Pos)                 /*!< 0x00004000 */
5140
 
5141
#define TIM_CCMR1_OC2CE_Pos       (15U)                                        
5142
#define TIM_CCMR1_OC2CE_Msk       (0x1UL << TIM_CCMR1_OC2CE_Pos)                /*!< 0x00008000 */
5143
#define TIM_CCMR1_OC2CE           TIM_CCMR1_OC2CE_Msk                          /*!<Output Compare 2 Clear Enable */
5144
 
5145
/*---------------------------------------------------------------------------*/
5146
 
5147
#define TIM_CCMR1_IC1PSC_Pos      (2U)                                         
5148
#define TIM_CCMR1_IC1PSC_Msk      (0x3UL << TIM_CCMR1_IC1PSC_Pos)               /*!< 0x0000000C */
5149
#define TIM_CCMR1_IC1PSC          TIM_CCMR1_IC1PSC_Msk                         /*!<IC1PSC[1:0] bits (Input Capture 1 Prescaler) */
5150
#define TIM_CCMR1_IC1PSC_0        (0x1UL << TIM_CCMR1_IC1PSC_Pos)               /*!< 0x00000004 */
5151
#define TIM_CCMR1_IC1PSC_1        (0x2UL << TIM_CCMR1_IC1PSC_Pos)               /*!< 0x00000008 */
5152
 
5153
#define TIM_CCMR1_IC1F_Pos        (4U)                                         
5154
#define TIM_CCMR1_IC1F_Msk        (0xFUL << TIM_CCMR1_IC1F_Pos)                 /*!< 0x000000F0 */
5155
#define TIM_CCMR1_IC1F            TIM_CCMR1_IC1F_Msk                           /*!<IC1F[3:0] bits (Input Capture 1 Filter) */
5156
#define TIM_CCMR1_IC1F_0          (0x1UL << TIM_CCMR1_IC1F_Pos)                 /*!< 0x00000010 */
5157
#define TIM_CCMR1_IC1F_1          (0x2UL << TIM_CCMR1_IC1F_Pos)                 /*!< 0x00000020 */
5158
#define TIM_CCMR1_IC1F_2          (0x4UL << TIM_CCMR1_IC1F_Pos)                 /*!< 0x00000040 */
5159
#define TIM_CCMR1_IC1F_3          (0x8UL << TIM_CCMR1_IC1F_Pos)                 /*!< 0x00000080 */
5160
 
5161
#define TIM_CCMR1_IC2PSC_Pos      (10U)                                        
5162
#define TIM_CCMR1_IC2PSC_Msk      (0x3UL << TIM_CCMR1_IC2PSC_Pos)               /*!< 0x00000C00 */
5163
#define TIM_CCMR1_IC2PSC          TIM_CCMR1_IC2PSC_Msk                         /*!<IC2PSC[1:0] bits (Input Capture 2 Prescaler) */
5164
#define TIM_CCMR1_IC2PSC_0        (0x1UL << TIM_CCMR1_IC2PSC_Pos)               /*!< 0x00000400 */
5165
#define TIM_CCMR1_IC2PSC_1        (0x2UL << TIM_CCMR1_IC2PSC_Pos)               /*!< 0x00000800 */
5166
 
5167
#define TIM_CCMR1_IC2F_Pos        (12U)                                        
5168
#define TIM_CCMR1_IC2F_Msk        (0xFUL << TIM_CCMR1_IC2F_Pos)                 /*!< 0x0000F000 */
5169
#define TIM_CCMR1_IC2F            TIM_CCMR1_IC2F_Msk                           /*!<IC2F[3:0] bits (Input Capture 2 Filter) */
5170
#define TIM_CCMR1_IC2F_0          (0x1UL << TIM_CCMR1_IC2F_Pos)                 /*!< 0x00001000 */
5171
#define TIM_CCMR1_IC2F_1          (0x2UL << TIM_CCMR1_IC2F_Pos)                 /*!< 0x00002000 */
5172
#define TIM_CCMR1_IC2F_2          (0x4UL << TIM_CCMR1_IC2F_Pos)                 /*!< 0x00004000 */
5173
#define TIM_CCMR1_IC2F_3          (0x8UL << TIM_CCMR1_IC2F_Pos)                 /*!< 0x00008000 */
5174
 
5175
/******************  Bit definition for TIM_CCMR2 register  ******************/
5176
#define TIM_CCMR2_CC3S_Pos        (0U)                                         
5177
#define TIM_CCMR2_CC3S_Msk        (0x3UL << TIM_CCMR2_CC3S_Pos)                 /*!< 0x00000003 */
5178
#define TIM_CCMR2_CC3S            TIM_CCMR2_CC3S_Msk                           /*!<CC3S[1:0] bits (Capture/Compare 3 Selection) */
5179
#define TIM_CCMR2_CC3S_0          (0x1UL << TIM_CCMR2_CC3S_Pos)                 /*!< 0x00000001 */
5180
#define TIM_CCMR2_CC3S_1          (0x2UL << TIM_CCMR2_CC3S_Pos)                 /*!< 0x00000002 */
5181
 
5182
#define TIM_CCMR2_OC3FE_Pos       (2U)                                         
5183
#define TIM_CCMR2_OC3FE_Msk       (0x1UL << TIM_CCMR2_OC3FE_Pos)                /*!< 0x00000004 */
5184
#define TIM_CCMR2_OC3FE           TIM_CCMR2_OC3FE_Msk                          /*!<Output Compare 3 Fast enable */
5185
#define TIM_CCMR2_OC3PE_Pos       (3U)                                         
5186
#define TIM_CCMR2_OC3PE_Msk       (0x1UL << TIM_CCMR2_OC3PE_Pos)                /*!< 0x00000008 */
5187
#define TIM_CCMR2_OC3PE           TIM_CCMR2_OC3PE_Msk                          /*!<Output Compare 3 Preload enable */
5188
 
5189
#define TIM_CCMR2_OC3M_Pos        (4U)                                         
5190
#define TIM_CCMR2_OC3M_Msk        (0x7UL << TIM_CCMR2_OC3M_Pos)                 /*!< 0x00000070 */
5191
#define TIM_CCMR2_OC3M            TIM_CCMR2_OC3M_Msk                           /*!<OC3M[2:0] bits (Output Compare 3 Mode) */
5192
#define TIM_CCMR2_OC3M_0          (0x1UL << TIM_CCMR2_OC3M_Pos)                 /*!< 0x00000010 */
5193
#define TIM_CCMR2_OC3M_1          (0x2UL << TIM_CCMR2_OC3M_Pos)                 /*!< 0x00000020 */
5194
#define TIM_CCMR2_OC3M_2          (0x4UL << TIM_CCMR2_OC3M_Pos)                 /*!< 0x00000040 */
5195
 
5196
#define TIM_CCMR2_OC3CE_Pos       (7U)                                         
5197
#define TIM_CCMR2_OC3CE_Msk       (0x1UL << TIM_CCMR2_OC3CE_Pos)                /*!< 0x00000080 */
5198
#define TIM_CCMR2_OC3CE           TIM_CCMR2_OC3CE_Msk                          /*!<Output Compare 3 Clear Enable */
5199
 
5200
#define TIM_CCMR2_CC4S_Pos        (8U)                                         
5201
#define TIM_CCMR2_CC4S_Msk        (0x3UL << TIM_CCMR2_CC4S_Pos)                 /*!< 0x00000300 */
5202
#define TIM_CCMR2_CC4S            TIM_CCMR2_CC4S_Msk                           /*!<CC4S[1:0] bits (Capture/Compare 4 Selection) */
5203
#define TIM_CCMR2_CC4S_0          (0x1UL << TIM_CCMR2_CC4S_Pos)                 /*!< 0x00000100 */
5204
#define TIM_CCMR2_CC4S_1          (0x2UL << TIM_CCMR2_CC4S_Pos)                 /*!< 0x00000200 */
5205
 
5206
#define TIM_CCMR2_OC4FE_Pos       (10U)                                        
5207
#define TIM_CCMR2_OC4FE_Msk       (0x1UL << TIM_CCMR2_OC4FE_Pos)                /*!< 0x00000400 */
5208
#define TIM_CCMR2_OC4FE           TIM_CCMR2_OC4FE_Msk                          /*!<Output Compare 4 Fast enable */
5209
#define TIM_CCMR2_OC4PE_Pos       (11U)                                        
5210
#define TIM_CCMR2_OC4PE_Msk       (0x1UL << TIM_CCMR2_OC4PE_Pos)                /*!< 0x00000800 */
5211
#define TIM_CCMR2_OC4PE           TIM_CCMR2_OC4PE_Msk                          /*!<Output Compare 4 Preload enable */
5212
 
5213
#define TIM_CCMR2_OC4M_Pos        (12U)                                        
5214
#define TIM_CCMR2_OC4M_Msk        (0x7UL << TIM_CCMR2_OC4M_Pos)                 /*!< 0x00007000 */
5215
#define TIM_CCMR2_OC4M            TIM_CCMR2_OC4M_Msk                           /*!<OC4M[2:0] bits (Output Compare 4 Mode) */
5216
#define TIM_CCMR2_OC4M_0          (0x1UL << TIM_CCMR2_OC4M_Pos)                 /*!< 0x00001000 */
5217
#define TIM_CCMR2_OC4M_1          (0x2UL << TIM_CCMR2_OC4M_Pos)                 /*!< 0x00002000 */
5218
#define TIM_CCMR2_OC4M_2          (0x4UL << TIM_CCMR2_OC4M_Pos)                 /*!< 0x00004000 */
5219
 
5220
#define TIM_CCMR2_OC4CE_Pos       (15U)                                        
5221
#define TIM_CCMR2_OC4CE_Msk       (0x1UL << TIM_CCMR2_OC4CE_Pos)                /*!< 0x00008000 */
5222
#define TIM_CCMR2_OC4CE           TIM_CCMR2_OC4CE_Msk                          /*!<Output Compare 4 Clear Enable */
5223
 
5224
/*---------------------------------------------------------------------------*/
5225
 
5226
#define TIM_CCMR2_IC3PSC_Pos      (2U)                                         
5227
#define TIM_CCMR2_IC3PSC_Msk      (0x3UL << TIM_CCMR2_IC3PSC_Pos)               /*!< 0x0000000C */
5228
#define TIM_CCMR2_IC3PSC          TIM_CCMR2_IC3PSC_Msk                         /*!<IC3PSC[1:0] bits (Input Capture 3 Prescaler) */
5229
#define TIM_CCMR2_IC3PSC_0        (0x1UL << TIM_CCMR2_IC3PSC_Pos)               /*!< 0x00000004 */
5230
#define TIM_CCMR2_IC3PSC_1        (0x2UL << TIM_CCMR2_IC3PSC_Pos)               /*!< 0x00000008 */
5231
 
5232
#define TIM_CCMR2_IC3F_Pos        (4U)                                         
5233
#define TIM_CCMR2_IC3F_Msk        (0xFUL << TIM_CCMR2_IC3F_Pos)                 /*!< 0x000000F0 */
5234
#define TIM_CCMR2_IC3F            TIM_CCMR2_IC3F_Msk                           /*!<IC3F[3:0] bits (Input Capture 3 Filter) */
5235
#define TIM_CCMR2_IC3F_0          (0x1UL << TIM_CCMR2_IC3F_Pos)                 /*!< 0x00000010 */
5236
#define TIM_CCMR2_IC3F_1          (0x2UL << TIM_CCMR2_IC3F_Pos)                 /*!< 0x00000020 */
5237
#define TIM_CCMR2_IC3F_2          (0x4UL << TIM_CCMR2_IC3F_Pos)                 /*!< 0x00000040 */
5238
#define TIM_CCMR2_IC3F_3          (0x8UL << TIM_CCMR2_IC3F_Pos)                 /*!< 0x00000080 */
5239
 
5240
#define TIM_CCMR2_IC4PSC_Pos      (10U)                                        
5241
#define TIM_CCMR2_IC4PSC_Msk      (0x3UL << TIM_CCMR2_IC4PSC_Pos)               /*!< 0x00000C00 */
5242
#define TIM_CCMR2_IC4PSC          TIM_CCMR2_IC4PSC_Msk                         /*!<IC4PSC[1:0] bits (Input Capture 4 Prescaler) */
5243
#define TIM_CCMR2_IC4PSC_0        (0x1UL << TIM_CCMR2_IC4PSC_Pos)               /*!< 0x00000400 */
5244
#define TIM_CCMR2_IC4PSC_1        (0x2UL << TIM_CCMR2_IC4PSC_Pos)               /*!< 0x00000800 */
5245
 
5246
#define TIM_CCMR2_IC4F_Pos        (12U)                                        
5247
#define TIM_CCMR2_IC4F_Msk        (0xFUL << TIM_CCMR2_IC4F_Pos)                 /*!< 0x0000F000 */
5248
#define TIM_CCMR2_IC4F            TIM_CCMR2_IC4F_Msk                           /*!<IC4F[3:0] bits (Input Capture 4 Filter) */
5249
#define TIM_CCMR2_IC4F_0          (0x1UL << TIM_CCMR2_IC4F_Pos)                 /*!< 0x00001000 */
5250
#define TIM_CCMR2_IC4F_1          (0x2UL << TIM_CCMR2_IC4F_Pos)                 /*!< 0x00002000 */
5251
#define TIM_CCMR2_IC4F_2          (0x4UL << TIM_CCMR2_IC4F_Pos)                 /*!< 0x00004000 */
5252
#define TIM_CCMR2_IC4F_3          (0x8UL << TIM_CCMR2_IC4F_Pos)                 /*!< 0x00008000 */
5253
 
5254
/*******************  Bit definition for TIM_CCER register  ******************/
5255
#define TIM_CCER_CC1E_Pos         (0U)                                         
5256
#define TIM_CCER_CC1E_Msk         (0x1UL << TIM_CCER_CC1E_Pos)                  /*!< 0x00000001 */
5257
#define TIM_CCER_CC1E             TIM_CCER_CC1E_Msk                            /*!<Capture/Compare 1 output enable */
5258
#define TIM_CCER_CC1P_Pos         (1U)                                         
5259
#define TIM_CCER_CC1P_Msk         (0x1UL << TIM_CCER_CC1P_Pos)                  /*!< 0x00000002 */
5260
#define TIM_CCER_CC1P             TIM_CCER_CC1P_Msk                            /*!<Capture/Compare 1 output Polarity */
5261
#define TIM_CCER_CC1NE_Pos        (2U)                                         
5262
#define TIM_CCER_CC1NE_Msk        (0x1UL << TIM_CCER_CC1NE_Pos)                 /*!< 0x00000004 */
5263
#define TIM_CCER_CC1NE            TIM_CCER_CC1NE_Msk                           /*!<Capture/Compare 1 Complementary output enable */
5264
#define TIM_CCER_CC1NP_Pos        (3U)                                         
5265
#define TIM_CCER_CC1NP_Msk        (0x1UL << TIM_CCER_CC1NP_Pos)                 /*!< 0x00000008 */
5266
#define TIM_CCER_CC1NP            TIM_CCER_CC1NP_Msk                           /*!<Capture/Compare 1 Complementary output Polarity */
5267
#define TIM_CCER_CC2E_Pos         (4U)                                         
5268
#define TIM_CCER_CC2E_Msk         (0x1UL << TIM_CCER_CC2E_Pos)                  /*!< 0x00000010 */
5269
#define TIM_CCER_CC2E             TIM_CCER_CC2E_Msk                            /*!<Capture/Compare 2 output enable */
5270
#define TIM_CCER_CC2P_Pos         (5U)                                         
5271
#define TIM_CCER_CC2P_Msk         (0x1UL << TIM_CCER_CC2P_Pos)                  /*!< 0x00000020 */
5272
#define TIM_CCER_CC2P             TIM_CCER_CC2P_Msk                            /*!<Capture/Compare 2 output Polarity */
5273
#define TIM_CCER_CC2NE_Pos        (6U)                                         
5274
#define TIM_CCER_CC2NE_Msk        (0x1UL << TIM_CCER_CC2NE_Pos)                 /*!< 0x00000040 */
5275
#define TIM_CCER_CC2NE            TIM_CCER_CC2NE_Msk                           /*!<Capture/Compare 2 Complementary output enable */
5276
#define TIM_CCER_CC2NP_Pos        (7U)                                         
5277
#define TIM_CCER_CC2NP_Msk        (0x1UL << TIM_CCER_CC2NP_Pos)                 /*!< 0x00000080 */
5278
#define TIM_CCER_CC2NP            TIM_CCER_CC2NP_Msk                           /*!<Capture/Compare 2 Complementary output Polarity */
5279
#define TIM_CCER_CC3E_Pos         (8U)                                         
5280
#define TIM_CCER_CC3E_Msk         (0x1UL << TIM_CCER_CC3E_Pos)                  /*!< 0x00000100 */
5281
#define TIM_CCER_CC3E             TIM_CCER_CC3E_Msk                            /*!<Capture/Compare 3 output enable */
5282
#define TIM_CCER_CC3P_Pos         (9U)                                         
5283
#define TIM_CCER_CC3P_Msk         (0x1UL << TIM_CCER_CC3P_Pos)                  /*!< 0x00000200 */
5284
#define TIM_CCER_CC3P             TIM_CCER_CC3P_Msk                            /*!<Capture/Compare 3 output Polarity */
5285
#define TIM_CCER_CC3NE_Pos        (10U)                                        
5286
#define TIM_CCER_CC3NE_Msk        (0x1UL << TIM_CCER_CC3NE_Pos)                 /*!< 0x00000400 */
5287
#define TIM_CCER_CC3NE            TIM_CCER_CC3NE_Msk                           /*!<Capture/Compare 3 Complementary output enable */
5288
#define TIM_CCER_CC3NP_Pos        (11U)                                        
5289
#define TIM_CCER_CC3NP_Msk        (0x1UL << TIM_CCER_CC3NP_Pos)                 /*!< 0x00000800 */
5290
#define TIM_CCER_CC3NP            TIM_CCER_CC3NP_Msk                           /*!<Capture/Compare 3 Complementary output Polarity */
5291
#define TIM_CCER_CC4E_Pos         (12U)                                        
5292
#define TIM_CCER_CC4E_Msk         (0x1UL << TIM_CCER_CC4E_Pos)                  /*!< 0x00001000 */
5293
#define TIM_CCER_CC4E             TIM_CCER_CC4E_Msk                            /*!<Capture/Compare 4 output enable */
5294
#define TIM_CCER_CC4P_Pos         (13U)                                        
5295
#define TIM_CCER_CC4P_Msk         (0x1UL << TIM_CCER_CC4P_Pos)                  /*!< 0x00002000 */
5296
#define TIM_CCER_CC4P             TIM_CCER_CC4P_Msk                            /*!<Capture/Compare 4 output Polarity */
5297
#define TIM_CCER_CC4NP_Pos        (15U)                                        
5298
#define TIM_CCER_CC4NP_Msk        (0x1UL << TIM_CCER_CC4NP_Pos)                 /*!< 0x00008000 */
5299
#define TIM_CCER_CC4NP            TIM_CCER_CC4NP_Msk                           /*!<Capture/Compare 4 Complementary output Polarity */
5300
 
5301
/*******************  Bit definition for TIM_CNT register  *******************/
5302
#define TIM_CNT_CNT_Pos           (0U)                                         
5303
#define TIM_CNT_CNT_Msk           (0xFFFFFFFFUL << TIM_CNT_CNT_Pos)             /*!< 0xFFFFFFFF */
5304
#define TIM_CNT_CNT               TIM_CNT_CNT_Msk                              /*!<Counter Value */
5305
 
5306
/*******************  Bit definition for TIM_PSC register  *******************/
5307
#define TIM_PSC_PSC_Pos           (0U)                                         
5308
#define TIM_PSC_PSC_Msk           (0xFFFFUL << TIM_PSC_PSC_Pos)                 /*!< 0x0000FFFF */
5309
#define TIM_PSC_PSC               TIM_PSC_PSC_Msk                              /*!<Prescaler Value */
5310
 
5311
/*******************  Bit definition for TIM_ARR register  *******************/
5312
#define TIM_ARR_ARR_Pos           (0U)                                         
5313
#define TIM_ARR_ARR_Msk           (0xFFFFFFFFUL << TIM_ARR_ARR_Pos)             /*!< 0xFFFFFFFF */
5314
#define TIM_ARR_ARR               TIM_ARR_ARR_Msk                              /*!<actual auto-reload Value */
5315
 
5316
/*******************  Bit definition for TIM_RCR register  *******************/
5317
#define TIM_RCR_REP_Pos           (0U)                                         
5318
#define TIM_RCR_REP_Msk           (0xFFUL << TIM_RCR_REP_Pos)                   /*!< 0x000000FF */
5319
#define TIM_RCR_REP               TIM_RCR_REP_Msk                              /*!<Repetition Counter Value */
5320
 
5321
/*******************  Bit definition for TIM_CCR1 register  ******************/
5322
#define TIM_CCR1_CCR1_Pos         (0U)                                         
5323
#define TIM_CCR1_CCR1_Msk         (0xFFFFUL << TIM_CCR1_CCR1_Pos)               /*!< 0x0000FFFF */
5324
#define TIM_CCR1_CCR1             TIM_CCR1_CCR1_Msk                            /*!<Capture/Compare 1 Value */
5325
 
5326
/*******************  Bit definition for TIM_CCR2 register  ******************/
5327
#define TIM_CCR2_CCR2_Pos         (0U)                                         
5328
#define TIM_CCR2_CCR2_Msk         (0xFFFFUL << TIM_CCR2_CCR2_Pos)               /*!< 0x0000FFFF */
5329
#define TIM_CCR2_CCR2             TIM_CCR2_CCR2_Msk                            /*!<Capture/Compare 2 Value */
5330
 
5331
/*******************  Bit definition for TIM_CCR3 register  ******************/
5332
#define TIM_CCR3_CCR3_Pos         (0U)                                         
5333
#define TIM_CCR3_CCR3_Msk         (0xFFFFUL << TIM_CCR3_CCR3_Pos)               /*!< 0x0000FFFF */
5334
#define TIM_CCR3_CCR3             TIM_CCR3_CCR3_Msk                            /*!<Capture/Compare 3 Value */
5335
 
5336
/*******************  Bit definition for TIM_CCR4 register  ******************/
5337
#define TIM_CCR4_CCR4_Pos         (0U)                                         
5338
#define TIM_CCR4_CCR4_Msk         (0xFFFFUL << TIM_CCR4_CCR4_Pos)               /*!< 0x0000FFFF */
5339
#define TIM_CCR4_CCR4             TIM_CCR4_CCR4_Msk                            /*!<Capture/Compare 4 Value */
5340
 
5341
/*******************  Bit definition for TIM_BDTR register  ******************/
5342
#define TIM_BDTR_DTG_Pos          (0U)                                         
5343
#define TIM_BDTR_DTG_Msk          (0xFFUL << TIM_BDTR_DTG_Pos)                  /*!< 0x000000FF */
5344
#define TIM_BDTR_DTG              TIM_BDTR_DTG_Msk                             /*!<DTG[0:7] bits (Dead-Time Generator set-up) */
5345
#define TIM_BDTR_DTG_0            (0x01UL << TIM_BDTR_DTG_Pos)                  /*!< 0x00000001 */
5346
#define TIM_BDTR_DTG_1            (0x02UL << TIM_BDTR_DTG_Pos)                  /*!< 0x00000002 */
5347
#define TIM_BDTR_DTG_2            (0x04UL << TIM_BDTR_DTG_Pos)                  /*!< 0x00000004 */
5348
#define TIM_BDTR_DTG_3            (0x08UL << TIM_BDTR_DTG_Pos)                  /*!< 0x00000008 */
5349
#define TIM_BDTR_DTG_4            (0x10UL << TIM_BDTR_DTG_Pos)                  /*!< 0x00000010 */
5350
#define TIM_BDTR_DTG_5            (0x20UL << TIM_BDTR_DTG_Pos)                  /*!< 0x00000020 */
5351
#define TIM_BDTR_DTG_6            (0x40UL << TIM_BDTR_DTG_Pos)                  /*!< 0x00000040 */
5352
#define TIM_BDTR_DTG_7            (0x80UL << TIM_BDTR_DTG_Pos)                  /*!< 0x00000080 */
5353
 
5354
#define TIM_BDTR_LOCK_Pos         (8U)                                         
5355
#define TIM_BDTR_LOCK_Msk         (0x3UL << TIM_BDTR_LOCK_Pos)                  /*!< 0x00000300 */
5356
#define TIM_BDTR_LOCK             TIM_BDTR_LOCK_Msk                            /*!<LOCK[1:0] bits (Lock Configuration) */
5357
#define TIM_BDTR_LOCK_0           (0x1UL << TIM_BDTR_LOCK_Pos)                  /*!< 0x00000100 */
5358
#define TIM_BDTR_LOCK_1           (0x2UL << TIM_BDTR_LOCK_Pos)                  /*!< 0x00000200 */
5359
 
5360
#define TIM_BDTR_OSSI_Pos         (10U)                                        
5361
#define TIM_BDTR_OSSI_Msk         (0x1UL << TIM_BDTR_OSSI_Pos)                  /*!< 0x00000400 */
5362
#define TIM_BDTR_OSSI             TIM_BDTR_OSSI_Msk                            /*!<Off-State Selection for Idle mode */
5363
#define TIM_BDTR_OSSR_Pos         (11U)                                        
5364
#define TIM_BDTR_OSSR_Msk         (0x1UL << TIM_BDTR_OSSR_Pos)                  /*!< 0x00000800 */
5365
#define TIM_BDTR_OSSR             TIM_BDTR_OSSR_Msk                            /*!<Off-State Selection for Run mode */
5366
#define TIM_BDTR_BKE_Pos          (12U)                                        
5367
#define TIM_BDTR_BKE_Msk          (0x1UL << TIM_BDTR_BKE_Pos)                   /*!< 0x00001000 */
5368
#define TIM_BDTR_BKE              TIM_BDTR_BKE_Msk                             /*!<Break enable */
5369
#define TIM_BDTR_BKP_Pos          (13U)                                        
5370
#define TIM_BDTR_BKP_Msk          (0x1UL << TIM_BDTR_BKP_Pos)                   /*!< 0x00002000 */
5371
#define TIM_BDTR_BKP              TIM_BDTR_BKP_Msk                             /*!<Break Polarity */
5372
#define TIM_BDTR_AOE_Pos          (14U)                                        
5373
#define TIM_BDTR_AOE_Msk          (0x1UL << TIM_BDTR_AOE_Pos)                   /*!< 0x00004000 */
5374
#define TIM_BDTR_AOE              TIM_BDTR_AOE_Msk                             /*!<Automatic Output enable */
5375
#define TIM_BDTR_MOE_Pos          (15U)                                        
5376
#define TIM_BDTR_MOE_Msk          (0x1UL << TIM_BDTR_MOE_Pos)                   /*!< 0x00008000 */
5377
#define TIM_BDTR_MOE              TIM_BDTR_MOE_Msk                             /*!<Main Output enable */
5378
 
5379
/*******************  Bit definition for TIM_DCR register  *******************/
5380
#define TIM_DCR_DBA_Pos           (0U)                                         
5381
#define TIM_DCR_DBA_Msk           (0x1FUL << TIM_DCR_DBA_Pos)                   /*!< 0x0000001F */
5382
#define TIM_DCR_DBA               TIM_DCR_DBA_Msk                              /*!<DBA[4:0] bits (DMA Base Address) */
5383
#define TIM_DCR_DBA_0             (0x01UL << TIM_DCR_DBA_Pos)                   /*!< 0x00000001 */
5384
#define TIM_DCR_DBA_1             (0x02UL << TIM_DCR_DBA_Pos)                   /*!< 0x00000002 */
5385
#define TIM_DCR_DBA_2             (0x04UL << TIM_DCR_DBA_Pos)                   /*!< 0x00000004 */
5386
#define TIM_DCR_DBA_3             (0x08UL << TIM_DCR_DBA_Pos)                   /*!< 0x00000008 */
5387
#define TIM_DCR_DBA_4             (0x10UL << TIM_DCR_DBA_Pos)                   /*!< 0x00000010 */
5388
 
5389
#define TIM_DCR_DBL_Pos           (8U)                                         
5390
#define TIM_DCR_DBL_Msk           (0x1FUL << TIM_DCR_DBL_Pos)                   /*!< 0x00001F00 */
5391
#define TIM_DCR_DBL               TIM_DCR_DBL_Msk                              /*!<DBL[4:0] bits (DMA Burst Length) */
5392
#define TIM_DCR_DBL_0             (0x01UL << TIM_DCR_DBL_Pos)                   /*!< 0x00000100 */
5393
#define TIM_DCR_DBL_1             (0x02UL << TIM_DCR_DBL_Pos)                   /*!< 0x00000200 */
5394
#define TIM_DCR_DBL_2             (0x04UL << TIM_DCR_DBL_Pos)                   /*!< 0x00000400 */
5395
#define TIM_DCR_DBL_3             (0x08UL << TIM_DCR_DBL_Pos)                   /*!< 0x00000800 */
5396
#define TIM_DCR_DBL_4             (0x10UL << TIM_DCR_DBL_Pos)                   /*!< 0x00001000 */
5397
 
5398
/*******************  Bit definition for TIM_DMAR register  ******************/
5399
#define TIM_DMAR_DMAB_Pos         (0U)                                         
5400
#define TIM_DMAR_DMAB_Msk         (0xFFFFUL << TIM_DMAR_DMAB_Pos)               /*!< 0x0000FFFF */
5401
#define TIM_DMAR_DMAB             TIM_DMAR_DMAB_Msk                            /*!<DMA register for burst accesses */
5402
 
5403
/*******************  Bit definition for TIM14_OR register  ********************/
5404
#define TIM14_OR_TI1_RMP_Pos      (0U)                                         
5405
#define TIM14_OR_TI1_RMP_Msk      (0x3UL << TIM14_OR_TI1_RMP_Pos)               /*!< 0x00000003 */
5406
#define TIM14_OR_TI1_RMP          TIM14_OR_TI1_RMP_Msk                         /*!<TI1_RMP[1:0] bits (TIM14 Input 4 remap) */
5407
#define TIM14_OR_TI1_RMP_0        (0x1UL << TIM14_OR_TI1_RMP_Pos)               /*!< 0x00000001 */
5408
#define TIM14_OR_TI1_RMP_1        (0x2UL << TIM14_OR_TI1_RMP_Pos)               /*!< 0x00000002 */
5409
 
5410
/******************************************************************************/
5411
/*                                                                            */
5412
/*                          Touch Sensing Controller (TSC)                    */
5413
/*                                                                            */
5414
/******************************************************************************/
5415
/*******************  Bit definition for TSC_CR register  *********************/
5416
#define TSC_CR_TSCE_Pos          (0U)                                          
5417
#define TSC_CR_TSCE_Msk          (0x1UL << TSC_CR_TSCE_Pos)                     /*!< 0x00000001 */
5418
#define TSC_CR_TSCE              TSC_CR_TSCE_Msk                               /*!<Touch sensing controller enable */
5419
#define TSC_CR_START_Pos         (1U)                                          
5420
#define TSC_CR_START_Msk         (0x1UL << TSC_CR_START_Pos)                    /*!< 0x00000002 */
5421
#define TSC_CR_START             TSC_CR_START_Msk                              /*!<Start acquisition */
5422
#define TSC_CR_AM_Pos            (2U)                                          
5423
#define TSC_CR_AM_Msk            (0x1UL << TSC_CR_AM_Pos)                       /*!< 0x00000004 */
5424
#define TSC_CR_AM                TSC_CR_AM_Msk                                 /*!<Acquisition mode */
5425
#define TSC_CR_SYNCPOL_Pos       (3U)                                          
5426
#define TSC_CR_SYNCPOL_Msk       (0x1UL << TSC_CR_SYNCPOL_Pos)                  /*!< 0x00000008 */
5427
#define TSC_CR_SYNCPOL           TSC_CR_SYNCPOL_Msk                            /*!<Synchronization pin polarity */
5428
#define TSC_CR_IODEF_Pos         (4U)                                          
5429
#define TSC_CR_IODEF_Msk         (0x1UL << TSC_CR_IODEF_Pos)                    /*!< 0x00000010 */
5430
#define TSC_CR_IODEF             TSC_CR_IODEF_Msk                              /*!<IO default mode */
5431
 
5432
#define TSC_CR_MCV_Pos           (5U)                                          
5433
#define TSC_CR_MCV_Msk           (0x7UL << TSC_CR_MCV_Pos)                      /*!< 0x000000E0 */
5434
#define TSC_CR_MCV               TSC_CR_MCV_Msk                                /*!<MCV[2:0] bits (Max Count Value) */
5435
#define TSC_CR_MCV_0             (0x1UL << TSC_CR_MCV_Pos)                      /*!< 0x00000020 */
5436
#define TSC_CR_MCV_1             (0x2UL << TSC_CR_MCV_Pos)                      /*!< 0x00000040 */
5437
#define TSC_CR_MCV_2             (0x4UL << TSC_CR_MCV_Pos)                      /*!< 0x00000080 */
5438
 
5439
#define TSC_CR_PGPSC_Pos         (12U)                                         
5440
#define TSC_CR_PGPSC_Msk         (0x7UL << TSC_CR_PGPSC_Pos)                    /*!< 0x00007000 */
5441
#define TSC_CR_PGPSC             TSC_CR_PGPSC_Msk                              /*!<PGPSC[2:0] bits (Pulse Generator Prescaler) */
5442
#define TSC_CR_PGPSC_0           (0x1UL << TSC_CR_PGPSC_Pos)                    /*!< 0x00001000 */
5443
#define TSC_CR_PGPSC_1           (0x2UL << TSC_CR_PGPSC_Pos)                    /*!< 0x00002000 */
5444
#define TSC_CR_PGPSC_2           (0x4UL << TSC_CR_PGPSC_Pos)                    /*!< 0x00004000 */
5445
 
5446
#define TSC_CR_SSPSC_Pos         (15U)                                         
5447
#define TSC_CR_SSPSC_Msk         (0x1UL << TSC_CR_SSPSC_Pos)                    /*!< 0x00008000 */
5448
#define TSC_CR_SSPSC             TSC_CR_SSPSC_Msk                              /*!<Spread Spectrum Prescaler */
5449
#define TSC_CR_SSE_Pos           (16U)                                         
5450
#define TSC_CR_SSE_Msk           (0x1UL << TSC_CR_SSE_Pos)                      /*!< 0x00010000 */
5451
#define TSC_CR_SSE               TSC_CR_SSE_Msk                                /*!<Spread Spectrum Enable */
5452
 
5453
#define TSC_CR_SSD_Pos           (17U)                                         
5454
#define TSC_CR_SSD_Msk           (0x7FUL << TSC_CR_SSD_Pos)                     /*!< 0x00FE0000 */
5455
#define TSC_CR_SSD               TSC_CR_SSD_Msk                                /*!<SSD[6:0] bits (Spread Spectrum Deviation) */
5456
#define TSC_CR_SSD_0             (0x01UL << TSC_CR_SSD_Pos)                     /*!< 0x00020000 */
5457
#define TSC_CR_SSD_1             (0x02UL << TSC_CR_SSD_Pos)                     /*!< 0x00040000 */
5458
#define TSC_CR_SSD_2             (0x04UL << TSC_CR_SSD_Pos)                     /*!< 0x00080000 */
5459
#define TSC_CR_SSD_3             (0x08UL << TSC_CR_SSD_Pos)                     /*!< 0x00100000 */
5460
#define TSC_CR_SSD_4             (0x10UL << TSC_CR_SSD_Pos)                     /*!< 0x00200000 */
5461
#define TSC_CR_SSD_5             (0x20UL << TSC_CR_SSD_Pos)                     /*!< 0x00400000 */
5462
#define TSC_CR_SSD_6             (0x40UL << TSC_CR_SSD_Pos)                     /*!< 0x00800000 */
5463
 
5464
#define TSC_CR_CTPL_Pos          (24U)                                         
5465
#define TSC_CR_CTPL_Msk          (0xFUL << TSC_CR_CTPL_Pos)                     /*!< 0x0F000000 */
5466
#define TSC_CR_CTPL              TSC_CR_CTPL_Msk                               /*!<CTPL[3:0] bits (Charge Transfer pulse low) */
5467
#define TSC_CR_CTPL_0            (0x1UL << TSC_CR_CTPL_Pos)                     /*!< 0x01000000 */
5468
#define TSC_CR_CTPL_1            (0x2UL << TSC_CR_CTPL_Pos)                     /*!< 0x02000000 */
5469
#define TSC_CR_CTPL_2            (0x4UL << TSC_CR_CTPL_Pos)                     /*!< 0x04000000 */
5470
#define TSC_CR_CTPL_3            (0x8UL << TSC_CR_CTPL_Pos)                     /*!< 0x08000000 */
5471
 
5472
#define TSC_CR_CTPH_Pos          (28U)                                         
5473
#define TSC_CR_CTPH_Msk          (0xFUL << TSC_CR_CTPH_Pos)                     /*!< 0xF0000000 */
5474
#define TSC_CR_CTPH              TSC_CR_CTPH_Msk                               /*!<CTPH[3:0] bits (Charge Transfer pulse high) */
5475
#define TSC_CR_CTPH_0            (0x1UL << TSC_CR_CTPH_Pos)                     /*!< 0x10000000 */
5476
#define TSC_CR_CTPH_1            (0x2UL << TSC_CR_CTPH_Pos)                     /*!< 0x20000000 */
5477
#define TSC_CR_CTPH_2            (0x4UL << TSC_CR_CTPH_Pos)                     /*!< 0x40000000 */
5478
#define TSC_CR_CTPH_3            (0x8UL << TSC_CR_CTPH_Pos)                     /*!< 0x80000000 */
5479
 
5480
/*******************  Bit definition for TSC_IER register  ********************/
5481
#define TSC_IER_EOAIE_Pos        (0U)                                          
5482
#define TSC_IER_EOAIE_Msk        (0x1UL << TSC_IER_EOAIE_Pos)                   /*!< 0x00000001 */
5483
#define TSC_IER_EOAIE            TSC_IER_EOAIE_Msk                             /*!<End of acquisition interrupt enable */
5484
#define TSC_IER_MCEIE_Pos        (1U)                                          
5485
#define TSC_IER_MCEIE_Msk        (0x1UL << TSC_IER_MCEIE_Pos)                   /*!< 0x00000002 */
5486
#define TSC_IER_MCEIE            TSC_IER_MCEIE_Msk                             /*!<Max count error interrupt enable */
5487
 
5488
/*******************  Bit definition for TSC_ICR register  ********************/
5489
#define TSC_ICR_EOAIC_Pos        (0U)                                          
5490
#define TSC_ICR_EOAIC_Msk        (0x1UL << TSC_ICR_EOAIC_Pos)                   /*!< 0x00000001 */
5491
#define TSC_ICR_EOAIC            TSC_ICR_EOAIC_Msk                             /*!<End of acquisition interrupt clear */
5492
#define TSC_ICR_MCEIC_Pos        (1U)                                          
5493
#define TSC_ICR_MCEIC_Msk        (0x1UL << TSC_ICR_MCEIC_Pos)                   /*!< 0x00000002 */
5494
#define TSC_ICR_MCEIC            TSC_ICR_MCEIC_Msk                             /*!<Max count error interrupt clear */
5495
 
5496
/*******************  Bit definition for TSC_ISR register  ********************/
5497
#define TSC_ISR_EOAF_Pos         (0U)                                          
5498
#define TSC_ISR_EOAF_Msk         (0x1UL << TSC_ISR_EOAF_Pos)                    /*!< 0x00000001 */
5499
#define TSC_ISR_EOAF             TSC_ISR_EOAF_Msk                              /*!<End of acquisition flag */
5500
#define TSC_ISR_MCEF_Pos         (1U)                                          
5501
#define TSC_ISR_MCEF_Msk         (0x1UL << TSC_ISR_MCEF_Pos)                    /*!< 0x00000002 */
5502
#define TSC_ISR_MCEF             TSC_ISR_MCEF_Msk                              /*!<Max count error flag */
5503
 
5504
/*******************  Bit definition for TSC_IOHCR register  ******************/
5505
#define TSC_IOHCR_G1_IO1_Pos     (0U)                                          
5506
#define TSC_IOHCR_G1_IO1_Msk     (0x1UL << TSC_IOHCR_G1_IO1_Pos)                /*!< 0x00000001 */
5507
#define TSC_IOHCR_G1_IO1         TSC_IOHCR_G1_IO1_Msk                          /*!<GROUP1_IO1 schmitt trigger hysteresis mode */
5508
#define TSC_IOHCR_G1_IO2_Pos     (1U)                                          
5509
#define TSC_IOHCR_G1_IO2_Msk     (0x1UL << TSC_IOHCR_G1_IO2_Pos)                /*!< 0x00000002 */
5510
#define TSC_IOHCR_G1_IO2         TSC_IOHCR_G1_IO2_Msk                          /*!<GROUP1_IO2 schmitt trigger hysteresis mode */
5511
#define TSC_IOHCR_G1_IO3_Pos     (2U)                                          
5512
#define TSC_IOHCR_G1_IO3_Msk     (0x1UL << TSC_IOHCR_G1_IO3_Pos)                /*!< 0x00000004 */
5513
#define TSC_IOHCR_G1_IO3         TSC_IOHCR_G1_IO3_Msk                          /*!<GROUP1_IO3 schmitt trigger hysteresis mode */
5514
#define TSC_IOHCR_G1_IO4_Pos     (3U)                                          
5515
#define TSC_IOHCR_G1_IO4_Msk     (0x1UL << TSC_IOHCR_G1_IO4_Pos)                /*!< 0x00000008 */
5516
#define TSC_IOHCR_G1_IO4         TSC_IOHCR_G1_IO4_Msk                          /*!<GROUP1_IO4 schmitt trigger hysteresis mode */
5517
#define TSC_IOHCR_G2_IO1_Pos     (4U)                                          
5518
#define TSC_IOHCR_G2_IO1_Msk     (0x1UL << TSC_IOHCR_G2_IO1_Pos)                /*!< 0x00000010 */
5519
#define TSC_IOHCR_G2_IO1         TSC_IOHCR_G2_IO1_Msk                          /*!<GROUP2_IO1 schmitt trigger hysteresis mode */
5520
#define TSC_IOHCR_G2_IO2_Pos     (5U)                                          
5521
#define TSC_IOHCR_G2_IO2_Msk     (0x1UL << TSC_IOHCR_G2_IO2_Pos)                /*!< 0x00000020 */
5522
#define TSC_IOHCR_G2_IO2         TSC_IOHCR_G2_IO2_Msk                          /*!<GROUP2_IO2 schmitt trigger hysteresis mode */
5523
#define TSC_IOHCR_G2_IO3_Pos     (6U)                                          
5524
#define TSC_IOHCR_G2_IO3_Msk     (0x1UL << TSC_IOHCR_G2_IO3_Pos)                /*!< 0x00000040 */
5525
#define TSC_IOHCR_G2_IO3         TSC_IOHCR_G2_IO3_Msk                          /*!<GROUP2_IO3 schmitt trigger hysteresis mode */
5526
#define TSC_IOHCR_G2_IO4_Pos     (7U)                                          
5527
#define TSC_IOHCR_G2_IO4_Msk     (0x1UL << TSC_IOHCR_G2_IO4_Pos)                /*!< 0x00000080 */
5528
#define TSC_IOHCR_G2_IO4         TSC_IOHCR_G2_IO4_Msk                          /*!<GROUP2_IO4 schmitt trigger hysteresis mode */
5529
#define TSC_IOHCR_G3_IO1_Pos     (8U)                                          
5530
#define TSC_IOHCR_G3_IO1_Msk     (0x1UL << TSC_IOHCR_G3_IO1_Pos)                /*!< 0x00000100 */
5531
#define TSC_IOHCR_G3_IO1         TSC_IOHCR_G3_IO1_Msk                          /*!<GROUP3_IO1 schmitt trigger hysteresis mode */
5532
#define TSC_IOHCR_G3_IO2_Pos     (9U)                                          
5533
#define TSC_IOHCR_G3_IO2_Msk     (0x1UL << TSC_IOHCR_G3_IO2_Pos)                /*!< 0x00000200 */
5534
#define TSC_IOHCR_G3_IO2         TSC_IOHCR_G3_IO2_Msk                          /*!<GROUP3_IO2 schmitt trigger hysteresis mode */
5535
#define TSC_IOHCR_G3_IO3_Pos     (10U)                                         
5536
#define TSC_IOHCR_G3_IO3_Msk     (0x1UL << TSC_IOHCR_G3_IO3_Pos)                /*!< 0x00000400 */
5537
#define TSC_IOHCR_G3_IO3         TSC_IOHCR_G3_IO3_Msk                          /*!<GROUP3_IO3 schmitt trigger hysteresis mode */
5538
#define TSC_IOHCR_G3_IO4_Pos     (11U)                                         
5539
#define TSC_IOHCR_G3_IO4_Msk     (0x1UL << TSC_IOHCR_G3_IO4_Pos)                /*!< 0x00000800 */
5540
#define TSC_IOHCR_G3_IO4         TSC_IOHCR_G3_IO4_Msk                          /*!<GROUP3_IO4 schmitt trigger hysteresis mode */
5541
#define TSC_IOHCR_G4_IO1_Pos     (12U)                                         
5542
#define TSC_IOHCR_G4_IO1_Msk     (0x1UL << TSC_IOHCR_G4_IO1_Pos)                /*!< 0x00001000 */
5543
#define TSC_IOHCR_G4_IO1         TSC_IOHCR_G4_IO1_Msk                          /*!<GROUP4_IO1 schmitt trigger hysteresis mode */
5544
#define TSC_IOHCR_G4_IO2_Pos     (13U)                                         
5545
#define TSC_IOHCR_G4_IO2_Msk     (0x1UL << TSC_IOHCR_G4_IO2_Pos)                /*!< 0x00002000 */
5546
#define TSC_IOHCR_G4_IO2         TSC_IOHCR_G4_IO2_Msk                          /*!<GROUP4_IO2 schmitt trigger hysteresis mode */
5547
#define TSC_IOHCR_G4_IO3_Pos     (14U)                                         
5548
#define TSC_IOHCR_G4_IO3_Msk     (0x1UL << TSC_IOHCR_G4_IO3_Pos)                /*!< 0x00004000 */
5549
#define TSC_IOHCR_G4_IO3         TSC_IOHCR_G4_IO3_Msk                          /*!<GROUP4_IO3 schmitt trigger hysteresis mode */
5550
#define TSC_IOHCR_G4_IO4_Pos     (15U)                                         
5551
#define TSC_IOHCR_G4_IO4_Msk     (0x1UL << TSC_IOHCR_G4_IO4_Pos)                /*!< 0x00008000 */
5552
#define TSC_IOHCR_G4_IO4         TSC_IOHCR_G4_IO4_Msk                          /*!<GROUP4_IO4 schmitt trigger hysteresis mode */
5553
#define TSC_IOHCR_G5_IO1_Pos     (16U)                                         
5554
#define TSC_IOHCR_G5_IO1_Msk     (0x1UL << TSC_IOHCR_G5_IO1_Pos)                /*!< 0x00010000 */
5555
#define TSC_IOHCR_G5_IO1         TSC_IOHCR_G5_IO1_Msk                          /*!<GROUP5_IO1 schmitt trigger hysteresis mode */
5556
#define TSC_IOHCR_G5_IO2_Pos     (17U)                                         
5557
#define TSC_IOHCR_G5_IO2_Msk     (0x1UL << TSC_IOHCR_G5_IO2_Pos)                /*!< 0x00020000 */
5558
#define TSC_IOHCR_G5_IO2         TSC_IOHCR_G5_IO2_Msk                          /*!<GROUP5_IO2 schmitt trigger hysteresis mode */
5559
#define TSC_IOHCR_G5_IO3_Pos     (18U)                                         
5560
#define TSC_IOHCR_G5_IO3_Msk     (0x1UL << TSC_IOHCR_G5_IO3_Pos)                /*!< 0x00040000 */
5561
#define TSC_IOHCR_G5_IO3         TSC_IOHCR_G5_IO3_Msk                          /*!<GROUP5_IO3 schmitt trigger hysteresis mode */
5562
#define TSC_IOHCR_G5_IO4_Pos     (19U)                                         
5563
#define TSC_IOHCR_G5_IO4_Msk     (0x1UL << TSC_IOHCR_G5_IO4_Pos)                /*!< 0x00080000 */
5564
#define TSC_IOHCR_G5_IO4         TSC_IOHCR_G5_IO4_Msk                          /*!<GROUP5_IO4 schmitt trigger hysteresis mode */
5565
#define TSC_IOHCR_G6_IO1_Pos     (20U)                                         
5566
#define TSC_IOHCR_G6_IO1_Msk     (0x1UL << TSC_IOHCR_G6_IO1_Pos)                /*!< 0x00100000 */
5567
#define TSC_IOHCR_G6_IO1         TSC_IOHCR_G6_IO1_Msk                          /*!<GROUP6_IO1 schmitt trigger hysteresis mode */
5568
#define TSC_IOHCR_G6_IO2_Pos     (21U)                                         
5569
#define TSC_IOHCR_G6_IO2_Msk     (0x1UL << TSC_IOHCR_G6_IO2_Pos)                /*!< 0x00200000 */
5570
#define TSC_IOHCR_G6_IO2         TSC_IOHCR_G6_IO2_Msk                          /*!<GROUP6_IO2 schmitt trigger hysteresis mode */
5571
#define TSC_IOHCR_G6_IO3_Pos     (22U)                                         
5572
#define TSC_IOHCR_G6_IO3_Msk     (0x1UL << TSC_IOHCR_G6_IO3_Pos)                /*!< 0x00400000 */
5573
#define TSC_IOHCR_G6_IO3         TSC_IOHCR_G6_IO3_Msk                          /*!<GROUP6_IO3 schmitt trigger hysteresis mode */
5574
#define TSC_IOHCR_G6_IO4_Pos     (23U)                                         
5575
#define TSC_IOHCR_G6_IO4_Msk     (0x1UL << TSC_IOHCR_G6_IO4_Pos)                /*!< 0x00800000 */
5576
#define TSC_IOHCR_G6_IO4         TSC_IOHCR_G6_IO4_Msk                          /*!<GROUP6_IO4 schmitt trigger hysteresis mode */
5577
#define TSC_IOHCR_G7_IO1_Pos     (24U)                                         
5578
#define TSC_IOHCR_G7_IO1_Msk     (0x1UL << TSC_IOHCR_G7_IO1_Pos)                /*!< 0x01000000 */
5579
#define TSC_IOHCR_G7_IO1         TSC_IOHCR_G7_IO1_Msk                          /*!<GROUP7_IO1 schmitt trigger hysteresis mode */
5580
#define TSC_IOHCR_G7_IO2_Pos     (25U)                                         
5581
#define TSC_IOHCR_G7_IO2_Msk     (0x1UL << TSC_IOHCR_G7_IO2_Pos)                /*!< 0x02000000 */
5582
#define TSC_IOHCR_G7_IO2         TSC_IOHCR_G7_IO2_Msk                          /*!<GROUP7_IO2 schmitt trigger hysteresis mode */
5583
#define TSC_IOHCR_G7_IO3_Pos     (26U)                                         
5584
#define TSC_IOHCR_G7_IO3_Msk     (0x1UL << TSC_IOHCR_G7_IO3_Pos)                /*!< 0x04000000 */
5585
#define TSC_IOHCR_G7_IO3         TSC_IOHCR_G7_IO3_Msk                          /*!<GROUP7_IO3 schmitt trigger hysteresis mode */
5586
#define TSC_IOHCR_G7_IO4_Pos     (27U)                                         
5587
#define TSC_IOHCR_G7_IO4_Msk     (0x1UL << TSC_IOHCR_G7_IO4_Pos)                /*!< 0x08000000 */
5588
#define TSC_IOHCR_G7_IO4         TSC_IOHCR_G7_IO4_Msk                          /*!<GROUP7_IO4 schmitt trigger hysteresis mode */
5589
#define TSC_IOHCR_G8_IO1_Pos     (28U)                                         
5590
#define TSC_IOHCR_G8_IO1_Msk     (0x1UL << TSC_IOHCR_G8_IO1_Pos)                /*!< 0x10000000 */
5591
#define TSC_IOHCR_G8_IO1         TSC_IOHCR_G8_IO1_Msk                          /*!<GROUP8_IO1 schmitt trigger hysteresis mode */
5592
#define TSC_IOHCR_G8_IO2_Pos     (29U)                                         
5593
#define TSC_IOHCR_G8_IO2_Msk     (0x1UL << TSC_IOHCR_G8_IO2_Pos)                /*!< 0x20000000 */
5594
#define TSC_IOHCR_G8_IO2         TSC_IOHCR_G8_IO2_Msk                          /*!<GROUP8_IO2 schmitt trigger hysteresis mode */
5595
#define TSC_IOHCR_G8_IO3_Pos     (30U)                                         
5596
#define TSC_IOHCR_G8_IO3_Msk     (0x1UL << TSC_IOHCR_G8_IO3_Pos)                /*!< 0x40000000 */
5597
#define TSC_IOHCR_G8_IO3         TSC_IOHCR_G8_IO3_Msk                          /*!<GROUP8_IO3 schmitt trigger hysteresis mode */
5598
#define TSC_IOHCR_G8_IO4_Pos     (31U)                                         
5599
#define TSC_IOHCR_G8_IO4_Msk     (0x1UL << TSC_IOHCR_G8_IO4_Pos)                /*!< 0x80000000 */
5600
#define TSC_IOHCR_G8_IO4         TSC_IOHCR_G8_IO4_Msk                          /*!<GROUP8_IO4 schmitt trigger hysteresis mode */
5601
 
5602
/*******************  Bit definition for TSC_IOASCR register  *****************/
5603
#define TSC_IOASCR_G1_IO1_Pos    (0U)                                          
5604
#define TSC_IOASCR_G1_IO1_Msk    (0x1UL << TSC_IOASCR_G1_IO1_Pos)               /*!< 0x00000001 */
5605
#define TSC_IOASCR_G1_IO1        TSC_IOASCR_G1_IO1_Msk                         /*!<GROUP1_IO1 analog switch enable */
5606
#define TSC_IOASCR_G1_IO2_Pos    (1U)                                          
5607
#define TSC_IOASCR_G1_IO2_Msk    (0x1UL << TSC_IOASCR_G1_IO2_Pos)               /*!< 0x00000002 */
5608
#define TSC_IOASCR_G1_IO2        TSC_IOASCR_G1_IO2_Msk                         /*!<GROUP1_IO2 analog switch enable */
5609
#define TSC_IOASCR_G1_IO3_Pos    (2U)                                          
5610
#define TSC_IOASCR_G1_IO3_Msk    (0x1UL << TSC_IOASCR_G1_IO3_Pos)               /*!< 0x00000004 */
5611
#define TSC_IOASCR_G1_IO3        TSC_IOASCR_G1_IO3_Msk                         /*!<GROUP1_IO3 analog switch enable */
5612
#define TSC_IOASCR_G1_IO4_Pos    (3U)                                          
5613
#define TSC_IOASCR_G1_IO4_Msk    (0x1UL << TSC_IOASCR_G1_IO4_Pos)               /*!< 0x00000008 */
5614
#define TSC_IOASCR_G1_IO4        TSC_IOASCR_G1_IO4_Msk                         /*!<GROUP1_IO4 analog switch enable */
5615
#define TSC_IOASCR_G2_IO1_Pos    (4U)                                          
5616
#define TSC_IOASCR_G2_IO1_Msk    (0x1UL << TSC_IOASCR_G2_IO1_Pos)               /*!< 0x00000010 */
5617
#define TSC_IOASCR_G2_IO1        TSC_IOASCR_G2_IO1_Msk                         /*!<GROUP2_IO1 analog switch enable */
5618
#define TSC_IOASCR_G2_IO2_Pos    (5U)                                          
5619
#define TSC_IOASCR_G2_IO2_Msk    (0x1UL << TSC_IOASCR_G2_IO2_Pos)               /*!< 0x00000020 */
5620
#define TSC_IOASCR_G2_IO2        TSC_IOASCR_G2_IO2_Msk                         /*!<GROUP2_IO2 analog switch enable */
5621
#define TSC_IOASCR_G2_IO3_Pos    (6U)                                          
5622
#define TSC_IOASCR_G2_IO3_Msk    (0x1UL << TSC_IOASCR_G2_IO3_Pos)               /*!< 0x00000040 */
5623
#define TSC_IOASCR_G2_IO3        TSC_IOASCR_G2_IO3_Msk                         /*!<GROUP2_IO3 analog switch enable */
5624
#define TSC_IOASCR_G2_IO4_Pos    (7U)                                          
5625
#define TSC_IOASCR_G2_IO4_Msk    (0x1UL << TSC_IOASCR_G2_IO4_Pos)               /*!< 0x00000080 */
5626
#define TSC_IOASCR_G2_IO4        TSC_IOASCR_G2_IO4_Msk                         /*!<GROUP2_IO4 analog switch enable */
5627
#define TSC_IOASCR_G3_IO1_Pos    (8U)                                          
5628
#define TSC_IOASCR_G3_IO1_Msk    (0x1UL << TSC_IOASCR_G3_IO1_Pos)               /*!< 0x00000100 */
5629
#define TSC_IOASCR_G3_IO1        TSC_IOASCR_G3_IO1_Msk                         /*!<GROUP3_IO1 analog switch enable */
5630
#define TSC_IOASCR_G3_IO2_Pos    (9U)                                          
5631
#define TSC_IOASCR_G3_IO2_Msk    (0x1UL << TSC_IOASCR_G3_IO2_Pos)               /*!< 0x00000200 */
5632
#define TSC_IOASCR_G3_IO2        TSC_IOASCR_G3_IO2_Msk                         /*!<GROUP3_IO2 analog switch enable */
5633
#define TSC_IOASCR_G3_IO3_Pos    (10U)                                         
5634
#define TSC_IOASCR_G3_IO3_Msk    (0x1UL << TSC_IOASCR_G3_IO3_Pos)               /*!< 0x00000400 */
5635
#define TSC_IOASCR_G3_IO3        TSC_IOASCR_G3_IO3_Msk                         /*!<GROUP3_IO3 analog switch enable */
5636
#define TSC_IOASCR_G3_IO4_Pos    (11U)                                         
5637
#define TSC_IOASCR_G3_IO4_Msk    (0x1UL << TSC_IOASCR_G3_IO4_Pos)               /*!< 0x00000800 */
5638
#define TSC_IOASCR_G3_IO4        TSC_IOASCR_G3_IO4_Msk                         /*!<GROUP3_IO4 analog switch enable */
5639
#define TSC_IOASCR_G4_IO1_Pos    (12U)                                         
5640
#define TSC_IOASCR_G4_IO1_Msk    (0x1UL << TSC_IOASCR_G4_IO1_Pos)               /*!< 0x00001000 */
5641
#define TSC_IOASCR_G4_IO1        TSC_IOASCR_G4_IO1_Msk                         /*!<GROUP4_IO1 analog switch enable */
5642
#define TSC_IOASCR_G4_IO2_Pos    (13U)                                         
5643
#define TSC_IOASCR_G4_IO2_Msk    (0x1UL << TSC_IOASCR_G4_IO2_Pos)               /*!< 0x00002000 */
5644
#define TSC_IOASCR_G4_IO2        TSC_IOASCR_G4_IO2_Msk                         /*!<GROUP4_IO2 analog switch enable */
5645
#define TSC_IOASCR_G4_IO3_Pos    (14U)                                         
5646
#define TSC_IOASCR_G4_IO3_Msk    (0x1UL << TSC_IOASCR_G4_IO3_Pos)               /*!< 0x00004000 */
5647
#define TSC_IOASCR_G4_IO3        TSC_IOASCR_G4_IO3_Msk                         /*!<GROUP4_IO3 analog switch enable */
5648
#define TSC_IOASCR_G4_IO4_Pos    (15U)                                         
5649
#define TSC_IOASCR_G4_IO4_Msk    (0x1UL << TSC_IOASCR_G4_IO4_Pos)               /*!< 0x00008000 */
5650
#define TSC_IOASCR_G4_IO4        TSC_IOASCR_G4_IO4_Msk                         /*!<GROUP4_IO4 analog switch enable */
5651
#define TSC_IOASCR_G5_IO1_Pos    (16U)                                         
5652
#define TSC_IOASCR_G5_IO1_Msk    (0x1UL << TSC_IOASCR_G5_IO1_Pos)               /*!< 0x00010000 */
5653
#define TSC_IOASCR_G5_IO1        TSC_IOASCR_G5_IO1_Msk                         /*!<GROUP5_IO1 analog switch enable */
5654
#define TSC_IOASCR_G5_IO2_Pos    (17U)                                         
5655
#define TSC_IOASCR_G5_IO2_Msk    (0x1UL << TSC_IOASCR_G5_IO2_Pos)               /*!< 0x00020000 */
5656
#define TSC_IOASCR_G5_IO2        TSC_IOASCR_G5_IO2_Msk                         /*!<GROUP5_IO2 analog switch enable */
5657
#define TSC_IOASCR_G5_IO3_Pos    (18U)                                         
5658
#define TSC_IOASCR_G5_IO3_Msk    (0x1UL << TSC_IOASCR_G5_IO3_Pos)               /*!< 0x00040000 */
5659
#define TSC_IOASCR_G5_IO3        TSC_IOASCR_G5_IO3_Msk                         /*!<GROUP5_IO3 analog switch enable */
5660
#define TSC_IOASCR_G5_IO4_Pos    (19U)                                         
5661
#define TSC_IOASCR_G5_IO4_Msk    (0x1UL << TSC_IOASCR_G5_IO4_Pos)               /*!< 0x00080000 */
5662
#define TSC_IOASCR_G5_IO4        TSC_IOASCR_G5_IO4_Msk                         /*!<GROUP5_IO4 analog switch enable */
5663
#define TSC_IOASCR_G6_IO1_Pos    (20U)                                         
5664
#define TSC_IOASCR_G6_IO1_Msk    (0x1UL << TSC_IOASCR_G6_IO1_Pos)               /*!< 0x00100000 */
5665
#define TSC_IOASCR_G6_IO1        TSC_IOASCR_G6_IO1_Msk                         /*!<GROUP6_IO1 analog switch enable */
5666
#define TSC_IOASCR_G6_IO2_Pos    (21U)                                         
5667
#define TSC_IOASCR_G6_IO2_Msk    (0x1UL << TSC_IOASCR_G6_IO2_Pos)               /*!< 0x00200000 */
5668
#define TSC_IOASCR_G6_IO2        TSC_IOASCR_G6_IO2_Msk                         /*!<GROUP6_IO2 analog switch enable */
5669
#define TSC_IOASCR_G6_IO3_Pos    (22U)                                         
5670
#define TSC_IOASCR_G6_IO3_Msk    (0x1UL << TSC_IOASCR_G6_IO3_Pos)               /*!< 0x00400000 */
5671
#define TSC_IOASCR_G6_IO3        TSC_IOASCR_G6_IO3_Msk                         /*!<GROUP6_IO3 analog switch enable */
5672
#define TSC_IOASCR_G6_IO4_Pos    (23U)                                         
5673
#define TSC_IOASCR_G6_IO4_Msk    (0x1UL << TSC_IOASCR_G6_IO4_Pos)               /*!< 0x00800000 */
5674
#define TSC_IOASCR_G6_IO4        TSC_IOASCR_G6_IO4_Msk                         /*!<GROUP6_IO4 analog switch enable */
5675
#define TSC_IOASCR_G7_IO1_Pos    (24U)                                         
5676
#define TSC_IOASCR_G7_IO1_Msk    (0x1UL << TSC_IOASCR_G7_IO1_Pos)               /*!< 0x01000000 */
5677
#define TSC_IOASCR_G7_IO1        TSC_IOASCR_G7_IO1_Msk                         /*!<GROUP7_IO1 analog switch enable */
5678
#define TSC_IOASCR_G7_IO2_Pos    (25U)                                         
5679
#define TSC_IOASCR_G7_IO2_Msk    (0x1UL << TSC_IOASCR_G7_IO2_Pos)               /*!< 0x02000000 */
5680
#define TSC_IOASCR_G7_IO2        TSC_IOASCR_G7_IO2_Msk                         /*!<GROUP7_IO2 analog switch enable */
5681
#define TSC_IOASCR_G7_IO3_Pos    (26U)                                         
5682
#define TSC_IOASCR_G7_IO3_Msk    (0x1UL << TSC_IOASCR_G7_IO3_Pos)               /*!< 0x04000000 */
5683
#define TSC_IOASCR_G7_IO3        TSC_IOASCR_G7_IO3_Msk                         /*!<GROUP7_IO3 analog switch enable */
5684
#define TSC_IOASCR_G7_IO4_Pos    (27U)                                         
5685
#define TSC_IOASCR_G7_IO4_Msk    (0x1UL << TSC_IOASCR_G7_IO4_Pos)               /*!< 0x08000000 */
5686
#define TSC_IOASCR_G7_IO4        TSC_IOASCR_G7_IO4_Msk                         /*!<GROUP7_IO4 analog switch enable */
5687
#define TSC_IOASCR_G8_IO1_Pos    (28U)                                         
5688
#define TSC_IOASCR_G8_IO1_Msk    (0x1UL << TSC_IOASCR_G8_IO1_Pos)               /*!< 0x10000000 */
5689
#define TSC_IOASCR_G8_IO1        TSC_IOASCR_G8_IO1_Msk                         /*!<GROUP8_IO1 analog switch enable */
5690
#define TSC_IOASCR_G8_IO2_Pos    (29U)                                         
5691
#define TSC_IOASCR_G8_IO2_Msk    (0x1UL << TSC_IOASCR_G8_IO2_Pos)               /*!< 0x20000000 */
5692
#define TSC_IOASCR_G8_IO2        TSC_IOASCR_G8_IO2_Msk                         /*!<GROUP8_IO2 analog switch enable */
5693
#define TSC_IOASCR_G8_IO3_Pos    (30U)                                         
5694
#define TSC_IOASCR_G8_IO3_Msk    (0x1UL << TSC_IOASCR_G8_IO3_Pos)               /*!< 0x40000000 */
5695
#define TSC_IOASCR_G8_IO3        TSC_IOASCR_G8_IO3_Msk                         /*!<GROUP8_IO3 analog switch enable */
5696
#define TSC_IOASCR_G8_IO4_Pos    (31U)                                         
5697
#define TSC_IOASCR_G8_IO4_Msk    (0x1UL << TSC_IOASCR_G8_IO4_Pos)               /*!< 0x80000000 */
5698
#define TSC_IOASCR_G8_IO4        TSC_IOASCR_G8_IO4_Msk                         /*!<GROUP8_IO4 analog switch enable */
5699
 
5700
/*******************  Bit definition for TSC_IOSCR register  ******************/
5701
#define TSC_IOSCR_G1_IO1_Pos     (0U)                                          
5702
#define TSC_IOSCR_G1_IO1_Msk     (0x1UL << TSC_IOSCR_G1_IO1_Pos)                /*!< 0x00000001 */
5703
#define TSC_IOSCR_G1_IO1         TSC_IOSCR_G1_IO1_Msk                          /*!<GROUP1_IO1 sampling mode */
5704
#define TSC_IOSCR_G1_IO2_Pos     (1U)                                          
5705
#define TSC_IOSCR_G1_IO2_Msk     (0x1UL << TSC_IOSCR_G1_IO2_Pos)                /*!< 0x00000002 */
5706
#define TSC_IOSCR_G1_IO2         TSC_IOSCR_G1_IO2_Msk                          /*!<GROUP1_IO2 sampling mode */
5707
#define TSC_IOSCR_G1_IO3_Pos     (2U)                                          
5708
#define TSC_IOSCR_G1_IO3_Msk     (0x1UL << TSC_IOSCR_G1_IO3_Pos)                /*!< 0x00000004 */
5709
#define TSC_IOSCR_G1_IO3         TSC_IOSCR_G1_IO3_Msk                          /*!<GROUP1_IO3 sampling mode */
5710
#define TSC_IOSCR_G1_IO4_Pos     (3U)                                          
5711
#define TSC_IOSCR_G1_IO4_Msk     (0x1UL << TSC_IOSCR_G1_IO4_Pos)                /*!< 0x00000008 */
5712
#define TSC_IOSCR_G1_IO4         TSC_IOSCR_G1_IO4_Msk                          /*!<GROUP1_IO4 sampling mode */
5713
#define TSC_IOSCR_G2_IO1_Pos     (4U)                                          
5714
#define TSC_IOSCR_G2_IO1_Msk     (0x1UL << TSC_IOSCR_G2_IO1_Pos)                /*!< 0x00000010 */
5715
#define TSC_IOSCR_G2_IO1         TSC_IOSCR_G2_IO1_Msk                          /*!<GROUP2_IO1 sampling mode */
5716
#define TSC_IOSCR_G2_IO2_Pos     (5U)                                          
5717
#define TSC_IOSCR_G2_IO2_Msk     (0x1UL << TSC_IOSCR_G2_IO2_Pos)                /*!< 0x00000020 */
5718
#define TSC_IOSCR_G2_IO2         TSC_IOSCR_G2_IO2_Msk                          /*!<GROUP2_IO2 sampling mode */
5719
#define TSC_IOSCR_G2_IO3_Pos     (6U)                                          
5720
#define TSC_IOSCR_G2_IO3_Msk     (0x1UL << TSC_IOSCR_G2_IO3_Pos)                /*!< 0x00000040 */
5721
#define TSC_IOSCR_G2_IO3         TSC_IOSCR_G2_IO3_Msk                          /*!<GROUP2_IO3 sampling mode */
5722
#define TSC_IOSCR_G2_IO4_Pos     (7U)                                          
5723
#define TSC_IOSCR_G2_IO4_Msk     (0x1UL << TSC_IOSCR_G2_IO4_Pos)                /*!< 0x00000080 */
5724
#define TSC_IOSCR_G2_IO4         TSC_IOSCR_G2_IO4_Msk                          /*!<GROUP2_IO4 sampling mode */
5725
#define TSC_IOSCR_G3_IO1_Pos     (8U)                                          
5726
#define TSC_IOSCR_G3_IO1_Msk     (0x1UL << TSC_IOSCR_G3_IO1_Pos)                /*!< 0x00000100 */
5727
#define TSC_IOSCR_G3_IO1         TSC_IOSCR_G3_IO1_Msk                          /*!<GROUP3_IO1 sampling mode */
5728
#define TSC_IOSCR_G3_IO2_Pos     (9U)                                          
5729
#define TSC_IOSCR_G3_IO2_Msk     (0x1UL << TSC_IOSCR_G3_IO2_Pos)                /*!< 0x00000200 */
5730
#define TSC_IOSCR_G3_IO2         TSC_IOSCR_G3_IO2_Msk                          /*!<GROUP3_IO2 sampling mode */
5731
#define TSC_IOSCR_G3_IO3_Pos     (10U)                                         
5732
#define TSC_IOSCR_G3_IO3_Msk     (0x1UL << TSC_IOSCR_G3_IO3_Pos)                /*!< 0x00000400 */
5733
#define TSC_IOSCR_G3_IO3         TSC_IOSCR_G3_IO3_Msk                          /*!<GROUP3_IO3 sampling mode */
5734
#define TSC_IOSCR_G3_IO4_Pos     (11U)                                         
5735
#define TSC_IOSCR_G3_IO4_Msk     (0x1UL << TSC_IOSCR_G3_IO4_Pos)                /*!< 0x00000800 */
5736
#define TSC_IOSCR_G3_IO4         TSC_IOSCR_G3_IO4_Msk                          /*!<GROUP3_IO4 sampling mode */
5737
#define TSC_IOSCR_G4_IO1_Pos     (12U)                                         
5738
#define TSC_IOSCR_G4_IO1_Msk     (0x1UL << TSC_IOSCR_G4_IO1_Pos)                /*!< 0x00001000 */
5739
#define TSC_IOSCR_G4_IO1         TSC_IOSCR_G4_IO1_Msk                          /*!<GROUP4_IO1 sampling mode */
5740
#define TSC_IOSCR_G4_IO2_Pos     (13U)                                         
5741
#define TSC_IOSCR_G4_IO2_Msk     (0x1UL << TSC_IOSCR_G4_IO2_Pos)                /*!< 0x00002000 */
5742
#define TSC_IOSCR_G4_IO2         TSC_IOSCR_G4_IO2_Msk                          /*!<GROUP4_IO2 sampling mode */
5743
#define TSC_IOSCR_G4_IO3_Pos     (14U)                                         
5744
#define TSC_IOSCR_G4_IO3_Msk     (0x1UL << TSC_IOSCR_G4_IO3_Pos)                /*!< 0x00004000 */
5745
#define TSC_IOSCR_G4_IO3         TSC_IOSCR_G4_IO3_Msk                          /*!<GROUP4_IO3 sampling mode */
5746
#define TSC_IOSCR_G4_IO4_Pos     (15U)                                         
5747
#define TSC_IOSCR_G4_IO4_Msk     (0x1UL << TSC_IOSCR_G4_IO4_Pos)                /*!< 0x00008000 */
5748
#define TSC_IOSCR_G4_IO4         TSC_IOSCR_G4_IO4_Msk                          /*!<GROUP4_IO4 sampling mode */
5749
#define TSC_IOSCR_G5_IO1_Pos     (16U)                                         
5750
#define TSC_IOSCR_G5_IO1_Msk     (0x1UL << TSC_IOSCR_G5_IO1_Pos)                /*!< 0x00010000 */
5751
#define TSC_IOSCR_G5_IO1         TSC_IOSCR_G5_IO1_Msk                          /*!<GROUP5_IO1 sampling mode */
5752
#define TSC_IOSCR_G5_IO2_Pos     (17U)                                         
5753
#define TSC_IOSCR_G5_IO2_Msk     (0x1UL << TSC_IOSCR_G5_IO2_Pos)                /*!< 0x00020000 */
5754
#define TSC_IOSCR_G5_IO2         TSC_IOSCR_G5_IO2_Msk                          /*!<GROUP5_IO2 sampling mode */
5755
#define TSC_IOSCR_G5_IO3_Pos     (18U)                                         
5756
#define TSC_IOSCR_G5_IO3_Msk     (0x1UL << TSC_IOSCR_G5_IO3_Pos)                /*!< 0x00040000 */
5757
#define TSC_IOSCR_G5_IO3         TSC_IOSCR_G5_IO3_Msk                          /*!<GROUP5_IO3 sampling mode */
5758
#define TSC_IOSCR_G5_IO4_Pos     (19U)                                         
5759
#define TSC_IOSCR_G5_IO4_Msk     (0x1UL << TSC_IOSCR_G5_IO4_Pos)                /*!< 0x00080000 */
5760
#define TSC_IOSCR_G5_IO4         TSC_IOSCR_G5_IO4_Msk                          /*!<GROUP5_IO4 sampling mode */
5761
#define TSC_IOSCR_G6_IO1_Pos     (20U)                                         
5762
#define TSC_IOSCR_G6_IO1_Msk     (0x1UL << TSC_IOSCR_G6_IO1_Pos)                /*!< 0x00100000 */
5763
#define TSC_IOSCR_G6_IO1         TSC_IOSCR_G6_IO1_Msk                          /*!<GROUP6_IO1 sampling mode */
5764
#define TSC_IOSCR_G6_IO2_Pos     (21U)                                         
5765
#define TSC_IOSCR_G6_IO2_Msk     (0x1UL << TSC_IOSCR_G6_IO2_Pos)                /*!< 0x00200000 */
5766
#define TSC_IOSCR_G6_IO2         TSC_IOSCR_G6_IO2_Msk                          /*!<GROUP6_IO2 sampling mode */
5767
#define TSC_IOSCR_G6_IO3_Pos     (22U)                                         
5768
#define TSC_IOSCR_G6_IO3_Msk     (0x1UL << TSC_IOSCR_G6_IO3_Pos)                /*!< 0x00400000 */
5769
#define TSC_IOSCR_G6_IO3         TSC_IOSCR_G6_IO3_Msk                          /*!<GROUP6_IO3 sampling mode */
5770
#define TSC_IOSCR_G6_IO4_Pos     (23U)                                         
5771
#define TSC_IOSCR_G6_IO4_Msk     (0x1UL << TSC_IOSCR_G6_IO4_Pos)                /*!< 0x00800000 */
5772
#define TSC_IOSCR_G6_IO4         TSC_IOSCR_G6_IO4_Msk                          /*!<GROUP6_IO4 sampling mode */
5773
#define TSC_IOSCR_G7_IO1_Pos     (24U)                                         
5774
#define TSC_IOSCR_G7_IO1_Msk     (0x1UL << TSC_IOSCR_G7_IO1_Pos)                /*!< 0x01000000 */
5775
#define TSC_IOSCR_G7_IO1         TSC_IOSCR_G7_IO1_Msk                          /*!<GROUP7_IO1 sampling mode */
5776
#define TSC_IOSCR_G7_IO2_Pos     (25U)                                         
5777
#define TSC_IOSCR_G7_IO2_Msk     (0x1UL << TSC_IOSCR_G7_IO2_Pos)                /*!< 0x02000000 */
5778
#define TSC_IOSCR_G7_IO2         TSC_IOSCR_G7_IO2_Msk                          /*!<GROUP7_IO2 sampling mode */
5779
#define TSC_IOSCR_G7_IO3_Pos     (26U)                                         
5780
#define TSC_IOSCR_G7_IO3_Msk     (0x1UL << TSC_IOSCR_G7_IO3_Pos)                /*!< 0x04000000 */
5781
#define TSC_IOSCR_G7_IO3         TSC_IOSCR_G7_IO3_Msk                          /*!<GROUP7_IO3 sampling mode */
5782
#define TSC_IOSCR_G7_IO4_Pos     (27U)                                         
5783
#define TSC_IOSCR_G7_IO4_Msk     (0x1UL << TSC_IOSCR_G7_IO4_Pos)                /*!< 0x08000000 */
5784
#define TSC_IOSCR_G7_IO4         TSC_IOSCR_G7_IO4_Msk                          /*!<GROUP7_IO4 sampling mode */
5785
#define TSC_IOSCR_G8_IO1_Pos     (28U)                                         
5786
#define TSC_IOSCR_G8_IO1_Msk     (0x1UL << TSC_IOSCR_G8_IO1_Pos)                /*!< 0x10000000 */
5787
#define TSC_IOSCR_G8_IO1         TSC_IOSCR_G8_IO1_Msk                          /*!<GROUP8_IO1 sampling mode */
5788
#define TSC_IOSCR_G8_IO2_Pos     (29U)                                         
5789
#define TSC_IOSCR_G8_IO2_Msk     (0x1UL << TSC_IOSCR_G8_IO2_Pos)                /*!< 0x20000000 */
5790
#define TSC_IOSCR_G8_IO2         TSC_IOSCR_G8_IO2_Msk                          /*!<GROUP8_IO2 sampling mode */
5791
#define TSC_IOSCR_G8_IO3_Pos     (30U)                                         
5792
#define TSC_IOSCR_G8_IO3_Msk     (0x1UL << TSC_IOSCR_G8_IO3_Pos)                /*!< 0x40000000 */
5793
#define TSC_IOSCR_G8_IO3         TSC_IOSCR_G8_IO3_Msk                          /*!<GROUP8_IO3 sampling mode */
5794
#define TSC_IOSCR_G8_IO4_Pos     (31U)                                         
5795
#define TSC_IOSCR_G8_IO4_Msk     (0x1UL << TSC_IOSCR_G8_IO4_Pos)                /*!< 0x80000000 */
5796
#define TSC_IOSCR_G8_IO4         TSC_IOSCR_G8_IO4_Msk                          /*!<GROUP8_IO4 sampling mode */
5797
 
5798
/*******************  Bit definition for TSC_IOCCR register  ******************/
5799
#define TSC_IOCCR_G1_IO1_Pos     (0U)                                          
5800
#define TSC_IOCCR_G1_IO1_Msk     (0x1UL << TSC_IOCCR_G1_IO1_Pos)                /*!< 0x00000001 */
5801
#define TSC_IOCCR_G1_IO1         TSC_IOCCR_G1_IO1_Msk                          /*!<GROUP1_IO1 channel mode */
5802
#define TSC_IOCCR_G1_IO2_Pos     (1U)                                          
5803
#define TSC_IOCCR_G1_IO2_Msk     (0x1UL << TSC_IOCCR_G1_IO2_Pos)                /*!< 0x00000002 */
5804
#define TSC_IOCCR_G1_IO2         TSC_IOCCR_G1_IO2_Msk                          /*!<GROUP1_IO2 channel mode */
5805
#define TSC_IOCCR_G1_IO3_Pos     (2U)                                          
5806
#define TSC_IOCCR_G1_IO3_Msk     (0x1UL << TSC_IOCCR_G1_IO3_Pos)                /*!< 0x00000004 */
5807
#define TSC_IOCCR_G1_IO3         TSC_IOCCR_G1_IO3_Msk                          /*!<GROUP1_IO3 channel mode */
5808
#define TSC_IOCCR_G1_IO4_Pos     (3U)                                          
5809
#define TSC_IOCCR_G1_IO4_Msk     (0x1UL << TSC_IOCCR_G1_IO4_Pos)                /*!< 0x00000008 */
5810
#define TSC_IOCCR_G1_IO4         TSC_IOCCR_G1_IO4_Msk                          /*!<GROUP1_IO4 channel mode */
5811
#define TSC_IOCCR_G2_IO1_Pos     (4U)                                          
5812
#define TSC_IOCCR_G2_IO1_Msk     (0x1UL << TSC_IOCCR_G2_IO1_Pos)                /*!< 0x00000010 */
5813
#define TSC_IOCCR_G2_IO1         TSC_IOCCR_G2_IO1_Msk                          /*!<GROUP2_IO1 channel mode */
5814
#define TSC_IOCCR_G2_IO2_Pos     (5U)                                          
5815
#define TSC_IOCCR_G2_IO2_Msk     (0x1UL << TSC_IOCCR_G2_IO2_Pos)                /*!< 0x00000020 */
5816
#define TSC_IOCCR_G2_IO2         TSC_IOCCR_G2_IO2_Msk                          /*!<GROUP2_IO2 channel mode */
5817
#define TSC_IOCCR_G2_IO3_Pos     (6U)                                          
5818
#define TSC_IOCCR_G2_IO3_Msk     (0x1UL << TSC_IOCCR_G2_IO3_Pos)                /*!< 0x00000040 */
5819
#define TSC_IOCCR_G2_IO3         TSC_IOCCR_G2_IO3_Msk                          /*!<GROUP2_IO3 channel mode */
5820
#define TSC_IOCCR_G2_IO4_Pos     (7U)                                          
5821
#define TSC_IOCCR_G2_IO4_Msk     (0x1UL << TSC_IOCCR_G2_IO4_Pos)                /*!< 0x00000080 */
5822
#define TSC_IOCCR_G2_IO4         TSC_IOCCR_G2_IO4_Msk                          /*!<GROUP2_IO4 channel mode */
5823
#define TSC_IOCCR_G3_IO1_Pos     (8U)                                          
5824
#define TSC_IOCCR_G3_IO1_Msk     (0x1UL << TSC_IOCCR_G3_IO1_Pos)                /*!< 0x00000100 */
5825
#define TSC_IOCCR_G3_IO1         TSC_IOCCR_G3_IO1_Msk                          /*!<GROUP3_IO1 channel mode */
5826
#define TSC_IOCCR_G3_IO2_Pos     (9U)                                          
5827
#define TSC_IOCCR_G3_IO2_Msk     (0x1UL << TSC_IOCCR_G3_IO2_Pos)                /*!< 0x00000200 */
5828
#define TSC_IOCCR_G3_IO2         TSC_IOCCR_G3_IO2_Msk                          /*!<GROUP3_IO2 channel mode */
5829
#define TSC_IOCCR_G3_IO3_Pos     (10U)                                         
5830
#define TSC_IOCCR_G3_IO3_Msk     (0x1UL << TSC_IOCCR_G3_IO3_Pos)                /*!< 0x00000400 */
5831
#define TSC_IOCCR_G3_IO3         TSC_IOCCR_G3_IO3_Msk                          /*!<GROUP3_IO3 channel mode */
5832
#define TSC_IOCCR_G3_IO4_Pos     (11U)                                         
5833
#define TSC_IOCCR_G3_IO4_Msk     (0x1UL << TSC_IOCCR_G3_IO4_Pos)                /*!< 0x00000800 */
5834
#define TSC_IOCCR_G3_IO4         TSC_IOCCR_G3_IO4_Msk                          /*!<GROUP3_IO4 channel mode */
5835
#define TSC_IOCCR_G4_IO1_Pos     (12U)                                         
5836
#define TSC_IOCCR_G4_IO1_Msk     (0x1UL << TSC_IOCCR_G4_IO1_Pos)                /*!< 0x00001000 */
5837
#define TSC_IOCCR_G4_IO1         TSC_IOCCR_G4_IO1_Msk                          /*!<GROUP4_IO1 channel mode */
5838
#define TSC_IOCCR_G4_IO2_Pos     (13U)                                         
5839
#define TSC_IOCCR_G4_IO2_Msk     (0x1UL << TSC_IOCCR_G4_IO2_Pos)                /*!< 0x00002000 */
5840
#define TSC_IOCCR_G4_IO2         TSC_IOCCR_G4_IO2_Msk                          /*!<GROUP4_IO2 channel mode */
5841
#define TSC_IOCCR_G4_IO3_Pos     (14U)                                         
5842
#define TSC_IOCCR_G4_IO3_Msk     (0x1UL << TSC_IOCCR_G4_IO3_Pos)                /*!< 0x00004000 */
5843
#define TSC_IOCCR_G4_IO3         TSC_IOCCR_G4_IO3_Msk                          /*!<GROUP4_IO3 channel mode */
5844
#define TSC_IOCCR_G4_IO4_Pos     (15U)                                         
5845
#define TSC_IOCCR_G4_IO4_Msk     (0x1UL << TSC_IOCCR_G4_IO4_Pos)                /*!< 0x00008000 */
5846
#define TSC_IOCCR_G4_IO4         TSC_IOCCR_G4_IO4_Msk                          /*!<GROUP4_IO4 channel mode */
5847
#define TSC_IOCCR_G5_IO1_Pos     (16U)                                         
5848
#define TSC_IOCCR_G5_IO1_Msk     (0x1UL << TSC_IOCCR_G5_IO1_Pos)                /*!< 0x00010000 */
5849
#define TSC_IOCCR_G5_IO1         TSC_IOCCR_G5_IO1_Msk                          /*!<GROUP5_IO1 channel mode */
5850
#define TSC_IOCCR_G5_IO2_Pos     (17U)                                         
5851
#define TSC_IOCCR_G5_IO2_Msk     (0x1UL << TSC_IOCCR_G5_IO2_Pos)                /*!< 0x00020000 */
5852
#define TSC_IOCCR_G5_IO2         TSC_IOCCR_G5_IO2_Msk                          /*!<GROUP5_IO2 channel mode */
5853
#define TSC_IOCCR_G5_IO3_Pos     (18U)                                         
5854
#define TSC_IOCCR_G5_IO3_Msk     (0x1UL << TSC_IOCCR_G5_IO3_Pos)                /*!< 0x00040000 */
5855
#define TSC_IOCCR_G5_IO3         TSC_IOCCR_G5_IO3_Msk                          /*!<GROUP5_IO3 channel mode */
5856
#define TSC_IOCCR_G5_IO4_Pos     (19U)                                         
5857
#define TSC_IOCCR_G5_IO4_Msk     (0x1UL << TSC_IOCCR_G5_IO4_Pos)                /*!< 0x00080000 */
5858
#define TSC_IOCCR_G5_IO4         TSC_IOCCR_G5_IO4_Msk                          /*!<GROUP5_IO4 channel mode */
5859
#define TSC_IOCCR_G6_IO1_Pos     (20U)                                         
5860
#define TSC_IOCCR_G6_IO1_Msk     (0x1UL << TSC_IOCCR_G6_IO1_Pos)                /*!< 0x00100000 */
5861
#define TSC_IOCCR_G6_IO1         TSC_IOCCR_G6_IO1_Msk                          /*!<GROUP6_IO1 channel mode */
5862
#define TSC_IOCCR_G6_IO2_Pos     (21U)                                         
5863
#define TSC_IOCCR_G6_IO2_Msk     (0x1UL << TSC_IOCCR_G6_IO2_Pos)                /*!< 0x00200000 */
5864
#define TSC_IOCCR_G6_IO2         TSC_IOCCR_G6_IO2_Msk                          /*!<GROUP6_IO2 channel mode */
5865
#define TSC_IOCCR_G6_IO3_Pos     (22U)                                         
5866
#define TSC_IOCCR_G6_IO3_Msk     (0x1UL << TSC_IOCCR_G6_IO3_Pos)                /*!< 0x00400000 */
5867
#define TSC_IOCCR_G6_IO3         TSC_IOCCR_G6_IO3_Msk                          /*!<GROUP6_IO3 channel mode */
5868
#define TSC_IOCCR_G6_IO4_Pos     (23U)                                         
5869
#define TSC_IOCCR_G6_IO4_Msk     (0x1UL << TSC_IOCCR_G6_IO4_Pos)                /*!< 0x00800000 */
5870
#define TSC_IOCCR_G6_IO4         TSC_IOCCR_G6_IO4_Msk                          /*!<GROUP6_IO4 channel mode */
5871
#define TSC_IOCCR_G7_IO1_Pos     (24U)                                         
5872
#define TSC_IOCCR_G7_IO1_Msk     (0x1UL << TSC_IOCCR_G7_IO1_Pos)                /*!< 0x01000000 */
5873
#define TSC_IOCCR_G7_IO1         TSC_IOCCR_G7_IO1_Msk                          /*!<GROUP7_IO1 channel mode */
5874
#define TSC_IOCCR_G7_IO2_Pos     (25U)                                         
5875
#define TSC_IOCCR_G7_IO2_Msk     (0x1UL << TSC_IOCCR_G7_IO2_Pos)                /*!< 0x02000000 */
5876
#define TSC_IOCCR_G7_IO2         TSC_IOCCR_G7_IO2_Msk                          /*!<GROUP7_IO2 channel mode */
5877
#define TSC_IOCCR_G7_IO3_Pos     (26U)                                         
5878
#define TSC_IOCCR_G7_IO3_Msk     (0x1UL << TSC_IOCCR_G7_IO3_Pos)                /*!< 0x04000000 */
5879
#define TSC_IOCCR_G7_IO3         TSC_IOCCR_G7_IO3_Msk                          /*!<GROUP7_IO3 channel mode */
5880
#define TSC_IOCCR_G7_IO4_Pos     (27U)                                         
5881
#define TSC_IOCCR_G7_IO4_Msk     (0x1UL << TSC_IOCCR_G7_IO4_Pos)                /*!< 0x08000000 */
5882
#define TSC_IOCCR_G7_IO4         TSC_IOCCR_G7_IO4_Msk                          /*!<GROUP7_IO4 channel mode */
5883
#define TSC_IOCCR_G8_IO1_Pos     (28U)                                         
5884
#define TSC_IOCCR_G8_IO1_Msk     (0x1UL << TSC_IOCCR_G8_IO1_Pos)                /*!< 0x10000000 */
5885
#define TSC_IOCCR_G8_IO1         TSC_IOCCR_G8_IO1_Msk                          /*!<GROUP8_IO1 channel mode */
5886
#define TSC_IOCCR_G8_IO2_Pos     (29U)                                         
5887
#define TSC_IOCCR_G8_IO2_Msk     (0x1UL << TSC_IOCCR_G8_IO2_Pos)                /*!< 0x20000000 */
5888
#define TSC_IOCCR_G8_IO2         TSC_IOCCR_G8_IO2_Msk                          /*!<GROUP8_IO2 channel mode */
5889
#define TSC_IOCCR_G8_IO3_Pos     (30U)                                         
5890
#define TSC_IOCCR_G8_IO3_Msk     (0x1UL << TSC_IOCCR_G8_IO3_Pos)                /*!< 0x40000000 */
5891
#define TSC_IOCCR_G8_IO3         TSC_IOCCR_G8_IO3_Msk                          /*!<GROUP8_IO3 channel mode */
5892
#define TSC_IOCCR_G8_IO4_Pos     (31U)                                         
5893
#define TSC_IOCCR_G8_IO4_Msk     (0x1UL << TSC_IOCCR_G8_IO4_Pos)                /*!< 0x80000000 */
5894
#define TSC_IOCCR_G8_IO4         TSC_IOCCR_G8_IO4_Msk                          /*!<GROUP8_IO4 channel mode */
5895
 
5896
/*******************  Bit definition for TSC_IOGCSR register  *****************/
5897
#define TSC_IOGCSR_G1E_Pos       (0U)                                          
5898
#define TSC_IOGCSR_G1E_Msk       (0x1UL << TSC_IOGCSR_G1E_Pos)                  /*!< 0x00000001 */
5899
#define TSC_IOGCSR_G1E           TSC_IOGCSR_G1E_Msk                            /*!<Analog IO GROUP1 enable */
5900
#define TSC_IOGCSR_G2E_Pos       (1U)                                          
5901
#define TSC_IOGCSR_G2E_Msk       (0x1UL << TSC_IOGCSR_G2E_Pos)                  /*!< 0x00000002 */
5902
#define TSC_IOGCSR_G2E           TSC_IOGCSR_G2E_Msk                            /*!<Analog IO GROUP2 enable */
5903
#define TSC_IOGCSR_G3E_Pos       (2U)                                          
5904
#define TSC_IOGCSR_G3E_Msk       (0x1UL << TSC_IOGCSR_G3E_Pos)                  /*!< 0x00000004 */
5905
#define TSC_IOGCSR_G3E           TSC_IOGCSR_G3E_Msk                            /*!<Analog IO GROUP3 enable */
5906
#define TSC_IOGCSR_G4E_Pos       (3U)                                          
5907
#define TSC_IOGCSR_G4E_Msk       (0x1UL << TSC_IOGCSR_G4E_Pos)                  /*!< 0x00000008 */
5908
#define TSC_IOGCSR_G4E           TSC_IOGCSR_G4E_Msk                            /*!<Analog IO GROUP4 enable */
5909
#define TSC_IOGCSR_G5E_Pos       (4U)                                          
5910
#define TSC_IOGCSR_G5E_Msk       (0x1UL << TSC_IOGCSR_G5E_Pos)                  /*!< 0x00000010 */
5911
#define TSC_IOGCSR_G5E           TSC_IOGCSR_G5E_Msk                            /*!<Analog IO GROUP5 enable */
5912
#define TSC_IOGCSR_G6E_Pos       (5U)                                          
5913
#define TSC_IOGCSR_G6E_Msk       (0x1UL << TSC_IOGCSR_G6E_Pos)                  /*!< 0x00000020 */
5914
#define TSC_IOGCSR_G6E           TSC_IOGCSR_G6E_Msk                            /*!<Analog IO GROUP6 enable */
5915
#define TSC_IOGCSR_G7E_Pos       (6U)                                          
5916
#define TSC_IOGCSR_G7E_Msk       (0x1UL << TSC_IOGCSR_G7E_Pos)                  /*!< 0x00000040 */
5917
#define TSC_IOGCSR_G7E           TSC_IOGCSR_G7E_Msk                            /*!<Analog IO GROUP7 enable */
5918
#define TSC_IOGCSR_G8E_Pos       (7U)                                          
5919
#define TSC_IOGCSR_G8E_Msk       (0x1UL << TSC_IOGCSR_G8E_Pos)                  /*!< 0x00000080 */
5920
#define TSC_IOGCSR_G8E           TSC_IOGCSR_G8E_Msk                            /*!<Analog IO GROUP8 enable */
5921
#define TSC_IOGCSR_G1S_Pos       (16U)                                         
5922
#define TSC_IOGCSR_G1S_Msk       (0x1UL << TSC_IOGCSR_G1S_Pos)                  /*!< 0x00010000 */
5923
#define TSC_IOGCSR_G1S           TSC_IOGCSR_G1S_Msk                            /*!<Analog IO GROUP1 status */
5924
#define TSC_IOGCSR_G2S_Pos       (17U)                                         
5925
#define TSC_IOGCSR_G2S_Msk       (0x1UL << TSC_IOGCSR_G2S_Pos)                  /*!< 0x00020000 */
5926
#define TSC_IOGCSR_G2S           TSC_IOGCSR_G2S_Msk                            /*!<Analog IO GROUP2 status */
5927
#define TSC_IOGCSR_G3S_Pos       (18U)                                         
5928
#define TSC_IOGCSR_G3S_Msk       (0x1UL << TSC_IOGCSR_G3S_Pos)                  /*!< 0x00040000 */
5929
#define TSC_IOGCSR_G3S           TSC_IOGCSR_G3S_Msk                            /*!<Analog IO GROUP3 status */
5930
#define TSC_IOGCSR_G4S_Pos       (19U)                                         
5931
#define TSC_IOGCSR_G4S_Msk       (0x1UL << TSC_IOGCSR_G4S_Pos)                  /*!< 0x00080000 */
5932
#define TSC_IOGCSR_G4S           TSC_IOGCSR_G4S_Msk                            /*!<Analog IO GROUP4 status */
5933
#define TSC_IOGCSR_G5S_Pos       (20U)                                         
5934
#define TSC_IOGCSR_G5S_Msk       (0x1UL << TSC_IOGCSR_G5S_Pos)                  /*!< 0x00100000 */
5935
#define TSC_IOGCSR_G5S           TSC_IOGCSR_G5S_Msk                            /*!<Analog IO GROUP5 status */
5936
#define TSC_IOGCSR_G6S_Pos       (21U)                                         
5937
#define TSC_IOGCSR_G6S_Msk       (0x1UL << TSC_IOGCSR_G6S_Pos)                  /*!< 0x00200000 */
5938
#define TSC_IOGCSR_G6S           TSC_IOGCSR_G6S_Msk                            /*!<Analog IO GROUP6 status */
5939
#define TSC_IOGCSR_G7S_Pos       (22U)                                         
5940
#define TSC_IOGCSR_G7S_Msk       (0x1UL << TSC_IOGCSR_G7S_Pos)                  /*!< 0x00400000 */
5941
#define TSC_IOGCSR_G7S           TSC_IOGCSR_G7S_Msk                            /*!<Analog IO GROUP7 status */
5942
#define TSC_IOGCSR_G8S_Pos       (23U)                                         
5943
#define TSC_IOGCSR_G8S_Msk       (0x1UL << TSC_IOGCSR_G8S_Pos)                  /*!< 0x00800000 */
5944
#define TSC_IOGCSR_G8S           TSC_IOGCSR_G8S_Msk                            /*!<Analog IO GROUP8 status */
5945
 
5946
/*******************  Bit definition for TSC_IOGXCR register  *****************/
5947
#define TSC_IOGXCR_CNT_Pos       (0U)                                          
5948
#define TSC_IOGXCR_CNT_Msk       (0x3FFFUL << TSC_IOGXCR_CNT_Pos)               /*!< 0x00003FFF */
5949
#define TSC_IOGXCR_CNT           TSC_IOGXCR_CNT_Msk                            /*!<CNT[13:0] bits (Counter value) */
5950
 
5951
/******************************************************************************/
5952
/*                                                                            */
5953
/*      Universal Synchronous Asynchronous Receiver Transmitter (USART)       */
5954
/*                                                                            */
5955
/******************************************************************************/
5956
 
5957
/*
5958
* @brief Specific device feature definitions (not present on all devices in the STM32F0 serie)
5959
*/
5960
 
5961
/* Support of LIN feature */
5962
#define USART_LIN_SUPPORT
5963
 
5964
/* Support of Smartcard feature */
5965
#define USART_SMARTCARD_SUPPORT
5966
 
5967
/* Support of Irda feature */
5968
#define USART_IRDA_SUPPORT
5969
 
5970
/* Support of Wake Up from Stop Mode feature */
5971
#define USART_WUSM_SUPPORT
5972
 
5973
/******************  Bit definition for USART_CR1 register  *******************/
5974
#define USART_CR1_UE_Pos              (0U)                                     
5975
#define USART_CR1_UE_Msk              (0x1UL << USART_CR1_UE_Pos)               /*!< 0x00000001 */
5976
#define USART_CR1_UE                  USART_CR1_UE_Msk                         /*!< USART Enable */
5977
#define USART_CR1_UESM_Pos            (1U)                                     
5978
#define USART_CR1_UESM_Msk            (0x1UL << USART_CR1_UESM_Pos)             /*!< 0x00000002 */
5979
#define USART_CR1_UESM                USART_CR1_UESM_Msk                       /*!< USART Enable in STOP Mode */
5980
#define USART_CR1_RE_Pos              (2U)                                     
5981
#define USART_CR1_RE_Msk              (0x1UL << USART_CR1_RE_Pos)               /*!< 0x00000004 */
5982
#define USART_CR1_RE                  USART_CR1_RE_Msk                         /*!< Receiver Enable */
5983
#define USART_CR1_TE_Pos              (3U)                                     
5984
#define USART_CR1_TE_Msk              (0x1UL << USART_CR1_TE_Pos)               /*!< 0x00000008 */
5985
#define USART_CR1_TE                  USART_CR1_TE_Msk                         /*!< Transmitter Enable */
5986
#define USART_CR1_IDLEIE_Pos          (4U)                                     
5987
#define USART_CR1_IDLEIE_Msk          (0x1UL << USART_CR1_IDLEIE_Pos)           /*!< 0x00000010 */
5988
#define USART_CR1_IDLEIE              USART_CR1_IDLEIE_Msk                     /*!< IDLE Interrupt Enable */
5989
#define USART_CR1_RXNEIE_Pos          (5U)                                     
5990
#define USART_CR1_RXNEIE_Msk          (0x1UL << USART_CR1_RXNEIE_Pos)           /*!< 0x00000020 */
5991
#define USART_CR1_RXNEIE              USART_CR1_RXNEIE_Msk                     /*!< RXNE Interrupt Enable */
5992
#define USART_CR1_TCIE_Pos            (6U)                                     
5993
#define USART_CR1_TCIE_Msk            (0x1UL << USART_CR1_TCIE_Pos)             /*!< 0x00000040 */
5994
#define USART_CR1_TCIE                USART_CR1_TCIE_Msk                       /*!< Transmission Complete Interrupt Enable */
5995
#define USART_CR1_TXEIE_Pos           (7U)                                     
5996
#define USART_CR1_TXEIE_Msk           (0x1UL << USART_CR1_TXEIE_Pos)            /*!< 0x00000080 */
5997
#define USART_CR1_TXEIE               USART_CR1_TXEIE_Msk                      /*!< TXE Interrupt Enable */
5998
#define USART_CR1_PEIE_Pos            (8U)                                     
5999
#define USART_CR1_PEIE_Msk            (0x1UL << USART_CR1_PEIE_Pos)             /*!< 0x00000100 */
6000
#define USART_CR1_PEIE                USART_CR1_PEIE_Msk                       /*!< PE Interrupt Enable */
6001
#define USART_CR1_PS_Pos              (9U)                                     
6002
#define USART_CR1_PS_Msk              (0x1UL << USART_CR1_PS_Pos)               /*!< 0x00000200 */
6003
#define USART_CR1_PS                  USART_CR1_PS_Msk                         /*!< Parity Selection */
6004
#define USART_CR1_PCE_Pos             (10U)                                    
6005
#define USART_CR1_PCE_Msk             (0x1UL << USART_CR1_PCE_Pos)              /*!< 0x00000400 */
6006
#define USART_CR1_PCE                 USART_CR1_PCE_Msk                        /*!< Parity Control Enable */
6007
#define USART_CR1_WAKE_Pos            (11U)                                    
6008
#define USART_CR1_WAKE_Msk            (0x1UL << USART_CR1_WAKE_Pos)             /*!< 0x00000800 */
6009
#define USART_CR1_WAKE                USART_CR1_WAKE_Msk                       /*!< Receiver Wakeup method */
6010
#define USART_CR1_M_Pos               (12U)                                    
6011
#define USART_CR1_M_Msk               (0x1UL << USART_CR1_M_Pos)                /*!< 0x00001000 */
6012
#define USART_CR1_M                   USART_CR1_M_Msk                          /*!< Word Length */
6013
#define USART_CR1_MME_Pos             (13U)                                    
6014
#define USART_CR1_MME_Msk             (0x1UL << USART_CR1_MME_Pos)              /*!< 0x00002000 */
6015
#define USART_CR1_MME                 USART_CR1_MME_Msk                        /*!< Mute Mode Enable */
6016
#define USART_CR1_CMIE_Pos            (14U)                                    
6017
#define USART_CR1_CMIE_Msk            (0x1UL << USART_CR1_CMIE_Pos)             /*!< 0x00004000 */
6018
#define USART_CR1_CMIE                USART_CR1_CMIE_Msk                       /*!< Character match interrupt enable */
6019
#define USART_CR1_OVER8_Pos           (15U)                                    
6020
#define USART_CR1_OVER8_Msk           (0x1UL << USART_CR1_OVER8_Pos)            /*!< 0x00008000 */
6021
#define USART_CR1_OVER8               USART_CR1_OVER8_Msk                      /*!< Oversampling by 8-bit or 16-bit mode */
6022
#define USART_CR1_DEDT_Pos            (16U)                                    
6023
#define USART_CR1_DEDT_Msk            (0x1FUL << USART_CR1_DEDT_Pos)            /*!< 0x001F0000 */
6024
#define USART_CR1_DEDT                USART_CR1_DEDT_Msk                       /*!< DEDT[4:0] bits (Driver Enable Deassertion Time) */
6025
#define USART_CR1_DEDT_0              (0x01UL << USART_CR1_DEDT_Pos)            /*!< 0x00010000 */
6026
#define USART_CR1_DEDT_1              (0x02UL << USART_CR1_DEDT_Pos)            /*!< 0x00020000 */
6027
#define USART_CR1_DEDT_2              (0x04UL << USART_CR1_DEDT_Pos)            /*!< 0x00040000 */
6028
#define USART_CR1_DEDT_3              (0x08UL << USART_CR1_DEDT_Pos)            /*!< 0x00080000 */
6029
#define USART_CR1_DEDT_4              (0x10UL << USART_CR1_DEDT_Pos)            /*!< 0x00100000 */
6030
#define USART_CR1_DEAT_Pos            (21U)                                    
6031
#define USART_CR1_DEAT_Msk            (0x1FUL << USART_CR1_DEAT_Pos)            /*!< 0x03E00000 */
6032
#define USART_CR1_DEAT                USART_CR1_DEAT_Msk                       /*!< DEAT[4:0] bits (Driver Enable Assertion Time) */
6033
#define USART_CR1_DEAT_0              (0x01UL << USART_CR1_DEAT_Pos)            /*!< 0x00200000 */
6034
#define USART_CR1_DEAT_1              (0x02UL << USART_CR1_DEAT_Pos)            /*!< 0x00400000 */
6035
#define USART_CR1_DEAT_2              (0x04UL << USART_CR1_DEAT_Pos)            /*!< 0x00800000 */
6036
#define USART_CR1_DEAT_3              (0x08UL << USART_CR1_DEAT_Pos)            /*!< 0x01000000 */
6037
#define USART_CR1_DEAT_4              (0x10UL << USART_CR1_DEAT_Pos)            /*!< 0x02000000 */
6038
#define USART_CR1_RTOIE_Pos           (26U)                                    
6039
#define USART_CR1_RTOIE_Msk           (0x1UL << USART_CR1_RTOIE_Pos)            /*!< 0x04000000 */
6040
#define USART_CR1_RTOIE               USART_CR1_RTOIE_Msk                      /*!< Receive Time Out interrupt enable */
6041
#define USART_CR1_EOBIE_Pos           (27U)                                    
6042
#define USART_CR1_EOBIE_Msk           (0x1UL << USART_CR1_EOBIE_Pos)            /*!< 0x08000000 */
6043
#define USART_CR1_EOBIE               USART_CR1_EOBIE_Msk                      /*!< End of Block interrupt enable */
6044
 
6045
/******************  Bit definition for USART_CR2 register  *******************/
6046
#define USART_CR2_ADDM7_Pos           (4U)                                     
6047
#define USART_CR2_ADDM7_Msk           (0x1UL << USART_CR2_ADDM7_Pos)            /*!< 0x00000010 */
6048
#define USART_CR2_ADDM7               USART_CR2_ADDM7_Msk                      /*!< 7-bit or 4-bit Address Detection */
6049
#define USART_CR2_LBDL_Pos            (5U)                                     
6050
#define USART_CR2_LBDL_Msk            (0x1UL << USART_CR2_LBDL_Pos)             /*!< 0x00000020 */
6051
#define USART_CR2_LBDL                USART_CR2_LBDL_Msk                       /*!< LIN Break Detection Length */
6052
#define USART_CR2_LBDIE_Pos           (6U)                                     
6053
#define USART_CR2_LBDIE_Msk           (0x1UL << USART_CR2_LBDIE_Pos)            /*!< 0x00000040 */
6054
#define USART_CR2_LBDIE               USART_CR2_LBDIE_Msk                      /*!< LIN Break Detection Interrupt Enable */
6055
#define USART_CR2_LBCL_Pos            (8U)                                     
6056
#define USART_CR2_LBCL_Msk            (0x1UL << USART_CR2_LBCL_Pos)             /*!< 0x00000100 */
6057
#define USART_CR2_LBCL                USART_CR2_LBCL_Msk                       /*!< Last Bit Clock pulse */
6058
#define USART_CR2_CPHA_Pos            (9U)                                     
6059
#define USART_CR2_CPHA_Msk            (0x1UL << USART_CR2_CPHA_Pos)             /*!< 0x00000200 */
6060
#define USART_CR2_CPHA                USART_CR2_CPHA_Msk                       /*!< Clock Phase */
6061
#define USART_CR2_CPOL_Pos            (10U)                                    
6062
#define USART_CR2_CPOL_Msk            (0x1UL << USART_CR2_CPOL_Pos)             /*!< 0x00000400 */
6063
#define USART_CR2_CPOL                USART_CR2_CPOL_Msk                       /*!< Clock Polarity */
6064
#define USART_CR2_CLKEN_Pos           (11U)                                    
6065
#define USART_CR2_CLKEN_Msk           (0x1UL << USART_CR2_CLKEN_Pos)            /*!< 0x00000800 */
6066
#define USART_CR2_CLKEN               USART_CR2_CLKEN_Msk                      /*!< Clock Enable */
6067
#define USART_CR2_STOP_Pos            (12U)                                    
6068
#define USART_CR2_STOP_Msk            (0x3UL << USART_CR2_STOP_Pos)             /*!< 0x00003000 */
6069
#define USART_CR2_STOP                USART_CR2_STOP_Msk                       /*!< STOP[1:0] bits (STOP bits) */
6070
#define USART_CR2_STOP_0              (0x1UL << USART_CR2_STOP_Pos)             /*!< 0x00001000 */
6071
#define USART_CR2_STOP_1              (0x2UL << USART_CR2_STOP_Pos)             /*!< 0x00002000 */
6072
#define USART_CR2_LINEN_Pos           (14U)                                    
6073
#define USART_CR2_LINEN_Msk           (0x1UL << USART_CR2_LINEN_Pos)            /*!< 0x00004000 */
6074
#define USART_CR2_LINEN               USART_CR2_LINEN_Msk                      /*!< LIN mode enable */
6075
#define USART_CR2_SWAP_Pos            (15U)                                    
6076
#define USART_CR2_SWAP_Msk            (0x1UL << USART_CR2_SWAP_Pos)             /*!< 0x00008000 */
6077
#define USART_CR2_SWAP                USART_CR2_SWAP_Msk                       /*!< SWAP TX/RX pins */
6078
#define USART_CR2_RXINV_Pos           (16U)                                    
6079
#define USART_CR2_RXINV_Msk           (0x1UL << USART_CR2_RXINV_Pos)            /*!< 0x00010000 */
6080
#define USART_CR2_RXINV               USART_CR2_RXINV_Msk                      /*!< RX pin active level inversion */
6081
#define USART_CR2_TXINV_Pos           (17U)                                    
6082
#define USART_CR2_TXINV_Msk           (0x1UL << USART_CR2_TXINV_Pos)            /*!< 0x00020000 */
6083
#define USART_CR2_TXINV               USART_CR2_TXINV_Msk                      /*!< TX pin active level inversion */
6084
#define USART_CR2_DATAINV_Pos         (18U)                                    
6085
#define USART_CR2_DATAINV_Msk         (0x1UL << USART_CR2_DATAINV_Pos)          /*!< 0x00040000 */
6086
#define USART_CR2_DATAINV             USART_CR2_DATAINV_Msk                    /*!< Binary data inversion */
6087
#define USART_CR2_MSBFIRST_Pos        (19U)                                    
6088
#define USART_CR2_MSBFIRST_Msk        (0x1UL << USART_CR2_MSBFIRST_Pos)         /*!< 0x00080000 */
6089
#define USART_CR2_MSBFIRST            USART_CR2_MSBFIRST_Msk                   /*!< Most Significant Bit First */
6090
#define USART_CR2_ABREN_Pos           (20U)                                    
6091
#define USART_CR2_ABREN_Msk           (0x1UL << USART_CR2_ABREN_Pos)            /*!< 0x00100000 */
6092
#define USART_CR2_ABREN               USART_CR2_ABREN_Msk                      /*!< Auto Baud-Rate Enable*/
6093
#define USART_CR2_ABRMODE_Pos         (21U)                                    
6094
#define USART_CR2_ABRMODE_Msk         (0x3UL << USART_CR2_ABRMODE_Pos)          /*!< 0x00600000 */
6095
#define USART_CR2_ABRMODE             USART_CR2_ABRMODE_Msk                    /*!< ABRMOD[1:0] bits (Auto Baud-Rate Mode) */
6096
#define USART_CR2_ABRMODE_0           (0x1UL << USART_CR2_ABRMODE_Pos)          /*!< 0x00200000 */
6097
#define USART_CR2_ABRMODE_1           (0x2UL << USART_CR2_ABRMODE_Pos)          /*!< 0x00400000 */
6098
#define USART_CR2_RTOEN_Pos           (23U)                                    
6099
#define USART_CR2_RTOEN_Msk           (0x1UL << USART_CR2_RTOEN_Pos)            /*!< 0x00800000 */
6100
#define USART_CR2_RTOEN               USART_CR2_RTOEN_Msk                      /*!< Receiver Time-Out enable */
6101
#define USART_CR2_ADD_Pos             (24U)                                    
6102
#define USART_CR2_ADD_Msk             (0xFFUL << USART_CR2_ADD_Pos)             /*!< 0xFF000000 */
6103
#define USART_CR2_ADD                 USART_CR2_ADD_Msk                        /*!< Address of the USART node */
6104
 
6105
/******************  Bit definition for USART_CR3 register  *******************/
6106
#define USART_CR3_EIE_Pos             (0U)                                     
6107
#define USART_CR3_EIE_Msk             (0x1UL << USART_CR3_EIE_Pos)              /*!< 0x00000001 */
6108
#define USART_CR3_EIE                 USART_CR3_EIE_Msk                        /*!< Error Interrupt Enable */
6109
#define USART_CR3_IREN_Pos            (1U)                                     
6110
#define USART_CR3_IREN_Msk            (0x1UL << USART_CR3_IREN_Pos)             /*!< 0x00000002 */
6111
#define USART_CR3_IREN                USART_CR3_IREN_Msk                       /*!< IrDA mode Enable */
6112
#define USART_CR3_IRLP_Pos            (2U)                                     
6113
#define USART_CR3_IRLP_Msk            (0x1UL << USART_CR3_IRLP_Pos)             /*!< 0x00000004 */
6114
#define USART_CR3_IRLP                USART_CR3_IRLP_Msk                       /*!< IrDA Low-Power */
6115
#define USART_CR3_HDSEL_Pos           (3U)                                     
6116
#define USART_CR3_HDSEL_Msk           (0x1UL << USART_CR3_HDSEL_Pos)            /*!< 0x00000008 */
6117
#define USART_CR3_HDSEL               USART_CR3_HDSEL_Msk                      /*!< Half-Duplex Selection */
6118
#define USART_CR3_NACK_Pos            (4U)                                     
6119
#define USART_CR3_NACK_Msk            (0x1UL << USART_CR3_NACK_Pos)             /*!< 0x00000010 */
6120
#define USART_CR3_NACK                USART_CR3_NACK_Msk                       /*!< SmartCard NACK enable */
6121
#define USART_CR3_SCEN_Pos            (5U)                                     
6122
#define USART_CR3_SCEN_Msk            (0x1UL << USART_CR3_SCEN_Pos)             /*!< 0x00000020 */
6123
#define USART_CR3_SCEN                USART_CR3_SCEN_Msk                       /*!< SmartCard mode enable */
6124
#define USART_CR3_DMAR_Pos            (6U)                                     
6125
#define USART_CR3_DMAR_Msk            (0x1UL << USART_CR3_DMAR_Pos)             /*!< 0x00000040 */
6126
#define USART_CR3_DMAR                USART_CR3_DMAR_Msk                       /*!< DMA Enable Receiver */
6127
#define USART_CR3_DMAT_Pos            (7U)                                     
6128
#define USART_CR3_DMAT_Msk            (0x1UL << USART_CR3_DMAT_Pos)             /*!< 0x00000080 */
6129
#define USART_CR3_DMAT                USART_CR3_DMAT_Msk                       /*!< DMA Enable Transmitter */
6130
#define USART_CR3_RTSE_Pos            (8U)                                     
6131
#define USART_CR3_RTSE_Msk            (0x1UL << USART_CR3_RTSE_Pos)             /*!< 0x00000100 */
6132
#define USART_CR3_RTSE                USART_CR3_RTSE_Msk                       /*!< RTS Enable */
6133
#define USART_CR3_CTSE_Pos            (9U)                                     
6134
#define USART_CR3_CTSE_Msk            (0x1UL << USART_CR3_CTSE_Pos)             /*!< 0x00000200 */
6135
#define USART_CR3_CTSE                USART_CR3_CTSE_Msk                       /*!< CTS Enable */
6136
#define USART_CR3_CTSIE_Pos           (10U)                                    
6137
#define USART_CR3_CTSIE_Msk           (0x1UL << USART_CR3_CTSIE_Pos)            /*!< 0x00000400 */
6138
#define USART_CR3_CTSIE               USART_CR3_CTSIE_Msk                      /*!< CTS Interrupt Enable */
6139
#define USART_CR3_ONEBIT_Pos          (11U)                                    
6140
#define USART_CR3_ONEBIT_Msk          (0x1UL << USART_CR3_ONEBIT_Pos)           /*!< 0x00000800 */
6141
#define USART_CR3_ONEBIT              USART_CR3_ONEBIT_Msk                     /*!< One sample bit method enable */
6142
#define USART_CR3_OVRDIS_Pos          (12U)                                    
6143
#define USART_CR3_OVRDIS_Msk          (0x1UL << USART_CR3_OVRDIS_Pos)           /*!< 0x00001000 */
6144
#define USART_CR3_OVRDIS              USART_CR3_OVRDIS_Msk                     /*!< Overrun Disable */
6145
#define USART_CR3_DDRE_Pos            (13U)                                    
6146
#define USART_CR3_DDRE_Msk            (0x1UL << USART_CR3_DDRE_Pos)             /*!< 0x00002000 */
6147
#define USART_CR3_DDRE                USART_CR3_DDRE_Msk                       /*!< DMA Disable on Reception Error */
6148
#define USART_CR3_DEM_Pos             (14U)                                    
6149
#define USART_CR3_DEM_Msk             (0x1UL << USART_CR3_DEM_Pos)              /*!< 0x00004000 */
6150
#define USART_CR3_DEM                 USART_CR3_DEM_Msk                        /*!< Driver Enable Mode */
6151
#define USART_CR3_DEP_Pos             (15U)                                    
6152
#define USART_CR3_DEP_Msk             (0x1UL << USART_CR3_DEP_Pos)              /*!< 0x00008000 */
6153
#define USART_CR3_DEP                 USART_CR3_DEP_Msk                        /*!< Driver Enable Polarity Selection */
6154
#define USART_CR3_SCARCNT_Pos         (17U)                                    
6155
#define USART_CR3_SCARCNT_Msk         (0x7UL << USART_CR3_SCARCNT_Pos)          /*!< 0x000E0000 */
6156
#define USART_CR3_SCARCNT             USART_CR3_SCARCNT_Msk                    /*!< SCARCNT[2:0] bits (SmartCard Auto-Retry Count) */
6157
#define USART_CR3_SCARCNT_0           (0x1UL << USART_CR3_SCARCNT_Pos)          /*!< 0x00020000 */
6158
#define USART_CR3_SCARCNT_1           (0x2UL << USART_CR3_SCARCNT_Pos)          /*!< 0x00040000 */
6159
#define USART_CR3_SCARCNT_2           (0x4UL << USART_CR3_SCARCNT_Pos)          /*!< 0x00080000 */
6160
#define USART_CR3_WUS_Pos             (20U)                                    
6161
#define USART_CR3_WUS_Msk             (0x3UL << USART_CR3_WUS_Pos)              /*!< 0x00300000 */
6162
#define USART_CR3_WUS                 USART_CR3_WUS_Msk                        /*!< WUS[1:0] bits (Wake UP Interrupt Flag Selection) */
6163
#define USART_CR3_WUS_0               (0x1UL << USART_CR3_WUS_Pos)              /*!< 0x00100000 */
6164
#define USART_CR3_WUS_1               (0x2UL << USART_CR3_WUS_Pos)              /*!< 0x00200000 */
6165
#define USART_CR3_WUFIE_Pos           (22U)                                    
6166
#define USART_CR3_WUFIE_Msk           (0x1UL << USART_CR3_WUFIE_Pos)            /*!< 0x00400000 */
6167
#define USART_CR3_WUFIE               USART_CR3_WUFIE_Msk                      /*!< Wake Up Interrupt Enable */
6168
 
6169
/******************  Bit definition for USART_BRR register  *******************/
6170
#define USART_BRR_DIV_FRACTION_Pos    (0U)                                     
6171
#define USART_BRR_DIV_FRACTION_Msk    (0xFUL << USART_BRR_DIV_FRACTION_Pos)     /*!< 0x0000000F */
6172
#define USART_BRR_DIV_FRACTION        USART_BRR_DIV_FRACTION_Msk               /*!< Fraction of USARTDIV */
6173
#define USART_BRR_DIV_MANTISSA_Pos    (4U)                                     
6174
#define USART_BRR_DIV_MANTISSA_Msk    (0xFFFUL << USART_BRR_DIV_MANTISSA_Pos)   /*!< 0x0000FFF0 */
6175
#define USART_BRR_DIV_MANTISSA        USART_BRR_DIV_MANTISSA_Msk               /*!< Mantissa of USARTDIV */
6176
 
6177
/******************  Bit definition for USART_GTPR register  ******************/
6178
#define USART_GTPR_PSC_Pos            (0U)                                     
6179
#define USART_GTPR_PSC_Msk            (0xFFUL << USART_GTPR_PSC_Pos)            /*!< 0x000000FF */
6180
#define USART_GTPR_PSC                USART_GTPR_PSC_Msk                       /*!< PSC[7:0] bits (Prescaler value) */
6181
#define USART_GTPR_GT_Pos             (8U)                                     
6182
#define USART_GTPR_GT_Msk             (0xFFUL << USART_GTPR_GT_Pos)             /*!< 0x0000FF00 */
6183
#define USART_GTPR_GT                 USART_GTPR_GT_Msk                        /*!< GT[7:0] bits (Guard time value) */
6184
 
6185
 
6186
/*******************  Bit definition for USART_RTOR register  *****************/
6187
#define USART_RTOR_RTO_Pos            (0U)                                     
6188
#define USART_RTOR_RTO_Msk            (0xFFFFFFUL << USART_RTOR_RTO_Pos)        /*!< 0x00FFFFFF */
6189
#define USART_RTOR_RTO                USART_RTOR_RTO_Msk                       /*!< Receiver Time Out Value */
6190
#define USART_RTOR_BLEN_Pos           (24U)                                    
6191
#define USART_RTOR_BLEN_Msk           (0xFFUL << USART_RTOR_BLEN_Pos)           /*!< 0xFF000000 */
6192
#define USART_RTOR_BLEN               USART_RTOR_BLEN_Msk                      /*!< Block Length */
6193
 
6194
/*******************  Bit definition for USART_RQR register  ******************/
6195
#define USART_RQR_ABRRQ_Pos           (0U)                                     
6196
#define USART_RQR_ABRRQ_Msk           (0x1UL << USART_RQR_ABRRQ_Pos)            /*!< 0x00000001 */
6197
#define USART_RQR_ABRRQ               USART_RQR_ABRRQ_Msk                      /*!< Auto-Baud Rate Request */
6198
#define USART_RQR_SBKRQ_Pos           (1U)                                     
6199
#define USART_RQR_SBKRQ_Msk           (0x1UL << USART_RQR_SBKRQ_Pos)            /*!< 0x00000002 */
6200
#define USART_RQR_SBKRQ               USART_RQR_SBKRQ_Msk                      /*!< Send Break Request */
6201
#define USART_RQR_MMRQ_Pos            (2U)                                     
6202
#define USART_RQR_MMRQ_Msk            (0x1UL << USART_RQR_MMRQ_Pos)             /*!< 0x00000004 */
6203
#define USART_RQR_MMRQ                USART_RQR_MMRQ_Msk                       /*!< Mute Mode Request */
6204
#define USART_RQR_RXFRQ_Pos           (3U)                                     
6205
#define USART_RQR_RXFRQ_Msk           (0x1UL << USART_RQR_RXFRQ_Pos)            /*!< 0x00000008 */
6206
#define USART_RQR_RXFRQ               USART_RQR_RXFRQ_Msk                      /*!< Receive Data flush Request */
6207
#define USART_RQR_TXFRQ_Pos           (4U)                                     
6208
#define USART_RQR_TXFRQ_Msk           (0x1UL << USART_RQR_TXFRQ_Pos)            /*!< 0x00000010 */
6209
#define USART_RQR_TXFRQ               USART_RQR_TXFRQ_Msk                      /*!< Transmit data flush Request */
6210
 
6211
/*******************  Bit definition for USART_ISR register  ******************/
6212
#define USART_ISR_PE_Pos              (0U)                                     
6213
#define USART_ISR_PE_Msk              (0x1UL << USART_ISR_PE_Pos)               /*!< 0x00000001 */
6214
#define USART_ISR_PE                  USART_ISR_PE_Msk                         /*!< Parity Error */
6215
#define USART_ISR_FE_Pos              (1U)                                     
6216
#define USART_ISR_FE_Msk              (0x1UL << USART_ISR_FE_Pos)               /*!< 0x00000002 */
6217
#define USART_ISR_FE                  USART_ISR_FE_Msk                         /*!< Framing Error */
6218
#define USART_ISR_NE_Pos              (2U)                                     
6219
#define USART_ISR_NE_Msk              (0x1UL << USART_ISR_NE_Pos)               /*!< 0x00000004 */
6220
#define USART_ISR_NE                  USART_ISR_NE_Msk                         /*!< Noise detected Flag */
6221
#define USART_ISR_ORE_Pos             (3U)                                     
6222
#define USART_ISR_ORE_Msk             (0x1UL << USART_ISR_ORE_Pos)              /*!< 0x00000008 */
6223
#define USART_ISR_ORE                 USART_ISR_ORE_Msk                        /*!< OverRun Error */
6224
#define USART_ISR_IDLE_Pos            (4U)                                     
6225
#define USART_ISR_IDLE_Msk            (0x1UL << USART_ISR_IDLE_Pos)             /*!< 0x00000010 */
6226
#define USART_ISR_IDLE                USART_ISR_IDLE_Msk                       /*!< IDLE line detected */
6227
#define USART_ISR_RXNE_Pos            (5U)                                     
6228
#define USART_ISR_RXNE_Msk            (0x1UL << USART_ISR_RXNE_Pos)             /*!< 0x00000020 */
6229
#define USART_ISR_RXNE                USART_ISR_RXNE_Msk                       /*!< Read Data Register Not Empty */
6230
#define USART_ISR_TC_Pos              (6U)                                     
6231
#define USART_ISR_TC_Msk              (0x1UL << USART_ISR_TC_Pos)               /*!< 0x00000040 */
6232
#define USART_ISR_TC                  USART_ISR_TC_Msk                         /*!< Transmission Complete */
6233
#define USART_ISR_TXE_Pos             (7U)                                     
6234
#define USART_ISR_TXE_Msk             (0x1UL << USART_ISR_TXE_Pos)              /*!< 0x00000080 */
6235
#define USART_ISR_TXE                 USART_ISR_TXE_Msk                        /*!< Transmit Data Register Empty */
6236
#define USART_ISR_LBDF_Pos            (8U)                                     
6237
#define USART_ISR_LBDF_Msk            (0x1UL << USART_ISR_LBDF_Pos)             /*!< 0x00000100 */
6238
#define USART_ISR_LBDF                USART_ISR_LBDF_Msk                       /*!< LIN Break Detection Flag */
6239
#define USART_ISR_CTSIF_Pos           (9U)                                     
6240
#define USART_ISR_CTSIF_Msk           (0x1UL << USART_ISR_CTSIF_Pos)            /*!< 0x00000200 */
6241
#define USART_ISR_CTSIF               USART_ISR_CTSIF_Msk                      /*!< CTS interrupt flag */
6242
#define USART_ISR_CTS_Pos             (10U)                                    
6243
#define USART_ISR_CTS_Msk             (0x1UL << USART_ISR_CTS_Pos)              /*!< 0x00000400 */
6244
#define USART_ISR_CTS                 USART_ISR_CTS_Msk                        /*!< CTS flag */
6245
#define USART_ISR_RTOF_Pos            (11U)                                    
6246
#define USART_ISR_RTOF_Msk            (0x1UL << USART_ISR_RTOF_Pos)             /*!< 0x00000800 */
6247
#define USART_ISR_RTOF                USART_ISR_RTOF_Msk                       /*!< Receiver Time Out */
6248
#define USART_ISR_EOBF_Pos            (12U)                                    
6249
#define USART_ISR_EOBF_Msk            (0x1UL << USART_ISR_EOBF_Pos)             /*!< 0x00001000 */
6250
#define USART_ISR_EOBF                USART_ISR_EOBF_Msk                       /*!< End Of Block Flag */
6251
#define USART_ISR_ABRE_Pos            (14U)                                    
6252
#define USART_ISR_ABRE_Msk            (0x1UL << USART_ISR_ABRE_Pos)             /*!< 0x00004000 */
6253
#define USART_ISR_ABRE                USART_ISR_ABRE_Msk                       /*!< Auto-Baud Rate Error */
6254
#define USART_ISR_ABRF_Pos            (15U)                                    
6255
#define USART_ISR_ABRF_Msk            (0x1UL << USART_ISR_ABRF_Pos)             /*!< 0x00008000 */
6256
#define USART_ISR_ABRF                USART_ISR_ABRF_Msk                       /*!< Auto-Baud Rate Flag */
6257
#define USART_ISR_BUSY_Pos            (16U)                                    
6258
#define USART_ISR_BUSY_Msk            (0x1UL << USART_ISR_BUSY_Pos)             /*!< 0x00010000 */
6259
#define USART_ISR_BUSY                USART_ISR_BUSY_Msk                       /*!< Busy Flag */
6260
#define USART_ISR_CMF_Pos             (17U)                                    
6261
#define USART_ISR_CMF_Msk             (0x1UL << USART_ISR_CMF_Pos)              /*!< 0x00020000 */
6262
#define USART_ISR_CMF                 USART_ISR_CMF_Msk                        /*!< Character Match Flag */
6263
#define USART_ISR_SBKF_Pos            (18U)                                    
6264
#define USART_ISR_SBKF_Msk            (0x1UL << USART_ISR_SBKF_Pos)             /*!< 0x00040000 */
6265
#define USART_ISR_SBKF                USART_ISR_SBKF_Msk                       /*!< Send Break Flag */
6266
#define USART_ISR_RWU_Pos             (19U)                                    
6267
#define USART_ISR_RWU_Msk             (0x1UL << USART_ISR_RWU_Pos)              /*!< 0x00080000 */
6268
#define USART_ISR_RWU                 USART_ISR_RWU_Msk                        /*!< Receive Wake Up from mute mode Flag */
6269
#define USART_ISR_WUF_Pos             (20U)                                    
6270
#define USART_ISR_WUF_Msk             (0x1UL << USART_ISR_WUF_Pos)              /*!< 0x00100000 */
6271
#define USART_ISR_WUF                 USART_ISR_WUF_Msk                        /*!< Wake Up from stop mode Flag */
6272
#define USART_ISR_TEACK_Pos           (21U)                                    
6273
#define USART_ISR_TEACK_Msk           (0x1UL << USART_ISR_TEACK_Pos)            /*!< 0x00200000 */
6274
#define USART_ISR_TEACK               USART_ISR_TEACK_Msk                      /*!< Transmit Enable Acknowledge Flag */
6275
#define USART_ISR_REACK_Pos           (22U)                                    
6276
#define USART_ISR_REACK_Msk           (0x1UL << USART_ISR_REACK_Pos)            /*!< 0x00400000 */
6277
#define USART_ISR_REACK               USART_ISR_REACK_Msk                      /*!< Receive Enable Acknowledge Flag */
6278
 
6279
/*******************  Bit definition for USART_ICR register  ******************/
6280
#define USART_ICR_PECF_Pos            (0U)                                     
6281
#define USART_ICR_PECF_Msk            (0x1UL << USART_ICR_PECF_Pos)             /*!< 0x00000001 */
6282
#define USART_ICR_PECF                USART_ICR_PECF_Msk                       /*!< Parity Error Clear Flag */
6283
#define USART_ICR_FECF_Pos            (1U)                                     
6284
#define USART_ICR_FECF_Msk            (0x1UL << USART_ICR_FECF_Pos)             /*!< 0x00000002 */
6285
#define USART_ICR_FECF                USART_ICR_FECF_Msk                       /*!< Framing Error Clear Flag */
6286
#define USART_ICR_NCF_Pos             (2U)                                     
6287
#define USART_ICR_NCF_Msk             (0x1UL << USART_ICR_NCF_Pos)              /*!< 0x00000004 */
6288
#define USART_ICR_NCF                 USART_ICR_NCF_Msk                        /*!< Noise detected Clear Flag */
6289
#define USART_ICR_ORECF_Pos           (3U)                                     
6290
#define USART_ICR_ORECF_Msk           (0x1UL << USART_ICR_ORECF_Pos)            /*!< 0x00000008 */
6291
#define USART_ICR_ORECF               USART_ICR_ORECF_Msk                      /*!< OverRun Error Clear Flag */
6292
#define USART_ICR_IDLECF_Pos          (4U)                                     
6293
#define USART_ICR_IDLECF_Msk          (0x1UL << USART_ICR_IDLECF_Pos)           /*!< 0x00000010 */
6294
#define USART_ICR_IDLECF              USART_ICR_IDLECF_Msk                     /*!< IDLE line detected Clear Flag */
6295
#define USART_ICR_TCCF_Pos            (6U)                                     
6296
#define USART_ICR_TCCF_Msk            (0x1UL << USART_ICR_TCCF_Pos)             /*!< 0x00000040 */
6297
#define USART_ICR_TCCF                USART_ICR_TCCF_Msk                       /*!< Transmission Complete Clear Flag */
6298
#define USART_ICR_LBDCF_Pos           (8U)                                     
6299
#define USART_ICR_LBDCF_Msk           (0x1UL << USART_ICR_LBDCF_Pos)            /*!< 0x00000100 */
6300
#define USART_ICR_LBDCF               USART_ICR_LBDCF_Msk                      /*!< LIN Break Detection Clear Flag */
6301
#define USART_ICR_CTSCF_Pos           (9U)                                     
6302
#define USART_ICR_CTSCF_Msk           (0x1UL << USART_ICR_CTSCF_Pos)            /*!< 0x00000200 */
6303
#define USART_ICR_CTSCF               USART_ICR_CTSCF_Msk                      /*!< CTS Interrupt Clear Flag */
6304
#define USART_ICR_RTOCF_Pos           (11U)                                    
6305
#define USART_ICR_RTOCF_Msk           (0x1UL << USART_ICR_RTOCF_Pos)            /*!< 0x00000800 */
6306
#define USART_ICR_RTOCF               USART_ICR_RTOCF_Msk                      /*!< Receiver Time Out Clear Flag */
6307
#define USART_ICR_EOBCF_Pos           (12U)                                    
6308
#define USART_ICR_EOBCF_Msk           (0x1UL << USART_ICR_EOBCF_Pos)            /*!< 0x00001000 */
6309
#define USART_ICR_EOBCF               USART_ICR_EOBCF_Msk                      /*!< End Of Block Clear Flag */
6310
#define USART_ICR_CMCF_Pos            (17U)                                    
6311
#define USART_ICR_CMCF_Msk            (0x1UL << USART_ICR_CMCF_Pos)             /*!< 0x00020000 */
6312
#define USART_ICR_CMCF                USART_ICR_CMCF_Msk                       /*!< Character Match Clear Flag */
6313
#define USART_ICR_WUCF_Pos            (20U)                                    
6314
#define USART_ICR_WUCF_Msk            (0x1UL << USART_ICR_WUCF_Pos)             /*!< 0x00100000 */
6315
#define USART_ICR_WUCF                USART_ICR_WUCF_Msk                       /*!< Wake Up from stop mode Clear Flag */
6316
 
6317
/*******************  Bit definition for USART_RDR register  ******************/
6318
#define USART_RDR_RDR                 ((uint16_t)0x01FFU)                      /*!< RDR[8:0] bits (Receive Data value) */
6319
 
6320
/*******************  Bit definition for USART_TDR register  ******************/
6321
#define USART_TDR_TDR                 ((uint16_t)0x01FFU)                      /*!< TDR[8:0] bits (Transmit Data value) */
6322
 
6323
/******************************************************************************/
6324
/*                                                                            */
6325
/*                         Window WATCHDOG (WWDG)                             */
6326
/*                                                                            */
6327
/******************************************************************************/
6328
 
6329
/*******************  Bit definition for WWDG_CR register  ********************/
6330
#define WWDG_CR_T_Pos           (0U)                                           
6331
#define WWDG_CR_T_Msk           (0x7FUL << WWDG_CR_T_Pos)                       /*!< 0x0000007F */
6332
#define WWDG_CR_T               WWDG_CR_T_Msk                                  /*!< T[6:0] bits (7-Bit counter (MSB to LSB)) */
6333
#define WWDG_CR_T_0             (0x01UL << WWDG_CR_T_Pos)                       /*!< 0x00000001 */
6334
#define WWDG_CR_T_1             (0x02UL << WWDG_CR_T_Pos)                       /*!< 0x00000002 */
6335
#define WWDG_CR_T_2             (0x04UL << WWDG_CR_T_Pos)                       /*!< 0x00000004 */
6336
#define WWDG_CR_T_3             (0x08UL << WWDG_CR_T_Pos)                       /*!< 0x00000008 */
6337
#define WWDG_CR_T_4             (0x10UL << WWDG_CR_T_Pos)                       /*!< 0x00000010 */
6338
#define WWDG_CR_T_5             (0x20UL << WWDG_CR_T_Pos)                       /*!< 0x00000020 */
6339
#define WWDG_CR_T_6             (0x40UL << WWDG_CR_T_Pos)                       /*!< 0x00000040 */
6340
 
6341
/* Legacy defines */
6342
#define  WWDG_CR_T0 WWDG_CR_T_0
6343
#define  WWDG_CR_T1 WWDG_CR_T_1
6344
#define  WWDG_CR_T2 WWDG_CR_T_2
6345
#define  WWDG_CR_T3 WWDG_CR_T_3
6346
#define  WWDG_CR_T4 WWDG_CR_T_4
6347
#define  WWDG_CR_T5 WWDG_CR_T_5
6348
#define  WWDG_CR_T6 WWDG_CR_T_6
6349
 
6350
#define WWDG_CR_WDGA_Pos        (7U)                                           
6351
#define WWDG_CR_WDGA_Msk        (0x1UL << WWDG_CR_WDGA_Pos)                     /*!< 0x00000080 */
6352
#define WWDG_CR_WDGA            WWDG_CR_WDGA_Msk                               /*!< Activation bit */
6353
 
6354
/*******************  Bit definition for WWDG_CFR register  *******************/
6355
#define WWDG_CFR_W_Pos          (0U)                                           
6356
#define WWDG_CFR_W_Msk          (0x7FUL << WWDG_CFR_W_Pos)                      /*!< 0x0000007F */
6357
#define WWDG_CFR_W              WWDG_CFR_W_Msk                                 /*!< W[6:0] bits (7-bit window value) */
6358
#define WWDG_CFR_W_0            (0x01UL << WWDG_CFR_W_Pos)                      /*!< 0x00000001 */
6359
#define WWDG_CFR_W_1            (0x02UL << WWDG_CFR_W_Pos)                      /*!< 0x00000002 */
6360
#define WWDG_CFR_W_2            (0x04UL << WWDG_CFR_W_Pos)                      /*!< 0x00000004 */
6361
#define WWDG_CFR_W_3            (0x08UL << WWDG_CFR_W_Pos)                      /*!< 0x00000008 */
6362
#define WWDG_CFR_W_4            (0x10UL << WWDG_CFR_W_Pos)                      /*!< 0x00000010 */
6363
#define WWDG_CFR_W_5            (0x20UL << WWDG_CFR_W_Pos)                      /*!< 0x00000020 */
6364
#define WWDG_CFR_W_6            (0x40UL << WWDG_CFR_W_Pos)                      /*!< 0x00000040 */
6365
 
6366
/* Legacy defines */
6367
#define  WWDG_CFR_W0 WWDG_CFR_W_0
6368
#define  WWDG_CFR_W1 WWDG_CFR_W_1
6369
#define  WWDG_CFR_W2 WWDG_CFR_W_2
6370
#define  WWDG_CFR_W3 WWDG_CFR_W_3
6371
#define  WWDG_CFR_W4 WWDG_CFR_W_4
6372
#define  WWDG_CFR_W5 WWDG_CFR_W_5
6373
#define  WWDG_CFR_W6 WWDG_CFR_W_6
6374
 
6375
#define WWDG_CFR_WDGTB_Pos      (7U)                                           
6376
#define WWDG_CFR_WDGTB_Msk      (0x3UL << WWDG_CFR_WDGTB_Pos)                   /*!< 0x00000180 */
6377
#define WWDG_CFR_WDGTB          WWDG_CFR_WDGTB_Msk                             /*!< WDGTB[1:0] bits (Timer Base) */
6378
#define WWDG_CFR_WDGTB_0        (0x1UL << WWDG_CFR_WDGTB_Pos)                   /*!< 0x00000080 */
6379
#define WWDG_CFR_WDGTB_1        (0x2UL << WWDG_CFR_WDGTB_Pos)                   /*!< 0x00000100 */
6380
 
6381
/* Legacy defines */
6382
#define  WWDG_CFR_WDGTB0 WWDG_CFR_WDGTB_0
6383
#define  WWDG_CFR_WDGTB1 WWDG_CFR_WDGTB_1
6384
 
6385
#define WWDG_CFR_EWI_Pos        (9U)                                           
6386
#define WWDG_CFR_EWI_Msk        (0x1UL << WWDG_CFR_EWI_Pos)                     /*!< 0x00000200 */
6387
#define WWDG_CFR_EWI            WWDG_CFR_EWI_Msk                               /*!< Early Wakeup Interrupt */
6388
 
6389
/*******************  Bit definition for WWDG_SR register  ********************/
6390
#define WWDG_SR_EWIF_Pos        (0U)                                           
6391
#define WWDG_SR_EWIF_Msk        (0x1UL << WWDG_SR_EWIF_Pos)                     /*!< 0x00000001 */
6392
#define WWDG_SR_EWIF            WWDG_SR_EWIF_Msk                               /*!< Early Wakeup Interrupt Flag */
6393
 
6394
/**
6395
  * @}
6396
  */
6397
 
6398
 /**
6399
  * @}
6400
  */
6401
 
6402
 
6403
/** @addtogroup Exported_macro
6404
  * @{
6405
  */
6406
 
6407
/****************************** ADC Instances *********************************/
6408
#define IS_ADC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == ADC1)
6409
 
6410
#define IS_ADC_COMMON_INSTANCE(INSTANCE) ((INSTANCE) == ADC)
6411
 
6412
/****************************** COMP Instances *********************************/
6413
#define IS_COMP_ALL_INSTANCE(INSTANCE) (((INSTANCE) == COMP1) || \
6414
                                        ((INSTANCE) == COMP2))
6415
 
6416
#define IS_COMP_COMMON_INSTANCE(COMMON_INSTANCE) ((COMMON_INSTANCE) == COMP12_COMMON)
6417
 
6418
#define IS_COMP_DAC1SWITCH_INSTANCE(INSTANCE) ((INSTANCE) == COMP1)
6419
 
6420
#define IS_COMP_WINDOWMODE_INSTANCE(INSTANCE) ((INSTANCE) == COMP2)
6421
 
6422
/****************************** CEC Instances *********************************/
6423
#define IS_CEC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == CEC)
6424
 
6425
/****************************** CRC Instances *********************************/
6426
#define IS_CRC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == CRC)
6427
 
6428
/******************************* DAC Instances ********************************/
6429
#define IS_DAC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == DAC1)
6430
 
6431
/******************************* DMA Instances ********************************/
6432
#define IS_DMA_ALL_INSTANCE(INSTANCE) (((INSTANCE) == DMA1_Channel1) || \
6433
                                       ((INSTANCE) == DMA1_Channel2) || \
6434
                                       ((INSTANCE) == DMA1_Channel3) || \
6435
                                       ((INSTANCE) == DMA1_Channel4) || \
6436
                                       ((INSTANCE) == DMA1_Channel5))
6437
 
6438
/****************************** GPIO Instances ********************************/
6439
#define IS_GPIO_ALL_INSTANCE(INSTANCE)  (((INSTANCE) == GPIOA) || \
6440
                                         ((INSTANCE) == GPIOB) || \
6441
                                         ((INSTANCE) == GPIOC) || \
6442
                                         ((INSTANCE) == GPIOD) || \
6443
                                         ((INSTANCE) == GPIOF))
6444
 
6445
/**************************** GPIO Alternate Function Instances ***************/
6446
#define IS_GPIO_AF_INSTANCE(INSTANCE)   (((INSTANCE) == GPIOA) || \
6447
                                         ((INSTANCE) == GPIOB))
6448
 
6449
/****************************** GPIO Lock Instances ***************************/
6450
#define IS_GPIO_LOCK_INSTANCE(INSTANCE) (((INSTANCE) == GPIOA) || \
6451
                                         ((INSTANCE) == GPIOB))
6452
 
6453
/****************************** I2C Instances *********************************/
6454
#define IS_I2C_ALL_INSTANCE(INSTANCE) (((INSTANCE) == I2C1) || \
6455
                                       ((INSTANCE) == I2C2))
6456
 
6457
/****************** I2C Instances : wakeup capability from stop modes *********/
6458
#define IS_I2C_WAKEUP_FROMSTOP_INSTANCE(INSTANCE) ((INSTANCE) == I2C1)
6459
 
6460
/****************************** I2S Instances *********************************/
6461
#define IS_I2S_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SPI1) || \
6462
                                       ((INSTANCE) == SPI2))
6463
 
6464
/****************************** IWDG Instances ********************************/
6465
#define IS_IWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == IWDG)
6466
 
6467
/****************************** RTC Instances *********************************/
6468
#define IS_RTC_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == RTC)
6469
 
6470
/****************************** SMBUS Instances *********************************/
6471
#define IS_SMBUS_ALL_INSTANCE(INSTANCE) ((INSTANCE) == I2C1)
6472
 
6473
/****************************** SPI Instances *********************************/
6474
#define IS_SPI_ALL_INSTANCE(INSTANCE) (((INSTANCE) == SPI1) || \
6475
                                       ((INSTANCE) == SPI2))
6476
 
6477
/****************************** TIM Instances *********************************/
6478
#define IS_TIM_INSTANCE(INSTANCE)\
6479
  (((INSTANCE) == TIM1)    || \
6480
   ((INSTANCE) == TIM2)    || \
6481
   ((INSTANCE) == TIM3)    || \
6482
   ((INSTANCE) == TIM6)    || \
6483
   ((INSTANCE) == TIM14)   || \
6484
   ((INSTANCE) == TIM15)   || \
6485
   ((INSTANCE) == TIM16)   || \
6486
   ((INSTANCE) == TIM17))
6487
 
6488
#define IS_TIM_CC1_INSTANCE(INSTANCE)\
6489
  (((INSTANCE) == TIM1)    || \
6490
   ((INSTANCE) == TIM2)    || \
6491
   ((INSTANCE) == TIM3)    || \
6492
   ((INSTANCE) == TIM14)   || \
6493
   ((INSTANCE) == TIM15)   || \
6494
   ((INSTANCE) == TIM16)   || \
6495
   ((INSTANCE) == TIM17))
6496
 
6497
#define IS_TIM_CC2_INSTANCE(INSTANCE)\
6498
  (((INSTANCE) == TIM1)    || \
6499
   ((INSTANCE) == TIM2)    || \
6500
   ((INSTANCE) == TIM3)    || \
6501
   ((INSTANCE) == TIM15))
6502
 
6503
#define IS_TIM_CC3_INSTANCE(INSTANCE)\
6504
  (((INSTANCE) == TIM1)    || \
6505
   ((INSTANCE) == TIM2)    || \
6506
   ((INSTANCE) == TIM3))
6507
 
6508
#define IS_TIM_CC4_INSTANCE(INSTANCE)\
6509
  (((INSTANCE) == TIM1)    || \
6510
   ((INSTANCE) == TIM2)    || \
6511
   ((INSTANCE) == TIM3))
6512
 
6513
#define IS_TIM_CLOCKSOURCE_ETRMODE1_INSTANCE(INSTANCE)\
6514
  (((INSTANCE) == TIM1)    || \
6515
   ((INSTANCE) == TIM2)    || \
6516
   ((INSTANCE) == TIM3))
6517
 
6518
#define IS_TIM_CLOCKSOURCE_ETRMODE2_INSTANCE(INSTANCE)\
6519
  (((INSTANCE) == TIM1)    || \
6520
   ((INSTANCE) == TIM2)    || \
6521
   ((INSTANCE) == TIM3))
6522
 
6523
#define IS_TIM_CLOCKSOURCE_TIX_INSTANCE(INSTANCE)\
6524
  (((INSTANCE) == TIM1)    || \
6525
   ((INSTANCE) == TIM2)    || \
6526
   ((INSTANCE) == TIM3)    || \
6527
   ((INSTANCE) == TIM15))
6528
 
6529
#define IS_TIM_CLOCKSOURCE_ITRX_INSTANCE(INSTANCE)\
6530
  (((INSTANCE) == TIM1)    || \
6531
   ((INSTANCE) == TIM2)    || \
6532
   ((INSTANCE) == TIM3)    || \
6533
   ((INSTANCE) == TIM15))
6534
 
6535
#define IS_TIM_OCXREF_CLEAR_INSTANCE(INSTANCE)\
6536
  (((INSTANCE) == TIM1)    || \
6537
   ((INSTANCE) == TIM2)    || \
6538
   ((INSTANCE) == TIM3))
6539
 
6540
#define IS_TIM_ENCODER_INTERFACE_INSTANCE(INSTANCE)\
6541
  (((INSTANCE) == TIM1)    || \
6542
   ((INSTANCE) == TIM2)    || \
6543
   ((INSTANCE) == TIM3))
6544
 
6545
#define IS_TIM_HALL_INTERFACE_INSTANCE(INSTANCE)\
6546
  (((INSTANCE) == TIM1))
6547
 
6548
#define IS_TIM_HALL_SENSOR_INTERFACE_INSTANCE(INSTANCE)\
6549
  (((INSTANCE) == TIM1))
6550
 
6551
#define IS_TIM_XOR_INSTANCE(INSTANCE)\
6552
  (((INSTANCE) == TIM1)    || \
6553
   ((INSTANCE) == TIM2)    || \
6554
   ((INSTANCE) == TIM3))
6555
 
6556
#define IS_TIM_MASTER_INSTANCE(INSTANCE)\
6557
  (((INSTANCE) == TIM1)    || \
6558
   ((INSTANCE) == TIM2)    || \
6559
   ((INSTANCE) == TIM3)    || \
6560
   ((INSTANCE) == TIM6)    || \
6561
   ((INSTANCE) == TIM15))
6562
 
6563
#define IS_TIM_SLAVE_INSTANCE(INSTANCE)\
6564
  (((INSTANCE) == TIM1)    || \
6565
   ((INSTANCE) == TIM2)    || \
6566
   ((INSTANCE) == TIM3)    || \
6567
   ((INSTANCE) == TIM15))
6568
 
6569
#define IS_TIM_32B_COUNTER_INSTANCE(INSTANCE)\
6570
    ((INSTANCE) == TIM2)
6571
 
6572
#define IS_TIM_DMABURST_INSTANCE(INSTANCE)\
6573
    (((INSTANCE) == TIM1)    || \
6574
     ((INSTANCE) == TIM2)    || \
6575
     ((INSTANCE) == TIM3)    || \
6576
     ((INSTANCE) == TIM15)   || \
6577
     ((INSTANCE) == TIM16)   || \
6578
     ((INSTANCE) == TIM17))
6579
 
6580
#define IS_TIM_BREAK_INSTANCE(INSTANCE)\
6581
      (((INSTANCE) == TIM1)    || \
6582
       ((INSTANCE) == TIM15)   || \
6583
       ((INSTANCE) == TIM16)   || \
6584
       ((INSTANCE) == TIM17))
6585
 
6586
#define IS_TIM_CCX_INSTANCE(INSTANCE, CHANNEL) \
6587
    ((((INSTANCE) == TIM1) &&                   \
6588
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
6589
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
6590
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
6591
      ((CHANNEL) == TIM_CHANNEL_4)))           \
6592
    ||                                         \
6593
    (((INSTANCE) == TIM2) &&                   \
6594
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
6595
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
6596
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
6597
      ((CHANNEL) == TIM_CHANNEL_4)))           \
6598
    ||                                         \
6599
    (((INSTANCE) == TIM3) &&                   \
6600
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
6601
      ((CHANNEL) == TIM_CHANNEL_2) ||          \
6602
      ((CHANNEL) == TIM_CHANNEL_3) ||          \
6603
      ((CHANNEL) == TIM_CHANNEL_4)))           \
6604
    ||                                         \
6605
    (((INSTANCE) == TIM14) &&                  \
6606
     (((CHANNEL) == TIM_CHANNEL_1)))           \
6607
    ||                                         \
6608
    (((INSTANCE) == TIM15) &&                  \
6609
     (((CHANNEL) == TIM_CHANNEL_1) ||          \
6610
      ((CHANNEL) == TIM_CHANNEL_2)))           \
6611
    ||                                         \
6612
    (((INSTANCE) == TIM16) &&                  \
6613
     (((CHANNEL) == TIM_CHANNEL_1)))           \
6614
    ||                                         \
6615
    (((INSTANCE) == TIM17) &&                  \
6616
     (((CHANNEL) == TIM_CHANNEL_1))))
6617
 
6618
#define IS_TIM_CCXN_INSTANCE(INSTANCE, CHANNEL) \
6619
   ((((INSTANCE) == TIM1) &&                    \
6620
     (((CHANNEL) == TIM_CHANNEL_1) ||           \
6621
      ((CHANNEL) == TIM_CHANNEL_2) ||           \
6622
      ((CHANNEL) == TIM_CHANNEL_3)))            \
6623
    ||                                          \
6624
    (((INSTANCE) == TIM15) &&                   \
6625
      ((CHANNEL) == TIM_CHANNEL_1))             \
6626
    ||                                          \
6627
    (((INSTANCE) == TIM16) &&                   \
6628
     ((CHANNEL) == TIM_CHANNEL_1))              \
6629
    ||                                          \
6630
    (((INSTANCE) == TIM17) &&                   \
6631
     ((CHANNEL) == TIM_CHANNEL_1)))
6632
 
6633
#define IS_TIM_COUNTER_MODE_SELECT_INSTANCE(INSTANCE)\
6634
  (((INSTANCE) == TIM1)    || \
6635
   ((INSTANCE) == TIM2)    || \
6636
   ((INSTANCE) == TIM3))
6637
 
6638
#define IS_TIM_REPETITION_COUNTER_INSTANCE(INSTANCE)\
6639
  (((INSTANCE) == TIM1)    || \
6640
   ((INSTANCE) == TIM15)   || \
6641
   ((INSTANCE) == TIM16)   || \
6642
   ((INSTANCE) == TIM17))
6643
 
6644
#define IS_TIM_CLOCK_DIVISION_INSTANCE(INSTANCE)\
6645
  (((INSTANCE) == TIM1)    || \
6646
   ((INSTANCE) == TIM2)    || \
6647
   ((INSTANCE) == TIM3)    || \
6648
   ((INSTANCE) == TIM14)   || \
6649
   ((INSTANCE) == TIM15)   || \
6650
   ((INSTANCE) == TIM16)   || \
6651
   ((INSTANCE) == TIM17))
6652
 
6653
#define IS_TIM_DMA_INSTANCE(INSTANCE)\
6654
  (((INSTANCE) == TIM1)    || \
6655
   ((INSTANCE) == TIM2)    || \
6656
   ((INSTANCE) == TIM3)    || \
6657
   ((INSTANCE) == TIM6)    || \
6658
   ((INSTANCE) == TIM15)   || \
6659
   ((INSTANCE) == TIM16)   || \
6660
   ((INSTANCE) == TIM17))
6661
 
6662
#define IS_TIM_DMA_CC_INSTANCE(INSTANCE)\
6663
  (((INSTANCE) == TIM1)    || \
6664
   ((INSTANCE) == TIM2)    || \
6665
   ((INSTANCE) == TIM3)    || \
6666
   ((INSTANCE) == TIM15)   || \
6667
   ((INSTANCE) == TIM16)   || \
6668
   ((INSTANCE) == TIM17))
6669
 
6670
#define IS_TIM_COMMUTATION_EVENT_INSTANCE(INSTANCE)\
6671
  (((INSTANCE) == TIM1)    || \
6672
   ((INSTANCE) == TIM15)   || \
6673
   ((INSTANCE) == TIM16)   || \
6674
   ((INSTANCE) == TIM17))
6675
 
6676
#define IS_TIM_REMAP_INSTANCE(INSTANCE)\
6677
  ((INSTANCE) == TIM14)
6678
 
6679
#define IS_TIM_ADVANCED_INSTANCE(INSTANCE)\
6680
  ((INSTANCE) == TIM1)
6681
 
6682
/****************************** TSC Instances *********************************/
6683
#define IS_TSC_ALL_INSTANCE(INSTANCE) ((INSTANCE) == TSC)
6684
 
6685
/*********************** UART Instances : IRDA mode ***************************/
6686
#define IS_IRDA_INSTANCE(INSTANCE) ((INSTANCE) == USART1)
6687
 
6688
/********************* UART Instances : Smard card mode ***********************/
6689
#define IS_SMARTCARD_INSTANCE(INSTANCE) ((INSTANCE) == USART1)
6690
 
6691
/******************** USART Instances : Synchronous mode **********************/
6692
#define IS_USART_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6693
                                     ((INSTANCE) == USART2))
6694
 
6695
/******************** USART Instances : auto Baud rate detection **************/                                    
6696
#define IS_USART_AUTOBAUDRATE_DETECTION_INSTANCE(INSTANCE) ((INSTANCE) == USART1)
6697
 
6698
/******************** UART Instances : Asynchronous mode **********************/
6699
#define IS_UART_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \
6700
                                      ((INSTANCE) == USART2))
6701
 
6702
/******************** UART Instances : Half-Duplex mode **********************/
6703
#define IS_UART_HALFDUPLEX_INSTANCE(INSTANCE)   (((INSTANCE) == USART1) || \
6704
                                                 ((INSTANCE) == USART2))
6705
 
6706
/****************** UART Instances : Hardware Flow control ********************/
6707
#define IS_UART_HWFLOW_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6708
                                           ((INSTANCE) == USART2))
6709
 
6710
/****************** UART Instances : LIN mode ********************/
6711
#define IS_UART_LIN_INSTANCE(INSTANCE) ((INSTANCE) == USART1)
6712
 
6713
/****************** UART Instances : wakeup from stop mode ********************/
6714
#define IS_UART_WAKEUP_FROMSTOP_INSTANCE(INSTANCE) ((INSTANCE) == USART1)
6715
/* Old macro definition maintained for legacy purpose */
6716
#define IS_UART_WAKEUP_INSTANCE         IS_UART_WAKEUP_FROMSTOP_INSTANCE
6717
 
6718
/****************** UART Instances : Driver enable detection ********************/
6719
#define IS_UART_DRIVER_ENABLE_INSTANCE(INSTANCE) (((INSTANCE) == USART1) || \
6720
                                                  ((INSTANCE) == USART2))
6721
 
6722
/****************************** WWDG Instances ********************************/
6723
#define IS_WWDG_ALL_INSTANCE(INSTANCE)  ((INSTANCE) == WWDG)
6724
 
6725
/**
6726
  * @}
6727
  */
6728
 
6729
 
6730
/******************************************************************************/
6731
/*  For a painless codes migration between the STM32F0xx device product       */
6732
/*  lines, the aliases defined below are put in place to overcome the         */
6733
/*  differences in the interrupt handlers and IRQn definitions.               */
6734
/*  No need to update developed interrupt code when moving across             */
6735
/*  product lines within the same STM32F0 Family                              */
6736
/******************************************************************************/
6737
 
6738
/* Aliases for __IRQn */
6739
#define ADC1_IRQn                  ADC1_COMP_IRQn
6740
#define DMA1_Ch1_IRQn              DMA1_Channel1_IRQn
6741
#define DMA1_Ch2_3_DMA2_Ch1_2_IRQn DMA1_Channel2_3_IRQn
6742
#define DMA1_Channel4_5_6_7_IRQn   DMA1_Channel4_5_IRQn
6743
#define DMA1_Ch4_7_DMA2_Ch3_5_IRQn DMA1_Channel4_5_IRQn
6744
#define PVD_VDDIO2_IRQn            PVD_IRQn
6745
#define VDDIO2_IRQn                PVD_IRQn
6746
#define RCC_CRS_IRQn               RCC_IRQn
6747
#define TIM6_IRQn                  TIM6_DAC_IRQn
6748
 
6749
 
6750
/* Aliases for __IRQHandler */
6751
#define ADC1_IRQHandler                  ADC1_COMP_IRQHandler
6752
#define DMA1_Ch1_IRQHandler              DMA1_Channel1_IRQHandler
6753
#define DMA1_Ch2_3_DMA2_Ch1_2_IRQHandler DMA1_Channel2_3_IRQHandler
6754
#define DMA1_Channel4_5_6_7_IRQHandler   DMA1_Channel4_5_IRQHandler
6755
#define DMA1_Ch4_7_DMA2_Ch3_5_IRQHandler DMA1_Channel4_5_IRQHandler
6756
#define PVD_VDDIO2_IRQHandler            PVD_IRQHandler
6757
#define VDDIO2_IRQHandler                PVD_IRQHandler
6758
#define RCC_CRS_IRQHandler               RCC_IRQHandler
6759
#define TIM6_IRQHandler                  TIM6_DAC_IRQHandler
6760
 
6761
 
6762
#ifdef __cplusplus
6763
}
6764
#endif /* __cplusplus */
6765
 
6766
#endif /* __STM32F051x8_H */
6767
 
6768
/**
6769
  * @}
6770
  */
6771
 
6772
/**
6773
  * @}
6774
  */
6775
 
6776
/************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/